]> CyberLeo.Net >> Repos - FreeBSD/stable/9.git/blob - contrib/llvm/lib/Target/CellSPU/SPUTargetMachine.cpp
MFC r244628:
[FreeBSD/stable/9.git] / contrib / llvm / lib / Target / CellSPU / SPUTargetMachine.cpp
1 //===-- SPUTargetMachine.cpp - Define TargetMachine for Cell SPU ----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Top-level implementation for the Cell SPU target.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SPUTargetMachine.h"
15 #include "SPU.h"
16 #include "llvm/PassManager.h"
17 #include "llvm/CodeGen/SchedulerRegistry.h"
18 #include "llvm/Support/DynamicLibrary.h"
19 #include "llvm/Support/TargetRegistry.h"
20
21 using namespace llvm;
22
23 extern "C" void LLVMInitializeCellSPUTarget() {
24   // Register the target.
25   RegisterTargetMachine<SPUTargetMachine> X(TheCellSPUTarget);
26 }
27
28 const std::pair<unsigned, int> *
29 SPUFrameLowering::getCalleeSaveSpillSlots(unsigned &NumEntries) const {
30   NumEntries = 1;
31   return &LR[0];
32 }
33
34 SPUTargetMachine::SPUTargetMachine(const Target &T, StringRef TT,
35                                    StringRef CPU, StringRef FS,
36                                    const TargetOptions &Options,
37                                    Reloc::Model RM, CodeModel::Model CM,
38                                    CodeGenOpt::Level OL)
39   : LLVMTargetMachine(T, TT, CPU, FS, Options, RM, CM, OL),
40     Subtarget(TT, CPU, FS),
41     DL(Subtarget.getDataLayoutString()),
42     InstrInfo(*this),
43     FrameLowering(Subtarget),
44     TLInfo(*this),
45     TSInfo(*this),
46     InstrItins(Subtarget.getInstrItineraryData()),
47     STTI(&TLInfo), VTTI(&TLInfo) {
48 }
49
50 //===----------------------------------------------------------------------===//
51 // Pass Pipeline Configuration
52 //===----------------------------------------------------------------------===//
53
54 namespace {
55 /// SPU Code Generator Pass Configuration Options.
56 class SPUPassConfig : public TargetPassConfig {
57 public:
58   SPUPassConfig(SPUTargetMachine *TM, PassManagerBase &PM)
59     : TargetPassConfig(TM, PM) {}
60
61   SPUTargetMachine &getSPUTargetMachine() const {
62     return getTM<SPUTargetMachine>();
63   }
64
65   virtual bool addInstSelector();
66   virtual bool addPreEmitPass();
67 };
68 } // namespace
69
70 TargetPassConfig *SPUTargetMachine::createPassConfig(PassManagerBase &PM) {
71   return new SPUPassConfig(this, PM);
72 }
73
74 bool SPUPassConfig::addInstSelector() {
75   // Install an instruction selector.
76   addPass(createSPUISelDag(getSPUTargetMachine()));
77   return false;
78 }
79
80 // passes to run just before printing the assembly
81 bool SPUPassConfig::addPreEmitPass() {
82   // load the TCE instruction scheduler, if available via
83   // loaded plugins
84   typedef llvm::FunctionPass* (*BuilderFunc)(const char*);
85   BuilderFunc schedulerCreator =
86     (BuilderFunc)(intptr_t)sys::DynamicLibrary::SearchForAddressOfSymbol(
87           "createTCESchedulerPass");
88   if (schedulerCreator != NULL)
89       addPass(schedulerCreator("cellspu"));
90
91   //align instructions with nops/lnops for dual issue
92   addPass(createSPUNopFillerPass(getSPUTargetMachine()));
93   return true;
94 }