]> CyberLeo.Net >> Repos - FreeBSD/stable/9.git/blob - contrib/llvm/lib/Target/Sparc/SparcAsmPrinter.cpp
MFC r234353:
[FreeBSD/stable/9.git] / contrib / llvm / lib / Target / Sparc / SparcAsmPrinter.cpp
1 //===-- SparcAsmPrinter.cpp - Sparc LLVM assembly writer ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a printer that converts from our internal representation
11 // of machine-dependent LLVM code to GAS-format SPARC assembly language.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "asm-printer"
16 #include "Sparc.h"
17 #include "SparcInstrInfo.h"
18 #include "SparcTargetMachine.h"
19 #include "llvm/CodeGen/AsmPrinter.h"
20 #include "llvm/CodeGen/MachineInstr.h"
21 #include "llvm/MC/MCAsmInfo.h"
22 #include "llvm/MC/MCStreamer.h"
23 #include "llvm/MC/MCSymbol.h"
24 #include "llvm/Target/Mangler.h"
25 #include "llvm/ADT/SmallString.h"
26 #include "llvm/Support/TargetRegistry.h"
27 #include "llvm/Support/raw_ostream.h"
28 using namespace llvm;
29
30 namespace {
31   class SparcAsmPrinter : public AsmPrinter {
32   public:
33     explicit SparcAsmPrinter(TargetMachine &TM, MCStreamer &Streamer)
34       : AsmPrinter(TM, Streamer) {}
35
36     virtual const char *getPassName() const {
37       return "Sparc Assembly Printer";
38     }
39
40     void printOperand(const MachineInstr *MI, int opNum, raw_ostream &OS);
41     void printMemOperand(const MachineInstr *MI, int opNum, raw_ostream &OS,
42                          const char *Modifier = 0);
43     void printCCOperand(const MachineInstr *MI, int opNum, raw_ostream &OS);
44
45     virtual void EmitInstruction(const MachineInstr *MI) {
46       SmallString<128> Str;
47       raw_svector_ostream OS(Str);
48       printInstruction(MI, OS);
49       OutStreamer.EmitRawText(OS.str());
50     }
51     void printInstruction(const MachineInstr *MI, raw_ostream &OS);// autogen'd.
52     static const char *getRegisterName(unsigned RegNo);
53
54     bool PrintAsmOperand(const MachineInstr *MI, unsigned OpNo,
55                          unsigned AsmVariant, const char *ExtraCode,
56                          raw_ostream &O);
57     bool PrintAsmMemoryOperand(const MachineInstr *MI, unsigned OpNo,
58                                unsigned AsmVariant, const char *ExtraCode,
59                                raw_ostream &O);
60
61     bool printGetPCX(const MachineInstr *MI, unsigned OpNo, raw_ostream &OS);
62     
63     virtual bool isBlockOnlyReachableByFallthrough(const MachineBasicBlock *MBB)
64                        const;
65
66     virtual MachineLocation getDebugValueLocation(const MachineInstr *MI) const;
67   };
68 } // end of anonymous namespace
69
70 #include "SparcGenAsmWriter.inc"
71
72 void SparcAsmPrinter::printOperand(const MachineInstr *MI, int opNum,
73                                    raw_ostream &O) {
74   const MachineOperand &MO = MI->getOperand (opNum);
75   bool CloseParen = false;
76   if (MI->getOpcode() == SP::SETHIi && !MO.isReg() && !MO.isImm()) {
77     O << "%hi(";
78     CloseParen = true;
79   } else if ((MI->getOpcode() == SP::ORri || MI->getOpcode() == SP::ADDri) &&
80              !MO.isReg() && !MO.isImm()) {
81     O << "%lo(";
82     CloseParen = true;
83   }
84   switch (MO.getType()) {
85   case MachineOperand::MO_Register:
86     O << "%" << StringRef(getRegisterName(MO.getReg())).lower();
87     break;
88
89   case MachineOperand::MO_Immediate:
90     O << (int)MO.getImm();
91     break;
92   case MachineOperand::MO_MachineBasicBlock:
93     O << *MO.getMBB()->getSymbol();
94     return;
95   case MachineOperand::MO_GlobalAddress:
96     O << *Mang->getSymbol(MO.getGlobal());
97     break;
98   case MachineOperand::MO_ExternalSymbol:
99     O << MO.getSymbolName();
100     break;
101   case MachineOperand::MO_ConstantPoolIndex:
102     O << MAI->getPrivateGlobalPrefix() << "CPI" << getFunctionNumber() << "_"
103       << MO.getIndex();
104     break;
105   default:
106     llvm_unreachable("<unknown operand type>");
107   }
108   if (CloseParen) O << ")";
109 }
110
111 void SparcAsmPrinter::printMemOperand(const MachineInstr *MI, int opNum,
112                                       raw_ostream &O, const char *Modifier) {
113   printOperand(MI, opNum, O);
114
115   // If this is an ADD operand, emit it like normal operands.
116   if (Modifier && !strcmp(Modifier, "arith")) {
117     O << ", ";
118     printOperand(MI, opNum+1, O);
119     return;
120   }
121
122   if (MI->getOperand(opNum+1).isReg() &&
123       MI->getOperand(opNum+1).getReg() == SP::G0)
124     return;   // don't print "+%g0"
125   if (MI->getOperand(opNum+1).isImm() &&
126       MI->getOperand(opNum+1).getImm() == 0)
127     return;   // don't print "+0"
128
129   O << "+";
130   if (MI->getOperand(opNum+1).isGlobal() ||
131       MI->getOperand(opNum+1).isCPI()) {
132     O << "%lo(";
133     printOperand(MI, opNum+1, O);
134     O << ")";
135   } else {
136     printOperand(MI, opNum+1, O);
137   }
138 }
139
140 bool SparcAsmPrinter::printGetPCX(const MachineInstr *MI, unsigned opNum,
141                                   raw_ostream &O) {
142   std::string operand = "";
143   const MachineOperand &MO = MI->getOperand(opNum);
144   switch (MO.getType()) {
145   default: llvm_unreachable("Operand is not a register");
146   case MachineOperand::MO_Register:
147     assert(TargetRegisterInfo::isPhysicalRegister(MO.getReg()) &&
148            "Operand is not a physical register ");
149     assert(MO.getReg() != SP::O7 && 
150            "%o7 is assigned as destination for getpcx!");
151     operand = "%" + StringRef(getRegisterName(MO.getReg())).lower();
152     break;
153   }
154
155   unsigned mfNum = MI->getParent()->getParent()->getFunctionNumber();
156   unsigned bbNum = MI->getParent()->getNumber();
157
158   O << '\n' << ".LLGETPCH" << mfNum << '_' << bbNum << ":\n";
159   O << "\tcall\t.LLGETPC" << mfNum << '_' << bbNum << '\n' ;
160
161   O << "\t  sethi\t"
162     << "%hi(_GLOBAL_OFFSET_TABLE_+(.-.LLGETPCH" << mfNum << '_' << bbNum 
163     << ")), "  << operand << '\n' ;
164
165   O << ".LLGETPC" << mfNum << '_' << bbNum << ":\n" ;
166   O << "\tor\t" << operand  
167     << ", %lo(_GLOBAL_OFFSET_TABLE_+(.-.LLGETPCH" << mfNum << '_' << bbNum
168     << ")), " << operand << '\n';
169   O << "\tadd\t" << operand << ", %o7, " << operand << '\n'; 
170   
171   return true;
172 }
173
174 void SparcAsmPrinter::printCCOperand(const MachineInstr *MI, int opNum,
175                                      raw_ostream &O) {
176   int CC = (int)MI->getOperand(opNum).getImm();
177   O << SPARCCondCodeToString((SPCC::CondCodes)CC);
178 }
179
180 /// PrintAsmOperand - Print out an operand for an inline asm expression.
181 ///
182 bool SparcAsmPrinter::PrintAsmOperand(const MachineInstr *MI, unsigned OpNo,
183                                       unsigned AsmVariant,
184                                       const char *ExtraCode,
185                                       raw_ostream &O) {
186   if (ExtraCode && ExtraCode[0]) {
187     if (ExtraCode[1] != 0) return true; // Unknown modifier.
188
189     switch (ExtraCode[0]) {
190     default: return true;  // Unknown modifier.
191     case 'r':
192      break;
193     }
194   }
195
196   printOperand(MI, OpNo, O);
197
198   return false;
199 }
200
201 bool SparcAsmPrinter::PrintAsmMemoryOperand(const MachineInstr *MI,
202                                             unsigned OpNo, unsigned AsmVariant,
203                                             const char *ExtraCode,
204                                             raw_ostream &O) {
205   if (ExtraCode && ExtraCode[0])
206     return true;  // Unknown modifier
207
208   O << '[';
209   printMemOperand(MI, OpNo, O);
210   O << ']';
211
212   return false;
213 }
214
215 /// isBlockOnlyReachableByFallthough - Return true if the basic block has
216 /// exactly one predecessor and the control transfer mechanism between
217 /// the predecessor and this block is a fall-through.
218 ///
219 /// This overrides AsmPrinter's implementation to handle delay slots.
220 bool SparcAsmPrinter::
221 isBlockOnlyReachableByFallthrough(const MachineBasicBlock *MBB) const {
222   // If this is a landing pad, it isn't a fall through.  If it has no preds,
223   // then nothing falls through to it.
224   if (MBB->isLandingPad() || MBB->pred_empty())
225     return false;
226   
227   // If there isn't exactly one predecessor, it can't be a fall through.
228   MachineBasicBlock::const_pred_iterator PI = MBB->pred_begin(), PI2 = PI;
229   ++PI2;
230   if (PI2 != MBB->pred_end())
231     return false;
232   
233   // The predecessor has to be immediately before this block.
234   const MachineBasicBlock *Pred = *PI;
235   
236   if (!Pred->isLayoutSuccessor(MBB))
237     return false;
238   
239   // Check if the last terminator is an unconditional branch.
240   MachineBasicBlock::const_iterator I = Pred->end();
241   while (I != Pred->begin() && !(--I)->isTerminator())
242     ; // Noop
243   return I == Pred->end() || !I->isBarrier();
244 }
245
246 MachineLocation SparcAsmPrinter::
247 getDebugValueLocation(const MachineInstr *MI) const {
248   assert(MI->getNumOperands() == 4 && "Invalid number of operands!");
249   assert(MI->getOperand(0).isReg() && MI->getOperand(1).isImm() &&
250          "Unexpected MachineOperand types");
251   return MachineLocation(MI->getOperand(0).getReg(),
252                          MI->getOperand(1).getImm());
253 }
254
255 // Force static initialization.
256 extern "C" void LLVMInitializeSparcAsmPrinter() { 
257   RegisterAsmPrinter<SparcAsmPrinter> X(TheSparcTarget);
258   RegisterAsmPrinter<SparcAsmPrinter> Y(TheSparcV9Target);
259 }