]> CyberLeo.Net >> Repos - FreeBSD/releng/9.3.git/blob - sys/dev/cxgbe/t4_sge.c
Copy stable/9 to releng/9.3 as part of the 9.3-RELEASE cycle.
[FreeBSD/releng/9.3.git] / sys / dev / cxgbe / t4_sge.c
1 /*-
2  * Copyright (c) 2011 Chelsio Communications, Inc.
3  * All rights reserved.
4  * Written by: Navdeep Parhar <np@FreeBSD.org>
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  *
15  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
16  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
17  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
18  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
19  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
20  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
21  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
22  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
23  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
24  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
25  * SUCH DAMAGE.
26  */
27
28 #include <sys/cdefs.h>
29 __FBSDID("$FreeBSD$");
30
31 #include "opt_inet.h"
32 #include "opt_inet6.h"
33
34 #include <sys/types.h>
35 #include <sys/mbuf.h>
36 #include <sys/socket.h>
37 #include <sys/kernel.h>
38 #include <sys/kdb.h>
39 #include <sys/malloc.h>
40 #include <sys/queue.h>
41 #include <sys/sbuf.h>
42 #include <sys/taskqueue.h>
43 #include <sys/sysctl.h>
44 #include <sys/smp.h>
45 #include <net/bpf.h>
46 #include <net/ethernet.h>
47 #include <net/if.h>
48 #include <net/if_vlan_var.h>
49 #include <netinet/in.h>
50 #include <netinet/ip.h>
51 #include <netinet/ip6.h>
52 #include <netinet/tcp.h>
53 #include <machine/md_var.h>
54 #include <vm/vm.h>
55 #include <vm/pmap.h>
56
57 #include "common/common.h"
58 #include "common/t4_regs.h"
59 #include "common/t4_regs_values.h"
60 #include "common/t4_msg.h"
61
62 #ifdef T4_PKT_TIMESTAMP
63 #define RX_COPY_THRESHOLD (MINCLSIZE - 8)
64 #else
65 #define RX_COPY_THRESHOLD MINCLSIZE
66 #endif
67
68 /*
69  * Ethernet frames are DMA'd at this byte offset into the freelist buffer.
70  * 0-7 are valid values.
71  */
72 static int fl_pktshift = 2;
73 TUNABLE_INT("hw.cxgbe.fl_pktshift", &fl_pktshift);
74
75 /*
76  * Pad ethernet payload up to this boundary.
77  * -1: driver should figure out a good value.
78  *  0: disable padding.
79  *  Any power of 2 from 32 to 4096 (both inclusive) is also a valid value.
80  */
81 static int fl_pad = -1;
82 TUNABLE_INT("hw.cxgbe.fl_pad", &fl_pad);
83
84 /*
85  * Status page length.
86  * -1: driver should figure out a good value.
87  *  64 or 128 are the only other valid values.
88  */
89 static int spg_len = -1;
90 TUNABLE_INT("hw.cxgbe.spg_len", &spg_len);
91
92 /*
93  * Congestion drops.
94  * -1: no congestion feedback (not recommended).
95  *  0: backpressure the channel instead of dropping packets right away.
96  *  1: no backpressure, drop packets for the congested queue immediately.
97  */
98 static int cong_drop = 0;
99 TUNABLE_INT("hw.cxgbe.cong_drop", &cong_drop);
100
101 /*
102  * Deliver multiple frames in the same free list buffer if they fit.
103  * -1: let the driver decide whether to enable buffer packing or not.
104  *  0: disable buffer packing.
105  *  1: enable buffer packing.
106  */
107 static int buffer_packing = -1;
108 TUNABLE_INT("hw.cxgbe.buffer_packing", &buffer_packing);
109
110 /*
111  * Start next frame in a packed buffer at this boundary.
112  * -1: driver should figure out a good value.
113  * T4:
114  * ---
115  * if fl_pad != 0
116  *      value specified here will be overridden by fl_pad.
117  * else
118  *      power of 2 from 32 to 4096 (both inclusive) is a valid value here.
119  * T5:
120  * ---
121  * 16, or a power of 2 from 64 to 4096 (both inclusive) is a valid value.
122  */
123 static int fl_pack = -1;
124 static int t4_fl_pack;
125 static int t5_fl_pack;
126 TUNABLE_INT("hw.cxgbe.fl_pack", &fl_pack);
127
128 /*
129  * Allow the driver to create mbuf(s) in a cluster allocated for rx.
130  * 0: never; always allocate mbufs from the zone_mbuf UMA zone.
131  * 1: ok to create mbuf(s) within a cluster if there is room.
132  */
133 static int allow_mbufs_in_cluster = 1;
134 TUNABLE_INT("hw.cxgbe.allow_mbufs_in_cluster", &allow_mbufs_in_cluster);
135
136 /*
137  * Largest rx cluster size that the driver is allowed to allocate.
138  */
139 static int largest_rx_cluster = MJUM16BYTES;
140 TUNABLE_INT("hw.cxgbe.largest_rx_cluster", &largest_rx_cluster);
141
142 /*
143  * Size of cluster allocation that's most likely to succeed.  The driver will
144  * fall back to this size if it fails to allocate clusters larger than this.
145  */
146 static int safest_rx_cluster = PAGE_SIZE;
147 TUNABLE_INT("hw.cxgbe.safest_rx_cluster", &safest_rx_cluster);
148
149 /* Used to track coalesced tx work request */
150 struct txpkts {
151         uint64_t *flitp;        /* ptr to flit where next pkt should start */
152         uint8_t npkt;           /* # of packets in this work request */
153         uint8_t nflits;         /* # of flits used by this work request */
154         uint16_t plen;          /* total payload (sum of all packets) */
155 };
156
157 /* A packet's SGL.  This + m_pkthdr has all info needed for tx */
158 struct sgl {
159         int nsegs;              /* # of segments in the SGL, 0 means imm. tx */
160         int nflits;             /* # of flits needed for the SGL */
161         bus_dma_segment_t seg[TX_SGL_SEGS];
162 };
163
164 static int service_iq(struct sge_iq *, int);
165 static struct mbuf *get_fl_payload(struct adapter *, struct sge_fl *, uint32_t,
166     int *);
167 static int t4_eth_rx(struct sge_iq *, const struct rss_header *, struct mbuf *);
168 static inline void init_iq(struct sge_iq *, struct adapter *, int, int, int,
169     int);
170 static inline void init_fl(struct adapter *, struct sge_fl *, int, int, int,
171     char *);
172 static inline void init_eq(struct sge_eq *, int, int, uint8_t, uint16_t,
173     char *);
174 static int alloc_ring(struct adapter *, size_t, bus_dma_tag_t *, bus_dmamap_t *,
175     bus_addr_t *, void **);
176 static int free_ring(struct adapter *, bus_dma_tag_t, bus_dmamap_t, bus_addr_t,
177     void *);
178 static int alloc_iq_fl(struct port_info *, struct sge_iq *, struct sge_fl *,
179     int, int);
180 static int free_iq_fl(struct port_info *, struct sge_iq *, struct sge_fl *);
181 static void add_fl_sysctls(struct sysctl_ctx_list *, struct sysctl_oid *,
182     struct sge_fl *);
183 static int alloc_fwq(struct adapter *);
184 static int free_fwq(struct adapter *);
185 static int alloc_mgmtq(struct adapter *);
186 static int free_mgmtq(struct adapter *);
187 static int alloc_rxq(struct port_info *, struct sge_rxq *, int, int,
188     struct sysctl_oid *);
189 static int free_rxq(struct port_info *, struct sge_rxq *);
190 #ifdef TCP_OFFLOAD
191 static int alloc_ofld_rxq(struct port_info *, struct sge_ofld_rxq *, int, int,
192     struct sysctl_oid *);
193 static int free_ofld_rxq(struct port_info *, struct sge_ofld_rxq *);
194 #endif
195 static int ctrl_eq_alloc(struct adapter *, struct sge_eq *);
196 static int eth_eq_alloc(struct adapter *, struct port_info *, struct sge_eq *);
197 #ifdef TCP_OFFLOAD
198 static int ofld_eq_alloc(struct adapter *, struct port_info *, struct sge_eq *);
199 #endif
200 static int alloc_eq(struct adapter *, struct port_info *, struct sge_eq *);
201 static int free_eq(struct adapter *, struct sge_eq *);
202 static int alloc_wrq(struct adapter *, struct port_info *, struct sge_wrq *,
203     struct sysctl_oid *);
204 static int free_wrq(struct adapter *, struct sge_wrq *);
205 static int alloc_txq(struct port_info *, struct sge_txq *, int,
206     struct sysctl_oid *);
207 static int free_txq(struct port_info *, struct sge_txq *);
208 static void oneseg_dma_callback(void *, bus_dma_segment_t *, int, int);
209 static inline bool is_new_response(const struct sge_iq *, struct rsp_ctrl **);
210 static inline void iq_next(struct sge_iq *);
211 static inline void ring_fl_db(struct adapter *, struct sge_fl *);
212 static int refill_fl(struct adapter *, struct sge_fl *, int);
213 static void refill_sfl(void *);
214 static int alloc_fl_sdesc(struct sge_fl *);
215 static void free_fl_sdesc(struct adapter *, struct sge_fl *);
216 static void find_best_refill_source(struct adapter *, struct sge_fl *, int);
217 static void find_safe_refill_source(struct adapter *, struct sge_fl *);
218 static void add_fl_to_sfl(struct adapter *, struct sge_fl *);
219
220 static int get_pkt_sgl(struct sge_txq *, struct mbuf **, struct sgl *, int);
221 static int free_pkt_sgl(struct sge_txq *, struct sgl *);
222 static int write_txpkt_wr(struct port_info *, struct sge_txq *, struct mbuf *,
223     struct sgl *);
224 static int add_to_txpkts(struct port_info *, struct sge_txq *, struct txpkts *,
225     struct mbuf *, struct sgl *);
226 static void write_txpkts_wr(struct sge_txq *, struct txpkts *);
227 static inline void write_ulp_cpl_sgl(struct port_info *, struct sge_txq *,
228     struct txpkts *, struct mbuf *, struct sgl *);
229 static int write_sgl_to_txd(struct sge_eq *, struct sgl *, caddr_t *);
230 static inline void copy_to_txd(struct sge_eq *, caddr_t, caddr_t *, int);
231 static inline void ring_eq_db(struct adapter *, struct sge_eq *);
232 static inline int reclaimable(struct sge_eq *);
233 static int reclaim_tx_descs(struct sge_txq *, int, int);
234 static void write_eqflush_wr(struct sge_eq *);
235 static __be64 get_flit(bus_dma_segment_t *, int, int);
236 static int handle_sge_egr_update(struct sge_iq *, const struct rss_header *,
237     struct mbuf *);
238 static int handle_fw_msg(struct sge_iq *, const struct rss_header *,
239     struct mbuf *);
240
241 static int sysctl_uint16(SYSCTL_HANDLER_ARGS);
242 static int sysctl_bufsizes(SYSCTL_HANDLER_ARGS);
243
244 /*
245  * Called on MOD_LOAD.  Validates and calculates the SGE tunables.
246  */
247 void
248 t4_sge_modload(void)
249 {
250         int pad;
251
252         /* set pad to a reasonable powerof2 between 16 and 4096 (inclusive) */
253 #if defined(__i386__) || defined(__amd64__)
254         pad = max(cpu_clflush_line_size, 16);
255 #else
256         pad = max(CACHE_LINE_SIZE, 16);
257 #endif
258         pad = min(pad, 4096);
259
260         if (fl_pktshift < 0 || fl_pktshift > 7) {
261                 printf("Invalid hw.cxgbe.fl_pktshift value (%d),"
262                     " using 2 instead.\n", fl_pktshift);
263                 fl_pktshift = 2;
264         }
265
266         if (fl_pad != 0 &&
267             (fl_pad < 32 || fl_pad > 4096 || !powerof2(fl_pad))) {
268
269                 if (fl_pad != -1) {
270                         printf("Invalid hw.cxgbe.fl_pad value (%d),"
271                             " using %d instead.\n", fl_pad, max(pad, 32));
272                 }
273                 fl_pad = max(pad, 32);
274         }
275
276         /*
277          * T4 has the same pad and pack boundary.  If a pad boundary is set,
278          * pack boundary must be set to the same value.  Otherwise take the
279          * specified value or auto-calculate something reasonable.
280          */
281         if (fl_pad)
282                 t4_fl_pack = fl_pad;
283         else if (fl_pack < 32 || fl_pack > 4096 || !powerof2(fl_pack))
284                 t4_fl_pack = max(pad, 32);
285         else
286                 t4_fl_pack = fl_pack;
287
288         /* T5's pack boundary is independent of the pad boundary. */
289         if (fl_pack < 16 || fl_pack == 32 || fl_pack > 4096 ||
290             !powerof2(fl_pack))
291                t5_fl_pack = max(pad, CACHE_LINE_SIZE);
292         else
293                t5_fl_pack = fl_pack;
294
295         if (spg_len != 64 && spg_len != 128) {
296                 int len;
297
298 #if defined(__i386__) || defined(__amd64__)
299                 len = cpu_clflush_line_size > 64 ? 128 : 64;
300 #else
301                 len = 64;
302 #endif
303                 if (spg_len != -1) {
304                         printf("Invalid hw.cxgbe.spg_len value (%d),"
305                             " using %d instead.\n", spg_len, len);
306                 }
307                 spg_len = len;
308         }
309
310         if (cong_drop < -1 || cong_drop > 1) {
311                 printf("Invalid hw.cxgbe.cong_drop value (%d),"
312                     " using 0 instead.\n", cong_drop);
313                 cong_drop = 0;
314         }
315 }
316
317 void
318 t4_init_sge_cpl_handlers(struct adapter *sc)
319 {
320
321         t4_register_cpl_handler(sc, CPL_FW4_MSG, handle_fw_msg);
322         t4_register_cpl_handler(sc, CPL_FW6_MSG, handle_fw_msg);
323         t4_register_cpl_handler(sc, CPL_SGE_EGR_UPDATE, handle_sge_egr_update);
324         t4_register_cpl_handler(sc, CPL_RX_PKT, t4_eth_rx);
325
326         t4_register_fw_msg_handler(sc, FW6_TYPE_CMD_RPL, t4_handle_fw_rpl);
327 }
328
329 /*
330  * adap->params.vpd.cclk must be set up before this is called.
331  */
332 void
333 t4_tweak_chip_settings(struct adapter *sc)
334 {
335         int i;
336         uint32_t v, m;
337         int intr_timer[SGE_NTIMERS] = {1, 5, 10, 50, 100, 200};
338         int timer_max = M_TIMERVALUE0 * 1000 / sc->params.vpd.cclk;
339         int intr_pktcount[SGE_NCOUNTERS] = {1, 8, 16, 32}; /* 63 max */
340         uint16_t indsz = min(RX_COPY_THRESHOLD - 1, M_INDICATESIZE);
341         static int sge_flbuf_sizes[] = {
342                 MCLBYTES,
343 #if MJUMPAGESIZE != MCLBYTES
344                 MJUMPAGESIZE,
345                 MJUMPAGESIZE - CL_METADATA_SIZE,
346                 MJUMPAGESIZE - 2 * MSIZE - CL_METADATA_SIZE,
347 #endif
348                 MJUM9BYTES,
349                 MJUM16BYTES,
350                 MCLBYTES - MSIZE - CL_METADATA_SIZE,
351                 MJUM9BYTES - CL_METADATA_SIZE,
352                 MJUM16BYTES - CL_METADATA_SIZE,
353         };
354
355         KASSERT(sc->flags & MASTER_PF,
356             ("%s: trying to change chip settings when not master.", __func__));
357
358         m = V_PKTSHIFT(M_PKTSHIFT) | F_RXPKTCPLMODE | F_EGRSTATUSPAGESIZE;
359         v = V_PKTSHIFT(fl_pktshift) | F_RXPKTCPLMODE |
360             V_EGRSTATUSPAGESIZE(spg_len == 128);
361         if (is_t4(sc) && (fl_pad || buffer_packing)) {
362                 /* t4_fl_pack has the correct value even when fl_pad = 0 */
363                 m |= V_INGPADBOUNDARY(M_INGPADBOUNDARY);
364                 v |= V_INGPADBOUNDARY(ilog2(t4_fl_pack) - 5);
365         } else if (is_t5(sc) && fl_pad) {
366                 m |= V_INGPADBOUNDARY(M_INGPADBOUNDARY);
367                 v |= V_INGPADBOUNDARY(ilog2(fl_pad) - 5);
368         }
369         t4_set_reg_field(sc, A_SGE_CONTROL, m, v);
370
371         if (is_t5(sc) && buffer_packing) {
372                 m = V_INGPACKBOUNDARY(M_INGPACKBOUNDARY);
373                 if (t5_fl_pack == 16)
374                         v = V_INGPACKBOUNDARY(0);
375                 else
376                         v = V_INGPACKBOUNDARY(ilog2(t5_fl_pack) - 5);
377                 t4_set_reg_field(sc, A_SGE_CONTROL2, m, v);
378         }
379
380         v = V_HOSTPAGESIZEPF0(PAGE_SHIFT - 10) |
381             V_HOSTPAGESIZEPF1(PAGE_SHIFT - 10) |
382             V_HOSTPAGESIZEPF2(PAGE_SHIFT - 10) |
383             V_HOSTPAGESIZEPF3(PAGE_SHIFT - 10) |
384             V_HOSTPAGESIZEPF4(PAGE_SHIFT - 10) |
385             V_HOSTPAGESIZEPF5(PAGE_SHIFT - 10) |
386             V_HOSTPAGESIZEPF6(PAGE_SHIFT - 10) |
387             V_HOSTPAGESIZEPF7(PAGE_SHIFT - 10);
388         t4_write_reg(sc, A_SGE_HOST_PAGE_SIZE, v);
389
390         KASSERT(nitems(sge_flbuf_sizes) <= SGE_FLBUF_SIZES,
391             ("%s: hw buffer size table too big", __func__));
392         for (i = 0; i < min(nitems(sge_flbuf_sizes), SGE_FLBUF_SIZES); i++) {
393                 t4_write_reg(sc, A_SGE_FL_BUFFER_SIZE0 + (4 * i),
394                     sge_flbuf_sizes[i]);
395         }
396
397         v = V_THRESHOLD_0(intr_pktcount[0]) | V_THRESHOLD_1(intr_pktcount[1]) |
398             V_THRESHOLD_2(intr_pktcount[2]) | V_THRESHOLD_3(intr_pktcount[3]);
399         t4_write_reg(sc, A_SGE_INGRESS_RX_THRESHOLD, v);
400
401         KASSERT(intr_timer[0] <= timer_max,
402             ("%s: not a single usable timer (%d, %d)", __func__, intr_timer[0],
403             timer_max));
404         for (i = 1; i < nitems(intr_timer); i++) {
405                 KASSERT(intr_timer[i] >= intr_timer[i - 1],
406                     ("%s: timers not listed in increasing order (%d)",
407                     __func__, i));
408
409                 while (intr_timer[i] > timer_max) {
410                         if (i == nitems(intr_timer) - 1) {
411                                 intr_timer[i] = timer_max;
412                                 break;
413                         }
414                         intr_timer[i] += intr_timer[i - 1];
415                         intr_timer[i] /= 2;
416                 }
417         }
418
419         v = V_TIMERVALUE0(us_to_core_ticks(sc, intr_timer[0])) |
420             V_TIMERVALUE1(us_to_core_ticks(sc, intr_timer[1]));
421         t4_write_reg(sc, A_SGE_TIMER_VALUE_0_AND_1, v);
422         v = V_TIMERVALUE2(us_to_core_ticks(sc, intr_timer[2])) |
423             V_TIMERVALUE3(us_to_core_ticks(sc, intr_timer[3]));
424         t4_write_reg(sc, A_SGE_TIMER_VALUE_2_AND_3, v);
425         v = V_TIMERVALUE4(us_to_core_ticks(sc, intr_timer[4])) |
426             V_TIMERVALUE5(us_to_core_ticks(sc, intr_timer[5]));
427         t4_write_reg(sc, A_SGE_TIMER_VALUE_4_AND_5, v);
428
429         if (cong_drop == 0) {
430                 m = F_TUNNELCNGDROP0 | F_TUNNELCNGDROP1 | F_TUNNELCNGDROP2 |
431                     F_TUNNELCNGDROP3;
432                 t4_set_reg_field(sc, A_TP_PARA_REG3, m, 0);
433         }
434
435         /* 4K, 16K, 64K, 256K DDP "page sizes" */
436         v = V_HPZ0(0) | V_HPZ1(2) | V_HPZ2(4) | V_HPZ3(6);
437         t4_write_reg(sc, A_ULP_RX_TDDP_PSZ, v);
438
439         m = v = F_TDDPTAGTCB;
440         t4_set_reg_field(sc, A_ULP_RX_CTL, m, v);
441
442         m = V_INDICATESIZE(M_INDICATESIZE) | F_REARMDDPOFFSET |
443             F_RESETDDPOFFSET;
444         v = V_INDICATESIZE(indsz) | F_REARMDDPOFFSET | F_RESETDDPOFFSET;
445         t4_set_reg_field(sc, A_TP_PARA_REG5, m, v);
446 }
447
448 /*
449  * SGE wants the buffer to be at least 64B and then a multiple of the pad
450  * boundary or 16, whichever is greater.
451  */
452 static inline int
453 hwsz_ok(int hwsz)
454 {
455         int mask = max(fl_pad, 16) - 1;
456
457         return (hwsz >= 64 && (hwsz & mask) == 0);
458 }
459
460 /*
461  * XXX: driver really should be able to deal with unexpected settings.
462  */
463 int
464 t4_read_chip_settings(struct adapter *sc)
465 {
466         struct sge *s = &sc->sge;
467         int i, j, n, rc = 0;
468         uint32_t m, v, r;
469         uint16_t indsz = min(RX_COPY_THRESHOLD - 1, M_INDICATESIZE);
470         static int sw_buf_sizes[] = {   /* Sorted by size */
471                 MCLBYTES,
472 #if MJUMPAGESIZE != MCLBYTES
473                 MJUMPAGESIZE,
474 #endif
475                 MJUM9BYTES,
476                 MJUM16BYTES
477         };
478         struct sw_zone_info *swz, *safe_swz;
479         struct hw_buf_info *hwb;
480
481         m = V_PKTSHIFT(M_PKTSHIFT) | F_RXPKTCPLMODE | F_EGRSTATUSPAGESIZE;
482         v = V_PKTSHIFT(fl_pktshift) | F_RXPKTCPLMODE |
483             V_EGRSTATUSPAGESIZE(spg_len == 128);
484         if (is_t4(sc) && (fl_pad || buffer_packing)) {
485                 m |= V_INGPADBOUNDARY(M_INGPADBOUNDARY);
486                 v |= V_INGPADBOUNDARY(ilog2(t4_fl_pack) - 5);
487         } else if (is_t5(sc) && fl_pad) {
488                 m |= V_INGPADBOUNDARY(M_INGPADBOUNDARY);
489                 v |= V_INGPADBOUNDARY(ilog2(fl_pad) - 5);
490         }
491         r = t4_read_reg(sc, A_SGE_CONTROL);
492         if ((r & m) != v) {
493                 device_printf(sc->dev, "invalid SGE_CONTROL(0x%x)\n", r);
494                 rc = EINVAL;
495         }
496
497         if (is_t5(sc) && buffer_packing) {
498                 m = V_INGPACKBOUNDARY(M_INGPACKBOUNDARY);
499                 if (t5_fl_pack == 16)
500                         v = V_INGPACKBOUNDARY(0);
501                 else
502                         v = V_INGPACKBOUNDARY(ilog2(t5_fl_pack) - 5);
503                 r = t4_read_reg(sc, A_SGE_CONTROL2);
504                 if ((r & m) != v) {
505                         device_printf(sc->dev,
506                             "invalid SGE_CONTROL2(0x%x)\n", r);
507                         rc = EINVAL;
508                 }
509         }
510         s->pack_boundary = is_t4(sc) ? t4_fl_pack : t5_fl_pack;
511
512         v = V_HOSTPAGESIZEPF0(PAGE_SHIFT - 10) |
513             V_HOSTPAGESIZEPF1(PAGE_SHIFT - 10) |
514             V_HOSTPAGESIZEPF2(PAGE_SHIFT - 10) |
515             V_HOSTPAGESIZEPF3(PAGE_SHIFT - 10) |
516             V_HOSTPAGESIZEPF4(PAGE_SHIFT - 10) |
517             V_HOSTPAGESIZEPF5(PAGE_SHIFT - 10) |
518             V_HOSTPAGESIZEPF6(PAGE_SHIFT - 10) |
519             V_HOSTPAGESIZEPF7(PAGE_SHIFT - 10);
520         r = t4_read_reg(sc, A_SGE_HOST_PAGE_SIZE);
521         if (r != v) {
522                 device_printf(sc->dev, "invalid SGE_HOST_PAGE_SIZE(0x%x)\n", r);
523                 rc = EINVAL;
524         }
525
526         /* Filter out unusable hw buffer sizes entirely (mark with -2). */
527         hwb = &s->hw_buf_info[0];
528         for (i = 0; i < nitems(s->hw_buf_info); i++, hwb++) {
529                 r = t4_read_reg(sc, A_SGE_FL_BUFFER_SIZE0 + (4 * i));
530                 hwb->size = r;
531                 hwb->zidx = hwsz_ok(r) ? -1 : -2;
532                 hwb->next = -1;
533         }
534
535         /*
536          * Create a sorted list in decreasing order of hw buffer sizes (and so
537          * increasing order of spare area) for each software zone.
538          */
539         n = 0;  /* no usable buffer size to begin with */
540         swz = &s->sw_zone_info[0];
541         safe_swz = NULL;
542         for (i = 0; i < SW_ZONE_SIZES; i++, swz++) {
543                 int8_t head = -1, tail = -1;
544
545                 swz->size = sw_buf_sizes[i];
546                 swz->zone = m_getzone(swz->size);
547                 swz->type = m_gettype(swz->size);
548
549                 if (swz->size == safest_rx_cluster)
550                         safe_swz = swz;
551
552                 hwb = &s->hw_buf_info[0];
553                 for (j = 0; j < SGE_FLBUF_SIZES; j++, hwb++) {
554                         if (hwb->zidx != -1 || hwb->size > swz->size)
555                                 continue;
556                         hwb->zidx = i;
557                         if (head == -1)
558                                 head = tail = j;
559                         else if (hwb->size < s->hw_buf_info[tail].size) {
560                                 s->hw_buf_info[tail].next = j;
561                                 tail = j;
562                         } else {
563                                 int8_t *cur;
564                                 struct hw_buf_info *t;
565
566                                 for (cur = &head; *cur != -1; cur = &t->next) {
567                                         t = &s->hw_buf_info[*cur];
568                                         if (hwb->size == t->size) {
569                                                 hwb->zidx = -2;
570                                                 break;
571                                         }
572                                         if (hwb->size > t->size) {
573                                                 hwb->next = *cur;
574                                                 *cur = j;
575                                                 break;
576                                         }
577                                 }
578                         }
579                 }
580                 swz->head_hwidx = head;
581                 swz->tail_hwidx = tail;
582
583                 if (tail != -1) {
584                         n++;
585                         if (swz->size - s->hw_buf_info[tail].size >=
586                             CL_METADATA_SIZE)
587                                 sc->flags |= BUF_PACKING_OK;
588                 }
589         }
590         if (n == 0) {
591                 device_printf(sc->dev, "no usable SGE FL buffer size.\n");
592                 rc = EINVAL;
593         }
594
595         s->safe_hwidx1 = -1;
596         s->safe_hwidx2 = -1;
597         if (safe_swz != NULL) {
598                 s->safe_hwidx1 = safe_swz->head_hwidx;
599                 for (i = safe_swz->head_hwidx; i != -1; i = hwb->next) {
600                         int spare;
601
602                         hwb = &s->hw_buf_info[i];
603                         spare = safe_swz->size - hwb->size;
604                         if (spare < CL_METADATA_SIZE)
605                                 continue;
606                         if (s->safe_hwidx2 == -1 ||
607                             spare == CL_METADATA_SIZE + MSIZE)
608                                 s->safe_hwidx2 = i;
609                         if (spare >= CL_METADATA_SIZE + MSIZE)
610                                 break;
611                 }
612         }
613
614         r = t4_read_reg(sc, A_SGE_INGRESS_RX_THRESHOLD);
615         s->counter_val[0] = G_THRESHOLD_0(r);
616         s->counter_val[1] = G_THRESHOLD_1(r);
617         s->counter_val[2] = G_THRESHOLD_2(r);
618         s->counter_val[3] = G_THRESHOLD_3(r);
619
620         r = t4_read_reg(sc, A_SGE_TIMER_VALUE_0_AND_1);
621         s->timer_val[0] = G_TIMERVALUE0(r) / core_ticks_per_usec(sc);
622         s->timer_val[1] = G_TIMERVALUE1(r) / core_ticks_per_usec(sc);
623         r = t4_read_reg(sc, A_SGE_TIMER_VALUE_2_AND_3);
624         s->timer_val[2] = G_TIMERVALUE2(r) / core_ticks_per_usec(sc);
625         s->timer_val[3] = G_TIMERVALUE3(r) / core_ticks_per_usec(sc);
626         r = t4_read_reg(sc, A_SGE_TIMER_VALUE_4_AND_5);
627         s->timer_val[4] = G_TIMERVALUE4(r) / core_ticks_per_usec(sc);
628         s->timer_val[5] = G_TIMERVALUE5(r) / core_ticks_per_usec(sc);
629
630         if (cong_drop == 0) {
631                 m = F_TUNNELCNGDROP0 | F_TUNNELCNGDROP1 | F_TUNNELCNGDROP2 |
632                     F_TUNNELCNGDROP3;
633                 r = t4_read_reg(sc, A_TP_PARA_REG3);
634                 if (r & m) {
635                         device_printf(sc->dev,
636                             "invalid TP_PARA_REG3(0x%x)\n", r);
637                         rc = EINVAL;
638                 }
639         }
640
641         v = V_HPZ0(0) | V_HPZ1(2) | V_HPZ2(4) | V_HPZ3(6);
642         r = t4_read_reg(sc, A_ULP_RX_TDDP_PSZ);
643         if (r != v) {
644                 device_printf(sc->dev, "invalid ULP_RX_TDDP_PSZ(0x%x)\n", r);
645                 rc = EINVAL;
646         }
647
648         m = v = F_TDDPTAGTCB;
649         r = t4_read_reg(sc, A_ULP_RX_CTL);
650         if ((r & m) != v) {
651                 device_printf(sc->dev, "invalid ULP_RX_CTL(0x%x)\n", r);
652                 rc = EINVAL;
653         }
654
655         m = V_INDICATESIZE(M_INDICATESIZE) | F_REARMDDPOFFSET |
656             F_RESETDDPOFFSET;
657         v = V_INDICATESIZE(indsz) | F_REARMDDPOFFSET | F_RESETDDPOFFSET;
658         r = t4_read_reg(sc, A_TP_PARA_REG5);
659         if ((r & m) != v) {
660                 device_printf(sc->dev, "invalid TP_PARA_REG5(0x%x)\n", r);
661                 rc = EINVAL;
662         }
663
664         r = t4_read_reg(sc, A_SGE_CONM_CTRL);
665         s->fl_starve_threshold = G_EGRTHRESHOLD(r) * 2 + 1;
666         if (is_t4(sc))
667                 s->fl_starve_threshold2 = s->fl_starve_threshold;
668         else
669                 s->fl_starve_threshold2 = G_EGRTHRESHOLDPACKING(r) * 2 + 1;
670
671         /* egress queues: log2 of # of doorbells per BAR2 page */
672         r = t4_read_reg(sc, A_SGE_EGRESS_QUEUES_PER_PAGE_PF);
673         r >>= S_QUEUESPERPAGEPF0 +
674             (S_QUEUESPERPAGEPF1 - S_QUEUESPERPAGEPF0) * sc->pf;
675         s->eq_s_qpp = r & M_QUEUESPERPAGEPF0;
676
677         /* ingress queues: log2 of # of doorbells per BAR2 page */
678         r = t4_read_reg(sc, A_SGE_INGRESS_QUEUES_PER_PAGE_PF);
679         r >>= S_QUEUESPERPAGEPF0 +
680             (S_QUEUESPERPAGEPF1 - S_QUEUESPERPAGEPF0) * sc->pf;
681         s->iq_s_qpp = r & M_QUEUESPERPAGEPF0;
682
683         t4_init_tp_params(sc);
684
685         t4_read_mtu_tbl(sc, sc->params.mtus, NULL);
686         t4_load_mtus(sc, sc->params.mtus, sc->params.a_wnd, sc->params.b_wnd);
687
688         return (rc);
689 }
690
691 int
692 t4_create_dma_tag(struct adapter *sc)
693 {
694         int rc;
695
696         rc = bus_dma_tag_create(bus_get_dma_tag(sc->dev), 1, 0,
697             BUS_SPACE_MAXADDR, BUS_SPACE_MAXADDR, NULL, NULL, BUS_SPACE_MAXSIZE,
698             BUS_SPACE_UNRESTRICTED, BUS_SPACE_MAXSIZE, BUS_DMA_ALLOCNOW, NULL,
699             NULL, &sc->dmat);
700         if (rc != 0) {
701                 device_printf(sc->dev,
702                     "failed to create main DMA tag: %d\n", rc);
703         }
704
705         return (rc);
706 }
707
708 static inline int
709 enable_buffer_packing(struct adapter *sc)
710 {
711
712         if (sc->flags & BUF_PACKING_OK &&
713             ((is_t5(sc) && buffer_packing) ||   /* 1 or -1 both ok for T5 */
714             (is_t4(sc) && buffer_packing == 1)))
715                 return (1);
716         return (0);
717 }
718
719 void
720 t4_sge_sysctls(struct adapter *sc, struct sysctl_ctx_list *ctx,
721     struct sysctl_oid_list *children)
722 {
723
724         SYSCTL_ADD_PROC(ctx, children, OID_AUTO, "buffer_sizes",
725             CTLTYPE_STRING | CTLFLAG_RD, &sc->sge, 0, sysctl_bufsizes, "A",
726             "freelist buffer sizes");
727
728         SYSCTL_ADD_INT(ctx, children, OID_AUTO, "fl_pktshift", CTLFLAG_RD,
729             NULL, fl_pktshift, "payload DMA offset in rx buffer (bytes)");
730
731         SYSCTL_ADD_INT(ctx, children, OID_AUTO, "fl_pad", CTLFLAG_RD,
732             NULL, fl_pad, "payload pad boundary (bytes)");
733
734         SYSCTL_ADD_INT(ctx, children, OID_AUTO, "spg_len", CTLFLAG_RD,
735             NULL, spg_len, "status page size (bytes)");
736
737         SYSCTL_ADD_INT(ctx, children, OID_AUTO, "cong_drop", CTLFLAG_RD,
738             NULL, cong_drop, "congestion drop setting");
739
740         SYSCTL_ADD_INT(ctx, children, OID_AUTO, "buffer_packing", CTLFLAG_RD,
741             NULL, enable_buffer_packing(sc),
742             "pack multiple frames in one fl buffer");
743
744         SYSCTL_ADD_INT(ctx, children, OID_AUTO, "fl_pack", CTLFLAG_RD,
745             NULL, sc->sge.pack_boundary, "payload pack boundary (bytes)");
746 }
747
748 int
749 t4_destroy_dma_tag(struct adapter *sc)
750 {
751         if (sc->dmat)
752                 bus_dma_tag_destroy(sc->dmat);
753
754         return (0);
755 }
756
757 /*
758  * Allocate and initialize the firmware event queue and the management queue.
759  *
760  * Returns errno on failure.  Resources allocated up to that point may still be
761  * allocated.  Caller is responsible for cleanup in case this function fails.
762  */
763 int
764 t4_setup_adapter_queues(struct adapter *sc)
765 {
766         int rc;
767
768         ADAPTER_LOCK_ASSERT_NOTOWNED(sc);
769
770         sysctl_ctx_init(&sc->ctx);
771         sc->flags |= ADAP_SYSCTL_CTX;
772
773         /*
774          * Firmware event queue
775          */
776         rc = alloc_fwq(sc);
777         if (rc != 0)
778                 return (rc);
779
780         /*
781          * Management queue.  This is just a control queue that uses the fwq as
782          * its associated iq.
783          */
784         rc = alloc_mgmtq(sc);
785
786         return (rc);
787 }
788
789 /*
790  * Idempotent
791  */
792 int
793 t4_teardown_adapter_queues(struct adapter *sc)
794 {
795
796         ADAPTER_LOCK_ASSERT_NOTOWNED(sc);
797
798         /* Do this before freeing the queue */
799         if (sc->flags & ADAP_SYSCTL_CTX) {
800                 sysctl_ctx_free(&sc->ctx);
801                 sc->flags &= ~ADAP_SYSCTL_CTX;
802         }
803
804         free_mgmtq(sc);
805         free_fwq(sc);
806
807         return (0);
808 }
809
810 static inline int
811 first_vector(struct port_info *pi)
812 {
813         struct adapter *sc = pi->adapter;
814         int rc = T4_EXTRA_INTR, i;
815
816         if (sc->intr_count == 1)
817                 return (0);
818
819         for_each_port(sc, i) {
820                 struct port_info *p = sc->port[i];
821
822                 if (i == pi->port_id)
823                         break;
824
825 #ifdef TCP_OFFLOAD
826                 if (sc->flags & INTR_DIRECT)
827                         rc += p->nrxq + p->nofldrxq;
828                 else
829                         rc += max(p->nrxq, p->nofldrxq);
830 #else
831                 /*
832                  * Not compiled with offload support and intr_count > 1.  Only
833                  * NIC queues exist and they'd better be taking direct
834                  * interrupts.
835                  */
836                 KASSERT(sc->flags & INTR_DIRECT,
837                     ("%s: intr_count %d, !INTR_DIRECT", __func__,
838                     sc->intr_count));
839
840                 rc += p->nrxq;
841 #endif
842         }
843
844         return (rc);
845 }
846
847 /*
848  * Given an arbitrary "index," come up with an iq that can be used by other
849  * queues (of this port) for interrupt forwarding, SGE egress updates, etc.
850  * The iq returned is guaranteed to be something that takes direct interrupts.
851  */
852 static struct sge_iq *
853 port_intr_iq(struct port_info *pi, int idx)
854 {
855         struct adapter *sc = pi->adapter;
856         struct sge *s = &sc->sge;
857         struct sge_iq *iq = NULL;
858
859         if (sc->intr_count == 1)
860                 return (&sc->sge.fwq);
861
862 #ifdef TCP_OFFLOAD
863         if (sc->flags & INTR_DIRECT) {
864                 idx %= pi->nrxq + pi->nofldrxq;
865
866                 if (idx >= pi->nrxq) {
867                         idx -= pi->nrxq;
868                         iq = &s->ofld_rxq[pi->first_ofld_rxq + idx].iq;
869                 } else
870                         iq = &s->rxq[pi->first_rxq + idx].iq;
871
872         } else {
873                 idx %= max(pi->nrxq, pi->nofldrxq);
874
875                 if (pi->nrxq >= pi->nofldrxq)
876                         iq = &s->rxq[pi->first_rxq + idx].iq;
877                 else
878                         iq = &s->ofld_rxq[pi->first_ofld_rxq + idx].iq;
879         }
880 #else
881         /*
882          * Not compiled with offload support and intr_count > 1.  Only NIC
883          * queues exist and they'd better be taking direct interrupts.
884          */
885         KASSERT(sc->flags & INTR_DIRECT,
886             ("%s: intr_count %d, !INTR_DIRECT", __func__, sc->intr_count));
887
888         idx %= pi->nrxq;
889         iq = &s->rxq[pi->first_rxq + idx].iq;
890 #endif
891
892         KASSERT(iq->flags & IQ_INTR, ("%s: EDOOFUS", __func__));
893         return (iq);
894 }
895
896 /* Maximum payload that can be delivered with a single iq descriptor */
897 static inline int
898 mtu_to_max_payload(struct adapter *sc, int mtu, const int toe)
899 {
900         int payload;
901
902 #ifdef TCP_OFFLOAD
903         if (toe) {
904                 payload = sc->tt.rx_coalesce ?
905                     G_RXCOALESCESIZE(t4_read_reg(sc, A_TP_PARA_REG2)) : mtu;
906         } else {
907 #endif
908                 /* large enough even when hw VLAN extraction is disabled */
909                 payload = fl_pktshift + ETHER_HDR_LEN + ETHER_VLAN_ENCAP_LEN +
910                     mtu;
911 #ifdef TCP_OFFLOAD
912         }
913 #endif
914         payload = roundup2(payload, fl_pad);
915
916         return (payload);
917 }
918
919 int
920 t4_setup_port_queues(struct port_info *pi)
921 {
922         int rc = 0, i, j, intr_idx, iqid;
923         struct sge_rxq *rxq;
924         struct sge_txq *txq;
925         struct sge_wrq *ctrlq;
926 #ifdef TCP_OFFLOAD
927         struct sge_ofld_rxq *ofld_rxq;
928         struct sge_wrq *ofld_txq;
929         struct sysctl_oid *oid2 = NULL;
930 #endif
931         char name[16];
932         struct adapter *sc = pi->adapter;
933         struct ifnet *ifp = pi->ifp;
934         struct sysctl_oid *oid = device_get_sysctl_tree(pi->dev);
935         struct sysctl_oid_list *children = SYSCTL_CHILDREN(oid);
936         int maxp, pack, mtu = ifp->if_mtu;
937
938         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, "rxq", CTLFLAG_RD,
939             NULL, "rx queues");
940
941 #ifdef TCP_OFFLOAD
942         if (is_offload(sc)) {
943                 oid2 = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, "ofld_rxq",
944                     CTLFLAG_RD, NULL,
945                     "rx queues for offloaded TCP connections");
946         }
947 #endif
948
949         /* Interrupt vector to start from (when using multiple vectors) */
950         intr_idx = first_vector(pi);
951
952         /*
953          * First pass over all rx queues (NIC and TOE):
954          * a) initialize iq and fl
955          * b) allocate queue iff it will take direct interrupts.
956          */
957         maxp = mtu_to_max_payload(sc, mtu, 0);
958         pack = enable_buffer_packing(sc);
959         for_each_rxq(pi, i, rxq) {
960
961                 init_iq(&rxq->iq, sc, pi->tmr_idx, pi->pktc_idx, pi->qsize_rxq,
962                     RX_IQ_ESIZE);
963
964                 snprintf(name, sizeof(name), "%s rxq%d-fl",
965                     device_get_nameunit(pi->dev), i);
966                 init_fl(sc, &rxq->fl, pi->qsize_rxq / 8, maxp, pack, name);
967
968                 if (sc->flags & INTR_DIRECT
969 #ifdef TCP_OFFLOAD
970                     || (sc->intr_count > 1 && pi->nrxq >= pi->nofldrxq)
971 #endif
972                    ) {
973                         rxq->iq.flags |= IQ_INTR;
974                         rc = alloc_rxq(pi, rxq, intr_idx, i, oid);
975                         if (rc != 0)
976                                 goto done;
977                         intr_idx++;
978                 }
979         }
980
981 #ifdef TCP_OFFLOAD
982         maxp = mtu_to_max_payload(sc, mtu, 1);
983         for_each_ofld_rxq(pi, i, ofld_rxq) {
984
985                 init_iq(&ofld_rxq->iq, sc, pi->tmr_idx, pi->pktc_idx,
986                     pi->qsize_rxq, RX_IQ_ESIZE);
987
988                 snprintf(name, sizeof(name), "%s ofld_rxq%d-fl",
989                     device_get_nameunit(pi->dev), i);
990                 init_fl(sc, &ofld_rxq->fl, pi->qsize_rxq / 8, maxp, pack, name);
991
992                 if (sc->flags & INTR_DIRECT ||
993                     (sc->intr_count > 1 && pi->nofldrxq > pi->nrxq)) {
994                         ofld_rxq->iq.flags |= IQ_INTR;
995                         rc = alloc_ofld_rxq(pi, ofld_rxq, intr_idx, i, oid2);
996                         if (rc != 0)
997                                 goto done;
998                         intr_idx++;
999                 }
1000         }
1001 #endif
1002
1003         /*
1004          * Second pass over all rx queues (NIC and TOE).  The queues forwarding
1005          * their interrupts are allocated now.
1006          */
1007         j = 0;
1008         for_each_rxq(pi, i, rxq) {
1009                 if (rxq->iq.flags & IQ_INTR)
1010                         continue;
1011
1012                 intr_idx = port_intr_iq(pi, j)->abs_id;
1013
1014                 rc = alloc_rxq(pi, rxq, intr_idx, i, oid);
1015                 if (rc != 0)
1016                         goto done;
1017                 j++;
1018         }
1019
1020 #ifdef TCP_OFFLOAD
1021         for_each_ofld_rxq(pi, i, ofld_rxq) {
1022                 if (ofld_rxq->iq.flags & IQ_INTR)
1023                         continue;
1024
1025                 intr_idx = port_intr_iq(pi, j)->abs_id;
1026
1027                 rc = alloc_ofld_rxq(pi, ofld_rxq, intr_idx, i, oid2);
1028                 if (rc != 0)
1029                         goto done;
1030                 j++;
1031         }
1032 #endif
1033
1034         /*
1035          * Now the tx queues.  Only one pass needed.
1036          */
1037         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, "txq", CTLFLAG_RD,
1038             NULL, "tx queues");
1039         j = 0;
1040         for_each_txq(pi, i, txq) {
1041                 uint16_t iqid;
1042
1043                 iqid = port_intr_iq(pi, j)->cntxt_id;
1044
1045                 snprintf(name, sizeof(name), "%s txq%d",
1046                     device_get_nameunit(pi->dev), i);
1047                 init_eq(&txq->eq, EQ_ETH, pi->qsize_txq, pi->tx_chan, iqid,
1048                     name);
1049
1050                 rc = alloc_txq(pi, txq, i, oid);
1051                 if (rc != 0)
1052                         goto done;
1053                 j++;
1054         }
1055
1056 #ifdef TCP_OFFLOAD
1057         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, "ofld_txq",
1058             CTLFLAG_RD, NULL, "tx queues for offloaded TCP connections");
1059         for_each_ofld_txq(pi, i, ofld_txq) {
1060                 uint16_t iqid;
1061
1062                 iqid = port_intr_iq(pi, j)->cntxt_id;
1063
1064                 snprintf(name, sizeof(name), "%s ofld_txq%d",
1065                     device_get_nameunit(pi->dev), i);
1066                 init_eq(&ofld_txq->eq, EQ_OFLD, pi->qsize_txq, pi->tx_chan,
1067                     iqid, name);
1068
1069                 snprintf(name, sizeof(name), "%d", i);
1070                 oid2 = SYSCTL_ADD_NODE(&pi->ctx, SYSCTL_CHILDREN(oid), OID_AUTO,
1071                     name, CTLFLAG_RD, NULL, "offload tx queue");
1072
1073                 rc = alloc_wrq(sc, pi, ofld_txq, oid2);
1074                 if (rc != 0)
1075                         goto done;
1076                 j++;
1077         }
1078 #endif
1079
1080         /*
1081          * Finally, the control queue.
1082          */
1083         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, "ctrlq", CTLFLAG_RD,
1084             NULL, "ctrl queue");
1085         ctrlq = &sc->sge.ctrlq[pi->port_id];
1086         iqid = port_intr_iq(pi, 0)->cntxt_id;
1087         snprintf(name, sizeof(name), "%s ctrlq", device_get_nameunit(pi->dev));
1088         init_eq(&ctrlq->eq, EQ_CTRL, CTRL_EQ_QSIZE, pi->tx_chan, iqid, name);
1089         rc = alloc_wrq(sc, pi, ctrlq, oid);
1090
1091 done:
1092         if (rc)
1093                 t4_teardown_port_queues(pi);
1094
1095         return (rc);
1096 }
1097
1098 /*
1099  * Idempotent
1100  */
1101 int
1102 t4_teardown_port_queues(struct port_info *pi)
1103 {
1104         int i;
1105         struct adapter *sc = pi->adapter;
1106         struct sge_rxq *rxq;
1107         struct sge_txq *txq;
1108 #ifdef TCP_OFFLOAD
1109         struct sge_ofld_rxq *ofld_rxq;
1110         struct sge_wrq *ofld_txq;
1111 #endif
1112
1113         /* Do this before freeing the queues */
1114         if (pi->flags & PORT_SYSCTL_CTX) {
1115                 sysctl_ctx_free(&pi->ctx);
1116                 pi->flags &= ~PORT_SYSCTL_CTX;
1117         }
1118
1119         /*
1120          * Take down all the tx queues first, as they reference the rx queues
1121          * (for egress updates, etc.).
1122          */
1123
1124         free_wrq(sc, &sc->sge.ctrlq[pi->port_id]);
1125
1126         for_each_txq(pi, i, txq) {
1127                 free_txq(pi, txq);
1128         }
1129
1130 #ifdef TCP_OFFLOAD
1131         for_each_ofld_txq(pi, i, ofld_txq) {
1132                 free_wrq(sc, ofld_txq);
1133         }
1134 #endif
1135
1136         /*
1137          * Then take down the rx queues that forward their interrupts, as they
1138          * reference other rx queues.
1139          */
1140
1141         for_each_rxq(pi, i, rxq) {
1142                 if ((rxq->iq.flags & IQ_INTR) == 0)
1143                         free_rxq(pi, rxq);
1144         }
1145
1146 #ifdef TCP_OFFLOAD
1147         for_each_ofld_rxq(pi, i, ofld_rxq) {
1148                 if ((ofld_rxq->iq.flags & IQ_INTR) == 0)
1149                         free_ofld_rxq(pi, ofld_rxq);
1150         }
1151 #endif
1152
1153         /*
1154          * Then take down the rx queues that take direct interrupts.
1155          */
1156
1157         for_each_rxq(pi, i, rxq) {
1158                 if (rxq->iq.flags & IQ_INTR)
1159                         free_rxq(pi, rxq);
1160         }
1161
1162 #ifdef TCP_OFFLOAD
1163         for_each_ofld_rxq(pi, i, ofld_rxq) {
1164                 if (ofld_rxq->iq.flags & IQ_INTR)
1165                         free_ofld_rxq(pi, ofld_rxq);
1166         }
1167 #endif
1168
1169         return (0);
1170 }
1171
1172 /*
1173  * Deals with errors and the firmware event queue.  All data rx queues forward
1174  * their interrupt to the firmware event queue.
1175  */
1176 void
1177 t4_intr_all(void *arg)
1178 {
1179         struct adapter *sc = arg;
1180         struct sge_iq *fwq = &sc->sge.fwq;
1181
1182         t4_intr_err(arg);
1183         if (atomic_cmpset_int(&fwq->state, IQS_IDLE, IQS_BUSY)) {
1184                 service_iq(fwq, 0);
1185                 atomic_cmpset_int(&fwq->state, IQS_BUSY, IQS_IDLE);
1186         }
1187 }
1188
1189 /* Deals with error interrupts */
1190 void
1191 t4_intr_err(void *arg)
1192 {
1193         struct adapter *sc = arg;
1194
1195         t4_write_reg(sc, MYPF_REG(A_PCIE_PF_CLI), 0);
1196         t4_slow_intr_handler(sc);
1197 }
1198
1199 void
1200 t4_intr_evt(void *arg)
1201 {
1202         struct sge_iq *iq = arg;
1203
1204         if (atomic_cmpset_int(&iq->state, IQS_IDLE, IQS_BUSY)) {
1205                 service_iq(iq, 0);
1206                 atomic_cmpset_int(&iq->state, IQS_BUSY, IQS_IDLE);
1207         }
1208 }
1209
1210 void
1211 t4_intr(void *arg)
1212 {
1213         struct sge_iq *iq = arg;
1214
1215         if (atomic_cmpset_int(&iq->state, IQS_IDLE, IQS_BUSY)) {
1216                 service_iq(iq, 0);
1217                 atomic_cmpset_int(&iq->state, IQS_BUSY, IQS_IDLE);
1218         }
1219 }
1220
1221 /*
1222  * Deals with anything and everything on the given ingress queue.
1223  */
1224 static int
1225 service_iq(struct sge_iq *iq, int budget)
1226 {
1227         struct sge_iq *q;
1228         struct sge_rxq *rxq = iq_to_rxq(iq);    /* Use iff iq is part of rxq */
1229         struct sge_fl *fl = &rxq->fl;           /* Use iff IQ_HAS_FL */
1230         struct adapter *sc = iq->adapter;
1231         struct rsp_ctrl *ctrl;
1232         const struct rss_header *rss;
1233         int ndescs = 0, limit, fl_bufs_used = 0;
1234         int rsp_type;
1235         uint32_t lq;
1236         struct mbuf *m0;
1237         STAILQ_HEAD(, sge_iq) iql = STAILQ_HEAD_INITIALIZER(iql);
1238
1239         limit = budget ? budget : iq->qsize / 8;
1240
1241         KASSERT(iq->state == IQS_BUSY, ("%s: iq %p not BUSY", __func__, iq));
1242
1243         /*
1244          * We always come back and check the descriptor ring for new indirect
1245          * interrupts and other responses after running a single handler.
1246          */
1247         for (;;) {
1248                 while (is_new_response(iq, &ctrl)) {
1249
1250                         rmb();
1251
1252                         m0 = NULL;
1253                         rsp_type = G_RSPD_TYPE(ctrl->u.type_gen);
1254                         lq = be32toh(ctrl->pldbuflen_qid);
1255                         rss = (const void *)iq->cdesc;
1256
1257                         switch (rsp_type) {
1258                         case X_RSPD_TYPE_FLBUF:
1259
1260                                 KASSERT(iq->flags & IQ_HAS_FL,
1261                                     ("%s: data for an iq (%p) with no freelist",
1262                                     __func__, iq));
1263
1264                                 m0 = get_fl_payload(sc, fl, lq, &fl_bufs_used);
1265                                 if (__predict_false(m0 == NULL))
1266                                         goto process_iql;
1267 #ifdef T4_PKT_TIMESTAMP
1268                                 /*
1269                                  * 60 bit timestamp for the payload is
1270                                  * *(uint64_t *)m0->m_pktdat.  Note that it is
1271                                  * in the leading free-space in the mbuf.  The
1272                                  * kernel can clobber it during a pullup,
1273                                  * m_copymdata, etc.  You need to make sure that
1274                                  * the mbuf reaches you unmolested if you care
1275                                  * about the timestamp.
1276                                  */
1277                                 *(uint64_t *)m0->m_pktdat =
1278                                     be64toh(ctrl->u.last_flit) &
1279                                     0xfffffffffffffff;
1280 #endif
1281
1282                                 /* fall through */
1283
1284                         case X_RSPD_TYPE_CPL:
1285                                 KASSERT(rss->opcode < NUM_CPL_CMDS,
1286                                     ("%s: bad opcode %02x.", __func__,
1287                                     rss->opcode));
1288                                 sc->cpl_handler[rss->opcode](iq, rss, m0);
1289                                 break;
1290
1291                         case X_RSPD_TYPE_INTR:
1292
1293                                 /*
1294                                  * Interrupts should be forwarded only to queues
1295                                  * that are not forwarding their interrupts.
1296                                  * This means service_iq can recurse but only 1
1297                                  * level deep.
1298                                  */
1299                                 KASSERT(budget == 0,
1300                                     ("%s: budget %u, rsp_type %u", __func__,
1301                                     budget, rsp_type));
1302
1303                                 q = sc->sge.iqmap[lq - sc->sge.iq_start];
1304                                 if (atomic_cmpset_int(&q->state, IQS_IDLE,
1305                                     IQS_BUSY)) {
1306                                         if (service_iq(q, q->qsize / 8) == 0) {
1307                                                 atomic_cmpset_int(&q->state,
1308                                                     IQS_BUSY, IQS_IDLE);
1309                                         } else {
1310                                                 STAILQ_INSERT_TAIL(&iql, q,
1311                                                     link);
1312                                         }
1313                                 }
1314                                 break;
1315
1316                         default:
1317                                 sc->an_handler(iq, ctrl);
1318                                 break;
1319                         }
1320
1321                         if (fl_bufs_used >= 16) {
1322                                 FL_LOCK(fl);
1323                                 fl->needed += fl_bufs_used;
1324                                 refill_fl(sc, fl, 32);
1325                                 FL_UNLOCK(fl);
1326                                 fl_bufs_used = 0;
1327                         }
1328
1329                         iq_next(iq);
1330                         if (++ndescs == limit) {
1331                                 t4_write_reg(sc, MYPF_REG(A_SGE_PF_GTS),
1332                                     V_CIDXINC(ndescs) |
1333                                     V_INGRESSQID(iq->cntxt_id) |
1334                                     V_SEINTARM(V_QINTR_TIMER_IDX(X_TIMERREG_UPDATE_CIDX)));
1335                                 ndescs = 0;
1336
1337                                 if (budget) {
1338                                         if (fl_bufs_used) {
1339                                                 FL_LOCK(fl);
1340                                                 fl->needed += fl_bufs_used;
1341                                                 refill_fl(sc, fl, 32);
1342                                                 FL_UNLOCK(fl);
1343                                         }
1344                                         return (EINPROGRESS);
1345                                 }
1346                         }
1347                 }
1348
1349 process_iql:
1350                 if (STAILQ_EMPTY(&iql))
1351                         break;
1352
1353                 /*
1354                  * Process the head only, and send it to the back of the list if
1355                  * it's still not done.
1356                  */
1357                 q = STAILQ_FIRST(&iql);
1358                 STAILQ_REMOVE_HEAD(&iql, link);
1359                 if (service_iq(q, q->qsize / 8) == 0)
1360                         atomic_cmpset_int(&q->state, IQS_BUSY, IQS_IDLE);
1361                 else
1362                         STAILQ_INSERT_TAIL(&iql, q, link);
1363         }
1364
1365 #if defined(INET) || defined(INET6)
1366         if (iq->flags & IQ_LRO_ENABLED) {
1367                 struct lro_ctrl *lro = &rxq->lro;
1368                 struct lro_entry *l;
1369
1370                 while (!SLIST_EMPTY(&lro->lro_active)) {
1371                         l = SLIST_FIRST(&lro->lro_active);
1372                         SLIST_REMOVE_HEAD(&lro->lro_active, next);
1373                         tcp_lro_flush(lro, l);
1374                 }
1375         }
1376 #endif
1377
1378         t4_write_reg(sc, MYPF_REG(A_SGE_PF_GTS), V_CIDXINC(ndescs) |
1379             V_INGRESSQID((u32)iq->cntxt_id) | V_SEINTARM(iq->intr_params));
1380
1381         if (iq->flags & IQ_HAS_FL) {
1382                 int starved;
1383
1384                 FL_LOCK(fl);
1385                 fl->needed += fl_bufs_used;
1386                 starved = refill_fl(sc, fl, 64);
1387                 FL_UNLOCK(fl);
1388                 if (__predict_false(starved != 0))
1389                         add_fl_to_sfl(sc, fl);
1390         }
1391
1392         return (0);
1393 }
1394
1395 static inline int
1396 cl_has_metadata(struct sge_fl *fl, struct cluster_layout *cll)
1397 {
1398         int rc = fl->flags & FL_BUF_PACKING || cll->region1 > 0;
1399
1400         if (rc)
1401                 MPASS(cll->region3 >= CL_METADATA_SIZE);
1402
1403         return (rc);
1404 }
1405
1406 static inline struct cluster_metadata *
1407 cl_metadata(struct adapter *sc, struct sge_fl *fl, struct cluster_layout *cll,
1408     caddr_t cl)
1409 {
1410
1411         if (cl_has_metadata(fl, cll)) {
1412                 struct sw_zone_info *swz = &sc->sge.sw_zone_info[cll->zidx];
1413
1414                 return ((struct cluster_metadata *)(cl + swz->size) - 1);
1415         }
1416         return (NULL);
1417 }
1418
1419 static void
1420 rxb_free(void *arg1, void *arg2)
1421 {
1422         uma_zone_t zone = arg1;
1423         caddr_t cl = arg2;
1424
1425         uma_zfree(zone, cl);
1426 }
1427
1428 /*
1429  * The mbuf returned by this function could be allocated from zone_mbuf or
1430  * constructed in spare room in the cluster.
1431  *
1432  * The mbuf carries the payload in one of these ways
1433  * a) frame inside the mbuf (mbuf from zone_mbuf)
1434  * b) m_cljset (for clusters without metadata) zone_mbuf
1435  * c) m_extaddref (cluster with metadata) inline mbuf
1436  * d) m_extaddref (cluster with metadata) zone_mbuf
1437  */
1438 static struct mbuf *
1439 get_scatter_segment(struct adapter *sc, struct sge_fl *fl, int total, int flags)
1440 {
1441         struct mbuf *m;
1442         struct fl_sdesc *sd = &fl->sdesc[fl->cidx];
1443         struct cluster_layout *cll = &sd->cll;
1444         struct sw_zone_info *swz = &sc->sge.sw_zone_info[cll->zidx];
1445         struct hw_buf_info *hwb = &sc->sge.hw_buf_info[cll->hwidx];
1446         struct cluster_metadata *clm = cl_metadata(sc, fl, cll, sd->cl);
1447         int len, padded_len;
1448         caddr_t payload;
1449
1450         len = min(total, hwb->size - fl->rx_offset);
1451         padded_len = roundup2(len, fl_pad);
1452         payload = sd->cl + cll->region1 + fl->rx_offset;
1453
1454         if (sc->sc_do_rxcopy && len < RX_COPY_THRESHOLD) {
1455
1456                 /*
1457                  * Copy payload into a freshly allocated mbuf.
1458                  */
1459
1460                 m = flags & M_PKTHDR ?
1461                     m_gethdr(M_NOWAIT, MT_DATA) : m_get(M_NOWAIT, MT_DATA);
1462                 if (m == NULL)
1463                         return (NULL);
1464                 fl->mbuf_allocated++;
1465 #ifdef T4_PKT_TIMESTAMP
1466                 /* Leave room for a timestamp */
1467                 m->m_data += 8;
1468 #endif
1469                 /* copy data to mbuf */
1470                 bcopy(payload, mtod(m, caddr_t), len);
1471
1472         } else if (sd->nmbuf * MSIZE < cll->region1) {
1473
1474                 /*
1475                  * There's spare room in the cluster for an mbuf.  Create one
1476                  * and associate it with the payload that's in the cluster too.
1477                  */
1478
1479                 MPASS(clm != NULL);
1480                 m = (struct mbuf *)(sd->cl + sd->nmbuf * MSIZE);
1481                 /* No bzero required */
1482                 if (m_init(m, NULL, 0, M_NOWAIT, MT_DATA, flags | M_NOFREE))
1483                         return (NULL);
1484                 fl->mbuf_inlined++;
1485                 m_extaddref(m, payload, padded_len, &clm->refcount, rxb_free,
1486                     swz->zone, sd->cl);
1487                 sd->nmbuf++;
1488
1489         } else {
1490
1491                 /*
1492                  * Grab an mbuf from zone_mbuf and associate it with the
1493                  * payload in the cluster.
1494                  */
1495
1496                 m = flags & M_PKTHDR ?
1497                     m_gethdr(M_NOWAIT, MT_DATA) : m_get(M_NOWAIT, MT_DATA);
1498                 if (m == NULL)
1499                         return (NULL);
1500                 fl->mbuf_allocated++;
1501                 if (clm != NULL)
1502                         m_extaddref(m, payload, padded_len, &clm->refcount,
1503                             rxb_free, swz->zone, sd->cl);
1504                 else {
1505                         m_cljset(m, sd->cl, swz->type);
1506                         sd->cl = NULL;  /* consumed, not a recycle candidate */
1507                 }
1508         }
1509         if (flags & M_PKTHDR)
1510                 m->m_pkthdr.len = total;
1511         m->m_len = len;
1512
1513         if (fl->flags & FL_BUF_PACKING) {
1514                 fl->rx_offset += roundup2(padded_len, sc->sge.pack_boundary);
1515                 MPASS(fl->rx_offset <= hwb->size);
1516                 if (fl->rx_offset < hwb->size)
1517                         return (m);     /* without advancing the cidx */
1518         }
1519
1520         if (__predict_false(++fl->cidx == fl->cap))
1521                 fl->cidx = 0;
1522         fl->rx_offset = 0;
1523
1524         return (m);
1525 }
1526
1527 static struct mbuf *
1528 get_fl_payload(struct adapter *sc, struct sge_fl *fl, uint32_t len_newbuf,
1529     int *fl_bufs_used)
1530 {
1531         struct mbuf *m0, *m, **pnext;
1532         u_int nbuf, len;
1533
1534         /*
1535          * No assertion for the fl lock because we don't need it.  This routine
1536          * is called only from the rx interrupt handler and it only updates
1537          * fl->cidx.  (Contrast that with fl->pidx/fl->needed which could be
1538          * updated in the rx interrupt handler or the starvation helper routine.
1539          * That's why code that manipulates fl->pidx/fl->needed needs the fl
1540          * lock but this routine does not).
1541          */
1542
1543         nbuf = 0;
1544         len = G_RSPD_LEN(len_newbuf);
1545         if (__predict_false(fl->m0 != NULL)) {
1546                 M_ASSERTPKTHDR(fl->m0);
1547                 MPASS(len == fl->m0->m_pkthdr.len);
1548                 MPASS(fl->remaining < len);
1549
1550                 m0 = fl->m0;
1551                 pnext = fl->pnext;
1552                 len = fl->remaining;
1553                 fl->m0 = NULL;
1554                 goto get_segment;
1555         }
1556
1557         if (fl->rx_offset > 0 && len_newbuf & F_RSPD_NEWBUF) {
1558                 nbuf++;
1559                 fl->rx_offset = 0;
1560                 if (__predict_false(++fl->cidx == fl->cap))
1561                         fl->cidx = 0;
1562         }
1563
1564         /*
1565          * Payload starts at rx_offset in the current hw buffer.  Its length is
1566          * 'len' and it may span multiple hw buffers.
1567          */
1568
1569         m0 = get_scatter_segment(sc, fl, len, M_PKTHDR);
1570         if (m0 == NULL)
1571                 goto done;
1572         len -= m0->m_len;
1573         pnext = &m0->m_next;
1574         while (len > 0) {
1575                 nbuf++;
1576 get_segment:
1577                 MPASS(fl->rx_offset == 0);
1578                 m = get_scatter_segment(sc, fl, len, 0);
1579                 if (m == NULL) {
1580                         fl->m0 = m0;
1581                         fl->pnext = pnext;
1582                         fl->remaining = len;
1583                         m0 = NULL;
1584                         goto done;
1585                 }
1586                 *pnext = m;
1587                 pnext = &m->m_next;
1588                 len -= m->m_len;
1589         }
1590         *pnext = NULL;
1591         if (fl->rx_offset == 0)
1592                 nbuf++;
1593 done:
1594         (*fl_bufs_used) += nbuf;
1595         return (m0);
1596 }
1597
1598 static int
1599 t4_eth_rx(struct sge_iq *iq, const struct rss_header *rss, struct mbuf *m0)
1600 {
1601         struct sge_rxq *rxq = iq_to_rxq(iq);
1602         struct ifnet *ifp = rxq->ifp;
1603         const struct cpl_rx_pkt *cpl = (const void *)(rss + 1);
1604 #if defined(INET) || defined(INET6)
1605         struct lro_ctrl *lro = &rxq->lro;
1606 #endif
1607
1608         KASSERT(m0 != NULL, ("%s: no payload with opcode %02x", __func__,
1609             rss->opcode));
1610
1611         m0->m_pkthdr.len -= fl_pktshift;
1612         m0->m_len -= fl_pktshift;
1613         m0->m_data += fl_pktshift;
1614
1615         m0->m_pkthdr.rcvif = ifp;
1616         m0->m_flags |= M_FLOWID;
1617         m0->m_pkthdr.flowid = be32toh(rss->hash_val);
1618
1619         if (cpl->csum_calc && !cpl->err_vec) {
1620                 if (ifp->if_capenable & IFCAP_RXCSUM &&
1621                     cpl->l2info & htobe32(F_RXF_IP)) {
1622                         m0->m_pkthdr.csum_flags = (CSUM_IP_CHECKED |
1623                             CSUM_IP_VALID | CSUM_DATA_VALID | CSUM_PSEUDO_HDR);
1624                         rxq->rxcsum++;
1625                 } else if (ifp->if_capenable & IFCAP_RXCSUM_IPV6 &&
1626                     cpl->l2info & htobe32(F_RXF_IP6)) {
1627                         m0->m_pkthdr.csum_flags = (CSUM_DATA_VALID_IPV6 |
1628                             CSUM_PSEUDO_HDR);
1629                         rxq->rxcsum++;
1630                 }
1631
1632                 if (__predict_false(cpl->ip_frag))
1633                         m0->m_pkthdr.csum_data = be16toh(cpl->csum);
1634                 else
1635                         m0->m_pkthdr.csum_data = 0xffff;
1636         }
1637
1638         if (cpl->vlan_ex) {
1639                 m0->m_pkthdr.ether_vtag = be16toh(cpl->vlan);
1640                 m0->m_flags |= M_VLANTAG;
1641                 rxq->vlan_extraction++;
1642         }
1643
1644 #if defined(INET) || defined(INET6)
1645         if (cpl->l2info & htobe32(F_RXF_LRO) &&
1646             iq->flags & IQ_LRO_ENABLED &&
1647             tcp_lro_rx(lro, m0, 0) == 0) {
1648                 /* queued for LRO */
1649         } else
1650 #endif
1651         ifp->if_input(ifp, m0);
1652
1653         return (0);
1654 }
1655
1656 /*
1657  * Doesn't fail.  Holds on to work requests it can't send right away.
1658  */
1659 void
1660 t4_wrq_tx_locked(struct adapter *sc, struct sge_wrq *wrq, struct wrqe *wr)
1661 {
1662         struct sge_eq *eq = &wrq->eq;
1663         int can_reclaim;
1664         caddr_t dst;
1665
1666         TXQ_LOCK_ASSERT_OWNED(wrq);
1667 #ifdef TCP_OFFLOAD
1668         KASSERT((eq->flags & EQ_TYPEMASK) == EQ_OFLD ||
1669             (eq->flags & EQ_TYPEMASK) == EQ_CTRL,
1670             ("%s: eq type %d", __func__, eq->flags & EQ_TYPEMASK));
1671 #else
1672         KASSERT((eq->flags & EQ_TYPEMASK) == EQ_CTRL,
1673             ("%s: eq type %d", __func__, eq->flags & EQ_TYPEMASK));
1674 #endif
1675
1676         if (__predict_true(wr != NULL))
1677                 STAILQ_INSERT_TAIL(&wrq->wr_list, wr, link);
1678
1679         can_reclaim = reclaimable(eq);
1680         if (__predict_false(eq->flags & EQ_STALLED)) {
1681                 if (can_reclaim < tx_resume_threshold(eq))
1682                         return;
1683                 eq->flags &= ~EQ_STALLED;
1684                 eq->unstalled++;
1685         }
1686         eq->cidx += can_reclaim;
1687         eq->avail += can_reclaim;
1688         if (__predict_false(eq->cidx >= eq->cap))
1689                 eq->cidx -= eq->cap;
1690
1691         while ((wr = STAILQ_FIRST(&wrq->wr_list)) != NULL) {
1692                 int ndesc;
1693
1694                 if (__predict_false(wr->wr_len < 0 ||
1695                     wr->wr_len > SGE_MAX_WR_LEN || (wr->wr_len & 0x7))) {
1696
1697 #ifdef INVARIANTS
1698                         panic("%s: work request with length %d", __func__,
1699                             wr->wr_len);
1700 #endif
1701 #ifdef KDB
1702                         kdb_backtrace();
1703 #endif
1704                         log(LOG_ERR, "%s: %s work request with length %d",
1705                             device_get_nameunit(sc->dev), __func__, wr->wr_len);
1706                         STAILQ_REMOVE_HEAD(&wrq->wr_list, link);
1707                         free_wrqe(wr);
1708                         continue;
1709                 }
1710
1711                 ndesc = howmany(wr->wr_len, EQ_ESIZE);
1712                 if (eq->avail < ndesc) {
1713                         wrq->no_desc++;
1714                         break;
1715                 }
1716
1717                 dst = (void *)&eq->desc[eq->pidx];
1718                 copy_to_txd(eq, wrtod(wr), &dst, wr->wr_len);
1719
1720                 eq->pidx += ndesc;
1721                 eq->avail -= ndesc;
1722                 if (__predict_false(eq->pidx >= eq->cap))
1723                         eq->pidx -= eq->cap;
1724
1725                 eq->pending += ndesc;
1726                 if (eq->pending >= 8)
1727                         ring_eq_db(sc, eq);
1728
1729                 wrq->tx_wrs++;
1730                 STAILQ_REMOVE_HEAD(&wrq->wr_list, link);
1731                 free_wrqe(wr);
1732
1733                 if (eq->avail < 8) {
1734                         can_reclaim = reclaimable(eq);
1735                         eq->cidx += can_reclaim;
1736                         eq->avail += can_reclaim;
1737                         if (__predict_false(eq->cidx >= eq->cap))
1738                                 eq->cidx -= eq->cap;
1739                 }
1740         }
1741
1742         if (eq->pending)
1743                 ring_eq_db(sc, eq);
1744
1745         if (wr != NULL) {
1746                 eq->flags |= EQ_STALLED;
1747                 if (callout_pending(&eq->tx_callout) == 0)
1748                         callout_reset(&eq->tx_callout, 1, t4_tx_callout, eq);
1749         }
1750 }
1751
1752 /* Per-packet header in a coalesced tx WR, before the SGL starts (in flits) */
1753 #define TXPKTS_PKT_HDR ((\
1754     sizeof(struct ulp_txpkt) + \
1755     sizeof(struct ulptx_idata) + \
1756     sizeof(struct cpl_tx_pkt_core) \
1757     ) / 8)
1758
1759 /* Header of a coalesced tx WR, before SGL of first packet (in flits) */
1760 #define TXPKTS_WR_HDR (\
1761     sizeof(struct fw_eth_tx_pkts_wr) / 8 + \
1762     TXPKTS_PKT_HDR)
1763
1764 /* Header of a tx WR, before SGL of first packet (in flits) */
1765 #define TXPKT_WR_HDR ((\
1766     sizeof(struct fw_eth_tx_pkt_wr) + \
1767     sizeof(struct cpl_tx_pkt_core) \
1768     ) / 8 )
1769
1770 /* Header of a tx LSO WR, before SGL of first packet (in flits) */
1771 #define TXPKT_LSO_WR_HDR ((\
1772     sizeof(struct fw_eth_tx_pkt_wr) + \
1773     sizeof(struct cpl_tx_pkt_lso_core) + \
1774     sizeof(struct cpl_tx_pkt_core) \
1775     ) / 8 )
1776
1777 int
1778 t4_eth_tx(struct ifnet *ifp, struct sge_txq *txq, struct mbuf *m)
1779 {
1780         struct port_info *pi = (void *)ifp->if_softc;
1781         struct adapter *sc = pi->adapter;
1782         struct sge_eq *eq = &txq->eq;
1783         struct buf_ring *br = txq->br;
1784         struct mbuf *next;
1785         int rc, coalescing, can_reclaim;
1786         struct txpkts txpkts;
1787         struct sgl sgl;
1788
1789         TXQ_LOCK_ASSERT_OWNED(txq);
1790         KASSERT(m, ("%s: called with nothing to do.", __func__));
1791         KASSERT((eq->flags & EQ_TYPEMASK) == EQ_ETH,
1792             ("%s: eq type %d", __func__, eq->flags & EQ_TYPEMASK));
1793
1794         prefetch(&eq->desc[eq->pidx]);
1795         prefetch(&txq->sdesc[eq->pidx]);
1796
1797         txpkts.npkt = 0;/* indicates there's nothing in txpkts */
1798         coalescing = 0;
1799
1800         can_reclaim = reclaimable(eq);
1801         if (__predict_false(eq->flags & EQ_STALLED)) {
1802                 if (can_reclaim < tx_resume_threshold(eq)) {
1803                         txq->m = m;
1804                         return (0);
1805                 }
1806                 eq->flags &= ~EQ_STALLED;
1807                 eq->unstalled++;
1808         }
1809
1810         if (__predict_false(eq->flags & EQ_DOOMED)) {
1811                 m_freem(m);
1812                 while ((m = buf_ring_dequeue_sc(txq->br)) != NULL)
1813                         m_freem(m);
1814                 return (ENETDOWN);
1815         }
1816
1817         if (eq->avail < 8 && can_reclaim)
1818                 reclaim_tx_descs(txq, can_reclaim, 32);
1819
1820         for (; m; m = next ? next : drbr_dequeue(ifp, br)) {
1821
1822                 if (eq->avail < 8)
1823                         break;
1824
1825                 next = m->m_nextpkt;
1826                 m->m_nextpkt = NULL;
1827
1828                 if (next || buf_ring_peek(br))
1829                         coalescing = 1;
1830
1831                 rc = get_pkt_sgl(txq, &m, &sgl, coalescing);
1832                 if (rc != 0) {
1833                         if (rc == ENOMEM) {
1834
1835                                 /* Short of resources, suspend tx */
1836
1837                                 m->m_nextpkt = next;
1838                                 break;
1839                         }
1840
1841                         /*
1842                          * Unrecoverable error for this packet, throw it away
1843                          * and move on to the next.  get_pkt_sgl may already
1844                          * have freed m (it will be NULL in that case and the
1845                          * m_freem here is still safe).
1846                          */
1847
1848                         m_freem(m);
1849                         continue;
1850                 }
1851
1852                 if (coalescing &&
1853                     add_to_txpkts(pi, txq, &txpkts, m, &sgl) == 0) {
1854
1855                         /* Successfully absorbed into txpkts */
1856
1857                         write_ulp_cpl_sgl(pi, txq, &txpkts, m, &sgl);
1858                         goto doorbell;
1859                 }
1860
1861                 /*
1862                  * We weren't coalescing to begin with, or current frame could
1863                  * not be coalesced (add_to_txpkts flushes txpkts if a frame
1864                  * given to it can't be coalesced).  Either way there should be
1865                  * nothing in txpkts.
1866                  */
1867                 KASSERT(txpkts.npkt == 0,
1868                     ("%s: txpkts not empty: %d", __func__, txpkts.npkt));
1869
1870                 /* We're sending out individual packets now */
1871                 coalescing = 0;
1872
1873                 if (eq->avail < 8)
1874                         reclaim_tx_descs(txq, 0, 8);
1875                 rc = write_txpkt_wr(pi, txq, m, &sgl);
1876                 if (rc != 0) {
1877
1878                         /* Short of hardware descriptors, suspend tx */
1879
1880                         /*
1881                          * This is an unlikely but expensive failure.  We've
1882                          * done all the hard work (DMA mappings etc.) and now we
1883                          * can't send out the packet.  What's worse, we have to
1884                          * spend even more time freeing up everything in sgl.
1885                          */
1886                         txq->no_desc++;
1887                         free_pkt_sgl(txq, &sgl);
1888
1889                         m->m_nextpkt = next;
1890                         break;
1891                 }
1892
1893                 ETHER_BPF_MTAP(ifp, m);
1894                 if (sgl.nsegs == 0)
1895                         m_freem(m);
1896 doorbell:
1897                 if (eq->pending >= 8)
1898                         ring_eq_db(sc, eq);
1899
1900                 can_reclaim = reclaimable(eq);
1901                 if (can_reclaim >= 32)
1902                         reclaim_tx_descs(txq, can_reclaim, 64);
1903         }
1904
1905         if (txpkts.npkt > 0)
1906                 write_txpkts_wr(txq, &txpkts);
1907
1908         /*
1909          * m not NULL means there was an error but we haven't thrown it away.
1910          * This can happen when we're short of tx descriptors (no_desc) or maybe
1911          * even DMA maps (no_dmamap).  Either way, a credit flush and reclaim
1912          * will get things going again.
1913          */
1914         if (m && !(eq->flags & EQ_CRFLUSHED)) {
1915                 struct tx_sdesc *txsd = &txq->sdesc[eq->pidx];
1916
1917                 /*
1918                  * If EQ_CRFLUSHED is not set then we know we have at least one
1919                  * available descriptor because any WR that reduces eq->avail to
1920                  * 0 also sets EQ_CRFLUSHED.
1921                  */
1922                 KASSERT(eq->avail > 0, ("%s: no space for eqflush.", __func__));
1923
1924                 txsd->desc_used = 1;
1925                 txsd->credits = 0;
1926                 write_eqflush_wr(eq);
1927         }
1928         txq->m = m;
1929
1930         if (eq->pending)
1931                 ring_eq_db(sc, eq);
1932
1933         reclaim_tx_descs(txq, 0, 128);
1934
1935         if (eq->flags & EQ_STALLED && callout_pending(&eq->tx_callout) == 0)
1936                 callout_reset(&eq->tx_callout, 1, t4_tx_callout, eq);
1937
1938         return (0);
1939 }
1940
1941 void
1942 t4_update_fl_bufsize(struct ifnet *ifp)
1943 {
1944         struct port_info *pi = ifp->if_softc;
1945         struct adapter *sc = pi->adapter;
1946         struct sge_rxq *rxq;
1947 #ifdef TCP_OFFLOAD
1948         struct sge_ofld_rxq *ofld_rxq;
1949 #endif
1950         struct sge_fl *fl;
1951         int i, maxp, mtu = ifp->if_mtu;
1952
1953         maxp = mtu_to_max_payload(sc, mtu, 0);
1954         for_each_rxq(pi, i, rxq) {
1955                 fl = &rxq->fl;
1956
1957                 FL_LOCK(fl);
1958                 find_best_refill_source(sc, fl, maxp);
1959                 FL_UNLOCK(fl);
1960         }
1961 #ifdef TCP_OFFLOAD
1962         maxp = mtu_to_max_payload(sc, mtu, 1);
1963         for_each_ofld_rxq(pi, i, ofld_rxq) {
1964                 fl = &ofld_rxq->fl;
1965
1966                 FL_LOCK(fl);
1967                 find_best_refill_source(sc, fl, maxp);
1968                 FL_UNLOCK(fl);
1969         }
1970 #endif
1971 }
1972
1973 int
1974 can_resume_tx(struct sge_eq *eq)
1975 {
1976         return (reclaimable(eq) >= tx_resume_threshold(eq));
1977 }
1978
1979 static inline void
1980 init_iq(struct sge_iq *iq, struct adapter *sc, int tmr_idx, int pktc_idx,
1981     int qsize, int esize)
1982 {
1983         KASSERT(tmr_idx >= 0 && tmr_idx < SGE_NTIMERS,
1984             ("%s: bad tmr_idx %d", __func__, tmr_idx));
1985         KASSERT(pktc_idx < SGE_NCOUNTERS,       /* -ve is ok, means don't use */
1986             ("%s: bad pktc_idx %d", __func__, pktc_idx));
1987
1988         iq->flags = 0;
1989         iq->adapter = sc;
1990         iq->intr_params = V_QINTR_TIMER_IDX(tmr_idx);
1991         iq->intr_pktc_idx = SGE_NCOUNTERS - 1;
1992         if (pktc_idx >= 0) {
1993                 iq->intr_params |= F_QINTR_CNT_EN;
1994                 iq->intr_pktc_idx = pktc_idx;
1995         }
1996         iq->qsize = roundup2(qsize, 16);        /* See FW_IQ_CMD/iqsize */
1997         iq->esize = max(esize, 16);             /* See FW_IQ_CMD/iqesize */
1998 }
1999
2000 static inline void
2001 init_fl(struct adapter *sc, struct sge_fl *fl, int qsize, int maxp, int pack,
2002     char *name)
2003 {
2004
2005         fl->qsize = qsize;
2006         strlcpy(fl->lockname, name, sizeof(fl->lockname));
2007         if (pack)
2008                 fl->flags |= FL_BUF_PACKING;
2009         find_best_refill_source(sc, fl, maxp);
2010         find_safe_refill_source(sc, fl);
2011 }
2012
2013 static inline void
2014 init_eq(struct sge_eq *eq, int eqtype, int qsize, uint8_t tx_chan,
2015     uint16_t iqid, char *name)
2016 {
2017         KASSERT(tx_chan < NCHAN, ("%s: bad tx channel %d", __func__, tx_chan));
2018         KASSERT(eqtype <= EQ_TYPEMASK, ("%s: bad qtype %d", __func__, eqtype));
2019
2020         eq->flags = eqtype & EQ_TYPEMASK;
2021         eq->tx_chan = tx_chan;
2022         eq->iqid = iqid;
2023         eq->qsize = qsize;
2024         strlcpy(eq->lockname, name, sizeof(eq->lockname));
2025
2026         TASK_INIT(&eq->tx_task, 0, t4_tx_task, eq);
2027         callout_init(&eq->tx_callout, CALLOUT_MPSAFE);
2028 }
2029
2030 static int
2031 alloc_ring(struct adapter *sc, size_t len, bus_dma_tag_t *tag,
2032     bus_dmamap_t *map, bus_addr_t *pa, void **va)
2033 {
2034         int rc;
2035
2036         rc = bus_dma_tag_create(sc->dmat, 512, 0, BUS_SPACE_MAXADDR,
2037             BUS_SPACE_MAXADDR, NULL, NULL, len, 1, len, 0, NULL, NULL, tag);
2038         if (rc != 0) {
2039                 device_printf(sc->dev, "cannot allocate DMA tag: %d\n", rc);
2040                 goto done;
2041         }
2042
2043         rc = bus_dmamem_alloc(*tag, va,
2044             BUS_DMA_WAITOK | BUS_DMA_COHERENT | BUS_DMA_ZERO, map);
2045         if (rc != 0) {
2046                 device_printf(sc->dev, "cannot allocate DMA memory: %d\n", rc);
2047                 goto done;
2048         }
2049
2050         rc = bus_dmamap_load(*tag, *map, *va, len, oneseg_dma_callback, pa, 0);
2051         if (rc != 0) {
2052                 device_printf(sc->dev, "cannot load DMA map: %d\n", rc);
2053                 goto done;
2054         }
2055 done:
2056         if (rc)
2057                 free_ring(sc, *tag, *map, *pa, *va);
2058
2059         return (rc);
2060 }
2061
2062 static int
2063 free_ring(struct adapter *sc, bus_dma_tag_t tag, bus_dmamap_t map,
2064     bus_addr_t pa, void *va)
2065 {
2066         if (pa)
2067                 bus_dmamap_unload(tag, map);
2068         if (va)
2069                 bus_dmamem_free(tag, va, map);
2070         if (tag)
2071                 bus_dma_tag_destroy(tag);
2072
2073         return (0);
2074 }
2075
2076 /*
2077  * Allocates the ring for an ingress queue and an optional freelist.  If the
2078  * freelist is specified it will be allocated and then associated with the
2079  * ingress queue.
2080  *
2081  * Returns errno on failure.  Resources allocated up to that point may still be
2082  * allocated.  Caller is responsible for cleanup in case this function fails.
2083  *
2084  * If the ingress queue will take interrupts directly (iq->flags & IQ_INTR) then
2085  * the intr_idx specifies the vector, starting from 0.  Otherwise it specifies
2086  * the abs_id of the ingress queue to which its interrupts should be forwarded.
2087  */
2088 static int
2089 alloc_iq_fl(struct port_info *pi, struct sge_iq *iq, struct sge_fl *fl,
2090     int intr_idx, int cong)
2091 {
2092         int rc, i, cntxt_id;
2093         size_t len;
2094         struct fw_iq_cmd c;
2095         struct adapter *sc = iq->adapter;
2096         __be32 v = 0;
2097
2098         len = iq->qsize * iq->esize;
2099         rc = alloc_ring(sc, len, &iq->desc_tag, &iq->desc_map, &iq->ba,
2100             (void **)&iq->desc);
2101         if (rc != 0)
2102                 return (rc);
2103
2104         bzero(&c, sizeof(c));
2105         c.op_to_vfn = htobe32(V_FW_CMD_OP(FW_IQ_CMD) | F_FW_CMD_REQUEST |
2106             F_FW_CMD_WRITE | F_FW_CMD_EXEC | V_FW_IQ_CMD_PFN(sc->pf) |
2107             V_FW_IQ_CMD_VFN(0));
2108
2109         c.alloc_to_len16 = htobe32(F_FW_IQ_CMD_ALLOC | F_FW_IQ_CMD_IQSTART |
2110             FW_LEN16(c));
2111
2112         /* Special handling for firmware event queue */
2113         if (iq == &sc->sge.fwq)
2114                 v |= F_FW_IQ_CMD_IQASYNCH;
2115
2116         if (iq->flags & IQ_INTR) {
2117                 KASSERT(intr_idx < sc->intr_count,
2118                     ("%s: invalid direct intr_idx %d", __func__, intr_idx));
2119         } else
2120                 v |= F_FW_IQ_CMD_IQANDST;
2121         v |= V_FW_IQ_CMD_IQANDSTINDEX(intr_idx);
2122
2123         c.type_to_iqandstindex = htobe32(v |
2124             V_FW_IQ_CMD_TYPE(FW_IQ_TYPE_FL_INT_CAP) |
2125             V_FW_IQ_CMD_VIID(pi->viid) |
2126             V_FW_IQ_CMD_IQANUD(X_UPDATEDELIVERY_INTERRUPT));
2127         c.iqdroprss_to_iqesize = htobe16(V_FW_IQ_CMD_IQPCIECH(pi->tx_chan) |
2128             F_FW_IQ_CMD_IQGTSMODE |
2129             V_FW_IQ_CMD_IQINTCNTTHRESH(iq->intr_pktc_idx) |
2130             V_FW_IQ_CMD_IQESIZE(ilog2(iq->esize) - 4));
2131         c.iqsize = htobe16(iq->qsize);
2132         c.iqaddr = htobe64(iq->ba);
2133         if (cong >= 0)
2134                 c.iqns_to_fl0congen = htobe32(F_FW_IQ_CMD_IQFLINTCONGEN);
2135
2136         if (fl) {
2137                 mtx_init(&fl->fl_lock, fl->lockname, NULL, MTX_DEF);
2138
2139                 len = fl->qsize * RX_FL_ESIZE;
2140                 rc = alloc_ring(sc, len, &fl->desc_tag, &fl->desc_map,
2141                     &fl->ba, (void **)&fl->desc);
2142                 if (rc)
2143                         return (rc);
2144
2145                 /* Allocate space for one software descriptor per buffer. */
2146                 fl->cap = (fl->qsize - spg_len / RX_FL_ESIZE) * 8;
2147                 rc = alloc_fl_sdesc(fl);
2148                 if (rc != 0) {
2149                         device_printf(sc->dev,
2150                             "failed to setup fl software descriptors: %d\n",
2151                             rc);
2152                         return (rc);
2153                 }
2154                 fl->needed = fl->cap;
2155                 fl->lowat = fl->flags & FL_BUF_PACKING ?
2156                     roundup2(sc->sge.fl_starve_threshold2, 8) :
2157                     roundup2(sc->sge.fl_starve_threshold, 8);
2158
2159                 c.iqns_to_fl0congen |=
2160                     htobe32(V_FW_IQ_CMD_FL0HOSTFCMODE(X_HOSTFCMODE_NONE) |
2161                         F_FW_IQ_CMD_FL0FETCHRO | F_FW_IQ_CMD_FL0DATARO |
2162                         (fl_pad ? F_FW_IQ_CMD_FL0PADEN : 0) |
2163                         (fl->flags & FL_BUF_PACKING ? F_FW_IQ_CMD_FL0PACKEN :
2164                             0));
2165                 if (cong >= 0) {
2166                         c.iqns_to_fl0congen |=
2167                                 htobe32(V_FW_IQ_CMD_FL0CNGCHMAP(cong) |
2168                                     F_FW_IQ_CMD_FL0CONGCIF |
2169                                     F_FW_IQ_CMD_FL0CONGEN);
2170                 }
2171                 c.fl0dcaen_to_fl0cidxfthresh =
2172                     htobe16(V_FW_IQ_CMD_FL0FBMIN(X_FETCHBURSTMIN_64B) |
2173                         V_FW_IQ_CMD_FL0FBMAX(X_FETCHBURSTMAX_512B));
2174                 c.fl0size = htobe16(fl->qsize);
2175                 c.fl0addr = htobe64(fl->ba);
2176         }
2177
2178         rc = -t4_wr_mbox(sc, sc->mbox, &c, sizeof(c), &c);
2179         if (rc != 0) {
2180                 device_printf(sc->dev,
2181                     "failed to create ingress queue: %d\n", rc);
2182                 return (rc);
2183         }
2184
2185         iq->cdesc = iq->desc;
2186         iq->cidx = 0;
2187         iq->gen = 1;
2188         iq->intr_next = iq->intr_params;
2189         iq->cntxt_id = be16toh(c.iqid);
2190         iq->abs_id = be16toh(c.physiqid);
2191         iq->flags |= IQ_ALLOCATED;
2192
2193         cntxt_id = iq->cntxt_id - sc->sge.iq_start;
2194         if (cntxt_id >= sc->sge.niq) {
2195                 panic ("%s: iq->cntxt_id (%d) more than the max (%d)", __func__,
2196                     cntxt_id, sc->sge.niq - 1);
2197         }
2198         sc->sge.iqmap[cntxt_id] = iq;
2199
2200         if (fl) {
2201                 fl->cntxt_id = be16toh(c.fl0id);
2202                 fl->pidx = fl->cidx = 0;
2203
2204                 cntxt_id = fl->cntxt_id - sc->sge.eq_start;
2205                 if (cntxt_id >= sc->sge.neq) {
2206                         panic("%s: fl->cntxt_id (%d) more than the max (%d)",
2207                             __func__, cntxt_id, sc->sge.neq - 1);
2208                 }
2209                 sc->sge.eqmap[cntxt_id] = (void *)fl;
2210
2211                 FL_LOCK(fl);
2212                 /* Enough to make sure the SGE doesn't think it's starved */
2213                 refill_fl(sc, fl, fl->lowat);
2214                 FL_UNLOCK(fl);
2215
2216                 iq->flags |= IQ_HAS_FL;
2217         }
2218
2219         if (is_t5(sc) && cong >= 0) {
2220                 uint32_t param, val;
2221
2222                 param = V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_DMAQ) |
2223                     V_FW_PARAMS_PARAM_X(FW_PARAMS_PARAM_DMAQ_CONM_CTXT) |
2224                     V_FW_PARAMS_PARAM_YZ(iq->cntxt_id);
2225                 if (cong == 0)
2226                         val = 1 << 19;
2227                 else {
2228                         val = 2 << 19;
2229                         for (i = 0; i < 4; i++) {
2230                                 if (cong & (1 << i))
2231                                         val |= 1 << (i << 2);
2232                         }
2233                 }
2234
2235                 rc = -t4_set_params(sc, sc->mbox, sc->pf, 0, 1, &param, &val);
2236                 if (rc != 0) {
2237                         /* report error but carry on */
2238                         device_printf(sc->dev,
2239                             "failed to set congestion manager context for "
2240                             "ingress queue %d: %d\n", iq->cntxt_id, rc);
2241                 }
2242         }
2243
2244         /* Enable IQ interrupts */
2245         atomic_store_rel_int(&iq->state, IQS_IDLE);
2246         t4_write_reg(sc, MYPF_REG(A_SGE_PF_GTS), V_SEINTARM(iq->intr_params) |
2247             V_INGRESSQID(iq->cntxt_id));
2248
2249         return (0);
2250 }
2251
2252 static int
2253 free_iq_fl(struct port_info *pi, struct sge_iq *iq, struct sge_fl *fl)
2254 {
2255         int rc;
2256         struct adapter *sc = iq->adapter;
2257         device_t dev;
2258
2259         if (sc == NULL)
2260                 return (0);     /* nothing to do */
2261
2262         dev = pi ? pi->dev : sc->dev;
2263
2264         if (iq->flags & IQ_ALLOCATED) {
2265                 rc = -t4_iq_free(sc, sc->mbox, sc->pf, 0,
2266                     FW_IQ_TYPE_FL_INT_CAP, iq->cntxt_id,
2267                     fl ? fl->cntxt_id : 0xffff, 0xffff);
2268                 if (rc != 0) {
2269                         device_printf(dev,
2270                             "failed to free queue %p: %d\n", iq, rc);
2271                         return (rc);
2272                 }
2273                 iq->flags &= ~IQ_ALLOCATED;
2274         }
2275
2276         free_ring(sc, iq->desc_tag, iq->desc_map, iq->ba, iq->desc);
2277
2278         bzero(iq, sizeof(*iq));
2279
2280         if (fl) {
2281                 free_ring(sc, fl->desc_tag, fl->desc_map, fl->ba,
2282                     fl->desc);
2283
2284                 if (fl->sdesc)
2285                         free_fl_sdesc(sc, fl);
2286
2287                 if (mtx_initialized(&fl->fl_lock))
2288                         mtx_destroy(&fl->fl_lock);
2289
2290                 bzero(fl, sizeof(*fl));
2291         }
2292
2293         return (0);
2294 }
2295
2296 static void
2297 add_fl_sysctls(struct sysctl_ctx_list *ctx, struct sysctl_oid *oid,
2298     struct sge_fl *fl)
2299 {
2300         struct sysctl_oid_list *children = SYSCTL_CHILDREN(oid);
2301
2302         oid = SYSCTL_ADD_NODE(ctx, children, OID_AUTO, "fl", CTLFLAG_RD, NULL,
2303             "freelist");
2304         children = SYSCTL_CHILDREN(oid);
2305
2306         SYSCTL_ADD_PROC(ctx, children, OID_AUTO, "cntxt_id",
2307             CTLTYPE_INT | CTLFLAG_RD, &fl->cntxt_id, 0, sysctl_uint16, "I",
2308             "SGE context id of the freelist");
2309         SYSCTL_ADD_UINT(ctx, children, OID_AUTO, "cidx", CTLFLAG_RD, &fl->cidx,
2310             0, "consumer index");
2311         if (fl->flags & FL_BUF_PACKING) {
2312                 SYSCTL_ADD_UINT(ctx, children, OID_AUTO, "rx_offset",
2313                     CTLFLAG_RD, &fl->rx_offset, 0, "packing rx offset");
2314         }
2315         SYSCTL_ADD_UINT(ctx, children, OID_AUTO, "pidx", CTLFLAG_RD, &fl->pidx,
2316             0, "producer index");
2317         SYSCTL_ADD_UQUAD(ctx, children, OID_AUTO, "mbuf_allocated",
2318             CTLFLAG_RD, &fl->mbuf_allocated, "# of mbuf allocated");
2319         SYSCTL_ADD_UQUAD(ctx, children, OID_AUTO, "mbuf_inlined",
2320             CTLFLAG_RD, &fl->mbuf_inlined, "# of mbuf inlined in clusters");
2321         SYSCTL_ADD_UQUAD(ctx, children, OID_AUTO, "cluster_allocated",
2322             CTLFLAG_RD, &fl->cl_allocated, "# of clusters allocated");
2323         SYSCTL_ADD_UQUAD(ctx, children, OID_AUTO, "cluster_recycled",
2324             CTLFLAG_RD, &fl->cl_recycled, "# of clusters recycled");
2325         SYSCTL_ADD_UQUAD(ctx, children, OID_AUTO, "cluster_fast_recycled",
2326             CTLFLAG_RD, &fl->cl_fast_recycled, "# of clusters recycled (fast)");
2327 }
2328
2329 static int
2330 alloc_fwq(struct adapter *sc)
2331 {
2332         int rc, intr_idx;
2333         struct sge_iq *fwq = &sc->sge.fwq;
2334         struct sysctl_oid *oid = device_get_sysctl_tree(sc->dev);
2335         struct sysctl_oid_list *children = SYSCTL_CHILDREN(oid);
2336
2337         init_iq(fwq, sc, 0, 0, FW_IQ_QSIZE, FW_IQ_ESIZE);
2338         fwq->flags |= IQ_INTR;  /* always */
2339         intr_idx = sc->intr_count > 1 ? 1 : 0;
2340         rc = alloc_iq_fl(sc->port[0], fwq, NULL, intr_idx, -1);
2341         if (rc != 0) {
2342                 device_printf(sc->dev,
2343                     "failed to create firmware event queue: %d\n", rc);
2344                 return (rc);
2345         }
2346
2347         oid = SYSCTL_ADD_NODE(&sc->ctx, children, OID_AUTO, "fwq", CTLFLAG_RD,
2348             NULL, "firmware event queue");
2349         children = SYSCTL_CHILDREN(oid);
2350
2351         SYSCTL_ADD_PROC(&sc->ctx, children, OID_AUTO, "abs_id",
2352             CTLTYPE_INT | CTLFLAG_RD, &fwq->abs_id, 0, sysctl_uint16, "I",
2353             "absolute id of the queue");
2354         SYSCTL_ADD_PROC(&sc->ctx, children, OID_AUTO, "cntxt_id",
2355             CTLTYPE_INT | CTLFLAG_RD, &fwq->cntxt_id, 0, sysctl_uint16, "I",
2356             "SGE context id of the queue");
2357         SYSCTL_ADD_PROC(&sc->ctx, children, OID_AUTO, "cidx",
2358             CTLTYPE_INT | CTLFLAG_RD, &fwq->cidx, 0, sysctl_uint16, "I",
2359             "consumer index");
2360
2361         return (0);
2362 }
2363
2364 static int
2365 free_fwq(struct adapter *sc)
2366 {
2367         return free_iq_fl(NULL, &sc->sge.fwq, NULL);
2368 }
2369
2370 static int
2371 alloc_mgmtq(struct adapter *sc)
2372 {
2373         int rc;
2374         struct sge_wrq *mgmtq = &sc->sge.mgmtq;
2375         char name[16];
2376         struct sysctl_oid *oid = device_get_sysctl_tree(sc->dev);
2377         struct sysctl_oid_list *children = SYSCTL_CHILDREN(oid);
2378
2379         oid = SYSCTL_ADD_NODE(&sc->ctx, children, OID_AUTO, "mgmtq", CTLFLAG_RD,
2380             NULL, "management queue");
2381
2382         snprintf(name, sizeof(name), "%s mgmtq", device_get_nameunit(sc->dev));
2383         init_eq(&mgmtq->eq, EQ_CTRL, CTRL_EQ_QSIZE, sc->port[0]->tx_chan,
2384             sc->sge.fwq.cntxt_id, name);
2385         rc = alloc_wrq(sc, NULL, mgmtq, oid);
2386         if (rc != 0) {
2387                 device_printf(sc->dev,
2388                     "failed to create management queue: %d\n", rc);
2389                 return (rc);
2390         }
2391
2392         return (0);
2393 }
2394
2395 static int
2396 free_mgmtq(struct adapter *sc)
2397 {
2398
2399         return free_wrq(sc, &sc->sge.mgmtq);
2400 }
2401
2402 static inline int
2403 tnl_cong(struct port_info *pi)
2404 {
2405
2406         if (cong_drop == -1)
2407                 return (-1);
2408         else if (cong_drop == 1)
2409                 return (0);
2410         else
2411                 return (pi->rx_chan_map);
2412 }
2413
2414 static int
2415 alloc_rxq(struct port_info *pi, struct sge_rxq *rxq, int intr_idx, int idx,
2416     struct sysctl_oid *oid)
2417 {
2418         int rc;
2419         struct sysctl_oid_list *children;
2420         char name[16];
2421
2422         rc = alloc_iq_fl(pi, &rxq->iq, &rxq->fl, intr_idx, tnl_cong(pi));
2423         if (rc != 0)
2424                 return (rc);
2425
2426         FL_LOCK(&rxq->fl);
2427         refill_fl(pi->adapter, &rxq->fl, rxq->fl.needed / 8);
2428         FL_UNLOCK(&rxq->fl);
2429
2430 #if defined(INET) || defined(INET6)
2431         rc = tcp_lro_init(&rxq->lro);
2432         if (rc != 0)
2433                 return (rc);
2434         rxq->lro.ifp = pi->ifp; /* also indicates LRO init'ed */
2435
2436         if (pi->ifp->if_capenable & IFCAP_LRO)
2437                 rxq->iq.flags |= IQ_LRO_ENABLED;
2438 #endif
2439         rxq->ifp = pi->ifp;
2440
2441         children = SYSCTL_CHILDREN(oid);
2442
2443         snprintf(name, sizeof(name), "%d", idx);
2444         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, name, CTLFLAG_RD,
2445             NULL, "rx queue");
2446         children = SYSCTL_CHILDREN(oid);
2447
2448         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "abs_id",
2449             CTLTYPE_INT | CTLFLAG_RD, &rxq->iq.abs_id, 0, sysctl_uint16, "I",
2450             "absolute id of the queue");
2451         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "cntxt_id",
2452             CTLTYPE_INT | CTLFLAG_RD, &rxq->iq.cntxt_id, 0, sysctl_uint16, "I",
2453             "SGE context id of the queue");
2454         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "cidx",
2455             CTLTYPE_INT | CTLFLAG_RD, &rxq->iq.cidx, 0, sysctl_uint16, "I",
2456             "consumer index");
2457 #if defined(INET) || defined(INET6)
2458         SYSCTL_ADD_INT(&pi->ctx, children, OID_AUTO, "lro_queued", CTLFLAG_RD,
2459             &rxq->lro.lro_queued, 0, NULL);
2460         SYSCTL_ADD_INT(&pi->ctx, children, OID_AUTO, "lro_flushed", CTLFLAG_RD,
2461             &rxq->lro.lro_flushed, 0, NULL);
2462 #endif
2463         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "rxcsum", CTLFLAG_RD,
2464             &rxq->rxcsum, "# of times hardware assisted with checksum");
2465         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "vlan_extraction",
2466             CTLFLAG_RD, &rxq->vlan_extraction,
2467             "# of times hardware extracted 802.1Q tag");
2468
2469         add_fl_sysctls(&pi->ctx, oid, &rxq->fl);
2470
2471         return (rc);
2472 }
2473
2474 static int
2475 free_rxq(struct port_info *pi, struct sge_rxq *rxq)
2476 {
2477         int rc;
2478
2479 #if defined(INET) || defined(INET6)
2480         if (rxq->lro.ifp) {
2481                 tcp_lro_free(&rxq->lro);
2482                 rxq->lro.ifp = NULL;
2483         }
2484 #endif
2485
2486         rc = free_iq_fl(pi, &rxq->iq, &rxq->fl);
2487         if (rc == 0)
2488                 bzero(rxq, sizeof(*rxq));
2489
2490         return (rc);
2491 }
2492
2493 #ifdef TCP_OFFLOAD
2494 static int
2495 alloc_ofld_rxq(struct port_info *pi, struct sge_ofld_rxq *ofld_rxq,
2496     int intr_idx, int idx, struct sysctl_oid *oid)
2497 {
2498         int rc;
2499         struct sysctl_oid_list *children;
2500         char name[16];
2501
2502         rc = alloc_iq_fl(pi, &ofld_rxq->iq, &ofld_rxq->fl, intr_idx,
2503             pi->rx_chan_map);
2504         if (rc != 0)
2505                 return (rc);
2506
2507         children = SYSCTL_CHILDREN(oid);
2508
2509         snprintf(name, sizeof(name), "%d", idx);
2510         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, name, CTLFLAG_RD,
2511             NULL, "rx queue");
2512         children = SYSCTL_CHILDREN(oid);
2513
2514         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "abs_id",
2515             CTLTYPE_INT | CTLFLAG_RD, &ofld_rxq->iq.abs_id, 0, sysctl_uint16,
2516             "I", "absolute id of the queue");
2517         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "cntxt_id",
2518             CTLTYPE_INT | CTLFLAG_RD, &ofld_rxq->iq.cntxt_id, 0, sysctl_uint16,
2519             "I", "SGE context id of the queue");
2520         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "cidx",
2521             CTLTYPE_INT | CTLFLAG_RD, &ofld_rxq->iq.cidx, 0, sysctl_uint16, "I",
2522             "consumer index");
2523
2524         add_fl_sysctls(&pi->ctx, oid, &ofld_rxq->fl);
2525
2526         return (rc);
2527 }
2528
2529 static int
2530 free_ofld_rxq(struct port_info *pi, struct sge_ofld_rxq *ofld_rxq)
2531 {
2532         int rc;
2533
2534         rc = free_iq_fl(pi, &ofld_rxq->iq, &ofld_rxq->fl);
2535         if (rc == 0)
2536                 bzero(ofld_rxq, sizeof(*ofld_rxq));
2537
2538         return (rc);
2539 }
2540 #endif
2541
2542 static int
2543 ctrl_eq_alloc(struct adapter *sc, struct sge_eq *eq)
2544 {
2545         int rc, cntxt_id;
2546         struct fw_eq_ctrl_cmd c;
2547
2548         bzero(&c, sizeof(c));
2549
2550         c.op_to_vfn = htobe32(V_FW_CMD_OP(FW_EQ_CTRL_CMD) | F_FW_CMD_REQUEST |
2551             F_FW_CMD_WRITE | F_FW_CMD_EXEC | V_FW_EQ_CTRL_CMD_PFN(sc->pf) |
2552             V_FW_EQ_CTRL_CMD_VFN(0));
2553         c.alloc_to_len16 = htobe32(F_FW_EQ_CTRL_CMD_ALLOC |
2554             F_FW_EQ_CTRL_CMD_EQSTART | FW_LEN16(c));
2555         c.cmpliqid_eqid = htonl(V_FW_EQ_CTRL_CMD_CMPLIQID(eq->iqid)); /* XXX */
2556         c.physeqid_pkd = htobe32(0);
2557         c.fetchszm_to_iqid =
2558             htobe32(V_FW_EQ_CTRL_CMD_HOSTFCMODE(X_HOSTFCMODE_STATUS_PAGE) |
2559                 V_FW_EQ_CTRL_CMD_PCIECHN(eq->tx_chan) |
2560                 F_FW_EQ_CTRL_CMD_FETCHRO | V_FW_EQ_CTRL_CMD_IQID(eq->iqid));
2561         c.dcaen_to_eqsize =
2562             htobe32(V_FW_EQ_CTRL_CMD_FBMIN(X_FETCHBURSTMIN_64B) |
2563                 V_FW_EQ_CTRL_CMD_FBMAX(X_FETCHBURSTMAX_512B) |
2564                 V_FW_EQ_CTRL_CMD_CIDXFTHRESH(X_CIDXFLUSHTHRESH_32) |
2565                 V_FW_EQ_CTRL_CMD_EQSIZE(eq->qsize));
2566         c.eqaddr = htobe64(eq->ba);
2567
2568         rc = -t4_wr_mbox(sc, sc->mbox, &c, sizeof(c), &c);
2569         if (rc != 0) {
2570                 device_printf(sc->dev,
2571                     "failed to create control queue %d: %d\n", eq->tx_chan, rc);
2572                 return (rc);
2573         }
2574         eq->flags |= EQ_ALLOCATED;
2575
2576         eq->cntxt_id = G_FW_EQ_CTRL_CMD_EQID(be32toh(c.cmpliqid_eqid));
2577         cntxt_id = eq->cntxt_id - sc->sge.eq_start;
2578         if (cntxt_id >= sc->sge.neq)
2579             panic("%s: eq->cntxt_id (%d) more than the max (%d)", __func__,
2580                 cntxt_id, sc->sge.neq - 1);
2581         sc->sge.eqmap[cntxt_id] = eq;
2582
2583         return (rc);
2584 }
2585
2586 static int
2587 eth_eq_alloc(struct adapter *sc, struct port_info *pi, struct sge_eq *eq)
2588 {
2589         int rc, cntxt_id;
2590         struct fw_eq_eth_cmd c;
2591
2592         bzero(&c, sizeof(c));
2593
2594         c.op_to_vfn = htobe32(V_FW_CMD_OP(FW_EQ_ETH_CMD) | F_FW_CMD_REQUEST |
2595             F_FW_CMD_WRITE | F_FW_CMD_EXEC | V_FW_EQ_ETH_CMD_PFN(sc->pf) |
2596             V_FW_EQ_ETH_CMD_VFN(0));
2597         c.alloc_to_len16 = htobe32(F_FW_EQ_ETH_CMD_ALLOC |
2598             F_FW_EQ_ETH_CMD_EQSTART | FW_LEN16(c));
2599         c.viid_pkd = htobe32(V_FW_EQ_ETH_CMD_VIID(pi->viid));
2600         c.fetchszm_to_iqid =
2601             htobe32(V_FW_EQ_ETH_CMD_HOSTFCMODE(X_HOSTFCMODE_STATUS_PAGE) |
2602                 V_FW_EQ_ETH_CMD_PCIECHN(eq->tx_chan) | F_FW_EQ_ETH_CMD_FETCHRO |
2603                 V_FW_EQ_ETH_CMD_IQID(eq->iqid));
2604         c.dcaen_to_eqsize = htobe32(V_FW_EQ_ETH_CMD_FBMIN(X_FETCHBURSTMIN_64B) |
2605                       V_FW_EQ_ETH_CMD_FBMAX(X_FETCHBURSTMAX_512B) |
2606                       V_FW_EQ_ETH_CMD_CIDXFTHRESH(X_CIDXFLUSHTHRESH_32) |
2607                       V_FW_EQ_ETH_CMD_EQSIZE(eq->qsize));
2608         c.eqaddr = htobe64(eq->ba);
2609
2610         rc = -t4_wr_mbox(sc, sc->mbox, &c, sizeof(c), &c);
2611         if (rc != 0) {
2612                 device_printf(pi->dev,
2613                     "failed to create Ethernet egress queue: %d\n", rc);
2614                 return (rc);
2615         }
2616         eq->flags |= EQ_ALLOCATED;
2617
2618         eq->cntxt_id = G_FW_EQ_ETH_CMD_EQID(be32toh(c.eqid_pkd));
2619         cntxt_id = eq->cntxt_id - sc->sge.eq_start;
2620         if (cntxt_id >= sc->sge.neq)
2621             panic("%s: eq->cntxt_id (%d) more than the max (%d)", __func__,
2622                 cntxt_id, sc->sge.neq - 1);
2623         sc->sge.eqmap[cntxt_id] = eq;
2624
2625         return (rc);
2626 }
2627
2628 #ifdef TCP_OFFLOAD
2629 static int
2630 ofld_eq_alloc(struct adapter *sc, struct port_info *pi, struct sge_eq *eq)
2631 {
2632         int rc, cntxt_id;
2633         struct fw_eq_ofld_cmd c;
2634
2635         bzero(&c, sizeof(c));
2636
2637         c.op_to_vfn = htonl(V_FW_CMD_OP(FW_EQ_OFLD_CMD) | F_FW_CMD_REQUEST |
2638             F_FW_CMD_WRITE | F_FW_CMD_EXEC | V_FW_EQ_OFLD_CMD_PFN(sc->pf) |
2639             V_FW_EQ_OFLD_CMD_VFN(0));
2640         c.alloc_to_len16 = htonl(F_FW_EQ_OFLD_CMD_ALLOC |
2641             F_FW_EQ_OFLD_CMD_EQSTART | FW_LEN16(c));
2642         c.fetchszm_to_iqid =
2643                 htonl(V_FW_EQ_OFLD_CMD_HOSTFCMODE(X_HOSTFCMODE_STATUS_PAGE) |
2644                     V_FW_EQ_OFLD_CMD_PCIECHN(eq->tx_chan) |
2645                     F_FW_EQ_OFLD_CMD_FETCHRO | V_FW_EQ_OFLD_CMD_IQID(eq->iqid));
2646         c.dcaen_to_eqsize =
2647             htobe32(V_FW_EQ_OFLD_CMD_FBMIN(X_FETCHBURSTMIN_64B) |
2648                 V_FW_EQ_OFLD_CMD_FBMAX(X_FETCHBURSTMAX_512B) |
2649                 V_FW_EQ_OFLD_CMD_CIDXFTHRESH(X_CIDXFLUSHTHRESH_32) |
2650                 V_FW_EQ_OFLD_CMD_EQSIZE(eq->qsize));
2651         c.eqaddr = htobe64(eq->ba);
2652
2653         rc = -t4_wr_mbox(sc, sc->mbox, &c, sizeof(c), &c);
2654         if (rc != 0) {
2655                 device_printf(pi->dev,
2656                     "failed to create egress queue for TCP offload: %d\n", rc);
2657                 return (rc);
2658         }
2659         eq->flags |= EQ_ALLOCATED;
2660
2661         eq->cntxt_id = G_FW_EQ_OFLD_CMD_EQID(be32toh(c.eqid_pkd));
2662         cntxt_id = eq->cntxt_id - sc->sge.eq_start;
2663         if (cntxt_id >= sc->sge.neq)
2664             panic("%s: eq->cntxt_id (%d) more than the max (%d)", __func__,
2665                 cntxt_id, sc->sge.neq - 1);
2666         sc->sge.eqmap[cntxt_id] = eq;
2667
2668         return (rc);
2669 }
2670 #endif
2671
2672 static int
2673 alloc_eq(struct adapter *sc, struct port_info *pi, struct sge_eq *eq)
2674 {
2675         int rc;
2676         size_t len;
2677
2678         mtx_init(&eq->eq_lock, eq->lockname, NULL, MTX_DEF);
2679
2680         len = eq->qsize * EQ_ESIZE;
2681         rc = alloc_ring(sc, len, &eq->desc_tag, &eq->desc_map,
2682             &eq->ba, (void **)&eq->desc);
2683         if (rc)
2684                 return (rc);
2685
2686         eq->cap = eq->qsize - spg_len / EQ_ESIZE;
2687         eq->spg = (void *)&eq->desc[eq->cap];
2688         eq->avail = eq->cap - 1;        /* one less to avoid cidx = pidx */
2689         eq->pidx = eq->cidx = 0;
2690         eq->doorbells = sc->doorbells;
2691
2692         switch (eq->flags & EQ_TYPEMASK) {
2693         case EQ_CTRL:
2694                 rc = ctrl_eq_alloc(sc, eq);
2695                 break;
2696
2697         case EQ_ETH:
2698                 rc = eth_eq_alloc(sc, pi, eq);
2699                 break;
2700
2701 #ifdef TCP_OFFLOAD
2702         case EQ_OFLD:
2703                 rc = ofld_eq_alloc(sc, pi, eq);
2704                 break;
2705 #endif
2706
2707         default:
2708                 panic("%s: invalid eq type %d.", __func__,
2709                     eq->flags & EQ_TYPEMASK);
2710         }
2711         if (rc != 0) {
2712                 device_printf(sc->dev,
2713                     "failed to allocate egress queue(%d): %d",
2714                     eq->flags & EQ_TYPEMASK, rc);
2715         }
2716
2717         eq->tx_callout.c_cpu = eq->cntxt_id % mp_ncpus;
2718
2719         if (isset(&eq->doorbells, DOORBELL_UDB) ||
2720             isset(&eq->doorbells, DOORBELL_UDBWC) ||
2721             isset(&eq->doorbells, DOORBELL_WCWR)) {
2722                 uint32_t s_qpp = sc->sge.eq_s_qpp;
2723                 uint32_t mask = (1 << s_qpp) - 1;
2724                 volatile uint8_t *udb;
2725
2726                 udb = sc->udbs_base + UDBS_DB_OFFSET;
2727                 udb += (eq->cntxt_id >> s_qpp) << PAGE_SHIFT;   /* pg offset */
2728                 eq->udb_qid = eq->cntxt_id & mask;              /* id in page */
2729                 if (eq->udb_qid > PAGE_SIZE / UDBS_SEG_SIZE)
2730                         clrbit(&eq->doorbells, DOORBELL_WCWR);
2731                 else {
2732                         udb += eq->udb_qid << UDBS_SEG_SHIFT;   /* seg offset */
2733                         eq->udb_qid = 0;
2734                 }
2735                 eq->udb = (volatile void *)udb;
2736         }
2737
2738         return (rc);
2739 }
2740
2741 static int
2742 free_eq(struct adapter *sc, struct sge_eq *eq)
2743 {
2744         int rc;
2745
2746         if (eq->flags & EQ_ALLOCATED) {
2747                 switch (eq->flags & EQ_TYPEMASK) {
2748                 case EQ_CTRL:
2749                         rc = -t4_ctrl_eq_free(sc, sc->mbox, sc->pf, 0,
2750                             eq->cntxt_id);
2751                         break;
2752
2753                 case EQ_ETH:
2754                         rc = -t4_eth_eq_free(sc, sc->mbox, sc->pf, 0,
2755                             eq->cntxt_id);
2756                         break;
2757
2758 #ifdef TCP_OFFLOAD
2759                 case EQ_OFLD:
2760                         rc = -t4_ofld_eq_free(sc, sc->mbox, sc->pf, 0,
2761                             eq->cntxt_id);
2762                         break;
2763 #endif
2764
2765                 default:
2766                         panic("%s: invalid eq type %d.", __func__,
2767                             eq->flags & EQ_TYPEMASK);
2768                 }
2769                 if (rc != 0) {
2770                         device_printf(sc->dev,
2771                             "failed to free egress queue (%d): %d\n",
2772                             eq->flags & EQ_TYPEMASK, rc);
2773                         return (rc);
2774                 }
2775                 eq->flags &= ~EQ_ALLOCATED;
2776         }
2777
2778         free_ring(sc, eq->desc_tag, eq->desc_map, eq->ba, eq->desc);
2779
2780         if (mtx_initialized(&eq->eq_lock))
2781                 mtx_destroy(&eq->eq_lock);
2782
2783         bzero(eq, sizeof(*eq));
2784         return (0);
2785 }
2786
2787 static int
2788 alloc_wrq(struct adapter *sc, struct port_info *pi, struct sge_wrq *wrq,
2789     struct sysctl_oid *oid)
2790 {
2791         int rc;
2792         struct sysctl_ctx_list *ctx = pi ? &pi->ctx : &sc->ctx;
2793         struct sysctl_oid_list *children = SYSCTL_CHILDREN(oid);
2794
2795         rc = alloc_eq(sc, pi, &wrq->eq);
2796         if (rc)
2797                 return (rc);
2798
2799         wrq->adapter = sc;
2800         STAILQ_INIT(&wrq->wr_list);
2801
2802         SYSCTL_ADD_UINT(ctx, children, OID_AUTO, "cntxt_id", CTLFLAG_RD,
2803             &wrq->eq.cntxt_id, 0, "SGE context id of the queue");
2804         SYSCTL_ADD_PROC(ctx, children, OID_AUTO, "cidx",
2805             CTLTYPE_INT | CTLFLAG_RD, &wrq->eq.cidx, 0, sysctl_uint16, "I",
2806             "consumer index");
2807         SYSCTL_ADD_PROC(ctx, children, OID_AUTO, "pidx",
2808             CTLTYPE_INT | CTLFLAG_RD, &wrq->eq.pidx, 0, sysctl_uint16, "I",
2809             "producer index");
2810         SYSCTL_ADD_UQUAD(ctx, children, OID_AUTO, "tx_wrs", CTLFLAG_RD,
2811             &wrq->tx_wrs, "# of work requests");
2812         SYSCTL_ADD_UINT(ctx, children, OID_AUTO, "no_desc", CTLFLAG_RD,
2813             &wrq->no_desc, 0,
2814             "# of times queue ran out of hardware descriptors");
2815         SYSCTL_ADD_UINT(ctx, children, OID_AUTO, "unstalled", CTLFLAG_RD,
2816             &wrq->eq.unstalled, 0, "# of times queue recovered after stall");
2817
2818         return (rc);
2819 }
2820
2821 static int
2822 free_wrq(struct adapter *sc, struct sge_wrq *wrq)
2823 {
2824         int rc;
2825
2826         rc = free_eq(sc, &wrq->eq);
2827         if (rc)
2828                 return (rc);
2829
2830         bzero(wrq, sizeof(*wrq));
2831         return (0);
2832 }
2833
2834 static int
2835 alloc_txq(struct port_info *pi, struct sge_txq *txq, int idx,
2836     struct sysctl_oid *oid)
2837 {
2838         int rc;
2839         struct adapter *sc = pi->adapter;
2840         struct sge_eq *eq = &txq->eq;
2841         char name[16];
2842         struct sysctl_oid_list *children = SYSCTL_CHILDREN(oid);
2843
2844         rc = alloc_eq(sc, pi, eq);
2845         if (rc)
2846                 return (rc);
2847
2848         txq->ifp = pi->ifp;
2849
2850         txq->sdesc = malloc(eq->cap * sizeof(struct tx_sdesc), M_CXGBE,
2851             M_ZERO | M_WAITOK);
2852         txq->br = buf_ring_alloc(eq->qsize, M_CXGBE, M_WAITOK, &eq->eq_lock);
2853
2854         rc = bus_dma_tag_create(sc->dmat, 1, 0, BUS_SPACE_MAXADDR,
2855             BUS_SPACE_MAXADDR, NULL, NULL, 64 * 1024, TX_SGL_SEGS,
2856             BUS_SPACE_MAXSIZE, BUS_DMA_ALLOCNOW, NULL, NULL, &txq->tx_tag);
2857         if (rc != 0) {
2858                 device_printf(sc->dev,
2859                     "failed to create tx DMA tag: %d\n", rc);
2860                 return (rc);
2861         }
2862
2863         /*
2864          * We can stuff ~10 frames in an 8-descriptor txpkts WR (8 is the SGE
2865          * limit for any WR).  txq->no_dmamap events shouldn't occur if maps is
2866          * sized for the worst case.
2867          */
2868         rc = t4_alloc_tx_maps(&txq->txmaps, txq->tx_tag, eq->qsize * 10 / 8,
2869             M_WAITOK);
2870         if (rc != 0) {
2871                 device_printf(sc->dev, "failed to setup tx DMA maps: %d\n", rc);
2872                 return (rc);
2873         }
2874
2875         snprintf(name, sizeof(name), "%d", idx);
2876         oid = SYSCTL_ADD_NODE(&pi->ctx, children, OID_AUTO, name, CTLFLAG_RD,
2877             NULL, "tx queue");
2878         children = SYSCTL_CHILDREN(oid);
2879
2880         SYSCTL_ADD_UINT(&pi->ctx, children, OID_AUTO, "cntxt_id", CTLFLAG_RD,
2881             &eq->cntxt_id, 0, "SGE context id of the queue");
2882         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "cidx",
2883             CTLTYPE_INT | CTLFLAG_RD, &eq->cidx, 0, sysctl_uint16, "I",
2884             "consumer index");
2885         SYSCTL_ADD_PROC(&pi->ctx, children, OID_AUTO, "pidx",
2886             CTLTYPE_INT | CTLFLAG_RD, &eq->pidx, 0, sysctl_uint16, "I",
2887             "producer index");
2888
2889         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "txcsum", CTLFLAG_RD,
2890             &txq->txcsum, "# of times hardware assisted with checksum");
2891         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "vlan_insertion",
2892             CTLFLAG_RD, &txq->vlan_insertion,
2893             "# of times hardware inserted 802.1Q tag");
2894         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "tso_wrs", CTLFLAG_RD,
2895             &txq->tso_wrs, "# of TSO work requests");
2896         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "imm_wrs", CTLFLAG_RD,
2897             &txq->imm_wrs, "# of work requests with immediate data");
2898         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "sgl_wrs", CTLFLAG_RD,
2899             &txq->sgl_wrs, "# of work requests with direct SGL");
2900         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "txpkt_wrs", CTLFLAG_RD,
2901             &txq->txpkt_wrs, "# of txpkt work requests (one pkt/WR)");
2902         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "txpkts_wrs", CTLFLAG_RD,
2903             &txq->txpkts_wrs, "# of txpkts work requests (multiple pkts/WR)");
2904         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "txpkts_pkts", CTLFLAG_RD,
2905             &txq->txpkts_pkts, "# of frames tx'd using txpkts work requests");
2906
2907         SYSCTL_ADD_UQUAD(&pi->ctx, children, OID_AUTO, "br_drops", CTLFLAG_RD,
2908             &txq->br->br_drops, "# of drops in the buf_ring for this queue");
2909         SYSCTL_ADD_UINT(&pi->ctx, children, OID_AUTO, "no_dmamap", CTLFLAG_RD,
2910             &txq->no_dmamap, 0, "# of times txq ran out of DMA maps");
2911         SYSCTL_ADD_UINT(&pi->ctx, children, OID_AUTO, "no_desc", CTLFLAG_RD,
2912             &txq->no_desc, 0, "# of times txq ran out of hardware descriptors");
2913         SYSCTL_ADD_UINT(&pi->ctx, children, OID_AUTO, "egr_update", CTLFLAG_RD,
2914             &eq->egr_update, 0, "egress update notifications from the SGE");
2915         SYSCTL_ADD_UINT(&pi->ctx, children, OID_AUTO, "unstalled", CTLFLAG_RD,
2916             &eq->unstalled, 0, "# of times txq recovered after stall");
2917
2918         return (rc);
2919 }
2920
2921 static int
2922 free_txq(struct port_info *pi, struct sge_txq *txq)
2923 {
2924         int rc;
2925         struct adapter *sc = pi->adapter;
2926         struct sge_eq *eq = &txq->eq;
2927
2928         rc = free_eq(sc, eq);
2929         if (rc)
2930                 return (rc);
2931
2932         free(txq->sdesc, M_CXGBE);
2933
2934         if (txq->txmaps.maps)
2935                 t4_free_tx_maps(&txq->txmaps, txq->tx_tag);
2936
2937         buf_ring_free(txq->br, M_CXGBE);
2938
2939         if (txq->tx_tag)
2940                 bus_dma_tag_destroy(txq->tx_tag);
2941
2942         bzero(txq, sizeof(*txq));
2943         return (0);
2944 }
2945
2946 static void
2947 oneseg_dma_callback(void *arg, bus_dma_segment_t *segs, int nseg, int error)
2948 {
2949         bus_addr_t *ba = arg;
2950
2951         KASSERT(nseg == 1,
2952             ("%s meant for single segment mappings only.", __func__));
2953
2954         *ba = error ? 0 : segs->ds_addr;
2955 }
2956
2957 static inline bool
2958 is_new_response(const struct sge_iq *iq, struct rsp_ctrl **ctrl)
2959 {
2960         *ctrl = (void *)((uintptr_t)iq->cdesc +
2961             (iq->esize - sizeof(struct rsp_ctrl)));
2962
2963         return (((*ctrl)->u.type_gen >> S_RSPD_GEN) == iq->gen);
2964 }
2965
2966 static inline void
2967 iq_next(struct sge_iq *iq)
2968 {
2969         iq->cdesc = (void *) ((uintptr_t)iq->cdesc + iq->esize);
2970         if (__predict_false(++iq->cidx == iq->qsize - 1)) {
2971                 iq->cidx = 0;
2972                 iq->gen ^= 1;
2973                 iq->cdesc = iq->desc;
2974         }
2975 }
2976
2977 #define FL_HW_IDX(x) ((x) >> 3)
2978 static inline void
2979 ring_fl_db(struct adapter *sc, struct sge_fl *fl)
2980 {
2981         int ndesc = fl->pending / 8;
2982         uint32_t v;
2983
2984         if (FL_HW_IDX(fl->pidx) == FL_HW_IDX(fl->cidx))
2985                 ndesc--;        /* hold back one credit */
2986
2987         if (ndesc <= 0)
2988                 return;         /* nothing to do */
2989
2990         v = F_DBPRIO | V_QID(fl->cntxt_id) | V_PIDX(ndesc);
2991         if (is_t5(sc))
2992                 v |= F_DBTYPE;
2993
2994         wmb();
2995
2996         t4_write_reg(sc, MYPF_REG(A_SGE_PF_KDOORBELL), v);
2997         fl->pending -= ndesc * 8;
2998 }
2999
3000 /*
3001  * Fill up the freelist by upto nbufs and maybe ring its doorbell.
3002  *
3003  * Returns non-zero to indicate that it should be added to the list of starving
3004  * freelists.
3005  */
3006 static int
3007 refill_fl(struct adapter *sc, struct sge_fl *fl, int nbufs)
3008 {
3009         __be64 *d = &fl->desc[fl->pidx];
3010         struct fl_sdesc *sd = &fl->sdesc[fl->pidx];
3011         uintptr_t pa;
3012         caddr_t cl;
3013         struct cluster_layout *cll = &fl->cll_def;      /* default layout */
3014         struct sw_zone_info *swz = &sc->sge.sw_zone_info[cll->zidx];
3015         struct cluster_metadata *clm;
3016
3017         FL_LOCK_ASSERT_OWNED(fl);
3018
3019         if (nbufs > fl->needed)
3020                 nbufs = fl->needed;
3021         nbufs -= (fl->pidx + nbufs) % 8;
3022
3023         while (nbufs--) {
3024
3025                 if (sd->cl != NULL) {
3026
3027                         if (sd->nmbuf == 0) {
3028                                 /*
3029                                  * Fast recycle without involving any atomics on
3030                                  * the cluster's metadata (if the cluster has
3031                                  * metadata).  This happens when all frames
3032                                  * received in the cluster were small enough to
3033                                  * fit within a single mbuf each.
3034                                  */
3035                                 fl->cl_fast_recycled++;
3036                                 goto recycled_fast;
3037                         }
3038
3039                         /*
3040                          * Cluster is guaranteed to have metadata.  Clusters
3041                          * without metadata always take the fast recycle path
3042                          * when they're recycled.
3043                          */
3044                         clm = cl_metadata(sc, fl, &sd->cll, sd->cl);
3045                         MPASS(clm != NULL);
3046
3047                         if (atomic_fetchadd_int(&clm->refcount, -1) == 1) {
3048                                 fl->cl_recycled++;
3049                                 goto recycled;
3050                         }
3051                         sd->cl = NULL;  /* gave up my reference */
3052                 }
3053                 MPASS(sd->cl == NULL);
3054 alloc:
3055                 cl = uma_zalloc(swz->zone, M_NOWAIT);
3056                 if (__predict_false(cl == NULL)) {
3057                         if (cll == &fl->cll_alt || fl->cll_alt.zidx == -1 ||
3058                             fl->cll_def.zidx == fl->cll_alt.zidx)
3059                                 break;
3060
3061                         /* fall back to the safe zone */
3062                         cll = &fl->cll_alt;
3063                         swz = &sc->sge.sw_zone_info[cll->zidx];
3064                         goto alloc;
3065                 }
3066                 fl->cl_allocated++;
3067
3068                 pa = pmap_kextract((vm_offset_t)cl);
3069                 pa += cll->region1;
3070                 sd->cl = cl;
3071                 sd->cll = *cll;
3072                 *d = htobe64(pa | cll->hwidx);
3073                 clm = cl_metadata(sc, fl, cll, cl);
3074                 if (clm != NULL) {
3075 recycled:
3076 #ifdef INVARIANTS
3077                         clm->sd = sd;
3078 #endif
3079                         clm->refcount = 1;
3080                 }
3081                 sd->nmbuf = 0;
3082 recycled_fast:
3083                 fl->pending++;
3084                 fl->needed--;
3085                 d++;
3086                 sd++;
3087                 if (__predict_false(++fl->pidx == fl->cap)) {
3088                         fl->pidx = 0;
3089                         sd = fl->sdesc;
3090                         d = fl->desc;
3091                 }
3092         }
3093
3094         if (fl->pending >= 8)
3095                 ring_fl_db(sc, fl);
3096
3097         return (FL_RUNNING_LOW(fl) && !(fl->flags & FL_STARVING));
3098 }
3099
3100 /*
3101  * Attempt to refill all starving freelists.
3102  */
3103 static void
3104 refill_sfl(void *arg)
3105 {
3106         struct adapter *sc = arg;
3107         struct sge_fl *fl, *fl_temp;
3108
3109         mtx_lock(&sc->sfl_lock);
3110         TAILQ_FOREACH_SAFE(fl, &sc->sfl, link, fl_temp) {
3111                 FL_LOCK(fl);
3112                 refill_fl(sc, fl, 64);
3113                 if (FL_NOT_RUNNING_LOW(fl) || fl->flags & FL_DOOMED) {
3114                         TAILQ_REMOVE(&sc->sfl, fl, link);
3115                         fl->flags &= ~FL_STARVING;
3116                 }
3117                 FL_UNLOCK(fl);
3118         }
3119
3120         if (!TAILQ_EMPTY(&sc->sfl))
3121                 callout_schedule(&sc->sfl_callout, hz / 5);
3122         mtx_unlock(&sc->sfl_lock);
3123 }
3124
3125 static int
3126 alloc_fl_sdesc(struct sge_fl *fl)
3127 {
3128
3129         fl->sdesc = malloc(fl->cap * sizeof(struct fl_sdesc), M_CXGBE,
3130             M_ZERO | M_WAITOK);
3131
3132         return (0);
3133 }
3134
3135 static void
3136 free_fl_sdesc(struct adapter *sc, struct sge_fl *fl)
3137 {
3138         struct fl_sdesc *sd;
3139         struct cluster_metadata *clm;
3140         struct cluster_layout *cll;
3141         int i;
3142
3143         sd = fl->sdesc;
3144         for (i = 0; i < fl->cap; i++, sd++) {
3145                 if (sd->cl == NULL)
3146                         continue;
3147
3148                 cll = &sd->cll;
3149                 clm = cl_metadata(sc, fl, cll, sd->cl);
3150                 if (sd->nmbuf == 0 ||
3151                     (clm && atomic_fetchadd_int(&clm->refcount, -1) == 1)) {
3152                         uma_zfree(sc->sge.sw_zone_info[cll->zidx].zone, sd->cl);
3153                 }
3154                 sd->cl = NULL;
3155         }
3156
3157         free(fl->sdesc, M_CXGBE);
3158         fl->sdesc = NULL;
3159 }
3160
3161 int
3162 t4_alloc_tx_maps(struct tx_maps *txmaps, bus_dma_tag_t tx_tag, int count,
3163     int flags)
3164 {
3165         struct tx_map *txm;
3166         int i, rc;
3167
3168         txmaps->map_total = txmaps->map_avail = count;
3169         txmaps->map_cidx = txmaps->map_pidx = 0;
3170
3171         txmaps->maps = malloc(count * sizeof(struct tx_map), M_CXGBE,
3172             M_ZERO | flags);
3173
3174         txm = txmaps->maps;
3175         for (i = 0; i < count; i++, txm++) {
3176                 rc = bus_dmamap_create(tx_tag, 0, &txm->map);
3177                 if (rc != 0)
3178                         goto failed;
3179         }
3180
3181         return (0);
3182 failed:
3183         while (--i >= 0) {
3184                 txm--;
3185                 bus_dmamap_destroy(tx_tag, txm->map);
3186         }
3187         KASSERT(txm == txmaps->maps, ("%s: EDOOFUS", __func__));
3188
3189         free(txmaps->maps, M_CXGBE);
3190         txmaps->maps = NULL;
3191
3192         return (rc);
3193 }
3194
3195 void
3196 t4_free_tx_maps(struct tx_maps *txmaps, bus_dma_tag_t tx_tag)
3197 {
3198         struct tx_map *txm;
3199         int i;
3200
3201         txm = txmaps->maps;
3202         for (i = 0; i < txmaps->map_total; i++, txm++) {
3203
3204                 if (txm->m) {
3205                         bus_dmamap_unload(tx_tag, txm->map);
3206                         m_freem(txm->m);
3207                         txm->m = NULL;
3208                 }
3209
3210                 bus_dmamap_destroy(tx_tag, txm->map);
3211         }
3212
3213         free(txmaps->maps, M_CXGBE);
3214         txmaps->maps = NULL;
3215 }
3216
3217 /*
3218  * We'll do immediate data tx for non-TSO, but only when not coalescing.  We're
3219  * willing to use upto 2 hardware descriptors which means a maximum of 96 bytes
3220  * of immediate data.
3221  */
3222 #define IMM_LEN ( \
3223       2 * EQ_ESIZE \
3224     - sizeof(struct fw_eth_tx_pkt_wr) \
3225     - sizeof(struct cpl_tx_pkt_core))
3226
3227 /*
3228  * Returns non-zero on failure, no need to cleanup anything in that case.
3229  *
3230  * Note 1: We always try to defrag the mbuf if required and return EFBIG only
3231  * if the resulting chain still won't fit in a tx descriptor.
3232  *
3233  * Note 2: We'll pullup the mbuf chain if TSO is requested and the first mbuf
3234  * does not have the TCP header in it.
3235  */
3236 static int
3237 get_pkt_sgl(struct sge_txq *txq, struct mbuf **fp, struct sgl *sgl,
3238     int sgl_only)
3239 {
3240         struct mbuf *m = *fp;
3241         struct tx_maps *txmaps;
3242         struct tx_map *txm;
3243         int rc, defragged = 0, n;
3244
3245         TXQ_LOCK_ASSERT_OWNED(txq);
3246
3247         if (m->m_pkthdr.tso_segsz)
3248                 sgl_only = 1;   /* Do not allow immediate data with LSO */
3249
3250 start:  sgl->nsegs = 0;
3251
3252         if (m->m_pkthdr.len <= IMM_LEN && !sgl_only)
3253                 return (0);     /* nsegs = 0 tells caller to use imm. tx */
3254
3255         txmaps = &txq->txmaps;
3256         if (txmaps->map_avail == 0) {
3257                 txq->no_dmamap++;
3258                 return (ENOMEM);
3259         }
3260         txm = &txmaps->maps[txmaps->map_pidx];
3261
3262         if (m->m_pkthdr.tso_segsz && m->m_len < 50) {
3263                 *fp = m_pullup(m, 50);
3264                 m = *fp;
3265                 if (m == NULL)
3266                         return (ENOBUFS);
3267         }
3268
3269         rc = bus_dmamap_load_mbuf_sg(txq->tx_tag, txm->map, m, sgl->seg,
3270             &sgl->nsegs, BUS_DMA_NOWAIT);
3271         if (rc == EFBIG && defragged == 0) {
3272                 m = m_defrag(m, M_NOWAIT);
3273                 if (m == NULL)
3274                         return (EFBIG);
3275
3276                 defragged = 1;
3277                 *fp = m;
3278                 goto start;
3279         }
3280         if (rc != 0)
3281                 return (rc);
3282
3283         txm->m = m;
3284         txmaps->map_avail--;
3285         if (++txmaps->map_pidx == txmaps->map_total)
3286                 txmaps->map_pidx = 0;
3287
3288         KASSERT(sgl->nsegs > 0 && sgl->nsegs <= TX_SGL_SEGS,
3289             ("%s: bad DMA mapping (%d segments)", __func__, sgl->nsegs));
3290
3291         /*
3292          * Store the # of flits required to hold this frame's SGL in nflits.  An
3293          * SGL has a (ULPTX header + len0, addr0) tuple optionally followed by
3294          * multiple (len0 + len1, addr0, addr1) tuples.  If addr1 is not used
3295          * then len1 must be set to 0.
3296          */
3297         n = sgl->nsegs - 1;
3298         sgl->nflits = (3 * n) / 2 + (n & 1) + 2;
3299
3300         return (0);
3301 }
3302
3303
3304 /*
3305  * Releases all the txq resources used up in the specified sgl.
3306  */
3307 static int
3308 free_pkt_sgl(struct sge_txq *txq, struct sgl *sgl)
3309 {
3310         struct tx_maps *txmaps;
3311         struct tx_map *txm;
3312
3313         TXQ_LOCK_ASSERT_OWNED(txq);
3314
3315         if (sgl->nsegs == 0)
3316                 return (0);     /* didn't use any map */
3317
3318         txmaps = &txq->txmaps;
3319
3320         /* 1 pkt uses exactly 1 map, back it out */
3321
3322         txmaps->map_avail++;
3323         if (txmaps->map_pidx > 0)
3324                 txmaps->map_pidx--;
3325         else
3326                 txmaps->map_pidx = txmaps->map_total - 1;
3327
3328         txm = &txmaps->maps[txmaps->map_pidx];
3329         bus_dmamap_unload(txq->tx_tag, txm->map);
3330         txm->m = NULL;
3331
3332         return (0);
3333 }
3334
3335 static int
3336 write_txpkt_wr(struct port_info *pi, struct sge_txq *txq, struct mbuf *m,
3337     struct sgl *sgl)
3338 {
3339         struct sge_eq *eq = &txq->eq;
3340         struct fw_eth_tx_pkt_wr *wr;
3341         struct cpl_tx_pkt_core *cpl;
3342         uint32_t ctrl;  /* used in many unrelated places */
3343         uint64_t ctrl1;
3344         int nflits, ndesc, pktlen;
3345         struct tx_sdesc *txsd;
3346         caddr_t dst;
3347
3348         TXQ_LOCK_ASSERT_OWNED(txq);
3349
3350         pktlen = m->m_pkthdr.len;
3351
3352         /*
3353          * Do we have enough flits to send this frame out?
3354          */
3355         ctrl = sizeof(struct cpl_tx_pkt_core);
3356         if (m->m_pkthdr.tso_segsz) {
3357                 nflits = TXPKT_LSO_WR_HDR;
3358                 ctrl += sizeof(struct cpl_tx_pkt_lso_core);
3359         } else
3360                 nflits = TXPKT_WR_HDR;
3361         if (sgl->nsegs > 0)
3362                 nflits += sgl->nflits;
3363         else {
3364                 nflits += howmany(pktlen, 8);
3365                 ctrl += pktlen;
3366         }
3367         ndesc = howmany(nflits, 8);
3368         if (ndesc > eq->avail)
3369                 return (ENOMEM);
3370
3371         /* Firmware work request header */
3372         wr = (void *)&eq->desc[eq->pidx];
3373         wr->op_immdlen = htobe32(V_FW_WR_OP(FW_ETH_TX_PKT_WR) |
3374             V_FW_ETH_TX_PKT_WR_IMMDLEN(ctrl));
3375         ctrl = V_FW_WR_LEN16(howmany(nflits, 2));
3376         if (eq->avail == ndesc) {
3377                 if (!(eq->flags & EQ_CRFLUSHED)) {
3378                         ctrl |= F_FW_WR_EQUEQ | F_FW_WR_EQUIQ;
3379                         eq->flags |= EQ_CRFLUSHED;
3380                 }
3381                 eq->flags |= EQ_STALLED;
3382         }
3383
3384         wr->equiq_to_len16 = htobe32(ctrl);
3385         wr->r3 = 0;
3386
3387         if (m->m_pkthdr.tso_segsz) {
3388                 struct cpl_tx_pkt_lso_core *lso = (void *)(wr + 1);
3389                 struct ether_header *eh;
3390                 void *l3hdr;
3391 #if defined(INET) || defined(INET6)
3392                 struct tcphdr *tcp;
3393 #endif
3394                 uint16_t eh_type;
3395
3396                 ctrl = V_LSO_OPCODE(CPL_TX_PKT_LSO) | F_LSO_FIRST_SLICE |
3397                     F_LSO_LAST_SLICE;
3398
3399                 eh = mtod(m, struct ether_header *);
3400                 eh_type = ntohs(eh->ether_type);
3401                 if (eh_type == ETHERTYPE_VLAN) {
3402                         struct ether_vlan_header *evh = (void *)eh;
3403
3404                         ctrl |= V_LSO_ETHHDR_LEN(1);
3405                         l3hdr = evh + 1;
3406                         eh_type = ntohs(evh->evl_proto);
3407                 } else
3408                         l3hdr = eh + 1;
3409
3410                 switch (eh_type) {
3411 #ifdef INET6
3412                 case ETHERTYPE_IPV6:
3413                 {
3414                         struct ip6_hdr *ip6 = l3hdr;
3415
3416                         /*
3417                          * XXX-BZ For now we do not pretend to support
3418                          * IPv6 extension headers.
3419                          */
3420                         KASSERT(ip6->ip6_nxt == IPPROTO_TCP, ("%s: CSUM_TSO "
3421                             "with ip6_nxt != TCP: %u", __func__, ip6->ip6_nxt));
3422                         tcp = (struct tcphdr *)(ip6 + 1);
3423                         ctrl |= F_LSO_IPV6;
3424                         ctrl |= V_LSO_IPHDR_LEN(sizeof(*ip6) >> 2) |
3425                             V_LSO_TCPHDR_LEN(tcp->th_off);
3426                         break;
3427                 }
3428 #endif
3429 #ifdef INET
3430                 case ETHERTYPE_IP:
3431                 {
3432                         struct ip *ip = l3hdr;
3433
3434                         tcp = (void *)((uintptr_t)ip + ip->ip_hl * 4);
3435                         ctrl |= V_LSO_IPHDR_LEN(ip->ip_hl) |
3436                             V_LSO_TCPHDR_LEN(tcp->th_off);
3437                         break;
3438                 }
3439 #endif
3440                 default:
3441                         panic("%s: CSUM_TSO but no supported IP version "
3442                             "(0x%04x)", __func__, eh_type);
3443                 }
3444
3445                 lso->lso_ctrl = htobe32(ctrl);
3446                 lso->ipid_ofst = htobe16(0);
3447                 lso->mss = htobe16(m->m_pkthdr.tso_segsz);
3448                 lso->seqno_offset = htobe32(0);
3449                 lso->len = htobe32(pktlen);
3450
3451                 cpl = (void *)(lso + 1);
3452
3453                 txq->tso_wrs++;
3454         } else
3455                 cpl = (void *)(wr + 1);
3456
3457         /* Checksum offload */
3458         ctrl1 = 0;
3459         if (!(m->m_pkthdr.csum_flags & (CSUM_IP | CSUM_TSO)))
3460                 ctrl1 |= F_TXPKT_IPCSUM_DIS;
3461         if (!(m->m_pkthdr.csum_flags & (CSUM_TCP | CSUM_UDP | CSUM_UDP_IPV6 |
3462             CSUM_TCP_IPV6 | CSUM_TSO)))
3463                 ctrl1 |= F_TXPKT_L4CSUM_DIS;
3464         if (m->m_pkthdr.csum_flags & (CSUM_IP | CSUM_TCP | CSUM_UDP |
3465             CSUM_UDP_IPV6 | CSUM_TCP_IPV6 | CSUM_TSO))
3466                 txq->txcsum++;  /* some hardware assistance provided */
3467
3468         /* VLAN tag insertion */
3469         if (m->m_flags & M_VLANTAG) {
3470                 ctrl1 |= F_TXPKT_VLAN_VLD | V_TXPKT_VLAN(m->m_pkthdr.ether_vtag);
3471                 txq->vlan_insertion++;
3472         }
3473
3474         /* CPL header */
3475         cpl->ctrl0 = htobe32(V_TXPKT_OPCODE(CPL_TX_PKT) |
3476             V_TXPKT_INTF(pi->tx_chan) | V_TXPKT_PF(pi->adapter->pf));
3477         cpl->pack = 0;
3478         cpl->len = htobe16(pktlen);
3479         cpl->ctrl1 = htobe64(ctrl1);
3480
3481         /* Software descriptor */
3482         txsd = &txq->sdesc[eq->pidx];
3483         txsd->desc_used = ndesc;
3484
3485         eq->pending += ndesc;
3486         eq->avail -= ndesc;
3487         eq->pidx += ndesc;
3488         if (eq->pidx >= eq->cap)
3489                 eq->pidx -= eq->cap;
3490
3491         /* SGL */
3492         dst = (void *)(cpl + 1);
3493         if (sgl->nsegs > 0) {
3494                 txsd->credits = 1;
3495                 txq->sgl_wrs++;
3496                 write_sgl_to_txd(eq, sgl, &dst);
3497         } else {
3498                 txsd->credits = 0;
3499                 txq->imm_wrs++;
3500                 for (; m; m = m->m_next) {
3501                         copy_to_txd(eq, mtod(m, caddr_t), &dst, m->m_len);
3502 #ifdef INVARIANTS
3503                         pktlen -= m->m_len;
3504 #endif
3505                 }
3506 #ifdef INVARIANTS
3507                 KASSERT(pktlen == 0, ("%s: %d bytes left.", __func__, pktlen));
3508 #endif
3509
3510         }
3511
3512         txq->txpkt_wrs++;
3513         return (0);
3514 }
3515
3516 /*
3517  * Returns 0 to indicate that m has been accepted into a coalesced tx work
3518  * request.  It has either been folded into txpkts or txpkts was flushed and m
3519  * has started a new coalesced work request (as the first frame in a fresh
3520  * txpkts).
3521  *
3522  * Returns non-zero to indicate a failure - caller is responsible for
3523  * transmitting m, if there was anything in txpkts it has been flushed.
3524  */
3525 static int
3526 add_to_txpkts(struct port_info *pi, struct sge_txq *txq, struct txpkts *txpkts,
3527     struct mbuf *m, struct sgl *sgl)
3528 {
3529         struct sge_eq *eq = &txq->eq;
3530         int can_coalesce;
3531         struct tx_sdesc *txsd;
3532         int flits;
3533
3534         TXQ_LOCK_ASSERT_OWNED(txq);
3535
3536         KASSERT(sgl->nsegs, ("%s: can't coalesce imm data", __func__));
3537
3538         if (txpkts->npkt > 0) {
3539                 flits = TXPKTS_PKT_HDR + sgl->nflits;
3540                 can_coalesce = m->m_pkthdr.tso_segsz == 0 &&
3541                     txpkts->nflits + flits <= TX_WR_FLITS &&
3542                     txpkts->nflits + flits <= eq->avail * 8 &&
3543                     txpkts->plen + m->m_pkthdr.len < 65536;
3544
3545                 if (can_coalesce) {
3546                         txpkts->npkt++;
3547                         txpkts->nflits += flits;
3548                         txpkts->plen += m->m_pkthdr.len;
3549
3550                         txsd = &txq->sdesc[eq->pidx];
3551                         txsd->credits++;
3552
3553                         return (0);
3554                 }
3555
3556                 /*
3557                  * Couldn't coalesce m into txpkts.  The first order of business
3558                  * is to send txpkts on its way.  Then we'll revisit m.
3559                  */
3560                 write_txpkts_wr(txq, txpkts);
3561         }
3562
3563         /*
3564          * Check if we can start a new coalesced tx work request with m as
3565          * the first packet in it.
3566          */
3567
3568         KASSERT(txpkts->npkt == 0, ("%s: txpkts not empty", __func__));
3569
3570         flits = TXPKTS_WR_HDR + sgl->nflits;
3571         can_coalesce = m->m_pkthdr.tso_segsz == 0 &&
3572             flits <= eq->avail * 8 && flits <= TX_WR_FLITS;
3573
3574         if (can_coalesce == 0)
3575                 return (EINVAL);
3576
3577         /*
3578          * Start a fresh coalesced tx WR with m as the first frame in it.
3579          */
3580         txpkts->npkt = 1;
3581         txpkts->nflits = flits;
3582         txpkts->flitp = &eq->desc[eq->pidx].flit[2];
3583         txpkts->plen = m->m_pkthdr.len;
3584
3585         txsd = &txq->sdesc[eq->pidx];
3586         txsd->credits = 1;
3587
3588         return (0);
3589 }
3590
3591 /*
3592  * Note that write_txpkts_wr can never run out of hardware descriptors (but
3593  * write_txpkt_wr can).  add_to_txpkts ensures that a frame is accepted for
3594  * coalescing only if sufficient hardware descriptors are available.
3595  */
3596 static void
3597 write_txpkts_wr(struct sge_txq *txq, struct txpkts *txpkts)
3598 {
3599         struct sge_eq *eq = &txq->eq;
3600         struct fw_eth_tx_pkts_wr *wr;
3601         struct tx_sdesc *txsd;
3602         uint32_t ctrl;
3603         int ndesc;
3604
3605         TXQ_LOCK_ASSERT_OWNED(txq);
3606
3607         ndesc = howmany(txpkts->nflits, 8);
3608
3609         wr = (void *)&eq->desc[eq->pidx];
3610         wr->op_pkd = htobe32(V_FW_WR_OP(FW_ETH_TX_PKTS_WR));
3611         ctrl = V_FW_WR_LEN16(howmany(txpkts->nflits, 2));
3612         if (eq->avail == ndesc) {
3613                 if (!(eq->flags & EQ_CRFLUSHED)) {
3614                         ctrl |= F_FW_WR_EQUEQ | F_FW_WR_EQUIQ;
3615                         eq->flags |= EQ_CRFLUSHED;
3616                 }
3617                 eq->flags |= EQ_STALLED;
3618         }
3619         wr->equiq_to_len16 = htobe32(ctrl);
3620         wr->plen = htobe16(txpkts->plen);
3621         wr->npkt = txpkts->npkt;
3622         wr->r3 = wr->type = 0;
3623
3624         /* Everything else already written */
3625
3626         txsd = &txq->sdesc[eq->pidx];
3627         txsd->desc_used = ndesc;
3628
3629         KASSERT(eq->avail >= ndesc, ("%s: out of descriptors", __func__));
3630
3631         eq->pending += ndesc;
3632         eq->avail -= ndesc;
3633         eq->pidx += ndesc;
3634         if (eq->pidx >= eq->cap)
3635                 eq->pidx -= eq->cap;
3636
3637         txq->txpkts_pkts += txpkts->npkt;
3638         txq->txpkts_wrs++;
3639         txpkts->npkt = 0;       /* emptied */
3640 }
3641
3642 static inline void
3643 write_ulp_cpl_sgl(struct port_info *pi, struct sge_txq *txq,
3644     struct txpkts *txpkts, struct mbuf *m, struct sgl *sgl)
3645 {
3646         struct ulp_txpkt *ulpmc;
3647         struct ulptx_idata *ulpsc;
3648         struct cpl_tx_pkt_core *cpl;
3649         struct sge_eq *eq = &txq->eq;
3650         uintptr_t flitp, start, end;
3651         uint64_t ctrl;
3652         caddr_t dst;
3653
3654         KASSERT(txpkts->npkt > 0, ("%s: txpkts is empty", __func__));
3655
3656         start = (uintptr_t)eq->desc;
3657         end = (uintptr_t)eq->spg;
3658
3659         /* Checksum offload */
3660         ctrl = 0;
3661         if (!(m->m_pkthdr.csum_flags & (CSUM_IP | CSUM_TSO)))
3662                 ctrl |= F_TXPKT_IPCSUM_DIS;
3663         if (!(m->m_pkthdr.csum_flags & (CSUM_TCP | CSUM_UDP | CSUM_UDP_IPV6 |
3664             CSUM_TCP_IPV6 | CSUM_TSO)))
3665                 ctrl |= F_TXPKT_L4CSUM_DIS;
3666         if (m->m_pkthdr.csum_flags & (CSUM_IP | CSUM_TCP | CSUM_UDP |
3667             CSUM_UDP_IPV6 | CSUM_TCP_IPV6 | CSUM_TSO))
3668                 txq->txcsum++;  /* some hardware assistance provided */
3669
3670         /* VLAN tag insertion */
3671         if (m->m_flags & M_VLANTAG) {
3672                 ctrl |= F_TXPKT_VLAN_VLD | V_TXPKT_VLAN(m->m_pkthdr.ether_vtag);
3673                 txq->vlan_insertion++;
3674         }
3675
3676         /*
3677          * The previous packet's SGL must have ended at a 16 byte boundary (this
3678          * is required by the firmware/hardware).  It follows that flitp cannot
3679          * wrap around between the ULPTX master command and ULPTX subcommand (8
3680          * bytes each), and that it can not wrap around in the middle of the
3681          * cpl_tx_pkt_core either.
3682          */
3683         flitp = (uintptr_t)txpkts->flitp;
3684         KASSERT((flitp & 0xf) == 0,
3685             ("%s: last SGL did not end at 16 byte boundary: %p",
3686             __func__, txpkts->flitp));
3687
3688         /* ULP master command */
3689         ulpmc = (void *)flitp;
3690         ulpmc->cmd_dest = htonl(V_ULPTX_CMD(ULP_TX_PKT) | V_ULP_TXPKT_DEST(0) |
3691             V_ULP_TXPKT_FID(eq->iqid));
3692         ulpmc->len = htonl(howmany(sizeof(*ulpmc) + sizeof(*ulpsc) +
3693             sizeof(*cpl) + 8 * sgl->nflits, 16));
3694
3695         /* ULP subcommand */
3696         ulpsc = (void *)(ulpmc + 1);
3697         ulpsc->cmd_more = htobe32(V_ULPTX_CMD((u32)ULP_TX_SC_IMM) |
3698             F_ULP_TX_SC_MORE);
3699         ulpsc->len = htobe32(sizeof(struct cpl_tx_pkt_core));
3700
3701         flitp += sizeof(*ulpmc) + sizeof(*ulpsc);
3702         if (flitp == end)
3703                 flitp = start;
3704
3705         /* CPL_TX_PKT */
3706         cpl = (void *)flitp;
3707         cpl->ctrl0 = htobe32(V_TXPKT_OPCODE(CPL_TX_PKT) |
3708             V_TXPKT_INTF(pi->tx_chan) | V_TXPKT_PF(pi->adapter->pf));
3709         cpl->pack = 0;
3710         cpl->len = htobe16(m->m_pkthdr.len);
3711         cpl->ctrl1 = htobe64(ctrl);
3712
3713         flitp += sizeof(*cpl);
3714         if (flitp == end)
3715                 flitp = start;
3716
3717         /* SGL for this frame */
3718         dst = (caddr_t)flitp;
3719         txpkts->nflits += write_sgl_to_txd(eq, sgl, &dst);
3720         txpkts->flitp = (void *)dst;
3721
3722         KASSERT(((uintptr_t)dst & 0xf) == 0,
3723             ("%s: SGL ends at %p (not a 16 byte boundary)", __func__, dst));
3724 }
3725
3726 /*
3727  * If the SGL ends on an address that is not 16 byte aligned, this function will
3728  * add a 0 filled flit at the end.  It returns 1 in that case.
3729  */
3730 static int
3731 write_sgl_to_txd(struct sge_eq *eq, struct sgl *sgl, caddr_t *to)
3732 {
3733         __be64 *flitp, *end;
3734         struct ulptx_sgl *usgl;
3735         bus_dma_segment_t *seg;
3736         int i, padded;
3737
3738         KASSERT(sgl->nsegs > 0 && sgl->nflits > 0,
3739             ("%s: bad SGL - nsegs=%d, nflits=%d",
3740             __func__, sgl->nsegs, sgl->nflits));
3741
3742         KASSERT(((uintptr_t)(*to) & 0xf) == 0,
3743             ("%s: SGL must start at a 16 byte boundary: %p", __func__, *to));
3744
3745         flitp = (__be64 *)(*to);
3746         end = flitp + sgl->nflits;
3747         seg = &sgl->seg[0];
3748         usgl = (void *)flitp;
3749
3750         /*
3751          * We start at a 16 byte boundary somewhere inside the tx descriptor
3752          * ring, so we're at least 16 bytes away from the status page.  There is
3753          * no chance of a wrap around in the middle of usgl (which is 16 bytes).
3754          */
3755
3756         usgl->cmd_nsge = htobe32(V_ULPTX_CMD(ULP_TX_SC_DSGL) |
3757             V_ULPTX_NSGE(sgl->nsegs));
3758         usgl->len0 = htobe32(seg->ds_len);
3759         usgl->addr0 = htobe64(seg->ds_addr);
3760         seg++;
3761
3762         if ((uintptr_t)end <= (uintptr_t)eq->spg) {
3763
3764                 /* Won't wrap around at all */
3765
3766                 for (i = 0; i < sgl->nsegs - 1; i++, seg++) {
3767                         usgl->sge[i / 2].len[i & 1] = htobe32(seg->ds_len);
3768                         usgl->sge[i / 2].addr[i & 1] = htobe64(seg->ds_addr);
3769                 }
3770                 if (i & 1)
3771                         usgl->sge[i / 2].len[1] = htobe32(0);
3772         } else {
3773
3774                 /* Will wrap somewhere in the rest of the SGL */
3775
3776                 /* 2 flits already written, write the rest flit by flit */
3777                 flitp = (void *)(usgl + 1);
3778                 for (i = 0; i < sgl->nflits - 2; i++) {
3779                         if ((uintptr_t)flitp == (uintptr_t)eq->spg)
3780                                 flitp = (void *)eq->desc;
3781                         *flitp++ = get_flit(seg, sgl->nsegs - 1, i);
3782                 }
3783                 end = flitp;
3784         }
3785
3786         if ((uintptr_t)end & 0xf) {
3787                 *(uint64_t *)end = 0;
3788                 end++;
3789                 padded = 1;
3790         } else
3791                 padded = 0;
3792
3793         if ((uintptr_t)end == (uintptr_t)eq->spg)
3794                 *to = (void *)eq->desc;
3795         else
3796                 *to = (void *)end;
3797
3798         return (padded);
3799 }
3800
3801 static inline void
3802 copy_to_txd(struct sge_eq *eq, caddr_t from, caddr_t *to, int len)
3803 {
3804         if (__predict_true((uintptr_t)(*to) + len <= (uintptr_t)eq->spg)) {
3805                 bcopy(from, *to, len);
3806                 (*to) += len;
3807         } else {
3808                 int portion = (uintptr_t)eq->spg - (uintptr_t)(*to);
3809
3810                 bcopy(from, *to, portion);
3811                 from += portion;
3812                 portion = len - portion;        /* remaining */
3813                 bcopy(from, (void *)eq->desc, portion);
3814                 (*to) = (caddr_t)eq->desc + portion;
3815         }
3816 }
3817
3818 static inline void
3819 ring_eq_db(struct adapter *sc, struct sge_eq *eq)
3820 {
3821         u_int db, pending;
3822
3823         db = eq->doorbells;
3824         pending = eq->pending;
3825         if (pending > 1)
3826                 clrbit(&db, DOORBELL_WCWR);
3827         eq->pending = 0;
3828         wmb();
3829
3830         switch (ffs(db) - 1) {
3831         case DOORBELL_UDB:
3832                 *eq->udb = htole32(V_QID(eq->udb_qid) | V_PIDX(pending));
3833                 return;
3834
3835         case DOORBELL_WCWR: {
3836                 volatile uint64_t *dst, *src;
3837                 int i;
3838
3839                 /*
3840                  * Queues whose 128B doorbell segment fits in the page do not
3841                  * use relative qid (udb_qid is always 0).  Only queues with
3842                  * doorbell segments can do WCWR.
3843                  */
3844                 KASSERT(eq->udb_qid == 0 && pending == 1,
3845                     ("%s: inappropriate doorbell (0x%x, %d, %d) for eq %p",
3846                     __func__, eq->doorbells, pending, eq->pidx, eq));
3847
3848                 dst = (volatile void *)((uintptr_t)eq->udb + UDBS_WR_OFFSET -
3849                     UDBS_DB_OFFSET);
3850                 i = eq->pidx ? eq->pidx - 1 : eq->cap - 1;
3851                 src = (void *)&eq->desc[i];
3852                 while (src != (void *)&eq->desc[i + 1])
3853                         *dst++ = *src++;
3854                 wmb();
3855                 return;
3856         }
3857
3858         case DOORBELL_UDBWC:
3859                 *eq->udb = htole32(V_QID(eq->udb_qid) | V_PIDX(pending));
3860                 wmb();
3861                 return;
3862
3863         case DOORBELL_KDB:
3864                 t4_write_reg(sc, MYPF_REG(A_SGE_PF_KDOORBELL),
3865                     V_QID(eq->cntxt_id) | V_PIDX(pending));
3866                 return;
3867         }
3868 }
3869
3870 static inline int
3871 reclaimable(struct sge_eq *eq)
3872 {
3873         unsigned int cidx;
3874
3875         cidx = eq->spg->cidx;   /* stable snapshot */
3876         cidx = be16toh(cidx);
3877
3878         if (cidx >= eq->cidx)
3879                 return (cidx - eq->cidx);
3880         else
3881                 return (cidx + eq->cap - eq->cidx);
3882 }
3883
3884 /*
3885  * There are "can_reclaim" tx descriptors ready to be reclaimed.  Reclaim as
3886  * many as possible but stop when there are around "n" mbufs to free.
3887  *
3888  * The actual number reclaimed is provided as the return value.
3889  */
3890 static int
3891 reclaim_tx_descs(struct sge_txq *txq, int can_reclaim, int n)
3892 {
3893         struct tx_sdesc *txsd;
3894         struct tx_maps *txmaps;
3895         struct tx_map *txm;
3896         unsigned int reclaimed, maps;
3897         struct sge_eq *eq = &txq->eq;
3898
3899         TXQ_LOCK_ASSERT_OWNED(txq);
3900
3901         if (can_reclaim == 0)
3902                 can_reclaim = reclaimable(eq);
3903
3904         maps = reclaimed = 0;
3905         while (can_reclaim && maps < n) {
3906                 int ndesc;
3907
3908                 txsd = &txq->sdesc[eq->cidx];
3909                 ndesc = txsd->desc_used;
3910
3911                 /* Firmware doesn't return "partial" credits. */
3912                 KASSERT(can_reclaim >= ndesc,
3913                     ("%s: unexpected number of credits: %d, %d",
3914                     __func__, can_reclaim, ndesc));
3915
3916                 maps += txsd->credits;
3917
3918                 reclaimed += ndesc;
3919                 can_reclaim -= ndesc;
3920
3921                 eq->cidx += ndesc;
3922                 if (__predict_false(eq->cidx >= eq->cap))
3923                         eq->cidx -= eq->cap;
3924         }
3925
3926         txmaps = &txq->txmaps;
3927         txm = &txmaps->maps[txmaps->map_cidx];
3928         if (maps)
3929                 prefetch(txm->m);
3930
3931         eq->avail += reclaimed;
3932         KASSERT(eq->avail < eq->cap,    /* avail tops out at (cap - 1) */
3933             ("%s: too many descriptors available", __func__));
3934
3935         txmaps->map_avail += maps;
3936         KASSERT(txmaps->map_avail <= txmaps->map_total,
3937             ("%s: too many maps available", __func__));
3938
3939         while (maps--) {
3940                 struct tx_map *next;
3941
3942                 next = txm + 1;
3943                 if (__predict_false(txmaps->map_cidx + 1 == txmaps->map_total))
3944                         next = txmaps->maps;
3945                 prefetch(next->m);
3946
3947                 bus_dmamap_unload(txq->tx_tag, txm->map);
3948                 m_freem(txm->m);
3949                 txm->m = NULL;
3950
3951                 txm = next;
3952                 if (__predict_false(++txmaps->map_cidx == txmaps->map_total))
3953                         txmaps->map_cidx = 0;
3954         }
3955
3956         return (reclaimed);
3957 }
3958
3959 static void
3960 write_eqflush_wr(struct sge_eq *eq)
3961 {
3962         struct fw_eq_flush_wr *wr;
3963
3964         EQ_LOCK_ASSERT_OWNED(eq);
3965         KASSERT(eq->avail > 0, ("%s: no descriptors left.", __func__));
3966         KASSERT(!(eq->flags & EQ_CRFLUSHED), ("%s: flushed already", __func__));
3967
3968         wr = (void *)&eq->desc[eq->pidx];
3969         bzero(wr, sizeof(*wr));
3970         wr->opcode = FW_EQ_FLUSH_WR;
3971         wr->equiq_to_len16 = htobe32(V_FW_WR_LEN16(sizeof(*wr) / 16) |
3972             F_FW_WR_EQUEQ | F_FW_WR_EQUIQ);
3973
3974         eq->flags |= (EQ_CRFLUSHED | EQ_STALLED);
3975         eq->pending++;
3976         eq->avail--;
3977         if (++eq->pidx == eq->cap)
3978                 eq->pidx = 0;
3979 }
3980
3981 static __be64
3982 get_flit(bus_dma_segment_t *sgl, int nsegs, int idx)
3983 {
3984         int i = (idx / 3) * 2;
3985
3986         switch (idx % 3) {
3987         case 0: {
3988                 __be64 rc;
3989
3990                 rc = htobe32(sgl[i].ds_len);
3991                 if (i + 1 < nsegs)
3992                         rc |= (uint64_t)htobe32(sgl[i + 1].ds_len) << 32;
3993
3994                 return (rc);
3995         }
3996         case 1:
3997                 return htobe64(sgl[i].ds_addr);
3998         case 2:
3999                 return htobe64(sgl[i + 1].ds_addr);
4000         }
4001
4002         return (0);
4003 }
4004
4005 static void
4006 find_best_refill_source(struct adapter *sc, struct sge_fl *fl, int maxp)
4007 {
4008         int8_t zidx, hwidx, idx;
4009         uint16_t region1, region3;
4010         int spare, spare_needed, n;
4011         struct sw_zone_info *swz;
4012         struct hw_buf_info *hwb, *hwb_list = &sc->sge.hw_buf_info[0];
4013
4014         /*
4015          * Buffer Packing: Look for PAGE_SIZE or larger zone which has a bufsize
4016          * large enough for the max payload and cluster metadata.  Otherwise
4017          * settle for the largest bufsize that leaves enough room in the cluster
4018          * for metadata.
4019          *
4020          * Without buffer packing: Look for the smallest zone which has a
4021          * bufsize large enough for the max payload.  Settle for the largest
4022          * bufsize available if there's nothing big enough for max payload.
4023          */
4024         spare_needed = fl->flags & FL_BUF_PACKING ? CL_METADATA_SIZE : 0;
4025         swz = &sc->sge.sw_zone_info[0];
4026         hwidx = -1;
4027         for (zidx = 0; zidx < SW_ZONE_SIZES; zidx++, swz++) {
4028                 if (swz->size > largest_rx_cluster) {
4029                         if (__predict_true(hwidx != -1))
4030                                 break;
4031
4032                         /*
4033                          * This is a misconfiguration.  largest_rx_cluster is
4034                          * preventing us from finding a refill source.  See
4035                          * dev.t5nex.<n>.buffer_sizes to figure out why.
4036                          */
4037                         device_printf(sc->dev, "largest_rx_cluster=%u leaves no"
4038                             " refill source for fl %p (dma %u).  Ignored.\n",
4039                             largest_rx_cluster, fl, maxp);
4040                 }
4041                 for (idx = swz->head_hwidx; idx != -1; idx = hwb->next) {
4042                         hwb = &hwb_list[idx];
4043                         spare = swz->size - hwb->size;
4044                         if (spare < spare_needed)
4045                                 continue;
4046
4047                         hwidx = idx;            /* best option so far */
4048                         if (hwb->size >= maxp) {
4049
4050                                 if ((fl->flags & FL_BUF_PACKING) == 0)
4051                                         goto done; /* stop looking (not packing) */
4052
4053                                 if (swz->size >= safest_rx_cluster)
4054                                         goto done; /* stop looking (packing) */
4055                         }
4056                         break;          /* keep looking, next zone */
4057                 }
4058         }
4059 done:
4060         /* A usable hwidx has been located. */
4061         MPASS(hwidx != -1);
4062         hwb = &hwb_list[hwidx];
4063         zidx = hwb->zidx;
4064         swz = &sc->sge.sw_zone_info[zidx];
4065         region1 = 0;
4066         region3 = swz->size - hwb->size;
4067
4068         /*
4069          * Stay within this zone and see if there is a better match when mbuf
4070          * inlining is allowed.  Remember that the hwidx's are sorted in
4071          * decreasing order of size (so in increasing order of spare area).
4072          */
4073         for (idx = hwidx; idx != -1; idx = hwb->next) {
4074                 hwb = &hwb_list[idx];
4075                 spare = swz->size - hwb->size;
4076
4077                 if (allow_mbufs_in_cluster == 0 || hwb->size < maxp)
4078                         break;
4079                 if (spare < CL_METADATA_SIZE + MSIZE)
4080                         continue;
4081                 n = (spare - CL_METADATA_SIZE) / MSIZE;
4082                 if (n > howmany(hwb->size, maxp))
4083                         break;
4084
4085                 hwidx = idx;
4086                 if (fl->flags & FL_BUF_PACKING) {
4087                         region1 = n * MSIZE;
4088                         region3 = spare - region1;
4089                 } else {
4090                         region1 = MSIZE;
4091                         region3 = spare - region1;
4092                         break;
4093                 }
4094         }
4095
4096         KASSERT(zidx >= 0 && zidx < SW_ZONE_SIZES,
4097             ("%s: bad zone %d for fl %p, maxp %d", __func__, zidx, fl, maxp));
4098         KASSERT(hwidx >= 0 && hwidx <= SGE_FLBUF_SIZES,
4099             ("%s: bad hwidx %d for fl %p, maxp %d", __func__, hwidx, fl, maxp));
4100         KASSERT(region1 + sc->sge.hw_buf_info[hwidx].size + region3 ==
4101             sc->sge.sw_zone_info[zidx].size,
4102             ("%s: bad buffer layout for fl %p, maxp %d. "
4103                 "cl %d; r1 %d, payload %d, r3 %d", __func__, fl, maxp,
4104                 sc->sge.sw_zone_info[zidx].size, region1,
4105                 sc->sge.hw_buf_info[hwidx].size, region3));
4106         if (fl->flags & FL_BUF_PACKING || region1 > 0) {
4107                 KASSERT(region3 >= CL_METADATA_SIZE,
4108                     ("%s: no room for metadata.  fl %p, maxp %d; "
4109                     "cl %d; r1 %d, payload %d, r3 %d", __func__, fl, maxp,
4110                     sc->sge.sw_zone_info[zidx].size, region1,
4111                     sc->sge.hw_buf_info[hwidx].size, region3));
4112                 KASSERT(region1 % MSIZE == 0,
4113                     ("%s: bad mbuf region for fl %p, maxp %d. "
4114                     "cl %d; r1 %d, payload %d, r3 %d", __func__, fl, maxp,
4115                     sc->sge.sw_zone_info[zidx].size, region1,
4116                     sc->sge.hw_buf_info[hwidx].size, region3));
4117         }
4118
4119         fl->cll_def.zidx = zidx;
4120         fl->cll_def.hwidx = hwidx;
4121         fl->cll_def.region1 = region1;
4122         fl->cll_def.region3 = region3;
4123 }
4124
4125 static void
4126 find_safe_refill_source(struct adapter *sc, struct sge_fl *fl)
4127 {
4128         struct sge *s = &sc->sge;
4129         struct hw_buf_info *hwb;
4130         struct sw_zone_info *swz;
4131         int spare;
4132         int8_t hwidx;
4133
4134         if (fl->flags & FL_BUF_PACKING)
4135                 hwidx = s->safe_hwidx2; /* with room for metadata */
4136         else if (allow_mbufs_in_cluster && s->safe_hwidx2 != -1) {
4137                 hwidx = s->safe_hwidx2;
4138                 hwb = &s->hw_buf_info[hwidx];
4139                 swz = &s->sw_zone_info[hwb->zidx];
4140                 spare = swz->size - hwb->size;
4141
4142                 /* no good if there isn't room for an mbuf as well */
4143                 if (spare < CL_METADATA_SIZE + MSIZE)
4144                         hwidx = s->safe_hwidx1;
4145         } else
4146                 hwidx = s->safe_hwidx1;
4147
4148         if (hwidx == -1) {
4149                 /* No fallback source */
4150                 fl->cll_alt.hwidx = -1;
4151                 fl->cll_alt.zidx = -1;
4152
4153                 return;
4154         }
4155
4156         hwb = &s->hw_buf_info[hwidx];
4157         swz = &s->sw_zone_info[hwb->zidx];
4158         spare = swz->size - hwb->size;
4159         fl->cll_alt.hwidx = hwidx;
4160         fl->cll_alt.zidx = hwb->zidx;
4161         if (allow_mbufs_in_cluster)
4162                 fl->cll_alt.region1 = ((spare - CL_METADATA_SIZE) / MSIZE) * MSIZE;
4163         else
4164                 fl->cll_alt.region1 = 0;
4165         fl->cll_alt.region3 = spare - fl->cll_alt.region1;
4166 }
4167
4168 static void
4169 add_fl_to_sfl(struct adapter *sc, struct sge_fl *fl)
4170 {
4171         mtx_lock(&sc->sfl_lock);
4172         FL_LOCK(fl);
4173         if ((fl->flags & FL_DOOMED) == 0) {
4174                 fl->flags |= FL_STARVING;
4175                 TAILQ_INSERT_TAIL(&sc->sfl, fl, link);
4176                 callout_reset(&sc->sfl_callout, hz / 5, refill_sfl, sc);
4177         }
4178         FL_UNLOCK(fl);
4179         mtx_unlock(&sc->sfl_lock);
4180 }
4181
4182 static int
4183 handle_sge_egr_update(struct sge_iq *iq, const struct rss_header *rss,
4184     struct mbuf *m)
4185 {
4186         const struct cpl_sge_egr_update *cpl = (const void *)(rss + 1);
4187         unsigned int qid = G_EGR_QID(ntohl(cpl->opcode_qid));
4188         struct adapter *sc = iq->adapter;
4189         struct sge *s = &sc->sge;
4190         struct sge_eq *eq;
4191
4192         KASSERT(m == NULL, ("%s: payload with opcode %02x", __func__,
4193             rss->opcode));
4194
4195         eq = s->eqmap[qid - s->eq_start];
4196         EQ_LOCK(eq);
4197         KASSERT(eq->flags & EQ_CRFLUSHED,
4198             ("%s: unsolicited egress update", __func__));
4199         eq->flags &= ~EQ_CRFLUSHED;
4200         eq->egr_update++;
4201
4202         if (__predict_false(eq->flags & EQ_DOOMED))
4203                 wakeup_one(eq);
4204         else if (eq->flags & EQ_STALLED && can_resume_tx(eq))
4205                 taskqueue_enqueue(sc->tq[eq->tx_chan], &eq->tx_task);
4206         EQ_UNLOCK(eq);
4207
4208         return (0);
4209 }
4210
4211 /* handle_fw_msg works for both fw4_msg and fw6_msg because this is valid */
4212 CTASSERT(offsetof(struct cpl_fw4_msg, data) == \
4213     offsetof(struct cpl_fw6_msg, data));
4214
4215 static int
4216 handle_fw_msg(struct sge_iq *iq, const struct rss_header *rss, struct mbuf *m)
4217 {
4218         struct adapter *sc = iq->adapter;
4219         const struct cpl_fw6_msg *cpl = (const void *)(rss + 1);
4220
4221         KASSERT(m == NULL, ("%s: payload with opcode %02x", __func__,
4222             rss->opcode));
4223
4224         if (cpl->type == FW_TYPE_RSSCPL || cpl->type == FW6_TYPE_RSSCPL) {
4225                 const struct rss_header *rss2;
4226
4227                 rss2 = (const struct rss_header *)&cpl->data[0];
4228                 return (sc->cpl_handler[rss2->opcode](iq, rss2, m));
4229         }
4230
4231         return (sc->fw_msg_handler[cpl->type](sc, &cpl->data[0]));
4232 }
4233
4234 static int
4235 sysctl_uint16(SYSCTL_HANDLER_ARGS)
4236 {
4237         uint16_t *id = arg1;
4238         int i = *id;
4239
4240         return sysctl_handle_int(oidp, &i, 0, req);
4241 }
4242
4243 static int
4244 sysctl_bufsizes(SYSCTL_HANDLER_ARGS)
4245 {
4246         struct sge *s = arg1;
4247         struct hw_buf_info *hwb = &s->hw_buf_info[0];
4248         struct sw_zone_info *swz = &s->sw_zone_info[0];
4249         int i, rc;
4250         struct sbuf sb;
4251         char c;
4252
4253         sbuf_new(&sb, NULL, 32, SBUF_AUTOEXTEND);
4254         for (i = 0; i < SGE_FLBUF_SIZES; i++, hwb++) {
4255                 if (hwb->zidx >= 0 && swz[hwb->zidx].size <= largest_rx_cluster)
4256                         c = '*';
4257                 else
4258                         c = '\0';
4259
4260                 sbuf_printf(&sb, "%u%c ", hwb->size, c);
4261         }
4262         sbuf_trim(&sb);
4263         sbuf_finish(&sb);
4264         rc = sysctl_handle_string(oidp, sbuf_data(&sb), sbuf_len(&sb), req);
4265         sbuf_delete(&sb);
4266         return (rc);
4267 }