]> CyberLeo.Net >> Repos - FreeBSD/releng/9.3.git/blob - sys/i386/include/specialreg.h
Copy stable/9 to releng/9.3 as part of the 9.3-RELEASE cycle.
[FreeBSD/releng/9.3.git] / sys / i386 / include / specialreg.h
1 /*-
2  * Copyright (c) 1991 The Regents of the University of California.
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright
11  *    notice, this list of conditions and the following disclaimer in the
12  *    documentation and/or other materials provided with the distribution.
13  * 4. Neither the name of the University nor the names of its contributors
14  *    may be used to endorse or promote products derived from this software
15  *    without specific prior written permission.
16  *
17  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
18  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
19  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
20  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
21  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
22  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
23  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
24  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
25  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
26  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
27  * SUCH DAMAGE.
28  *
29  *      from: @(#)specialreg.h  7.1 (Berkeley) 5/9/91
30  * $FreeBSD$
31  */
32
33 #ifndef _MACHINE_SPECIALREG_H_
34 #define _MACHINE_SPECIALREG_H_
35
36 /*
37  * Bits in 386 special registers:
38  */
39 #define CR0_PE  0x00000001      /* Protected mode Enable */
40 #define CR0_MP  0x00000002      /* "Math" (fpu) Present */
41 #define CR0_EM  0x00000004      /* EMulate FPU instructions. (trap ESC only) */
42 #define CR0_TS  0x00000008      /* Task Switched (if MP, trap ESC and WAIT) */
43 #define CR0_PG  0x80000000      /* PaGing enable */
44
45 /*
46  * Bits in 486 special registers:
47  */
48 #define CR0_NE  0x00000020      /* Numeric Error enable (EX16 vs IRQ13) */
49 #define CR0_WP  0x00010000      /* Write Protect (honor page protect in
50                                                            all modes) */
51 #define CR0_AM  0x00040000      /* Alignment Mask (set to enable AC flag) */
52 #define CR0_NW  0x20000000      /* Not Write-through */
53 #define CR0_CD  0x40000000      /* Cache Disable */
54
55 /*
56  * Bits in PPro special registers
57  */
58 #define CR4_VME 0x00000001      /* Virtual 8086 mode extensions */
59 #define CR4_PVI 0x00000002      /* Protected-mode virtual interrupts */
60 #define CR4_TSD 0x00000004      /* Time stamp disable */
61 #define CR4_DE  0x00000008      /* Debugging extensions */
62 #define CR4_PSE 0x00000010      /* Page size extensions */
63 #define CR4_PAE 0x00000020      /* Physical address extension */
64 #define CR4_MCE 0x00000040      /* Machine check enable */
65 #define CR4_PGE 0x00000080      /* Page global enable */
66 #define CR4_PCE 0x00000100      /* Performance monitoring counter enable */
67 #define CR4_FXSR 0x00000200     /* Fast FPU save/restore used by OS */
68 #define CR4_XMM 0x00000400      /* enable SIMD/MMX2 to use except 16 */
69 #define CR4_XSAVE 0x00040000    /* XSETBV/XGETBV */
70
71 /*
72  * Bits in AMD64 special registers.  EFER is 64 bits wide.
73  */
74 #define EFER_NXE 0x000000800    /* PTE No-Execute bit enable (R/W) */
75
76 /*
77  * CPUID instruction features register
78  */
79 #define CPUID_FPU       0x00000001
80 #define CPUID_VME       0x00000002
81 #define CPUID_DE        0x00000004
82 #define CPUID_PSE       0x00000008
83 #define CPUID_TSC       0x00000010
84 #define CPUID_MSR       0x00000020
85 #define CPUID_PAE       0x00000040
86 #define CPUID_MCE       0x00000080
87 #define CPUID_CX8       0x00000100
88 #define CPUID_APIC      0x00000200
89 #define CPUID_B10       0x00000400
90 #define CPUID_SEP       0x00000800
91 #define CPUID_MTRR      0x00001000
92 #define CPUID_PGE       0x00002000
93 #define CPUID_MCA       0x00004000
94 #define CPUID_CMOV      0x00008000
95 #define CPUID_PAT       0x00010000
96 #define CPUID_PSE36     0x00020000
97 #define CPUID_PSN       0x00040000
98 #define CPUID_CLFSH     0x00080000
99 #define CPUID_B20       0x00100000
100 #define CPUID_DS        0x00200000
101 #define CPUID_ACPI      0x00400000
102 #define CPUID_MMX       0x00800000
103 #define CPUID_FXSR      0x01000000
104 #define CPUID_SSE       0x02000000
105 #define CPUID_XMM       0x02000000
106 #define CPUID_SSE2      0x04000000
107 #define CPUID_SS        0x08000000
108 #define CPUID_HTT       0x10000000
109 #define CPUID_TM        0x20000000
110 #define CPUID_IA64      0x40000000
111 #define CPUID_PBE       0x80000000
112
113 #define CPUID2_SSE3     0x00000001
114 #define CPUID2_PCLMULQDQ 0x00000002
115 #define CPUID2_DTES64   0x00000004
116 #define CPUID2_MON      0x00000008
117 #define CPUID2_DS_CPL   0x00000010
118 #define CPUID2_VMX      0x00000020
119 #define CPUID2_SMX      0x00000040
120 #define CPUID2_EST      0x00000080
121 #define CPUID2_TM2      0x00000100
122 #define CPUID2_SSSE3    0x00000200
123 #define CPUID2_CNXTID   0x00000400
124 #define CPUID2_FMA      0x00001000
125 #define CPUID2_CX16     0x00002000
126 #define CPUID2_XTPR     0x00004000
127 #define CPUID2_PDCM     0x00008000
128 #define CPUID2_PCID     0x00020000
129 #define CPUID2_DCA      0x00040000
130 #define CPUID2_SSE41    0x00080000
131 #define CPUID2_SSE42    0x00100000
132 #define CPUID2_X2APIC   0x00200000
133 #define CPUID2_MOVBE    0x00400000
134 #define CPUID2_POPCNT   0x00800000
135 #define CPUID2_TSCDLT   0x01000000
136 #define CPUID2_AESNI    0x02000000
137 #define CPUID2_XSAVE    0x04000000
138 #define CPUID2_OSXSAVE  0x08000000
139 #define CPUID2_AVX      0x10000000
140 #define CPUID2_F16C     0x20000000
141 #define CPUID2_RDRAND   0x40000000
142 #define CPUID2_HV       0x80000000
143
144 /*
145  * Important bits in the Thermal and Power Management flags
146  * CPUID.6 EAX and ECX.
147  */
148 #define CPUTPM1_SENSOR  0x00000001
149 #define CPUTPM1_TURBO   0x00000002
150 #define CPUTPM1_ARAT    0x00000004
151 #define CPUTPM2_EFFREQ  0x00000001
152
153 /*
154  * Important bits in the AMD extended cpuid flags
155  */
156 #define AMDID_SYSCALL   0x00000800
157 #define AMDID_MP        0x00080000
158 #define AMDID_NX        0x00100000
159 #define AMDID_EXT_MMX   0x00400000
160 #define AMDID_FFXSR     0x01000000
161 #define AMDID_PAGE1GB   0x04000000
162 #define AMDID_RDTSCP    0x08000000
163 #define AMDID_LM        0x20000000
164 #define AMDID_EXT_3DNOW 0x40000000
165 #define AMDID_3DNOW     0x80000000
166
167 #define AMDID2_LAHF     0x00000001
168 #define AMDID2_CMP      0x00000002
169 #define AMDID2_SVM      0x00000004
170 #define AMDID2_EXT_APIC 0x00000008
171 #define AMDID2_CR8      0x00000010
172 #define AMDID2_ABM      0x00000020
173 #define AMDID2_SSE4A    0x00000040
174 #define AMDID2_MAS      0x00000080
175 #define AMDID2_PREFETCH 0x00000100
176 #define AMDID2_OSVW     0x00000200
177 #define AMDID2_IBS      0x00000400
178 #define AMDID2_XOP      0x00000800
179 #define AMDID2_SKINIT   0x00001000
180 #define AMDID2_WDT      0x00002000
181 #define AMDID2_LWP      0x00008000
182 #define AMDID2_FMA4     0x00010000
183 #define AMDID2_TCE      0x00020000
184 #define AMDID2_NODE_ID  0x00080000
185 #define AMDID2_TBM      0x00200000
186 #define AMDID2_TOPOLOGY 0x00400000
187 #define AMDID2_PCXC     0x00800000
188 #define AMDID2_PNXC     0x01000000
189 #define AMDID2_DBE      0x04000000
190 #define AMDID2_PTSC     0x08000000
191 #define AMDID2_PTSCEL2I 0x10000000
192
193 /*
194  * CPUID instruction 1 eax info
195  */
196 #define CPUID_STEPPING          0x0000000f
197 #define CPUID_MODEL             0x000000f0
198 #define CPUID_FAMILY            0x00000f00
199 #define CPUID_EXT_MODEL         0x000f0000
200 #define CPUID_EXT_FAMILY        0x0ff00000
201 #define CPUID_TO_MODEL(id) \
202     ((((id) & CPUID_MODEL) >> 4) | \
203     ((((id) & CPUID_FAMILY) >= 0x600) ? \
204     (((id) & CPUID_EXT_MODEL) >> 12) : 0))
205 #define CPUID_TO_FAMILY(id) \
206     ((((id) & CPUID_FAMILY) >> 8) + \
207     ((((id) & CPUID_FAMILY) == 0xf00) ? \
208     (((id) & CPUID_EXT_FAMILY) >> 20) : 0))
209
210 /*
211  * CPUID instruction 1 ebx info
212  */
213 #define CPUID_BRAND_INDEX       0x000000ff
214 #define CPUID_CLFUSH_SIZE       0x0000ff00
215 #define CPUID_HTT_CORES         0x00ff0000
216 #define CPUID_LOCAL_APIC_ID     0xff000000
217
218 /*
219  * CPUID instruction 6 ecx info
220  */
221 #define CPUID_PERF_STAT         0x00000001
222 #define CPUID_PERF_BIAS         0x00000008
223
224 /* 
225  * CPUID instruction 0xb ebx info.
226  */
227 #define CPUID_TYPE_INVAL        0
228 #define CPUID_TYPE_SMT          1
229 #define CPUID_TYPE_CORE         2
230
231 /*
232  * CPUID instruction 0xd Processor Extended State Enumeration Sub-leaf 1
233  */
234 #define CPUID_EXTSTATE_XSAVEOPT 0x00000001
235
236 /*
237  * AMD extended function 8000_0007h edx info
238  */
239 #define AMDPM_TS                0x00000001
240 #define AMDPM_FID               0x00000002
241 #define AMDPM_VID               0x00000004
242 #define AMDPM_TTP               0x00000008
243 #define AMDPM_TM                0x00000010
244 #define AMDPM_STC               0x00000020
245 #define AMDPM_100MHZ_STEPS      0x00000040
246 #define AMDPM_HW_PSTATE         0x00000080
247 #define AMDPM_TSC_INVARIANT     0x00000100
248 #define AMDPM_CPB               0x00000200
249
250 /*
251  * AMD extended function 8000_0008h ecx info
252  */
253 #define AMDID_CMP_CORES         0x000000ff
254 #define AMDID_COREID_SIZE       0x0000f000
255 #define AMDID_COREID_SIZE_SHIFT 12
256
257 /*
258  * CPUID manufacturers identifiers
259  */
260 #define AMD_VENDOR_ID           "AuthenticAMD"
261 #define CENTAUR_VENDOR_ID       "CentaurHauls"
262 #define CYRIX_VENDOR_ID         "CyrixInstead"
263 #define INTEL_VENDOR_ID         "GenuineIntel"
264 #define NEXGEN_VENDOR_ID        "NexGenDriven"
265 #define NSC_VENDOR_ID           "Geode by NSC"
266 #define RISE_VENDOR_ID          "RiseRiseRise"
267 #define SIS_VENDOR_ID           "SiS SiS SiS "
268 #define TRANSMETA_VENDOR_ID     "GenuineTMx86"
269 #define UMC_VENDOR_ID           "UMC UMC UMC "
270
271 /*
272  * Model-specific registers for the i386 family
273  */
274 #define MSR_P5_MC_ADDR          0x000
275 #define MSR_P5_MC_TYPE          0x001
276 #define MSR_TSC                 0x010
277 #define MSR_P5_CESR             0x011
278 #define MSR_P5_CTR0             0x012
279 #define MSR_P5_CTR1             0x013
280 #define MSR_IA32_PLATFORM_ID    0x017
281 #define MSR_APICBASE            0x01b
282 #define MSR_EBL_CR_POWERON      0x02a
283 #define MSR_TEST_CTL            0x033
284 #define MSR_BIOS_UPDT_TRIG      0x079
285 #define MSR_BBL_CR_D0           0x088
286 #define MSR_BBL_CR_D1           0x089
287 #define MSR_BBL_CR_D2           0x08a
288 #define MSR_BIOS_SIGN           0x08b
289 #define MSR_PERFCTR0            0x0c1
290 #define MSR_PERFCTR1            0x0c2
291 #define MSR_MPERF               0x0e7
292 #define MSR_APERF               0x0e8
293 #define MSR_IA32_EXT_CONFIG     0x0ee   /* Undocumented. Core Solo/Duo only */
294 #define MSR_MTRRcap             0x0fe
295 #define MSR_BBL_CR_ADDR         0x116
296 #define MSR_BBL_CR_DECC         0x118
297 #define MSR_BBL_CR_CTL          0x119
298 #define MSR_BBL_CR_TRIG         0x11a
299 #define MSR_BBL_CR_BUSY         0x11b
300 #define MSR_BBL_CR_CTL3         0x11e
301 #define MSR_SYSENTER_CS_MSR     0x174
302 #define MSR_SYSENTER_ESP_MSR    0x175
303 #define MSR_SYSENTER_EIP_MSR    0x176
304 #define MSR_MCG_CAP             0x179
305 #define MSR_MCG_STATUS          0x17a
306 #define MSR_MCG_CTL             0x17b
307 #define MSR_EVNTSEL0            0x186
308 #define MSR_EVNTSEL1            0x187
309 #define MSR_THERM_CONTROL       0x19a
310 #define MSR_THERM_INTERRUPT     0x19b
311 #define MSR_THERM_STATUS        0x19c
312 #define MSR_IA32_MISC_ENABLE    0x1a0
313 #define MSR_IA32_TEMPERATURE_TARGET     0x1a2
314 #define MSR_DEBUGCTLMSR         0x1d9
315 #define MSR_LASTBRANCHFROMIP    0x1db
316 #define MSR_LASTBRANCHTOIP      0x1dc
317 #define MSR_LASTINTFROMIP       0x1dd
318 #define MSR_LASTINTTOIP         0x1de
319 #define MSR_ROB_CR_BKUPTMPDR6   0x1e0
320 #define MSR_MTRRVarBase         0x200
321 #define MSR_MTRR64kBase         0x250
322 #define MSR_MTRR16kBase         0x258
323 #define MSR_MTRR4kBase          0x268
324 #define MSR_PAT                 0x277
325 #define MSR_MC0_CTL2            0x280
326 #define MSR_MTRRdefType         0x2ff
327 #define MSR_MC0_CTL             0x400
328 #define MSR_MC0_STATUS          0x401
329 #define MSR_MC0_ADDR            0x402
330 #define MSR_MC0_MISC            0x403
331 #define MSR_MC1_CTL             0x404
332 #define MSR_MC1_STATUS          0x405
333 #define MSR_MC1_ADDR            0x406
334 #define MSR_MC1_MISC            0x407
335 #define MSR_MC2_CTL             0x408
336 #define MSR_MC2_STATUS          0x409
337 #define MSR_MC2_ADDR            0x40a
338 #define MSR_MC2_MISC            0x40b
339 #define MSR_MC3_CTL             0x40c
340 #define MSR_MC3_STATUS          0x40d
341 #define MSR_MC3_ADDR            0x40e
342 #define MSR_MC3_MISC            0x40f
343 #define MSR_MC4_CTL             0x410
344 #define MSR_MC4_STATUS          0x411
345 #define MSR_MC4_ADDR            0x412
346 #define MSR_MC4_MISC            0x413
347
348 /*
349  * Constants related to MSR's.
350  */
351 #define APICBASE_RESERVED       0x000006ff
352 #define APICBASE_BSP            0x00000100
353 #define APICBASE_ENABLED        0x00000800
354 #define APICBASE_ADDRESS        0xfffff000
355
356 /*
357  * PAT modes.
358  */
359 #define PAT_UNCACHEABLE         0x00
360 #define PAT_WRITE_COMBINING     0x01
361 #define PAT_WRITE_THROUGH       0x04
362 #define PAT_WRITE_PROTECTED     0x05
363 #define PAT_WRITE_BACK          0x06
364 #define PAT_UNCACHED            0x07
365 #define PAT_VALUE(i, m)         ((long long)(m) << (8 * (i)))
366 #define PAT_MASK(i)             PAT_VALUE(i, 0xff)
367
368 /*
369  * Constants related to MTRRs
370  */
371 #define MTRR_UNCACHEABLE        0x00
372 #define MTRR_WRITE_COMBINING    0x01
373 #define MTRR_WRITE_THROUGH      0x04
374 #define MTRR_WRITE_PROTECTED    0x05
375 #define MTRR_WRITE_BACK         0x06
376 #define MTRR_N64K               8       /* numbers of fixed-size entries */
377 #define MTRR_N16K               16
378 #define MTRR_N4K                64
379 #define MTRR_CAP_WC             0x0000000000000400
380 #define MTRR_CAP_FIXED          0x0000000000000100
381 #define MTRR_CAP_VCNT           0x00000000000000ff
382 #define MTRR_DEF_ENABLE         0x0000000000000800
383 #define MTRR_DEF_FIXED_ENABLE   0x0000000000000400
384 #define MTRR_DEF_TYPE           0x00000000000000ff
385 #define MTRR_PHYSBASE_PHYSBASE  0x000ffffffffff000
386 #define MTRR_PHYSBASE_TYPE      0x00000000000000ff
387 #define MTRR_PHYSMASK_PHYSMASK  0x000ffffffffff000
388 #define MTRR_PHYSMASK_VALID     0x0000000000000800
389
390 /*
391  * Cyrix configuration registers, accessible as IO ports.
392  */
393 #define CCR0                    0xc0    /* Configuration control register 0 */
394 #define CCR0_NC0                0x01    /* First 64K of each 1M memory region is
395                                                                    non-cacheable */
396 #define CCR0_NC1                0x02    /* 640K-1M region is non-cacheable */
397 #define CCR0_A20M               0x04    /* Enables A20M# input pin */
398 #define CCR0_KEN                0x08    /* Enables KEN# input pin */
399 #define CCR0_FLUSH              0x10    /* Enables FLUSH# input pin */
400 #define CCR0_BARB               0x20    /* Flushes internal cache when entering hold
401                                                                    state */
402 #define CCR0_CO                 0x40    /* Cache org: 1=direct mapped, 0=2x set
403                                                                    assoc */
404 #define CCR0_SUSPEND    0x80    /* Enables SUSP# and SUSPA# pins */
405
406 #define CCR1                    0xc1    /* Configuration control register 1 */
407 #define CCR1_RPL                0x01    /* Enables RPLSET and RPLVAL# pins */
408 #define CCR1_SMI                0x02    /* Enables SMM pins */
409 #define CCR1_SMAC               0x04    /* System management memory access */
410 #define CCR1_MMAC               0x08    /* Main memory access */
411 #define CCR1_NO_LOCK    0x10    /* Negate LOCK# */
412 #define CCR1_SM3                0x80    /* SMM address space address region 3 */
413
414 #define CCR2                    0xc2
415 #define CCR2_WB                 0x02    /* Enables WB cache interface pins */
416 #define CCR2_SADS               0x02    /* Slow ADS */
417 #define CCR2_LOCK_NW    0x04    /* LOCK NW Bit */
418 #define CCR2_SUSP_HLT   0x08    /* Suspend on HALT */
419 #define CCR2_WT1                0x10    /* WT region 1 */
420 #define CCR2_WPR1               0x10    /* Write-protect region 1 */
421 #define CCR2_BARB               0x20    /* Flushes write-back cache when entering
422                                                                    hold state. */
423 #define CCR2_BWRT               0x40    /* Enables burst write cycles */
424 #define CCR2_USE_SUSP   0x80    /* Enables suspend pins */
425
426 #define CCR3                    0xc3
427 #define CCR3_SMILOCK    0x01    /* SMM register lock */
428 #define CCR3_NMI                0x02    /* Enables NMI during SMM */
429 #define CCR3_LINBRST    0x04    /* Linear address burst cycles */
430 #define CCR3_SMMMODE    0x08    /* SMM Mode */
431 #define CCR3_MAPEN0             0x10    /* Enables Map0 */
432 #define CCR3_MAPEN1             0x20    /* Enables Map1 */
433 #define CCR3_MAPEN2             0x40    /* Enables Map2 */
434 #define CCR3_MAPEN3             0x80    /* Enables Map3 */
435
436 #define CCR4                    0xe8
437 #define CCR4_IOMASK             0x07
438 #define CCR4_MEM                0x08    /* Enables momory bypassing */
439 #define CCR4_DTE                0x10    /* Enables directory table entry cache */
440 #define CCR4_FASTFPE    0x20    /* Fast FPU exception */
441 #define CCR4_CPUID              0x80    /* Enables CPUID instruction */
442
443 #define CCR5                    0xe9
444 #define CCR5_WT_ALLOC   0x01    /* Write-through allocate */
445 #define CCR5_SLOP               0x02    /* LOOP instruction slowed down */
446 #define CCR5_LBR1               0x10    /* Local bus region 1 */
447 #define CCR5_ARREN              0x20    /* Enables ARR region */
448
449 #define CCR6                    0xea
450
451 #define CCR7                    0xeb
452
453 /* Performance Control Register (5x86 only). */
454 #define PCR0                    0x20
455 #define PCR0_RSTK               0x01    /* Enables return stack */
456 #define PCR0_BTB                0x02    /* Enables branch target buffer */
457 #define PCR0_LOOP               0x04    /* Enables loop */
458 #define PCR0_AIS                0x08    /* Enables all instrcutions stalled to
459                                                                    serialize pipe. */
460 #define PCR0_MLR                0x10    /* Enables reordering of misaligned loads */
461 #define PCR0_BTBRT              0x40    /* Enables BTB test register. */
462 #define PCR0_LSSER              0x80    /* Disable reorder */
463
464 /* Device Identification Registers */
465 #define DIR0                    0xfe
466 #define DIR1                    0xff
467
468 /*
469  * Machine Check register constants.
470  */
471 #define MCG_CAP_COUNT           0x000000ff
472 #define MCG_CAP_CTL_P           0x00000100
473 #define MCG_CAP_EXT_P           0x00000200
474 #define MCG_CAP_CMCI_P          0x00000400
475 #define MCG_CAP_TES_P           0x00000800
476 #define MCG_CAP_EXT_CNT         0x00ff0000
477 #define MCG_CAP_SER_P           0x01000000
478 #define MCG_STATUS_RIPV         0x00000001
479 #define MCG_STATUS_EIPV         0x00000002
480 #define MCG_STATUS_MCIP         0x00000004
481 #define MCG_CTL_ENABLE          0xffffffffffffffff
482 #define MCG_CTL_DISABLE         0x0000000000000000
483 #define MSR_MC_CTL(x)           (MSR_MC0_CTL + (x) * 4)
484 #define MSR_MC_STATUS(x)        (MSR_MC0_STATUS + (x) * 4)
485 #define MSR_MC_ADDR(x)          (MSR_MC0_ADDR + (x) * 4)
486 #define MSR_MC_MISC(x)          (MSR_MC0_MISC + (x) * 4)
487 #define MSR_MC_CTL2(x)          (MSR_MC0_CTL2 + (x))    /* If MCG_CAP_CMCI_P */
488 #define MC_STATUS_MCA_ERROR     0x000000000000ffff
489 #define MC_STATUS_MODEL_ERROR   0x00000000ffff0000
490 #define MC_STATUS_OTHER_INFO    0x01ffffff00000000
491 #define MC_STATUS_COR_COUNT     0x001fffc000000000      /* If MCG_CAP_CMCI_P */
492 #define MC_STATUS_TES_STATUS    0x0060000000000000      /* If MCG_CAP_TES_P */
493 #define MC_STATUS_AR            0x0080000000000000      /* If MCG_CAP_TES_P */
494 #define MC_STATUS_S             0x0100000000000000      /* If MCG_CAP_TES_P */
495 #define MC_STATUS_PCC           0x0200000000000000
496 #define MC_STATUS_ADDRV         0x0400000000000000
497 #define MC_STATUS_MISCV         0x0800000000000000
498 #define MC_STATUS_EN            0x1000000000000000
499 #define MC_STATUS_UC            0x2000000000000000
500 #define MC_STATUS_OVER          0x4000000000000000
501 #define MC_STATUS_VAL           0x8000000000000000
502 #define MC_MISC_RA_LSB          0x000000000000003f      /* If MCG_CAP_SER_P */
503 #define MC_MISC_ADDRESS_MODE    0x00000000000001c0      /* If MCG_CAP_SER_P */
504 #define MC_CTL2_THRESHOLD       0x0000000000007fff
505 #define MC_CTL2_CMCI_EN         0x0000000040000000
506
507 /*
508  * The following four 3-byte registers control the non-cacheable regions.
509  * These registers must be written as three separate bytes.
510  *
511  * NCRx+0: A31-A24 of starting address
512  * NCRx+1: A23-A16 of starting address
513  * NCRx+2: A15-A12 of starting address | NCR_SIZE_xx.
514  *
515  * The non-cacheable region's starting address must be aligned to the
516  * size indicated by the NCR_SIZE_xx field.
517  */
518 #define NCR1    0xc4
519 #define NCR2    0xc7
520 #define NCR3    0xca
521 #define NCR4    0xcd
522
523 #define NCR_SIZE_0K     0
524 #define NCR_SIZE_4K     1
525 #define NCR_SIZE_8K     2
526 #define NCR_SIZE_16K    3
527 #define NCR_SIZE_32K    4
528 #define NCR_SIZE_64K    5
529 #define NCR_SIZE_128K   6
530 #define NCR_SIZE_256K   7
531 #define NCR_SIZE_512K   8
532 #define NCR_SIZE_1M     9
533 #define NCR_SIZE_2M     10
534 #define NCR_SIZE_4M     11
535 #define NCR_SIZE_8M     12
536 #define NCR_SIZE_16M    13
537 #define NCR_SIZE_32M    14
538 #define NCR_SIZE_4G     15
539
540 /*
541  * The address region registers are used to specify the location and
542  * size for the eight address regions.
543  *
544  * ARRx + 0: A31-A24 of start address
545  * ARRx + 1: A23-A16 of start address
546  * ARRx + 2: A15-A12 of start address | ARR_SIZE_xx
547  */
548 #define ARR0    0xc4
549 #define ARR1    0xc7
550 #define ARR2    0xca
551 #define ARR3    0xcd
552 #define ARR4    0xd0
553 #define ARR5    0xd3
554 #define ARR6    0xd6
555 #define ARR7    0xd9
556
557 #define ARR_SIZE_0K             0
558 #define ARR_SIZE_4K             1
559 #define ARR_SIZE_8K             2
560 #define ARR_SIZE_16K    3
561 #define ARR_SIZE_32K    4
562 #define ARR_SIZE_64K    5
563 #define ARR_SIZE_128K   6
564 #define ARR_SIZE_256K   7
565 #define ARR_SIZE_512K   8
566 #define ARR_SIZE_1M             9
567 #define ARR_SIZE_2M             10
568 #define ARR_SIZE_4M             11
569 #define ARR_SIZE_8M             12
570 #define ARR_SIZE_16M    13
571 #define ARR_SIZE_32M    14
572 #define ARR_SIZE_4G             15
573
574 /*
575  * The region control registers specify the attributes associated with
576  * the ARRx addres regions.
577  */
578 #define RCR0    0xdc
579 #define RCR1    0xdd
580 #define RCR2    0xde
581 #define RCR3    0xdf
582 #define RCR4    0xe0
583 #define RCR5    0xe1
584 #define RCR6    0xe2
585 #define RCR7    0xe3
586
587 #define RCR_RCD 0x01    /* Disables caching for ARRx (x = 0-6). */
588 #define RCR_RCE 0x01    /* Enables caching for ARR7. */
589 #define RCR_WWO 0x02    /* Weak write ordering. */
590 #define RCR_WL  0x04    /* Weak locking. */
591 #define RCR_WG  0x08    /* Write gathering. */
592 #define RCR_WT  0x10    /* Write-through. */
593 #define RCR_NLB 0x20    /* LBA# pin is not asserted. */
594
595 /* AMD Write Allocate Top-Of-Memory and Control Register */
596 #define AMD_WT_ALLOC_TME        0x40000 /* top-of-memory enable */
597 #define AMD_WT_ALLOC_PRE        0x20000 /* programmable range enable */
598 #define AMD_WT_ALLOC_FRE        0x10000 /* fixed (A0000-FFFFF) range enable */
599
600 /* AMD64 MSR's */
601 #define MSR_EFER                0xc0000080      /* extended features */
602 #define MSR_HWCR                0xc0010015
603 #define MSR_K8_UCODE_UPDATE     0xc0010020      /* update microcode */
604 #define MSR_MC0_CTL_MASK        0xc0010044
605
606 /* VIA ACE crypto featureset: for via_feature_rng */
607 #define VIA_HAS_RNG             1       /* cpu has RNG */
608
609 /* VIA ACE crypto featureset: for via_feature_xcrypt */
610 #define VIA_HAS_AES             1       /* cpu has AES */
611 #define VIA_HAS_SHA             2       /* cpu has SHA1 & SHA256 */
612 #define VIA_HAS_MM              4       /* cpu has RSA instructions */
613 #define VIA_HAS_AESCTR          8       /* cpu has AES-CTR instructions */
614
615 /* Centaur Extended Feature flags */
616 #define VIA_CPUID_HAS_RNG       0x000004
617 #define VIA_CPUID_DO_RNG        0x000008
618 #define VIA_CPUID_HAS_ACE       0x000040
619 #define VIA_CPUID_DO_ACE        0x000080
620 #define VIA_CPUID_HAS_ACE2      0x000100
621 #define VIA_CPUID_DO_ACE2       0x000200
622 #define VIA_CPUID_HAS_PHE       0x000400
623 #define VIA_CPUID_DO_PHE        0x000800
624 #define VIA_CPUID_HAS_PMM       0x001000
625 #define VIA_CPUID_DO_PMM        0x002000
626
627 /* VIA ACE xcrypt-* instruction context control options */
628 #define VIA_CRYPT_CWLO_ROUND_M          0x0000000f
629 #define VIA_CRYPT_CWLO_ALG_M            0x00000070
630 #define VIA_CRYPT_CWLO_ALG_AES          0x00000000
631 #define VIA_CRYPT_CWLO_KEYGEN_M         0x00000080
632 #define VIA_CRYPT_CWLO_KEYGEN_HW        0x00000000
633 #define VIA_CRYPT_CWLO_KEYGEN_SW        0x00000080
634 #define VIA_CRYPT_CWLO_NORMAL           0x00000000
635 #define VIA_CRYPT_CWLO_INTERMEDIATE     0x00000100
636 #define VIA_CRYPT_CWLO_ENCRYPT          0x00000000
637 #define VIA_CRYPT_CWLO_DECRYPT          0x00000200
638 #define VIA_CRYPT_CWLO_KEY128           0x0000000a      /* 128bit, 10 rds */
639 #define VIA_CRYPT_CWLO_KEY192           0x0000040c      /* 192bit, 12 rds */
640 #define VIA_CRYPT_CWLO_KEY256           0x0000080e      /* 256bit, 15 rds */
641
642 #endif /* !_MACHINE_SPECIALREG_H_ */