]> CyberLeo.Net >> Repos - FreeBSD/stable/8.git/blob - sys/amd64/include/specialreg.h
MFC 234059:
[FreeBSD/stable/8.git] / sys / amd64 / include / specialreg.h
1 /*-
2  * Copyright (c) 1991 The Regents of the University of California.
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright
11  *    notice, this list of conditions and the following disclaimer in the
12  *    documentation and/or other materials provided with the distribution.
13  * 4. Neither the name of the University nor the names of its contributors
14  *    may be used to endorse or promote products derived from this software
15  *    without specific prior written permission.
16  *
17  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
18  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
19  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
20  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
21  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
22  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
23  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
24  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
25  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
26  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
27  * SUCH DAMAGE.
28  *
29  *      from: @(#)specialreg.h  7.1 (Berkeley) 5/9/91
30  * $FreeBSD$
31  */
32
33 #ifndef _MACHINE_SPECIALREG_H_
34 #define _MACHINE_SPECIALREG_H_
35
36 /*
37  * Bits in 386 special registers:
38  */
39 #define CR0_PE  0x00000001      /* Protected mode Enable */
40 #define CR0_MP  0x00000002      /* "Math" (fpu) Present */
41 #define CR0_EM  0x00000004      /* EMulate FPU instructions. (trap ESC only) */
42 #define CR0_TS  0x00000008      /* Task Switched (if MP, trap ESC and WAIT) */
43 #define CR0_PG  0x80000000      /* PaGing enable */
44
45 /*
46  * Bits in 486 special registers:
47  */
48 #define CR0_NE  0x00000020      /* Numeric Error enable (EX16 vs IRQ13) */
49 #define CR0_WP  0x00010000      /* Write Protect (honor page protect in
50                                                            all modes) */
51 #define CR0_AM  0x00040000      /* Alignment Mask (set to enable AC flag) */
52 #define CR0_NW  0x20000000      /* Not Write-through */
53 #define CR0_CD  0x40000000      /* Cache Disable */
54
55 /*
56  * Bits in PPro special registers
57  */
58 #define CR4_VME 0x00000001      /* Virtual 8086 mode extensions */
59 #define CR4_PVI 0x00000002      /* Protected-mode virtual interrupts */
60 #define CR4_TSD 0x00000004      /* Time stamp disable */
61 #define CR4_DE  0x00000008      /* Debugging extensions */
62 #define CR4_PSE 0x00000010      /* Page size extensions */
63 #define CR4_PAE 0x00000020      /* Physical address extension */
64 #define CR4_MCE 0x00000040      /* Machine check enable */
65 #define CR4_PGE 0x00000080      /* Page global enable */
66 #define CR4_PCE 0x00000100      /* Performance monitoring counter enable */
67 #define CR4_FXSR 0x00000200     /* Fast FPU save/restore used by OS */
68 #define CR4_XMM 0x00000400      /* enable SIMD/MMX2 to use except 16 */
69
70 /*
71  * Bits in AMD64 special registers.  EFER is 64 bits wide.
72  */
73 #define EFER_SCE 0x000000001    /* System Call Extensions (R/W) */
74 #define EFER_LME 0x000000100    /* Long mode enable (R/W) */
75 #define EFER_LMA 0x000000400    /* Long mode active (R) */
76 #define EFER_NXE 0x000000800    /* PTE No-Execute bit enable (R/W) */
77
78 /*
79  * CPUID instruction features register
80  */
81 #define CPUID_FPU       0x00000001
82 #define CPUID_VME       0x00000002
83 #define CPUID_DE        0x00000004
84 #define CPUID_PSE       0x00000008
85 #define CPUID_TSC       0x00000010
86 #define CPUID_MSR       0x00000020
87 #define CPUID_PAE       0x00000040
88 #define CPUID_MCE       0x00000080
89 #define CPUID_CX8       0x00000100
90 #define CPUID_APIC      0x00000200
91 #define CPUID_B10       0x00000400
92 #define CPUID_SEP       0x00000800
93 #define CPUID_MTRR      0x00001000
94 #define CPUID_PGE       0x00002000
95 #define CPUID_MCA       0x00004000
96 #define CPUID_CMOV      0x00008000
97 #define CPUID_PAT       0x00010000
98 #define CPUID_PSE36     0x00020000
99 #define CPUID_PSN       0x00040000
100 #define CPUID_CLFSH     0x00080000
101 #define CPUID_B20       0x00100000
102 #define CPUID_DS        0x00200000
103 #define CPUID_ACPI      0x00400000
104 #define CPUID_MMX       0x00800000
105 #define CPUID_FXSR      0x01000000
106 #define CPUID_SSE       0x02000000
107 #define CPUID_XMM       0x02000000
108 #define CPUID_SSE2      0x04000000
109 #define CPUID_SS        0x08000000
110 #define CPUID_HTT       0x10000000
111 #define CPUID_TM        0x20000000
112 #define CPUID_IA64      0x40000000
113 #define CPUID_PBE       0x80000000
114
115 #define CPUID2_SSE3     0x00000001
116 #define CPUID2_PCLMULQDQ 0x00000002
117 #define CPUID2_DTES64   0x00000004
118 #define CPUID2_MON      0x00000008
119 #define CPUID2_DS_CPL   0x00000010
120 #define CPUID2_VMX      0x00000020
121 #define CPUID2_SMX      0x00000040
122 #define CPUID2_EST      0x00000080
123 #define CPUID2_TM2      0x00000100
124 #define CPUID2_SSSE3    0x00000200
125 #define CPUID2_CNXTID   0x00000400
126 #define CPUID2_FMA      0x00001000
127 #define CPUID2_CX16     0x00002000
128 #define CPUID2_XTPR     0x00004000
129 #define CPUID2_PDCM     0x00008000
130 #define CPUID2_PCID     0x00020000
131 #define CPUID2_DCA      0x00040000
132 #define CPUID2_SSE41    0x00080000
133 #define CPUID2_SSE42    0x00100000
134 #define CPUID2_X2APIC   0x00200000
135 #define CPUID2_MOVBE    0x00400000
136 #define CPUID2_POPCNT   0x00800000
137 #define CPUID2_TSCDLT   0x01000000
138 #define CPUID2_AESNI    0x02000000
139 #define CPUID2_XSAVE    0x04000000
140 #define CPUID2_OSXSAVE  0x08000000
141 #define CPUID2_AVX      0x10000000
142 #define CPUID2_F16C     0x20000000
143 #define CPUID2_RDRAND   0x40000000
144 #define CPUID2_HV       0x80000000
145
146 /*
147  * Important bits in the Thermal and Power Management flags
148  * CPUID.6 EAX and ECX.
149  */
150 #define CPUTPM1_SENSOR  0x00000001
151 #define CPUTPM1_TURBO   0x00000002
152 #define CPUTPM1_ARAT    0x00000004
153 #define CPUTPM2_EFFREQ  0x00000001
154
155 /*
156  * Important bits in the AMD extended cpuid flags
157  */
158 #define AMDID_SYSCALL   0x00000800
159 #define AMDID_MP        0x00080000
160 #define AMDID_NX        0x00100000
161 #define AMDID_EXT_MMX   0x00400000
162 #define AMDID_FFXSR     0x01000000
163 #define AMDID_PAGE1GB   0x04000000
164 #define AMDID_RDTSCP    0x08000000
165 #define AMDID_LM        0x20000000
166 #define AMDID_EXT_3DNOW 0x40000000
167 #define AMDID_3DNOW     0x80000000
168
169 #define AMDID2_LAHF     0x00000001
170 #define AMDID2_CMP      0x00000002
171 #define AMDID2_SVM      0x00000004
172 #define AMDID2_EXT_APIC 0x00000008
173 #define AMDID2_CR8      0x00000010
174 #define AMDID2_ABM      0x00000020
175 #define AMDID2_SSE4A    0x00000040
176 #define AMDID2_MAS      0x00000080
177 #define AMDID2_PREFETCH 0x00000100
178 #define AMDID2_OSVW     0x00000200
179 #define AMDID2_IBS      0x00000400
180 #define AMDID2_XOP      0x00000800
181 #define AMDID2_SKINIT   0x00001000
182 #define AMDID2_WDT      0x00002000
183 #define AMDID2_LWP      0x00008000
184 #define AMDID2_FMA4     0x00010000
185 #define AMDID2_NODE_ID  0x00080000
186 #define AMDID2_TBM      0x00200000
187 #define AMDID2_TOPOLOGY 0x00400000
188
189 /*
190  * CPUID instruction 1 eax info
191  */
192 #define CPUID_STEPPING          0x0000000f
193 #define CPUID_MODEL             0x000000f0
194 #define CPUID_FAMILY            0x00000f00
195 #define CPUID_EXT_MODEL         0x000f0000
196 #define CPUID_EXT_FAMILY        0x0ff00000
197 #define CPUID_TO_MODEL(id) \
198     ((((id) & CPUID_MODEL) >> 4) | \
199     (((id) & CPUID_EXT_MODEL) >> 12))
200 #define CPUID_TO_FAMILY(id) \
201     ((((id) & CPUID_FAMILY) >> 8) + \
202     (((id) & CPUID_EXT_FAMILY) >> 20))
203
204 /*
205  * CPUID instruction 1 ebx info
206  */
207 #define CPUID_BRAND_INDEX       0x000000ff
208 #define CPUID_CLFUSH_SIZE       0x0000ff00
209 #define CPUID_HTT_CORES         0x00ff0000
210 #define CPUID_LOCAL_APIC_ID     0xff000000
211
212 /* 
213  * CPUID instruction 0xb ebx info.
214  */
215 #define CPUID_TYPE_INVAL        0
216 #define CPUID_TYPE_SMT          1
217 #define CPUID_TYPE_CORE         2
218
219 /*
220  * AMD extended function 8000_0007h edx info
221  */
222 #define AMDPM_TS                0x00000001
223 #define AMDPM_FID               0x00000002
224 #define AMDPM_VID               0x00000004
225 #define AMDPM_TTP               0x00000008
226 #define AMDPM_TM                0x00000010
227 #define AMDPM_STC               0x00000020
228 #define AMDPM_100MHZ_STEPS      0x00000040
229 #define AMDPM_HW_PSTATE         0x00000080
230 #define AMDPM_TSC_INVARIANT     0x00000100
231 #define AMDPM_CPB               0x00000200
232
233 /*
234  * AMD extended function 8000_0008h ecx info
235  */
236 #define AMDID_CMP_CORES         0x000000ff
237 #define AMDID_COREID_SIZE       0x0000f000
238 #define AMDID_COREID_SIZE_SHIFT 12
239
240 /*
241  * CPUID manufacturers identifiers
242  */
243 #define AMD_VENDOR_ID           "AuthenticAMD"
244 #define CENTAUR_VENDOR_ID       "CentaurHauls"
245 #define INTEL_VENDOR_ID         "GenuineIntel"
246
247 /*
248  * Model-specific registers for the i386 family
249  */
250 #define MSR_P5_MC_ADDR          0x000
251 #define MSR_P5_MC_TYPE          0x001
252 #define MSR_TSC                 0x010
253 #define MSR_P5_CESR             0x011
254 #define MSR_P5_CTR0             0x012
255 #define MSR_P5_CTR1             0x013
256 #define MSR_IA32_PLATFORM_ID    0x017
257 #define MSR_APICBASE            0x01b
258 #define MSR_EBL_CR_POWERON      0x02a
259 #define MSR_TEST_CTL            0x033
260 #define MSR_BIOS_UPDT_TRIG      0x079
261 #define MSR_BBL_CR_D0           0x088
262 #define MSR_BBL_CR_D1           0x089
263 #define MSR_BBL_CR_D2           0x08a
264 #define MSR_BIOS_SIGN           0x08b
265 #define MSR_PERFCTR0            0x0c1
266 #define MSR_PERFCTR1            0x0c2
267 #define MSR_MPERF               0x0e7
268 #define MSR_APERF               0x0e8
269 #define MSR_IA32_EXT_CONFIG     0x0ee   /* Undocumented. Core Solo/Duo only */
270 #define MSR_MTRRcap             0x0fe
271 #define MSR_BBL_CR_ADDR         0x116
272 #define MSR_BBL_CR_DECC         0x118
273 #define MSR_BBL_CR_CTL          0x119
274 #define MSR_BBL_CR_TRIG         0x11a
275 #define MSR_BBL_CR_BUSY         0x11b
276 #define MSR_BBL_CR_CTL3         0x11e
277 #define MSR_SYSENTER_CS_MSR     0x174
278 #define MSR_SYSENTER_ESP_MSR    0x175
279 #define MSR_SYSENTER_EIP_MSR    0x176
280 #define MSR_MCG_CAP             0x179
281 #define MSR_MCG_STATUS          0x17a
282 #define MSR_MCG_CTL             0x17b
283 #define MSR_EVNTSEL0            0x186
284 #define MSR_EVNTSEL1            0x187
285 #define MSR_THERM_CONTROL       0x19a
286 #define MSR_THERM_INTERRUPT     0x19b
287 #define MSR_THERM_STATUS        0x19c
288 #define MSR_IA32_MISC_ENABLE    0x1a0
289 #define MSR_IA32_TEMPERATURE_TARGET     0x1a2
290 #define MSR_DEBUGCTLMSR         0x1d9
291 #define MSR_LASTBRANCHFROMIP    0x1db
292 #define MSR_LASTBRANCHTOIP      0x1dc
293 #define MSR_LASTINTFROMIP       0x1dd
294 #define MSR_LASTINTTOIP         0x1de
295 #define MSR_ROB_CR_BKUPTMPDR6   0x1e0
296 #define MSR_MTRRVarBase         0x200
297 #define MSR_MTRR64kBase         0x250
298 #define MSR_MTRR16kBase         0x258
299 #define MSR_MTRR4kBase          0x268
300 #define MSR_PAT                 0x277
301 #define MSR_MC0_CTL2            0x280
302 #define MSR_MTRRdefType         0x2ff
303 #define MSR_MC0_CTL             0x400
304 #define MSR_MC0_STATUS          0x401
305 #define MSR_MC0_ADDR            0x402
306 #define MSR_MC0_MISC            0x403
307 #define MSR_MC1_CTL             0x404
308 #define MSR_MC1_STATUS          0x405
309 #define MSR_MC1_ADDR            0x406
310 #define MSR_MC1_MISC            0x407
311 #define MSR_MC2_CTL             0x408
312 #define MSR_MC2_STATUS          0x409
313 #define MSR_MC2_ADDR            0x40a
314 #define MSR_MC2_MISC            0x40b
315 #define MSR_MC3_CTL             0x40c
316 #define MSR_MC3_STATUS          0x40d
317 #define MSR_MC3_ADDR            0x40e
318 #define MSR_MC3_MISC            0x40f
319 #define MSR_MC4_CTL             0x410
320 #define MSR_MC4_STATUS          0x411
321 #define MSR_MC4_ADDR            0x412
322 #define MSR_MC4_MISC            0x413
323
324 /*
325  * Constants related to MSR's.
326  */
327 #define APICBASE_RESERVED       0x000006ff
328 #define APICBASE_BSP            0x00000100
329 #define APICBASE_ENABLED        0x00000800
330 #define APICBASE_ADDRESS        0xfffff000
331
332 /*
333  * PAT modes.
334  */
335 #define PAT_UNCACHEABLE         0x00
336 #define PAT_WRITE_COMBINING     0x01
337 #define PAT_WRITE_THROUGH       0x04
338 #define PAT_WRITE_PROTECTED     0x05
339 #define PAT_WRITE_BACK          0x06
340 #define PAT_UNCACHED            0x07
341 #define PAT_VALUE(i, m)         ((long)(m) << (8 * (i)))
342 #define PAT_MASK(i)             PAT_VALUE(i, 0xff)
343
344 /*
345  * Constants related to MTRRs
346  */
347 #define MTRR_UNCACHEABLE        0x00
348 #define MTRR_WRITE_COMBINING    0x01
349 #define MTRR_WRITE_THROUGH      0x04
350 #define MTRR_WRITE_PROTECTED    0x05
351 #define MTRR_WRITE_BACK         0x06
352 #define MTRR_N64K               8       /* numbers of fixed-size entries */
353 #define MTRR_N16K               16
354 #define MTRR_N4K                64
355 #define MTRR_CAP_WC             0x0000000000000400
356 #define MTRR_CAP_FIXED          0x0000000000000100
357 #define MTRR_CAP_VCNT           0x00000000000000ff
358 #define MTRR_DEF_ENABLE         0x0000000000000800
359 #define MTRR_DEF_FIXED_ENABLE   0x0000000000000400
360 #define MTRR_DEF_TYPE           0x00000000000000ff
361 #define MTRR_PHYSBASE_PHYSBASE  0x000ffffffffff000
362 #define MTRR_PHYSBASE_TYPE      0x00000000000000ff
363 #define MTRR_PHYSMASK_PHYSMASK  0x000ffffffffff000
364 #define MTRR_PHYSMASK_VALID     0x0000000000000800
365
366 /* Performance Control Register (5x86 only). */
367 #define PCR0                    0x20
368 #define PCR0_RSTK               0x01    /* Enables return stack */
369 #define PCR0_BTB                0x02    /* Enables branch target buffer */
370 #define PCR0_LOOP               0x04    /* Enables loop */
371 #define PCR0_AIS                0x08    /* Enables all instrcutions stalled to
372                                                                    serialize pipe. */
373 #define PCR0_MLR                0x10    /* Enables reordering of misaligned loads */
374 #define PCR0_BTBRT              0x40    /* Enables BTB test register. */
375 #define PCR0_LSSER              0x80    /* Disable reorder */
376
377 /* Device Identification Registers */
378 #define DIR0                    0xfe
379 #define DIR1                    0xff
380
381 /*
382  * Machine Check register constants.
383  */
384 #define MCG_CAP_COUNT           0x000000ff
385 #define MCG_CAP_CTL_P           0x00000100
386 #define MCG_CAP_EXT_P           0x00000200
387 #define MCG_CAP_CMCI_P          0x00000400
388 #define MCG_CAP_TES_P           0x00000800
389 #define MCG_CAP_EXT_CNT         0x00ff0000
390 #define MCG_CAP_SER_P           0x01000000
391 #define MCG_STATUS_RIPV         0x00000001
392 #define MCG_STATUS_EIPV         0x00000002
393 #define MCG_STATUS_MCIP         0x00000004
394 #define MCG_CTL_ENABLE          0xffffffffffffffff
395 #define MCG_CTL_DISABLE         0x0000000000000000
396 #define MSR_MC_CTL(x)           (MSR_MC0_CTL + (x) * 4)
397 #define MSR_MC_STATUS(x)        (MSR_MC0_STATUS + (x) * 4)
398 #define MSR_MC_ADDR(x)          (MSR_MC0_ADDR + (x) * 4)
399 #define MSR_MC_MISC(x)          (MSR_MC0_MISC + (x) * 4)
400 #define MSR_MC_CTL2(x)          (MSR_MC0_CTL2 + (x))    /* If MCG_CAP_CMCI_P */
401 #define MC_STATUS_MCA_ERROR     0x000000000000ffff
402 #define MC_STATUS_MODEL_ERROR   0x00000000ffff0000
403 #define MC_STATUS_OTHER_INFO    0x01ffffff00000000
404 #define MC_STATUS_COR_COUNT     0x001fffc000000000      /* If MCG_CAP_CMCI_P */
405 #define MC_STATUS_TES_STATUS    0x0060000000000000      /* If MCG_CAP_TES_P */
406 #define MC_STATUS_AR            0x0080000000000000      /* If MCG_CAP_TES_P */
407 #define MC_STATUS_S             0x0100000000000000      /* If MCG_CAP_TES_P */
408 #define MC_STATUS_PCC           0x0200000000000000
409 #define MC_STATUS_ADDRV         0x0400000000000000
410 #define MC_STATUS_MISCV         0x0800000000000000
411 #define MC_STATUS_EN            0x1000000000000000
412 #define MC_STATUS_UC            0x2000000000000000
413 #define MC_STATUS_OVER          0x4000000000000000
414 #define MC_STATUS_VAL           0x8000000000000000
415 #define MC_MISC_RA_LSB          0x000000000000003f      /* If MCG_CAP_SER_P */
416 #define MC_MISC_ADDRESS_MODE    0x00000000000001c0      /* If MCG_CAP_SER_P */
417 #define MC_CTL2_THRESHOLD       0x0000000000007fff
418 #define MC_CTL2_CMCI_EN         0x0000000040000000
419
420 /*
421  * The following four 3-byte registers control the non-cacheable regions.
422  * These registers must be written as three separate bytes.
423  *
424  * NCRx+0: A31-A24 of starting address
425  * NCRx+1: A23-A16 of starting address
426  * NCRx+2: A15-A12 of starting address | NCR_SIZE_xx.
427  *
428  * The non-cacheable region's starting address must be aligned to the
429  * size indicated by the NCR_SIZE_xx field.
430  */
431 #define NCR1    0xc4
432 #define NCR2    0xc7
433 #define NCR3    0xca
434 #define NCR4    0xcd
435
436 #define NCR_SIZE_0K     0
437 #define NCR_SIZE_4K     1
438 #define NCR_SIZE_8K     2
439 #define NCR_SIZE_16K    3
440 #define NCR_SIZE_32K    4
441 #define NCR_SIZE_64K    5
442 #define NCR_SIZE_128K   6
443 #define NCR_SIZE_256K   7
444 #define NCR_SIZE_512K   8
445 #define NCR_SIZE_1M     9
446 #define NCR_SIZE_2M     10
447 #define NCR_SIZE_4M     11
448 #define NCR_SIZE_8M     12
449 #define NCR_SIZE_16M    13
450 #define NCR_SIZE_32M    14
451 #define NCR_SIZE_4G     15
452
453 /*
454  * The address region registers are used to specify the location and
455  * size for the eight address regions.
456  *
457  * ARRx + 0: A31-A24 of start address
458  * ARRx + 1: A23-A16 of start address
459  * ARRx + 2: A15-A12 of start address | ARR_SIZE_xx
460  */
461 #define ARR0    0xc4
462 #define ARR1    0xc7
463 #define ARR2    0xca
464 #define ARR3    0xcd
465 #define ARR4    0xd0
466 #define ARR5    0xd3
467 #define ARR6    0xd6
468 #define ARR7    0xd9
469
470 #define ARR_SIZE_0K             0
471 #define ARR_SIZE_4K             1
472 #define ARR_SIZE_8K             2
473 #define ARR_SIZE_16K    3
474 #define ARR_SIZE_32K    4
475 #define ARR_SIZE_64K    5
476 #define ARR_SIZE_128K   6
477 #define ARR_SIZE_256K   7
478 #define ARR_SIZE_512K   8
479 #define ARR_SIZE_1M             9
480 #define ARR_SIZE_2M             10
481 #define ARR_SIZE_4M             11
482 #define ARR_SIZE_8M             12
483 #define ARR_SIZE_16M    13
484 #define ARR_SIZE_32M    14
485 #define ARR_SIZE_4G             15
486
487 /*
488  * The region control registers specify the attributes associated with
489  * the ARRx addres regions.
490  */
491 #define RCR0    0xdc
492 #define RCR1    0xdd
493 #define RCR2    0xde
494 #define RCR3    0xdf
495 #define RCR4    0xe0
496 #define RCR5    0xe1
497 #define RCR6    0xe2
498 #define RCR7    0xe3
499
500 #define RCR_RCD 0x01    /* Disables caching for ARRx (x = 0-6). */
501 #define RCR_RCE 0x01    /* Enables caching for ARR7. */
502 #define RCR_WWO 0x02    /* Weak write ordering. */
503 #define RCR_WL  0x04    /* Weak locking. */
504 #define RCR_WG  0x08    /* Write gathering. */
505 #define RCR_WT  0x10    /* Write-through. */
506 #define RCR_NLB 0x20    /* LBA# pin is not asserted. */
507
508 /* AMD Write Allocate Top-Of-Memory and Control Register */
509 #define AMD_WT_ALLOC_TME        0x40000 /* top-of-memory enable */
510 #define AMD_WT_ALLOC_PRE        0x20000 /* programmable range enable */
511 #define AMD_WT_ALLOC_FRE        0x10000 /* fixed (A0000-FFFFF) range enable */
512
513 /* AMD64 MSR's */
514 #define MSR_EFER        0xc0000080      /* extended features */
515 #define MSR_STAR        0xc0000081      /* legacy mode SYSCALL target/cs/ss */
516 #define MSR_LSTAR       0xc0000082      /* long mode SYSCALL target rip */
517 #define MSR_CSTAR       0xc0000083      /* compat mode SYSCALL target rip */
518 #define MSR_SF_MASK     0xc0000084      /* syscall flags mask */
519 #define MSR_FSBASE      0xc0000100      /* base address of the %fs "segment" */
520 #define MSR_GSBASE      0xc0000101      /* base address of the %gs "segment" */
521 #define MSR_KGSBASE     0xc0000102      /* base address of the kernel %gs */
522 #define MSR_PERFEVSEL0  0xc0010000
523 #define MSR_PERFEVSEL1  0xc0010001
524 #define MSR_PERFEVSEL2  0xc0010002
525 #define MSR_PERFEVSEL3  0xc0010003
526 #undef MSR_PERFCTR0
527 #undef MSR_PERFCTR1
528 #define MSR_PERFCTR0    0xc0010004
529 #define MSR_PERFCTR1    0xc0010005
530 #define MSR_PERFCTR2    0xc0010006
531 #define MSR_PERFCTR3    0xc0010007
532 #define MSR_SYSCFG      0xc0010010
533 #define MSR_HWCR        0xc0010015
534 #define MSR_IORRBASE0   0xc0010016
535 #define MSR_IORRMASK0   0xc0010017
536 #define MSR_IORRBASE1   0xc0010018
537 #define MSR_IORRMASK1   0xc0010019
538 #define MSR_TOP_MEM     0xc001001a      /* boundary for ram below 4G */
539 #define MSR_TOP_MEM2    0xc001001d      /* boundary for ram above 4G */
540 #define MSR_K8_UCODE_UPDATE     0xc0010020      /* update microcode */
541 #define MSR_MC0_CTL_MASK        0xc0010044
542
543 /* VIA ACE crypto featureset: for via_feature_rng */
544 #define VIA_HAS_RNG             1       /* cpu has RNG */
545
546 /* VIA ACE crypto featureset: for via_feature_xcrypt */
547 #define VIA_HAS_AES             1       /* cpu has AES */
548 #define VIA_HAS_SHA             2       /* cpu has SHA1 & SHA256 */
549 #define VIA_HAS_MM              4       /* cpu has RSA instructions */
550 #define VIA_HAS_AESCTR          8       /* cpu has AES-CTR instructions */
551
552 /* Centaur Extended Feature flags */
553 #define VIA_CPUID_HAS_RNG       0x000004
554 #define VIA_CPUID_DO_RNG        0x000008
555 #define VIA_CPUID_HAS_ACE       0x000040
556 #define VIA_CPUID_DO_ACE        0x000080
557 #define VIA_CPUID_HAS_ACE2      0x000100
558 #define VIA_CPUID_DO_ACE2       0x000200
559 #define VIA_CPUID_HAS_PHE       0x000400
560 #define VIA_CPUID_DO_PHE        0x000800
561 #define VIA_CPUID_HAS_PMM       0x001000
562 #define VIA_CPUID_DO_PMM        0x002000
563
564 /* VIA ACE xcrypt-* instruction context control options */
565 #define VIA_CRYPT_CWLO_ROUND_M          0x0000000f
566 #define VIA_CRYPT_CWLO_ALG_M            0x00000070
567 #define VIA_CRYPT_CWLO_ALG_AES          0x00000000
568 #define VIA_CRYPT_CWLO_KEYGEN_M         0x00000080
569 #define VIA_CRYPT_CWLO_KEYGEN_HW        0x00000000
570 #define VIA_CRYPT_CWLO_KEYGEN_SW        0x00000080
571 #define VIA_CRYPT_CWLO_NORMAL           0x00000000
572 #define VIA_CRYPT_CWLO_INTERMEDIATE     0x00000100
573 #define VIA_CRYPT_CWLO_ENCRYPT          0x00000000
574 #define VIA_CRYPT_CWLO_DECRYPT          0x00000200
575 #define VIA_CRYPT_CWLO_KEY128           0x0000000a      /* 128bit, 10 rds */
576 #define VIA_CRYPT_CWLO_KEY192           0x0000040c      /* 192bit, 12 rds */
577 #define VIA_CRYPT_CWLO_KEY256           0x0000080e      /* 256bit, 15 rds */
578
579 #endif /* !_MACHINE_SPECIALREG_H_ */