]> CyberLeo.Net >> Repos - FreeBSD/stable/10.git/blob - sys/dev/isp/isp_pci.c
MFC r289812, r289852: Some polishing and unification in ISR code.
[FreeBSD/stable/10.git] / sys / dev / isp / isp_pci.c
1 /*-
2  * Copyright (c) 1997-2008 by Matthew Jacob
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice immediately at the beginning of the file, without modification,
10  *    this list of conditions, and the following disclaimer.
11  * 2. The name of the author may not be used to endorse or promote products
12  *    derived from this software without specific prior written permission.
13  *
14  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
15  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
16  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
17  * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE FOR
18  * ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
19  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
20  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
21  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
22  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
23  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
24  * SUCH DAMAGE.
25  */
26 /*
27  * PCI specific probe and attach routines for Qlogic ISP SCSI adapters.
28  * FreeBSD Version.
29  */
30 #include <sys/cdefs.h>
31 __FBSDID("$FreeBSD$");
32
33 #include <sys/param.h>
34 #include <sys/systm.h>
35 #include <sys/kernel.h>
36 #include <sys/module.h>
37 #include <sys/linker.h>
38 #include <sys/firmware.h>
39 #include <sys/bus.h>
40 #include <sys/stdint.h>
41 #include <dev/pci/pcireg.h>
42 #include <dev/pci/pcivar.h>
43 #include <machine/bus.h>
44 #include <machine/resource.h>
45 #include <sys/rman.h>
46 #include <sys/malloc.h>
47 #include <sys/uio.h>
48
49 #ifdef __sparc64__
50 #include <dev/ofw/openfirm.h>
51 #include <machine/ofw_machdep.h>
52 #endif
53
54 #include <dev/isp/isp_freebsd.h>
55
56 static uint32_t isp_pci_rd_reg(ispsoftc_t *, int);
57 static void isp_pci_wr_reg(ispsoftc_t *, int, uint32_t);
58 static uint32_t isp_pci_rd_reg_1080(ispsoftc_t *, int);
59 static void isp_pci_wr_reg_1080(ispsoftc_t *, int, uint32_t);
60 static uint32_t isp_pci_rd_reg_2400(ispsoftc_t *, int);
61 static void isp_pci_wr_reg_2400(ispsoftc_t *, int, uint32_t);
62 static int isp_pci_rd_isr(ispsoftc_t *, uint16_t *, uint16_t *, uint16_t *);
63 static int isp_pci_rd_isr_2300(ispsoftc_t *, uint16_t *, uint16_t *, uint16_t *);
64 static int isp_pci_rd_isr_2400(ispsoftc_t *, uint16_t *, uint16_t *, uint16_t *);
65 static int isp_pci_mbxdma(ispsoftc_t *);
66 static int isp_pci_dmasetup(ispsoftc_t *, XS_T *, void *);
67
68
69 static void isp_pci_reset0(ispsoftc_t *);
70 static void isp_pci_reset1(ispsoftc_t *);
71 static void isp_pci_dumpregs(ispsoftc_t *, const char *);
72
73 static struct ispmdvec mdvec = {
74         isp_pci_rd_isr,
75         isp_pci_rd_reg,
76         isp_pci_wr_reg,
77         isp_pci_mbxdma,
78         isp_pci_dmasetup,
79         isp_common_dmateardown,
80         isp_pci_reset0,
81         isp_pci_reset1,
82         isp_pci_dumpregs,
83         NULL,
84         BIU_BURST_ENABLE|BIU_PCI_CONF1_FIFO_64
85 };
86
87 static struct ispmdvec mdvec_1080 = {
88         isp_pci_rd_isr,
89         isp_pci_rd_reg_1080,
90         isp_pci_wr_reg_1080,
91         isp_pci_mbxdma,
92         isp_pci_dmasetup,
93         isp_common_dmateardown,
94         isp_pci_reset0,
95         isp_pci_reset1,
96         isp_pci_dumpregs,
97         NULL,
98         BIU_BURST_ENABLE|BIU_PCI_CONF1_FIFO_64
99 };
100
101 static struct ispmdvec mdvec_12160 = {
102         isp_pci_rd_isr,
103         isp_pci_rd_reg_1080,
104         isp_pci_wr_reg_1080,
105         isp_pci_mbxdma,
106         isp_pci_dmasetup,
107         isp_common_dmateardown,
108         isp_pci_reset0,
109         isp_pci_reset1,
110         isp_pci_dumpregs,
111         NULL,
112         BIU_BURST_ENABLE|BIU_PCI_CONF1_FIFO_64
113 };
114
115 static struct ispmdvec mdvec_2100 = {
116         isp_pci_rd_isr,
117         isp_pci_rd_reg,
118         isp_pci_wr_reg,
119         isp_pci_mbxdma,
120         isp_pci_dmasetup,
121         isp_common_dmateardown,
122         isp_pci_reset0,
123         isp_pci_reset1,
124         isp_pci_dumpregs
125 };
126
127 static struct ispmdvec mdvec_2200 = {
128         isp_pci_rd_isr,
129         isp_pci_rd_reg,
130         isp_pci_wr_reg,
131         isp_pci_mbxdma,
132         isp_pci_dmasetup,
133         isp_common_dmateardown,
134         isp_pci_reset0,
135         isp_pci_reset1,
136         isp_pci_dumpregs
137 };
138
139 static struct ispmdvec mdvec_2300 = {
140         isp_pci_rd_isr_2300,
141         isp_pci_rd_reg,
142         isp_pci_wr_reg,
143         isp_pci_mbxdma,
144         isp_pci_dmasetup,
145         isp_common_dmateardown,
146         isp_pci_reset0,
147         isp_pci_reset1,
148         isp_pci_dumpregs
149 };
150
151 static struct ispmdvec mdvec_2400 = {
152         isp_pci_rd_isr_2400,
153         isp_pci_rd_reg_2400,
154         isp_pci_wr_reg_2400,
155         isp_pci_mbxdma,
156         isp_pci_dmasetup,
157         isp_common_dmateardown,
158         isp_pci_reset0,
159         isp_pci_reset1,
160         NULL
161 };
162
163 static struct ispmdvec mdvec_2500 = {
164         isp_pci_rd_isr_2400,
165         isp_pci_rd_reg_2400,
166         isp_pci_wr_reg_2400,
167         isp_pci_mbxdma,
168         isp_pci_dmasetup,
169         isp_common_dmateardown,
170         isp_pci_reset0,
171         isp_pci_reset1,
172         NULL
173 };
174
175 #ifndef PCIM_CMD_INVEN
176 #define PCIM_CMD_INVEN                  0x10
177 #endif
178 #ifndef PCIM_CMD_BUSMASTEREN
179 #define PCIM_CMD_BUSMASTEREN            0x0004
180 #endif
181 #ifndef PCIM_CMD_PERRESPEN
182 #define PCIM_CMD_PERRESPEN              0x0040
183 #endif
184 #ifndef PCIM_CMD_SEREN
185 #define PCIM_CMD_SEREN                  0x0100
186 #endif
187 #ifndef PCIM_CMD_INTX_DISABLE
188 #define PCIM_CMD_INTX_DISABLE           0x0400
189 #endif
190
191 #ifndef PCIR_COMMAND
192 #define PCIR_COMMAND                    0x04
193 #endif
194
195 #ifndef PCIR_CACHELNSZ
196 #define PCIR_CACHELNSZ                  0x0c
197 #endif
198
199 #ifndef PCIR_LATTIMER
200 #define PCIR_LATTIMER                   0x0d
201 #endif
202
203 #ifndef PCIR_ROMADDR
204 #define PCIR_ROMADDR                    0x30
205 #endif
206
207 #ifndef PCI_VENDOR_QLOGIC
208 #define PCI_VENDOR_QLOGIC               0x1077
209 #endif
210
211 #ifndef PCI_PRODUCT_QLOGIC_ISP1020
212 #define PCI_PRODUCT_QLOGIC_ISP1020      0x1020
213 #endif
214
215 #ifndef PCI_PRODUCT_QLOGIC_ISP1080
216 #define PCI_PRODUCT_QLOGIC_ISP1080      0x1080
217 #endif
218
219 #ifndef PCI_PRODUCT_QLOGIC_ISP10160
220 #define PCI_PRODUCT_QLOGIC_ISP10160     0x1016
221 #endif
222
223 #ifndef PCI_PRODUCT_QLOGIC_ISP12160
224 #define PCI_PRODUCT_QLOGIC_ISP12160     0x1216
225 #endif
226
227 #ifndef PCI_PRODUCT_QLOGIC_ISP1240
228 #define PCI_PRODUCT_QLOGIC_ISP1240      0x1240
229 #endif
230
231 #ifndef PCI_PRODUCT_QLOGIC_ISP1280
232 #define PCI_PRODUCT_QLOGIC_ISP1280      0x1280
233 #endif
234
235 #ifndef PCI_PRODUCT_QLOGIC_ISP2100
236 #define PCI_PRODUCT_QLOGIC_ISP2100      0x2100
237 #endif
238
239 #ifndef PCI_PRODUCT_QLOGIC_ISP2200
240 #define PCI_PRODUCT_QLOGIC_ISP2200      0x2200
241 #endif
242
243 #ifndef PCI_PRODUCT_QLOGIC_ISP2300
244 #define PCI_PRODUCT_QLOGIC_ISP2300      0x2300
245 #endif
246
247 #ifndef PCI_PRODUCT_QLOGIC_ISP2312
248 #define PCI_PRODUCT_QLOGIC_ISP2312      0x2312
249 #endif
250
251 #ifndef PCI_PRODUCT_QLOGIC_ISP2322
252 #define PCI_PRODUCT_QLOGIC_ISP2322      0x2322
253 #endif
254
255 #ifndef PCI_PRODUCT_QLOGIC_ISP2422
256 #define PCI_PRODUCT_QLOGIC_ISP2422      0x2422
257 #endif
258
259 #ifndef PCI_PRODUCT_QLOGIC_ISP2432
260 #define PCI_PRODUCT_QLOGIC_ISP2432      0x2432
261 #endif
262
263 #ifndef PCI_PRODUCT_QLOGIC_ISP2532
264 #define PCI_PRODUCT_QLOGIC_ISP2532      0x2532
265 #endif
266
267 #ifndef PCI_PRODUCT_QLOGIC_ISP6312
268 #define PCI_PRODUCT_QLOGIC_ISP6312      0x6312
269 #endif
270
271 #ifndef PCI_PRODUCT_QLOGIC_ISP6322
272 #define PCI_PRODUCT_QLOGIC_ISP6322      0x6322
273 #endif
274
275 #ifndef        PCI_PRODUCT_QLOGIC_ISP5432
276 #define        PCI_PRODUCT_QLOGIC_ISP5432      0x5432
277 #endif
278
279 #define        PCI_QLOGIC_ISP5432      \
280        ((PCI_PRODUCT_QLOGIC_ISP5432 << 16) | PCI_VENDOR_QLOGIC)
281
282 #define PCI_QLOGIC_ISP1020      \
283         ((PCI_PRODUCT_QLOGIC_ISP1020 << 16) | PCI_VENDOR_QLOGIC)
284
285 #define PCI_QLOGIC_ISP1080      \
286         ((PCI_PRODUCT_QLOGIC_ISP1080 << 16) | PCI_VENDOR_QLOGIC)
287
288 #define PCI_QLOGIC_ISP10160     \
289         ((PCI_PRODUCT_QLOGIC_ISP10160 << 16) | PCI_VENDOR_QLOGIC)
290
291 #define PCI_QLOGIC_ISP12160     \
292         ((PCI_PRODUCT_QLOGIC_ISP12160 << 16) | PCI_VENDOR_QLOGIC)
293
294 #define PCI_QLOGIC_ISP1240      \
295         ((PCI_PRODUCT_QLOGIC_ISP1240 << 16) | PCI_VENDOR_QLOGIC)
296
297 #define PCI_QLOGIC_ISP1280      \
298         ((PCI_PRODUCT_QLOGIC_ISP1280 << 16) | PCI_VENDOR_QLOGIC)
299
300 #define PCI_QLOGIC_ISP2100      \
301         ((PCI_PRODUCT_QLOGIC_ISP2100 << 16) | PCI_VENDOR_QLOGIC)
302
303 #define PCI_QLOGIC_ISP2200      \
304         ((PCI_PRODUCT_QLOGIC_ISP2200 << 16) | PCI_VENDOR_QLOGIC)
305
306 #define PCI_QLOGIC_ISP2300      \
307         ((PCI_PRODUCT_QLOGIC_ISP2300 << 16) | PCI_VENDOR_QLOGIC)
308
309 #define PCI_QLOGIC_ISP2312      \
310         ((PCI_PRODUCT_QLOGIC_ISP2312 << 16) | PCI_VENDOR_QLOGIC)
311
312 #define PCI_QLOGIC_ISP2322      \
313         ((PCI_PRODUCT_QLOGIC_ISP2322 << 16) | PCI_VENDOR_QLOGIC)
314
315 #define PCI_QLOGIC_ISP2422      \
316         ((PCI_PRODUCT_QLOGIC_ISP2422 << 16) | PCI_VENDOR_QLOGIC)
317
318 #define PCI_QLOGIC_ISP2432      \
319         ((PCI_PRODUCT_QLOGIC_ISP2432 << 16) | PCI_VENDOR_QLOGIC)
320
321 #define PCI_QLOGIC_ISP2532      \
322         ((PCI_PRODUCT_QLOGIC_ISP2532 << 16) | PCI_VENDOR_QLOGIC)
323
324 #define PCI_QLOGIC_ISP6312      \
325         ((PCI_PRODUCT_QLOGIC_ISP6312 << 16) | PCI_VENDOR_QLOGIC)
326
327 #define PCI_QLOGIC_ISP6322      \
328         ((PCI_PRODUCT_QLOGIC_ISP6322 << 16) | PCI_VENDOR_QLOGIC)
329
330 /*
331  * Odd case for some AMI raid cards... We need to *not* attach to this.
332  */
333 #define AMI_RAID_SUBVENDOR_ID   0x101e
334
335 #define IO_MAP_REG      0x10
336 #define MEM_MAP_REG     0x14
337
338 #define PCI_DFLT_LTNCY  0x40
339 #define PCI_DFLT_LNSZ   0x10
340
341 static int isp_pci_probe (device_t);
342 static int isp_pci_attach (device_t);
343 static int isp_pci_detach (device_t);
344
345
346 #define ISP_PCD(isp)    ((struct isp_pcisoftc *)isp)->pci_dev
347 struct isp_pcisoftc {
348         ispsoftc_t                      pci_isp;
349         device_t                        pci_dev;
350         struct resource *               regs;
351         void *                          irq;
352         int                             iqd;
353         int                             rtp;
354         int                             rgd;
355         void *                          ih;
356         int16_t                         pci_poff[_NREG_BLKS];
357         bus_dma_tag_t                   dmat;
358         int                             msicount;
359 };
360
361
362 static device_method_t isp_pci_methods[] = {
363         /* Device interface */
364         DEVMETHOD(device_probe,         isp_pci_probe),
365         DEVMETHOD(device_attach,        isp_pci_attach),
366         DEVMETHOD(device_detach,        isp_pci_detach),
367         { 0, 0 }
368 };
369
370 static driver_t isp_pci_driver = {
371         "isp", isp_pci_methods, sizeof (struct isp_pcisoftc)
372 };
373 static devclass_t isp_devclass;
374 DRIVER_MODULE(isp, pci, isp_pci_driver, isp_devclass, 0, 0);
375 MODULE_DEPEND(isp, cam, 1, 1, 1);
376 MODULE_DEPEND(isp, firmware, 1, 1, 1);
377 static int isp_nvports = 0;
378
379 static int
380 isp_pci_probe(device_t dev)
381 {
382         switch ((pci_get_device(dev) << 16) | (pci_get_vendor(dev))) {
383         case PCI_QLOGIC_ISP1020:
384                 device_set_desc(dev, "Qlogic ISP 1020/1040 PCI SCSI Adapter");
385                 break;
386         case PCI_QLOGIC_ISP1080:
387                 device_set_desc(dev, "Qlogic ISP 1080 PCI SCSI Adapter");
388                 break;
389         case PCI_QLOGIC_ISP1240:
390                 device_set_desc(dev, "Qlogic ISP 1240 PCI SCSI Adapter");
391                 break;
392         case PCI_QLOGIC_ISP1280:
393                 device_set_desc(dev, "Qlogic ISP 1280 PCI SCSI Adapter");
394                 break;
395         case PCI_QLOGIC_ISP10160:
396                 device_set_desc(dev, "Qlogic ISP 10160 PCI SCSI Adapter");
397                 break;
398         case PCI_QLOGIC_ISP12160:
399                 if (pci_get_subvendor(dev) == AMI_RAID_SUBVENDOR_ID) {
400                         return (ENXIO);
401                 }
402                 device_set_desc(dev, "Qlogic ISP 12160 PCI SCSI Adapter");
403                 break;
404         case PCI_QLOGIC_ISP2100:
405                 device_set_desc(dev, "Qlogic ISP 2100 PCI FC-AL Adapter");
406                 break;
407         case PCI_QLOGIC_ISP2200:
408                 device_set_desc(dev, "Qlogic ISP 2200 PCI FC-AL Adapter");
409                 break;
410         case PCI_QLOGIC_ISP2300:
411                 device_set_desc(dev, "Qlogic ISP 2300 PCI FC-AL Adapter");
412                 break;
413         case PCI_QLOGIC_ISP2312:
414                 device_set_desc(dev, "Qlogic ISP 2312 PCI FC-AL Adapter");
415                 break;
416         case PCI_QLOGIC_ISP2322:
417                 device_set_desc(dev, "Qlogic ISP 2322 PCI FC-AL Adapter");
418                 break;
419         case PCI_QLOGIC_ISP2422:
420                 device_set_desc(dev, "Qlogic ISP 2422 PCI FC-AL Adapter");
421                 break;
422         case PCI_QLOGIC_ISP2432:
423                 device_set_desc(dev, "Qlogic ISP 2432 PCI FC-AL Adapter");
424                 break;
425         case PCI_QLOGIC_ISP2532:
426                 device_set_desc(dev, "Qlogic ISP 2532 PCI FC-AL Adapter");
427                 break;
428         case PCI_QLOGIC_ISP5432:
429                 device_set_desc(dev, "Qlogic ISP 5432 PCI FC-AL Adapter");
430                 break;
431         case PCI_QLOGIC_ISP6312:
432                 device_set_desc(dev, "Qlogic ISP 6312 PCI FC-AL Adapter");
433                 break;
434         case PCI_QLOGIC_ISP6322:
435                 device_set_desc(dev, "Qlogic ISP 6322 PCI FC-AL Adapter");
436                 break;
437         default:
438                 return (ENXIO);
439         }
440         if (isp_announced == 0 && bootverbose) {
441                 printf("Qlogic ISP Driver, FreeBSD Version %d.%d, "
442                     "Core Version %d.%d\n",
443                     ISP_PLATFORM_VERSION_MAJOR, ISP_PLATFORM_VERSION_MINOR,
444                     ISP_CORE_VERSION_MAJOR, ISP_CORE_VERSION_MINOR);
445                 isp_announced++;
446         }
447         /*
448          * XXXX: Here is where we might load the f/w module
449          * XXXX: (or increase a reference count to it).
450          */
451         return (BUS_PROBE_DEFAULT);
452 }
453
454 static void
455 isp_get_generic_options(device_t dev, ispsoftc_t *isp)
456 {
457         int tval;
458
459         /*
460          * Figure out if we're supposed to skip this one.
461          */
462         tval = 0;
463         if (resource_int_value(device_get_name(dev), device_get_unit(dev), "disable", &tval) == 0 && tval) {
464                 device_printf(dev, "disabled at user request\n");
465                 isp->isp_osinfo.disabled = 1;
466                 return;
467         }
468         
469         tval = 0;
470         if (resource_int_value(device_get_name(dev), device_get_unit(dev), "fwload_disable", &tval) == 0 && tval != 0) {
471                 isp->isp_confopts |= ISP_CFG_NORELOAD;
472         }
473         tval = 0;
474         if (resource_int_value(device_get_name(dev), device_get_unit(dev), "ignore_nvram", &tval) == 0 && tval != 0) {
475                 isp->isp_confopts |= ISP_CFG_NONVRAM;
476         }
477         tval = 0;
478         (void) resource_int_value(device_get_name(dev), device_get_unit(dev), "debug", &tval);
479         if (tval) {
480                 isp->isp_dblev = tval;
481         } else {
482                 isp->isp_dblev = ISP_LOGWARN|ISP_LOGERR;
483         }
484         if (bootverbose) {
485                 isp->isp_dblev |= ISP_LOGCONFIG|ISP_LOGINFO;
486         }
487         tval = -1;
488         (void) resource_int_value(device_get_name(dev), device_get_unit(dev), "vports", &tval);
489         if (tval > 0 && tval < 127) {
490                 isp_nvports = tval;
491         }
492         tval = 1;
493         (void) resource_int_value(device_get_name(dev), device_get_unit(dev), "autoconfig", &tval);
494         isp_autoconfig = tval;
495         tval = 7;
496         (void) resource_int_value(device_get_name(dev), device_get_unit(dev), "quickboot_time", &tval);
497         isp_quickboot_time = tval;
498 }
499
500 static void
501 isp_get_pci_options(device_t dev, int *m1, int *m2)
502 {
503         int tval;
504         /*
505          * Which we should try first - memory mapping or i/o mapping?
506          *
507          * We used to try memory first followed by i/o on alpha, otherwise
508          * the reverse, but we should just try memory first all the time now.
509          */
510         *m1 = PCIM_CMD_MEMEN;
511         *m2 = PCIM_CMD_PORTEN;
512
513         tval = 0;
514         if (resource_int_value(device_get_name(dev), device_get_unit(dev), "prefer_iomap", &tval) == 0 && tval != 0) {
515                 *m1 = PCIM_CMD_PORTEN;
516                 *m2 = PCIM_CMD_MEMEN;
517         }
518         tval = 0;
519         if (resource_int_value(device_get_name(dev), device_get_unit(dev), "prefer_memmap", &tval) == 0 && tval != 0) {
520                 *m1 = PCIM_CMD_MEMEN;
521                 *m2 = PCIM_CMD_PORTEN;
522         }
523 }
524
525 static void
526 isp_get_specific_options(device_t dev, int chan, ispsoftc_t *isp)
527 {
528         const char *sptr;
529         int tval = 0;
530         char prefix[12], name[16];
531
532         if (chan == 0)
533                 prefix[0] = 0;
534         else
535                 snprintf(prefix, sizeof(prefix), "chan%d.", chan);
536         snprintf(name, sizeof(name), "%siid", prefix);
537         if (resource_int_value(device_get_name(dev), device_get_unit(dev),
538             name, &tval)) {
539                 if (IS_FC(isp)) {
540                         ISP_FC_PC(isp, chan)->default_id = 109 - chan;
541                 } else {
542 #ifdef __sparc64__
543                         ISP_SPI_PC(isp, chan)->iid = OF_getscsinitid(dev);
544 #else
545                         ISP_SPI_PC(isp, chan)->iid = 7;
546 #endif
547                 }
548         } else {
549                 if (IS_FC(isp)) {
550                         ISP_FC_PC(isp, chan)->default_id = tval - chan;
551                 } else {
552                         ISP_SPI_PC(isp, chan)->iid = tval;
553                 }
554                 isp->isp_confopts |= ISP_CFG_OWNLOOPID;
555         }
556
557         tval = -1;
558         snprintf(name, sizeof(name), "%srole", prefix);
559         if (resource_int_value(device_get_name(dev), device_get_unit(dev),
560             name, &tval) == 0) {
561                 switch (tval) {
562                 case ISP_ROLE_NONE:
563                 case ISP_ROLE_INITIATOR:
564                 case ISP_ROLE_TARGET:
565                 case ISP_ROLE_BOTH:
566                         device_printf(dev, "Chan %d setting role to 0x%x\n", chan, tval);
567                         break;
568                 default:
569                         tval = -1;
570                         break;
571                 }
572         }
573         if (tval == -1) {
574                 tval = ISP_DEFAULT_ROLES;
575         }
576
577         if (IS_SCSI(isp)) {
578                 ISP_SPI_PC(isp, chan)->def_role = tval;
579                 return;
580         }
581         ISP_FC_PC(isp, chan)->def_role = tval;
582
583         tval = 0;
584         snprintf(name, sizeof(name), "%sfullduplex", prefix);
585         if (resource_int_value(device_get_name(dev), device_get_unit(dev),
586             name, &tval) == 0 && tval != 0) {
587                 isp->isp_confopts |= ISP_CFG_FULL_DUPLEX;
588         }
589         sptr = 0;
590         snprintf(name, sizeof(name), "%stopology", prefix);
591         if (resource_string_value(device_get_name(dev), device_get_unit(dev),
592             name, (const char **) &sptr) == 0 && sptr != 0) {
593                 if (strcmp(sptr, "lport") == 0) {
594                         isp->isp_confopts |= ISP_CFG_LPORT;
595                 } else if (strcmp(sptr, "nport") == 0) {
596                         isp->isp_confopts |= ISP_CFG_NPORT;
597                 } else if (strcmp(sptr, "lport-only") == 0) {
598                         isp->isp_confopts |= ISP_CFG_LPORT_ONLY;
599                 } else if (strcmp(sptr, "nport-only") == 0) {
600                         isp->isp_confopts |= ISP_CFG_NPORT_ONLY;
601                 }
602         }
603
604         tval = 0;
605         snprintf(name, sizeof(name), "%snofctape", prefix);
606         (void) resource_int_value(device_get_name(dev), device_get_unit(dev),
607             name, &tval);
608         if (tval) {
609                 isp->isp_confopts |= ISP_CFG_NOFCTAPE;
610         }
611
612         tval = 0;
613         snprintf(name, sizeof(name), "%sfctape", prefix);
614         (void) resource_int_value(device_get_name(dev), device_get_unit(dev),
615             name, &tval);
616         if (tval) {
617                 isp->isp_confopts &= ~ISP_CFG_NOFCTAPE;
618                 isp->isp_confopts |= ISP_CFG_FCTAPE;
619         }
620
621
622         /*
623          * Because the resource_*_value functions can neither return
624          * 64 bit integer values, nor can they be directly coerced
625          * to interpret the right hand side of the assignment as
626          * you want them to interpret it, we have to force WWN
627          * hint replacement to specify WWN strings with a leading
628          * 'w' (e..g w50000000aaaa0001). Sigh.
629          */
630         sptr = 0;
631         snprintf(name, sizeof(name), "%sportwwn", prefix);
632         tval = resource_string_value(device_get_name(dev), device_get_unit(dev),
633             name, (const char **) &sptr);
634         if (tval == 0 && sptr != 0 && *sptr++ == 'w') {
635                 char *eptr = 0;
636                 ISP_FC_PC(isp, chan)->def_wwpn = strtouq(sptr, &eptr, 16);
637                 if (eptr < sptr + 16 || ISP_FC_PC(isp, chan)->def_wwpn == -1) {
638                         device_printf(dev, "mangled portwwn hint '%s'\n", sptr);
639                         ISP_FC_PC(isp, chan)->def_wwpn = 0;
640                 }
641         }
642
643         sptr = 0;
644         snprintf(name, sizeof(name), "%snodewwn", prefix);
645         tval = resource_string_value(device_get_name(dev), device_get_unit(dev),
646             name, (const char **) &sptr);
647         if (tval == 0 && sptr != 0 && *sptr++ == 'w') {
648                 char *eptr = 0;
649                 ISP_FC_PC(isp, chan)->def_wwnn = strtouq(sptr, &eptr, 16);
650                 if (eptr < sptr + 16 || ISP_FC_PC(isp, chan)->def_wwnn == 0) {
651                         device_printf(dev, "mangled nodewwn hint '%s'\n", sptr);
652                         ISP_FC_PC(isp, chan)->def_wwnn = 0;
653                 }
654         }
655
656         tval = 0;
657         snprintf(name, sizeof(name), "%shysteresis", prefix);
658         (void) resource_int_value(device_get_name(dev), device_get_unit(dev),
659             "name", &tval);
660         if (tval >= 0 && tval < 256) {
661                 ISP_FC_PC(isp, chan)->hysteresis = tval;
662         } else {
663                 ISP_FC_PC(isp, chan)->hysteresis = isp_fabric_hysteresis;
664         }
665
666         tval = -1;
667         snprintf(name, sizeof(name), "%sloop_down_limit", prefix);
668         (void) resource_int_value(device_get_name(dev), device_get_unit(dev),
669             name, &tval);
670         if (tval >= 0 && tval < 0xffff) {
671                 ISP_FC_PC(isp, chan)->loop_down_limit = tval;
672         } else {
673                 ISP_FC_PC(isp, chan)->loop_down_limit = isp_loop_down_limit;
674         }
675
676         tval = -1;
677         snprintf(name, sizeof(name), "%sgone_device_time", prefix);
678         (void) resource_int_value(device_get_name(dev), device_get_unit(dev),
679             name, &tval);
680         if (tval >= 0 && tval < 0xffff) {
681                 ISP_FC_PC(isp, chan)->gone_device_time = tval;
682         } else {
683                 ISP_FC_PC(isp, chan)->gone_device_time = isp_gone_device_time;
684         }
685 }
686
687 static int
688 isp_pci_attach(device_t dev)
689 {
690         int i, m1, m2, locksetup = 0;
691         uint32_t data, cmd, linesz, did;
692         struct isp_pcisoftc *pcs;
693         ispsoftc_t *isp;
694         size_t psize, xsize;
695         char fwname[32];
696
697         pcs = device_get_softc(dev);
698         if (pcs == NULL) {
699                 device_printf(dev, "cannot get softc\n");
700                 return (ENOMEM);
701         }
702         memset(pcs, 0, sizeof (*pcs));
703
704         pcs->pci_dev = dev;
705         isp = &pcs->pci_isp;
706         isp->isp_dev = dev;
707         isp->isp_nchan = 1;
708         if (sizeof (bus_addr_t) > 4)
709                 isp->isp_osinfo.sixtyfourbit = 1;
710
711         /*
712          * Get Generic Options
713          */
714         isp_nvports = 0;
715         isp_get_generic_options(dev, isp);
716
717         /*
718          * Check to see if options have us disabled
719          */
720         if (isp->isp_osinfo.disabled) {
721                 /*
722                  * But return zero to preserve unit numbering
723                  */
724                 return (0);
725         }
726
727         /*
728          * Get PCI options- which in this case are just mapping preferences.
729          */
730         isp_get_pci_options(dev, &m1, &m2);
731
732         linesz = PCI_DFLT_LNSZ;
733         pcs->irq = pcs->regs = NULL;
734         pcs->rgd = pcs->rtp = pcs->iqd = 0;
735
736         pcs->rtp = (m1 == PCIM_CMD_MEMEN)? SYS_RES_MEMORY : SYS_RES_IOPORT;
737         pcs->rgd = (m1 == PCIM_CMD_MEMEN)? MEM_MAP_REG : IO_MAP_REG;
738         pcs->regs = bus_alloc_resource_any(dev, pcs->rtp, &pcs->rgd, RF_ACTIVE);
739         if (pcs->regs == NULL) {
740                 pcs->rtp = (m2 == PCIM_CMD_MEMEN)? SYS_RES_MEMORY : SYS_RES_IOPORT;
741                 pcs->rgd = (m2 == PCIM_CMD_MEMEN)? MEM_MAP_REG : IO_MAP_REG;
742                 pcs->regs = bus_alloc_resource_any(dev, pcs->rtp, &pcs->rgd, RF_ACTIVE);
743         }
744         if (pcs->regs == NULL) {
745                 device_printf(dev, "unable to map any ports\n");
746                 goto bad;
747         }
748         if (bootverbose) {
749                 device_printf(dev, "using %s space register mapping\n", (pcs->rgd == IO_MAP_REG)? "I/O" : "Memory");
750         }
751         isp->isp_bus_tag = rman_get_bustag(pcs->regs);
752         isp->isp_bus_handle = rman_get_bushandle(pcs->regs);
753
754         pcs->pci_dev = dev;
755         pcs->pci_poff[BIU_BLOCK >> _BLK_REG_SHFT] = BIU_REGS_OFF;
756         pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS_OFF;
757         pcs->pci_poff[SXP_BLOCK >> _BLK_REG_SHFT] = PCI_SXP_REGS_OFF;
758         pcs->pci_poff[RISC_BLOCK >> _BLK_REG_SHFT] = PCI_RISC_REGS_OFF;
759         pcs->pci_poff[DMA_BLOCK >> _BLK_REG_SHFT] = DMA_REGS_OFF;
760
761         switch (pci_get_devid(dev)) {
762         case PCI_QLOGIC_ISP1020:
763                 did = 0x1040;
764                 isp->isp_mdvec = &mdvec;
765                 isp->isp_type = ISP_HA_SCSI_UNKNOWN;
766                 break;
767         case PCI_QLOGIC_ISP1080:
768                 did = 0x1080;
769                 isp->isp_mdvec = &mdvec_1080;
770                 isp->isp_type = ISP_HA_SCSI_1080;
771                 pcs->pci_poff[DMA_BLOCK >> _BLK_REG_SHFT] = ISP1080_DMA_REGS_OFF;
772                 break;
773         case PCI_QLOGIC_ISP1240:
774                 did = 0x1080;
775                 isp->isp_mdvec = &mdvec_1080;
776                 isp->isp_type = ISP_HA_SCSI_1240;
777                 isp->isp_nchan = 2;
778                 pcs->pci_poff[DMA_BLOCK >> _BLK_REG_SHFT] = ISP1080_DMA_REGS_OFF;
779                 break;
780         case PCI_QLOGIC_ISP1280:
781                 did = 0x1080;
782                 isp->isp_mdvec = &mdvec_1080;
783                 isp->isp_type = ISP_HA_SCSI_1280;
784                 pcs->pci_poff[DMA_BLOCK >> _BLK_REG_SHFT] = ISP1080_DMA_REGS_OFF;
785                 break;
786         case PCI_QLOGIC_ISP10160:
787                 did = 0x12160;
788                 isp->isp_mdvec = &mdvec_12160;
789                 isp->isp_type = ISP_HA_SCSI_10160;
790                 pcs->pci_poff[DMA_BLOCK >> _BLK_REG_SHFT] = ISP1080_DMA_REGS_OFF;
791                 break;
792         case PCI_QLOGIC_ISP12160:
793                 did = 0x12160;
794                 isp->isp_nchan = 2;
795                 isp->isp_mdvec = &mdvec_12160;
796                 isp->isp_type = ISP_HA_SCSI_12160;
797                 pcs->pci_poff[DMA_BLOCK >> _BLK_REG_SHFT] = ISP1080_DMA_REGS_OFF;
798                 break;
799         case PCI_QLOGIC_ISP2100:
800                 did = 0x2100;
801                 isp->isp_mdvec = &mdvec_2100;
802                 isp->isp_type = ISP_HA_FC_2100;
803                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2100_OFF;
804                 if (pci_get_revid(dev) < 3) {
805                         /*
806                          * XXX: Need to get the actual revision
807                          * XXX: number of the 2100 FB. At any rate,
808                          * XXX: lower cache line size for early revision
809                          * XXX; boards.
810                          */
811                         linesz = 1;
812                 }
813                 break;
814         case PCI_QLOGIC_ISP2200:
815                 did = 0x2200;
816                 isp->isp_mdvec = &mdvec_2200;
817                 isp->isp_type = ISP_HA_FC_2200;
818                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2100_OFF;
819                 break;
820         case PCI_QLOGIC_ISP2300:
821                 did = 0x2300;
822                 isp->isp_mdvec = &mdvec_2300;
823                 isp->isp_type = ISP_HA_FC_2300;
824                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2300_OFF;
825                 break;
826         case PCI_QLOGIC_ISP2312:
827         case PCI_QLOGIC_ISP6312:
828                 did = 0x2300;
829                 isp->isp_mdvec = &mdvec_2300;
830                 isp->isp_type = ISP_HA_FC_2312;
831                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2300_OFF;
832                 break;
833         case PCI_QLOGIC_ISP2322:
834         case PCI_QLOGIC_ISP6322:
835                 did = 0x2322;
836                 isp->isp_mdvec = &mdvec_2300;
837                 isp->isp_type = ISP_HA_FC_2322;
838                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2300_OFF;
839                 break;
840         case PCI_QLOGIC_ISP2422:
841         case PCI_QLOGIC_ISP2432:
842                 did = 0x2400;
843                 isp->isp_nchan += isp_nvports;
844                 isp->isp_mdvec = &mdvec_2400;
845                 isp->isp_type = ISP_HA_FC_2400;
846                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2400_OFF;
847                 break;
848         case PCI_QLOGIC_ISP2532:
849                 did = 0x2500;
850                 isp->isp_nchan += isp_nvports;
851                 isp->isp_mdvec = &mdvec_2500;
852                 isp->isp_type = ISP_HA_FC_2500;
853                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2400_OFF;
854                 break;
855         case PCI_QLOGIC_ISP5432:
856                 did = 0x2500;
857                 isp->isp_mdvec = &mdvec_2500;
858                 isp->isp_type = ISP_HA_FC_2500;
859                 pcs->pci_poff[MBOX_BLOCK >> _BLK_REG_SHFT] = PCI_MBOX_REGS2400_OFF;
860                 break;
861         default:
862                 device_printf(dev, "unknown device type\n");
863                 goto bad;
864                 break;
865         }
866         isp->isp_revision = pci_get_revid(dev);
867
868         if (IS_FC(isp)) {
869                 psize = sizeof (fcparam);
870                 xsize = sizeof (struct isp_fc);
871         } else {
872                 psize = sizeof (sdparam);
873                 xsize = sizeof (struct isp_spi);
874         }
875         psize *= isp->isp_nchan;
876         xsize *= isp->isp_nchan;
877         isp->isp_param = malloc(psize, M_DEVBUF, M_NOWAIT | M_ZERO);
878         if (isp->isp_param == NULL) {
879                 device_printf(dev, "cannot allocate parameter data\n");
880                 goto bad;
881         }
882         isp->isp_osinfo.pc.ptr = malloc(xsize, M_DEVBUF, M_NOWAIT | M_ZERO);
883         if (isp->isp_osinfo.pc.ptr == NULL) {
884                 device_printf(dev, "cannot allocate parameter data\n");
885                 goto bad;
886         }
887
888         /*
889          * Now that we know who we are (roughly) get/set specific options
890          */
891         for (i = 0; i < isp->isp_nchan; i++) {
892                 isp_get_specific_options(dev, i, isp);
893         }
894
895         /*
896          * The 'it' suffix really only matters for SCSI cards in target mode.
897          */
898         isp->isp_osinfo.fw = NULL;
899         if (IS_SCSI(isp) && (ISP_SPI_PC(isp, 0)->def_role & ISP_ROLE_TARGET)) {
900                 snprintf(fwname, sizeof (fwname), "isp_%04x_it", did);
901                 isp->isp_osinfo.fw = firmware_get(fwname);
902         }
903         if (isp->isp_osinfo.fw == NULL) {
904                 snprintf(fwname, sizeof (fwname), "isp_%04x", did);
905                 isp->isp_osinfo.fw = firmware_get(fwname);
906         }
907         if (isp->isp_osinfo.fw != NULL) {
908                 isp_prt(isp, ISP_LOGCONFIG, "loaded firmware %s", fwname);
909                 isp->isp_mdvec->dv_ispfw = isp->isp_osinfo.fw->data;
910         }
911
912         /*
913          * Make sure that SERR, PERR, WRITE INVALIDATE and BUSMASTER are set.
914          */
915         cmd = pci_read_config(dev, PCIR_COMMAND, 2);
916         cmd |= PCIM_CMD_SEREN | PCIM_CMD_PERRESPEN | PCIM_CMD_BUSMASTEREN | PCIM_CMD_INVEN;
917         if (IS_2300(isp)) {     /* per QLogic errata */
918                 cmd &= ~PCIM_CMD_INVEN;
919         }
920         if (IS_2322(isp) || pci_get_devid(dev) == PCI_QLOGIC_ISP6312) {
921                 cmd &= ~PCIM_CMD_INTX_DISABLE;
922         }
923         if (IS_24XX(isp)) {
924                 cmd &= ~PCIM_CMD_INTX_DISABLE;
925         }
926         pci_write_config(dev, PCIR_COMMAND, cmd, 2);
927
928         /*
929          * Make sure the Cache Line Size register is set sensibly.
930          */
931         data = pci_read_config(dev, PCIR_CACHELNSZ, 1);
932         if (data == 0 || (linesz != PCI_DFLT_LNSZ && data != linesz)) {
933                 isp_prt(isp, ISP_LOGDEBUG0, "set PCI line size to %d from %d", linesz, data);
934                 data = linesz;
935                 pci_write_config(dev, PCIR_CACHELNSZ, data, 1);
936         }
937
938         /*
939          * Make sure the Latency Timer is sane.
940          */
941         data = pci_read_config(dev, PCIR_LATTIMER, 1);
942         if (data < PCI_DFLT_LTNCY) {
943                 data = PCI_DFLT_LTNCY;
944                 isp_prt(isp, ISP_LOGDEBUG0, "set PCI latency to %d", data);
945                 pci_write_config(dev, PCIR_LATTIMER, data, 1);
946         }
947
948         /*
949          * Make sure we've disabled the ROM.
950          */
951         data = pci_read_config(dev, PCIR_ROMADDR, 4);
952         data &= ~1;
953         pci_write_config(dev, PCIR_ROMADDR, data, 4);
954
955         /*
956          * Do MSI
957          *
958          * NB: MSI-X needs to be disabled for the 2432 (PCI-Express)
959          */
960         if (IS_24XX(isp) || IS_2322(isp)) {
961                 pcs->msicount = pci_msi_count(dev);
962                 if (pcs->msicount > 1) {
963                         pcs->msicount = 1;
964                 }
965                 if (pci_alloc_msi(dev, &pcs->msicount) == 0) {
966                         pcs->iqd = 1;
967                 } else {
968                         pcs->iqd = 0;
969                 }
970         }
971         pcs->irq = bus_alloc_resource_any(dev, SYS_RES_IRQ, &pcs->iqd, RF_ACTIVE | RF_SHAREABLE);
972         if (pcs->irq == NULL) {
973                 device_printf(dev, "could not allocate interrupt\n");
974                 goto bad;
975         }
976
977         /* Make sure the lock is set up. */
978         mtx_init(&isp->isp_osinfo.lock, "isp", NULL, MTX_DEF);
979         locksetup++;
980
981         if (isp_setup_intr(dev, pcs->irq, ISP_IFLAGS, NULL, isp_platform_intr, isp, &pcs->ih)) {
982                 device_printf(dev, "could not setup interrupt\n");
983                 goto bad;
984         }
985
986         /*
987          * Last minute checks...
988          */
989         if (IS_23XX(isp) || IS_24XX(isp)) {
990                 isp->isp_port = pci_get_function(dev);
991         }
992
993         /*
994          * Make sure we're in reset state.
995          */
996         ISP_LOCK(isp);
997         isp_reset(isp, 1);
998         if (isp->isp_state != ISP_RESETSTATE) {
999                 ISP_UNLOCK(isp);
1000                 goto bad;
1001         }
1002         isp_init(isp);
1003         if (isp->isp_state == ISP_INITSTATE) {
1004                 isp->isp_state = ISP_RUNSTATE;
1005         }
1006         ISP_UNLOCK(isp);
1007         if (isp_attach(isp)) {
1008                 ISP_LOCK(isp);
1009                 isp_uninit(isp);
1010                 ISP_UNLOCK(isp);
1011                 goto bad;
1012         }
1013         return (0);
1014
1015 bad:
1016         if (pcs->ih) {
1017                 (void) bus_teardown_intr(dev, pcs->irq, pcs->ih);
1018         }
1019         if (locksetup) {
1020                 mtx_destroy(&isp->isp_osinfo.lock);
1021         }
1022         if (pcs->irq) {
1023                 (void) bus_release_resource(dev, SYS_RES_IRQ, pcs->iqd, pcs->irq);
1024         }
1025         if (pcs->msicount) {
1026                 pci_release_msi(dev);
1027         }
1028         if (pcs->regs) {
1029                 (void) bus_release_resource(dev, pcs->rtp, pcs->rgd, pcs->regs);
1030         }
1031         if (pcs->pci_isp.isp_param) {
1032                 free(pcs->pci_isp.isp_param, M_DEVBUF);
1033                 pcs->pci_isp.isp_param = NULL;
1034         }
1035         if (pcs->pci_isp.isp_osinfo.pc.ptr) {
1036                 free(pcs->pci_isp.isp_osinfo.pc.ptr, M_DEVBUF);
1037                 pcs->pci_isp.isp_osinfo.pc.ptr = NULL;
1038         }
1039         return (ENXIO);
1040 }
1041
1042 static int
1043 isp_pci_detach(device_t dev)
1044 {
1045         struct isp_pcisoftc *pcs;
1046         ispsoftc_t *isp;
1047         int status;
1048
1049         pcs = device_get_softc(dev);
1050         if (pcs == NULL) {
1051                 return (ENXIO);
1052         }
1053         isp = (ispsoftc_t *) pcs;
1054         status = isp_detach(isp);
1055         if (status)
1056                 return (status);
1057         ISP_LOCK(isp);
1058         isp_uninit(isp);
1059         if (pcs->ih) {
1060                 (void) bus_teardown_intr(dev, pcs->irq, pcs->ih);
1061         }
1062         ISP_UNLOCK(isp);
1063         mtx_destroy(&isp->isp_osinfo.lock);
1064         (void) bus_release_resource(dev, SYS_RES_IRQ, pcs->iqd, pcs->irq);
1065         if (pcs->msicount) {
1066                 pci_release_msi(dev);
1067         }
1068         (void) bus_release_resource(dev, pcs->rtp, pcs->rgd, pcs->regs);
1069         /*
1070          * XXX: THERE IS A LOT OF LEAKAGE HERE
1071          */
1072         if (pcs->pci_isp.isp_param) {
1073                 free(pcs->pci_isp.isp_param, M_DEVBUF);
1074                 pcs->pci_isp.isp_param = NULL;
1075         }
1076         if (pcs->pci_isp.isp_osinfo.pc.ptr) {
1077                 free(pcs->pci_isp.isp_osinfo.pc.ptr, M_DEVBUF);
1078                 pcs->pci_isp.isp_osinfo.pc.ptr = NULL;
1079         }
1080         return (0);
1081 }
1082
1083 #define IspVirt2Off(a, x)       \
1084         (((struct isp_pcisoftc *)a)->pci_poff[((x) & _BLK_REG_MASK) >> \
1085         _BLK_REG_SHFT] + ((x) & 0xfff))
1086
1087 #define BXR2(isp, off)          \
1088         bus_space_read_2(isp->isp_bus_tag, isp->isp_bus_handle, off)
1089 #define BXW2(isp, off, v)       \
1090         bus_space_write_2(isp->isp_bus_tag, isp->isp_bus_handle, off, v)
1091 #define BXR4(isp, off)          \
1092         bus_space_read_4(isp->isp_bus_tag, isp->isp_bus_handle, off)
1093 #define BXW4(isp, off, v)       \
1094         bus_space_write_4(isp->isp_bus_tag, isp->isp_bus_handle, off, v)
1095
1096
1097 static ISP_INLINE int
1098 isp_pci_rd_debounced(ispsoftc_t *isp, int off, uint16_t *rp)
1099 {
1100         uint32_t val0, val1;
1101         int i = 0;
1102
1103         do {
1104                 val0 = BXR2(isp, IspVirt2Off(isp, off));
1105                 val1 = BXR2(isp, IspVirt2Off(isp, off));
1106         } while (val0 != val1 && ++i < 1000);
1107         if (val0 != val1) {
1108                 return (1);
1109         }
1110         *rp = val0;
1111         return (0);
1112 }
1113
1114 static int
1115 isp_pci_rd_isr(ispsoftc_t *isp, uint16_t *isrp, uint16_t *semap, uint16_t *info)
1116 {
1117         uint16_t isr, sema;
1118
1119         if (IS_2100(isp)) {
1120                 if (isp_pci_rd_debounced(isp, BIU_ISR, &isr)) {
1121                     return (0);
1122                 }
1123                 if (isp_pci_rd_debounced(isp, BIU_SEMA, &sema)) {
1124                     return (0);
1125                 }
1126         } else {
1127                 isr = BXR2(isp, IspVirt2Off(isp, BIU_ISR));
1128                 sema = BXR2(isp, IspVirt2Off(isp, BIU_SEMA));
1129         }
1130         isp_prt(isp, ISP_LOGDEBUG3, "ISR 0x%x SEMA 0x%x", isr, sema);
1131         isr &= INT_PENDING_MASK(isp);
1132         sema &= BIU_SEMA_LOCK;
1133         if (isr == 0 && sema == 0) {
1134                 return (0);
1135         }
1136         *isrp = isr;
1137         if ((*semap = sema) != 0) {
1138                 if (IS_2100(isp)) {
1139                         if (isp_pci_rd_debounced(isp, OUTMAILBOX0, info)) {
1140                                 return (0);
1141                         }
1142                 } else {
1143                         *info = BXR2(isp, IspVirt2Off(isp, OUTMAILBOX0));
1144                 }
1145         }
1146         return (1);
1147 }
1148
1149 static int
1150 isp_pci_rd_isr_2300(ispsoftc_t *isp, uint16_t *isrp, uint16_t *semap, uint16_t *info)
1151 {
1152         uint32_t hccr, r2hisr;
1153
1154         if (!(BXR2(isp, IspVirt2Off(isp, BIU_ISR) & BIU2100_ISR_RISC_INT))) {
1155                 *isrp = 0;
1156                 return (0);
1157         }
1158         r2hisr = BXR4(isp, IspVirt2Off(isp, BIU_R2HSTSLO));
1159         isp_prt(isp, ISP_LOGDEBUG3, "RISC2HOST ISR 0x%x", r2hisr);
1160         if ((r2hisr & BIU_R2HST_INTR) == 0) {
1161                 *isrp = 0;
1162                 return (0);
1163         }
1164         switch ((*isrp = r2hisr & BIU_R2HST_ISTAT_MASK)) {
1165         case ISPR2HST_ROM_MBX_OK:
1166         case ISPR2HST_ROM_MBX_FAIL:
1167         case ISPR2HST_MBX_OK:
1168         case ISPR2HST_MBX_FAIL:
1169         case ISPR2HST_ASYNC_EVENT:
1170                 *semap = 1;
1171                 break;
1172         case ISPR2HST_RIO_16:
1173                 *info = ASYNC_RIO16_1;
1174                 *semap = 1;
1175                 return (1);
1176         case ISPR2HST_FPOST:
1177                 *info = ASYNC_CMD_CMPLT;
1178                 *semap = 1;
1179                 return (1);
1180         case ISPR2HST_FPOST_CTIO:
1181                 *info = ASYNC_CTIO_DONE;
1182                 *semap = 1;
1183                 return (1);
1184         case ISPR2HST_RSPQ_UPDATE:
1185                 *semap = 0;
1186                 break;
1187         default:
1188                 hccr = ISP_READ(isp, HCCR);
1189                 if (hccr & HCCR_PAUSE) {
1190                         ISP_WRITE(isp, HCCR, HCCR_RESET);
1191                         isp_prt(isp, ISP_LOGERR, "RISC paused at interrupt (%x->%x)", hccr, ISP_READ(isp, HCCR));
1192                         ISP_WRITE(isp, BIU_ICR, 0);
1193                 } else {
1194                         isp_prt(isp, ISP_LOGERR, "unknown interrupt 0x%x\n", r2hisr);
1195                 }
1196                 return (0);
1197         }
1198         *info = (r2hisr >> 16);
1199         return (1);
1200 }
1201
1202 static int
1203 isp_pci_rd_isr_2400(ispsoftc_t *isp, uint16_t *isrp, uint16_t *semap, uint16_t *info)
1204 {
1205         uint32_t r2hisr;
1206
1207         r2hisr = BXR4(isp, IspVirt2Off(isp, BIU2400_R2HSTSLO));
1208         isp_prt(isp, ISP_LOGDEBUG3, "RISC2HOST ISR 0x%x", r2hisr);
1209         if ((r2hisr & BIU_R2HST_INTR) == 0) {
1210                 *isrp = 0;
1211                 return (0);
1212         }
1213         switch ((*isrp = r2hisr & BIU_R2HST_ISTAT_MASK)) {
1214         case ISPR2HST_ROM_MBX_OK:
1215         case ISPR2HST_ROM_MBX_FAIL:
1216         case ISPR2HST_MBX_OK:
1217         case ISPR2HST_MBX_FAIL:
1218         case ISPR2HST_ASYNC_EVENT:
1219                 *semap = 1;
1220                 break;
1221         case ISPR2HST_RSPQ_UPDATE:
1222         case ISPR2HST_RSPQ_UPDATE2:
1223         case ISPR2HST_ATIO_UPDATE:
1224         case ISPR2HST_ATIO_RSPQ_UPDATE:
1225         case ISPR2HST_ATIO_UPDATE2:
1226                 *semap = 0;
1227                 break;
1228         default:
1229                 ISP_WRITE(isp, BIU2400_HCCR, HCCR_2400_CMD_CLEAR_RISC_INT);
1230                 isp_prt(isp, ISP_LOGERR, "unknown interrupt 0x%x\n", r2hisr);
1231                 return (0);
1232         }
1233         *info = (r2hisr >> 16);
1234         return (1);
1235 }
1236
1237 static uint32_t
1238 isp_pci_rd_reg(ispsoftc_t *isp, int regoff)
1239 {
1240         uint16_t rv;
1241         int oldconf = 0;
1242
1243         if ((regoff & _BLK_REG_MASK) == SXP_BLOCK) {
1244                 /*
1245                  * We will assume that someone has paused the RISC processor.
1246                  */
1247                 oldconf = BXR2(isp, IspVirt2Off(isp, BIU_CONF1));
1248                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), oldconf | BIU_PCI_CONF1_SXP);
1249                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1250         }
1251         rv = BXR2(isp, IspVirt2Off(isp, regoff));
1252         if ((regoff & _BLK_REG_MASK) == SXP_BLOCK) {
1253                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), oldconf);
1254                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1255         }
1256         return (rv);
1257 }
1258
1259 static void
1260 isp_pci_wr_reg(ispsoftc_t *isp, int regoff, uint32_t val)
1261 {
1262         int oldconf = 0;
1263
1264         if ((regoff & _BLK_REG_MASK) == SXP_BLOCK) {
1265                 /*
1266                  * We will assume that someone has paused the RISC processor.
1267                  */
1268                 oldconf = BXR2(isp, IspVirt2Off(isp, BIU_CONF1));
1269                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1),
1270                     oldconf | BIU_PCI_CONF1_SXP);
1271                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1272         }
1273         BXW2(isp, IspVirt2Off(isp, regoff), val);
1274         MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, regoff), 2, -1);
1275         if ((regoff & _BLK_REG_MASK) == SXP_BLOCK) {
1276                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), oldconf);
1277                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1278         }
1279
1280 }
1281
1282 static uint32_t
1283 isp_pci_rd_reg_1080(ispsoftc_t *isp, int regoff)
1284 {
1285         uint32_t rv, oc = 0;
1286
1287         if ((regoff & _BLK_REG_MASK) == SXP_BLOCK) {
1288                 uint32_t tc;
1289                 /*
1290                  * We will assume that someone has paused the RISC processor.
1291                  */
1292                 oc = BXR2(isp, IspVirt2Off(isp, BIU_CONF1));
1293                 tc = oc & ~BIU_PCI1080_CONF1_DMA;
1294                 if (regoff & SXP_BANK1_SELECT)
1295                         tc |= BIU_PCI1080_CONF1_SXP1;
1296                 else
1297                         tc |= BIU_PCI1080_CONF1_SXP0;
1298                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), tc);
1299                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1300         } else if ((regoff & _BLK_REG_MASK) == DMA_BLOCK) {
1301                 oc = BXR2(isp, IspVirt2Off(isp, BIU_CONF1));
1302                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), 
1303                     oc | BIU_PCI1080_CONF1_DMA);
1304                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1305         }
1306         rv = BXR2(isp, IspVirt2Off(isp, regoff));
1307         if (oc) {
1308                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), oc);
1309                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1310         }
1311         return (rv);
1312 }
1313
1314 static void
1315 isp_pci_wr_reg_1080(ispsoftc_t *isp, int regoff, uint32_t val)
1316 {
1317         int oc = 0;
1318
1319         if ((regoff & _BLK_REG_MASK) == SXP_BLOCK) {
1320                 uint32_t tc;
1321                 /*
1322                  * We will assume that someone has paused the RISC processor.
1323                  */
1324                 oc = BXR2(isp, IspVirt2Off(isp, BIU_CONF1));
1325                 tc = oc & ~BIU_PCI1080_CONF1_DMA;
1326                 if (regoff & SXP_BANK1_SELECT)
1327                         tc |= BIU_PCI1080_CONF1_SXP1;
1328                 else
1329                         tc |= BIU_PCI1080_CONF1_SXP0;
1330                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), tc);
1331                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1332         } else if ((regoff & _BLK_REG_MASK) == DMA_BLOCK) {
1333                 oc = BXR2(isp, IspVirt2Off(isp, BIU_CONF1));
1334                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), 
1335                     oc | BIU_PCI1080_CONF1_DMA);
1336                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1337         }
1338         BXW2(isp, IspVirt2Off(isp, regoff), val);
1339         MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, regoff), 2, -1);
1340         if (oc) {
1341                 BXW2(isp, IspVirt2Off(isp, BIU_CONF1), oc);
1342                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, BIU_CONF1), 2, -1);
1343         }
1344 }
1345
1346 static uint32_t
1347 isp_pci_rd_reg_2400(ispsoftc_t *isp, int regoff)
1348 {
1349         uint32_t rv;
1350         int block = regoff & _BLK_REG_MASK;
1351
1352         switch (block) {
1353         case BIU_BLOCK:
1354                 break;
1355         case MBOX_BLOCK:
1356                 return (BXR2(isp, IspVirt2Off(isp, regoff)));
1357         case SXP_BLOCK:
1358                 isp_prt(isp, ISP_LOGWARN, "SXP_BLOCK read at 0x%x", regoff);
1359                 return (0xffffffff);
1360         case RISC_BLOCK:
1361                 isp_prt(isp, ISP_LOGWARN, "RISC_BLOCK read at 0x%x", regoff);
1362                 return (0xffffffff);
1363         case DMA_BLOCK:
1364                 isp_prt(isp, ISP_LOGWARN, "DMA_BLOCK read at 0x%x", regoff);
1365                 return (0xffffffff);
1366         default:
1367                 isp_prt(isp, ISP_LOGWARN, "unknown block read at 0x%x", regoff);
1368                 return (0xffffffff);
1369         }
1370
1371
1372         switch (regoff) {
1373         case BIU2400_FLASH_ADDR:
1374         case BIU2400_FLASH_DATA:
1375         case BIU2400_ICR:
1376         case BIU2400_ISR:
1377         case BIU2400_CSR:
1378         case BIU2400_REQINP:
1379         case BIU2400_REQOUTP:
1380         case BIU2400_RSPINP:
1381         case BIU2400_RSPOUTP:
1382         case BIU2400_PRI_REQINP:
1383         case BIU2400_PRI_REQOUTP:
1384         case BIU2400_ATIO_RSPINP:
1385         case BIU2400_ATIO_RSPOUTP:
1386         case BIU2400_HCCR:
1387         case BIU2400_GPIOD:
1388         case BIU2400_GPIOE:
1389         case BIU2400_HSEMA:
1390                 rv = BXR4(isp, IspVirt2Off(isp, regoff));
1391                 break;
1392         case BIU2400_R2HSTSLO:
1393                 rv = BXR4(isp, IspVirt2Off(isp, regoff));
1394                 break;
1395         case BIU2400_R2HSTSHI:
1396                 rv = BXR4(isp, IspVirt2Off(isp, regoff)) >> 16;
1397                 break;
1398         default:
1399                 isp_prt(isp, ISP_LOGERR,
1400                     "isp_pci_rd_reg_2400: unknown offset %x", regoff);
1401                 rv = 0xffffffff;
1402                 break;
1403         }
1404         return (rv);
1405 }
1406
1407 static void
1408 isp_pci_wr_reg_2400(ispsoftc_t *isp, int regoff, uint32_t val)
1409 {
1410         int block = regoff & _BLK_REG_MASK;
1411
1412         switch (block) {
1413         case BIU_BLOCK:
1414                 break;
1415         case MBOX_BLOCK:
1416                 BXW2(isp, IspVirt2Off(isp, regoff), val);
1417                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, regoff), 2, -1);
1418                 return;
1419         case SXP_BLOCK:
1420                 isp_prt(isp, ISP_LOGWARN, "SXP_BLOCK write at 0x%x", regoff);
1421                 return;
1422         case RISC_BLOCK:
1423                 isp_prt(isp, ISP_LOGWARN, "RISC_BLOCK write at 0x%x", regoff);
1424                 return;
1425         case DMA_BLOCK:
1426                 isp_prt(isp, ISP_LOGWARN, "DMA_BLOCK write at 0x%x", regoff);
1427                 return;
1428         default:
1429                 isp_prt(isp, ISP_LOGWARN, "unknown block write at 0x%x",
1430                     regoff);
1431                 break;
1432         }
1433
1434         switch (regoff) {
1435         case BIU2400_FLASH_ADDR:
1436         case BIU2400_FLASH_DATA:
1437         case BIU2400_ICR:
1438         case BIU2400_ISR:
1439         case BIU2400_CSR:
1440         case BIU2400_REQINP:
1441         case BIU2400_REQOUTP:
1442         case BIU2400_RSPINP:
1443         case BIU2400_RSPOUTP:
1444         case BIU2400_PRI_REQINP:
1445         case BIU2400_PRI_REQOUTP:
1446         case BIU2400_ATIO_RSPINP:
1447         case BIU2400_ATIO_RSPOUTP:
1448         case BIU2400_HCCR:
1449         case BIU2400_GPIOD:
1450         case BIU2400_GPIOE:
1451         case BIU2400_HSEMA:
1452                 BXW4(isp, IspVirt2Off(isp, regoff), val);
1453 #ifdef MEMORYBARRIERW
1454                 if (regoff == BIU2400_REQINP ||
1455                     regoff == BIU2400_RSPOUTP ||
1456                     regoff == BIU2400_PRI_REQINP ||
1457                     regoff == BIU2400_ATIO_RSPOUTP)
1458                         MEMORYBARRIERW(isp, SYNC_REG,
1459                             IspVirt2Off(isp, regoff), 4, -1)
1460                 else
1461 #endif
1462                 MEMORYBARRIER(isp, SYNC_REG, IspVirt2Off(isp, regoff), 4, -1);
1463                 break;
1464         default:
1465                 isp_prt(isp, ISP_LOGERR,
1466                     "isp_pci_wr_reg_2400: bad offset 0x%x", regoff);
1467                 break;
1468         }
1469 }
1470
1471
1472 struct imush {
1473         ispsoftc_t *isp;
1474         caddr_t vbase;
1475         int chan;
1476         int error;
1477 };
1478
1479 static void imc(void *, bus_dma_segment_t *, int, int);
1480 static void imc1(void *, bus_dma_segment_t *, int, int);
1481
1482 static void
1483 imc(void *arg, bus_dma_segment_t *segs, int nseg, int error)
1484 {
1485         struct imush *imushp = (struct imush *) arg;
1486         isp_ecmd_t *ecmd;
1487
1488         if (error) {
1489                 imushp->error = error;
1490                 return;
1491         }
1492         if (nseg != 1) {
1493                 imushp->error = EINVAL;
1494                 return;
1495         }
1496         isp_prt(imushp->isp, ISP_LOGDEBUG0, "request/result area @ 0x%jx/0x%jx", (uintmax_t) segs->ds_addr, (uintmax_t) segs->ds_len);
1497
1498         imushp->isp->isp_rquest = imushp->vbase;
1499         imushp->isp->isp_rquest_dma = segs->ds_addr;
1500         segs->ds_addr += ISP_QUEUE_SIZE(RQUEST_QUEUE_LEN(imushp->isp));
1501         imushp->vbase += ISP_QUEUE_SIZE(RQUEST_QUEUE_LEN(imushp->isp));
1502
1503         imushp->isp->isp_result_dma = segs->ds_addr;
1504         imushp->isp->isp_result = imushp->vbase;
1505         segs->ds_addr += ISP_QUEUE_SIZE(RESULT_QUEUE_LEN(imushp->isp));
1506         imushp->vbase += ISP_QUEUE_SIZE(RESULT_QUEUE_LEN(imushp->isp));
1507
1508         if (imushp->isp->isp_type >= ISP_HA_FC_2300) {
1509         imushp->isp->isp_osinfo.ecmd_dma = segs->ds_addr;
1510         imushp->isp->isp_osinfo.ecmd_free = (isp_ecmd_t *)imushp->vbase;
1511         imushp->isp->isp_osinfo.ecmd_base = imushp->isp->isp_osinfo.ecmd_free;
1512         for (ecmd = imushp->isp->isp_osinfo.ecmd_free; ecmd < &imushp->isp->isp_osinfo.ecmd_free[N_XCMDS]; ecmd++) {
1513             if (ecmd == &imushp->isp->isp_osinfo.ecmd_free[N_XCMDS - 1]) {
1514                 ecmd->next = NULL;
1515             } else {
1516                 ecmd->next = ecmd + 1;
1517             }
1518         }
1519     }
1520 #ifdef  ISP_TARGET_MODE
1521         segs->ds_addr += (N_XCMDS * XCMD_SIZE);
1522         imushp->vbase += (N_XCMDS * XCMD_SIZE);
1523         if (IS_24XX(imushp->isp)) {
1524                 imushp->isp->isp_atioq_dma = segs->ds_addr;
1525                 imushp->isp->isp_atioq = imushp->vbase;
1526         }
1527 #endif
1528 }
1529
1530 static void
1531 imc1(void *arg, bus_dma_segment_t *segs, int nseg, int error)
1532 {
1533         struct imush *imushp = (struct imush *) arg;
1534         if (error) {
1535                 imushp->error = error;
1536                 return;
1537         }
1538         if (nseg != 1) {
1539                 imushp->error = EINVAL;
1540                 return;
1541         }
1542         isp_prt(imushp->isp, ISP_LOGDEBUG0, "scdma @ 0x%jx/0x%jx", (uintmax_t) segs->ds_addr, (uintmax_t) segs->ds_len);
1543         FCPARAM(imushp->isp, imushp->chan)->isp_scdma = segs->ds_addr;
1544         FCPARAM(imushp->isp, imushp->chan)->isp_scratch = imushp->vbase;
1545 }
1546
1547 static int
1548 isp_pci_mbxdma(ispsoftc_t *isp)
1549 {
1550         caddr_t base;
1551         uint32_t len, nsegs;
1552         int i, error, cmap = 0;
1553         bus_size_t slim;        /* segment size */
1554         bus_addr_t llim;        /* low limit of unavailable dma */
1555         bus_addr_t hlim;        /* high limit of unavailable dma */
1556         struct imush im;
1557
1558         /*
1559          * Already been here? If so, leave...
1560          */
1561         if (isp->isp_rquest) {
1562                 return (0);
1563         }
1564         ISP_UNLOCK(isp);
1565
1566         if (isp->isp_maxcmds == 0) {
1567                 isp_prt(isp, ISP_LOGERR, "maxcmds not set");
1568                 ISP_LOCK(isp);
1569                 return (1);
1570         }
1571
1572         hlim = BUS_SPACE_MAXADDR;
1573         if (IS_ULTRA2(isp) || IS_FC(isp) || IS_1240(isp)) {
1574                 if (sizeof (bus_size_t) > 4) {
1575                         slim = (bus_size_t) (1ULL << 32);
1576                 } else {
1577                         slim = (bus_size_t) (1UL << 31);
1578                 }
1579                 llim = BUS_SPACE_MAXADDR;
1580         } else {
1581                 llim = BUS_SPACE_MAXADDR_32BIT;
1582                 slim = (1UL << 24);
1583         }
1584
1585         len = isp->isp_maxcmds * sizeof (struct isp_pcmd);
1586         isp->isp_osinfo.pcmd_pool = (struct isp_pcmd *) malloc(len, M_DEVBUF, M_WAITOK | M_ZERO);
1587         if (isp->isp_osinfo.pcmd_pool == NULL) {
1588                 isp_prt(isp, ISP_LOGERR, "cannot allocate pcmds");
1589                 ISP_LOCK(isp);
1590                 return (1);
1591         }
1592
1593         if (isp->isp_osinfo.sixtyfourbit) {
1594                 nsegs = ISP_NSEG64_MAX;
1595         } else {
1596                 nsegs = ISP_NSEG_MAX;
1597         }
1598 #ifdef  ISP_TARGET_MODE
1599         /*
1600          * XXX: We don't really support 64 bit target mode for parallel scsi yet
1601          */
1602         if (IS_SCSI(isp) && isp->isp_osinfo.sixtyfourbit) {
1603                 free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1604                 isp_prt(isp, ISP_LOGERR, "we cannot do DAC for SPI cards yet");
1605                 ISP_LOCK(isp);
1606                 return (1);
1607         }
1608 #endif
1609
1610         if (isp_dma_tag_create(BUS_DMA_ROOTARG(ISP_PCD(isp)), 1, slim, llim, hlim, NULL, NULL, BUS_SPACE_MAXSIZE, nsegs, slim, 0, &isp->isp_osinfo.dmat)) {
1611                 free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1612                 ISP_LOCK(isp);
1613                 isp_prt(isp, ISP_LOGERR, "could not create master dma tag");
1614                 return (1);
1615         }
1616
1617         len = sizeof (isp_hdl_t) * isp->isp_maxcmds;
1618         isp->isp_xflist = (isp_hdl_t *) malloc(len, M_DEVBUF, M_WAITOK | M_ZERO);
1619         if (isp->isp_xflist == NULL) {
1620                 free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1621                 ISP_LOCK(isp);
1622                 isp_prt(isp, ISP_LOGERR, "cannot alloc xflist array");
1623                 return (1);
1624         }
1625         for (len = 0; len < isp->isp_maxcmds - 1; len++) {
1626                 isp->isp_xflist[len].cmd = &isp->isp_xflist[len+1];
1627         }
1628         isp->isp_xffree = isp->isp_xflist;
1629 #ifdef  ISP_TARGET_MODE
1630         len = sizeof (isp_hdl_t) * isp->isp_maxcmds;
1631         isp->isp_tgtlist = (isp_hdl_t *) malloc(len, M_DEVBUF, M_WAITOK | M_ZERO);
1632         if (isp->isp_tgtlist == NULL) {
1633                 free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1634                 free(isp->isp_xflist, M_DEVBUF);
1635                 ISP_LOCK(isp);
1636                 isp_prt(isp, ISP_LOGERR, "cannot alloc tgtlist array");
1637                 return (1);
1638         }
1639         for (len = 0; len < isp->isp_maxcmds - 1; len++) {
1640                 isp->isp_tgtlist[len].cmd = &isp->isp_tgtlist[len+1];
1641         }
1642         isp->isp_tgtfree = isp->isp_tgtlist;
1643 #endif
1644
1645         /*
1646          * Allocate and map the request and result queues (and ATIO queue
1647          * if we're a 2400 supporting target mode), and a region for
1648          * external dma addressable command/status structures (23XX and
1649          * later).
1650          */
1651         len = ISP_QUEUE_SIZE(RQUEST_QUEUE_LEN(isp));
1652         len += ISP_QUEUE_SIZE(RESULT_QUEUE_LEN(isp));
1653 #ifdef  ISP_TARGET_MODE
1654         if (IS_24XX(isp)) {
1655                 len += ISP_QUEUE_SIZE(RESULT_QUEUE_LEN(isp));
1656         }
1657 #endif
1658         if (isp->isp_type >= ISP_HA_FC_2300) {
1659                 len += (N_XCMDS * XCMD_SIZE);
1660         }
1661
1662         /*
1663          * Create a tag for the control spaces. We don't always need this
1664          * to be 32 bits, but we do this for simplicity and speed's sake.
1665          */
1666         if (isp_dma_tag_create(isp->isp_osinfo.dmat, QENTRY_LEN, slim, BUS_SPACE_MAXADDR_32BIT, BUS_SPACE_MAXADDR, NULL, NULL, len, 1, slim, 0, &isp->isp_osinfo.cdmat)) {
1667                 isp_prt(isp, ISP_LOGERR, "cannot create a dma tag for control spaces");
1668                 free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1669                 free(isp->isp_xflist, M_DEVBUF);
1670 #ifdef  ISP_TARGET_MODE
1671                 free(isp->isp_tgtlist, M_DEVBUF);
1672 #endif
1673                 ISP_LOCK(isp);
1674                 return (1);
1675         }
1676
1677         if (bus_dmamem_alloc(isp->isp_osinfo.cdmat, (void **)&base, BUS_DMA_NOWAIT | BUS_DMA_COHERENT, &isp->isp_osinfo.cdmap) != 0) {
1678                 isp_prt(isp, ISP_LOGERR, "cannot allocate %d bytes of CCB memory", len);
1679                 bus_dma_tag_destroy(isp->isp_osinfo.cdmat);
1680                 free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1681                 free(isp->isp_xflist, M_DEVBUF);
1682 #ifdef  ISP_TARGET_MODE
1683                 free(isp->isp_tgtlist, M_DEVBUF);
1684 #endif
1685                 ISP_LOCK(isp);
1686                 return (1);
1687         }
1688
1689         im.isp = isp;
1690         im.chan = 0;
1691         im.vbase = base;
1692         im.error = 0;
1693
1694         bus_dmamap_load(isp->isp_osinfo.cdmat, isp->isp_osinfo.cdmap, base, len, imc, &im, 0);
1695         if (im.error) {
1696                 isp_prt(isp, ISP_LOGERR, "error %d loading dma map for control areas", im.error);
1697                 goto bad;
1698         }
1699
1700         if (IS_FC(isp)) {
1701                 for (cmap = 0; cmap < isp->isp_nchan; cmap++) {
1702                         struct isp_fc *fc = ISP_FC_PC(isp, cmap);
1703                         if (isp_dma_tag_create(isp->isp_osinfo.dmat, 64, slim, BUS_SPACE_MAXADDR_32BIT, BUS_SPACE_MAXADDR, NULL, NULL, ISP_FC_SCRLEN, 1, slim, 0, &fc->tdmat)) {
1704                                 goto bad;
1705                         }
1706                         if (bus_dmamem_alloc(fc->tdmat, (void **)&base, BUS_DMA_NOWAIT | BUS_DMA_COHERENT, &fc->tdmap) != 0) {
1707                                 bus_dma_tag_destroy(fc->tdmat);
1708                                 goto bad;
1709                         }
1710                         im.isp = isp;
1711                         im.chan = cmap;
1712                         im.vbase = base;
1713                         im.error = 0;
1714                         bus_dmamap_load(fc->tdmat, fc->tdmap, base, ISP_FC_SCRLEN, imc1, &im, 0);
1715                         if (im.error) {
1716                                 bus_dmamem_free(fc->tdmat, base, fc->tdmap);
1717                                 bus_dma_tag_destroy(fc->tdmat);
1718                                 goto bad;
1719                         }
1720                         if (isp->isp_type >= ISP_HA_FC_2300) {
1721                                 for (i = 0; i < INITIAL_NEXUS_COUNT; i++) {
1722                                         struct isp_nexus *n = malloc(sizeof (struct isp_nexus), M_DEVBUF, M_NOWAIT | M_ZERO);
1723                                         if (n == NULL) {
1724                                                 while (fc->nexus_free_list) {
1725                                                         n = fc->nexus_free_list;
1726                                                         fc->nexus_free_list = n->next;
1727                                                         free(n, M_DEVBUF);
1728                                                 }
1729                                                 goto bad;
1730                                         }
1731                                         n->next = fc->nexus_free_list;
1732                                         fc->nexus_free_list = n;
1733                                 }
1734                         }
1735                 }
1736         }
1737
1738         for (i = 0; i < isp->isp_maxcmds; i++) {
1739                 struct isp_pcmd *pcmd = &isp->isp_osinfo.pcmd_pool[i];
1740                 error = bus_dmamap_create(isp->isp_osinfo.dmat, 0, &pcmd->dmap);
1741                 if (error) {
1742                         isp_prt(isp, ISP_LOGERR, "error %d creating per-cmd DMA maps", error);
1743                         while (--i >= 0) {
1744                                 bus_dmamap_destroy(isp->isp_osinfo.dmat, isp->isp_osinfo.pcmd_pool[i].dmap);
1745                         }
1746                         goto bad;
1747                 }
1748                 callout_init_mtx(&pcmd->wdog, &isp->isp_osinfo.lock, 0);
1749                 if (i == isp->isp_maxcmds-1) {
1750                         pcmd->next = NULL;
1751                 } else {
1752                         pcmd->next = &isp->isp_osinfo.pcmd_pool[i+1];
1753                 }
1754         }
1755         isp->isp_osinfo.pcmd_free = &isp->isp_osinfo.pcmd_pool[0];
1756         ISP_LOCK(isp);
1757         return (0);
1758
1759 bad:
1760         while (--cmap >= 0) {
1761                 struct isp_fc *fc = ISP_FC_PC(isp, cmap);
1762                 bus_dmamem_free(fc->tdmat, base, fc->tdmap);
1763                 bus_dma_tag_destroy(fc->tdmat);
1764                 while (fc->nexus_free_list) {
1765                         struct isp_nexus *n = fc->nexus_free_list;
1766                         fc->nexus_free_list = n->next;
1767                         free(n, M_DEVBUF);
1768                 }
1769         }
1770         bus_dmamem_free(isp->isp_osinfo.cdmat, base, isp->isp_osinfo.cdmap);
1771         bus_dma_tag_destroy(isp->isp_osinfo.cdmat);
1772         free(isp->isp_xflist, M_DEVBUF);
1773 #ifdef  ISP_TARGET_MODE
1774         free(isp->isp_tgtlist, M_DEVBUF);
1775 #endif
1776         free(isp->isp_osinfo.pcmd_pool, M_DEVBUF);
1777         isp->isp_rquest = NULL;
1778         ISP_LOCK(isp);
1779         return (1);
1780 }
1781
1782 typedef struct {
1783         ispsoftc_t *isp;
1784         void *cmd_token;
1785         void *rq;       /* original request */
1786         int error;
1787         bus_size_t mapsize;
1788 } mush_t;
1789
1790 #define MUSHERR_NOQENTRIES      -2
1791
1792 #ifdef  ISP_TARGET_MODE
1793 static void tdma2_2(void *, bus_dma_segment_t *, int, bus_size_t, int);
1794 static void tdma2(void *, bus_dma_segment_t *, int, int);
1795
1796 static void
1797 tdma2_2(void *arg, bus_dma_segment_t *dm_segs, int nseg, bus_size_t mapsize, int error)
1798 {
1799         mush_t *mp;
1800         mp = (mush_t *)arg;
1801         mp->mapsize = mapsize;
1802         tdma2(arg, dm_segs, nseg, error);
1803 }
1804
1805 static void
1806 tdma2(void *arg, bus_dma_segment_t *dm_segs, int nseg, int error)
1807 {
1808         mush_t *mp;
1809         ispsoftc_t *isp;
1810         struct ccb_scsiio *csio;
1811         isp_ddir_t ddir;
1812         ispreq_t *rq;
1813
1814         mp = (mush_t *) arg;
1815         if (error) {
1816                 mp->error = error;
1817                 return;
1818         }
1819         csio = mp->cmd_token;
1820         isp = mp->isp;
1821         rq = mp->rq;
1822         if (nseg) {
1823                 if (isp->isp_osinfo.sixtyfourbit) {
1824                         if (nseg >= ISP_NSEG64_MAX) {
1825                                 isp_prt(isp, ISP_LOGERR, "number of segments (%d) exceed maximum we can support (%d)", nseg, ISP_NSEG64_MAX);
1826                                 mp->error = EFAULT;
1827                                 return;
1828                         }
1829                         if (rq->req_header.rqs_entry_type == RQSTYPE_CTIO2) {
1830                                 rq->req_header.rqs_entry_type = RQSTYPE_CTIO3;
1831                         }
1832                 } else {
1833                         if (nseg >= ISP_NSEG_MAX) {
1834                                 isp_prt(isp, ISP_LOGERR, "number of segments (%d) exceed maximum we can support (%d)", nseg, ISP_NSEG_MAX);
1835                                 mp->error = EFAULT;
1836                                 return;
1837                         }
1838                 }
1839                 if ((csio->ccb_h.flags & CAM_DIR_MASK) == CAM_DIR_IN) {
1840                         bus_dmamap_sync(isp->isp_osinfo.dmat, PISP_PCMD(csio)->dmap, BUS_DMASYNC_PREWRITE);
1841                         ddir = ISP_TO_DEVICE;
1842                 } else if ((csio->ccb_h.flags & CAM_DIR_MASK) == CAM_DIR_OUT) {
1843                         bus_dmamap_sync(isp->isp_osinfo.dmat, PISP_PCMD(csio)->dmap, BUS_DMASYNC_PREREAD);
1844                         ddir = ISP_FROM_DEVICE;
1845                 } else {
1846                         dm_segs = NULL;
1847                         nseg = 0;
1848                         ddir = ISP_NOXFR;
1849                 }
1850         } else {
1851                 dm_segs = NULL;
1852                 nseg = 0;
1853                 ddir = ISP_NOXFR;
1854         }
1855
1856         error = isp_send_tgt_cmd(isp, rq, dm_segs, nseg, XS_XFRLEN(csio), ddir, &csio->sense_data, csio->sense_len);
1857         switch (error) {
1858         case CMD_EAGAIN:
1859                 mp->error = MUSHERR_NOQENTRIES;
1860         case CMD_QUEUED:
1861                 break;
1862         default:
1863                 mp->error = EIO;
1864         }
1865 }
1866 #endif
1867
1868 static void dma2_2(void *, bus_dma_segment_t *, int, bus_size_t, int);
1869 static void dma2(void *, bus_dma_segment_t *, int, int);
1870
1871 static void
1872 dma2_2(void *arg, bus_dma_segment_t *dm_segs, int nseg, bus_size_t mapsize, int error)
1873 {
1874         mush_t *mp;
1875         mp = (mush_t *)arg;
1876         mp->mapsize = mapsize;
1877         dma2(arg, dm_segs, nseg, error);
1878 }
1879
1880 static void
1881 dma2(void *arg, bus_dma_segment_t *dm_segs, int nseg, int error)
1882 {
1883         mush_t *mp;
1884         ispsoftc_t *isp;
1885         struct ccb_scsiio *csio;
1886         isp_ddir_t ddir;
1887         ispreq_t *rq;
1888
1889         mp = (mush_t *) arg;
1890         if (error) {
1891                 mp->error = error;
1892                 return;
1893         }
1894         csio = mp->cmd_token;
1895         isp = mp->isp;
1896         rq = mp->rq;
1897         if (nseg) {
1898                 if (isp->isp_osinfo.sixtyfourbit) {
1899                         if (nseg >= ISP_NSEG64_MAX) {
1900                                 isp_prt(isp, ISP_LOGERR, "number of segments (%d) exceed maximum we can support (%d)", nseg, ISP_NSEG64_MAX);
1901                                 mp->error = EFAULT;
1902                                 return;
1903                         }
1904                         if (rq->req_header.rqs_entry_type == RQSTYPE_T2RQS) {
1905                                 rq->req_header.rqs_entry_type = RQSTYPE_T3RQS;
1906                         } else if (rq->req_header.rqs_entry_type == RQSTYPE_REQUEST) {
1907                                 rq->req_header.rqs_entry_type = RQSTYPE_A64;
1908                         }
1909                 } else {
1910                         if (nseg >= ISP_NSEG_MAX) {
1911                                 isp_prt(isp, ISP_LOGERR, "number of segments (%d) exceed maximum we can support (%d)", nseg, ISP_NSEG_MAX);
1912                                 mp->error = EFAULT;
1913                                 return;
1914                         }
1915                 }
1916                 if ((csio->ccb_h.flags & CAM_DIR_MASK) == CAM_DIR_IN) {
1917                         bus_dmamap_sync(isp->isp_osinfo.dmat, PISP_PCMD(csio)->dmap, BUS_DMASYNC_PREREAD);
1918                         ddir = ISP_FROM_DEVICE;
1919                 } else if ((csio->ccb_h.flags & CAM_DIR_MASK) == CAM_DIR_OUT) {
1920                         bus_dmamap_sync(isp->isp_osinfo.dmat, PISP_PCMD(csio)->dmap, BUS_DMASYNC_PREWRITE);
1921                         ddir = ISP_TO_DEVICE;
1922                 } else {
1923                         ddir = ISP_NOXFR;
1924                 }
1925         } else {
1926                 dm_segs = NULL;
1927                 nseg = 0;
1928                 ddir = ISP_NOXFR;
1929         }
1930
1931         error = isp_send_cmd(isp, rq, dm_segs, nseg, XS_XFRLEN(csio), ddir, (ispds64_t *)csio->req_map);
1932         switch (error) {
1933         case CMD_EAGAIN:
1934                 mp->error = MUSHERR_NOQENTRIES;
1935                 break;
1936         case CMD_QUEUED:
1937                 break;
1938         default:
1939                 mp->error = EIO;
1940                 break;
1941         }
1942 }
1943
1944 static int
1945 isp_pci_dmasetup(ispsoftc_t *isp, struct ccb_scsiio *csio, void *ff)
1946 {
1947         mush_t mush, *mp;
1948         void (*eptr)(void *, bus_dma_segment_t *, int, int);
1949         void (*eptr2)(void *, bus_dma_segment_t *, int, bus_size_t, int);
1950         int error;
1951
1952         mp = &mush;
1953         mp->isp = isp;
1954         mp->cmd_token = csio;
1955         mp->rq = ff;
1956         mp->error = 0;
1957         mp->mapsize = 0;
1958
1959 #ifdef  ISP_TARGET_MODE
1960         if (csio->ccb_h.func_code == XPT_CONT_TARGET_IO) {
1961                 eptr = tdma2;
1962                 eptr2 = tdma2_2;
1963         } else
1964 #endif
1965         {
1966                 eptr = dma2;
1967                 eptr2 = dma2_2;
1968         }
1969
1970
1971         error = bus_dmamap_load_ccb(isp->isp_osinfo.dmat, PISP_PCMD(csio)->dmap,
1972             (union ccb *)csio, eptr, mp, 0);
1973         if (error == EINPROGRESS) {
1974                 bus_dmamap_unload(isp->isp_osinfo.dmat, PISP_PCMD(csio)->dmap);
1975                 mp->error = EINVAL;
1976                 isp_prt(isp, ISP_LOGERR, "deferred dma allocation not supported");
1977         } else if (error && mp->error == 0) {
1978 #ifdef  DIAGNOSTIC
1979                 isp_prt(isp, ISP_LOGERR, "error %d in dma mapping code", error);
1980 #endif
1981                 mp->error = error;
1982         }
1983         if (mp->error) {
1984                 int retval = CMD_COMPLETE;
1985                 if (mp->error == MUSHERR_NOQENTRIES) {
1986                         retval = CMD_EAGAIN;
1987                 } else if (mp->error == EFBIG) {
1988                         csio->ccb_h.status = CAM_REQ_TOO_BIG;
1989                 } else if (mp->error == EINVAL) {
1990                         csio->ccb_h.status = CAM_REQ_INVALID;
1991                 } else {
1992                         csio->ccb_h.status = CAM_UNREC_HBA_ERROR;
1993                 }
1994                 return (retval);
1995         }
1996         return (CMD_QUEUED);
1997 }
1998
1999 static void
2000 isp_pci_reset0(ispsoftc_t *isp)
2001 {
2002         ISP_DISABLE_INTS(isp);
2003 }
2004
2005 static void
2006 isp_pci_reset1(ispsoftc_t *isp)
2007 {
2008         if (!IS_24XX(isp)) {
2009                 /* Make sure the BIOS is disabled */
2010                 isp_pci_wr_reg(isp, HCCR, PCI_HCCR_CMD_BIOS);
2011         }
2012         /* and enable interrupts */
2013         ISP_ENABLE_INTS(isp);
2014 }
2015
2016 static void
2017 isp_pci_dumpregs(ispsoftc_t *isp, const char *msg)
2018 {
2019         struct isp_pcisoftc *pcs = (struct isp_pcisoftc *)isp;
2020         if (msg)
2021                 printf("%s: %s\n", device_get_nameunit(isp->isp_dev), msg);
2022         else
2023                 printf("%s:\n", device_get_nameunit(isp->isp_dev));
2024         if (IS_SCSI(isp))
2025                 printf("    biu_conf1=%x", ISP_READ(isp, BIU_CONF1));
2026         else
2027                 printf("    biu_csr=%x", ISP_READ(isp, BIU2100_CSR));
2028         printf(" biu_icr=%x biu_isr=%x biu_sema=%x ", ISP_READ(isp, BIU_ICR),
2029             ISP_READ(isp, BIU_ISR), ISP_READ(isp, BIU_SEMA));
2030         printf("risc_hccr=%x\n", ISP_READ(isp, HCCR));
2031
2032
2033         if (IS_SCSI(isp)) {
2034                 ISP_WRITE(isp, HCCR, HCCR_CMD_PAUSE);
2035                 printf("    cdma_conf=%x cdma_sts=%x cdma_fifostat=%x\n",
2036                         ISP_READ(isp, CDMA_CONF), ISP_READ(isp, CDMA_STATUS),
2037                         ISP_READ(isp, CDMA_FIFO_STS));
2038                 printf("    ddma_conf=%x ddma_sts=%x ddma_fifostat=%x\n",
2039                         ISP_READ(isp, DDMA_CONF), ISP_READ(isp, DDMA_STATUS),
2040                         ISP_READ(isp, DDMA_FIFO_STS));
2041                 printf("    sxp_int=%x sxp_gross=%x sxp(scsi_ctrl)=%x\n",
2042                         ISP_READ(isp, SXP_INTERRUPT),
2043                         ISP_READ(isp, SXP_GROSS_ERR),
2044                         ISP_READ(isp, SXP_PINS_CTRL));
2045                 ISP_WRITE(isp, HCCR, HCCR_CMD_RELEASE);
2046         }
2047         printf("    mbox regs: %x %x %x %x %x\n",
2048             ISP_READ(isp, OUTMAILBOX0), ISP_READ(isp, OUTMAILBOX1),
2049             ISP_READ(isp, OUTMAILBOX2), ISP_READ(isp, OUTMAILBOX3),
2050             ISP_READ(isp, OUTMAILBOX4));
2051         printf("    PCI Status Command/Status=%x\n",
2052             pci_read_config(pcs->pci_dev, PCIR_COMMAND, 1));
2053 }