]> CyberLeo.Net >> Repos - FreeBSD/stable/10.git/blob - sys/dev/ntb/ntb_hw/ntb_regs.h
MFC 103 ntb(4) patches by cem@ up to r295487.
[FreeBSD/stable/10.git] / sys / dev / ntb / ntb_hw / ntb_regs.h
1 /*-
2  * Copyright (C) 2013 Intel Corporation
3  * Copyright (C) 2015 EMC Corporation
4  * All rights reserved.
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  *
15  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
16  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
17  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
18  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
19  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
20  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
21  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
22  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
23  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
24  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
25  * SUCH DAMAGE.
26  *
27  * $FreeBSD$
28  */
29
30 #ifndef _NTB_REGS_H_
31 #define _NTB_REGS_H_
32
33 #define NTB_LINK_STATUS_ACTIVE  0x2000
34 #define NTB_LINK_SPEED_MASK     0x000f
35 #define NTB_LINK_WIDTH_MASK     0x03f0
36 #define NTB_LNK_STA_WIDTH(sta)  (((sta) & NTB_LINK_WIDTH_MASK) >> 4)
37
38 #define XEON_SNB_MW_COUNT       2
39 #define XEON_HSX_SPLIT_MW_COUNT 3
40 /* Reserve the uppermost bit for link interrupt */
41 #define XEON_DB_COUNT           15
42 #define XEON_DB_TOTAL_SHIFT     16
43 #define XEON_DB_LINK            15
44 #define XEON_DB_MSIX_VECTOR_COUNT       4
45 #define XEON_DB_MSIX_VECTOR_SHIFT       5
46 #define XEON_DB_LINK_BIT        (1 << XEON_DB_LINK)
47
48 #define XEON_SPCICMD_OFFSET     0x0504
49 #define XEON_DEVCTRL_OFFSET     0x0598
50 #define XEON_DEVSTS_OFFSET      0x059a
51 #define XEON_LINK_STATUS_OFFSET 0x01a2
52 #define XEON_SLINK_STATUS_OFFSET        0x05a2
53
54 #define XEON_PBAR2LMT_OFFSET    0x0000
55 #define XEON_PBAR4LMT_OFFSET    0x0008
56 #define XEON_PBAR5LMT_OFFSET    0x000c
57 #define XEON_PBAR2XLAT_OFFSET   0x0010
58 #define XEON_PBAR4XLAT_OFFSET   0x0018
59 #define XEON_PBAR5XLAT_OFFSET   0x001c
60 #define XEON_SBAR2LMT_OFFSET    0x0020
61 #define XEON_SBAR4LMT_OFFSET    0x0028
62 #define XEON_SBAR5LMT_OFFSET    0x002c
63 #define XEON_SBAR2XLAT_OFFSET   0x0030
64 #define XEON_SBAR4XLAT_OFFSET   0x0038
65 #define XEON_SBAR5XLAT_OFFSET   0x003c
66 #define XEON_SBAR0BASE_OFFSET   0x0040
67 #define XEON_SBAR2BASE_OFFSET   0x0048
68 #define XEON_SBAR4BASE_OFFSET   0x0050
69 #define XEON_SBAR5BASE_OFFSET   0x0054
70 #define XEON_NTBCNTL_OFFSET     0x0058
71 #define XEON_SBDF_OFFSET        0x005c
72 #define XEON_PDOORBELL_OFFSET   0x0060
73 #define XEON_PDBMSK_OFFSET      0x0062
74 #define XEON_SDOORBELL_OFFSET   0x0064
75 #define XEON_SDBMSK_OFFSET      0x0066
76 #define XEON_USMEMMISS_OFFSET   0x0070
77 #define XEON_SPAD_OFFSET        0x0080
78 #define XEON_SPADSEMA4_OFFSET   0x00c0
79 #define XEON_WCCNTRL_OFFSET     0x00e0
80 #define XEON_UNCERRSTS_OFFSET   0x014c
81 #define XEON_CORERRSTS_OFFSET   0x0158
82 #define XEON_B2B_SPAD_OFFSET    0x0100
83 #define XEON_B2B_DOORBELL_OFFSET        0x0140
84 #define XEON_B2B_XLAT_OFFSETL   0x0144
85 #define XEON_B2B_XLAT_OFFSETU   0x0148
86
87 #define ATOM_MW_COUNT           2
88 #define ATOM_DB_COUNT           34
89 #define ATOM_DB_MSIX_VECTOR_COUNT       34
90 #define ATOM_DB_MSIX_VECTOR_SHIFT       1
91
92 #define ATOM_SPCICMD_OFFSET     0xb004
93 #define ATOM_MBAR23_OFFSET      0xb018
94 #define ATOM_MBAR45_OFFSET      0xb020
95 #define ATOM_DEVCTRL_OFFSET     0xb048
96 #define ATOM_LINK_STATUS_OFFSET 0xb052
97 #define ATOM_ERRCORSTS_OFFSET   0xb110
98
99 #define ATOM_SBAR2XLAT_OFFSET   0x0008
100 #define ATOM_SBAR4XLAT_OFFSET   0x0010
101 #define ATOM_PDOORBELL_OFFSET   0x0020
102 #define ATOM_PDBMSK_OFFSET      0x0028
103 #define ATOM_NTBCNTL_OFFSET     0x0060
104 #define ATOM_EBDF_OFFSET                0x0064
105 #define ATOM_SPAD_OFFSET                0x0080
106 #define ATOM_SPADSEMA_OFFSET    0x00c0
107 #define ATOM_STKYSPAD_OFFSET    0x00c4
108 #define ATOM_PBAR2XLAT_OFFSET   0x8008
109 #define ATOM_PBAR4XLAT_OFFSET   0x8010
110 #define ATOM_B2B_DOORBELL_OFFSET        0x8020
111 #define ATOM_B2B_SPAD_OFFSET    0x8080
112 #define ATOM_B2B_SPADSEMA_OFFSET        0x80c0
113 #define ATOM_B2B_STKYSPAD_OFFSET        0x80c4
114
115 #define ATOM_MODPHY_PCSREG4     0x1c004
116 #define ATOM_MODPHY_PCSREG6     0x1c006
117
118 #define ATOM_IP_BASE            0xc000
119 #define ATOM_DESKEWSTS_OFFSET   (ATOM_IP_BASE + 0x3024)
120 #define ATOM_LTSSMERRSTS0_OFFSET (ATOM_IP_BASE + 0x3180)
121 #define ATOM_LTSSMSTATEJMP_OFFSET       (ATOM_IP_BASE + 0x3040)
122 #define ATOM_IBSTERRRCRVSTS0_OFFSET     (ATOM_IP_BASE + 0x3324)
123
124 #define ATOM_DESKEWSTS_DBERR            (1 << 15)
125 #define ATOM_LTSSMERRSTS0_UNEXPECTEDEI  (1 << 20)
126 #define ATOM_LTSSMSTATEJMP_FORCEDETECT  (1 << 2)
127 #define ATOM_IBIST_ERR_OFLOW            0x7fff7fff
128
129 #define NTB_CNTL_CFG_LOCK               (1 << 0)
130 #define NTB_CNTL_LINK_DISABLE           (1 << 1)
131 #define NTB_CNTL_S2P_BAR23_SNOOP        (1 << 2)
132 #define NTB_CNTL_P2S_BAR23_SNOOP        (1 << 4)
133 #define NTB_CNTL_S2P_BAR4_SNOOP         (1 << 6)
134 #define NTB_CNTL_P2S_BAR4_SNOOP         (1 << 8)
135 #define NTB_CNTL_S2P_BAR5_SNOOP         (1 << 12)
136 #define NTB_CNTL_P2S_BAR5_SNOOP         (1 << 14)
137 #define ATOM_CNTL_LINK_DOWN             (1 << 16)
138
139 #define XEON_PBAR23SZ_OFFSET    0x00d0
140 #define XEON_PBAR45SZ_OFFSET    0x00d1
141 #define XEON_PBAR4SZ_OFFSET     0x00d1
142 #define XEON_PBAR5SZ_OFFSET     0x00d5
143 #define XEON_SBAR23SZ_OFFSET    0x00d2
144 #define XEON_SBAR4SZ_OFFSET     0x00d3
145 #define XEON_SBAR5SZ_OFFSET     0x00d6
146 #define NTB_PPD_OFFSET          0x00d4
147 #define XEON_PPD_CONN_TYPE      0x0003
148 #define XEON_PPD_DEV_TYPE       0x0010
149 #define XEON_PPD_SPLIT_BAR      0x0040
150 #define ATOM_PPD_INIT_LINK      0x0008
151 #define ATOM_PPD_CONN_TYPE      0x0300
152 #define ATOM_PPD_DEV_TYPE       0x1000
153
154 /* All addresses are in low 32-bit space so 32-bit BARs can function */
155 #define XEON_B2B_BAR0_ADDR      0x1000000000000000ull
156 #define XEON_B2B_BAR2_ADDR64    0x2000000000000000ull
157 #define XEON_B2B_BAR4_ADDR64    0x4000000000000000ull
158 #define XEON_B2B_BAR4_ADDR32    0x20000000ull
159 #define XEON_B2B_BAR5_ADDR32    0x40000000ull
160
161 /* The peer ntb secondary config space is 32KB fixed size */
162 #define XEON_B2B_MIN_SIZE               0x8000
163
164 #endif /* _NTB_REGS_H_ */