]> CyberLeo.Net >> Repos - FreeBSD/stable/10.git/blob - sys/dev/sfxge/common/efx_regs_mcdi.h
MFC: 278941
[FreeBSD/stable/10.git] / sys / dev / sfxge / common / efx_regs_mcdi.h
1 /*-
2  * Copyright 2008-2011 Solarflare Communications Inc.  All rights reserved.
3  *
4  * Redistribution and use in source and binary forms, with or without
5  * modification, are permitted provided that the following conditions
6  * are met:
7  * 1. Redistributions of source code must retain the above copyright
8  *    notice, this list of conditions and the following disclaimer.
9  * 2. Redistributions in binary form must reproduce the above copyright
10  *    notice, this list of conditions and the following disclaimer in the
11  *    documentation and/or other materials provided with the distribution.
12  *
13  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS AND
14  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
15  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
16  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
17  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
18  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
19  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
20  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
21  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
22  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
23  * SUCH DAMAGE.
24  *
25  * $FreeBSD$
26  */
27
28 #ifndef _SIENA_MC_DRIVER_PCOL_H
29 #define _SIENA_MC_DRIVER_PCOL_H
30
31
32 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
33 /* Power-on reset state */
34 #define MC_FW_STATE_POR (1)
35 /* If this is set in MC_RESET_STATE_REG then it should be
36  * possible to jump into IMEM without loading code from flash. */
37 #define MC_FW_WARM_BOOT_OK (2)
38 /* The MC main image has started to boot. */
39 #define MC_FW_STATE_BOOTING (4)
40 /* The Scheduler has started. */
41 #define MC_FW_STATE_SCHED (8)
42
43 /* Values to be written to the per-port status dword in shared
44  * memory on reboot and assert */
45 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
46 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
47
48 /* The current version of the MCDI protocol.
49  *
50  * Note that the ROM burnt into the card only talks V0, so at the very
51  * least every driver must support version 0 and MCDI_PCOL_VERSION
52  */
53 #ifdef WITH_MCDI_V2
54 #define MCDI_PCOL_VERSION 2
55 #else
56 #define MCDI_PCOL_VERSION 1
57 #endif
58
59 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
60
61 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
62
63 /**
64  * MCDI version 1
65  *
66  * Each MCDI request starts with an MCDI_HEADER, which is a 32byte
67  * structure, filled in by the client.
68  *
69  *       0       7  8     16    20     22  23  24    31
70  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
71  *               |                      |   |
72  *               |                      |   \--- Response
73  *               |                      \------- Error
74  *               \------------------------------ Resync (always set)
75  *
76  * The client writes it's request into MC shared memory, and rings the
77  * doorbell. Each request is completed by either by the MC writting
78  * back into shared memory, or by writting out an event.
79  *
80  * All MCDI commands support completion by shared memory response. Each
81  * request may also contain additional data (accounted for by HEADER.LEN),
82  * and some response's may also contain additional data (again, accounted
83  * for by HEADER.LEN).
84  *
85  * Some MCDI commands support completion by event, in which any associated
86  * response data is included in the event.
87  *
88  * The protocol requires one response to be delivered for every request, a
89  * request should not be sent unless the response for the previous request
90  * has been received (either by polling shared memory, or by receiving
91  * an event).
92  */
93
94 /** Request/Response structure */
95 #define MCDI_HEADER_OFST 0
96 #define MCDI_HEADER_CODE_LBN 0
97 #define MCDI_HEADER_CODE_WIDTH 7
98 #define MCDI_HEADER_RESYNC_LBN 7
99 #define MCDI_HEADER_RESYNC_WIDTH 1
100 #define MCDI_HEADER_DATALEN_LBN 8
101 #define MCDI_HEADER_DATALEN_WIDTH 8
102 #define MCDI_HEADER_SEQ_LBN 16
103 #define MCDI_HEADER_RSVD_LBN 20
104 #define MCDI_HEADER_RSVD_WIDTH 2
105 #define MCDI_HEADER_SEQ_WIDTH 4
106 #define MCDI_HEADER_ERROR_LBN 22
107 #define MCDI_HEADER_ERROR_WIDTH 1
108 #define MCDI_HEADER_RESPONSE_LBN 23
109 #define MCDI_HEADER_RESPONSE_WIDTH 1
110 #define MCDI_HEADER_XFLAGS_LBN 24
111 #define MCDI_HEADER_XFLAGS_WIDTH 8
112 /* Request response using event */
113 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
114
115 /* Maximum number of payload bytes */
116 #if MCDI_PCOL_VERSION == 1
117 #define MCDI_CTL_SDU_LEN_MAX 0xfc
118 #elif  MCDI_PCOL_VERSION == 2
119 #define MCDI_CTL_SDU_LEN_MAX 0x400
120 #endif
121
122 /* The MC can generate events for two reasons:
123  *   - To complete a shared memory request if XFLAGS_EVREQ was set
124  *   - As a notification (link state, i2c event), controlled
125  *     via MC_CMD_LOG_CTRL
126  *
127  * Both events share a common structure:
128  *
129  *  0      32     33      36    44     52     60
130  * | Data | Cont | Level | Src | Code | Rsvd |
131  *           |
132  *           \ There is another event pending in this notification
133  *
134  * If Code==CMDDONE, then the fields are further interpreted as:
135  *
136  *   - LEVEL==INFO    Command succeded
137  *   - LEVEL==ERR     Command failed
138  *
139  *    0     8         16      24     32
140  *   | Seq | Datalen | Errno | Rsvd |
141  *
142  *   These fields are taken directly out of the standard MCDI header, i.e.,
143  *   LEVEL==ERR, Datalen == 0 => Reboot
144  *
145  * Events can be squirted out of the UART (using LOG_CTRL) without a
146  * MCDI header.  An event can be distinguished from a MCDI response by
147  * examining the first byte which is 0xc0.  This corresponds to the
148  * non-existent MCDI command MC_CMD_DEBUG_LOG.
149  *
150  *      0         7        8
151  *     | command | Resync |     = 0xc0
152  *
153  * Since the event is written in big-endian byte order, this works
154  * providing bits 56-63 of the event are 0xc0.
155  *
156  *      56     60  63
157  *     | Rsvd | Code |    = 0xc0
158  *
159  * Which means for convenience the event code is 0xc for all MC
160  * generated events.
161  */
162 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
163
164
165 /* Non-existent command target */
166 #define MC_CMD_ERR_ENOENT 2
167 /* assert() has killed the MC */
168 #define MC_CMD_ERR_EINTR 4
169 /* Caller does not hold required locks */
170 #define MC_CMD_ERR_EACCES 13
171 /* Resource is currently unavailable (e.g. lock contention) */
172 #define MC_CMD_ERR_EBUSY 16
173 /* Invalid argument to target */
174 #define MC_CMD_ERR_EINVAL 22
175 /* Non-recursive resource is already acquired */
176 #define MC_CMD_ERR_EDEADLK 35
177 /* Operation not implemented */
178 #define MC_CMD_ERR_ENOSYS 38
179 /* Operation timed out */
180 #define MC_CMD_ERR_ETIME 62
181
182 #define MC_CMD_ERR_CODE_OFST 0
183
184 /* We define 8 "escape" commands to allow
185    for command number space extension */
186
187 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
188 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
189 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
190 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
191 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
192 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
193 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
194 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
195
196 /* Vectors in the boot ROM */
197 /* Point to the copycode entry point. */
198 #define MC_BOOTROM_COPYCODE_VEC (0x7f4)
199 /* Points to the recovery mode entry point. */
200 #define MC_BOOTROM_NOFLASH_VEC (0x7f8)
201
202 /* The command set exported by the boot ROM (MCDI v0) */
203 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
204         (1 << MC_CMD_READ32)    |                       \
205         (1 << MC_CMD_WRITE32)   |                       \
206         (1 << MC_CMD_COPYCODE)  |                       \
207         (1 << MC_CMD_GET_VERSION),                      \
208         0, 0, 0 }
209
210 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x) \
211         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
212
213 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n) (  \
214         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST+     \
215          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST)+ \
216          ((n)*MC_CMD_DBIWROP_TYPEDEF_LEN))
217
218 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n) (  \
219         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST+     \
220          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST)+ \
221          ((n)*MC_CMD_DBIWROP_TYPEDEF_LEN))
222
223 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n) (  \
224         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST+     \
225          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST)+ \
226          ((n)*MC_CMD_DBIWROP_TYPEDEF_LEN))
227
228
229 #ifdef WITH_MCDI_V2
230
231 /* Version 2 adds an optional argument to error returns: the errno value
232  * may be followed by the (0-based) number of the first argument that
233  * could not be processed.
234  */
235 #define MC_CMD_ERR_ARG_OFST 4
236
237 /* Try again */
238 #define MC_CMD_ERR_EAGAIN 11
239 /* No space */
240 #define MC_CMD_ERR_ENOSPC 28
241
242 #endif
243
244 /* MCDI_EVENT structuredef */
245 #define MCDI_EVENT_LEN 8
246 #define MCDI_EVENT_CONT_LBN 32
247 #define MCDI_EVENT_CONT_WIDTH 1
248 #define MCDI_EVENT_LEVEL_LBN 33
249 #define MCDI_EVENT_LEVEL_WIDTH 3
250 #define MCDI_EVENT_LEVEL_INFO  0x0 /* enum */
251 #define MCDI_EVENT_LEVEL_WARN 0x1 /* enum */
252 #define MCDI_EVENT_LEVEL_ERR 0x2 /* enum */
253 #define MCDI_EVENT_LEVEL_FATAL 0x3 /* enum */
254 #define MCDI_EVENT_DATA_OFST 0
255 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
256 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
257 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
258 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
259 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
260 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
261 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
262 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
263 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
264 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
265 #define MCDI_EVENT_LINKCHANGE_SPEED_100M  0x1 /* enum */
266 #define MCDI_EVENT_LINKCHANGE_SPEED_1G  0x2 /* enum */
267 #define MCDI_EVENT_LINKCHANGE_SPEED_10G  0x3 /* enum */
268 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
269 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
270 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
271 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
272 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
273 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
274 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
275 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
276 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
277 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
278 #define MCDI_EVENT_FWALERT_DATA_LBN 8
279 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
280 #define MCDI_EVENT_FWALERT_REASON_LBN 0
281 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
282 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1 /* enum */
283 #define MCDI_EVENT_FLR_VF_LBN 0
284 #define MCDI_EVENT_FLR_VF_WIDTH 8
285 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
286 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
287 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
288 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
289 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1 /* enum */
290 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2 /* enum */
291 #define MCDI_EVENT_TX_ERR_2BIG 0x3 /* enum */
292 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
293 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
294 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
295 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
296 #define MCDI_EVENT_DATA_LBN 0
297 #define MCDI_EVENT_DATA_WIDTH 32
298 #define MCDI_EVENT_SRC_LBN 36
299 #define MCDI_EVENT_SRC_WIDTH 8
300 #define MCDI_EVENT_EV_CODE_LBN 60
301 #define MCDI_EVENT_EV_CODE_WIDTH 4
302 #define MCDI_EVENT_CODE_LBN 44
303 #define MCDI_EVENT_CODE_WIDTH 8
304 #define MCDI_EVENT_CODE_BADSSERT 0x1 /* enum */
305 #define MCDI_EVENT_CODE_PMNOTICE 0x2 /* enum */
306 #define MCDI_EVENT_CODE_CMDDONE 0x3 /* enum */
307 #define MCDI_EVENT_CODE_LINKCHANGE 0x4 /* enum */
308 #define MCDI_EVENT_CODE_SENSOREVT 0x5 /* enum */
309 #define MCDI_EVENT_CODE_SCHEDERR 0x6 /* enum */
310 #define MCDI_EVENT_CODE_REBOOT 0x7 /* enum */
311 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8 /* enum */
312 #define MCDI_EVENT_CODE_FWALERT 0x9 /* enum */
313 #define MCDI_EVENT_CODE_FLR 0xa /* enum */
314 #define MCDI_EVENT_CODE_TX_ERR 0xb /* enum */
315 #define MCDI_EVENT_CODE_TX_FLUSH  0xc /* enum */
316 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
317 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
318 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
319 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
320 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
321 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
322 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
323 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
324 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
325 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
326 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
327 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
328 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
329 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
330 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
331
332
333 /***********************************/
334 /* MC_CMD_READ32
335  * Read multiple 32byte words from MC memory.
336  */
337 #define MC_CMD_READ32 0x1
338
339 /* MC_CMD_READ32_IN msgrequest */
340 #define MC_CMD_READ32_IN_LEN 8
341 #define MC_CMD_READ32_IN_ADDR_OFST 0
342 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
343
344 /* MC_CMD_READ32_OUT msgresponse */
345 #define MC_CMD_READ32_OUT_LENMIN 4
346 #define MC_CMD_READ32_OUT_LENMAX 252
347 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
348 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
349 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
350 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
351 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
352
353
354 /***********************************/
355 /* MC_CMD_WRITE32
356  * Write multiple 32byte words to MC memory.
357  */
358 #define MC_CMD_WRITE32 0x2
359
360 /* MC_CMD_WRITE32_IN msgrequest */
361 #define MC_CMD_WRITE32_IN_LENMIN 8
362 #define MC_CMD_WRITE32_IN_LENMAX 252
363 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
364 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
365 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
366 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
367 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
368 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
369
370 /* MC_CMD_WRITE32_OUT msgresponse */
371 #define MC_CMD_WRITE32_OUT_LEN 0
372
373
374 /***********************************/
375 /* MC_CMD_COPYCODE
376  * Copy MC code between two locations and jump.
377  */
378 #define MC_CMD_COPYCODE 0x3
379
380 /* MC_CMD_COPYCODE_IN msgrequest */
381 #define MC_CMD_COPYCODE_IN_LEN 16
382 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
383 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
384 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
385 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
386 #define MC_CMD_COPYCODE_JUMP_NONE 0x1 /* enum */
387
388 /* MC_CMD_COPYCODE_OUT msgresponse */
389 #define MC_CMD_COPYCODE_OUT_LEN 0
390
391
392 /***********************************/
393 /* MC_CMD_SET_FUNC 
394  */
395 #define MC_CMD_SET_FUNC  0x4
396
397 /* MC_CMD_SET_FUNC_IN msgrequest */
398 #define MC_CMD_SET_FUNC_IN_LEN 4
399 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
400
401 /* MC_CMD_SET_FUNC_OUT msgresponse */
402 #define MC_CMD_SET_FUNC_OUT_LEN 0
403
404
405 /***********************************/
406 /* MC_CMD_GET_BOOT_STATUS
407  */
408 #define MC_CMD_GET_BOOT_STATUS 0x5
409
410 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
411 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
412
413 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
414 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
415 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
416 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
417 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
418 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
419 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
420 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
421 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
422 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
423
424
425 /***********************************/
426 /* MC_CMD_GET_ASSERTS 
427  * Get and clear any assertion status.
428  */
429 #define MC_CMD_GET_ASSERTS  0x6
430
431 /* MC_CMD_GET_ASSERTS_IN msgrequest */
432 #define MC_CMD_GET_ASSERTS_IN_LEN 4
433 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
434
435 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
436 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
437 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
438 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 /* enum */
439 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 /* enum */
440 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 /* enum */
441 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 /* enum */
442 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
443 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
444 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
445 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
446 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
447 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
448
449
450 /***********************************/
451 /* MC_CMD_LOG_CTRL 
452  * Configure the output stream for various events and messages.
453  */
454 #define MC_CMD_LOG_CTRL  0x7
455
456 /* MC_CMD_LOG_CTRL_IN msgrequest */
457 #define MC_CMD_LOG_CTRL_IN_LEN 8
458 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
459 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1 /* enum */
460 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2 /* enum */
461 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
462
463 /* MC_CMD_LOG_CTRL_OUT msgresponse */
464 #define MC_CMD_LOG_CTRL_OUT_LEN 0
465
466
467 /***********************************/
468 /* MC_CMD_GET_VERSION 
469  * Get version information about the MC firmware.
470  */
471 #define MC_CMD_GET_VERSION  0x8
472
473 /* MC_CMD_GET_VERSION_IN msgrequest */
474 #define MC_CMD_GET_VERSION_IN_LEN 0
475
476 /* MC_CMD_GET_VERSION_V0_OUT msgresponse */
477 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
478 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
479 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff /* enum */
480 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_BOOTROM 0xb0070000 /* enum */
481
482 /* MC_CMD_GET_VERSION_OUT msgresponse */
483 #define MC_CMD_GET_VERSION_OUT_LEN 32
484 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
485 /*            Enum values, see field(s): */
486 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
487 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
488 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
489 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
490 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
491 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
492 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
493 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
494
495
496 /***********************************/
497 /* MC_CMD_CSR_READ32 
498  * Read 32bit words from the indirect memory map.
499  */
500 #define MC_CMD_CSR_READ32  0xc
501
502 /* MC_CMD_CSR_READ32_IN msgrequest */
503 #define MC_CMD_CSR_READ32_IN_LEN 12
504 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
505 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
506 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
507
508 /* MC_CMD_CSR_READ32_OUT msgresponse */
509 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
510 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
511 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
512 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
513 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
514 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
515 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
516
517
518 /***********************************/
519 /* MC_CMD_CSR_WRITE32 
520  * Write 32bit dwords to the indirect memory map.
521  */
522 #define MC_CMD_CSR_WRITE32  0xd
523
524 /* MC_CMD_CSR_WRITE32_IN msgrequest */
525 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
526 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
527 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
528 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
529 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
530 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
531 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
532 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
533 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
534
535 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
536 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
537 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
538
539
540 /***********************************/
541 /* MC_CMD_STACKINFO 
542  * Get stack information.
543  */
544 #define MC_CMD_STACKINFO  0xf
545
546 /* MC_CMD_STACKINFO_IN msgrequest */
547 #define MC_CMD_STACKINFO_IN_LEN 0
548
549 /* MC_CMD_STACKINFO_OUT msgresponse */
550 #define MC_CMD_STACKINFO_OUT_LENMIN 12
551 #define MC_CMD_STACKINFO_OUT_LENMAX 252
552 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
553 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
554 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
555 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
556 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
557
558
559 /***********************************/
560 /* MC_CMD_MDIO_READ 
561  * MDIO register read.
562  */
563 #define MC_CMD_MDIO_READ  0x10
564
565 /* MC_CMD_MDIO_READ_IN msgrequest */
566 #define MC_CMD_MDIO_READ_IN_LEN 16
567 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
568 #define MC_CMD_MDIO_BUS_INTERNAL 0x0 /* enum */
569 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1 /* enum */
570 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
571 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
572 #define MC_CMD_MDIO_CLAUSE22 0x20 /* enum */
573 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
574
575 /* MC_CMD_MDIO_READ_OUT msgresponse */
576 #define MC_CMD_MDIO_READ_OUT_LEN 8
577 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
578 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
579 #define MC_CMD_MDIO_STATUS_GOOD 0x8 /* enum */
580
581
582 /***********************************/
583 /* MC_CMD_MDIO_WRITE 
584  * MDIO register write.
585  */
586 #define MC_CMD_MDIO_WRITE  0x11
587
588 /* MC_CMD_MDIO_WRITE_IN msgrequest */
589 #define MC_CMD_MDIO_WRITE_IN_LEN 20
590 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
591 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
592 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
593 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
594 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
595 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
596 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
597 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
598
599 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
600 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
601 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
602 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
603
604
605 /***********************************/
606 /* MC_CMD_DBI_WRITE 
607  * Write DBI register(s).
608  */
609 #define MC_CMD_DBI_WRITE  0x12
610
611 /* MC_CMD_DBI_WRITE_IN msgrequest */
612 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
613 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
614 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
615 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
616 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
617 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
618 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
619
620 /* MC_CMD_DBI_WRITE_OUT msgresponse */
621 #define MC_CMD_DBI_WRITE_OUT_LEN 0
622
623 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
624 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
625 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
626 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
627 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
628 #define MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST 4
629 #define MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_LBN 32
630 #define MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_WIDTH 32
631 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
632 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
633 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
634
635
636 /***********************************/
637 /* MC_CMD_PORT_READ32 
638  * Read a 32-bit register from the indirect port register map.
639  */
640 #define MC_CMD_PORT_READ32  0x14
641
642 /* MC_CMD_PORT_READ32_IN msgrequest */
643 #define MC_CMD_PORT_READ32_IN_LEN 4
644 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
645
646 /* MC_CMD_PORT_READ32_OUT msgresponse */
647 #define MC_CMD_PORT_READ32_OUT_LEN 8
648 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
649 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
650
651
652 /***********************************/
653 /* MC_CMD_PORT_WRITE32 
654  * Write a 32-bit register to the indirect port register map.
655  */
656 #define MC_CMD_PORT_WRITE32  0x15
657
658 /* MC_CMD_PORT_WRITE32_IN msgrequest */
659 #define MC_CMD_PORT_WRITE32_IN_LEN 8
660 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
661 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
662
663 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
664 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
665 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
666
667
668 /***********************************/
669 /* MC_CMD_PORT_READ128 
670  * Read a 128-bit register from the indirect port register map.
671  */
672 #define MC_CMD_PORT_READ128  0x16
673
674 /* MC_CMD_PORT_READ128_IN msgrequest */
675 #define MC_CMD_PORT_READ128_IN_LEN 4
676 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
677
678 /* MC_CMD_PORT_READ128_OUT msgresponse */
679 #define MC_CMD_PORT_READ128_OUT_LEN 20
680 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
681 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
682 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
683
684
685 /***********************************/
686 /* MC_CMD_PORT_WRITE128 
687  * Write a 128-bit register to the indirect port register map.
688  */
689 #define MC_CMD_PORT_WRITE128  0x17
690
691 /* MC_CMD_PORT_WRITE128_IN msgrequest */
692 #define MC_CMD_PORT_WRITE128_IN_LEN 20
693 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
694 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
695 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
696
697 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
698 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
699 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
700
701
702 /***********************************/
703 /* MC_CMD_GET_BOARD_CFG 
704  * Returns the MC firmware configuration structure.
705  */
706 #define MC_CMD_GET_BOARD_CFG  0x18
707
708 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
709 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
710
711 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
712 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
713 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
714 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
715 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
716 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
717 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
718 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
719 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0x0 /* enum */
720 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 0x1 /* enum */
721 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
722 /*            Enum values, see field(s): */
723 /*               CAPABILITIES_PORT0 */
724 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
725 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
726 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
727 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
728 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
729 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
730 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
731 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
732 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
733 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
734 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
735 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
736
737
738 /***********************************/
739 /* MC_CMD_DBI_READX 
740  * Read DBI register(s).
741  */
742 #define MC_CMD_DBI_READX  0x19
743
744 /* MC_CMD_DBI_READX_IN msgrequest */
745 #define MC_CMD_DBI_READX_IN_LENMIN 8
746 #define MC_CMD_DBI_READX_IN_LENMAX 248
747 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
748 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
749 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
750 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
751 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
752 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
753 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
754
755 /* MC_CMD_DBI_READX_OUT msgresponse */
756 #define MC_CMD_DBI_READX_OUT_LENMIN 4
757 #define MC_CMD_DBI_READX_OUT_LENMAX 252
758 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
759 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
760 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
761 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
762 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
763
764
765 /***********************************/
766 /* MC_CMD_SET_RAND_SEED 
767  * Set the 16byte seed for the MC psuedo-random generator.
768  */
769 #define MC_CMD_SET_RAND_SEED  0x1a
770
771 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
772 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
773 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
774 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
775
776 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
777 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
778
779
780 /***********************************/
781 /* MC_CMD_LTSSM_HIST 
782  * Retrieve the history of the PCIE LTSSM.
783  */
784 #define MC_CMD_LTSSM_HIST  0x1b
785
786 /* MC_CMD_LTSSM_HIST_IN msgrequest */
787 #define MC_CMD_LTSSM_HIST_IN_LEN 0
788
789 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
790 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
791 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
792 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
793 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
794 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
795 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
796 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
797
798
799 /***********************************/
800 /* MC_CMD_DRV_ATTACH 
801  * Inform MCPU that this port is managed on the host.
802  */
803 #define MC_CMD_DRV_ATTACH  0x1c
804
805 /* MC_CMD_DRV_ATTACH_IN msgrequest */
806 #define MC_CMD_DRV_ATTACH_IN_LEN 8
807 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
808 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
809
810 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
811 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
812 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
813
814
815 /***********************************/
816 /* MC_CMD_NCSI_PROD 
817  * Trigger an NC-SI event.
818  */
819 #define MC_CMD_NCSI_PROD  0x1d
820
821 /* MC_CMD_NCSI_PROD_IN msgrequest */
822 #define MC_CMD_NCSI_PROD_IN_LEN 4
823 #define MC_CMD_NCSI_PROD_IN_EVENTS_OFST 0
824 #define MC_CMD_NCSI_PROD_LINKCHANGE 0x0 /* enum */
825 #define MC_CMD_NCSI_PROD_RESET 0x1 /* enum */
826 #define MC_CMD_NCSI_PROD_DRVATTACH 0x2 /* enum */
827 #define MC_CMD_NCSI_PROD_IN_LINKCHANGE_LBN 0
828 #define MC_CMD_NCSI_PROD_IN_LINKCHANGE_WIDTH 1
829 #define MC_CMD_NCSI_PROD_IN_RESET_LBN 1
830 #define MC_CMD_NCSI_PROD_IN_RESET_WIDTH 1
831 #define MC_CMD_NCSI_PROD_IN_DRVATTACH_LBN 2
832 #define MC_CMD_NCSI_PROD_IN_DRVATTACH_WIDTH 1
833
834 /* MC_CMD_NCSI_PROD_OUT msgresponse */
835 #define MC_CMD_NCSI_PROD_OUT_LEN 0
836
837
838 /***********************************/
839 /* MC_CMD_SHMUART 
840  * Route UART output to circular buffer in shared memory instead.
841  */
842 #define MC_CMD_SHMUART  0x1f
843
844 /* MC_CMD_SHMUART_IN msgrequest */
845 #define MC_CMD_SHMUART_IN_LEN 4
846 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
847
848 /* MC_CMD_SHMUART_OUT msgresponse */
849 #define MC_CMD_SHMUART_OUT_LEN 0
850
851
852 /***********************************/
853 /* MC_CMD_PORT_RESET 
854  * Generic per-port reset.
855  */
856 #define MC_CMD_PORT_RESET  0x20
857
858 /* MC_CMD_PORT_RESET_IN msgrequest */
859 #define MC_CMD_PORT_RESET_IN_LEN 0
860
861 /* MC_CMD_PORT_RESET_OUT msgresponse */
862 #define MC_CMD_PORT_RESET_OUT_LEN 0
863
864
865 /***********************************/
866 /* MC_CMD_PCIE_CREDITS 
867  * Read instantaneous and minimum flow control thresholds.
868  */
869 #define MC_CMD_PCIE_CREDITS  0x21
870
871 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
872 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
873 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
874 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
875
876 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
877 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
878 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
879 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
880 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
881 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
882 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
883 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
884 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
885 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
886 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
887 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
888 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
889 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
890 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
891 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
892 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
893 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
894
895
896 /***********************************/
897 /* MC_CMD_RXD_MONITOR 
898  * Get histogram of RX queue fill level.
899  */
900 #define MC_CMD_RXD_MONITOR  0x22
901
902 /* MC_CMD_RXD_MONITOR_IN msgrequest */
903 #define MC_CMD_RXD_MONITOR_IN_LEN 12
904 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
905 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
906 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
907
908 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
909 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
910 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
911 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
912 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
913 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
914 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
915 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
916 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
917 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
918 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
919 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
920 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
921 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
922 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
923 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
924 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
925 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
926 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
927 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
928 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
929 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
930
931
932 /***********************************/
933 /* MC_CMD_PUTS 
934  * puts(3) implementation over MCDI
935  */
936 #define MC_CMD_PUTS  0x23
937
938 /* MC_CMD_PUTS_IN msgrequest */
939 #define MC_CMD_PUTS_IN_LENMIN 13
940 #define MC_CMD_PUTS_IN_LENMAX 255
941 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
942 #define MC_CMD_PUTS_IN_DEST_OFST 0
943 #define MC_CMD_PUTS_IN_UART_LBN 0
944 #define MC_CMD_PUTS_IN_UART_WIDTH 1
945 #define MC_CMD_PUTS_IN_PORT_LBN 1
946 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
947 #define MC_CMD_PUTS_IN_DHOST_OFST 4
948 #define MC_CMD_PUTS_IN_DHOST_LEN 6
949 #define MC_CMD_PUTS_IN_STRING_OFST 12
950 #define MC_CMD_PUTS_IN_STRING_LEN 1
951 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
952 #define MC_CMD_PUTS_IN_STRING_MAXNUM 243
953
954 /* MC_CMD_PUTS_OUT msgresponse */
955 #define MC_CMD_PUTS_OUT_LEN 0
956
957
958 /***********************************/
959 /* MC_CMD_GET_PHY_CFG 
960  * Report PHY configuration.
961  */
962 #define MC_CMD_GET_PHY_CFG  0x24
963
964 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
965 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
966
967 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
968 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
969 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
970 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
971 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
972 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
973 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
974 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
975 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
976 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
977 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
978 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
979 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
980 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
981 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
982 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
983 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
984 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
985 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
986 #define MC_CMD_PHY_CAP_10HDX_LBN 1
987 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
988 #define MC_CMD_PHY_CAP_10FDX_LBN 2
989 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
990 #define MC_CMD_PHY_CAP_100HDX_LBN 3
991 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
992 #define MC_CMD_PHY_CAP_100FDX_LBN 4
993 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
994 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
995 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
996 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
997 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
998 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
999 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
1000 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
1001 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
1002 #define MC_CMD_PHY_CAP_ASYM_LBN 9
1003 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
1004 #define MC_CMD_PHY_CAP_AN_LBN 10
1005 #define MC_CMD_PHY_CAP_AN_WIDTH 1
1006 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
1007 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
1008 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
1009 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
1010 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
1011 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
1012 #define MC_CMD_MEDIA_XAUI 0x1 /* enum */
1013 #define MC_CMD_MEDIA_CX4 0x2 /* enum */
1014 #define MC_CMD_MEDIA_KX4 0x3 /* enum */
1015 #define MC_CMD_MEDIA_XFP 0x4 /* enum */
1016 #define MC_CMD_MEDIA_SFP_PLUS 0x5 /* enum */
1017 #define MC_CMD_MEDIA_BASE_T 0x6 /* enum */
1018 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
1019 #define MC_CMD_MMD_CLAUSE22 0x0 /* enum */
1020 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
1021 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
1022 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
1023 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
1024 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
1025 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
1026 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
1027 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d /* enum */
1028 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
1029 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
1030 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
1031 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
1032
1033
1034 /***********************************/
1035 /* MC_CMD_START_BIST 
1036  * Start a BIST test on the PHY.
1037  */
1038 #define MC_CMD_START_BIST  0x25
1039
1040 /* MC_CMD_START_BIST_IN msgrequest */
1041 #define MC_CMD_START_BIST_IN_LEN 4
1042 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
1043 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1 /* enum */
1044 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2 /* enum */
1045 #define MC_CMD_BPX_SERDES_BIST 0x3 /* enum */
1046 #define MC_CMD_MC_LOOPBACK_BIST 0x4 /* enum */
1047 #define MC_CMD_PHY_BIST 0x5 /* enum */
1048
1049 /* MC_CMD_START_BIST_OUT msgresponse */
1050 #define MC_CMD_START_BIST_OUT_LEN 0
1051
1052
1053 /***********************************/
1054 /* MC_CMD_POLL_BIST 
1055  * Poll for BIST completion.
1056  */
1057 #define MC_CMD_POLL_BIST  0x26
1058
1059 /* MC_CMD_POLL_BIST_IN msgrequest */
1060 #define MC_CMD_POLL_BIST_IN_LEN 0
1061
1062 /* MC_CMD_POLL_BIST_OUT msgresponse */
1063 #define MC_CMD_POLL_BIST_OUT_LEN 8
1064 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
1065 #define MC_CMD_POLL_BIST_RUNNING 0x1 /* enum */
1066 #define MC_CMD_POLL_BIST_PASSED 0x2 /* enum */
1067 #define MC_CMD_POLL_BIST_FAILED 0x3 /* enum */
1068 #define MC_CMD_POLL_BIST_TIMEOUT 0x4 /* enum */
1069 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
1070
1071 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
1072 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
1073 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
1074 /*            Enum values, see field(s): */
1075 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
1076 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
1077 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
1078 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
1079 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
1080 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
1081 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1 /* enum */
1082 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2 /* enum */
1083 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3 /* enum */
1084 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4 /* enum */
1085 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9 /* enum */
1086 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
1087 /*            Enum values, see field(s): */
1088 /*               CABLE_STATUS_A */
1089 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
1090 /*            Enum values, see field(s): */
1091 /*               CABLE_STATUS_A */
1092 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
1093 /*            Enum values, see field(s): */
1094 /*               CABLE_STATUS_A */
1095
1096 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
1097 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
1098 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
1099 /*            Enum values, see field(s): */
1100 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
1101 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
1102 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0 /* enum */
1103 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1 /* enum */
1104 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2 /* enum */
1105 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3 /* enum */
1106 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4 /* enum */
1107 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5 /* enum */
1108 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6 /* enum */
1109 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7 /* enum */
1110 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8 /* enum */
1111
1112
1113 /***********************************/
1114 /* MC_CMD_FLUSH_RX_QUEUES 
1115  * Flush receive queue(s).
1116  */
1117 #define MC_CMD_FLUSH_RX_QUEUES  0x27
1118
1119 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
1120 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
1121 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
1122 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
1123 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
1124 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
1125 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
1126 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
1127
1128 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
1129 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
1130
1131
1132 /***********************************/
1133 /* MC_CMD_GET_LOOPBACK_MODES 
1134  * Get port's loopback modes.
1135  */
1136 #define MC_CMD_GET_LOOPBACK_MODES  0x28
1137
1138 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
1139 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
1140
1141 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
1142 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 32
1143 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
1144 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
1145 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
1146 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
1147 #define MC_CMD_LOOPBACK_NONE  0x0 /* enum */
1148 #define MC_CMD_LOOPBACK_DATA  0x1 /* enum */
1149 #define MC_CMD_LOOPBACK_GMAC  0x2 /* enum */
1150 #define MC_CMD_LOOPBACK_XGMII 0x3 /* enum */
1151 #define MC_CMD_LOOPBACK_XGXS  0x4 /* enum */
1152 #define MC_CMD_LOOPBACK_XAUI  0x5 /* enum */
1153 #define MC_CMD_LOOPBACK_GMII  0x6 /* enum */
1154 #define MC_CMD_LOOPBACK_SGMII  0x7 /* enum */
1155 #define MC_CMD_LOOPBACK_XGBR  0x8 /* enum */
1156 #define MC_CMD_LOOPBACK_XFI  0x9 /* enum */
1157 #define MC_CMD_LOOPBACK_XAUI_FAR  0xa /* enum */
1158 #define MC_CMD_LOOPBACK_GMII_FAR  0xb /* enum */
1159 #define MC_CMD_LOOPBACK_SGMII_FAR  0xc /* enum */
1160 #define MC_CMD_LOOPBACK_XFI_FAR  0xd /* enum */
1161 #define MC_CMD_LOOPBACK_GPHY  0xe /* enum */
1162 #define MC_CMD_LOOPBACK_PHYXS  0xf /* enum */
1163 #define MC_CMD_LOOPBACK_PCS  0x10 /* enum */
1164 #define MC_CMD_LOOPBACK_PMAPMD  0x11 /* enum */
1165 #define MC_CMD_LOOPBACK_XPORT  0x12 /* enum */
1166 #define MC_CMD_LOOPBACK_XGMII_WS  0x13 /* enum */
1167 #define MC_CMD_LOOPBACK_XAUI_WS  0x14 /* enum */
1168 #define MC_CMD_LOOPBACK_XAUI_WS_FAR  0x15 /* enum */
1169 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR  0x16 /* enum */
1170 #define MC_CMD_LOOPBACK_GMII_WS  0x17 /* enum */
1171 #define MC_CMD_LOOPBACK_XFI_WS  0x18 /* enum */
1172 #define MC_CMD_LOOPBACK_XFI_WS_FAR  0x19 /* enum */
1173 #define MC_CMD_LOOPBACK_PHYXS_WS  0x1a /* enum */
1174 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
1175 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
1176 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
1177 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
1178 /*            Enum values, see field(s): */
1179 /*               100M */
1180 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
1181 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
1182 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
1183 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
1184 /*            Enum values, see field(s): */
1185 /*               100M */
1186 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
1187 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
1188 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
1189 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
1190 /*            Enum values, see field(s): */
1191 /*               100M */
1192
1193
1194 /***********************************/
1195 /* MC_CMD_GET_LINK 
1196  * Read the unified MAC/PHY link state.
1197  */
1198 #define MC_CMD_GET_LINK  0x29
1199
1200 /* MC_CMD_GET_LINK_IN msgrequest */
1201 #define MC_CMD_GET_LINK_IN_LEN 0
1202
1203 /* MC_CMD_GET_LINK_OUT msgresponse */
1204 #define MC_CMD_GET_LINK_OUT_LEN 28
1205 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
1206 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
1207 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
1208 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
1209 /*            Enum values, see field(s): */
1210 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
1211 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
1212 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
1213 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
1214 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
1215 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
1216 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
1217 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
1218 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
1219 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
1220 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
1221 #define MC_CMD_FCNTL_OFF 0x0 /* enum */
1222 #define MC_CMD_FCNTL_RESPOND 0x1 /* enum */
1223 #define MC_CMD_FCNTL_BIDIR 0x2 /* enum */
1224 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
1225 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
1226 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
1227 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
1228 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
1229 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
1230 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
1231 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
1232 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
1233
1234
1235 /***********************************/
1236 /* MC_CMD_SET_LINK 
1237  * Write the unified MAC/PHY link configuration.
1238  */
1239 #define MC_CMD_SET_LINK  0x2a
1240
1241 /* MC_CMD_SET_LINK_IN msgrequest */
1242 #define MC_CMD_SET_LINK_IN_LEN 16
1243 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
1244 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
1245 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
1246 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
1247 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
1248 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
1249 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
1250 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
1251 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
1252 /*            Enum values, see field(s): */
1253 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
1254 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
1255
1256 /* MC_CMD_SET_LINK_OUT msgresponse */
1257 #define MC_CMD_SET_LINK_OUT_LEN 0
1258
1259
1260 /***********************************/
1261 /* MC_CMD_SET_ID_LED 
1262  * Set indentification LED state.
1263  */
1264 #define MC_CMD_SET_ID_LED  0x2b
1265
1266 /* MC_CMD_SET_ID_LED_IN msgrequest */
1267 #define MC_CMD_SET_ID_LED_IN_LEN 4
1268 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
1269 #define MC_CMD_LED_OFF  0x0 /* enum */
1270 #define MC_CMD_LED_ON  0x1 /* enum */
1271 #define MC_CMD_LED_DEFAULT  0x2 /* enum */
1272
1273 /* MC_CMD_SET_ID_LED_OUT msgresponse */
1274 #define MC_CMD_SET_ID_LED_OUT_LEN 0
1275
1276
1277 /***********************************/
1278 /* MC_CMD_SET_MAC 
1279  * Set MAC configuration.
1280  */
1281 #define MC_CMD_SET_MAC  0x2c
1282
1283 /* MC_CMD_SET_MAC_IN msgrequest */
1284 #define MC_CMD_SET_MAC_IN_LEN 24
1285 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
1286 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
1287 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
1288 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
1289 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
1290 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
1291 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
1292 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
1293 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
1294 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
1295 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
1296 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
1297 /*               MC_CMD_FCNTL_OFF 0x0 */
1298 /*               MC_CMD_FCNTL_RESPOND 0x1 */
1299 /*               MC_CMD_FCNTL_BIDIR 0x2 */
1300 #define MC_CMD_FCNTL_AUTO 0x3 /* enum */
1301
1302 /* MC_CMD_SET_MAC_OUT msgresponse */
1303 #define MC_CMD_SET_MAC_OUT_LEN 0
1304
1305
1306 /***********************************/
1307 /* MC_CMD_PHY_STATS 
1308  * Get generic PHY statistics.
1309  */
1310 #define MC_CMD_PHY_STATS  0x2d
1311
1312 /* MC_CMD_PHY_STATS_IN msgrequest */
1313 #define MC_CMD_PHY_STATS_IN_LEN 8
1314 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
1315 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
1316 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
1317 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
1318
1319 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
1320 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
1321
1322 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
1323 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
1324 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
1325 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
1326 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
1327 #define MC_CMD_OUI  0x0 /* enum */
1328 #define MC_CMD_PMA_PMD_LINK_UP  0x1 /* enum */
1329 #define MC_CMD_PMA_PMD_RX_FAULT  0x2 /* enum */
1330 #define MC_CMD_PMA_PMD_TX_FAULT  0x3 /* enum */
1331 #define MC_CMD_PMA_PMD_SIGNAL  0x4 /* enum */
1332 #define MC_CMD_PMA_PMD_SNR_A  0x5 /* enum */
1333 #define MC_CMD_PMA_PMD_SNR_B  0x6 /* enum */
1334 #define MC_CMD_PMA_PMD_SNR_C  0x7 /* enum */
1335 #define MC_CMD_PMA_PMD_SNR_D  0x8 /* enum */
1336 #define MC_CMD_PCS_LINK_UP  0x9 /* enum */
1337 #define MC_CMD_PCS_RX_FAULT  0xa /* enum */
1338 #define MC_CMD_PCS_TX_FAULT  0xb /* enum */
1339 #define MC_CMD_PCS_BER  0xc /* enum */
1340 #define MC_CMD_PCS_BLOCK_ERRORS  0xd /* enum */
1341 #define MC_CMD_PHYXS_LINK_UP  0xe /* enum */
1342 #define MC_CMD_PHYXS_RX_FAULT  0xf /* enum */
1343 #define MC_CMD_PHYXS_TX_FAULT  0x10 /* enum */
1344 #define MC_CMD_PHYXS_ALIGN  0x11 /* enum */
1345 #define MC_CMD_PHYXS_SYNC  0x12 /* enum */
1346 #define MC_CMD_AN_LINK_UP  0x13 /* enum */
1347 #define MC_CMD_AN_COMPLETE  0x14 /* enum */
1348 #define MC_CMD_AN_10GBT_STATUS  0x15 /* enum */
1349 #define MC_CMD_CL22_LINK_UP  0x16 /* enum */
1350 #define MC_CMD_PHY_NSTATS  0x17 /* enum */
1351
1352
1353 /***********************************/
1354 /* MC_CMD_MAC_STATS 
1355  * Get generic MAC statistics.
1356  */
1357 #define MC_CMD_MAC_STATS  0x2e
1358
1359 /* MC_CMD_MAC_STATS_IN msgrequest */
1360 #define MC_CMD_MAC_STATS_IN_LEN 16
1361 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
1362 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
1363 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
1364 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
1365 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
1366 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
1367 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
1368 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
1369 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
1370 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
1371 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
1372 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
1373 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
1374 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
1375 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
1376 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
1377 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
1378 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
1379 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
1380 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
1381
1382 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
1383 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
1384
1385 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
1386 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
1387 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
1388 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
1389 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
1390 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
1391 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
1392 #define MC_CMD_MAC_GENERATION_START  0x0 /* enum */
1393 #define MC_CMD_MAC_TX_PKTS  0x1 /* enum */
1394 #define MC_CMD_MAC_TX_PAUSE_PKTS  0x2 /* enum */
1395 #define MC_CMD_MAC_TX_CONTROL_PKTS  0x3 /* enum */
1396 #define MC_CMD_MAC_TX_UNICAST_PKTS  0x4 /* enum */
1397 #define MC_CMD_MAC_TX_MULTICAST_PKTS  0x5 /* enum */
1398 #define MC_CMD_MAC_TX_BROADCAST_PKTS  0x6 /* enum */
1399 #define MC_CMD_MAC_TX_BYTES  0x7 /* enum */
1400 #define MC_CMD_MAC_TX_BAD_BYTES  0x8 /* enum */
1401 #define MC_CMD_MAC_TX_LT64_PKTS  0x9 /* enum */
1402 #define MC_CMD_MAC_TX_64_PKTS  0xa /* enum */
1403 #define MC_CMD_MAC_TX_65_TO_127_PKTS  0xb /* enum */
1404 #define MC_CMD_MAC_TX_128_TO_255_PKTS  0xc /* enum */
1405 #define MC_CMD_MAC_TX_256_TO_511_PKTS  0xd /* enum */
1406 #define MC_CMD_MAC_TX_512_TO_1023_PKTS  0xe /* enum */
1407 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS  0xf /* enum */
1408 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS  0x10 /* enum */
1409 #define MC_CMD_MAC_TX_GTJUMBO_PKTS  0x11 /* enum */
1410 #define MC_CMD_MAC_TX_BAD_FCS_PKTS  0x12 /* enum */
1411 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS  0x13 /* enum */
1412 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS  0x14 /* enum */
1413 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS  0x15 /* enum */
1414 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS  0x16 /* enum */
1415 #define MC_CMD_MAC_TX_DEFERRED_PKTS  0x17 /* enum */
1416 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS  0x18 /* enum */
1417 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS  0x19 /* enum */
1418 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS  0x1a /* enum */
1419 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS  0x1b /* enum */
1420 #define MC_CMD_MAC_RX_PKTS  0x1c /* enum */
1421 #define MC_CMD_MAC_RX_PAUSE_PKTS  0x1d /* enum */
1422 #define MC_CMD_MAC_RX_GOOD_PKTS  0x1e /* enum */
1423 #define MC_CMD_MAC_RX_CONTROL_PKTS  0x1f /* enum */
1424 #define MC_CMD_MAC_RX_UNICAST_PKTS  0x20 /* enum */
1425 #define MC_CMD_MAC_RX_MULTICAST_PKTS  0x21 /* enum */
1426 #define MC_CMD_MAC_RX_BROADCAST_PKTS  0x22 /* enum */
1427 #define MC_CMD_MAC_RX_BYTES  0x23 /* enum */
1428 #define MC_CMD_MAC_RX_BAD_BYTES  0x24 /* enum */
1429 #define MC_CMD_MAC_RX_64_PKTS  0x25 /* enum */
1430 #define MC_CMD_MAC_RX_65_TO_127_PKTS  0x26 /* enum */
1431 #define MC_CMD_MAC_RX_128_TO_255_PKTS  0x27 /* enum */
1432 #define MC_CMD_MAC_RX_256_TO_511_PKTS  0x28 /* enum */
1433 #define MC_CMD_MAC_RX_512_TO_1023_PKTS  0x29 /* enum */
1434 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS  0x2a /* enum */
1435 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS  0x2b /* enum */
1436 #define MC_CMD_MAC_RX_GTJUMBO_PKTS  0x2c /* enum */
1437 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS  0x2d /* enum */
1438 #define MC_CMD_MAC_RX_BAD_FCS_PKTS  0x2e /* enum */
1439 #define MC_CMD_MAC_RX_OVERFLOW_PKTS  0x2f /* enum */
1440 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS  0x30 /* enum */
1441 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS  0x31 /* enum */
1442 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS  0x32 /* enum */
1443 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS  0x33 /* enum */
1444 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS  0x34 /* enum */
1445 #define MC_CMD_MAC_RX_JABBER_PKTS  0x35 /* enum */
1446 #define MC_CMD_MAC_RX_NODESC_DROPS  0x36 /* enum */
1447 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR  0x37 /* enum */
1448 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR  0x38 /* enum */
1449 #define MC_CMD_MAC_RX_LANES01_DISP_ERR  0x39 /* enum */
1450 #define MC_CMD_MAC_RX_LANES23_DISP_ERR  0x3a /* enum */
1451 #define MC_CMD_MAC_RX_MATCH_FAULT  0x3b /* enum */
1452 #define MC_CMD_GMAC_DMABUF_START  0x40 /* enum */
1453 #define MC_CMD_GMAC_DMABUF_END    0x5f /* enum */
1454 #define MC_CMD_MAC_GENERATION_END 0x60 /* enum */
1455 #define MC_CMD_MAC_NSTATS  0x61 /* enum */
1456
1457
1458 /***********************************/
1459 /* MC_CMD_SRIOV 
1460  * to be documented
1461  */
1462 #define MC_CMD_SRIOV  0x30
1463
1464 /* MC_CMD_SRIOV_IN msgrequest */
1465 #define MC_CMD_SRIOV_IN_LEN 12
1466 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
1467 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
1468 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
1469
1470 /* MC_CMD_SRIOV_OUT msgresponse */
1471 #define MC_CMD_SRIOV_OUT_LEN 8
1472 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
1473 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
1474
1475 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
1476 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
1477 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
1478 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
1479 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
1480 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
1481 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
1482 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
1483 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
1484 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
1485 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
1486 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
1487 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
1488 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
1489 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
1490 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
1491 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
1492 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
1493 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
1494 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
1495 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
1496 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
1497 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
1498 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
1499 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
1500 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
1501 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
1502
1503
1504 /***********************************/
1505 /* MC_CMD_MEMCPY 
1506  * Perform memory copy operation.
1507  */
1508 #define MC_CMD_MEMCPY  0x31
1509
1510 /* MC_CMD_MEMCPY_IN msgrequest */
1511 #define MC_CMD_MEMCPY_IN_LENMIN 32
1512 #define MC_CMD_MEMCPY_IN_LENMAX 224
1513 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
1514 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
1515 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
1516 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
1517 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
1518
1519 /* MC_CMD_MEMCPY_OUT msgresponse */
1520 #define MC_CMD_MEMCPY_OUT_LEN 0
1521
1522
1523 /***********************************/
1524 /* MC_CMD_WOL_FILTER_SET 
1525  * Set a WoL filter.
1526  */
1527 #define MC_CMD_WOL_FILTER_SET  0x32
1528
1529 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
1530 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
1531 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
1532 #define MC_CMD_FILTER_MODE_SIMPLE    0x0 /* enum */
1533 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
1534 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
1535 #define MC_CMD_WOL_TYPE_MAGIC      0x0 /* enum */
1536 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2 /* enum */
1537 #define MC_CMD_WOL_TYPE_IPV4_SYN   0x3 /* enum */
1538 #define MC_CMD_WOL_TYPE_IPV6_SYN   0x4 /* enum */
1539 #define MC_CMD_WOL_TYPE_BITMAP     0x5 /* enum */
1540 #define MC_CMD_WOL_TYPE_LINK       0x6 /* enum */
1541 #define MC_CMD_WOL_TYPE_MAX        0x7 /* enum */
1542 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
1543 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
1544 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
1545
1546 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
1547 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
1548 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
1549 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
1550 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
1551 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
1552 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
1553 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
1554
1555 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
1556 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
1557 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
1558 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
1559 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
1560 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
1561 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
1562 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
1563 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
1564 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
1565
1566 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
1567 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
1568 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
1569 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
1570 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
1571 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
1572 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
1573 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
1574 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
1575 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
1576 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
1577 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
1578
1579 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
1580 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
1581 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
1582 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
1583 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
1584 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
1585 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
1586 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
1587 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
1588 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
1589 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
1590 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
1591 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
1592 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
1593
1594 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
1595 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
1596 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
1597 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
1598 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
1599 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
1600 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
1601 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
1602 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
1603
1604 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
1605 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
1606 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
1607
1608
1609 /***********************************/
1610 /* MC_CMD_WOL_FILTER_REMOVE 
1611  * Remove a WoL filter.
1612  */
1613 #define MC_CMD_WOL_FILTER_REMOVE  0x33
1614
1615 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
1616 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
1617 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
1618
1619 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
1620 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
1621
1622
1623 /***********************************/
1624 /* MC_CMD_WOL_FILTER_RESET 
1625  * Reset (i.e. remove all) WoL filters.
1626  */
1627 #define MC_CMD_WOL_FILTER_RESET  0x34
1628
1629 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
1630 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
1631 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
1632 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
1633 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
1634
1635 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
1636 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
1637
1638
1639 /***********************************/
1640 /* MC_CMD_SET_MCAST_HASH 
1641  * Set the MCASH hash value.
1642  */
1643 #define MC_CMD_SET_MCAST_HASH  0x35
1644
1645 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
1646 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
1647 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
1648 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
1649 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
1650 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
1651
1652 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
1653 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
1654
1655
1656 /***********************************/
1657 /* MC_CMD_NVRAM_TYPES 
1658  * Get virtual NVRAM partitions information.
1659  */
1660 #define MC_CMD_NVRAM_TYPES  0x36
1661
1662 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
1663 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
1664
1665 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
1666 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
1667 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
1668 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0 /* enum */
1669 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1 /* enum */
1670 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2 /* enum */
1671 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3 /* enum */
1672 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4 /* enum */
1673 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5 /* enum */
1674 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6 /* enum */
1675 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7 /* enum */
1676 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8 /* enum */
1677 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9 /* enum */
1678 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa /* enum */
1679 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb /* enum */
1680 #define MC_CMD_NVRAM_TYPE_LOG 0xc /* enum */
1681
1682
1683 /***********************************/
1684 /* MC_CMD_NVRAM_INFO 
1685  * Read info about a virtual NVRAM partition.
1686  */
1687 #define MC_CMD_NVRAM_INFO  0x37
1688
1689 /* MC_CMD_NVRAM_INFO_IN msgrequest */
1690 #define MC_CMD_NVRAM_INFO_IN_LEN 4
1691 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
1692 /*            Enum values, see field(s): */
1693 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1694
1695 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
1696 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
1697 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
1698 /*            Enum values, see field(s): */
1699 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1700 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
1701 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
1702 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
1703 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
1704 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
1705 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
1706 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
1707
1708
1709 /***********************************/
1710 /* MC_CMD_NVRAM_UPDATE_START 
1711  * Start a group of update operations on a virtual NVRAM partition.
1712  */
1713 #define MC_CMD_NVRAM_UPDATE_START  0x38
1714
1715 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest */
1716 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
1717 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
1718 /*            Enum values, see field(s): */
1719 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1720
1721 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
1722 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
1723
1724
1725 /***********************************/
1726 /* MC_CMD_NVRAM_READ 
1727  * Read data from a virtual NVRAM partition.
1728  */
1729 #define MC_CMD_NVRAM_READ  0x39
1730
1731 /* MC_CMD_NVRAM_READ_IN msgrequest */
1732 #define MC_CMD_NVRAM_READ_IN_LEN 12
1733 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
1734 /*            Enum values, see field(s): */
1735 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1736 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
1737 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
1738
1739 /* MC_CMD_NVRAM_READ_OUT msgresponse */
1740 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
1741 #define MC_CMD_NVRAM_READ_OUT_LENMAX 255
1742 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
1743 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
1744 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
1745 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
1746 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 255
1747
1748
1749 /***********************************/
1750 /* MC_CMD_NVRAM_WRITE 
1751  * Write data to a virtual NVRAM partition.
1752  */
1753 #define MC_CMD_NVRAM_WRITE  0x3a
1754
1755 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
1756 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
1757 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 255
1758 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
1759 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
1760 /*            Enum values, see field(s): */
1761 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1762 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
1763 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
1764 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
1765 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
1766 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
1767 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 243
1768
1769 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
1770 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
1771
1772
1773 /***********************************/
1774 /* MC_CMD_NVRAM_ERASE 
1775  * Erase sector(s) from a virtual NVRAM partition.
1776  */
1777 #define MC_CMD_NVRAM_ERASE  0x3b
1778
1779 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
1780 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
1781 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
1782 /*            Enum values, see field(s): */
1783 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1784 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
1785 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
1786
1787 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
1788 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
1789
1790
1791 /***********************************/
1792 /* MC_CMD_NVRAM_UPDATE_FINISH 
1793  * Finish a group of update operations on a virtual NVRAM partition.
1794  */
1795 #define MC_CMD_NVRAM_UPDATE_FINISH  0x3c
1796
1797 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest */
1798 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
1799 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
1800 /*            Enum values, see field(s): */
1801 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
1802 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
1803
1804 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse */
1805 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
1806
1807
1808 /***********************************/
1809 /* MC_CMD_REBOOT 
1810  * Reboot the MC.
1811  */
1812 #define MC_CMD_REBOOT  0x3d
1813
1814 /* MC_CMD_REBOOT_IN msgrequest */
1815 #define MC_CMD_REBOOT_IN_LEN 4
1816 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
1817 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
1818
1819 /* MC_CMD_REBOOT_OUT msgresponse */
1820 #define MC_CMD_REBOOT_OUT_LEN 0
1821
1822
1823 /***********************************/
1824 /* MC_CMD_SCHEDINFO 
1825  * Request scheduler info.
1826  */
1827 #define MC_CMD_SCHEDINFO  0x3e
1828
1829 /* MC_CMD_SCHEDINFO_IN msgrequest */
1830 #define MC_CMD_SCHEDINFO_IN_LEN 0
1831
1832 /* MC_CMD_SCHEDINFO_OUT msgresponse */
1833 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
1834 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
1835 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
1836 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
1837 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
1838 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
1839 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
1840
1841
1842 /***********************************/
1843 /* MC_CMD_REBOOT_MODE 
1844  */
1845 #define MC_CMD_REBOOT_MODE  0x3f
1846
1847 /* MC_CMD_REBOOT_MODE_IN msgrequest */
1848 #define MC_CMD_REBOOT_MODE_IN_LEN 4
1849 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
1850 #define MC_CMD_REBOOT_MODE_NORMAL 0x0 /* enum */
1851 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3 /* enum */
1852
1853 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
1854 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
1855 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
1856
1857
1858 /***********************************/
1859 /* MC_CMD_SENSOR_INFO 
1860  * Returns information about every available sensor.
1861  */
1862 #define MC_CMD_SENSOR_INFO  0x41
1863
1864 /* MC_CMD_SENSOR_INFO_IN msgrequest */
1865 #define MC_CMD_SENSOR_INFO_IN_LEN 0
1866
1867 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
1868 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 12
1869 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
1870 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
1871 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
1872 #define MC_CMD_SENSOR_CONTROLLER_TEMP  0x0 /* enum */
1873 #define MC_CMD_SENSOR_PHY_COMMON_TEMP  0x1 /* enum */
1874 #define MC_CMD_SENSOR_CONTROLLER_COOLING  0x2 /* enum */
1875 #define MC_CMD_SENSOR_PHY0_TEMP  0x3 /* enum */
1876 #define MC_CMD_SENSOR_PHY0_COOLING  0x4 /* enum */
1877 #define MC_CMD_SENSOR_PHY1_TEMP  0x5 /* enum */
1878 #define MC_CMD_SENSOR_PHY1_COOLING  0x6 /* enum */
1879 #define MC_CMD_SENSOR_IN_1V0  0x7 /* enum */
1880 #define MC_CMD_SENSOR_IN_1V2  0x8 /* enum */
1881 #define MC_CMD_SENSOR_IN_1V8  0x9 /* enum */
1882 #define MC_CMD_SENSOR_IN_2V5  0xa /* enum */
1883 #define MC_CMD_SENSOR_IN_3V3  0xb /* enum */
1884 #define MC_CMD_SENSOR_IN_12V0  0xc /* enum */
1885 #define MC_CMD_SENSOR_ENTRY_OFST 4
1886 #define MC_CMD_SENSOR_ENTRY_LEN 8
1887 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
1888 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
1889 #define MC_CMD_SENSOR_ENTRY_MINNUM 1
1890 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
1891
1892 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
1893 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
1894 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
1895 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
1896 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
1897 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
1898 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
1899 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
1900 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
1901 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
1902 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
1903 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
1904 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
1905 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
1906 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
1907 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
1908 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
1909 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
1910
1911
1912 /***********************************/
1913 /* MC_CMD_READ_SENSORS 
1914  * Returns the current reading from each sensor.
1915  */
1916 #define MC_CMD_READ_SENSORS  0x42
1917
1918 /* MC_CMD_READ_SENSORS_IN msgrequest */
1919 #define MC_CMD_READ_SENSORS_IN_LEN 8
1920 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
1921 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
1922 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
1923 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
1924
1925 /* MC_CMD_READ_SENSORS_OUT msgresponse */
1926 #define MC_CMD_READ_SENSORS_OUT_LEN 0
1927
1928 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
1929 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 3
1930 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
1931 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
1932 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
1933 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
1934 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
1935 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
1936 #define MC_CMD_SENSOR_STATE_OK  0x0 /* enum */
1937 #define MC_CMD_SENSOR_STATE_WARNING  0x1 /* enum */
1938 #define MC_CMD_SENSOR_STATE_FATAL  0x2 /* enum */
1939 #define MC_CMD_SENSOR_STATE_BROKEN  0x3 /* enum */
1940 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
1941 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
1942
1943
1944 /***********************************/
1945 /* MC_CMD_GET_PHY_STATE 
1946  * Report current state of PHY.
1947  */
1948 #define MC_CMD_GET_PHY_STATE  0x43
1949
1950 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
1951 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
1952
1953 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
1954 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
1955 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
1956 #define MC_CMD_PHY_STATE_OK 0x1 /* enum */
1957 #define MC_CMD_PHY_STATE_ZOMBIE 0x2 /* enum */
1958
1959
1960 /***********************************/
1961 /* MC_CMD_SETUP_8021QBB 
1962  * 802.1Qbb control.
1963  */
1964 #define MC_CMD_SETUP_8021QBB  0x44
1965
1966 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
1967 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
1968 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
1969 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
1970
1971 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
1972 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
1973
1974
1975 /***********************************/
1976 /* MC_CMD_WOL_FILTER_GET 
1977  * Retrieve ID of any WoL filters.
1978  */
1979 #define MC_CMD_WOL_FILTER_GET  0x45
1980
1981 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
1982 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
1983
1984 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
1985 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
1986 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
1987
1988
1989 /***********************************/
1990 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD 
1991  * Add a protocol offload to NIC for lights-out state.
1992  */
1993 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD  0x46
1994
1995 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
1996 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
1997 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
1998 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
1999 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
2000 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
2001 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS  0x2 /* enum */
2002 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
2003 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
2004 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
2005 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
2006
2007 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
2008 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
2009 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
2010 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
2011 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
2012 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
2013
2014 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
2015 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
2016 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
2017 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
2018 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
2019 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
2020 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
2021 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
2022 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
2023
2024 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
2025 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
2026 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
2027
2028
2029 /***********************************/
2030 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 
2031  * Remove a protocol offload from NIC for lights-out state.
2032  */
2033 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD  0x47
2034
2035 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
2036 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
2037 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
2038 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
2039
2040 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
2041 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
2042
2043
2044 /***********************************/
2045 /* MC_CMD_MAC_RESET_RESTORE 
2046  * Restore MAC after block reset.
2047  */
2048 #define MC_CMD_MAC_RESET_RESTORE  0x48
2049
2050 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
2051 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
2052
2053 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
2054 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
2055
2056
2057 /***********************************/
2058 /* MC_CMD_TESTASSERT  
2059  */
2060 #define MC_CMD_TESTASSERT   0x49
2061
2062 /* MC_CMD_TESTASSERT_IN msgrequest */
2063 #define MC_CMD_TESTASSERT_IN_LEN 0
2064
2065 /* MC_CMD_TESTASSERT_OUT msgresponse */
2066 #define MC_CMD_TESTASSERT_OUT_LEN 0
2067
2068
2069 /***********************************/
2070 /* MC_CMD_WORKAROUND 
2071  * Enable/Disable a given workaround.
2072  */
2073 #define MC_CMD_WORKAROUND  0x4a
2074
2075 /* MC_CMD_WORKAROUND_IN msgrequest */
2076 #define MC_CMD_WORKAROUND_IN_LEN 8
2077 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
2078 #define MC_CMD_WORKAROUND_BUG17230 0x1 /* enum */
2079 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
2080
2081 /* MC_CMD_WORKAROUND_OUT msgresponse */
2082 #define MC_CMD_WORKAROUND_OUT_LEN 0
2083
2084
2085 /***********************************/
2086 /* MC_CMD_GET_PHY_MEDIA_INFO 
2087  * Read media-specific data from PHY.
2088  */
2089 #define MC_CMD_GET_PHY_MEDIA_INFO  0x4b
2090
2091 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
2092 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
2093 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
2094
2095 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
2096 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
2097 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 255
2098 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
2099 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
2100 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
2101 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
2102 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
2103 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 251
2104
2105
2106 /***********************************/
2107 /* MC_CMD_NVRAM_TEST 
2108  * Test a particular NVRAM partition.
2109  */
2110 #define MC_CMD_NVRAM_TEST  0x4c
2111
2112 /* MC_CMD_NVRAM_TEST_IN msgrequest */
2113 #define MC_CMD_NVRAM_TEST_IN_LEN 4
2114 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
2115 /*            Enum values, see field(s): */
2116 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
2117
2118 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
2119 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
2120 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
2121 #define MC_CMD_NVRAM_TEST_PASS 0x0 /* enum */
2122 #define MC_CMD_NVRAM_TEST_FAIL 0x1 /* enum */
2123 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2 /* enum */
2124
2125
2126 /***********************************/
2127 /* MC_CMD_MRSFP_TWEAK 
2128  * Read status and/or set parameters for the 'mrsfp' driver.
2129  */
2130 #define MC_CMD_MRSFP_TWEAK  0x4d
2131
2132 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
2133 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
2134 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
2135 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
2136 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
2137 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
2138
2139 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
2140 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
2141
2142 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
2143 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
2144 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
2145 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
2146 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
2147 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0 /* enum */
2148 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1 /* enum */
2149
2150
2151 /***********************************/
2152 /* MC_CMD_SENSOR_SET_LIMS 
2153  * Adjusts the sensor limits.
2154  */
2155 #define MC_CMD_SENSOR_SET_LIMS  0x4e
2156
2157 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
2158 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
2159 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
2160 /*            Enum values, see field(s): */
2161 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
2162 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
2163 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
2164 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
2165 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
2166
2167 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
2168 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
2169
2170
2171 /***********************************/
2172 /* MC_CMD_GET_RESOURCE_LIMITS 
2173  */
2174 #define MC_CMD_GET_RESOURCE_LIMITS  0x4f
2175
2176 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
2177 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
2178
2179 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
2180 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
2181 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
2182 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
2183 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
2184 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
2185
2186 /* MC_CMD_RESOURCE_SPECIFIER enum */
2187 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff /* enum */
2188 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe /* enum */
2189
2190
2191 /***********************************/
2192 /* MC_CMD_INIT_EVQ 
2193  */
2194 #define MC_CMD_INIT_EVQ  0x50
2195
2196 /* MC_CMD_INIT_EVQ_IN msgrequest */
2197 #define MC_CMD_INIT_EVQ_IN_LENMIN 36
2198 #define MC_CMD_INIT_EVQ_IN_LENMAX 540
2199 #define MC_CMD_INIT_EVQ_IN_LEN(num) (28+8*(num))
2200 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
2201 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
2202 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
2203 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
2204 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
2205 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
2206 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
2207 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
2208 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
2209 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
2210 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0 /* enum */
2211 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1 /* enum */
2212 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2 /* enum */
2213 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3 /* enum */
2214 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
2215 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
2216 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 28
2217 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
2218 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 28
2219 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 32
2220 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
2221 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
2222
2223 /* MC_CMD_INIT_EVQ_OUT msgresponse */
2224 #define MC_CMD_INIT_EVQ_OUT_LEN 4
2225 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
2226
2227 /* QUEUE_CRC_MODE structuredef */
2228 #define QUEUE_CRC_MODE_LEN 1
2229 #define QUEUE_CRC_MODE_MODE_LBN 0
2230 #define QUEUE_CRC_MODE_MODE_WIDTH 4
2231 #define QUEUE_CRC_MODE_NONE  0x0 /* enum */
2232 #define QUEUE_CRC_MODE_FCOE  0x1 /* enum */
2233 #define QUEUE_CRC_MODE_ISCSI_HDR  0x2 /* enum */
2234 #define QUEUE_CRC_MODE_ISCSI  0x3 /* enum */
2235 #define QUEUE_CRC_MODE_FCOIPOE  0x4 /* enum */
2236 #define QUEUE_CRC_MODE_MPA  0x5 /* enum */
2237 #define QUEUE_CRC_MODE_SPARE_LBN 4
2238 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
2239
2240
2241 /***********************************/
2242 /* MC_CMD_INIT_RXQ 
2243  */
2244 #define MC_CMD_INIT_RXQ  0x51
2245
2246 /* MC_CMD_INIT_RXQ_IN msgrequest */
2247 #define MC_CMD_INIT_RXQ_IN_LENMIN 32
2248 #define MC_CMD_INIT_RXQ_IN_LENMAX 248
2249 #define MC_CMD_INIT_RXQ_IN_LEN(num) (24+8*(num))
2250 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
2251 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
2252 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
2253 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
2254 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
2255 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
2256 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
2257 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
2258 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
2259 #define MC_CMD_INIT_RXQ_IN_FLAG_PKT_EDIT_LBN 2
2260 #define MC_CMD_INIT_RXQ_IN_FLAG_PKT_EDIT_WIDTH 1
2261 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
2262 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
2263 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
2264 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 24
2265 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
2266 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 24
2267 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 28
2268 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
2269 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
2270
2271 /* MC_CMD_INIT_RXQ_OUT msgresponse */
2272 #define MC_CMD_INIT_RXQ_OUT_LEN 0
2273
2274
2275 /***********************************/
2276 /* MC_CMD_INIT_TXQ 
2277  */
2278 #define MC_CMD_INIT_TXQ  0x52
2279
2280 /* MC_CMD_INIT_TXQ_IN msgrequest */
2281 #define MC_CMD_INIT_TXQ_IN_LENMIN 32
2282 #define MC_CMD_INIT_TXQ_IN_LENMAX 248
2283 #define MC_CMD_INIT_TXQ_IN_LEN(num) (24+8*(num))
2284 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
2285 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
2286 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
2287 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
2288 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
2289 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
2290 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
2291 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
2292 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
2293 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
2294 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
2295 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
2296 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
2297 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
2298 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 24
2299 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
2300 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 24
2301 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 28
2302 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
2303 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
2304
2305 /* MC_CMD_INIT_TXQ_OUT msgresponse */
2306 #define MC_CMD_INIT_TXQ_OUT_LEN 0
2307
2308
2309 /***********************************/
2310 /* MC_CMD_FINI_EVQ 
2311  */
2312 #define MC_CMD_FINI_EVQ  0x55
2313
2314 /* MC_CMD_FINI_EVQ_IN msgrequest */
2315 #define MC_CMD_FINI_EVQ_IN_LEN 4
2316 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
2317
2318 /* MC_CMD_FINI_EVQ_OUT msgresponse */
2319 #define MC_CMD_FINI_EVQ_OUT_LEN 0
2320
2321
2322 /***********************************/
2323 /* MC_CMD_FINI_RXQ 
2324  */
2325 #define MC_CMD_FINI_RXQ  0x56
2326
2327 /* MC_CMD_FINI_RXQ_IN msgrequest */
2328 #define MC_CMD_FINI_RXQ_IN_LEN 4
2329 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
2330
2331 /* MC_CMD_FINI_RXQ_OUT msgresponse */
2332 #define MC_CMD_FINI_RXQ_OUT_LEN 0
2333
2334
2335 /***********************************/
2336 /* MC_CMD_FINI_TXQ 
2337  */
2338 #define MC_CMD_FINI_TXQ  0x57
2339
2340 /* MC_CMD_FINI_TXQ_IN msgrequest */
2341 #define MC_CMD_FINI_TXQ_IN_LEN 4
2342 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
2343
2344 /* MC_CMD_FINI_TXQ_OUT msgresponse */
2345 #define MC_CMD_FINI_TXQ_OUT_LEN 0
2346
2347
2348 /***********************************/
2349 /* MC_CMD_DRIVER_EVENT 
2350  */
2351 #define MC_CMD_DRIVER_EVENT  0x5a
2352
2353 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
2354 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
2355 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
2356 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
2357 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
2358 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
2359 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
2360
2361
2362 /***********************************/
2363 /* MC_CMD_PROXY_CMD 
2364  */
2365 #define MC_CMD_PROXY_CMD  0x5b
2366
2367 /* MC_CMD_PROXY_CMD_IN msgrequest */
2368 #define MC_CMD_PROXY_CMD_IN_LEN 4
2369 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
2370
2371
2372 /***********************************/
2373 /* MC_CMD_ALLOC_OWNER_IDS 
2374  */
2375 #define MC_CMD_ALLOC_OWNER_IDS  0x54
2376
2377 /* MC_CMD_ALLOC_OWNER_IDS_IN msgrequest */
2378 #define MC_CMD_ALLOC_OWNER_IDS_IN_LEN 4
2379 #define MC_CMD_ALLOC_OWNER_IDS_IN_NIDS_OFST 0
2380
2381 /* MC_CMD_ALLOC_OWNER_IDS_OUT msgresponse */
2382 #define MC_CMD_ALLOC_OWNER_IDS_OUT_LEN 12
2383 #define MC_CMD_ALLOC_OWNER_IDS_OUT_HANDLE_OFST 0
2384 #define MC_CMD_ALLOC_OWNER_IDS_OUT_NIDS_OFST 4
2385 #define MC_CMD_ALLOC_OWNER_IDS_OUT_BASE_OFST 8
2386
2387
2388 /***********************************/
2389 /* MC_CMD_FREE_OWNER_IDS 
2390  */
2391 #define MC_CMD_FREE_OWNER_IDS  0x59
2392
2393 /* MC_CMD_FREE_OWNER_IDS_IN msgrequest */
2394 #define MC_CMD_FREE_OWNER_IDS_IN_LEN 4
2395 #define MC_CMD_FREE_OWNER_IDS_IN_HANDLE_OFST 0
2396
2397 /* MC_CMD_FREE_OWNER_IDS_OUT msgresponse */
2398 #define MC_CMD_FREE_OWNER_IDS_OUT_LEN 0
2399
2400
2401 /***********************************/
2402 /* MC_CMD_ALLOC_BUFTBL_CHUNK 
2403  */
2404 #define MC_CMD_ALLOC_BUFTBL_CHUNK  0x5c
2405
2406 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
2407 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
2408 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
2409 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
2410
2411 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
2412 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
2413 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
2414 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
2415 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
2416
2417
2418 /***********************************/
2419 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES 
2420  */
2421 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES  0x5d
2422
2423 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
2424 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
2425 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 252
2426 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
2427 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
2428 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
2429 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
2430 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
2431 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
2432 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
2433 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
2434 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
2435 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 30
2436
2437 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
2438 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
2439
2440
2441 /***********************************/
2442 /* MC_CMD_FREE_BUFTBL_CHUNK 
2443  */
2444 #define MC_CMD_FREE_BUFTBL_CHUNK  0x5e
2445
2446 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
2447 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
2448 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
2449
2450 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
2451 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
2452
2453
2454 /***********************************/
2455 /* MC_CMD_GET_PF_COUNT 
2456  */
2457 #define MC_CMD_GET_PF_COUNT  0x60
2458
2459 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
2460 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
2461
2462 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
2463 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
2464 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
2465 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
2466
2467
2468 /***********************************/
2469 /* MC_CMD_FILTER_OP 
2470  */
2471 #define MC_CMD_FILTER_OP  0x61
2472
2473 /* MC_CMD_FILTER_OP_IN msgrequest */
2474 #define MC_CMD_FILTER_OP_IN_LEN 100
2475 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
2476 #define MC_CMD_FILTER_OP_IN_OP_INSERT  0x0 /* enum */
2477 #define MC_CMD_FILTER_OP_IN_OP_REMOVE  0x1 /* enum */
2478 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE  0x2 /* enum */
2479 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE  0x3 /* enum */
2480 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
2481 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 8
2482 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
2483 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
2484 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
2485 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
2486 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
2487 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
2488 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
2489 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
2490 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
2491 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
2492 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
2493 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
2494 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
2495 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
2496 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
2497 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
2498 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
2499 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
2500 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
2501 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
2502 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
2503 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
2504 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
2505 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
2506 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 12
2507 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP  0x0 /* enum */
2508 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST  0x1 /* enum */
2509 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC  0x2 /* enum */
2510 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0  0x3 /* enum */
2511 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1  0x4 /* enum */
2512 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 16
2513 #define MC_CMD_FILTER_OP_IN_RX_FLAGS_OFST 20
2514 #define MC_CMD_FILTER_OP_IN_RX_FLAG_RSS_LBN 0
2515 #define MC_CMD_FILTER_OP_IN_RX_FLAG_RSS_WIDTH 1
2516 #define MC_CMD_FILTER_OP_IN_RSS_CONTEXT_OFST 24
2517 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 28
2518 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 32
2519 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
2520 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
2521 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
2522 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
2523 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 36
2524 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
2525 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 42
2526 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
2527 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 44
2528 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
2529 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 50
2530 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
2531 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 52
2532 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
2533 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 54
2534 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
2535 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 56
2536 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
2537 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 58
2538 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
2539 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 60
2540 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 64
2541 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 68
2542 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
2543 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 84
2544 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
2545
2546 /* MC_CMD_FILTER_OP_OUT msgresponse */
2547 #define MC_CMD_FILTER_OP_OUT_LEN 8
2548 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
2549 #define MC_CMD_FILTER_OP_OUT_OP_INSERT  0x0 /* enum */
2550 #define MC_CMD_FILTER_OP_OUT_OP_REMOVE  0x1 /* enum */
2551 #define MC_CMD_FILTER_OP_OUT_OP_SUBSCRIBE  0x2 /* enum */
2552 #define MC_CMD_FILTER_OP_OUT_OP_UNSUBSCRIBE  0x3 /* enum */
2553 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
2554
2555
2556 /***********************************/
2557 /* MC_CMD_SET_PF_COUNT 
2558  */
2559 #define MC_CMD_SET_PF_COUNT  0x62
2560
2561 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
2562 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
2563 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
2564
2565 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
2566 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
2567
2568
2569 /***********************************/
2570 /* MC_CMD_GET_PORT_ASSIGNMENT 
2571  */
2572 #define MC_CMD_GET_PORT_ASSIGNMENT  0x63
2573
2574 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
2575 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
2576
2577 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
2578 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
2579 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
2580
2581
2582 /***********************************/
2583 /* MC_CMD_SET_PORT_ASSIGNMENT 
2584  */
2585 #define MC_CMD_SET_PORT_ASSIGNMENT  0x64
2586
2587 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
2588 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
2589 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
2590
2591 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
2592 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
2593
2594
2595 /***********************************/
2596 /* MC_CMD_ALLOC_VIS 
2597  */
2598 #define MC_CMD_ALLOC_VIS  0x65
2599
2600 /* MC_CMD_ALLOC_VIS_IN msgrequest */
2601 #define MC_CMD_ALLOC_VIS_IN_LEN 4
2602 #define MC_CMD_ALLOC_VIS_IN_VI_COUNT_OFST 0
2603
2604 /* MC_CMD_ALLOC_VIS_OUT msgresponse */
2605 #define MC_CMD_ALLOC_VIS_OUT_LEN 0
2606
2607
2608 /***********************************/
2609 /* MC_CMD_FREE_VIS 
2610  */
2611 #define MC_CMD_FREE_VIS  0x66
2612
2613 /* MC_CMD_FREE_VIS_IN msgrequest */
2614 #define MC_CMD_FREE_VIS_IN_LEN 0
2615
2616 /* MC_CMD_FREE_VIS_OUT msgresponse */
2617 #define MC_CMD_FREE_VIS_OUT_LEN 0
2618
2619
2620 /***********************************/
2621 /* MC_CMD_GET_SRIOV_CFG 
2622  */
2623 #define MC_CMD_GET_SRIOV_CFG  0x67
2624
2625 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
2626 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
2627
2628 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
2629 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
2630 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
2631 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
2632 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
2633 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
2634 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
2635 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
2636 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
2637
2638
2639 /***********************************/
2640 /* MC_CMD_SET_SRIOV_CFG 
2641  */
2642 #define MC_CMD_SET_SRIOV_CFG  0x68
2643
2644 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
2645 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
2646 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
2647 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
2648 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
2649 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
2650 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
2651 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
2652 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
2653
2654 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
2655 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
2656
2657
2658 /***********************************/
2659 /* MC_CMD_GET_VI_COUNT 
2660  */
2661 #define MC_CMD_GET_VI_COUNT  0x69
2662
2663 /* MC_CMD_GET_VI_COUNT_IN msgrequest */
2664 #define MC_CMD_GET_VI_COUNT_IN_LEN 0
2665
2666 /* MC_CMD_GET_VI_COUNT_OUT msgresponse */
2667 #define MC_CMD_GET_VI_COUNT_OUT_LEN 4
2668 #define MC_CMD_GET_VI_COUNT_OUT_VI_COUNT_OFST 0
2669
2670
2671 /***********************************/
2672 /* MC_CMD_GET_VECTOR_CFG 
2673  */
2674 #define MC_CMD_GET_VECTOR_CFG  0x70
2675
2676 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
2677 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
2678
2679 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
2680 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
2681 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
2682 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
2683 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
2684
2685
2686 /***********************************/
2687 /* MC_CMD_SET_VECTOR_CFG 
2688  */
2689 #define MC_CMD_SET_VECTOR_CFG  0x71
2690
2691 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
2692 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
2693 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
2694 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
2695 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
2696
2697 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
2698 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
2699
2700
2701 /***********************************/
2702 /* MC_CMD_ALLOC_PIOBUF 
2703  */
2704 #define MC_CMD_ALLOC_PIOBUF  0x72
2705
2706 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
2707 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
2708
2709 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
2710 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
2711 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
2712
2713
2714 /***********************************/
2715 /* MC_CMD_FREE_PIOBUF 
2716  */
2717 #define MC_CMD_FREE_PIOBUF  0x73
2718
2719 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
2720 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
2721 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
2722
2723 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
2724 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
2725
2726
2727 /***********************************/
2728 /* MC_CMD_V2_EXTN 
2729  */
2730 #define MC_CMD_V2_EXTN  0x7f
2731
2732 /* MC_CMD_V2_EXTN_IN msgrequest */
2733 #define MC_CMD_V2_EXTN_IN_LEN 4
2734 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
2735 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
2736 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
2737 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
2738 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
2739 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
2740 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
2741 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 6
2742
2743
2744 /***********************************/
2745 /* MC_CMD_TCM_BUCKET_ALLOC 
2746  */
2747 #define MC_CMD_TCM_BUCKET_ALLOC  0x80
2748
2749 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
2750 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
2751
2752 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
2753 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
2754 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
2755
2756
2757 /***********************************/
2758 /* MC_CMD_TCM_BUCKET_FREE 
2759  */
2760 #define MC_CMD_TCM_BUCKET_FREE  0x81
2761
2762 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
2763 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
2764 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
2765
2766 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
2767 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
2768
2769
2770 /***********************************/
2771 /* MC_CMD_TCM_TXQ_INIT 
2772  */
2773 #define MC_CMD_TCM_TXQ_INIT  0x82
2774
2775 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
2776 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
2777 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
2778 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
2779 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
2780 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
2781 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
2782 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
2783 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
2784
2785 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
2786 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
2787
2788 #endif /* _SIENA_MC_DRIVER_PCOL_H */