]> CyberLeo.Net >> Repos - FreeBSD/stable/10.git/blob - usr.sbin/pciconf/pciconf.8
MFC 260910:
[FreeBSD/stable/10.git] / usr.sbin / pciconf / pciconf.8
1 .\" Copyright (c) 1997
2 .\"     Stefan Esser <se@FreeBSD.org>. All rights reserved.
3 .\"
4 .\" Redistribution and use in source and binary forms, with or without
5 .\" modification, are permitted provided that the following conditions
6 .\" are met:
7 .\" 1. Redistributions of source code must retain the above copyright
8 .\"    notice, this list of conditions and the following disclaimer.
9 .\"
10 .\" 2. Redistributions in binary form must reproduce the above copyright
11 .\"    notice, this list of conditions and the following disclaimer in the
12 .\"    documentation and/or other materials provided with the distribution.
13 .\"
14 .\" THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
15 .\" ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
16 .\" IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
17 .\" ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
18 .\" FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
19 .\" DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
20 .\" OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
21 .\" HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
22 .\" LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
23 .\" OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
24 .\" SUCH DAMAGE.
25 .\"
26 .\" $FreeBSD$
27 .\"
28 .Dd January 20, 2014
29 .Dt PCICONF 8
30 .Os
31 .Sh NAME
32 .Nm pciconf
33 .Nd diagnostic utility for the PCI bus
34 .Sh SYNOPSIS
35 .Nm
36 .Fl l Oo Fl bcev Oc Op Ar device
37 .Nm
38 .Fl a Ar device
39 .Nm
40 .Fl r Oo Fl b | h Oc Ar device addr Ns Op : Ns Ar addr2
41 .Nm
42 .Fl w Oo Fl b | h Oc Ar device addr value
43 .Sh DESCRIPTION
44 The
45 .Nm
46 utility provides a command line interface to functionality provided by the
47 .Xr pci 4
48 .Xr ioctl 2
49 interface.
50 As such, some of the functions are only available to users with write
51 access to
52 .Pa /dev/pci ,
53 normally only the super-user.
54 .Pp
55 With the
56 .Fl l
57 option,
58 .Nm
59 lists PCI devices in the following format:
60 .Bd -literal
61 foo0@pci0:0:4:0: class=0x010000 card=0x00000000 chip=0x000f1000 rev=0x01 \
62 hdr=0x00
63 bar0@pci0:0:5:0: class=0x000100 card=0x00000000 chip=0x88c15333 rev=0x00 \
64 hdr=0x00
65 none0@pci0:0:6:0: class=0x020000 card=0x00000000 chip=0x802910ec rev=0x00 \
66 hdr=0x00
67 .Ed
68 .Pp
69 The first column gives the
70 driver name, unit number, and selector .
71 If there is no driver attached to the
72 .Tn PCI
73 device in question, the driver name will be
74 .Dq none .
75 Unit numbers for detached devices start at zero and are incremented for
76 each detached device that is encountered.
77 The selector
78 is in a form which may directly be used for the other forms of the command.
79 The second column is the class code, with the class byte printed as two
80 hex digits, followed by the sub-class and the interface bytes.
81 The third column gives the contents of the subvendorid register, introduced
82 in revision 2.1 of the
83 .Tn PCI
84 standard.
85 Note that it will be 0 for older cards.
86 The field consists of the card ID in the upper
87 half and the card vendor ID in the lower half of the value.
88 .Pp
89 The fourth column contains the chip device ID, which identifies the chip
90 this card is based on.
91 It consists of two fields, identifying the chip and
92 its vendor, as above.
93 The fifth column prints the chip's revision.
94 The sixth column describes the header type.
95 Currently assigned header types include 0 for most devices,
96 1 for
97 .Tn PCI
98 to
99 .Tn PCI
100 bridges, and 2 for
101 .Tn PCI
102 to
103 .Tn CardBus
104 bridges.
105 If the most significant bit
106 of the header type register is set for
107 function 0 of a
108 .Tn PCI
109 device, it is a
110 .Em multi-function
111 device, which contains several (similar or independent) functions on
112 one chip.
113 .Pp
114 If the
115 .Fl b
116 option is supplied,
117 .Nm
118 will list any base address registers
119 .Pq BARs
120 that are assigned resources for each device.
121 Each BAR will be enumerated via a line in the following format:
122 .Bd -literal
123     bar   [10] = type Memory, range 32, base 0xda060000, size 131072, enabled
124 .Ed
125 .Pp
126 The first value after the
127 .Dq Li bar
128 prefix in the square brackets is the offset of the BAR in config space in
129 hexadecimal.
130 The type of a BAR is one of
131 .Dq Memory ,
132 .Dq Prefetchable Memory ,
133 or
134 .Dq I/O Port .
135 The range indicates the maximum address the BAR decodes.
136 The base and size indicate the start and length of the BAR's address window,
137 respectively.
138 Finally, the last flag indicates if the BAR is enabled or disabled.
139 .Pp
140 If the
141 .Fl c
142 option is supplied,
143 .Nm
144 will list any capabilities supported by each device.
145 Each capability is enumerated via a line in the following format:
146 .Bd -literal
147     cap 10[40] = PCI-Express 1 root port
148 .Ed
149 .Pp
150 The first value after the
151 .Dq Li cap
152 prefix is the capability ID in hexadecimal.
153 The second value in the square brackets is the offset of the capability
154 in config space in hexadecimal.
155 The format of the text after the equals sign is capability-specific.
156 .Pp
157 Each extended capability is enumerated via a line in a similar format:
158 .Bd -literal
159 ecap 0002[100] = VC 1 max VC0
160 .Ed
161 .Pp
162 The first value after the
163 .Dq Li ecap
164 prefix is the extended capability ID in hexadecimal.
165 The second value in the square brackets is the offset of the extended
166 capability in config space in hexadecimal.
167 The format of the text after the equals sign is capability-specific.
168 .Pp
169 If the
170 .Fl e
171 option is supplied,
172 .Nm
173 will list any errors reported for this device in standard PCI error registers.
174 Errors are checked for in the PCI status register,
175 the PCI-express device status register,
176 and the Advanced Error Reporting status registers.
177 .Pp
178 If the
179 .Fl v
180 option is supplied,
181 .Nm
182 will attempt to load the vendor/device information database, and print
183 vendor, device, class and subclass identification strings for each device.
184 .Pp
185 If the optional
186 .Ar device
187 argument is given with the
188 .Fl l
189 flag,
190 .Nm
191 will only list details about a single device instead of all devices.
192 .Pp
193 All invocations of
194 .Nm
195 except for
196 .Fl l
197 require a
198 .Ar device .
199 The device can be identified either by a device name if the device is
200 attached to a driver or by a selector.
201 Selectors identify a PCI device by its address in PCI config space and
202 can take one of the following forms:
203 .Pp
204 .Bl -bullet -offset indent -compact
205 .It
206 .Li pci Ns Va domain Ns \&: Ns Va bus Ns \&: Ns Va device Ns \&: \
207 Ns Va function Ns
208 .It
209 .Li pci Ns Va bus Ns \&: Ns Va device Ns \&: Ns Va function Ns
210 .It
211 .Li pci Ns Va bus Ns \&: Ns Va device Ns
212 .El
213 .Pp
214 In the case of an abridged form, omitted selector components are assumed to be 0.
215 An optional leading device name followed by @ and an optional final colon
216 will be ignored; this is so that the first column in the output of
217 .Nm
218 .Fl l
219 can be used without modification.
220 All numbers are base 10.
221 .Pp
222 With the
223 .Fl a
224 flag,
225 .Nm
226 determines whether any driver has been assigned to the device
227 identified by
228 .Ar selector .
229 An exit status of zero indicates that the device has a driver;
230 non-zero indicates that it does not.
231 .Pp
232 The
233 .Fl r
234 option reads a configuration space register at byte offset
235 .Ar addr
236 of device
237 .Ar selector
238 and prints out its value in hexadecimal.
239 The optional second address
240 .Ar addr2
241 specifies a range to read.
242 The
243 .Fl w
244 option writes the
245 .Ar value
246 into a configuration space register at byte offset
247 .Ar addr
248 of device
249 .Ar selector .
250 For both operations, the flags
251 .Fl b
252 and
253 .Fl h
254 select the width of the operation;
255 .Fl b
256 indicates a byte operation, and
257 .Fl h
258 indicates a halfword (two-byte) operation.
259 The default is to read or
260 write a longword (four bytes).
261 .Sh ENVIRONMENT
262 The PCI vendor/device information database is normally read from
263 .Pa /usr/share/misc/pci_vendors .
264 This path can be overridden by setting the environment variable
265 .Ev PCICONF_VENDOR_DATABASE .
266 .Sh SEE ALSO
267 .Xr ioctl 2 ,
268 .\" .Xr pci 4 ,
269 .Xr devinfo 8 ,
270 .Xr kldload 8
271 .Sh HISTORY
272 The
273 .Nm
274 utility appeared first in
275 .Fx 2.2 .
276 The
277 .Fl a
278 option was added for
279 .Tn PCI
280 KLD support in
281 .Fx 3.0 .
282 .Sh AUTHORS
283 .An -nosplit
284 The
285 .Nm
286 utility was written by
287 .An Stefan Esser
288 and
289 .An Garrett Wollman .
290 .Sh BUGS
291 The
292 .Fl b
293 and
294 .Fl h
295 options are implemented in
296 .Nm ,
297 but not in the underlying
298 .Xr ioctl 2 .
299 .Pp
300 It might be useful to give non-root users access to the
301 .Fl a
302 and
303 .Fl r
304 options.
305 But only root will be able to execute a
306 .Nm kldload
307 to provide the device with a driver KLD, and reading of configuration space
308 registers may cause a failure in badly designed
309 .Tn PCI
310 chips.