]> CyberLeo.Net >> Repos - FreeBSD/stable/8.git/blob - usr.sbin/pciconf/pciconf.8
MFC 260910:
[FreeBSD/stable/8.git] / usr.sbin / pciconf / pciconf.8
1 .\" Copyright (c) 1997
2 .\"     Stefan Esser <se@FreeBSD.org>. All rights reserved.
3 .\"
4 .\" Redistribution and use in source and binary forms, with or without
5 .\" modification, are permitted provided that the following conditions
6 .\" are met:
7 .\" 1. Redistributions of source code must retain the above copyright
8 .\"    notice, this list of conditions and the following disclaimer.
9 .\"
10 .\" 2. Redistributions in binary form must reproduce the above copyright
11 .\"    notice, this list of conditions and the following disclaimer in the
12 .\"    documentation and/or other materials provided with the distribution.
13 .\"
14 .\" THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
15 .\" ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
16 .\" IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
17 .\" ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
18 .\" FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
19 .\" DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
20 .\" OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
21 .\" HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
22 .\" LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
23 .\" OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
24 .\" SUCH DAMAGE.
25 .\"
26 .\" $FreeBSD$
27 .\"
28 .Dd January 20, 2014
29 .Dt PCICONF 8
30 .Os
31 .Sh NAME
32 .Nm pciconf
33 .Nd diagnostic utility for the PCI bus
34 .Sh SYNOPSIS
35 .Nm
36 .Fl l Oo Fl bcev Oc Op Ar device
37 .Nm
38 .Fl a Ar device
39 .Nm
40 .Fl r Oo Fl b | h Oc Ar device addr Ns Op : Ns Ar addr2
41 .Nm
42 .Fl w Oo Fl b | h Oc Ar device addr value
43 .Sh DESCRIPTION
44 The
45 .Nm
46 utility provides a command line interface to functionality provided by the
47 .Xr pci 4
48 .Xr ioctl 2
49 interface.
50 As such, some of the functions are only available to users with write
51 access to
52 .Pa /dev/pci ,
53 normally only the super-user.
54 .Pp
55 With the
56 .Fl l
57 option,
58 .Nm
59 lists PCI devices in the following format:
60 .Bd -literal
61 foo0@pci0:0:4:0: class=0x010000 card=0x00000000 chip=0x000f1000 rev=0x01 \
62 hdr=0x00
63 bar0@pci0:0:5:0: class=0x000100 card=0x00000000 chip=0x88c15333 rev=0x00 \
64 hdr=0x00
65 none0@pci0:0:6:0: class=0x020000 card=0x00000000 chip=0x802910ec rev=0x00 \
66 hdr=0x00
67 .Ed
68 .Pp
69 The first column gives the
70 driver name, unit number, and selector .
71 If there is no driver attached to the
72 .Tn PCI
73 device in question, the driver name will be
74 .Dq none .
75 Unit numbers for detached devices start at zero and are incremented for
76 each detached device that is encountered.
77 The selector
78 is in a form which may directly be used for the other forms of the command.
79 The second column is the class code, with the class byte printed as two
80 hex digits, followed by the sub-class and the interface bytes.
81 The third column gives the contents of the subvendorid register, introduced
82 in revision 2.1 of the
83 .Tn PCI
84 standard.
85 Note that it will be 0 for older cards.
86 The field consists of the card ID in the upper
87 half and the card vendor ID in the lower half of the value.
88 .Pp
89 The fourth column contains the chip device ID, which identifies the chip
90 this card is based on.
91 It consists of two fields, identifying the chip and
92 its vendor, as above.
93 The fifth column prints the chip's revision.
94 The sixth column describes the header type.
95 Currently assigned header types include 0 for most devices,
96 1 for
97 .Tn PCI
98 to
99 .Tn PCI
100 bridges, and 2 for
101 .Tn PCI
102 to
103 .Tn CardBus
104 bridges.
105 If the most significant bit
106 of the header type register is set for
107 function 0 of a
108 .Tn PCI
109 device, it is a
110 .Em multi-function
111 device, which contains several (similar or independent) functions on
112 one chip.
113 .Pp
114 If the
115 .Fl b
116 option is supplied,
117 .Nm
118 will list any base address registers
119 .Pq BARs
120 that are assigned resources for each device.
121 Each BAR will be enumerated via a line in the following format:
122 .Bd -literal
123     bar   [10] = type Memory, range 32, base 0xda060000, size 131072, enabled
124 .Ed
125 .Pp
126 The first value after the
127 .Dq Li bar
128 prefix in the square brackets is the offset of the BAR in config space in
129 hexadecimal.
130 The type of a BAR is one of
131 .Dq Memory ,
132 .Dq Prefetchable Memory ,
133 or
134 .Dq I/O Port .
135 The range indicates the maximum address the BAR decodes.
136 The base and size indicate the start and length of the BAR's address window,
137 respectively.
138 Finally, the last flag indicates if the BAR is enabled or disabled.
139 .Pp
140 If the
141 .Fl c
142 option is supplied,
143 .Nm
144 will list any capabilities supported by each device.
145 Each capability will be enumerated via a line in the following format:
146 .Bd -literal
147     cap 10[40] = PCI-Express 1 root port
148 .Ed
149 .Pp
150 The first value after the
151 .Dq Li cap
152 prefix is the capability ID in hexadecimal.
153 The second value in the square brackets is the offset of the capability
154 in config space in hexadecimal.
155 The format of the text after the equals sign is capability-specific.
156 .Pp
157 If the
158 .Fl e
159 option is supplied,
160 .Nm
161 will list any errors reported for this device in standard PCI error registers.
162 Errors are checked for in the PCI status register,
163 the PCI-express device status register,
164 and the Advanced Error Reporting status registers.
165 .Pp
166 If the
167 .Fl v
168 option is supplied,
169 .Nm
170 will attempt to load the vendor/device information database, and print
171 vendor, device, class and subclass identification strings for each device.
172 .Pp
173 If the optional
174 .Ar device
175 argument is given with the
176 .Fl l
177 flag,
178 .Nm
179 will only list details about a single device instead of all devices.
180 .Pp
181 All invocations of
182 .Nm
183 except for
184 .Fl l
185 require a
186 .Ar device .
187 The device can be identified either by a device name if the device is
188 attached to a driver or by a selector.
189 Selectors identify a PCI device by its address in PCI config space and
190 can take one of the following forms:
191 .Pp
192 .Bl -bullet -offset indent -compact
193 .It
194 .Li pci Ns Va domain Ns \&: Ns Va bus Ns \&: Ns Va device Ns \&: \
195 Ns Va function Ns
196 .It
197 .Li pci Ns Va bus Ns \&: Ns Va device Ns \&: Ns Va function Ns
198 .It
199 .Li pci Ns Va bus Ns \&: Ns Va device Ns
200 .El
201 .Pp
202 In the case of an abridged form, omitted selector components are assumed to be 0.
203 An optional leading device name followed by @ and an optional final colon
204 will be ignored; this is so that the first column in the output of
205 .Nm
206 .Fl l
207 can be used without modification.
208 All numbers are base 10.
209 .Pp
210 With the
211 .Fl a
212 flag,
213 .Nm
214 determines whether any driver has been assigned to the device
215 identified by
216 .Ar selector .
217 An exit status of zero indicates that the device has a driver;
218 non-zero indicates that it does not.
219 .Pp
220 The
221 .Fl r
222 option reads a configuration space register at byte offset
223 .Ar addr
224 of device
225 .Ar selector
226 and prints out its value in hexadecimal.
227 The optional second address
228 .Ar addr2
229 specifies a range to read.
230 The
231 .Fl w
232 option writes the
233 .Ar value
234 into a configuration space register at byte offset
235 .Ar addr
236 of device
237 .Ar selector .
238 For both operations, the flags
239 .Fl b
240 and
241 .Fl h
242 select the width of the operation;
243 .Fl b
244 indicates a byte operation, and
245 .Fl h
246 indicates a halfword (two-byte) operation.
247 The default is to read or
248 write a longword (four bytes).
249 .Sh ENVIRONMENT
250 The PCI vendor/device information database is normally read from
251 .Pa /usr/share/misc/pci_vendors .
252 This path can be overridden by setting the environment variable
253 .Ev PCICONF_VENDOR_DATABASE .
254 .Sh SEE ALSO
255 .Xr ioctl 2 ,
256 .\" .Xr pci 4 ,
257 .Xr devinfo 8 ,
258 .Xr kldload 8
259 .Sh HISTORY
260 The
261 .Nm
262 utility appeared first in
263 .Fx 2.2 .
264 The
265 .Fl a
266 option was added for
267 .Tn PCI
268 KLD support in
269 .Fx 3.0 .
270 .Sh AUTHORS
271 .An -nosplit
272 The
273 .Nm
274 utility was written by
275 .An Stefan Esser
276 and
277 .An Garrett Wollman .
278 .Sh BUGS
279 The
280 .Fl b
281 and
282 .Fl h
283 options are implemented in
284 .Nm ,
285 but not in the underlying
286 .Xr ioctl 2 .
287 .Pp
288 It might be useful to give non-root users access to the
289 .Fl a
290 and
291 .Fl r
292 options.
293 But only root will be able to execute a
294 .Nm kldload
295 to provide the device with a driver KLD, and reading of configuration space
296 registers may cause a failure in badly designed
297 .Tn PCI
298 chips.