]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/gcc/config/ia64/ia64.h
This commit was generated by cvs2svn to compensate for changes in r146775,
[FreeBSD/FreeBSD.git] / contrib / gcc / config / ia64 / ia64.h
1 /* Definitions of target machine GNU compiler.  IA-64 version.
2    Copyright (C) 1999, 2000, 2001, 2002, 2003 Free Software Foundation, Inc.
3    Contributed by James E. Wilson <wilson@cygnus.com> and
4                   David Mosberger <davidm@hpl.hp.com>.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 59 Temple Place - Suite 330,
21 Boston, MA 02111-1307, USA.  */
22
23 /* ??? Look at ABI group documents for list of preprocessor macros and
24    other features required for ABI compliance.  */
25
26 /* ??? Functions containing a non-local goto target save many registers.  Why?
27    See for instance execute/920428-2.c.  */
28
29 /* ??? Add support for short data/bss sections.  */
30
31 \f
32 /* Run-time target specifications */
33
34 /* Target CPU builtins.  */
35 #define TARGET_CPU_CPP_BUILTINS()               \
36 do {                                            \
37         builtin_assert("cpu=ia64");             \
38         builtin_assert("machine=ia64");         \
39         builtin_define("__ia64");               \
40         builtin_define("__ia64__");             \
41         builtin_define("__itanium__");          \
42         if (TARGET_BIG_ENDIAN)                  \
43           builtin_define("__BIG_ENDIAN__");     \
44 } while (0)
45
46 #ifndef SUBTARGET_EXTRA_SPECS
47 #define SUBTARGET_EXTRA_SPECS
48 #endif
49
50 #define EXTRA_SPECS \
51   { "asm_extra", ASM_EXTRA_SPEC }, \
52   SUBTARGET_EXTRA_SPECS
53
54 #define CC1_SPEC "%(cc1_cpu) "
55
56 #define ASM_EXTRA_SPEC ""
57
58
59 /* This declaration should be present.  */
60 extern int target_flags;
61
62 /* This series of macros is to allow compiler command arguments to enable or
63    disable the use of optional features of the target machine.  */
64
65 #define MASK_BIG_ENDIAN 0x00000001      /* Generate big endian code.  */
66
67 #define MASK_GNU_AS     0x00000002      /* Generate code for GNU as.  */
68
69 #define MASK_GNU_LD     0x00000004      /* Generate code for GNU ld.  */
70
71 #define MASK_NO_PIC     0x00000008      /* Generate code without GP reg.  */
72
73 #define MASK_VOL_ASM_STOP 0x00000010    /* Emit stop bits for vol ext asm.  */
74
75 #define MASK_ILP32      0x00000020      /* Generate ILP32 code.  */
76
77 #define MASK_B_STEP     0x00000040      /* Emit code for Itanium B step.  */
78
79 #define MASK_REG_NAMES  0x00000080      /* Use in/loc/out register names.  */
80
81 #define MASK_NO_SDATA   0x00000100      /* Disable sdata/scommon/sbss.  */
82
83 #define MASK_CONST_GP   0x00000200      /* treat gp as program-wide constant */
84
85 #define MASK_AUTO_PIC   0x00000400      /* generate automatically PIC */
86
87 #define MASK_INLINE_FLOAT_DIV_LAT 0x00000800 /* inline div, min latency.  */
88
89 #define MASK_INLINE_FLOAT_DIV_THR 0x00001000 /* inline div, max throughput.  */
90
91 #define MASK_INLINE_INT_DIV_LAT   0x00000800 /* inline div, min latency.  */
92
93 #define MASK_INLINE_INT_DIV_THR   0x00001000 /* inline div, max throughput.  */
94
95 #define MASK_INLINE_SQRT_LAT      0x00002000 /* inline sqrt, min latency.  */
96
97 #define MASK_INLINE_SQRT_THR      0x00004000 /* inline sqrt, max throughput. */
98
99 #define MASK_DWARF2_ASM 0x40000000      /* test dwarf2 line info via gas.  */
100
101 #define MASK_EARLY_STOP_BITS 0x00002000 /* tune stop bits for the model.  */
102
103 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
104
105 #define TARGET_GNU_AS           (target_flags & MASK_GNU_AS)
106
107 #define TARGET_GNU_LD           (target_flags & MASK_GNU_LD)
108
109 #define TARGET_NO_PIC           (target_flags & MASK_NO_PIC)
110
111 #define TARGET_VOL_ASM_STOP     (target_flags & MASK_VOL_ASM_STOP)
112
113 #define TARGET_ILP32            (target_flags & MASK_ILP32)
114
115 #define TARGET_B_STEP           (target_flags & MASK_B_STEP)
116
117 #define TARGET_REG_NAMES        (target_flags & MASK_REG_NAMES)
118
119 #define TARGET_NO_SDATA         (target_flags & MASK_NO_SDATA)
120
121 #define TARGET_CONST_GP         (target_flags & MASK_CONST_GP)
122
123 #define TARGET_AUTO_PIC         (target_flags & MASK_AUTO_PIC)
124
125 #define TARGET_INLINE_FLOAT_DIV_LAT (target_flags & MASK_INLINE_FLOAT_DIV_LAT)
126
127 #define TARGET_INLINE_FLOAT_DIV_THR (target_flags & MASK_INLINE_FLOAT_DIV_THR)
128
129 #define TARGET_INLINE_INT_DIV_LAT   (target_flags & MASK_INLINE_INT_DIV_LAT)
130
131 #define TARGET_INLINE_INT_DIV_THR   (target_flags & MASK_INLINE_INT_DIV_THR)
132
133 #define TARGET_INLINE_FLOAT_DIV \
134   (target_flags & (MASK_INLINE_FLOAT_DIV_LAT | MASK_INLINE_FLOAT_DIV_THR))
135
136 #define TARGET_INLINE_INT_DIV \
137   (target_flags & (MASK_INLINE_INT_DIV_LAT | MASK_INLINE_INT_DIV_THR))
138
139 #define TARGET_INLINE_SQRT_LAT (target_flags & MASK_INLINE_SQRT_LAT)
140
141 #define TARGET_INLINE_SQRT_THR (target_flags & MASK_INLINE_SQRT_THR)
142
143 #define TARGET_INLINE_SQRT \
144   (target_flags & (MASK_INLINE_SQRT_LAT | MASK_INLINE_SQRT_THR))
145
146 #define TARGET_DWARF2_ASM       (target_flags & MASK_DWARF2_ASM)
147
148 /* If the assembler supports thread-local storage, assume that the
149    system does as well.  If a particular target system has an
150    assembler that supports TLS -- but the rest of the system does not
151    support TLS -- that system should explicit define TARGET_HAVE_TLS
152    to false in its own configuration file.  */
153 #if !defined(TARGET_HAVE_TLS) && defined(HAVE_AS_TLS)
154 #define TARGET_HAVE_TLS true
155 #endif
156
157 extern int ia64_tls_size;
158 #define TARGET_TLS14            (ia64_tls_size == 14)
159 #define TARGET_TLS22            (ia64_tls_size == 22)
160 #define TARGET_TLS64            (ia64_tls_size == 64)
161 #define TARGET_EARLY_STOP_BITS  (target_flags & MASK_EARLY_STOP_BITS)
162
163 #define TARGET_HPUX             0
164 #define TARGET_HPUX_LD          0
165
166 #ifndef HAVE_AS_LTOFFX_LDXMOV_RELOCS
167 #define HAVE_AS_LTOFFX_LDXMOV_RELOCS 0
168 #endif
169
170 /* This macro defines names of command options to set and clear bits in
171    `target_flags'.  Its definition is an initializer with a subgrouping for
172    each command option.  */
173
174 #define TARGET_SWITCHES                                                 \
175 {                                                                       \
176   { "big-endian",       MASK_BIG_ENDIAN,                                \
177       N_("Generate big endian code") },                                 \
178   { "little-endian",    -MASK_BIG_ENDIAN,                               \
179       N_("Generate little endian code") },                              \
180   { "gnu-as",           MASK_GNU_AS,                                    \
181       N_("Generate code for GNU as") },                                 \
182   { "no-gnu-as",        -MASK_GNU_AS,                                   \
183       N_("Generate code for Intel as") },                               \
184   { "gnu-ld",           MASK_GNU_LD,                                    \
185       N_("Generate code for GNU ld") },                                 \
186   { "no-gnu-ld",        -MASK_GNU_LD,                                   \
187       N_("Generate code for Intel ld") },                               \
188   { "no-pic",           MASK_NO_PIC,                                    \
189       N_("Generate code without GP reg") },                             \
190   { "volatile-asm-stop", MASK_VOL_ASM_STOP,                             \
191       N_("Emit stop bits before and after volatile extended asms") },   \
192   { "no-volatile-asm-stop", -MASK_VOL_ASM_STOP,                         \
193       N_("Don't emit stop bits before and after volatile extended asms") }, \
194   { "b-step",           MASK_B_STEP,                                    \
195       N_("Emit code for Itanium (TM) processor B step")},               \
196   { "register-names",   MASK_REG_NAMES,                                 \
197       N_("Use in/loc/out register names")},                             \
198   { "no-sdata",         MASK_NO_SDATA,                                  \
199       N_("Disable use of sdata/scommon/sbss")},                         \
200   { "sdata",            -MASK_NO_SDATA,                                 \
201       N_("Enable use of sdata/scommon/sbss")},                          \
202   { "constant-gp",      MASK_CONST_GP,                                  \
203       N_("gp is constant (but save/restore gp on indirect calls)") },   \
204   { "auto-pic",         MASK_AUTO_PIC,                                  \
205       N_("Generate self-relocatable code") },                           \
206   { "inline-float-divide-min-latency", MASK_INLINE_FLOAT_DIV_LAT,       \
207       N_("Generate inline floating point division, optimize for latency") },\
208   { "inline-float-divide-max-throughput", MASK_INLINE_FLOAT_DIV_THR,    \
209       N_("Generate inline floating point division, optimize for throughput") },\
210   { "inline-int-divide-min-latency", MASK_INLINE_INT_DIV_LAT,           \
211       N_("Generate inline integer division, optimize for latency") },   \
212   { "inline-int-divide-max-throughput", MASK_INLINE_INT_DIV_THR,        \
213       N_("Generate inline integer division, optimize for throughput") },\
214   { "inline-sqrt-min-latency", MASK_INLINE_SQRT_LAT,                    \
215       N_("Generate inline square root, optimize for latency") },        \
216   { "inline-sqrt-max-throughput", MASK_INLINE_SQRT_THR,                 \
217       N_("Generate inline square root, optimize for throughput") },     \
218   { "dwarf2-asm",       MASK_DWARF2_ASM,                                \
219       N_("Enable Dwarf 2 line debug info via GNU as")},                 \
220   { "no-dwarf2-asm",    -MASK_DWARF2_ASM,                               \
221       N_("Disable Dwarf 2 line debug info via GNU as")},                \
222   { "early-stop-bits", MASK_EARLY_STOP_BITS,                            \
223       N_("Enable earlier placing stop bits for better scheduling")},    \
224   { "no-early-stop-bits", -MASK_EARLY_STOP_BITS,                        \
225       N_("Disable earlier placing stop bits")},                         \
226   SUBTARGET_SWITCHES                                                    \
227   { "",                 TARGET_DEFAULT | TARGET_CPU_DEFAULT,            \
228       NULL }                                                            \
229 }
230
231 /* Default target_flags if no switches are specified  */
232
233 #ifndef TARGET_DEFAULT
234 #define TARGET_DEFAULT MASK_DWARF2_ASM
235 #endif
236
237 #ifndef TARGET_CPU_DEFAULT
238 #define TARGET_CPU_DEFAULT 0
239 #endif
240
241 #ifndef SUBTARGET_SWITCHES
242 #define SUBTARGET_SWITCHES
243 #endif
244
245 /* This macro is similar to `TARGET_SWITCHES' but defines names of command
246    options that have values.  Its definition is an initializer with a
247    subgrouping for each command option.  */
248
249 extern const char *ia64_fixed_range_string;
250 extern const char *ia64_tls_size_string;
251
252 /* Which processor to schedule for. The cpu attribute defines a list
253    that mirrors this list, so changes to i64.md must be made at the
254    same time.  */
255
256 enum processor_type
257 {
258   PROCESSOR_ITANIUM,                    /* Original Itanium. */
259   PROCESSOR_ITANIUM2,
260   PROCESSOR_max
261 };
262
263 extern enum processor_type ia64_tune;
264
265 extern const char *ia64_tune_string;
266
267 #define TARGET_OPTIONS \
268 {                                                                       \
269   { "fixed-range=",     &ia64_fixed_range_string,                       \
270       N_("Specify range of registers to make fixed"), 0},               \
271   { "tls-size=",        &ia64_tls_size_string,                          \
272       N_("Specify bit size of immediate TLS offsets"), 0},              \
273   { "tune=",            &ia64_tune_string,                              \
274       N_("Schedule code for given CPU"), 0},                            \
275 }
276
277 /* Sometimes certain combinations of command options do not make sense on a
278    particular target machine.  You can define a macro `OVERRIDE_OPTIONS' to
279    take account of this.  This macro, if defined, is executed once just after
280    all the command options have been parsed.  */
281
282 #define OVERRIDE_OPTIONS ia64_override_options ()
283
284 /* Some machines may desire to change what optimizations are performed for
285    various optimization levels.  This macro, if defined, is executed once just
286    after the optimization level is determined and before the remainder of the
287    command options have been parsed.  Values set in this macro are used as the
288    default values for the other command line options.  */
289
290 /* #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) */
291 \f
292 /* Driver configuration */
293
294 /* A C string constant that tells the GCC driver program options to pass to
295    `cc1'.  It can also specify how to translate options you give to GCC into
296    options for GCC to pass to the `cc1'.  */
297
298 #undef CC1_SPEC
299 #define CC1_SPEC "%{G*}"
300
301 /* A C string constant that tells the GCC driver program options to pass to
302    `cc1plus'.  It can also specify how to translate options you give to GCC
303    into options for GCC to pass to the `cc1plus'.  */
304
305 /* #define CC1PLUS_SPEC "" */
306 \f
307 /* Storage Layout */
308
309 /* Define this macro to have the value 1 if the most significant bit in a byte
310    has the lowest number; otherwise define it to have the value zero.  */
311
312 #define BITS_BIG_ENDIAN 0
313
314 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
315
316 /* Define this macro to have the value 1 if, in a multiword object, the most
317    significant word has the lowest number.  */
318
319 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
320
321 #if defined(__BIG_ENDIAN__)
322 #define LIBGCC2_WORDS_BIG_ENDIAN 1
323 #else
324 #define LIBGCC2_WORDS_BIG_ENDIAN 0
325 #endif
326
327 #define UNITS_PER_WORD 8
328
329 #define POINTER_SIZE (TARGET_ILP32 ? 32 : 64)
330
331 /* A C expression whose value is zero if pointers that need to be extended
332    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and one if
333    they are zero-extended and negative one if there is a ptr_extend operation.
334
335    You need not define this macro if the `POINTER_SIZE' is equal to the width
336    of `Pmode'.  */
337 /* Need this for 32 bit pointers, see hpux.h for setting it.  */
338 /* #define POINTERS_EXTEND_UNSIGNED */
339
340 /* A macro to update MODE and UNSIGNEDP when an object whose type is TYPE and
341    which has the specified mode and signedness is to be stored in a register.
342    This macro is only called when TYPE is a scalar type.  */
343 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                               \
344 do                                                                      \
345   {                                                                     \
346     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
347         && GET_MODE_SIZE (MODE) < 4)                                    \
348       (MODE) = SImode;                                                  \
349   }                                                                     \
350 while (0)
351
352 /* ??? ABI doesn't allow us to define this.  */
353 /* #define PROMOTE_FUNCTION_ARGS */
354
355 /* ??? ABI doesn't allow us to define this.  */
356 /* #define PROMOTE_FUNCTION_RETURN */
357
358 #define PARM_BOUNDARY 64
359
360 /* Define this macro if you wish to preserve a certain alignment for the stack
361    pointer.  The definition is a C expression for the desired alignment
362    (measured in bits).  */
363
364 #define STACK_BOUNDARY 128
365
366 /* Align frames on double word boundaries */
367 #ifndef IA64_STACK_ALIGN
368 #define IA64_STACK_ALIGN(LOC) (((LOC) + 15) & ~15)
369 #endif
370
371 #define FUNCTION_BOUNDARY 128
372
373 /* Optional x86 80-bit float, quad-precision 128-bit float, and quad-word
374    128 bit integers all require 128 bit alignment.  */
375 #define BIGGEST_ALIGNMENT 128
376
377 /* If defined, a C expression to compute the alignment for a static variable.
378    TYPE is the data type, and ALIGN is the alignment that the object
379    would ordinarily have.  The value of this macro is used instead of that
380    alignment to align the object.  */
381
382 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
383   (TREE_CODE (TYPE) == ARRAY_TYPE               \
384    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
385    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
386
387 /* If defined, a C expression to compute the alignment given to a constant that
388    is being placed in memory.  CONSTANT is the constant and ALIGN is the
389    alignment that the object would ordinarily have.  The value of this macro is
390    used instead of that alignment to align the object.  */
391
392 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
393   (TREE_CODE (EXP) == STRING_CST        \
394    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
395
396 #define STRICT_ALIGNMENT 1
397
398 /* Define this if you wish to imitate the way many other C compilers handle
399    alignment of bitfields and the structures that contain them.
400    The behavior is that the type written for a bit-field (`int', `short', or
401    other integer type) imposes an alignment for the entire structure, as if the
402    structure really did contain an ordinary field of that type.  In addition,
403    the bit-field is placed within the structure so that it would fit within such
404    a field, not crossing a boundary for it.  */
405 #define PCC_BITFIELD_TYPE_MATTERS 1
406
407 /* An integer expression for the size in bits of the largest integer machine
408    mode that should actually be used.  */
409
410 /* Allow pairs of registers to be used, which is the intent of the default.  */
411 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TImode)
412
413 /* By default, the C++ compiler will use function addresses in the
414    vtable entries.  Setting this nonzero tells the compiler to use
415    function descriptors instead.  The value of this macro says how
416    many words wide the descriptor is (normally 2).  It is assumed
417    that the address of a function descriptor may be treated as a
418    pointer to a function.
419
420    For reasons known only to HP, the vtable entries (as opposed to
421    normal function descriptors) are 16 bytes wide in 32-bit mode as
422    well, even though the 3rd and 4th words are unused.  */
423 #define TARGET_VTABLE_USES_DESCRIPTORS (TARGET_ILP32 ? 4 : 2)
424
425 /* Due to silliness in the HPUX linker, vtable entries must be
426    8-byte aligned even in 32-bit mode.  Rather than create multiple
427    ABIs, force this restriction on everyone else too.  */
428 #define TARGET_VTABLE_ENTRY_ALIGN  64
429
430 /* Due to the above, we need extra padding for the data entries below 0
431    to retain the alignment of the descriptors.  */
432 #define TARGET_VTABLE_DATA_ENTRY_DISTANCE (TARGET_ILP32 ? 2 : 1)
433 \f
434 /* Layout of Source Language Data Types */
435
436 #define INT_TYPE_SIZE 32
437
438 #define SHORT_TYPE_SIZE 16
439
440 #define LONG_TYPE_SIZE (TARGET_ILP32 ? 32 : 64)
441
442 #define MAX_LONG_TYPE_SIZE 64
443
444 #define LONG_LONG_TYPE_SIZE 64
445
446 #define FLOAT_TYPE_SIZE 32
447
448 #define DOUBLE_TYPE_SIZE 64
449
450 /* long double is XFmode normally, TFmode for HPUX.  */
451 #define LONG_DOUBLE_TYPE_SIZE (TARGET_HPUX ? 128 : 96)
452
453 /* We always want the XFmode operations from libgcc2.c.  */
454 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 96
455
456 #define DEFAULT_SIGNED_CHAR 1
457
458 /* A C expression for a string describing the name of the data type to use for
459    size values.  The typedef name `size_t' is defined using the contents of the
460    string.  */
461 /* ??? Needs to be defined for P64 code.  */
462 /* #define SIZE_TYPE */
463
464 /* A C expression for a string describing the name of the data type to use for
465    the result of subtracting two pointers.  The typedef name `ptrdiff_t' is
466    defined using the contents of the string.  See `SIZE_TYPE' above for more
467    information.  */
468 /* ??? Needs to be defined for P64 code.  */
469 /* #define PTRDIFF_TYPE */
470
471 /* A C expression for a string describing the name of the data type to use for
472    wide characters.  The typedef name `wchar_t' is defined using the contents
473    of the string.  See `SIZE_TYPE' above for more information.  */
474 /* #define WCHAR_TYPE */
475
476 /* A C expression for the size in bits of the data type for wide characters.
477    This is used in `cpp', which cannot make use of `WCHAR_TYPE'.  */
478 /* #define WCHAR_TYPE_SIZE */
479
480 \f
481 /* Register Basics */
482
483 /* Number of hardware registers known to the compiler.
484    We have 128 general registers, 128 floating point registers,
485    64 predicate registers, 8 branch registers, one frame pointer,
486    and several "application" registers.  */
487
488 #define FIRST_PSEUDO_REGISTER 334
489
490 /* Ranges for the various kinds of registers.  */
491 #define ADDL_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 3)
492 #define GR_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 127)
493 #define FR_REGNO_P(REGNO) ((REGNO) >= 128 && (REGNO) <= 255)
494 #define PR_REGNO_P(REGNO) ((REGNO) >= 256 && (REGNO) <= 319)
495 #define BR_REGNO_P(REGNO) ((REGNO) >= 320 && (REGNO) <= 327)
496 #define GENERAL_REGNO_P(REGNO) \
497   (GR_REGNO_P (REGNO) || (REGNO) == FRAME_POINTER_REGNUM)
498
499 #define GR_REG(REGNO) ((REGNO) + 0)
500 #define FR_REG(REGNO) ((REGNO) + 128)
501 #define PR_REG(REGNO) ((REGNO) + 256)
502 #define BR_REG(REGNO) ((REGNO) + 320)
503 #define OUT_REG(REGNO) ((REGNO) + 120)
504 #define IN_REG(REGNO) ((REGNO) + 112)
505 #define LOC_REG(REGNO) ((REGNO) + 32)
506
507 #define AR_CCV_REGNUM   329
508 #define AR_UNAT_REGNUM  330
509 #define AR_PFS_REGNUM   331
510 #define AR_LC_REGNUM    332
511 #define AR_EC_REGNUM    333
512
513 #define IN_REGNO_P(REGNO) ((REGNO) >= IN_REG (0) && (REGNO) <= IN_REG (7))
514 #define LOC_REGNO_P(REGNO) ((REGNO) >= LOC_REG (0) && (REGNO) <= LOC_REG (79))
515 #define OUT_REGNO_P(REGNO) ((REGNO) >= OUT_REG (0) && (REGNO) <= OUT_REG (7))
516
517 #define AR_M_REGNO_P(REGNO) ((REGNO) == AR_CCV_REGNUM \
518                              || (REGNO) == AR_UNAT_REGNUM)
519 #define AR_I_REGNO_P(REGNO) ((REGNO) >= AR_PFS_REGNUM \
520                              && (REGNO) < FIRST_PSEUDO_REGISTER)
521 #define AR_REGNO_P(REGNO) ((REGNO) >= AR_CCV_REGNUM \
522                            && (REGNO) < FIRST_PSEUDO_REGISTER)
523
524
525 /* ??? Don't really need two sets of macros.  I like this one better because
526    it is less typing.  */
527 #define R_GR(REGNO) GR_REG (REGNO)
528 #define R_FR(REGNO) FR_REG (REGNO)
529 #define R_PR(REGNO) PR_REG (REGNO)
530 #define R_BR(REGNO) BR_REG (REGNO)
531
532 /* An initializer that says which registers are used for fixed purposes all
533    throughout the compiled code and are therefore not available for general
534    allocation.
535
536    r0: constant 0
537    r1: global pointer (gp)
538    r12: stack pointer (sp)
539    r13: thread pointer (tp)
540    f0: constant 0.0
541    f1: constant 1.0
542    p0: constant true
543    fp: eliminable frame pointer */
544
545 /* The last 16 stacked regs are reserved for the 8 input and 8 output
546    registers.  */
547
548 #define FIXED_REGISTERS \
549 { /* General registers.  */                             \
550   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0,       \
551   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
552   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
553   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
554   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
555   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
556   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
557   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
558   /* Floating-point registers.  */                      \
559   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
560   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
561   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
562   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
563   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
564   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
565   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
566   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
567   /* Predicate registers.  */                           \
568   1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
569   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
570   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
571   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
572   /* Branch registers.  */                              \
573   0, 0, 0, 0, 0, 0, 0, 0,                               \
574   /*FP CCV UNAT PFS LC EC */                            \
575      1,  1,   1,  1, 0, 1                               \
576  }
577
578 /* Like `FIXED_REGISTERS' but has 1 for each register that is clobbered
579    (in general) by function calls as well as for fixed registers.  This
580    macro therefore identifies the registers that are not available for
581    general allocation of values that must live across function calls.  */
582
583 #define CALL_USED_REGISTERS \
584 { /* General registers.  */                             \
585   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
586   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
587   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
588   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
589   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
590   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
591   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
592   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
593   /* Floating-point registers.  */                      \
594   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
595   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
596   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
597   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
598   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
599   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
600   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
601   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
602   /* Predicate registers.  */                           \
603   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
604   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
605   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
606   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
607   /* Branch registers.  */                              \
608   1, 0, 0, 0, 0, 0, 1, 1,                               \
609   /*FP CCV UNAT PFS LC EC */                            \
610      1,  1,   1,  1, 0, 1                               \
611 }
612
613 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
614    problem which makes CALL_USED_REGISTERS *always* include
615    all the FIXED_REGISTERS.  Until this problem has been
616    resolved this macro can be used to overcome this situation.
617    In particular, block_propagate() requires this list
618    be accurate, or we can remove registers which should be live.
619    This macro is used in regs_invalidated_by_call.  */
620
621 #define CALL_REALLY_USED_REGISTERS \
622 { /* General registers.  */                             \
623   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1, 1,       \
624   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
625   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
626   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
627   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
628   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
629   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
630   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
631   /* Floating-point registers.  */                      \
632   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
633   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
634   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
635   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
636   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
637   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
638   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
639   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
640   /* Predicate registers.  */                           \
641   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
642   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
643   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
644   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
645   /* Branch registers.  */                              \
646   1, 0, 0, 0, 0, 0, 1, 1,                               \
647   /*FP CCV UNAT PFS LC EC */                            \
648      0,  1,   0,  1, 0, 0                               \
649 }
650
651
652 /* Define this macro if the target machine has register windows.  This C
653    expression returns the register number as seen by the called function
654    corresponding to the register number OUT as seen by the calling function.
655    Return OUT if register number OUT is not an outbound register.  */
656
657 #define INCOMING_REGNO(OUT) \
658   ((unsigned) ((OUT) - OUT_REG (0)) < 8 ? IN_REG ((OUT) - OUT_REG (0)) : (OUT))
659
660 /* Define this macro if the target machine has register windows.  This C
661    expression returns the register number as seen by the calling function
662    corresponding to the register number IN as seen by the called function.
663    Return IN if register number IN is not an inbound register.  */
664
665 #define OUTGOING_REGNO(IN) \
666   ((unsigned) ((IN) - IN_REG (0)) < 8 ? OUT_REG ((IN) - IN_REG (0)) : (IN))
667
668 /* Define this macro if the target machine has register windows.  This
669    C expression returns true if the register is call-saved but is in the
670    register window.  */
671
672 #define LOCAL_REGNO(REGNO) \
673   (IN_REGNO_P (REGNO) || LOC_REGNO_P (REGNO))
674
675 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
676    return the mode to be used for the comparison.  Must be defined if
677    EXTRA_CC_MODES is defined.  */
678
679 #define SELECT_CC_MODE(OP,X,Y)  CCmode
680 \f
681 /* Order of allocation of registers */
682
683 /* If defined, an initializer for a vector of integers, containing the numbers
684    of hard registers in the order in which GCC should prefer to use them
685    (from most preferred to least).
686
687    If this macro is not defined, registers are used lowest numbered first (all
688    else being equal).
689
690    One use of this macro is on machines where the highest numbered registers
691    must always be saved and the save-multiple-registers instruction supports
692    only sequences of consecutive registers.  On such machines, define
693    `REG_ALLOC_ORDER' to be an initializer that lists the highest numbered
694    allocatable register first.  */
695
696 /* ??? Should the GR return value registers come before or after the rest
697    of the caller-save GRs?  */
698
699 #define REG_ALLOC_ORDER                                                    \
700 {                                                                          \
701   /* Caller-saved general registers.  */                                   \
702   R_GR (14), R_GR (15), R_GR (16), R_GR (17),                              \
703   R_GR (18), R_GR (19), R_GR (20), R_GR (21), R_GR (22), R_GR (23),        \
704   R_GR (24), R_GR (25), R_GR (26), R_GR (27), R_GR (28), R_GR (29),        \
705   R_GR (30), R_GR (31),                                                    \
706   /* Output registers.  */                                                 \
707   R_GR (120), R_GR (121), R_GR (122), R_GR (123), R_GR (124), R_GR (125),  \
708   R_GR (126), R_GR (127),                                                  \
709   /* Caller-saved general registers, also used for return values.  */      \
710   R_GR (8), R_GR (9), R_GR (10), R_GR (11),                                \
711   /* addl caller-saved general registers.  */                              \
712   R_GR (2), R_GR (3),                                                      \
713   /* Caller-saved FP registers.  */                                        \
714   R_FR (6), R_FR (7),                                                      \
715   /* Caller-saved FP registers, used for parameters and return values.  */ \
716   R_FR (8), R_FR (9), R_FR (10), R_FR (11),                                \
717   R_FR (12), R_FR (13), R_FR (14), R_FR (15),                              \
718   /* Rotating caller-saved FP registers.  */                               \
719   R_FR (32), R_FR (33), R_FR (34), R_FR (35),                              \
720   R_FR (36), R_FR (37), R_FR (38), R_FR (39), R_FR (40), R_FR (41),        \
721   R_FR (42), R_FR (43), R_FR (44), R_FR (45), R_FR (46), R_FR (47),        \
722   R_FR (48), R_FR (49), R_FR (50), R_FR (51), R_FR (52), R_FR (53),        \
723   R_FR (54), R_FR (55), R_FR (56), R_FR (57), R_FR (58), R_FR (59),        \
724   R_FR (60), R_FR (61), R_FR (62), R_FR (63), R_FR (64), R_FR (65),        \
725   R_FR (66), R_FR (67), R_FR (68), R_FR (69), R_FR (70), R_FR (71),        \
726   R_FR (72), R_FR (73), R_FR (74), R_FR (75), R_FR (76), R_FR (77),        \
727   R_FR (78), R_FR (79), R_FR (80), R_FR (81), R_FR (82), R_FR (83),        \
728   R_FR (84), R_FR (85), R_FR (86), R_FR (87), R_FR (88), R_FR (89),        \
729   R_FR (90), R_FR (91), R_FR (92), R_FR (93), R_FR (94), R_FR (95),        \
730   R_FR (96), R_FR (97), R_FR (98), R_FR (99), R_FR (100), R_FR (101),      \
731   R_FR (102), R_FR (103), R_FR (104), R_FR (105), R_FR (106), R_FR (107),  \
732   R_FR (108), R_FR (109), R_FR (110), R_FR (111), R_FR (112), R_FR (113),  \
733   R_FR (114), R_FR (115), R_FR (116), R_FR (117), R_FR (118), R_FR (119),  \
734   R_FR (120), R_FR (121), R_FR (122), R_FR (123), R_FR (124), R_FR (125),  \
735   R_FR (126), R_FR (127),                                                  \
736   /* Caller-saved predicate registers.  */                                 \
737   R_PR (6), R_PR (7), R_PR (8), R_PR (9), R_PR (10), R_PR (11),            \
738   R_PR (12), R_PR (13), R_PR (14), R_PR (15),                              \
739   /* Rotating caller-saved predicate registers.  */                        \
740   R_PR (16), R_PR (17),                                                    \
741   R_PR (18), R_PR (19), R_PR (20), R_PR (21), R_PR (22), R_PR (23),        \
742   R_PR (24), R_PR (25), R_PR (26), R_PR (27), R_PR (28), R_PR (29),        \
743   R_PR (30), R_PR (31), R_PR (32), R_PR (33), R_PR (34), R_PR (35),        \
744   R_PR (36), R_PR (37), R_PR (38), R_PR (39), R_PR (40), R_PR (41),        \
745   R_PR (42), R_PR (43), R_PR (44), R_PR (45), R_PR (46), R_PR (47),        \
746   R_PR (48), R_PR (49), R_PR (50), R_PR (51), R_PR (52), R_PR (53),        \
747   R_PR (54), R_PR (55), R_PR (56), R_PR (57), R_PR (58), R_PR (59),        \
748   R_PR (60), R_PR (61), R_PR (62), R_PR (63),                              \
749   /* Caller-saved branch registers.  */                                    \
750   R_BR (6), R_BR (7),                                                      \
751                                                                            \
752   /* Stacked callee-saved general registers.  */                           \
753   R_GR (32), R_GR (33), R_GR (34), R_GR (35),                              \
754   R_GR (36), R_GR (37), R_GR (38), R_GR (39), R_GR (40), R_GR (41),        \
755   R_GR (42), R_GR (43), R_GR (44), R_GR (45), R_GR (46), R_GR (47),        \
756   R_GR (48), R_GR (49), R_GR (50), R_GR (51), R_GR (52), R_GR (53),        \
757   R_GR (54), R_GR (55), R_GR (56), R_GR (57), R_GR (58), R_GR (59),        \
758   R_GR (60), R_GR (61), R_GR (62), R_GR (63), R_GR (64), R_GR (65),        \
759   R_GR (66), R_GR (67), R_GR (68), R_GR (69), R_GR (70), R_GR (71),        \
760   R_GR (72), R_GR (73), R_GR (74), R_GR (75), R_GR (76), R_GR (77),        \
761   R_GR (78), R_GR (79), R_GR (80), R_GR (81), R_GR (82), R_GR (83),        \
762   R_GR (84), R_GR (85), R_GR (86), R_GR (87), R_GR (88), R_GR (89),        \
763   R_GR (90), R_GR (91), R_GR (92), R_GR (93), R_GR (94), R_GR (95),        \
764   R_GR (96), R_GR (97), R_GR (98), R_GR (99), R_GR (100), R_GR (101),      \
765   R_GR (102), R_GR (103), R_GR (104), R_GR (105), R_GR (106), R_GR (107),  \
766   R_GR (108),                                                              \
767   /* Input registers.  */                                                  \
768   R_GR (112), R_GR (113), R_GR (114), R_GR (115), R_GR (116), R_GR (117),  \
769   R_GR (118), R_GR (119),                                                  \
770   /* Callee-saved general registers.  */                                   \
771   R_GR (4), R_GR (5), R_GR (6), R_GR (7),                                  \
772   /* Callee-saved FP registers.  */                                        \
773   R_FR (2), R_FR (3), R_FR (4), R_FR (5), R_FR (16), R_FR (17),            \
774   R_FR (18), R_FR (19), R_FR (20), R_FR (21), R_FR (22), R_FR (23),        \
775   R_FR (24), R_FR (25), R_FR (26), R_FR (27), R_FR (28), R_FR (29),        \
776   R_FR (30), R_FR (31),                                                    \
777   /* Callee-saved predicate registers.  */                                 \
778   R_PR (1), R_PR (2), R_PR (3), R_PR (4), R_PR (5),                        \
779   /* Callee-saved branch registers.  */                                    \
780   R_BR (1), R_BR (2), R_BR (3), R_BR (4), R_BR (5),                        \
781                                                                            \
782   /* ??? Stacked registers reserved for fp, rp, and ar.pfs.  */            \
783   R_GR (109), R_GR (110), R_GR (111),                                      \
784                                                                            \
785   /* Special general registers.  */                                        \
786   R_GR (0), R_GR (1), R_GR (12), R_GR (13),                                \
787   /* Special FP registers.  */                                             \
788   R_FR (0), R_FR (1),                                                      \
789   /* Special predicate registers.  */                                      \
790   R_PR (0),                                                                \
791   /* Special branch registers.  */                                         \
792   R_BR (0),                                                                \
793   /* Other fixed registers.  */                                            \
794   FRAME_POINTER_REGNUM,                                                    \
795   AR_CCV_REGNUM, AR_UNAT_REGNUM, AR_PFS_REGNUM, AR_LC_REGNUM,              \
796   AR_EC_REGNUM                                                             \
797 }
798 \f
799 /* How Values Fit in Registers */
800
801 /* A C expression for the number of consecutive hard registers, starting at
802    register number REGNO, required to hold a value of mode MODE.  */
803
804 /* ??? We say that BImode PR values require two registers.  This allows us to
805    easily store the normal and inverted values.  We use CCImode to indicate
806    a single predicate register.  */
807
808 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
809   ((REGNO) == PR_REG (0) && (MODE) == DImode ? 64                       \
810    : PR_REGNO_P (REGNO) && (MODE) == BImode ? 2                         \
811    : PR_REGNO_P (REGNO) && (MODE) == CCImode ? 1                        \
812    : FR_REGNO_P (REGNO) && (MODE) == XFmode ? 1                         \
813    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
814
815 /* A C expression that is nonzero if it is permissible to store a value of mode
816    MODE in hard register number REGNO (or in several registers starting with
817    that one).  */
818
819 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
820   (FR_REGNO_P (REGNO) ?                                         \
821      GET_MODE_CLASS (MODE) != MODE_CC &&                        \
822      (MODE) != TImode &&                                        \
823      (MODE) != BImode &&                                        \
824      (MODE) != TFmode                                           \
825    : PR_REGNO_P (REGNO) ?                                       \
826      (MODE) == BImode || GET_MODE_CLASS (MODE) == MODE_CC       \
827    : GR_REGNO_P (REGNO) ? (MODE) != CCImode && (MODE) != XFmode \
828    : AR_REGNO_P (REGNO) ? (MODE) == DImode                      \
829    : BR_REGNO_P (REGNO) ? (MODE) == DImode                      \
830    : 0)
831
832 /* A C expression that is nonzero if it is desirable to choose register
833    allocation so as to avoid move instructions between a value of mode MODE1
834    and a value of mode MODE2.
835
836    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R, MODE2)' are
837    ever different for any R, then `MODES_TIEABLE_P (MODE1, MODE2)' must be
838    zero.  */
839 /* Don't tie integer and FP modes, as that causes us to get integer registers
840    allocated for FP instructions.  XFmode only supported in FP registers so
841    we can't tie it with any other modes.  */
842 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
843   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)     \
844    && (((MODE1) == XFmode) == ((MODE2) == XFmode))      \
845    && (((MODE1) == BImode) == ((MODE2) == BImode)))
846
847 /* Specify the modes required to caller save a given hard regno.
848    We need to ensure floating pt regs are not saved as DImode.  */
849
850 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE) \
851   ((FR_REGNO_P (REGNO) && (NREGS) == 1) ? XFmode        \
852    : choose_hard_reg_mode ((REGNO), (NREGS), false))
853 \f
854 /* Handling Leaf Functions */
855
856 /* A C initializer for a vector, indexed by hard register number, which
857    contains 1 for a register that is allowable in a candidate for leaf function
858    treatment.  */
859 /* ??? This might be useful.  */
860 /* #define LEAF_REGISTERS */
861
862 /* A C expression whose value is the register number to which REGNO should be
863    renumbered, when a function is treated as a leaf function.  */
864 /* ??? This might be useful.  */
865 /* #define LEAF_REG_REMAP(REGNO) */
866
867 \f
868 /* Register Classes */
869
870 /* An enumeral type that must be defined with all the register class names as
871    enumeral values.  `NO_REGS' must be first.  `ALL_REGS' must be the last
872    register class, followed by one more enumeral value, `LIM_REG_CLASSES',
873    which is not a register class but rather tells how many classes there
874    are.  */
875 /* ??? When compiling without optimization, it is possible for the only use of
876    a pseudo to be a parameter load from the stack with a REG_EQUIV note.
877    Regclass handles this case specially and does not assign any costs to the
878    pseudo.  The pseudo then ends up using the last class before ALL_REGS.
879    Thus we must not let either PR_REGS or BR_REGS be the last class.  The
880    testcase for this is gcc.c-torture/execute/va-arg-7.c.  */
881 enum reg_class
882 {
883   NO_REGS,
884   PR_REGS,
885   BR_REGS,
886   AR_M_REGS,
887   AR_I_REGS,
888   ADDL_REGS,
889   GR_REGS,
890   FR_REGS,
891   GR_AND_BR_REGS,
892   GR_AND_FR_REGS,
893   ALL_REGS,
894   LIM_REG_CLASSES
895 };
896
897 #define GENERAL_REGS GR_REGS
898
899 /* The number of distinct register classes.  */
900 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
901
902 /* An initializer containing the names of the register classes as C string
903    constants.  These names are used in writing some of the debugging dumps.  */
904 #define REG_CLASS_NAMES \
905 { "NO_REGS", "PR_REGS", "BR_REGS", "AR_M_REGS", "AR_I_REGS", \
906   "ADDL_REGS", "GR_REGS", "FR_REGS", \
907   "GR_AND_BR_REGS", "GR_AND_FR_REGS", "ALL_REGS" }
908
909 /* An initializer containing the contents of the register classes, as integers
910    which are bit masks.  The Nth integer specifies the contents of class N.
911    The way the integer MASK is interpreted is that register R is in the class
912    if `MASK & (1 << R)' is 1.  */
913 #define REG_CLASS_CONTENTS \
914 {                                                       \
915   /* NO_REGS.  */                                       \
916   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
917     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
918     0x00000000, 0x00000000, 0x0000 },                   \
919   /* PR_REGS.  */                                       \
920   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
921     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
922     0xFFFFFFFF, 0xFFFFFFFF, 0x0000 },                   \
923   /* BR_REGS.  */                                       \
924   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
925     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
926     0x00000000, 0x00000000, 0x00FF },                   \
927   /* AR_M_REGS.  */                                     \
928   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
929     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
930     0x00000000, 0x00000000, 0x0600 },                   \
931   /* AR_I_REGS.  */                                     \
932   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
933     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
934     0x00000000, 0x00000000, 0x3800 },                   \
935   /* ADDL_REGS.  */                                     \
936   { 0x0000000F, 0x00000000, 0x00000000, 0x00000000,     \
937     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
938     0x00000000, 0x00000000, 0x0000 },                   \
939   /* GR_REGS.  */                                       \
940   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
941     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
942     0x00000000, 0x00000000, 0x0100 },                   \
943   /* FR_REGS.  */                                       \
944   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
945     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
946     0x00000000, 0x00000000, 0x0000 },                   \
947   /* GR_AND_BR_REGS.  */                                \
948   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
949     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
950     0x00000000, 0x00000000, 0x01FF },                   \
951   /* GR_AND_FR_REGS.  */                                \
952   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
953     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
954     0x00000000, 0x00000000, 0x0100 },                   \
955   /* ALL_REGS.  */                                      \
956   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
957     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
958     0xFFFFFFFF, 0xFFFFFFFF, 0x3FFF },                   \
959 }
960
961 /* A C expression whose value is a register class containing hard register
962    REGNO.  In general there is more than one such class; choose a class which
963    is "minimal", meaning that no smaller class also contains the register.  */
964 /* The NO_REGS case is primarily for the benefit of rws_access_reg, which
965    may call here with private (invalid) register numbers, such as
966    REG_VOLATILE.  */
967 #define REGNO_REG_CLASS(REGNO) \
968 (ADDL_REGNO_P (REGNO) ? ADDL_REGS       \
969  : GENERAL_REGNO_P (REGNO) ? GR_REGS    \
970  : FR_REGNO_P (REGNO) ? FR_REGS         \
971  : PR_REGNO_P (REGNO) ? PR_REGS         \
972  : BR_REGNO_P (REGNO) ? BR_REGS         \
973  : AR_M_REGNO_P (REGNO) ? AR_M_REGS     \
974  : AR_I_REGNO_P (REGNO) ? AR_I_REGS     \
975  : NO_REGS)
976
977 /* A macro whose definition is the name of the class to which a valid base
978    register must belong.  A base register is one used in an address which is
979    the register value plus a displacement.  */
980 #define BASE_REG_CLASS GENERAL_REGS
981
982 /* A macro whose definition is the name of the class to which a valid index
983    register must belong.  An index register is one used in an address where its
984    value is either multiplied by a scale factor or added to another register
985    (as well as added to a displacement).  This is needed for POST_MODIFY.  */
986 #define INDEX_REG_CLASS GENERAL_REGS
987
988 /* A C expression which defines the machine-dependent operand constraint
989    letters for register classes.  If CHAR is such a letter, the value should be
990    the register class corresponding to it.  Otherwise, the value should be
991    `NO_REGS'.  The register letter `r', corresponding to class `GENERAL_REGS',
992    will not be passed to this macro; you do not need to handle it.  */
993
994 #define REG_CLASS_FROM_LETTER(CHAR) \
995 ((CHAR) == 'f' ? FR_REGS                \
996  : (CHAR) == 'a' ? ADDL_REGS            \
997  : (CHAR) == 'b' ? BR_REGS              \
998  : (CHAR) == 'c' ? PR_REGS              \
999  : (CHAR) == 'd' ? AR_M_REGS            \
1000  : (CHAR) == 'e' ? AR_I_REGS            \
1001  : NO_REGS)
1002
1003 /* A C expression which is nonzero if register number NUM is suitable for use
1004    as a base register in operand addresses.  It may be either a suitable hard
1005    register or a pseudo register that has been allocated such a hard reg.  */
1006 #define REGNO_OK_FOR_BASE_P(REGNO) \
1007   (GENERAL_REGNO_P (REGNO) || GENERAL_REGNO_P (reg_renumber[REGNO]))
1008
1009 /* A C expression which is nonzero if register number NUM is suitable for use
1010    as an index register in operand addresses.  It may be either a suitable hard
1011    register or a pseudo register that has been allocated such a hard reg.
1012    This is needed for POST_MODIFY.  */
1013 #define REGNO_OK_FOR_INDEX_P(NUM) REGNO_OK_FOR_BASE_P (NUM)
1014
1015 /* A C expression that places additional restrictions on the register class to
1016    use when it is necessary to copy value X into a register in class CLASS.
1017    The value is a register class; perhaps CLASS, or perhaps another, smaller
1018    class.  */
1019
1020 /* Don't allow volatile mem reloads into floating point registers.  This
1021    is defined to force reload to choose the r/m case instead of the f/f case
1022    when reloading (set (reg fX) (mem/v)).
1023
1024    Do not reload expressions into AR regs.  */
1025
1026 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1027   (CLASS == FR_REGS && GET_CODE (X) == MEM && MEM_VOLATILE_P (X) ? NO_REGS   \
1028    : CLASS == FR_REGS && GET_CODE (X) == CONST_DOUBLE ? NO_REGS              \
1029    : GET_RTX_CLASS (GET_CODE (X)) != 'o'                                     \
1030      && (CLASS == AR_M_REGS || CLASS == AR_I_REGS) ? NO_REGS                 \
1031    : CLASS)
1032
1033 /* You should define this macro to indicate to the reload phase that it may
1034    need to allocate at least one register for a reload in addition to the
1035    register to contain the data.  Specifically, if copying X to a register
1036    CLASS in MODE requires an intermediate register, you should define this
1037    to return the largest register class all of whose registers can be used
1038    as intermediate registers or scratch registers.  */
1039
1040 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
1041  ia64_secondary_reload_class (CLASS, MODE, X)
1042
1043 /* Certain machines have the property that some registers cannot be copied to
1044    some other registers without using memory.  Define this macro on those
1045    machines to be a C expression that is nonzero if objects of mode M in
1046    registers of CLASS1 can only be copied to registers of class CLASS2 by
1047    storing a register of CLASS1 into memory and loading that memory location
1048    into a register of CLASS2.  */
1049
1050 #if 0
1051 /* ??? May need this, but since we've disallowed XFmode in GR_REGS,
1052    I'm not quite sure how it could be invoked.  The normal problems
1053    with unions should be solved with the addressof fiddling done by
1054    movxf and friends.  */
1055 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
1056   ((MODE) == XFmode && (((CLASS1) == GR_REGS && (CLASS2) == FR_REGS)    \
1057                         || ((CLASS1) == FR_REGS && (CLASS2) == GR_REGS)))
1058 #endif
1059
1060 /* A C expression for the maximum number of consecutive registers of
1061    class CLASS needed to hold a value of mode MODE.
1062    This is closely related to the macro `HARD_REGNO_NREGS'.  */
1063
1064 #define CLASS_MAX_NREGS(CLASS, MODE) \
1065   ((MODE) == BImode && (CLASS) == PR_REGS ? 2                   \
1066    : ((CLASS) == FR_REGS && (MODE) == XFmode) ? 1               \
1067    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1068
1069 /* In FP regs, we can't change FP values to integer values and vice
1070    versa, but we can change e.g. DImode to SImode.  */
1071
1072 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
1073   (GET_MODE_CLASS (FROM) != GET_MODE_CLASS (TO)         \
1074    ? reg_classes_intersect_p (CLASS, FR_REGS) : 0)
1075
1076 /* A C expression that defines the machine-dependent operand constraint
1077    letters (`I', `J', `K', .. 'P') that specify particular ranges of
1078    integer values.  */
1079
1080 /* 14 bit signed immediate for arithmetic instructions.  */
1081 #define CONST_OK_FOR_I(VALUE) \
1082   ((unsigned HOST_WIDE_INT)(VALUE) + 0x2000 < 0x4000)
1083 /* 22 bit signed immediate for arith instructions with r0/r1/r2/r3 source.  */
1084 #define CONST_OK_FOR_J(VALUE) \
1085   ((unsigned HOST_WIDE_INT)(VALUE) + 0x200000 < 0x400000)
1086 /* 8 bit signed immediate for logical instructions.  */
1087 #define CONST_OK_FOR_K(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x80 < 0x100)
1088 /* 8 bit adjusted signed immediate for compare pseudo-ops.  */
1089 #define CONST_OK_FOR_L(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x7F < 0x100)
1090 /* 6 bit unsigned immediate for shift counts.  */
1091 #define CONST_OK_FOR_M(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) < 0x40)
1092 /* 9 bit signed immediate for load/store post-increments.  */
1093 #define CONST_OK_FOR_N(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x100 < 0x200)
1094 /* 0 for r0.  Used by Linux kernel, do not change.  */
1095 #define CONST_OK_FOR_O(VALUE) ((VALUE) == 0)
1096 /* 0 or -1 for dep instruction.  */
1097 #define CONST_OK_FOR_P(VALUE) ((VALUE) == 0 || (VALUE) == -1)
1098
1099 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
1100 ((C) == 'I' ? CONST_OK_FOR_I (VALUE)            \
1101  : (C) == 'J' ? CONST_OK_FOR_J (VALUE)          \
1102  : (C) == 'K' ? CONST_OK_FOR_K (VALUE)          \
1103  : (C) == 'L' ? CONST_OK_FOR_L (VALUE)          \
1104  : (C) == 'M' ? CONST_OK_FOR_M (VALUE)          \
1105  : (C) == 'N' ? CONST_OK_FOR_N (VALUE)          \
1106  : (C) == 'O' ? CONST_OK_FOR_O (VALUE)          \
1107  : (C) == 'P' ? CONST_OK_FOR_P (VALUE)          \
1108  : 0)
1109
1110 /* A C expression that defines the machine-dependent operand constraint letters
1111    (`G', `H') that specify particular ranges of `const_double' values.  */
1112
1113 /* 0.0 and 1.0 for fr0 and fr1.  */
1114 #define CONST_DOUBLE_OK_FOR_G(VALUE) \
1115   ((VALUE) == CONST0_RTX (GET_MODE (VALUE))     \
1116    || (VALUE) == CONST1_RTX (GET_MODE (VALUE)))
1117
1118 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
1119   ((C) == 'G' ? CONST_DOUBLE_OK_FOR_G (VALUE) : 0)
1120
1121 /* A C expression that defines the optional machine-dependent constraint
1122    letters (`Q', `R', `S', `T', `U') that can be used to segregate specific
1123    types of operands, usually memory references, for the target machine.  */
1124
1125 /* Non-volatile memory for FP_REG loads/stores.  */
1126 #define CONSTRAINT_OK_FOR_Q(VALUE) \
1127   (memory_operand((VALUE), VOIDmode) && ! MEM_VOLATILE_P (VALUE))
1128 /* 1..4 for shladd arguments.  */
1129 #define CONSTRAINT_OK_FOR_R(VALUE) \
1130   (GET_CODE (VALUE) == CONST_INT && INTVAL (VALUE) >= 1 && INTVAL (VALUE) <= 4)
1131 /* Non-post-inc memory for asms and other unsavory creatures.  */
1132 #define CONSTRAINT_OK_FOR_S(VALUE)                              \
1133   (GET_CODE (VALUE) == MEM                                      \
1134    && GET_RTX_CLASS (GET_CODE (XEXP ((VALUE), 0))) != 'a'       \
1135    && (reload_in_progress || memory_operand ((VALUE), VOIDmode)))
1136 /* Symbol ref to small-address-area: */
1137 #define CONSTRAINT_OK_FOR_T(VALUE)                                              \
1138         (GET_CODE (VALUE) == SYMBOL_REF && SYMBOL_REF_SMALL_ADDR_P (VALUE))
1139
1140 #define EXTRA_CONSTRAINT(VALUE, C) \
1141   ((C) == 'Q' ? CONSTRAINT_OK_FOR_Q (VALUE)     \
1142    : (C) == 'R' ? CONSTRAINT_OK_FOR_R (VALUE)   \
1143    : (C) == 'S' ? CONSTRAINT_OK_FOR_S (VALUE)   \
1144    : (C) == 'T' ? CONSTRAINT_OK_FOR_T (VALUE)   \
1145    : 0)
1146 \f
1147 /* Basic Stack Layout */
1148
1149 /* Define this macro if pushing a word onto the stack moves the stack pointer
1150    to a smaller address.  */
1151 #define STACK_GROWS_DOWNWARD 1
1152
1153 /* Define this macro if the addresses of local variable slots are at negative
1154    offsets from the frame pointer.  */
1155 /* #define FRAME_GROWS_DOWNWARD */
1156
1157 /* Offset from the frame pointer to the first local variable slot to
1158    be allocated.  */
1159 #define STARTING_FRAME_OFFSET 0
1160
1161 /* Offset from the stack pointer register to the first location at which
1162    outgoing arguments are placed.  If not specified, the default value of zero
1163    is used.  This is the proper value for most machines.  */
1164 /* IA64 has a 16 byte scratch area that is at the bottom of the stack.  */
1165 #define STACK_POINTER_OFFSET 16
1166
1167 /* Offset from the argument pointer register to the first argument's address.
1168    On some machines it may depend on the data type of the function.  */
1169 #define FIRST_PARM_OFFSET(FUNDECL) 0
1170
1171 /* A C expression whose value is RTL representing the value of the return
1172    address for the frame COUNT steps up from the current frame, after the
1173    prologue.  */
1174
1175 /* ??? Frames other than zero would likely require interpreting the frame
1176    unwind info, so we don't try to support them.  We would also need to define
1177    DYNAMIC_CHAIN_ADDRESS and SETUP_FRAME_ADDRESS (for the reg stack flush).  */
1178
1179 #define RETURN_ADDR_RTX(COUNT, FRAME) \
1180   ia64_return_addr_rtx (COUNT, FRAME)
1181
1182 /* A C expression whose value is RTL representing the location of the incoming
1183    return address at the beginning of any function, before the prologue.  This
1184    RTL is either a `REG', indicating that the return value is saved in `REG',
1185    or a `MEM' representing a location in the stack.  This enables DWARF2
1186    unwind info for C++ EH.  */
1187 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (VOIDmode, BR_REG (0))
1188
1189 /* ??? This is not defined because of three problems.
1190    1) dwarf2out.c assumes that DWARF_FRAME_RETURN_COLUMN fits in one byte.
1191    The default value is FIRST_PSEUDO_REGISTER which doesn't.  This can be
1192    worked around by setting PC_REGNUM to FR_REG (0) which is an otherwise
1193    unused register number.
1194    2) dwarf2out_frame_debug core dumps while processing prologue insns.  We
1195    need to refine which insns have RTX_FRAME_RELATED_P set and which don't.
1196    3) It isn't possible to turn off EH frame info by defining DWARF2_UNIND_INFO
1197    to zero, despite what the documentation implies, because it is tested in
1198    a few places with #ifdef instead of #if.  */
1199 #undef INCOMING_RETURN_ADDR_RTX
1200
1201 /* A C expression whose value is an integer giving the offset, in bytes, from
1202    the value of the stack pointer register to the top of the stack frame at the
1203    beginning of any function, before the prologue.  The top of the frame is
1204    defined to be the value of the stack pointer in the previous frame, just
1205    before the call instruction.  */
1206 #define INCOMING_FRAME_SP_OFFSET 0
1207
1208 \f
1209 /* Register That Address the Stack Frame.  */
1210
1211 /* The register number of the stack pointer register, which must also be a
1212    fixed register according to `FIXED_REGISTERS'.  On most machines, the
1213    hardware determines which register this is.  */
1214
1215 #define STACK_POINTER_REGNUM 12
1216
1217 /* The register number of the frame pointer register, which is used to access
1218    automatic variables in the stack frame.  On some machines, the hardware
1219    determines which register this is.  On other machines, you can choose any
1220    register you wish for this purpose.  */
1221
1222 #define FRAME_POINTER_REGNUM 328
1223
1224 /* Base register for access to local variables of the function.  */
1225 #define HARD_FRAME_POINTER_REGNUM  LOC_REG (79)
1226
1227 /* The register number of the arg pointer register, which is used to access the
1228    function's argument list.  */
1229 /* r0 won't otherwise be used, so put the always eliminated argument pointer
1230    in it.  */
1231 #define ARG_POINTER_REGNUM R_GR(0)
1232
1233 /* Due to the way varargs and argument spilling happens, the argument
1234    pointer is not 16-byte aligned like the stack pointer.  */
1235 #define INIT_EXPANDERS                                  \
1236   do {                                                  \
1237     if (cfun && cfun->emit->regno_pointer_align)        \
1238       REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = 64;    \
1239   } while (0)
1240
1241 /* Register numbers used for passing a function's static chain pointer.  */
1242 /* ??? The ABI sez the static chain should be passed as a normal parameter.  */
1243 #define STATIC_CHAIN_REGNUM 15
1244 \f
1245 /* Eliminating the Frame Pointer and the Arg Pointer */
1246
1247 /* A C expression which is nonzero if a function must have and use a frame
1248    pointer.  This expression is evaluated in the reload pass.  If its value is
1249    nonzero the function will have a frame pointer.  */
1250 #define FRAME_POINTER_REQUIRED 0
1251
1252 /* Show we can debug even without a frame pointer.  */
1253 #define CAN_DEBUG_WITHOUT_FP
1254
1255 /* If defined, this macro specifies a table of register pairs used to eliminate
1256    unneeded registers that point into the stack frame.  */
1257
1258 #define ELIMINABLE_REGS                                                 \
1259 {                                                                       \
1260   {ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1261   {ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
1262   {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
1263   {FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},                    \
1264 }
1265
1266 /* A C expression that returns nonzero if the compiler is allowed to try to
1267    replace register number FROM with register number TO.  The frame pointer
1268    is automatically handled.  */
1269
1270 #define CAN_ELIMINATE(FROM, TO) \
1271   (TO == BR_REG (0) ? current_function_is_leaf : 1)
1272
1273 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1274    specifies the initial difference between the specified pair of
1275    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1276    defined.  */
1277 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1278   ((OFFSET) = ia64_initial_elimination_offset ((FROM), (TO)))
1279 \f
1280 /* Passing Function Arguments on the Stack */
1281
1282 /* Define this macro if an argument declared in a prototype as an integral type
1283    smaller than `int' should actually be passed as an `int'.  In addition to
1284    avoiding errors in certain cases of mismatch, it also makes for better code
1285    on certain machines.  */
1286 /* ??? Investigate.  */
1287 /* #define PROMOTE_PROTOTYPES */
1288
1289 /* If defined, the maximum amount of space required for outgoing arguments will
1290    be computed and placed into the variable
1291    `current_function_outgoing_args_size'.  */
1292
1293 #define ACCUMULATE_OUTGOING_ARGS 1
1294
1295 /* A C expression that should indicate the number of bytes of its own arguments
1296    that a function pops on returning, or 0 if the function pops no arguments
1297    and the caller must therefore pop them all after the function returns.  */
1298
1299 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, STACK_SIZE) 0
1300
1301 \f
1302 /* Function Arguments in Registers */
1303
1304 #define MAX_ARGUMENT_SLOTS 8
1305 #define MAX_INT_RETURN_SLOTS 4
1306 #define GR_ARG_FIRST IN_REG (0)
1307 #define GR_RET_FIRST GR_REG (8)
1308 #define GR_RET_LAST  GR_REG (11)
1309 #define FR_ARG_FIRST FR_REG (8)
1310 #define FR_RET_FIRST FR_REG (8)
1311 #define FR_RET_LAST  FR_REG (15)
1312 #define AR_ARG_FIRST OUT_REG (0)
1313
1314 /* A C expression that controls whether a function argument is passed in a
1315    register, and which register.  */
1316
1317 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1318   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 0)
1319
1320 /* Define this macro if the target machine has "register windows", so that the
1321    register in which a function sees an arguments is not necessarily the same
1322    as the one in which the caller passed the argument.  */
1323
1324 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1325   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 1)
1326
1327 /* A C expression for the number of words, at the beginning of an argument,
1328    must be put in registers.  The value must be zero for arguments that are
1329    passed entirely in registers or that are entirely pushed on the stack.  */
1330
1331 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1332  ia64_function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1333
1334 /* A C expression that indicates when an argument must be passed by reference.
1335    If nonzero for an argument, a copy of that argument is made in memory and a
1336    pointer to the argument is passed instead of the argument itself.  The
1337    pointer is passed in whatever way is appropriate for passing a pointer to
1338    that type.  */
1339
1340 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1341   ia64_function_arg_pass_by_reference (&CUM, MODE, TYPE, NAMED)
1342
1343 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1344
1345 #define MUST_PASS_IN_STACK(MODE, TYPE) \
1346   ((TYPE) != 0                                                  \
1347    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST              \
1348        || TREE_ADDRESSABLE (TYPE)))
1349
1350 /* A C type for declaring a variable that is used as the first argument of
1351    `FUNCTION_ARG' and other related values.  For some target machines, the type
1352    `int' suffices and can hold the number of bytes of argument so far.  */
1353
1354 typedef struct ia64_args
1355 {
1356   int words;                    /* # words of arguments so far  */
1357   int int_regs;                 /* # GR registers used so far  */
1358   int fp_regs;                  /* # FR registers used so far  */
1359   int prototype;                /* whether function prototyped  */
1360 } CUMULATIVE_ARGS;
1361
1362 /* A C statement (sans semicolon) for initializing the variable CUM for the
1363    state at the beginning of the argument list.  */
1364
1365 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1366 do {                                                                    \
1367   (CUM).words = 0;                                                      \
1368   (CUM).int_regs = 0;                                                   \
1369   (CUM).fp_regs = 0;                                                    \
1370   (CUM).prototype = ((FNTYPE) && TYPE_ARG_TYPES (FNTYPE)) || (LIBNAME); \
1371 } while (0)
1372
1373 /* Like `INIT_CUMULATIVE_ARGS' but overrides it for the purposes of finding the
1374    arguments for the function being compiled.  If this macro is undefined,
1375    `INIT_CUMULATIVE_ARGS' is used instead.  */
1376
1377 /* We set prototype to true so that we never try to return a PARALLEL from
1378    function_arg.  */
1379 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1380 do {                                                                    \
1381   (CUM).words = 0;                                                      \
1382   (CUM).int_regs = 0;                                                   \
1383   (CUM).fp_regs = 0;                                                    \
1384   (CUM).prototype = 1;                                                  \
1385 } while (0)
1386
1387 /* A C statement (sans semicolon) to update the summarizer variable CUM to
1388    advance past an argument in the argument list.  The values MODE, TYPE and
1389    NAMED describe that argument.  Once this is done, the variable CUM is
1390    suitable for analyzing the *following* argument with `FUNCTION_ARG'.  */
1391
1392 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1393  ia64_function_arg_advance (&CUM, MODE, TYPE, NAMED)
1394
1395 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1396    argument with the specified mode and type.  */
1397
1398 /* Arguments with alignment larger than 8 bytes start at the next even
1399    boundary.  See ia64_function_arg.  */
1400
1401 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1402   (((TYPE) ? (TYPE_ALIGN (TYPE) > 8 * BITS_PER_UNIT)            \
1403     : (((((MODE) == BLKmode                                     \
1404           ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))    \
1405          + UNITS_PER_WORD - 1) / UNITS_PER_WORD) > 1))          \
1406     ? 128 : PARM_BOUNDARY)
1407
1408 /* A C expression that is nonzero if REGNO is the number of a hard register in
1409    which function arguments are sometimes passed.  This does *not* include
1410    implicit arguments such as the static chain and the structure-value address.
1411    On many machines, no registers can be used for this purpose since all
1412    function arguments are pushed on the stack.  */
1413 #define FUNCTION_ARG_REGNO_P(REGNO) \
1414 (((REGNO) >= AR_ARG_FIRST && (REGNO) < (AR_ARG_FIRST + MAX_ARGUMENT_SLOTS)) \
1415  || ((REGNO) >= FR_ARG_FIRST && (REGNO) < (FR_ARG_FIRST + MAX_ARGUMENT_SLOTS)))
1416 \f
1417 /* Implement `va_arg'.  */
1418 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1419   ia64_va_arg (valist, type)
1420 \f
1421 /* How Scalar Function Values are Returned */
1422
1423 /* A C expression to create an RTX representing the place where a function
1424    returns a value of data type VALTYPE.  */
1425
1426 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1427   ia64_function_value (VALTYPE, FUNC)
1428
1429 /* A C expression to create an RTX representing the place where a library
1430    function returns a value of mode MODE.  */
1431
1432 #define LIBCALL_VALUE(MODE) \
1433   gen_rtx_REG (MODE,                                                    \
1434                (((GET_MODE_CLASS (MODE) == MODE_FLOAT                   \
1435                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) &&     \
1436                       (MODE) != TFmode) \
1437                 ? FR_RET_FIRST : GR_RET_FIRST))
1438
1439 /* A C expression that is nonzero if REGNO is the number of a hard register in
1440    which the values of called function may come back.  */
1441
1442 #define FUNCTION_VALUE_REGNO_P(REGNO)                           \
1443   (((REGNO) >= GR_RET_FIRST && (REGNO) <= GR_RET_LAST)          \
1444    || ((REGNO) >= FR_RET_FIRST && (REGNO) <= FR_RET_LAST))
1445
1446 \f
1447 /* How Large Values are Returned */
1448
1449 /* A nonzero value says to return the function value in memory, just as large
1450    structures are always returned.  */
1451
1452 #define RETURN_IN_MEMORY(TYPE) \
1453   ia64_return_in_memory (TYPE)
1454
1455 /* If you define this macro to be 0, then the conventions used for structure
1456    and union return values are decided by the `RETURN_IN_MEMORY' macro.  */
1457
1458 #define DEFAULT_PCC_STRUCT_RETURN 0
1459
1460 \f
1461 /* Caller-Saves Register Allocation */
1462
1463 /* A C expression to determine whether it is worthwhile to consider placing a
1464    pseudo-register in a call-clobbered hard register and saving and restoring
1465    it around each function call.  The expression should be 1 when this is worth
1466    doing, and 0 otherwise.
1467
1468    If you don't define this macro, a default is used which is good on most
1469    machines: `4 * CALLS < REFS'.  */
1470 /* ??? Investigate.  */
1471 /* #define CALLER_SAVE_PROFITABLE(REFS, CALLS) */
1472
1473 \f
1474 /* Function Entry and Exit */
1475
1476 /* Define this macro as a C expression that is nonzero if the return
1477    instruction or the function epilogue ignores the value of the stack pointer;
1478    in other words, if it is safe to delete an instruction to adjust the stack
1479    pointer before a return from the function.  */
1480
1481 #define EXIT_IGNORE_STACK 1
1482
1483 /* Define this macro as a C expression that is nonzero for registers
1484    used by the epilogue or the `return' pattern.  */
1485
1486 #define EPILOGUE_USES(REGNO) ia64_epilogue_uses (REGNO)
1487
1488 /* Nonzero for registers used by the exception handling mechanism.  */
1489
1490 #define EH_USES(REGNO) ia64_eh_uses (REGNO)
1491
1492 /* Output part N of a function descriptor for DECL.  For ia64, both
1493    words are emitted with a single relocation, so ignore N > 0.  */
1494 #define ASM_OUTPUT_FDESC(FILE, DECL, PART)                              \
1495 do {                                                                    \
1496   if ((PART) == 0)                                                      \
1497     {                                                                   \
1498       if (TARGET_ILP32)                                                 \
1499         fputs ("\tdata8.ua @iplt(", FILE);                              \
1500       else                                                              \
1501         fputs ("\tdata16.ua @iplt(", FILE);                             \
1502       assemble_name (FILE, XSTR (XEXP (DECL_RTL (DECL), 0), 0));        \
1503       fputs (")\n", FILE);                                              \
1504       if (TARGET_ILP32)                                                 \
1505         fputs ("\tdata8.ua 0\n", FILE);                                 \
1506     }                                                                   \
1507 } while (0)
1508 \f
1509 /* Generating Code for Profiling.  */
1510
1511 /* A C statement or compound statement to output to FILE some assembler code to
1512    call the profiling subroutine `mcount'.  */
1513
1514 #undef FUNCTION_PROFILER
1515 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
1516 do {                                                                    \
1517   char buf[20];                                                         \
1518   ASM_GENERATE_INTERNAL_LABEL (buf, "LP", LABELNO);                     \
1519   fputs ("\talloc out0 = ar.pfs, 8, 0, 4, 0\n", FILE);                  \
1520   if (TARGET_AUTO_PIC)                                                  \
1521     fputs ("\tmovl out3 = @gprel(", FILE);                              \
1522   else                                                                  \
1523     fputs ("\taddl out3 = @ltoff(", FILE);                              \
1524   assemble_name (FILE, buf);                                            \
1525   if (TARGET_AUTO_PIC)                                                  \
1526     fputs (");;\n", FILE);                                              \
1527   else                                                                  \
1528     fputs ("), r1;;\n", FILE);                                          \
1529   fputs ("\tmov out1 = r1\n", FILE);                                    \
1530   fputs ("\tmov out2 = b0\n", FILE);                                    \
1531   fputs ("\tbr.call.sptk.many b0 = _mcount;;\n", FILE);                 \
1532 } while (0)
1533 \f
1534 /* Implementing the Varargs Macros.  */
1535
1536 /* Define this macro to store the anonymous register arguments into the stack
1537    so that all the arguments appear to have been passed consecutively on the
1538    stack.  */
1539
1540 #define SETUP_INCOMING_VARARGS(ARGS_SO_FAR, MODE, TYPE, PRETEND_ARGS_SIZE, SECOND_TIME) \
1541     ia64_setup_incoming_varargs (ARGS_SO_FAR, MODE, TYPE, & PRETEND_ARGS_SIZE, SECOND_TIME)
1542
1543 /* Define this macro if the location where a function argument is passed
1544    depends on whether or not it is a named argument.  */
1545
1546 #define STRICT_ARGUMENT_NAMING  1
1547
1548 \f
1549 /* Trampolines for Nested Functions.  */
1550
1551 /* We need 32 bytes, so we can save the sp, ar.rnat, ar.bsp, and ar.pfs of
1552    the function containing a non-local goto target.  */
1553
1554 #define STACK_SAVEAREA_MODE(LEVEL) \
1555   ((LEVEL) == SAVE_NONLOCAL ? OImode : Pmode)
1556
1557 /* Output assembler code for a block containing the constant parts of
1558    a trampoline, leaving space for the variable parts.
1559
1560    The trampoline should set the static chain pointer to value placed
1561    into the trampoline and should branch to the specified routine.
1562    To make the normal indirect-subroutine calling convention work,
1563    the trampoline must look like a function descriptor; the first
1564    word being the target address and the second being the target's
1565    global pointer.
1566
1567    We abuse the concept of a global pointer by arranging for it
1568    to point to the data we need to load.  The complete trampoline
1569    has the following form:
1570
1571                 +-------------------+ \
1572         TRAMP:  | __ia64_trampoline | |
1573                 +-------------------+  > fake function descriptor
1574                 | TRAMP+16          | |
1575                 +-------------------+ /
1576                 | target descriptor |
1577                 +-------------------+
1578                 | static link       |
1579                 +-------------------+
1580 */
1581
1582 /* A C expression for the size in bytes of the trampoline, as an integer.  */
1583
1584 #define TRAMPOLINE_SIZE         32
1585
1586 /* Alignment required for trampolines, in bits.  */
1587
1588 #define TRAMPOLINE_ALIGNMENT    64
1589
1590 /* A C statement to initialize the variable parts of a trampoline.  */
1591
1592 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, STATIC_CHAIN) \
1593   ia64_initialize_trampoline((ADDR), (FNADDR), (STATIC_CHAIN))
1594 \f
1595 /* Implicit Calls to Library Routines */
1596
1597 /* Define this macro if GCC should generate calls to the System V (and ANSI
1598    C) library functions `memcpy' and `memset' rather than the BSD functions
1599    `bcopy' and `bzero'.  */
1600
1601 #define TARGET_MEM_FUNCTIONS
1602
1603 \f
1604 /* Addressing Modes */
1605
1606 /* Define this macro if the machine supports post-increment addressing.  */
1607
1608 #define HAVE_POST_INCREMENT 1
1609 #define HAVE_POST_DECREMENT 1
1610 #define HAVE_POST_MODIFY_DISP 1
1611 #define HAVE_POST_MODIFY_REG 1
1612
1613 /* A C expression that is 1 if the RTX X is a constant which is a valid
1614    address.  */
1615
1616 #define CONSTANT_ADDRESS_P(X) 0
1617
1618 /* The max number of registers that can appear in a valid memory address.  */
1619
1620 #define MAX_REGS_PER_ADDRESS 2
1621
1622 /* A C compound statement with a conditional `goto LABEL;' executed if X (an
1623    RTX) is a legitimate memory address on the target machine for a memory
1624    operand of mode MODE.  */
1625
1626 #define LEGITIMATE_ADDRESS_REG(X)                                       \
1627   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1628    || (GET_CODE (X) == SUBREG && GET_CODE (XEXP (X, 0)) == REG          \
1629        && REG_OK_FOR_BASE_P (XEXP (X, 0))))
1630
1631 #define LEGITIMATE_ADDRESS_DISP(R, X)                                   \
1632   (GET_CODE (X) == PLUS                                                 \
1633    && rtx_equal_p (R, XEXP (X, 0))                                      \
1634    && (LEGITIMATE_ADDRESS_REG (XEXP (X, 1))                             \
1635        || (GET_CODE (XEXP (X, 1)) == CONST_INT                          \
1636            && INTVAL (XEXP (X, 1)) >= -256                              \
1637            && INTVAL (XEXP (X, 1)) < 256)))
1638
1639 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
1640 do {                                                                    \
1641   if (LEGITIMATE_ADDRESS_REG (X))                                       \
1642     goto LABEL;                                                         \
1643   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)       \
1644            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1645            && XEXP (X, 0) != arg_pointer_rtx)                           \
1646     goto LABEL;                                                         \
1647   else if (GET_CODE (X) == POST_MODIFY                                  \
1648            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1649            && XEXP (X, 0) != arg_pointer_rtx                            \
1650            && LEGITIMATE_ADDRESS_DISP (XEXP (X, 0), XEXP (X, 1)))       \
1651     goto LABEL;                                                         \
1652 } while (0)
1653
1654 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1655    use as a base register.  */
1656
1657 #ifdef REG_OK_STRICT
1658 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1659 #else
1660 #define REG_OK_FOR_BASE_P(X) \
1661   (GENERAL_REGNO_P (REGNO (X)) || (REGNO (X) >= FIRST_PSEUDO_REGISTER))
1662 #endif
1663
1664 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1665    use as an index register.  This is needed for POST_MODIFY.  */
1666
1667 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1668
1669 /* A C compound statement that attempts to replace X with a valid memory
1670    address for an operand of mode MODE.
1671
1672    This must be present, but there is nothing useful to be done here.  */
1673
1674 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)
1675
1676 /* A C statement or compound statement with a conditional `goto LABEL;'
1677    executed if memory address X (an RTX) can have different meanings depending
1678    on the machine mode of the memory reference it is used for or if the address
1679    is valid for some modes but not others.  */
1680
1681 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1682   if (GET_CODE (ADDR) == POST_DEC || GET_CODE (ADDR) == POST_INC)       \
1683     goto LABEL;
1684
1685 /* A C expression that is nonzero if X is a legitimate constant for an
1686    immediate operand on the target machine.  */
1687
1688 #define LEGITIMATE_CONSTANT_P(X) \
1689   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode     \
1690    || GET_MODE (X) == DImode || CONST_DOUBLE_OK_FOR_G (X))      \
1691
1692 \f
1693 /* Condition Code Status */
1694
1695 /* One some machines not all possible comparisons are defined, but you can
1696    convert an invalid comparison into a valid one.  */
1697 /* ??? Investigate.  See the alpha definition.  */
1698 /* #define CANONICALIZE_COMPARISON(CODE, OP0, OP1) */
1699
1700 \f
1701 /* Describing Relative Costs of Operations */
1702
1703 /* A C expression for the cost of moving data from a register in class FROM to
1704    one in class TO, using MODE.  */
1705
1706 #define REGISTER_MOVE_COST  ia64_register_move_cost
1707
1708 /* A C expression for the cost of moving data of mode M between a
1709    register and memory.  */
1710 #define MEMORY_MOVE_COST(MODE,CLASS,IN) \
1711   ((CLASS) == GENERAL_REGS || (CLASS) == FR_REGS \
1712    || (CLASS) == GR_AND_FR_REGS ? 4 : 10)
1713
1714 /* A C expression for the cost of a branch instruction.  A value of 1 is the
1715    default; other values are interpreted relative to that.  Used by the
1716    if-conversion code as max instruction count.  */
1717 /* ??? This requires investigation.  The primary effect might be how
1718    many additional insn groups we run into, vs how good the dynamic
1719    branch predictor is.  */
1720
1721 #define BRANCH_COST 6
1722
1723 /* Define this macro as a C expression which is nonzero if accessing less than
1724    a word of memory (i.e. a `char' or a `short') is no faster than accessing a
1725    word of memory.  */
1726
1727 #define SLOW_BYTE_ACCESS 1
1728
1729 /* Define this macro if it is as good or better to call a constant function
1730    address than to call an address kept in a register.
1731
1732    Indirect function calls are more expensive that direct function calls, so
1733    don't cse function addresses.  */
1734
1735 #define NO_FUNCTION_CSE
1736
1737 \f
1738 /* Dividing the output into sections.  */
1739
1740 /* A C expression whose value is a string containing the assembler operation
1741    that should precede instructions and read-only data.  */
1742
1743 #define TEXT_SECTION_ASM_OP "\t.text"
1744
1745 /* A C expression whose value is a string containing the assembler operation to
1746    identify the following data as writable initialized data.  */
1747
1748 #define DATA_SECTION_ASM_OP "\t.data"
1749
1750 /* If defined, a C expression whose value is a string containing the assembler
1751    operation to identify the following data as uninitialized global data.  */
1752
1753 #define BSS_SECTION_ASM_OP "\t.bss"
1754
1755 #define IA64_DEFAULT_GVALUE 8
1756 \f
1757 /* Position Independent Code.  */
1758
1759 /* The register number of the register used to address a table of static data
1760    addresses in memory.  */
1761
1762 /* ??? Should modify ia64.md to use pic_offset_table_rtx instead of
1763    gen_rtx_REG (DImode, 1).  */
1764
1765 /* ??? Should we set flag_pic?  Probably need to define
1766    LEGITIMIZE_PIC_OPERAND_P to make that work.  */
1767
1768 #define PIC_OFFSET_TABLE_REGNUM GR_REG (1)
1769
1770 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM' is
1771    clobbered by calls.  */
1772
1773 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
1774
1775 \f
1776 /* The Overall Framework of an Assembler File.  */
1777
1778 /* A C string constant describing how to begin a comment in the target
1779    assembler language.  The compiler assumes that the comment will end at the
1780    end of the line.  */
1781
1782 #define ASM_COMMENT_START "//"
1783
1784 /* A C string constant for text to be output before each `asm' statement or
1785    group of consecutive ones.  */
1786
1787 #define ASM_APP_ON (TARGET_GNU_AS ? "#APP\n" : "//APP\n")
1788
1789 /* A C string constant for text to be output after each `asm' statement or
1790    group of consecutive ones.  */
1791
1792 #define ASM_APP_OFF (TARGET_GNU_AS ? "#NO_APP\n" : "//NO_APP\n")
1793 \f
1794 /* Output of Uninitialized Variables.  */
1795
1796 /* This is all handled by svr4.h.  */
1797
1798 \f
1799 /* Output and Generation of Labels.  */
1800
1801 /* A C statement (sans semicolon) to output to the stdio stream STREAM the
1802    assembler definition of a label named NAME.  */
1803
1804 /* See the ASM_OUTPUT_LABELREF definition in sysv4.h for an explanation of
1805    why ia64_asm_output_label exists.  */
1806
1807 extern int ia64_asm_output_label;
1808 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1809 do {                                                                    \
1810   ia64_asm_output_label = 1;                                            \
1811   assemble_name (STREAM, NAME);                                         \
1812   fputs (":\n", STREAM);                                                \
1813   ia64_asm_output_label = 0;                                            \
1814 } while (0)
1815
1816 /* Globalizing directive for a label.  */
1817 #define GLOBAL_ASM_OP "\t.global "
1818
1819 /* A C statement (sans semicolon) to output to the stdio stream STREAM any text
1820    necessary for declaring the name of an external symbol named NAME which is
1821    referenced in this compilation but not defined.  */
1822
1823 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME) \
1824   ia64_asm_output_external (FILE, DECL, NAME)
1825
1826 /* A C statement to store into the string STRING a label whose name is made
1827    from the string PREFIX and the number NUM.  */
1828
1829 #define ASM_GENERATE_INTERNAL_LABEL(LABEL, PREFIX, NUM) \
1830 do {                                                                    \
1831   sprintf (LABEL, "*.%s%d", PREFIX, NUM);                               \
1832 } while (0)
1833
1834 /* ??? Not sure if using a ? in the name for Intel as is safe.  */
1835
1836 #define ASM_PN_FORMAT (TARGET_GNU_AS ? "%s.%lu" : "%s?%lu")
1837
1838 /* A C statement to output to the stdio stream STREAM assembler code which
1839    defines (equates) the symbol NAME to have the value VALUE.  */
1840
1841 #define ASM_OUTPUT_DEF(STREAM, NAME, VALUE) \
1842 do {                                                                    \
1843   assemble_name (STREAM, NAME);                                         \
1844   fputs (" = ", STREAM);                                                \
1845   assemble_name (STREAM, VALUE);                                        \
1846   fputc ('\n', STREAM);                                                 \
1847 } while (0)
1848
1849 \f
1850 /* Macros Controlling Initialization Routines.  */
1851
1852 /* This is handled by svr4.h and sysv4.h.  */
1853
1854 \f
1855 /* Output of Assembler Instructions.  */
1856
1857 /* A C initializer containing the assembler's names for the machine registers,
1858    each one as a C string constant.  */
1859
1860 #define REGISTER_NAMES \
1861 {                                                                       \
1862   /* General registers.  */                                             \
1863   "ap", "r1", "r2", "r3", "r4", "r5", "r6", "r7", "r8", "r9",           \
1864   "r10", "r11", "r12", "r13", "r14", "r15", "r16", "r17", "r18", "r19", \
1865   "r20", "r21", "r22", "r23", "r24", "r25", "r26", "r27", "r28", "r29", \
1866   "r30", "r31",                                                         \
1867   /* Local registers.  */                                               \
1868   "loc0", "loc1", "loc2", "loc3", "loc4", "loc5", "loc6", "loc7",       \
1869   "loc8", "loc9", "loc10","loc11","loc12","loc13","loc14","loc15",      \
1870   "loc16","loc17","loc18","loc19","loc20","loc21","loc22","loc23",      \
1871   "loc24","loc25","loc26","loc27","loc28","loc29","loc30","loc31",      \
1872   "loc32","loc33","loc34","loc35","loc36","loc37","loc38","loc39",      \
1873   "loc40","loc41","loc42","loc43","loc44","loc45","loc46","loc47",      \
1874   "loc48","loc49","loc50","loc51","loc52","loc53","loc54","loc55",      \
1875   "loc56","loc57","loc58","loc59","loc60","loc61","loc62","loc63",      \
1876   "loc64","loc65","loc66","loc67","loc68","loc69","loc70","loc71",      \
1877   "loc72","loc73","loc74","loc75","loc76","loc77","loc78","loc79",      \
1878   /* Input registers.  */                                               \
1879   "in0",  "in1",  "in2",  "in3",  "in4",  "in5",  "in6",  "in7",        \
1880   /* Output registers.  */                                              \
1881   "out0", "out1", "out2", "out3", "out4", "out5", "out6", "out7",       \
1882   /* Floating-point registers.  */                                      \
1883   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7", "f8", "f9",           \
1884   "f10", "f11", "f12", "f13", "f14", "f15", "f16", "f17", "f18", "f19", \
1885   "f20", "f21", "f22", "f23", "f24", "f25", "f26", "f27", "f28", "f29", \
1886   "f30", "f31", "f32", "f33", "f34", "f35", "f36", "f37", "f38", "f39", \
1887   "f40", "f41", "f42", "f43", "f44", "f45", "f46", "f47", "f48", "f49", \
1888   "f50", "f51", "f52", "f53", "f54", "f55", "f56", "f57", "f58", "f59", \
1889   "f60", "f61", "f62", "f63", "f64", "f65", "f66", "f67", "f68", "f69", \
1890   "f70", "f71", "f72", "f73", "f74", "f75", "f76", "f77", "f78", "f79", \
1891   "f80", "f81", "f82", "f83", "f84", "f85", "f86", "f87", "f88", "f89", \
1892   "f90", "f91", "f92", "f93", "f94", "f95", "f96", "f97", "f98", "f99", \
1893   "f100","f101","f102","f103","f104","f105","f106","f107","f108","f109",\
1894   "f110","f111","f112","f113","f114","f115","f116","f117","f118","f119",\
1895   "f120","f121","f122","f123","f124","f125","f126","f127",              \
1896   /* Predicate registers.  */                                           \
1897   "p0", "p1", "p2", "p3", "p4", "p5", "p6", "p7", "p8", "p9",           \
1898   "p10", "p11", "p12", "p13", "p14", "p15", "p16", "p17", "p18", "p19", \
1899   "p20", "p21", "p22", "p23", "p24", "p25", "p26", "p27", "p28", "p29", \
1900   "p30", "p31", "p32", "p33", "p34", "p35", "p36", "p37", "p38", "p39", \
1901   "p40", "p41", "p42", "p43", "p44", "p45", "p46", "p47", "p48", "p49", \
1902   "p50", "p51", "p52", "p53", "p54", "p55", "p56", "p57", "p58", "p59", \
1903   "p60", "p61", "p62", "p63",                                           \
1904   /* Branch registers.  */                                              \
1905   "b0", "b1", "b2", "b3", "b4", "b5", "b6", "b7",                       \
1906   /* Frame pointer.  Application registers.  */                         \
1907   "sfp", "ar.ccv", "ar.unat", "ar.pfs", "ar.lc", "ar.ec",       \
1908 }
1909
1910 /* If defined, a C initializer for an array of structures containing a name and
1911    a register number.  This macro defines additional names for hard registers,
1912    thus allowing the `asm' option in declarations to refer to registers using
1913    alternate names.  */
1914
1915 #define ADDITIONAL_REGISTER_NAMES \
1916 {                                                                       \
1917   { "gp", R_GR (1) },                                                   \
1918   { "sp", R_GR (12) },                                                  \
1919   { "in0", IN_REG (0) },                                                \
1920   { "in1", IN_REG (1) },                                                \
1921   { "in2", IN_REG (2) },                                                \
1922   { "in3", IN_REG (3) },                                                \
1923   { "in4", IN_REG (4) },                                                \
1924   { "in5", IN_REG (5) },                                                \
1925   { "in6", IN_REG (6) },                                                \
1926   { "in7", IN_REG (7) },                                                \
1927   { "out0", OUT_REG (0) },                                              \
1928   { "out1", OUT_REG (1) },                                              \
1929   { "out2", OUT_REG (2) },                                              \
1930   { "out3", OUT_REG (3) },                                              \
1931   { "out4", OUT_REG (4) },                                              \
1932   { "out5", OUT_REG (5) },                                              \
1933   { "out6", OUT_REG (6) },                                              \
1934   { "out7", OUT_REG (7) },                                              \
1935   { "loc0", LOC_REG (0) },                                              \
1936   { "loc1", LOC_REG (1) },                                              \
1937   { "loc2", LOC_REG (2) },                                              \
1938   { "loc3", LOC_REG (3) },                                              \
1939   { "loc4", LOC_REG (4) },                                              \
1940   { "loc5", LOC_REG (5) },                                              \
1941   { "loc6", LOC_REG (6) },                                              \
1942   { "loc7", LOC_REG (7) },                                              \
1943   { "loc8", LOC_REG (8) },                                              \
1944   { "loc9", LOC_REG (9) },                                              \
1945   { "loc10", LOC_REG (10) },                                            \
1946   { "loc11", LOC_REG (11) },                                            \
1947   { "loc12", LOC_REG (12) },                                            \
1948   { "loc13", LOC_REG (13) },                                            \
1949   { "loc14", LOC_REG (14) },                                            \
1950   { "loc15", LOC_REG (15) },                                            \
1951   { "loc16", LOC_REG (16) },                                            \
1952   { "loc17", LOC_REG (17) },                                            \
1953   { "loc18", LOC_REG (18) },                                            \
1954   { "loc19", LOC_REG (19) },                                            \
1955   { "loc20", LOC_REG (20) },                                            \
1956   { "loc21", LOC_REG (21) },                                            \
1957   { "loc22", LOC_REG (22) },                                            \
1958   { "loc23", LOC_REG (23) },                                            \
1959   { "loc24", LOC_REG (24) },                                            \
1960   { "loc25", LOC_REG (25) },                                            \
1961   { "loc26", LOC_REG (26) },                                            \
1962   { "loc27", LOC_REG (27) },                                            \
1963   { "loc28", LOC_REG (28) },                                            \
1964   { "loc29", LOC_REG (29) },                                            \
1965   { "loc30", LOC_REG (30) },                                            \
1966   { "loc31", LOC_REG (31) },                                            \
1967   { "loc32", LOC_REG (32) },                                            \
1968   { "loc33", LOC_REG (33) },                                            \
1969   { "loc34", LOC_REG (34) },                                            \
1970   { "loc35", LOC_REG (35) },                                            \
1971   { "loc36", LOC_REG (36) },                                            \
1972   { "loc37", LOC_REG (37) },                                            \
1973   { "loc38", LOC_REG (38) },                                            \
1974   { "loc39", LOC_REG (39) },                                            \
1975   { "loc40", LOC_REG (40) },                                            \
1976   { "loc41", LOC_REG (41) },                                            \
1977   { "loc42", LOC_REG (42) },                                            \
1978   { "loc43", LOC_REG (43) },                                            \
1979   { "loc44", LOC_REG (44) },                                            \
1980   { "loc45", LOC_REG (45) },                                            \
1981   { "loc46", LOC_REG (46) },                                            \
1982   { "loc47", LOC_REG (47) },                                            \
1983   { "loc48", LOC_REG (48) },                                            \
1984   { "loc49", LOC_REG (49) },                                            \
1985   { "loc50", LOC_REG (50) },                                            \
1986   { "loc51", LOC_REG (51) },                                            \
1987   { "loc52", LOC_REG (52) },                                            \
1988   { "loc53", LOC_REG (53) },                                            \
1989   { "loc54", LOC_REG (54) },                                            \
1990   { "loc55", LOC_REG (55) },                                            \
1991   { "loc56", LOC_REG (56) },                                            \
1992   { "loc57", LOC_REG (57) },                                            \
1993   { "loc58", LOC_REG (58) },                                            \
1994   { "loc59", LOC_REG (59) },                                            \
1995   { "loc60", LOC_REG (60) },                                            \
1996   { "loc61", LOC_REG (61) },                                            \
1997   { "loc62", LOC_REG (62) },                                            \
1998   { "loc63", LOC_REG (63) },                                            \
1999   { "loc64", LOC_REG (64) },                                            \
2000   { "loc65", LOC_REG (65) },                                            \
2001   { "loc66", LOC_REG (66) },                                            \
2002   { "loc67", LOC_REG (67) },                                            \
2003   { "loc68", LOC_REG (68) },                                            \
2004   { "loc69", LOC_REG (69) },                                            \
2005   { "loc70", LOC_REG (70) },                                            \
2006   { "loc71", LOC_REG (71) },                                            \
2007   { "loc72", LOC_REG (72) },                                            \
2008   { "loc73", LOC_REG (73) },                                            \
2009   { "loc74", LOC_REG (74) },                                            \
2010   { "loc75", LOC_REG (75) },                                            \
2011   { "loc76", LOC_REG (76) },                                            \
2012   { "loc77", LOC_REG (77) },                                            \
2013   { "loc78", LOC_REG (78) },                                            \
2014   { "loc79", LOC_REG (79) },                                            \
2015 }
2016
2017 /* Emit a dtp-relative reference to a TLS variable.  */
2018
2019 #ifdef HAVE_AS_TLS
2020 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
2021   ia64_output_dwarf_dtprel (FILE, SIZE, X)
2022 #endif
2023
2024 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2025    for an instruction operand X.  X is an RTL expression.  */
2026
2027 #define PRINT_OPERAND(STREAM, X, CODE) \
2028   ia64_print_operand (STREAM, X, CODE)
2029
2030 /* A C expression which evaluates to true if CODE is a valid punctuation
2031    character for use in the `PRINT_OPERAND' macro.  */
2032
2033 /* ??? Keep this around for now, as we might need it later.  */
2034
2035 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2036   ((CODE) == '+' || (CODE) == ',')
2037
2038 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2039    for an instruction operand that is a memory reference whose address is X.  X
2040    is an RTL expression.  */
2041
2042 #define PRINT_OPERAND_ADDRESS(STREAM, X) \
2043   ia64_print_operand_address (STREAM, X)
2044
2045 /* If defined, C string expressions to be used for the `%R', `%L', `%U', and
2046    `%I' options of `asm_fprintf' (see `final.c').  */
2047
2048 #define REGISTER_PREFIX ""
2049 #define LOCAL_LABEL_PREFIX "."
2050 #define USER_LABEL_PREFIX ""
2051 #define IMMEDIATE_PREFIX ""
2052
2053 \f
2054 /* Output of dispatch tables.  */
2055
2056 /* This macro should be provided on machines where the addresses in a dispatch
2057    table are relative to the table's own address.  */
2058
2059 /* ??? Depends on the pointer size.  */
2060
2061 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)      \
2062   do {                                                          \
2063   if (TARGET_ILP32)                                             \
2064     fprintf (STREAM, "\tdata4 @pcrel(.L%d)\n", VALUE);          \
2065   else                                                          \
2066     fprintf (STREAM, "\tdata8 @pcrel(.L%d)\n", VALUE);          \
2067   } while (0)
2068
2069 /* This is how to output an element of a case-vector that is absolute.
2070    (Ia64 does not use such vectors, but we must define this macro anyway.)  */
2071
2072 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) abort ()
2073
2074 /* Jump tables only need 8 byte alignment.  */
2075
2076 #define ADDR_VEC_ALIGN(ADDR_VEC) 3
2077
2078 \f
2079 /* Assembler Commands for Exception Regions.  */
2080
2081 /* Select a format to encode pointers in exception handling data.  CODE
2082    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2083    true if the symbol may be affected by dynamic relocations.  */
2084 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)       \
2085   (((CODE) == 1 ? DW_EH_PE_textrel : DW_EH_PE_datarel)  \
2086    | ((GLOBAL) ? DW_EH_PE_indirect : 0)                 \
2087    | (TARGET_ILP32 ? DW_EH_PE_udata4 : DW_EH_PE_udata8))
2088
2089 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
2090    indirect are handled automatically.  */
2091 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
2092   do {                                                                  \
2093     const char *reltag = NULL;                                          \
2094     if (((ENCODING) & 0xF0) == DW_EH_PE_textrel)                        \
2095       reltag = "@segrel(";                                              \
2096     else if (((ENCODING) & 0xF0) == DW_EH_PE_datarel)                   \
2097       reltag = "@gprel(";                                               \
2098     if (reltag)                                                         \
2099       {                                                                 \
2100         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
2101         fputs (reltag, FILE);                                           \
2102         assemble_name (FILE, XSTR (ADDR, 0));                           \
2103         fputc (')', FILE);                                              \
2104         goto DONE;                                                      \
2105       }                                                                 \
2106   } while (0)
2107
2108 \f
2109 /* Assembler Commands for Alignment.  */
2110
2111 /* ??? Investigate.  */
2112
2113 /* The alignment (log base 2) to put in front of LABEL, which follows
2114    a BARRIER.  */
2115
2116 /* #define LABEL_ALIGN_AFTER_BARRIER(LABEL) */
2117
2118 /* The desired alignment for the location counter at the beginning
2119    of a loop.  */
2120
2121 /* #define LOOP_ALIGN(LABEL) */
2122
2123 /* Define this macro if `ASM_OUTPUT_SKIP' should not be used in the text
2124    section because it fails put zeros in the bytes that are skipped.  */
2125
2126 #define ASM_NO_SKIP_IN_TEXT 1
2127
2128 /* A C statement to output to the stdio stream STREAM an assembler command to
2129    advance the location counter to a multiple of 2 to the POWER bytes.  */
2130
2131 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
2132   fprintf (STREAM, "\t.align %d\n", 1<<(POWER))
2133
2134 \f
2135 /* Macros Affecting all Debug Formats.  */
2136
2137 /* This is handled in svr4.h and sysv4.h.  */
2138
2139 \f
2140 /* Specific Options for DBX Output.  */
2141
2142 /* This is handled by dbxelf.h which is included by svr4.h.  */
2143
2144 \f
2145 /* Open ended Hooks for DBX Output.  */
2146
2147 /* Likewise.  */
2148
2149 \f
2150 /* File names in DBX format.  */
2151
2152 /* Likewise.  */
2153
2154 \f
2155 /* Macros for SDB and Dwarf Output.  */
2156
2157 /* Define this macro if GCC should produce dwarf version 2 format debugging
2158    output in response to the `-g' option.  */
2159
2160 #define DWARF2_DEBUGGING_INFO 1
2161
2162 #define DWARF2_ASM_LINE_DEBUG_INFO (TARGET_DWARF2_ASM)
2163
2164 /* Use tags for debug info labels, so that they don't break instruction
2165    bundles.  This also avoids getting spurious DV warnings from the
2166    assembler.  This is similar to (*targetm.asm_out.internal_label), except that we
2167    add brackets around the label.  */
2168
2169 #define ASM_OUTPUT_DEBUG_LABEL(FILE, PREFIX, NUM) \
2170   fprintf (FILE, TARGET_GNU_AS ? "[.%s%d:]\n" : ".%s%d:\n", PREFIX, NUM)
2171
2172 /* Use section-relative relocations for debugging offsets.  Unlike other
2173    targets that fake this by putting the section VMA at 0, IA-64 has
2174    proper relocations for them.  */
2175 #define ASM_OUTPUT_DWARF_OFFSET(FILE, SIZE, LABEL)      \
2176   do {                                                  \
2177     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2178     fputs ("@secrel(", FILE);                           \
2179     assemble_name (FILE, LABEL);                        \
2180     fputc (')', FILE);                                  \
2181   } while (0)
2182
2183 /* Emit a PC-relative relocation.  */
2184 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2185   do {                                                  \
2186     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2187     fputs ("@pcrel(", FILE);                            \
2188     assemble_name (FILE, LABEL);                        \
2189     fputc (')', FILE);                                  \
2190   } while (0)
2191 \f
2192 /* Register Renaming Parameters.  */
2193
2194 /* A C expression that is nonzero if hard register number REGNO2 can be
2195    considered for use as a rename register for REGNO1 */
2196
2197 #define HARD_REGNO_RENAME_OK(REGNO1,REGNO2) \
2198   ia64_hard_regno_rename_ok((REGNO1), (REGNO2))
2199
2200 \f
2201 /* Miscellaneous Parameters.  */
2202
2203 /* Flag to mark data that is in the small address area (addressable
2204    via "addl", that is, within a 2MByte offset of 0.  */
2205 #define SYMBOL_FLAG_SMALL_ADDR          (SYMBOL_FLAG_MACH_DEP << 0)
2206 #define SYMBOL_REF_SMALL_ADDR_P(X)      \
2207         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_SMALL_ADDR) != 0)
2208
2209 /* Define this if you have defined special-purpose predicates in the file
2210    `MACHINE.c'.  For each predicate, list all rtl codes that can be in
2211    expressions matched by the predicate.  */
2212
2213 #define PREDICATE_CODES \
2214 { "call_operand", {SUBREG, REG, SYMBOL_REF}},                           \
2215 { "got_symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},              \
2216 { "sdata_symbolic_operand", {SYMBOL_REF, CONST}},                       \
2217 { "small_addr_symbolic_operand", {SYMBOL_REF}},                         \
2218 { "symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},                  \
2219 { "function_operand", {SYMBOL_REF}},                                    \
2220 { "setjmp_operand", {SYMBOL_REF}},                                      \
2221 { "destination_operand", {SUBREG, REG, MEM}},                           \
2222 { "not_postinc_memory_operand", {MEM}},                                 \
2223 { "move_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,           \
2224                      CONSTANT_P_RTX, SYMBOL_REF, CONST, LABEL_REF}},    \
2225 { "gr_register_operand", {SUBREG, REG}},                                \
2226 { "fr_register_operand", {SUBREG, REG}},                                \
2227 { "grfr_register_operand", {SUBREG, REG}},                              \
2228 { "gr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2229 { "fr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2230 { "grfr_nonimmediate_operand", {SUBREG, REG, MEM}},                     \
2231 { "gr_reg_or_0_operand", {SUBREG, REG, CONST_INT}},                     \
2232 { "gr_reg_or_5bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2233 { "gr_reg_or_6bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2234 { "gr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2235 { "grfr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2236 { "gr_reg_or_8bit_adjusted_operand", {SUBREG, REG, CONST_INT,           \
2237                                      CONSTANT_P_RTX}},                  \
2238 { "gr_reg_or_8bit_and_adjusted_operand", {SUBREG, REG, CONST_INT,       \
2239                                          CONSTANT_P_RTX}},              \
2240 { "gr_reg_or_14bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2241 { "gr_reg_or_22bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2242 { "shift_count_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},     \
2243 { "shift_32bit_count_operand", {SUBREG, REG, CONST_INT,                 \
2244                                   CONSTANT_P_RTX}},                     \
2245 { "shladd_operand", {CONST_INT}},                                       \
2246 { "fetchadd_operand", {CONST_INT}},                                     \
2247 { "fr_reg_or_fp01_operand", {SUBREG, REG, CONST_DOUBLE}},               \
2248 { "normal_comparison_operator", {EQ, NE, GT, LE, GTU, LEU}},            \
2249 { "adjusted_comparison_operator", {LT, GE, LTU, GEU}},                  \
2250 { "signed_inequality_operator", {GE, GT, LE, LT}},                      \
2251 { "predicate_operator", {NE, EQ}},                                      \
2252 { "condop_operator", {PLUS, MINUS, IOR, XOR, AND}},                     \
2253 { "ar_lc_reg_operand", {REG}},                                          \
2254 { "ar_ccv_reg_operand", {REG}},                                         \
2255 { "ar_pfs_reg_operand", {REG}},                                         \
2256 { "general_xfmode_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},          \
2257 { "destination_xfmode_operand", {SUBREG, REG, MEM}},                    \
2258 { "xfreg_or_fp01_operand", {REG, CONST_DOUBLE}},                        \
2259 { "basereg_operand", {SUBREG, REG}},
2260
2261 /* An alias for a machine mode name.  This is the machine mode that elements of
2262    a jump-table should have.  */
2263
2264 #define CASE_VECTOR_MODE ptr_mode
2265
2266 /* Define as C expression which evaluates to nonzero if the tablejump
2267    instruction expects the table to contain offsets from the address of the
2268    table.  */
2269
2270 #define CASE_VECTOR_PC_RELATIVE 1
2271
2272 /* Define this macro if operations between registers with integral mode smaller
2273    than a word are always performed on the entire register.  */
2274
2275 #define WORD_REGISTER_OPERATIONS
2276
2277 /* Define this macro to be a C expression indicating when insns that read
2278    memory in MODE, an integral mode narrower than a word, set the bits outside
2279    of MODE to be either the sign-extension or the zero-extension of the data
2280    read.  */
2281
2282 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2283
2284 /* The maximum number of bytes that a single instruction can move quickly from
2285    memory to memory.  */
2286 #define MOVE_MAX 8
2287
2288 /* A C expression which is nonzero if on this machine it is safe to "convert"
2289    an integer of INPREC bits to one of OUTPREC bits (where OUTPREC is smaller
2290    than INPREC) by merely operating on it as if it had only OUTPREC bits.  */
2291
2292 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2293
2294 /* A C expression describing the value returned by a comparison operator with
2295    an integral mode and stored by a store-flag instruction (`sCOND') when the
2296    condition is true.  */
2297
2298 /* ??? Investigate using STORE_FLAG_VALUE of -1 instead of 1.  */
2299
2300 /* An alias for the machine mode for pointers.  */
2301
2302 /* ??? This would change if we had ILP32 support.  */
2303
2304 #define Pmode DImode
2305
2306 /* An alias for the machine mode used for memory references to functions being
2307    called, in `call' RTL expressions.  */
2308
2309 #define FUNCTION_MODE Pmode
2310
2311 /* Define this macro to handle System V style pragmas: #pragma pack and
2312    #pragma weak.  Note, #pragma weak will only be supported if SUPPORT_WEAK is
2313    defined.  */
2314
2315 /* If this architecture supports prefetch, define this to be the number of
2316    prefetch commands that can be executed in parallel.
2317
2318    ??? This number is bogus and needs to be replaced before the value is
2319    actually used in optimizations.  */
2320
2321 #define SIMULTANEOUS_PREFETCHES 6
2322
2323 /* If this architecture supports prefetch, define this to be the size of
2324    the cache line that is prefetched.  */
2325
2326 #define PREFETCH_BLOCK 32
2327
2328 #define HANDLE_SYSV_PRAGMA 1
2329
2330 /* A C expression for the maximum number of instructions to execute via
2331    conditional execution instructions instead of a branch.  A value of
2332    BRANCH_COST+1 is the default if the machine does not use
2333    cc0, and 1 if it does use cc0.  */
2334 /* ??? Investigate.  */
2335 #define MAX_CONDITIONAL_EXECUTE 12
2336
2337 extern int ia64_final_schedule;
2338
2339 #define IA64_UNWIND_INFO        1
2340 #define IA64_UNWIND_EMIT(f,i)   process_for_unwind_directive (f,i)
2341
2342 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 15 : INVALID_REGNUM)
2343
2344 /* This function contains machine specific function data.  */
2345 struct machine_function GTY(())
2346 {
2347   /* The new stack pointer when unwinding from EH.  */
2348   rtx ia64_eh_epilogue_sp;
2349
2350   /* The new bsp value when unwinding from EH.  */
2351   rtx ia64_eh_epilogue_bsp;
2352
2353   /* The GP value save register.  */
2354   rtx ia64_gp_save;
2355
2356   /* The number of varargs registers to save.  */
2357   int n_varargs;
2358 };
2359
2360
2361 enum ia64_builtins
2362 {
2363   IA64_BUILTIN_SYNCHRONIZE,
2364
2365   IA64_BUILTIN_FETCH_AND_ADD_SI,
2366   IA64_BUILTIN_FETCH_AND_SUB_SI,
2367   IA64_BUILTIN_FETCH_AND_OR_SI,
2368   IA64_BUILTIN_FETCH_AND_AND_SI,
2369   IA64_BUILTIN_FETCH_AND_XOR_SI,
2370   IA64_BUILTIN_FETCH_AND_NAND_SI,
2371
2372   IA64_BUILTIN_ADD_AND_FETCH_SI,
2373   IA64_BUILTIN_SUB_AND_FETCH_SI,
2374   IA64_BUILTIN_OR_AND_FETCH_SI,
2375   IA64_BUILTIN_AND_AND_FETCH_SI,
2376   IA64_BUILTIN_XOR_AND_FETCH_SI,
2377   IA64_BUILTIN_NAND_AND_FETCH_SI,
2378
2379   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_SI,
2380   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_SI,
2381
2382   IA64_BUILTIN_SYNCHRONIZE_SI,
2383
2384   IA64_BUILTIN_LOCK_TEST_AND_SET_SI,
2385
2386   IA64_BUILTIN_LOCK_RELEASE_SI,
2387
2388   IA64_BUILTIN_FETCH_AND_ADD_DI,
2389   IA64_BUILTIN_FETCH_AND_SUB_DI,
2390   IA64_BUILTIN_FETCH_AND_OR_DI,
2391   IA64_BUILTIN_FETCH_AND_AND_DI,
2392   IA64_BUILTIN_FETCH_AND_XOR_DI,
2393   IA64_BUILTIN_FETCH_AND_NAND_DI,
2394
2395   IA64_BUILTIN_ADD_AND_FETCH_DI,
2396   IA64_BUILTIN_SUB_AND_FETCH_DI,
2397   IA64_BUILTIN_OR_AND_FETCH_DI,
2398   IA64_BUILTIN_AND_AND_FETCH_DI,
2399   IA64_BUILTIN_XOR_AND_FETCH_DI,
2400   IA64_BUILTIN_NAND_AND_FETCH_DI,
2401
2402   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_DI,
2403   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_DI,
2404
2405   IA64_BUILTIN_SYNCHRONIZE_DI,
2406
2407   IA64_BUILTIN_LOCK_TEST_AND_SET_DI,
2408
2409   IA64_BUILTIN_LOCK_RELEASE_DI,
2410
2411   IA64_BUILTIN_BSP,
2412   IA64_BUILTIN_FLUSHRS
2413 };
2414
2415 /* Codes for expand_compare_and_swap and expand_swap_and_compare.  */
2416 enum fetchop_code {
2417   IA64_ADD_OP, IA64_SUB_OP, IA64_OR_OP, IA64_AND_OP, IA64_XOR_OP, IA64_NAND_OP
2418 };
2419
2420 #define DONT_USE_BUILTIN_SETJMP
2421
2422 /* Output any profiling code before the prologue.  */
2423
2424 #undef  PROFILE_BEFORE_PROLOGUE
2425 #define PROFILE_BEFORE_PROLOGUE 1
2426
2427 \f
2428
2429 /* Switch on code for querying unit reservations.  */
2430 #define CPU_UNITS_QUERY 1
2431
2432 /* End of ia64.h */