]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/gcc/doc/md.texi
This commit was generated by cvs2svn to compensate for changes in r94670,
[FreeBSD/FreeBSD.git] / contrib / gcc / doc / md.texi
1 @c Copyright (C) 1988, 1989, 1992, 1993, 1994, 1996, 1998, 1999, 2000, 2001, 2002
2 @c Free Software Foundation, Inc.
3 @c This is part of the GCC manual.
4 @c For copying conditions, see the file gcc.texi.
5
6 @ifset INTERNALS
7 @node Machine Desc
8 @chapter Machine Descriptions
9 @cindex machine descriptions
10
11 A machine description has two parts: a file of instruction patterns
12 (@file{.md} file) and a C header file of macro definitions.
13
14 The @file{.md} file for a target machine contains a pattern for each
15 instruction that the target machine supports (or at least each instruction
16 that is worth telling the compiler about).  It may also contain comments.
17 A semicolon causes the rest of the line to be a comment, unless the semicolon
18 is inside a quoted string.
19
20 See the next chapter for information on the C header file.
21
22 @menu
23 * Overview::            How the machine description is used.
24 * Patterns::            How to write instruction patterns.
25 * Example::             An explained example of a @code{define_insn} pattern.
26 * RTL Template::        The RTL template defines what insns match a pattern.
27 * Output Template::     The output template says how to make assembler code
28                           from such an insn.
29 * Output Statement::    For more generality, write C code to output
30                           the assembler code.
31 * Constraints::         When not all operands are general operands.
32 * Standard Names::      Names mark patterns to use for code generation.
33 * Pattern Ordering::    When the order of patterns makes a difference.
34 * Dependent Patterns::  Having one pattern may make you need another.
35 * Jump Patterns::       Special considerations for patterns for jump insns.
36 * Looping Patterns::    How to define patterns for special looping insns.
37 * Insn Canonicalizations::Canonicalization of Instructions
38 * Expander Definitions::Generating a sequence of several RTL insns
39                           for a standard operation.
40 * Insn Splitting::      Splitting Instructions into Multiple Instructions.
41 * Including Patterns::      Including Patterns in Machine Descriptions.
42 * Peephole Definitions::Defining machine-specific peephole optimizations.
43 * Insn Attributes::     Specifying the value of attributes for generated insns.
44 * Conditional Execution::Generating @code{define_insn} patterns for
45                            predication.
46 * Constant Definitions::Defining symbolic constants that can be used in the
47                         md file.
48 @end menu
49
50 @node Overview
51 @section Overview of How the Machine Description is Used
52
53 There are three main conversions that happen in the compiler:
54
55 @enumerate
56
57 @item
58 The front end reads the source code and builds a parse tree.
59
60 @item
61 The parse tree is used to generate an RTL insn list based on named
62 instruction patterns.
63
64 @item
65 The insn list is matched against the RTL templates to produce assembler
66 code.
67
68 @end enumerate
69
70 For the generate pass, only the names of the insns matter, from either a
71 named @code{define_insn} or a @code{define_expand}.  The compiler will
72 choose the pattern with the right name and apply the operands according
73 to the documentation later in this chapter, without regard for the RTL
74 template or operand constraints.  Note that the names the compiler looks
75 for are hard-coded in the compiler---it will ignore unnamed patterns and
76 patterns with names it doesn't know about, but if you don't provide a
77 named pattern it needs, it will abort.
78
79 If a @code{define_insn} is used, the template given is inserted into the
80 insn list.  If a @code{define_expand} is used, one of three things
81 happens, based on the condition logic.  The condition logic may manually
82 create new insns for the insn list, say via @code{emit_insn()}, and
83 invoke @code{DONE}.  For certain named patterns, it may invoke @code{FAIL} to tell the
84 compiler to use an alternate way of performing that task.  If it invokes
85 neither @code{DONE} nor @code{FAIL}, the template given in the pattern
86 is inserted, as if the @code{define_expand} were a @code{define_insn}.
87
88 Once the insn list is generated, various optimization passes convert,
89 replace, and rearrange the insns in the insn list.  This is where the
90 @code{define_split} and @code{define_peephole} patterns get used, for
91 example.
92
93 Finally, the insn list's RTL is matched up with the RTL templates in the
94 @code{define_insn} patterns, and those patterns are used to emit the
95 final assembly code.  For this purpose, each named @code{define_insn}
96 acts like it's unnamed, since the names are ignored.
97
98 @node Patterns
99 @section Everything about Instruction Patterns
100 @cindex patterns
101 @cindex instruction patterns
102
103 @findex define_insn
104 Each instruction pattern contains an incomplete RTL expression, with pieces
105 to be filled in later, operand constraints that restrict how the pieces can
106 be filled in, and an output pattern or C code to generate the assembler
107 output, all wrapped up in a @code{define_insn} expression.
108
109 A @code{define_insn} is an RTL expression containing four or five operands:
110
111 @enumerate
112 @item
113 An optional name.  The presence of a name indicate that this instruction
114 pattern can perform a certain standard job for the RTL-generation
115 pass of the compiler.  This pass knows certain names and will use
116 the instruction patterns with those names, if the names are defined
117 in the machine description.
118
119 The absence of a name is indicated by writing an empty string
120 where the name should go.  Nameless instruction patterns are never
121 used for generating RTL code, but they may permit several simpler insns
122 to be combined later on.
123
124 Names that are not thus known and used in RTL-generation have no
125 effect; they are equivalent to no name at all.
126
127 For the purpose of debugging the compiler, you may also specify a
128 name beginning with the @samp{*} character.  Such a name is used only
129 for identifying the instruction in RTL dumps; it is entirely equivalent
130 to having a nameless pattern for all other purposes.
131
132 @item
133 The @dfn{RTL template} (@pxref{RTL Template}) is a vector of incomplete
134 RTL expressions which show what the instruction should look like.  It is
135 incomplete because it may contain @code{match_operand},
136 @code{match_operator}, and @code{match_dup} expressions that stand for
137 operands of the instruction.
138
139 If the vector has only one element, that element is the template for the
140 instruction pattern.  If the vector has multiple elements, then the
141 instruction pattern is a @code{parallel} expression containing the
142 elements described.
143
144 @item
145 @cindex pattern conditions
146 @cindex conditions, in patterns
147 A condition.  This is a string which contains a C expression that is
148 the final test to decide whether an insn body matches this pattern.
149
150 @cindex named patterns and conditions
151 For a named pattern, the condition (if present) may not depend on
152 the data in the insn being matched, but only the target-machine-type
153 flags.  The compiler needs to test these conditions during
154 initialization in order to learn exactly which named instructions are
155 available in a particular run.
156
157 @findex operands
158 For nameless patterns, the condition is applied only when matching an
159 individual insn, and only after the insn has matched the pattern's
160 recognition template.  The insn's operands may be found in the vector
161 @code{operands}.
162
163 @item
164 The @dfn{output template}: a string that says how to output matching
165 insns as assembler code.  @samp{%} in this string specifies where
166 to substitute the value of an operand.  @xref{Output Template}.
167
168 When simple substitution isn't general enough, you can specify a piece
169 of C code to compute the output.  @xref{Output Statement}.
170
171 @item
172 Optionally, a vector containing the values of attributes for insns matching
173 this pattern.  @xref{Insn Attributes}.
174 @end enumerate
175
176 @node Example
177 @section Example of @code{define_insn}
178 @cindex @code{define_insn} example
179
180 Here is an actual example of an instruction pattern, for the 68000/68020.
181
182 @example
183 (define_insn "tstsi"
184   [(set (cc0)
185         (match_operand:SI 0 "general_operand" "rm"))]
186   ""
187   "*
188 @{ 
189   if (TARGET_68020 || ! ADDRESS_REG_P (operands[0]))
190     return \"tstl %0\";
191   return \"cmpl #0,%0\"; 
192 @}")
193 @end example
194
195 @noindent
196 This can also be written using braced strings:
197
198 @example
199 (define_insn "tstsi"
200   [(set (cc0)
201         (match_operand:SI 0 "general_operand" "rm"))]
202   ""
203 @{ 
204   if (TARGET_68020 || ! ADDRESS_REG_P (operands[0]))
205     return "tstl %0";
206   return "cmpl #0,%0"; 
207 @})
208 @end example
209
210 This is an instruction that sets the condition codes based on the value of
211 a general operand.  It has no condition, so any insn whose RTL description
212 has the form shown may be handled according to this pattern.  The name
213 @samp{tstsi} means ``test a @code{SImode} value'' and tells the RTL generation
214 pass that, when it is necessary to test such a value, an insn to do so
215 can be constructed using this pattern.
216
217 The output control string is a piece of C code which chooses which
218 output template to return based on the kind of operand and the specific
219 type of CPU for which code is being generated.
220
221 @samp{"rm"} is an operand constraint.  Its meaning is explained below.
222
223 @node RTL Template
224 @section RTL Template
225 @cindex RTL insn template
226 @cindex generating insns
227 @cindex insns, generating
228 @cindex recognizing insns
229 @cindex insns, recognizing
230
231 The RTL template is used to define which insns match the particular pattern
232 and how to find their operands.  For named patterns, the RTL template also
233 says how to construct an insn from specified operands.
234
235 Construction involves substituting specified operands into a copy of the
236 template.  Matching involves determining the values that serve as the
237 operands in the insn being matched.  Both of these activities are
238 controlled by special expression types that direct matching and
239 substitution of the operands.
240
241 @table @code
242 @findex match_operand
243 @item (match_operand:@var{m} @var{n} @var{predicate} @var{constraint})
244 This expression is a placeholder for operand number @var{n} of
245 the insn.  When constructing an insn, operand number @var{n}
246 will be substituted at this point.  When matching an insn, whatever
247 appears at this position in the insn will be taken as operand
248 number @var{n}; but it must satisfy @var{predicate} or this instruction
249 pattern will not match at all.
250
251 Operand numbers must be chosen consecutively counting from zero in
252 each instruction pattern.  There may be only one @code{match_operand}
253 expression in the pattern for each operand number.  Usually operands
254 are numbered in the order of appearance in @code{match_operand}
255 expressions.  In the case of a @code{define_expand}, any operand numbers
256 used only in @code{match_dup} expressions have higher values than all
257 other operand numbers.
258
259 @var{predicate} is a string that is the name of a C function that accepts two
260 arguments, an expression and a machine mode.  During matching, the
261 function will be called with the putative operand as the expression and
262 @var{m} as the mode argument (if @var{m} is not specified,
263 @code{VOIDmode} will be used, which normally causes @var{predicate} to accept
264 any mode).  If it returns zero, this instruction pattern fails to match.
265 @var{predicate} may be an empty string; then it means no test is to be done
266 on the operand, so anything which occurs in this position is valid.
267
268 Most of the time, @var{predicate} will reject modes other than @var{m}---but
269 not always.  For example, the predicate @code{address_operand} uses
270 @var{m} as the mode of memory ref that the address should be valid for.
271 Many predicates accept @code{const_int} nodes even though their mode is
272 @code{VOIDmode}.
273
274 @var{constraint} controls reloading and the choice of the best register
275 class to use for a value, as explained later (@pxref{Constraints}).
276
277 People are often unclear on the difference between the constraint and the
278 predicate.  The predicate helps decide whether a given insn matches the
279 pattern.  The constraint plays no role in this decision; instead, it
280 controls various decisions in the case of an insn which does match.
281
282 @findex general_operand
283 On CISC machines, the most common @var{predicate} is
284 @code{"general_operand"}.  This function checks that the putative
285 operand is either a constant, a register or a memory reference, and that
286 it is valid for mode @var{m}.
287
288 @findex register_operand
289 For an operand that must be a register, @var{predicate} should be
290 @code{"register_operand"}.  Using @code{"general_operand"} would be
291 valid, since the reload pass would copy any non-register operands
292 through registers, but this would make GCC do extra work, it would
293 prevent invariant operands (such as constant) from being removed from
294 loops, and it would prevent the register allocator from doing the best
295 possible job.  On RISC machines, it is usually most efficient to allow
296 @var{predicate} to accept only objects that the constraints allow.
297
298 @findex immediate_operand
299 For an operand that must be a constant, you must be sure to either use
300 @code{"immediate_operand"} for @var{predicate}, or make the instruction
301 pattern's extra condition require a constant, or both.  You cannot
302 expect the constraints to do this work!  If the constraints allow only
303 constants, but the predicate allows something else, the compiler will
304 crash when that case arises.
305
306 @findex match_scratch
307 @item (match_scratch:@var{m} @var{n} @var{constraint})
308 This expression is also a placeholder for operand number @var{n}
309 and indicates that operand must be a @code{scratch} or @code{reg}
310 expression.
311
312 When matching patterns, this is equivalent to
313
314 @smallexample
315 (match_operand:@var{m} @var{n} "scratch_operand" @var{pred})
316 @end smallexample
317
318 but, when generating RTL, it produces a (@code{scratch}:@var{m})
319 expression.
320
321 If the last few expressions in a @code{parallel} are @code{clobber}
322 expressions whose operands are either a hard register or
323 @code{match_scratch}, the combiner can add or delete them when
324 necessary.  @xref{Side Effects}.
325
326 @findex match_dup
327 @item (match_dup @var{n})
328 This expression is also a placeholder for operand number @var{n}.
329 It is used when the operand needs to appear more than once in the
330 insn.
331
332 In construction, @code{match_dup} acts just like @code{match_operand}:
333 the operand is substituted into the insn being constructed.  But in
334 matching, @code{match_dup} behaves differently.  It assumes that operand
335 number @var{n} has already been determined by a @code{match_operand}
336 appearing earlier in the recognition template, and it matches only an
337 identical-looking expression.
338
339 Note that @code{match_dup} should not be used to tell the compiler that
340 a particular register is being used for two operands (example:
341 @code{add} that adds one register to another; the second register is
342 both an input operand and the output operand).  Use a matching
343 constraint (@pxref{Simple Constraints}) for those.  @code{match_dup} is for the cases where one
344 operand is used in two places in the template, such as an instruction
345 that computes both a quotient and a remainder, where the opcode takes
346 two input operands but the RTL template has to refer to each of those
347 twice; once for the quotient pattern and once for the remainder pattern.
348
349 @findex match_operator
350 @item (match_operator:@var{m} @var{n} @var{predicate} [@var{operands}@dots{}])
351 This pattern is a kind of placeholder for a variable RTL expression
352 code.
353
354 When constructing an insn, it stands for an RTL expression whose
355 expression code is taken from that of operand @var{n}, and whose
356 operands are constructed from the patterns @var{operands}.
357
358 When matching an expression, it matches an expression if the function
359 @var{predicate} returns nonzero on that expression @emph{and} the
360 patterns @var{operands} match the operands of the expression.
361
362 Suppose that the function @code{commutative_operator} is defined as
363 follows, to match any expression whose operator is one of the
364 commutative arithmetic operators of RTL and whose mode is @var{mode}:
365
366 @smallexample
367 int
368 commutative_operator (x, mode)
369      rtx x;
370      enum machine_mode mode;
371 @{
372   enum rtx_code code = GET_CODE (x);
373   if (GET_MODE (x) != mode)
374     return 0;
375   return (GET_RTX_CLASS (code) == 'c'
376           || code == EQ || code == NE);
377 @}
378 @end smallexample
379
380 Then the following pattern will match any RTL expression consisting
381 of a commutative operator applied to two general operands:
382
383 @smallexample
384 (match_operator:SI 3 "commutative_operator"
385   [(match_operand:SI 1 "general_operand" "g")
386    (match_operand:SI 2 "general_operand" "g")])
387 @end smallexample
388
389 Here the vector @code{[@var{operands}@dots{}]} contains two patterns
390 because the expressions to be matched all contain two operands.
391
392 When this pattern does match, the two operands of the commutative
393 operator are recorded as operands 1 and 2 of the insn.  (This is done
394 by the two instances of @code{match_operand}.)  Operand 3 of the insn
395 will be the entire commutative expression: use @code{GET_CODE
396 (operands[3])} to see which commutative operator was used.
397
398 The machine mode @var{m} of @code{match_operator} works like that of
399 @code{match_operand}: it is passed as the second argument to the
400 predicate function, and that function is solely responsible for
401 deciding whether the expression to be matched ``has'' that mode.
402
403 When constructing an insn, argument 3 of the gen-function will specify
404 the operation (i.e.@: the expression code) for the expression to be
405 made.  It should be an RTL expression, whose expression code is copied
406 into a new expression whose operands are arguments 1 and 2 of the
407 gen-function.  The subexpressions of argument 3 are not used;
408 only its expression code matters.
409
410 When @code{match_operator} is used in a pattern for matching an insn,
411 it usually best if the operand number of the @code{match_operator}
412 is higher than that of the actual operands of the insn.  This improves
413 register allocation because the register allocator often looks at
414 operands 1 and 2 of insns to see if it can do register tying.
415
416 There is no way to specify constraints in @code{match_operator}.  The
417 operand of the insn which corresponds to the @code{match_operator}
418 never has any constraints because it is never reloaded as a whole.
419 However, if parts of its @var{operands} are matched by
420 @code{match_operand} patterns, those parts may have constraints of
421 their own.
422
423 @findex match_op_dup
424 @item (match_op_dup:@var{m} @var{n}[@var{operands}@dots{}])
425 Like @code{match_dup}, except that it applies to operators instead of
426 operands.  When constructing an insn, operand number @var{n} will be
427 substituted at this point.  But in matching, @code{match_op_dup} behaves
428 differently.  It assumes that operand number @var{n} has already been
429 determined by a @code{match_operator} appearing earlier in the
430 recognition template, and it matches only an identical-looking
431 expression.
432
433 @findex match_parallel
434 @item (match_parallel @var{n} @var{predicate} [@var{subpat}@dots{}])
435 This pattern is a placeholder for an insn that consists of a
436 @code{parallel} expression with a variable number of elements.  This
437 expression should only appear at the top level of an insn pattern.
438
439 When constructing an insn, operand number @var{n} will be substituted at
440 this point.  When matching an insn, it matches if the body of the insn
441 is a @code{parallel} expression with at least as many elements as the
442 vector of @var{subpat} expressions in the @code{match_parallel}, if each
443 @var{subpat} matches the corresponding element of the @code{parallel},
444 @emph{and} the function @var{predicate} returns nonzero on the
445 @code{parallel} that is the body of the insn.  It is the responsibility
446 of the predicate to validate elements of the @code{parallel} beyond
447 those listed in the @code{match_parallel}.
448
449 A typical use of @code{match_parallel} is to match load and store
450 multiple expressions, which can contain a variable number of elements
451 in a @code{parallel}.  For example,
452
453 @smallexample
454 (define_insn ""
455   [(match_parallel 0 "load_multiple_operation"
456      [(set (match_operand:SI 1 "gpc_reg_operand" "=r")
457            (match_operand:SI 2 "memory_operand" "m"))
458       (use (reg:SI 179))
459       (clobber (reg:SI 179))])]
460   ""
461   "loadm 0,0,%1,%2")
462 @end smallexample
463
464 This example comes from @file{a29k.md}.  The function
465 @code{load_multiple_operation} is defined in @file{a29k.c} and checks
466 that subsequent elements in the @code{parallel} are the same as the
467 @code{set} in the pattern, except that they are referencing subsequent
468 registers and memory locations.
469
470 An insn that matches this pattern might look like:
471
472 @smallexample
473 (parallel
474  [(set (reg:SI 20) (mem:SI (reg:SI 100)))
475   (use (reg:SI 179))
476   (clobber (reg:SI 179))
477   (set (reg:SI 21)
478        (mem:SI (plus:SI (reg:SI 100)
479                         (const_int 4))))
480   (set (reg:SI 22)
481        (mem:SI (plus:SI (reg:SI 100)
482                         (const_int 8))))])
483 @end smallexample
484
485 @findex match_par_dup
486 @item (match_par_dup @var{n} [@var{subpat}@dots{}])
487 Like @code{match_op_dup}, but for @code{match_parallel} instead of
488 @code{match_operator}.
489
490 @findex match_insn
491 @item (match_insn @var{predicate})
492 Match a complete insn.  Unlike the other @code{match_*} recognizers,
493 @code{match_insn} does not take an operand number.
494
495 The machine mode @var{m} of @code{match_insn} works like that of
496 @code{match_operand}: it is passed as the second argument to the
497 predicate function, and that function is solely responsible for
498 deciding whether the expression to be matched ``has'' that mode.
499
500 @findex match_insn2
501 @item (match_insn2 @var{n} @var{predicate})
502 Match a complete insn.
503
504 The machine mode @var{m} of @code{match_insn2} works like that of
505 @code{match_operand}: it is passed as the second argument to the
506 predicate function, and that function is solely responsible for
507 deciding whether the expression to be matched ``has'' that mode.
508
509 @end table
510
511 @node Output Template
512 @section Output Templates and Operand Substitution
513 @cindex output templates
514 @cindex operand substitution
515
516 @cindex @samp{%} in template
517 @cindex percent sign
518 The @dfn{output template} is a string which specifies how to output the
519 assembler code for an instruction pattern.  Most of the template is a
520 fixed string which is output literally.  The character @samp{%} is used
521 to specify where to substitute an operand; it can also be used to
522 identify places where different variants of the assembler require
523 different syntax.
524
525 In the simplest case, a @samp{%} followed by a digit @var{n} says to output
526 operand @var{n} at that point in the string.
527
528 @samp{%} followed by a letter and a digit says to output an operand in an
529 alternate fashion.  Four letters have standard, built-in meanings described
530 below.  The machine description macro @code{PRINT_OPERAND} can define
531 additional letters with nonstandard meanings.
532
533 @samp{%c@var{digit}} can be used to substitute an operand that is a
534 constant value without the syntax that normally indicates an immediate
535 operand.
536
537 @samp{%n@var{digit}} is like @samp{%c@var{digit}} except that the value of
538 the constant is negated before printing.
539
540 @samp{%a@var{digit}} can be used to substitute an operand as if it were a
541 memory reference, with the actual operand treated as the address.  This may
542 be useful when outputting a ``load address'' instruction, because often the
543 assembler syntax for such an instruction requires you to write the operand
544 as if it were a memory reference.
545
546 @samp{%l@var{digit}} is used to substitute a @code{label_ref} into a jump
547 instruction.
548
549 @samp{%=} outputs a number which is unique to each instruction in the
550 entire compilation.  This is useful for making local labels to be
551 referred to more than once in a single template that generates multiple
552 assembler instructions.
553
554 @samp{%} followed by a punctuation character specifies a substitution that
555 does not use an operand.  Only one case is standard: @samp{%%} outputs a
556 @samp{%} into the assembler code.  Other nonstandard cases can be
557 defined in the @code{PRINT_OPERAND} macro.  You must also define
558 which punctuation characters are valid with the
559 @code{PRINT_OPERAND_PUNCT_VALID_P} macro.
560
561 @cindex \
562 @cindex backslash
563 The template may generate multiple assembler instructions.  Write the text
564 for the instructions, with @samp{\;} between them.
565
566 @cindex matching operands
567 When the RTL contains two operands which are required by constraint to match
568 each other, the output template must refer only to the lower-numbered operand.
569 Matching operands are not always identical, and the rest of the compiler
570 arranges to put the proper RTL expression for printing into the lower-numbered
571 operand.
572
573 One use of nonstandard letters or punctuation following @samp{%} is to
574 distinguish between different assembler languages for the same machine; for
575 example, Motorola syntax versus MIT syntax for the 68000.  Motorola syntax
576 requires periods in most opcode names, while MIT syntax does not.  For
577 example, the opcode @samp{movel} in MIT syntax is @samp{move.l} in Motorola
578 syntax.  The same file of patterns is used for both kinds of output syntax,
579 but the character sequence @samp{%.} is used in each place where Motorola
580 syntax wants a period.  The @code{PRINT_OPERAND} macro for Motorola syntax
581 defines the sequence to output a period; the macro for MIT syntax defines
582 it to do nothing.
583
584 @cindex @code{#} in template
585 As a special case, a template consisting of the single character @code{#}
586 instructs the compiler to first split the insn, and then output the
587 resulting instructions separately.  This helps eliminate redundancy in the
588 output templates.   If you have a @code{define_insn} that needs to emit
589 multiple assembler instructions, and there is an matching @code{define_split}
590 already defined, then you can simply use @code{#} as the output template
591 instead of writing an output template that emits the multiple assembler
592 instructions.
593
594 If the macro @code{ASSEMBLER_DIALECT} is defined, you can use construct
595 of the form @samp{@{option0|option1|option2@}} in the templates.  These
596 describe multiple variants of assembler language syntax.
597 @xref{Instruction Output}.
598
599 @node Output Statement
600 @section C Statements for Assembler Output
601 @cindex output statements
602 @cindex C statements for assembler output
603 @cindex generating assembler output
604
605 Often a single fixed template string cannot produce correct and efficient
606 assembler code for all the cases that are recognized by a single
607 instruction pattern.  For example, the opcodes may depend on the kinds of
608 operands; or some unfortunate combinations of operands may require extra
609 machine instructions.
610
611 If the output control string starts with a @samp{@@}, then it is actually
612 a series of templates, each on a separate line.  (Blank lines and
613 leading spaces and tabs are ignored.)  The templates correspond to the
614 pattern's constraint alternatives (@pxref{Multi-Alternative}).  For example,
615 if a target machine has a two-address add instruction @samp{addr} to add
616 into a register and another @samp{addm} to add a register to memory, you
617 might write this pattern:
618
619 @smallexample
620 (define_insn "addsi3"
621   [(set (match_operand:SI 0 "general_operand" "=r,m")
622         (plus:SI (match_operand:SI 1 "general_operand" "0,0")
623                  (match_operand:SI 2 "general_operand" "g,r")))]
624   ""
625   "@@
626    addr %2,%0
627    addm %2,%0")
628 @end smallexample
629
630 @cindex @code{*} in template
631 @cindex asterisk in template
632 If the output control string starts with a @samp{*}, then it is not an
633 output template but rather a piece of C program that should compute a
634 template.  It should execute a @code{return} statement to return the
635 template-string you want.  Most such templates use C string literals, which
636 require doublequote characters to delimit them.  To include these
637 doublequote characters in the string, prefix each one with @samp{\}.
638
639 If the output control string is written as a brace block instead of a
640 double-quoted string, it is automatically assumed to be C code.  In that
641 case, it is not necessary to put in a leading asterisk, or to escape the
642 doublequotes surrounding C string literals.
643
644 The operands may be found in the array @code{operands}, whose C data type
645 is @code{rtx []}.
646
647 It is very common to select different ways of generating assembler code
648 based on whether an immediate operand is within a certain range.  Be
649 careful when doing this, because the result of @code{INTVAL} is an
650 integer on the host machine.  If the host machine has more bits in an
651 @code{int} than the target machine has in the mode in which the constant
652 will be used, then some of the bits you get from @code{INTVAL} will be
653 superfluous.  For proper results, you must carefully disregard the
654 values of those bits.
655
656 @findex output_asm_insn
657 It is possible to output an assembler instruction and then go on to output
658 or compute more of them, using the subroutine @code{output_asm_insn}.  This
659 receives two arguments: a template-string and a vector of operands.  The
660 vector may be @code{operands}, or it may be another array of @code{rtx}
661 that you declare locally and initialize yourself.
662
663 @findex which_alternative
664 When an insn pattern has multiple alternatives in its constraints, often
665 the appearance of the assembler code is determined mostly by which alternative
666 was matched.  When this is so, the C code can test the variable
667 @code{which_alternative}, which is the ordinal number of the alternative
668 that was actually satisfied (0 for the first, 1 for the second alternative,
669 etc.).
670
671 For example, suppose there are two opcodes for storing zero, @samp{clrreg}
672 for registers and @samp{clrmem} for memory locations.  Here is how
673 a pattern could use @code{which_alternative} to choose between them:
674
675 @smallexample
676 (define_insn ""
677   [(set (match_operand:SI 0 "general_operand" "=r,m")
678         (const_int 0))]
679   ""
680   @{
681   return (which_alternative == 0
682           ? "clrreg %0" : "clrmem %0");
683   @})
684 @end smallexample
685
686 The example above, where the assembler code to generate was
687 @emph{solely} determined by the alternative, could also have been specified
688 as follows, having the output control string start with a @samp{@@}:
689
690 @smallexample
691 @group
692 (define_insn ""
693   [(set (match_operand:SI 0 "general_operand" "=r,m")
694         (const_int 0))]
695   ""
696   "@@
697    clrreg %0
698    clrmem %0")
699 @end group
700 @end smallexample
701 @end ifset
702
703 @c Most of this node appears by itself (in a different place) even
704 @c when the INTERNALS flag is clear.  Passages that require the internals
705 @c manual's context are conditionalized to appear only in the internals manual.
706 @ifset INTERNALS
707 @node Constraints
708 @section Operand Constraints
709 @cindex operand constraints
710 @cindex constraints
711
712 Each @code{match_operand} in an instruction pattern can specify a
713 constraint for the type of operands allowed.
714 @end ifset
715 @ifclear INTERNALS
716 @node Constraints
717 @section Constraints for @code{asm} Operands
718 @cindex operand constraints, @code{asm}
719 @cindex constraints, @code{asm}
720 @cindex @code{asm} constraints
721
722 Here are specific details on what constraint letters you can use with
723 @code{asm} operands.
724 @end ifclear
725 Constraints can say whether
726 an operand may be in a register, and which kinds of register; whether the
727 operand can be a memory reference, and which kinds of address; whether the
728 operand may be an immediate constant, and which possible values it may
729 have.  Constraints can also require two operands to match.
730
731 @ifset INTERNALS
732 @menu
733 * Simple Constraints::  Basic use of constraints.
734 * Multi-Alternative::   When an insn has two alternative constraint-patterns.
735 * Class Preferences::   Constraints guide which hard register to put things in.
736 * Modifiers::           More precise control over effects of constraints.
737 * Machine Constraints:: Existing constraints for some particular machines.
738 @end menu
739 @end ifset
740
741 @ifclear INTERNALS
742 @menu
743 * Simple Constraints::  Basic use of constraints.
744 * Multi-Alternative::   When an insn has two alternative constraint-patterns.
745 * Modifiers::           More precise control over effects of constraints.
746 * Machine Constraints:: Special constraints for some particular machines.
747 @end menu
748 @end ifclear
749
750 @node Simple Constraints
751 @subsection Simple Constraints
752 @cindex simple constraints
753
754 The simplest kind of constraint is a string full of letters, each of
755 which describes one kind of operand that is permitted.  Here are
756 the letters that are allowed:
757
758 @table @asis
759 @item whitespace
760 Whitespace characters are ignored and can be inserted at any position
761 except the first.  This enables each alternative for different operands to
762 be visually aligned in the machine description even if they have different
763 number of constraints and modifiers.
764
765 @cindex @samp{m} in constraint
766 @cindex memory references in constraints
767 @item @samp{m}
768 A memory operand is allowed, with any kind of address that the machine
769 supports in general.
770
771 @cindex offsettable address
772 @cindex @samp{o} in constraint
773 @item @samp{o}
774 A memory operand is allowed, but only if the address is
775 @dfn{offsettable}.  This means that adding a small integer (actually,
776 the width in bytes of the operand, as determined by its machine mode)
777 may be added to the address and the result is also a valid memory
778 address.
779
780 @cindex autoincrement/decrement addressing
781 For example, an address which is constant is offsettable; so is an
782 address that is the sum of a register and a constant (as long as a
783 slightly larger constant is also within the range of address-offsets
784 supported by the machine); but an autoincrement or autodecrement
785 address is not offsettable.  More complicated indirect/indexed
786 addresses may or may not be offsettable depending on the other
787 addressing modes that the machine supports.
788
789 Note that in an output operand which can be matched by another
790 operand, the constraint letter @samp{o} is valid only when accompanied
791 by both @samp{<} (if the target machine has predecrement addressing)
792 and @samp{>} (if the target machine has preincrement addressing).
793
794 @cindex @samp{V} in constraint
795 @item @samp{V}
796 A memory operand that is not offsettable.  In other words, anything that
797 would fit the @samp{m} constraint but not the @samp{o} constraint.
798
799 @cindex @samp{<} in constraint
800 @item @samp{<}
801 A memory operand with autodecrement addressing (either predecrement or
802 postdecrement) is allowed.
803
804 @cindex @samp{>} in constraint
805 @item @samp{>}
806 A memory operand with autoincrement addressing (either preincrement or
807 postincrement) is allowed.
808
809 @cindex @samp{r} in constraint
810 @cindex registers in constraints
811 @item @samp{r}
812 A register operand is allowed provided that it is in a general
813 register.
814
815 @cindex constants in constraints
816 @cindex @samp{i} in constraint
817 @item @samp{i}
818 An immediate integer operand (one with constant value) is allowed.
819 This includes symbolic constants whose values will be known only at
820 assembly time.
821
822 @cindex @samp{n} in constraint
823 @item @samp{n}
824 An immediate integer operand with a known numeric value is allowed.
825 Many systems cannot support assembly-time constants for operands less
826 than a word wide.  Constraints for these operands should use @samp{n}
827 rather than @samp{i}.
828
829 @cindex @samp{I} in constraint
830 @item @samp{I}, @samp{J}, @samp{K}, @dots{} @samp{P}
831 Other letters in the range @samp{I} through @samp{P} may be defined in
832 a machine-dependent fashion to permit immediate integer operands with
833 explicit integer values in specified ranges.  For example, on the
834 68000, @samp{I} is defined to stand for the range of values 1 to 8.
835 This is the range permitted as a shift count in the shift
836 instructions.
837
838 @cindex @samp{E} in constraint
839 @item @samp{E}
840 An immediate floating operand (expression code @code{const_double}) is
841 allowed, but only if the target floating point format is the same as
842 that of the host machine (on which the compiler is running).
843
844 @cindex @samp{F} in constraint
845 @item @samp{F}
846 An immediate floating operand (expression code @code{const_double}) is
847 allowed.
848
849 @cindex @samp{G} in constraint
850 @cindex @samp{H} in constraint
851 @item @samp{G}, @samp{H}
852 @samp{G} and @samp{H} may be defined in a machine-dependent fashion to
853 permit immediate floating operands in particular ranges of values.
854
855 @cindex @samp{s} in constraint
856 @item @samp{s}
857 An immediate integer operand whose value is not an explicit integer is
858 allowed.
859
860 This might appear strange; if an insn allows a constant operand with a
861 value not known at compile time, it certainly must allow any known
862 value.  So why use @samp{s} instead of @samp{i}?  Sometimes it allows
863 better code to be generated.
864
865 For example, on the 68000 in a fullword instruction it is possible to
866 use an immediate operand; but if the immediate value is between @minus{}128
867 and 127, better code results from loading the value into a register and
868 using the register.  This is because the load into the register can be
869 done with a @samp{moveq} instruction.  We arrange for this to happen
870 by defining the letter @samp{K} to mean ``any integer outside the
871 range @minus{}128 to 127'', and then specifying @samp{Ks} in the operand
872 constraints.
873
874 @cindex @samp{g} in constraint
875 @item @samp{g}
876 Any register, memory or immediate integer operand is allowed, except for
877 registers that are not general registers.
878
879 @cindex @samp{X} in constraint
880 @item @samp{X}
881 @ifset INTERNALS
882 Any operand whatsoever is allowed, even if it does not satisfy
883 @code{general_operand}.  This is normally used in the constraint of
884 a @code{match_scratch} when certain alternatives will not actually
885 require a scratch register.
886 @end ifset
887 @ifclear INTERNALS
888 Any operand whatsoever is allowed.
889 @end ifclear
890
891 @cindex @samp{0} in constraint
892 @cindex digits in constraint
893 @item @samp{0}, @samp{1}, @samp{2}, @dots{} @samp{9}
894 An operand that matches the specified operand number is allowed.  If a
895 digit is used together with letters within the same alternative, the
896 digit should come last.
897
898 This number is allowed to be more than a single digit.  If multiple
899 digits are encountered consecutavely, they are interpreted as a single
900 decimal integer.  There is scant chance for ambiguity, since to-date
901 it has never been desirable that @samp{10} be interpreted as matching
902 either operand 1 @emph{or} operand 0.  Should this be desired, one
903 can use multiple alternatives instead.
904
905 @cindex matching constraint
906 @cindex constraint, matching
907 This is called a @dfn{matching constraint} and what it really means is
908 that the assembler has only a single operand that fills two roles
909 @ifset INTERNALS
910 considered separate in the RTL insn.  For example, an add insn has two
911 input operands and one output operand in the RTL, but on most CISC
912 @end ifset
913 @ifclear INTERNALS
914 which @code{asm} distinguishes.  For example, an add instruction uses
915 two input operands and an output operand, but on most CISC
916 @end ifclear
917 machines an add instruction really has only two operands, one of them an
918 input-output operand:
919
920 @smallexample
921 addl #35,r12
922 @end smallexample
923
924 Matching constraints are used in these circumstances.
925 More precisely, the two operands that match must include one input-only
926 operand and one output-only operand.  Moreover, the digit must be a
927 smaller number than the number of the operand that uses it in the
928 constraint.
929
930 @ifset INTERNALS
931 For operands to match in a particular case usually means that they
932 are identical-looking RTL expressions.  But in a few special cases
933 specific kinds of dissimilarity are allowed.  For example, @code{*x}
934 as an input operand will match @code{*x++} as an output operand.
935 For proper results in such cases, the output template should always
936 use the output-operand's number when printing the operand.
937 @end ifset
938
939 @cindex load address instruction
940 @cindex push address instruction
941 @cindex address constraints
942 @cindex @samp{p} in constraint
943 @item @samp{p}
944 An operand that is a valid memory address is allowed.  This is
945 for ``load address'' and ``push address'' instructions.
946
947 @findex address_operand
948 @samp{p} in the constraint must be accompanied by @code{address_operand}
949 as the predicate in the @code{match_operand}.  This predicate interprets
950 the mode specified in the @code{match_operand} as the mode of the memory
951 reference for which the address would be valid.
952
953 @cindex other register constraints
954 @cindex extensible constraints
955 @item @var{other-letters}
956 Other letters can be defined in machine-dependent fashion to stand for
957 particular classes of registers or other arbitrary operand types.
958 @samp{d}, @samp{a} and @samp{f} are defined on the 68000/68020 to stand
959 for data, address and floating point registers.
960
961 @ifset INTERNALS
962 The machine description macro @code{REG_CLASS_FROM_LETTER} has first
963 cut at the otherwise unused letters.  If it evaluates to @code{NO_REGS},
964 then @code{EXTRA_CONSTRAINT} is evaluated.
965
966 A typical use for @code{EXTRA_CONSTRANT} would be to distinguish certain
967 types of memory references that affect other insn operands.
968 @end ifset
969 @end table
970
971 @ifset INTERNALS
972 In order to have valid assembler code, each operand must satisfy
973 its constraint.  But a failure to do so does not prevent the pattern
974 from applying to an insn.  Instead, it directs the compiler to modify
975 the code so that the constraint will be satisfied.  Usually this is
976 done by copying an operand into a register.
977
978 Contrast, therefore, the two instruction patterns that follow:
979
980 @smallexample
981 (define_insn ""
982   [(set (match_operand:SI 0 "general_operand" "=r")
983         (plus:SI (match_dup 0)
984                  (match_operand:SI 1 "general_operand" "r")))]
985   ""
986   "@dots{}")
987 @end smallexample
988
989 @noindent
990 which has two operands, one of which must appear in two places, and
991
992 @smallexample
993 (define_insn ""
994   [(set (match_operand:SI 0 "general_operand" "=r")
995         (plus:SI (match_operand:SI 1 "general_operand" "0")
996                  (match_operand:SI 2 "general_operand" "r")))]
997   ""
998   "@dots{}")
999 @end smallexample
1000
1001 @noindent
1002 which has three operands, two of which are required by a constraint to be
1003 identical.  If we are considering an insn of the form
1004
1005 @smallexample
1006 (insn @var{n} @var{prev} @var{next}
1007   (set (reg:SI 3)
1008        (plus:SI (reg:SI 6) (reg:SI 109)))
1009   @dots{})
1010 @end smallexample
1011
1012 @noindent
1013 the first pattern would not apply at all, because this insn does not
1014 contain two identical subexpressions in the right place.  The pattern would
1015 say, ``That does not look like an add instruction; try other patterns.''
1016 The second pattern would say, ``Yes, that's an add instruction, but there
1017 is something wrong with it.''  It would direct the reload pass of the
1018 compiler to generate additional insns to make the constraint true.  The
1019 results might look like this:
1020
1021 @smallexample
1022 (insn @var{n2} @var{prev} @var{n}
1023   (set (reg:SI 3) (reg:SI 6))
1024   @dots{})
1025
1026 (insn @var{n} @var{n2} @var{next}
1027   (set (reg:SI 3)
1028        (plus:SI (reg:SI 3) (reg:SI 109)))
1029   @dots{})
1030 @end smallexample
1031
1032 It is up to you to make sure that each operand, in each pattern, has
1033 constraints that can handle any RTL expression that could be present for
1034 that operand.  (When multiple alternatives are in use, each pattern must,
1035 for each possible combination of operand expressions, have at least one
1036 alternative which can handle that combination of operands.)  The
1037 constraints don't need to @emph{allow} any possible operand---when this is
1038 the case, they do not constrain---but they must at least point the way to
1039 reloading any possible operand so that it will fit.
1040
1041 @itemize @bullet
1042 @item
1043 If the constraint accepts whatever operands the predicate permits,
1044 there is no problem: reloading is never necessary for this operand.
1045
1046 For example, an operand whose constraints permit everything except
1047 registers is safe provided its predicate rejects registers.
1048
1049 An operand whose predicate accepts only constant values is safe
1050 provided its constraints include the letter @samp{i}.  If any possible
1051 constant value is accepted, then nothing less than @samp{i} will do;
1052 if the predicate is more selective, then the constraints may also be
1053 more selective.
1054
1055 @item
1056 Any operand expression can be reloaded by copying it into a register.
1057 So if an operand's constraints allow some kind of register, it is
1058 certain to be safe.  It need not permit all classes of registers; the
1059 compiler knows how to copy a register into another register of the
1060 proper class in order to make an instruction valid.
1061
1062 @cindex nonoffsettable memory reference
1063 @cindex memory reference, nonoffsettable
1064 @item
1065 A nonoffsettable memory reference can be reloaded by copying the
1066 address into a register.  So if the constraint uses the letter
1067 @samp{o}, all memory references are taken care of.
1068
1069 @item
1070 A constant operand can be reloaded by allocating space in memory to
1071 hold it as preinitialized data.  Then the memory reference can be used
1072 in place of the constant.  So if the constraint uses the letters
1073 @samp{o} or @samp{m}, constant operands are not a problem.
1074
1075 @item
1076 If the constraint permits a constant and a pseudo register used in an insn
1077 was not allocated to a hard register and is equivalent to a constant,
1078 the register will be replaced with the constant.  If the predicate does
1079 not permit a constant and the insn is re-recognized for some reason, the
1080 compiler will crash.  Thus the predicate must always recognize any
1081 objects allowed by the constraint.
1082 @end itemize
1083
1084 If the operand's predicate can recognize registers, but the constraint does
1085 not permit them, it can make the compiler crash.  When this operand happens
1086 to be a register, the reload pass will be stymied, because it does not know
1087 how to copy a register temporarily into memory.
1088
1089 If the predicate accepts a unary operator, the constraint applies to the
1090 operand.  For example, the MIPS processor at ISA level 3 supports an
1091 instruction which adds two registers in @code{SImode} to produce a
1092 @code{DImode} result, but only if the registers are correctly sign
1093 extended.  This predicate for the input operands accepts a
1094 @code{sign_extend} of an @code{SImode} register.  Write the constraint
1095 to indicate the type of register that is required for the operand of the
1096 @code{sign_extend}.
1097 @end ifset
1098
1099 @node Multi-Alternative
1100 @subsection Multiple Alternative Constraints
1101 @cindex multiple alternative constraints
1102
1103 Sometimes a single instruction has multiple alternative sets of possible
1104 operands.  For example, on the 68000, a logical-or instruction can combine
1105 register or an immediate value into memory, or it can combine any kind of
1106 operand into a register; but it cannot combine one memory location into
1107 another.
1108
1109 These constraints are represented as multiple alternatives.  An alternative
1110 can be described by a series of letters for each operand.  The overall
1111 constraint for an operand is made from the letters for this operand
1112 from the first alternative, a comma, the letters for this operand from
1113 the second alternative, a comma, and so on until the last alternative.
1114 @ifset INTERNALS
1115 Here is how it is done for fullword logical-or on the 68000:
1116
1117 @smallexample
1118 (define_insn "iorsi3"
1119   [(set (match_operand:SI 0 "general_operand" "=m,d")
1120         (ior:SI (match_operand:SI 1 "general_operand" "%0,0")
1121                 (match_operand:SI 2 "general_operand" "dKs,dmKs")))]
1122   @dots{})
1123 @end smallexample
1124
1125 The first alternative has @samp{m} (memory) for operand 0, @samp{0} for
1126 operand 1 (meaning it must match operand 0), and @samp{dKs} for operand
1127 2.  The second alternative has @samp{d} (data register) for operand 0,
1128 @samp{0} for operand 1, and @samp{dmKs} for operand 2.  The @samp{=} and
1129 @samp{%} in the constraints apply to all the alternatives; their
1130 meaning is explained in the next section (@pxref{Class Preferences}).
1131 @end ifset
1132
1133 @c FIXME Is this ? and ! stuff of use in asm()?  If not, hide unless INTERNAL
1134 If all the operands fit any one alternative, the instruction is valid.
1135 Otherwise, for each alternative, the compiler counts how many instructions
1136 must be added to copy the operands so that that alternative applies.
1137 The alternative requiring the least copying is chosen.  If two alternatives
1138 need the same amount of copying, the one that comes first is chosen.
1139 These choices can be altered with the @samp{?} and @samp{!} characters:
1140
1141 @table @code
1142 @cindex @samp{?} in constraint
1143 @cindex question mark
1144 @item ?
1145 Disparage slightly the alternative that the @samp{?} appears in,
1146 as a choice when no alternative applies exactly.  The compiler regards
1147 this alternative as one unit more costly for each @samp{?} that appears
1148 in it.
1149
1150 @cindex @samp{!} in constraint
1151 @cindex exclamation point
1152 @item !
1153 Disparage severely the alternative that the @samp{!} appears in.
1154 This alternative can still be used if it fits without reloading,
1155 but if reloading is needed, some other alternative will be used.
1156 @end table
1157
1158 @ifset INTERNALS
1159 When an insn pattern has multiple alternatives in its constraints, often
1160 the appearance of the assembler code is determined mostly by which
1161 alternative was matched.  When this is so, the C code for writing the
1162 assembler code can use the variable @code{which_alternative}, which is
1163 the ordinal number of the alternative that was actually satisfied (0 for
1164 the first, 1 for the second alternative, etc.).  @xref{Output Statement}.
1165 @end ifset
1166
1167 @ifset INTERNALS
1168 @node Class Preferences
1169 @subsection Register Class Preferences
1170 @cindex class preference constraints
1171 @cindex register class preference constraints
1172
1173 @cindex voting between constraint alternatives
1174 The operand constraints have another function: they enable the compiler
1175 to decide which kind of hardware register a pseudo register is best
1176 allocated to.  The compiler examines the constraints that apply to the
1177 insns that use the pseudo register, looking for the machine-dependent
1178 letters such as @samp{d} and @samp{a} that specify classes of registers.
1179 The pseudo register is put in whichever class gets the most ``votes''.
1180 The constraint letters @samp{g} and @samp{r} also vote: they vote in
1181 favor of a general register.  The machine description says which registers
1182 are considered general.
1183
1184 Of course, on some machines all registers are equivalent, and no register
1185 classes are defined.  Then none of this complexity is relevant.
1186 @end ifset
1187
1188 @node Modifiers
1189 @subsection Constraint Modifier Characters
1190 @cindex modifiers in constraints
1191 @cindex constraint modifier characters
1192
1193 @c prevent bad page break with this line
1194 Here are constraint modifier characters.
1195
1196 @table @samp
1197 @cindex @samp{=} in constraint
1198 @item =
1199 Means that this operand is write-only for this instruction: the previous
1200 value is discarded and replaced by output data.
1201
1202 @cindex @samp{+} in constraint
1203 @item +
1204 Means that this operand is both read and written by the instruction.
1205
1206 When the compiler fixes up the operands to satisfy the constraints,
1207 it needs to know which operands are inputs to the instruction and
1208 which are outputs from it.  @samp{=} identifies an output; @samp{+}
1209 identifies an operand that is both input and output; all other operands
1210 are assumed to be input only.
1211
1212 If you specify @samp{=} or @samp{+} in a constraint, you put it in the
1213 first character of the constraint string.
1214
1215 @cindex @samp{&} in constraint
1216 @cindex earlyclobber operand
1217 @item &
1218 Means (in a particular alternative) that this operand is an
1219 @dfn{earlyclobber} operand, which is modified before the instruction is
1220 finished using the input operands.  Therefore, this operand may not lie
1221 in a register that is used as an input operand or as part of any memory
1222 address.
1223
1224 @samp{&} applies only to the alternative in which it is written.  In
1225 constraints with multiple alternatives, sometimes one alternative
1226 requires @samp{&} while others do not.  See, for example, the
1227 @samp{movdf} insn of the 68000.
1228
1229 An input operand can be tied to an earlyclobber operand if its only
1230 use as an input occurs before the early result is written.  Adding
1231 alternatives of this form often allows GCC to produce better code
1232 when only some of the inputs can be affected by the earlyclobber.
1233 See, for example, the @samp{mulsi3} insn of the ARM@.
1234
1235 @samp{&} does not obviate the need to write @samp{=}.
1236
1237 @cindex @samp{%} in constraint
1238 @item %
1239 Declares the instruction to be commutative for this operand and the
1240 following operand.  This means that the compiler may interchange the
1241 two operands if that is the cheapest way to make all operands fit the
1242 constraints.
1243 @ifset INTERNALS
1244 This is often used in patterns for addition instructions
1245 that really have only two operands: the result must go in one of the
1246 arguments.  Here for example, is how the 68000 halfword-add
1247 instruction is defined:
1248
1249 @smallexample
1250 (define_insn "addhi3"
1251   [(set (match_operand:HI 0 "general_operand" "=m,r")
1252      (plus:HI (match_operand:HI 1 "general_operand" "%0,0")
1253               (match_operand:HI 2 "general_operand" "di,g")))]
1254   @dots{})
1255 @end smallexample
1256 @end ifset
1257
1258 @cindex @samp{#} in constraint
1259 @item #
1260 Says that all following characters, up to the next comma, are to be
1261 ignored as a constraint.  They are significant only for choosing
1262 register preferences.
1263
1264 @cindex @samp{*} in constraint
1265 @item *
1266 Says that the following character should be ignored when choosing
1267 register preferences.  @samp{*} has no effect on the meaning of the
1268 constraint as a constraint, and no effect on reloading.
1269
1270 @ifset INTERNALS
1271 Here is an example: the 68000 has an instruction to sign-extend a
1272 halfword in a data register, and can also sign-extend a value by
1273 copying it into an address register.  While either kind of register is
1274 acceptable, the constraints on an address-register destination are
1275 less strict, so it is best if register allocation makes an address
1276 register its goal.  Therefore, @samp{*} is used so that the @samp{d}
1277 constraint letter (for data register) is ignored when computing
1278 register preferences.
1279
1280 @smallexample
1281 (define_insn "extendhisi2"
1282   [(set (match_operand:SI 0 "general_operand" "=*d,a")
1283         (sign_extend:SI
1284          (match_operand:HI 1 "general_operand" "0,g")))]
1285   @dots{})
1286 @end smallexample
1287 @end ifset
1288 @end table
1289
1290 @node Machine Constraints
1291 @subsection Constraints for Particular Machines
1292 @cindex machine specific constraints
1293 @cindex constraints, machine specific
1294
1295 Whenever possible, you should use the general-purpose constraint letters
1296 in @code{asm} arguments, since they will convey meaning more readily to
1297 people reading your code.  Failing that, use the constraint letters
1298 that usually have very similar meanings across architectures.  The most
1299 commonly used constraints are @samp{m} and @samp{r} (for memory and
1300 general-purpose registers respectively; @pxref{Simple Constraints}), and
1301 @samp{I}, usually the letter indicating the most common
1302 immediate-constant format.
1303
1304 For each machine architecture, the
1305 @file{config/@var{machine}/@var{machine}.h} file defines additional
1306 constraints.  These constraints are used by the compiler itself for
1307 instruction generation, as well as for @code{asm} statements; therefore,
1308 some of the constraints are not particularly interesting for @code{asm}.
1309 The constraints are defined through these macros:
1310
1311 @table @code
1312 @item REG_CLASS_FROM_LETTER
1313 Register class constraints (usually lower case).
1314
1315 @item CONST_OK_FOR_LETTER_P
1316 Immediate constant constraints, for non-floating point constants of
1317 word size or smaller precision (usually upper case).
1318
1319 @item CONST_DOUBLE_OK_FOR_LETTER_P
1320 Immediate constant constraints, for all floating point constants and for
1321 constants of greater than word size precision (usually upper case).
1322
1323 @item EXTRA_CONSTRAINT
1324 Special cases of registers or memory.  This macro is not required, and
1325 is only defined for some machines.
1326 @end table
1327
1328 Inspecting these macro definitions in the compiler source for your
1329 machine is the best way to be certain you have the right constraints.
1330 However, here is a summary of the machine-dependent constraints
1331 available on some particular machines.
1332
1333 @table @emph
1334 @item ARM family---@file{arm.h}
1335 @table @code
1336 @item f
1337 Floating-point register
1338
1339 @item F
1340 One of the floating-point constants 0.0, 0.5, 1.0, 2.0, 3.0, 4.0, 5.0
1341 or 10.0
1342
1343 @item G
1344 Floating-point constant that would satisfy the constraint @samp{F} if it
1345 were negated
1346
1347 @item I
1348 Integer that is valid as an immediate operand in a data processing
1349 instruction.  That is, an integer in the range 0 to 255 rotated by a
1350 multiple of 2
1351
1352 @item J
1353 Integer in the range @minus{}4095 to 4095
1354
1355 @item K
1356 Integer that satisfies constraint @samp{I} when inverted (ones complement)
1357
1358 @item L
1359 Integer that satisfies constraint @samp{I} when negated (twos complement)
1360
1361 @item M
1362 Integer in the range 0 to 32
1363
1364 @item Q
1365 A memory reference where the exact address is in a single register
1366 (`@samp{m}' is preferable for @code{asm} statements)
1367
1368 @item R
1369 An item in the constant pool
1370
1371 @item S
1372 A symbol in the text segment of the current file
1373 @end table
1374
1375 @item AMD 29000 family---@file{a29k.h}
1376 @table @code
1377 @item l
1378 Local register 0
1379
1380 @item b
1381 Byte Pointer (@samp{BP}) register
1382
1383 @item q
1384 @samp{Q} register
1385
1386 @item h
1387 Special purpose register
1388
1389 @item A
1390 First accumulator register
1391
1392 @item a
1393 Other accumulator register
1394
1395 @item f
1396 Floating point register
1397
1398 @item I
1399 Constant greater than 0, less than 0x100
1400
1401 @item J
1402 Constant greater than 0, less than 0x10000
1403
1404 @item K
1405 Constant whose high 24 bits are on (1)
1406
1407 @item L
1408 16-bit constant whose high 8 bits are on (1)
1409
1410 @item M
1411 32-bit constant whose high 16 bits are on (1)
1412
1413 @item N
1414 32-bit negative constant that fits in 8 bits
1415
1416 @item O
1417 The constant 0x80000000 or, on the 29050, any 32-bit constant
1418 whose low 16 bits are 0.
1419
1420 @item P
1421 16-bit negative constant that fits in 8 bits
1422
1423 @item G
1424 @itemx H
1425 A floating point constant (in @code{asm} statements, use the machine
1426 independent @samp{E} or @samp{F} instead)
1427 @end table
1428
1429 @item AVR family---@file{avr.h}
1430 @table @code
1431 @item l
1432 Registers from r0 to r15
1433
1434 @item a
1435 Registers from r16 to r23
1436
1437 @item d
1438 Registers from r16 to r31
1439
1440 @item w
1441 Registers from r24 to r31.  These registers can be used in @samp{adiw} command
1442
1443 @item e
1444 Pointer register (r26--r31)
1445
1446 @item b
1447 Base pointer register (r28--r31)
1448
1449 @item q
1450 Stack pointer register (SPH:SPL)
1451
1452 @item t
1453 Temporary register r0
1454
1455 @item x
1456 Register pair X (r27:r26)
1457
1458 @item y
1459 Register pair Y (r29:r28)
1460
1461 @item z
1462 Register pair Z (r31:r30)
1463
1464 @item I
1465 Constant greater than @minus{}1, less than 64
1466
1467 @item J
1468 Constant greater than @minus{}64, less than 1
1469
1470 @item K
1471 Constant integer 2
1472
1473 @item L
1474 Constant integer 0
1475
1476 @item M
1477 Constant that fits in 8 bits
1478
1479 @item N
1480 Constant integer @minus{}1
1481
1482 @item O
1483 Constant integer 8, 16, or 24
1484
1485 @item P
1486 Constant integer 1
1487
1488 @item G
1489 A floating point constant 0.0
1490 @end table
1491
1492 @item IBM RS6000---@file{rs6000.h}
1493 @table @code
1494 @item b
1495 Address base register
1496
1497 @item f
1498 Floating point register
1499
1500 @item h
1501 @samp{MQ}, @samp{CTR}, or @samp{LINK} register
1502
1503 @item q
1504 @samp{MQ} register
1505
1506 @item c
1507 @samp{CTR} register
1508
1509 @item l
1510 @samp{LINK} register
1511
1512 @item x
1513 @samp{CR} register (condition register) number 0
1514
1515 @item y
1516 @samp{CR} register (condition register)
1517
1518 @item z
1519 @samp{FPMEM} stack memory for FPR-GPR transfers
1520
1521 @item I
1522 Signed 16-bit constant
1523
1524 @item J
1525 Unsigned 16-bit constant shifted left 16 bits (use @samp{L} instead for
1526 @code{SImode} constants)
1527
1528 @item K
1529 Unsigned 16-bit constant
1530
1531 @item L
1532 Signed 16-bit constant shifted left 16 bits
1533
1534 @item M
1535 Constant larger than 31
1536
1537 @item N
1538 Exact power of 2
1539
1540 @item O
1541 Zero
1542
1543 @item P
1544 Constant whose negation is a signed 16-bit constant
1545
1546 @item G
1547 Floating point constant that can be loaded into a register with one
1548 instruction per word
1549
1550 @item Q
1551 Memory operand that is an offset from a register (@samp{m} is preferable
1552 for @code{asm} statements)
1553
1554 @item R
1555 AIX TOC entry
1556
1557 @item S
1558 Constant suitable as a 64-bit mask operand
1559
1560 @item T
1561 Constant suitable as a 32-bit mask operand
1562
1563 @item U
1564 System V Release 4 small data area reference
1565 @end table
1566
1567 @item Intel 386---@file{i386.h}
1568 @table @code
1569 @item q
1570 @samp{a}, @code{b}, @code{c}, or @code{d} register for the i386.
1571 For x86-64 it is equivalent to @samp{r} class. (for 8-bit instructions that
1572 do not use upper halves)
1573
1574 @item Q
1575 @samp{a}, @code{b}, @code{c}, or @code{d} register. (for 8-bit instructions,
1576 that do use upper halves)
1577
1578 @item R
1579 Legacy register---equivalent to @code{r} class in i386 mode.
1580 (for non-8-bit registers used together with 8-bit upper halves in a single
1581 instruction)
1582
1583 @item A
1584 Specifies the @samp{a} or @samp{d} registers.  This is primarily useful
1585 for 64-bit integer values (when in 32-bit mode) intended to be returned
1586 with the @samp{d} register holding the most significant bits and the
1587 @samp{a} register holding the least significant bits.
1588
1589 @item f
1590 Floating point register
1591
1592 @item t
1593 First (top of stack) floating point register
1594
1595 @item u
1596 Second floating point register
1597
1598 @item a
1599 @samp{a} register
1600
1601 @item b
1602 @samp{b} register
1603
1604 @item c
1605 @samp{c} register
1606
1607 @item d
1608 @samp{d} register
1609
1610 @item D
1611 @samp{di} register
1612
1613 @item S
1614 @samp{si} register
1615
1616 @item x
1617 @samp{xmm} SSE register
1618
1619 @item y
1620 MMX register
1621
1622 @item I
1623 Constant in range 0 to 31 (for 32-bit shifts)
1624
1625 @item J
1626 Constant in range 0 to 63 (for 64-bit shifts)
1627
1628 @item K
1629 @samp{0xff}
1630
1631 @item L
1632 @samp{0xffff}
1633
1634 @item M
1635 0, 1, 2, or 3 (shifts for @code{lea} instruction)
1636
1637 @item N
1638 Constant in range 0 to 255 (for @code{out} instruction)
1639
1640 @item Z
1641 Constant in range 0 to @code{0xffffffff} or symbolic reference known to fit specified range.
1642 (for using immediates in zero extending 32-bit to 64-bit x86-64 instructions)
1643
1644 @item e
1645 Constant in range @minus{}2147483648 to 2147483647 or symbolic reference known to fit specified range.
1646 (for using immediates in 64-bit x86-64 instructions)
1647
1648 @item G
1649 Standard 80387 floating point constant
1650 @end table
1651
1652 @item Intel 960---@file{i960.h}
1653 @table @code
1654 @item f
1655 Floating point register (@code{fp0} to @code{fp3})
1656
1657 @item l
1658 Local register (@code{r0} to @code{r15})
1659
1660 @item b
1661 Global register (@code{g0} to @code{g15})
1662
1663 @item d
1664 Any local or global register
1665
1666 @item I
1667 Integers from 0 to 31
1668
1669 @item J
1670 0
1671
1672 @item K
1673 Integers from @minus{}31 to 0
1674
1675 @item G
1676 Floating point 0
1677
1678 @item H
1679 Floating point 1
1680 @end table
1681
1682 @item MIPS---@file{mips.h}
1683 @table @code
1684 @item d
1685 General-purpose integer register
1686
1687 @item f
1688 Floating-point register (if available)
1689
1690 @item h
1691 @samp{Hi} register
1692
1693 @item l
1694 @samp{Lo} register
1695
1696 @item x
1697 @samp{Hi} or @samp{Lo} register
1698
1699 @item y
1700 General-purpose integer register
1701
1702 @item z
1703 Floating-point status register
1704
1705 @item I
1706 Signed 16-bit constant (for arithmetic instructions)
1707
1708 @item J
1709 Zero
1710
1711 @item K
1712 Zero-extended 16-bit constant (for logic instructions)
1713
1714 @item L
1715 Constant with low 16 bits zero (can be loaded with @code{lui})
1716
1717 @item M
1718 32-bit constant which requires two instructions to load (a constant
1719 which is not @samp{I}, @samp{K}, or @samp{L})
1720
1721 @item N
1722 Negative 16-bit constant
1723
1724 @item O
1725 Exact power of two
1726
1727 @item P
1728 Positive 16-bit constant
1729
1730 @item G
1731 Floating point zero
1732
1733 @item Q
1734 Memory reference that can be loaded with more than one instruction
1735 (@samp{m} is preferable for @code{asm} statements)
1736
1737 @item R
1738 Memory reference that can be loaded with one instruction
1739 (@samp{m} is preferable for @code{asm} statements)
1740
1741 @item S
1742 Memory reference in external OSF/rose PIC format
1743 (@samp{m} is preferable for @code{asm} statements)
1744 @end table
1745
1746 @item Motorola 680x0---@file{m68k.h}
1747 @table @code
1748 @item a
1749 Address register
1750
1751 @item d
1752 Data register
1753
1754 @item f
1755 68881 floating-point register, if available
1756
1757 @item x
1758 Sun FPA (floating-point) register, if available
1759
1760 @item y
1761 First 16 Sun FPA registers, if available
1762
1763 @item I
1764 Integer in the range 1 to 8
1765
1766 @item J
1767 16-bit signed number
1768
1769 @item K
1770 Signed number whose magnitude is greater than 0x80
1771
1772 @item L
1773 Integer in the range @minus{}8 to @minus{}1
1774
1775 @item M
1776 Signed number whose magnitude is greater than 0x100
1777
1778 @item G
1779 Floating point constant that is not a 68881 constant
1780
1781 @item H
1782 Floating point constant that can be used by Sun FPA
1783 @end table
1784
1785 @item Motorola 68HC11 & 68HC12 families---@file{m68hc11.h}
1786 @table @code
1787 @item a
1788 Register 'a'
1789
1790 @item b
1791 Register 'b'
1792
1793 @item d
1794 Register 'd'
1795
1796 @item q
1797 An 8-bit register
1798
1799 @item t
1800 Temporary soft register _.tmp
1801
1802 @item u
1803 A soft register _.d1 to _.d31
1804
1805 @item w
1806 Stack pointer register
1807
1808 @item x
1809 Register 'x'
1810
1811 @item y
1812 Register 'y'
1813
1814 @item z
1815 Pseudo register 'z' (replaced by 'x' or 'y' at the end)
1816
1817 @item A
1818 An address register: x, y or z
1819
1820 @item B
1821 An address register: x or y
1822
1823 @item D
1824 Register pair (x:d) to form a 32-bit value
1825
1826 @item L
1827 Constants in the range @minus{}65536 to 65535
1828
1829 @item M
1830 Constants whose 16-bit low part is zero
1831
1832 @item N
1833 Constant integer 1 or @minus{}1
1834
1835 @item O
1836 Constant integer 16
1837
1838 @item P
1839 Constants in the range @minus{}8 to 2
1840
1841 @end table
1842
1843 @need 1000
1844 @item SPARC---@file{sparc.h}
1845 @table @code
1846 @item f
1847 Floating-point register that can hold 32- or 64-bit values.
1848
1849 @item e
1850 Floating-point register that can hold 64- or 128-bit values.
1851
1852 @item I
1853 Signed 13-bit constant
1854
1855 @item J
1856 Zero
1857
1858 @item K
1859 32-bit constant with the low 12 bits clear (a constant that can be
1860 loaded with the @code{sethi} instruction)
1861
1862 @item G
1863 Floating-point zero
1864
1865 @item H
1866 Signed 13-bit constant, sign-extended to 32 or 64 bits
1867
1868 @item Q
1869 Floating-point constant whose integral representation can
1870 be moved into an integer register using a single sethi
1871 instruction
1872
1873 @item R
1874 Floating-point constant whose integral representation can
1875 be moved into an integer register using a single mov
1876 instruction
1877
1878 @item S
1879 Floating-point constant whose integral representation can
1880 be moved into an integer register using a high/lo_sum
1881 instruction sequence
1882
1883 @item T
1884 Memory address aligned to an 8-byte boundary
1885
1886 @item U
1887 Even register
1888
1889 @end table
1890
1891 @item TMS320C3x/C4x---@file{c4x.h}
1892 @table @code
1893 @item a
1894 Auxiliary (address) register (ar0-ar7)
1895
1896 @item b
1897 Stack pointer register (sp)
1898
1899 @item c
1900 Standard (32-bit) precision integer register
1901
1902 @item f
1903 Extended (40-bit) precision register (r0-r11)
1904
1905 @item k
1906 Block count register (bk)
1907
1908 @item q
1909 Extended (40-bit) precision low register (r0-r7)
1910
1911 @item t
1912 Extended (40-bit) precision register (r0-r1)
1913
1914 @item u
1915 Extended (40-bit) precision register (r2-r3)
1916
1917 @item v
1918 Repeat count register (rc)
1919
1920 @item x
1921 Index register (ir0-ir1)
1922
1923 @item y
1924 Status (condition code) register (st)
1925
1926 @item z
1927 Data page register (dp)
1928
1929 @item G
1930 Floating-point zero
1931
1932 @item H
1933 Immediate 16-bit floating-point constant
1934
1935 @item I
1936 Signed 16-bit constant
1937
1938 @item J
1939 Signed 8-bit constant
1940
1941 @item K
1942 Signed 5-bit constant
1943
1944 @item L
1945 Unsigned 16-bit constant
1946
1947 @item M
1948 Unsigned 8-bit constant
1949
1950 @item N
1951 Ones complement of unsigned 16-bit constant
1952
1953 @item O
1954 High 16-bit constant (32-bit constant with 16 LSBs zero)
1955
1956 @item Q
1957 Indirect memory reference with signed 8-bit or index register displacement
1958
1959 @item R
1960 Indirect memory reference with unsigned 5-bit displacement
1961
1962 @item S
1963 Indirect memory reference with 1 bit or index register displacement
1964
1965 @item T
1966 Direct memory reference
1967
1968 @item U
1969 Symbolic address
1970
1971 @end table
1972
1973 @item S/390 and zSeries---@file{s390.h}
1974 @table @code
1975 @item a
1976 Address register (general purpose register except r0)
1977
1978 @item d
1979 Data register (arbitrary general purpose register)
1980
1981 @item f
1982 Floating-point register
1983
1984 @item I
1985 Unsigned 8-bit constant (0--255)
1986
1987 @item J
1988 Unsigned 12-bit constant (0--4095)
1989
1990 @item K
1991 Signed 16-bit constant (@minus{}32768--32767)
1992
1993 @item L
1994 Unsigned 16-bit constant (0--65535)
1995
1996 @item Q
1997 Memory reference without index register
1998
1999 @item S
2000 Symbolic constant suitable for use with the @code{larl} instruction
2001
2002 @end table
2003
2004 @item Xstormy16---@file{stormy16.h}
2005 @table @code
2006 @item a
2007 Register r0.
2008
2009 @item b
2010 Register r1.
2011
2012 @item c
2013 Register r2.
2014
2015 @item d
2016 Register r8.
2017
2018 @item e
2019 Registers r0 through r7.
2020
2021 @item t
2022 Registers r0 and r1.
2023
2024 @item y
2025 The carry register.
2026
2027 @item z
2028 Registers r8 and r9.
2029
2030 @item I
2031 A constant between 0 and 3 inclusive.
2032
2033 @item J
2034 A constant that has exactly one bit set.
2035
2036 @item K
2037 A constant that has exactly one bit clear.
2038
2039 @item L
2040 A constant between 0 and 255 inclusive.
2041
2042 @item M
2043 A constant between @minus{}255 and 0 inclusive.
2044
2045 @item N
2046 A constant between @minus{}3 and 0 inclusive.
2047
2048 @item O
2049 A constant between 1 and 4 inclusive.
2050
2051 @item P
2052 A constant between @minus{}4 and @minus{}1 inclusive.
2053
2054 @item Q
2055 A memory reference that is a stack push.
2056
2057 @item R
2058 A memory reference that is a stack pop.
2059
2060 @item S
2061 A memory reference that refers to an constant address of known value.
2062
2063 @item T
2064 The register indicated by Rx (not implemented yet).
2065
2066 @item U
2067 A constant that is not between 2 and 15 inclusive.
2068
2069 @end table
2070
2071 @item Xtensa---@file{xtensa.h}
2072 @table @code
2073 @item a
2074 General-purpose 32-bit register
2075
2076 @item b
2077 One-bit boolean register
2078
2079 @item A
2080 MAC16 40-bit accumulator register
2081
2082 @item I
2083 Signed 12-bit integer constant, for use in MOVI instructions
2084
2085 @item J
2086 Signed 8-bit integer constant, for use in ADDI instructions
2087
2088 @item K
2089 Integer constant valid for BccI instructions
2090
2091 @item L
2092 Unsigned constant valid for BccUI instructions
2093
2094 @end table
2095
2096 @end table
2097
2098 @ifset INTERNALS
2099 @node Standard Names
2100 @section Standard Pattern Names For Generation
2101 @cindex standard pattern names
2102 @cindex pattern names
2103 @cindex names, pattern
2104
2105 Here is a table of the instruction names that are meaningful in the RTL
2106 generation pass of the compiler.  Giving one of these names to an
2107 instruction pattern tells the RTL generation pass that it can use the
2108 pattern to accomplish a certain task.
2109
2110 @table @asis
2111 @cindex @code{mov@var{m}} instruction pattern
2112 @item @samp{mov@var{m}}
2113 Here @var{m} stands for a two-letter machine mode name, in lower case.
2114 This instruction pattern moves data with that machine mode from operand
2115 1 to operand 0.  For example, @samp{movsi} moves full-word data.
2116
2117 If operand 0 is a @code{subreg} with mode @var{m} of a register whose
2118 own mode is wider than @var{m}, the effect of this instruction is
2119 to store the specified value in the part of the register that corresponds
2120 to mode @var{m}.  Bits outside of @var{m}, but which are within the
2121 same target word as the @code{subreg} are undefined.  Bits which are
2122 outside the target word are left unchanged.
2123
2124 This class of patterns is special in several ways.  First of all, each
2125 of these names up to and including full word size @emph{must} be defined,
2126 because there is no other way to copy a datum from one place to another.
2127 If there are patterns accepting operands in larger modes,
2128 @samp{mov@var{m}} must be defined for integer modes of those sizes.
2129
2130 Second, these patterns are not used solely in the RTL generation pass.
2131 Even the reload pass can generate move insns to copy values from stack
2132 slots into temporary registers.  When it does so, one of the operands is
2133 a hard register and the other is an operand that can need to be reloaded
2134 into a register.
2135
2136 @findex force_reg
2137 Therefore, when given such a pair of operands, the pattern must generate
2138 RTL which needs no reloading and needs no temporary registers---no
2139 registers other than the operands.  For example, if you support the
2140 pattern with a @code{define_expand}, then in such a case the
2141 @code{define_expand} mustn't call @code{force_reg} or any other such
2142 function which might generate new pseudo registers.
2143
2144 This requirement exists even for subword modes on a RISC machine where
2145 fetching those modes from memory normally requires several insns and
2146 some temporary registers.
2147
2148 @findex change_address
2149 During reload a memory reference with an invalid address may be passed
2150 as an operand.  Such an address will be replaced with a valid address
2151 later in the reload pass.  In this case, nothing may be done with the
2152 address except to use it as it stands.  If it is copied, it will not be
2153 replaced with a valid address.  No attempt should be made to make such
2154 an address into a valid address and no routine (such as
2155 @code{change_address}) that will do so may be called.  Note that
2156 @code{general_operand} will fail when applied to such an address.
2157
2158 @findex reload_in_progress
2159 The global variable @code{reload_in_progress} (which must be explicitly
2160 declared if required) can be used to determine whether such special
2161 handling is required.
2162
2163 The variety of operands that have reloads depends on the rest of the
2164 machine description, but typically on a RISC machine these can only be
2165 pseudo registers that did not get hard registers, while on other
2166 machines explicit memory references will get optional reloads.
2167
2168 If a scratch register is required to move an object to or from memory,
2169 it can be allocated using @code{gen_reg_rtx} prior to life analysis.
2170
2171 If there are cases which need scratch registers during or after reload,
2172 you must define @code{SECONDARY_INPUT_RELOAD_CLASS} and/or
2173 @code{SECONDARY_OUTPUT_RELOAD_CLASS} to detect them, and provide
2174 patterns @samp{reload_in@var{m}} or @samp{reload_out@var{m}} to handle
2175 them.  @xref{Register Classes}.
2176
2177 @findex no_new_pseudos
2178 The global variable @code{no_new_pseudos} can be used to determine if it
2179 is unsafe to create new pseudo registers.  If this variable is nonzero, then
2180 it is unsafe to call @code{gen_reg_rtx} to allocate a new pseudo.
2181
2182 The constraints on a @samp{mov@var{m}} must permit moving any hard
2183 register to any other hard register provided that
2184 @code{HARD_REGNO_MODE_OK} permits mode @var{m} in both registers and
2185 @code{REGISTER_MOVE_COST} applied to their classes returns a value of 2.
2186
2187 It is obligatory to support floating point @samp{mov@var{m}}
2188 instructions into and out of any registers that can hold fixed point
2189 values, because unions and structures (which have modes @code{SImode} or
2190 @code{DImode}) can be in those registers and they may have floating
2191 point members.
2192
2193 There may also be a need to support fixed point @samp{mov@var{m}}
2194 instructions in and out of floating point registers.  Unfortunately, I
2195 have forgotten why this was so, and I don't know whether it is still
2196 true.  If @code{HARD_REGNO_MODE_OK} rejects fixed point values in
2197 floating point registers, then the constraints of the fixed point
2198 @samp{mov@var{m}} instructions must be designed to avoid ever trying to
2199 reload into a floating point register.
2200
2201 @cindex @code{reload_in} instruction pattern
2202 @cindex @code{reload_out} instruction pattern
2203 @item @samp{reload_in@var{m}}
2204 @itemx @samp{reload_out@var{m}}
2205 Like @samp{mov@var{m}}, but used when a scratch register is required to
2206 move between operand 0 and operand 1.  Operand 2 describes the scratch
2207 register.  See the discussion of the @code{SECONDARY_RELOAD_CLASS}
2208 macro in @pxref{Register Classes}.
2209
2210 There are special restrictions on the form of the @code{match_operand}s
2211 used in these patterns.  First, only the predicate for the reload 
2212 operand is examined, i.e., @code{reload_in} examines operand 1, but not
2213 the predicates for operand 0 or 2.  Second, there may be only one
2214 alternative in the constraints.  Third, only a single register class
2215 letter may be used for the constraint; subsequent constraint letters
2216 are ignored.  As a special exception, an empty constraint string
2217 matches the @code{ALL_REGS} register class.  This may relieve ports
2218 of the burden of defining an @code{ALL_REGS} constraint letter just
2219 for these patterns.
2220
2221 @cindex @code{movstrict@var{m}} instruction pattern
2222 @item @samp{movstrict@var{m}}
2223 Like @samp{mov@var{m}} except that if operand 0 is a @code{subreg}
2224 with mode @var{m} of a register whose natural mode is wider,
2225 the @samp{movstrict@var{m}} instruction is guaranteed not to alter
2226 any of the register except the part which belongs to mode @var{m}.
2227
2228 @cindex @code{load_multiple} instruction pattern
2229 @item @samp{load_multiple}
2230 Load several consecutive memory locations into consecutive registers.
2231 Operand 0 is the first of the consecutive registers, operand 1
2232 is the first memory location, and operand 2 is a constant: the
2233 number of consecutive registers.
2234
2235 Define this only if the target machine really has such an instruction;
2236 do not define this if the most efficient way of loading consecutive
2237 registers from memory is to do them one at a time.
2238
2239 On some machines, there are restrictions as to which consecutive
2240 registers can be stored into memory, such as particular starting or
2241 ending register numbers or only a range of valid counts.  For those
2242 machines, use a @code{define_expand} (@pxref{Expander Definitions})
2243 and make the pattern fail if the restrictions are not met.
2244
2245 Write the generated insn as a @code{parallel} with elements being a
2246 @code{set} of one register from the appropriate memory location (you may
2247 also need @code{use} or @code{clobber} elements).  Use a
2248 @code{match_parallel} (@pxref{RTL Template}) to recognize the insn.  See
2249 @file{a29k.md} and @file{rs6000.md} for examples of the use of this insn
2250 pattern.
2251
2252 @cindex @samp{store_multiple} instruction pattern
2253 @item @samp{store_multiple}
2254 Similar to @samp{load_multiple}, but store several consecutive registers
2255 into consecutive memory locations.  Operand 0 is the first of the
2256 consecutive memory locations, operand 1 is the first register, and
2257 operand 2 is a constant: the number of consecutive registers.
2258
2259 @cindex @code{push@var{m}} instruction pattern
2260 @item @samp{push@var{m}}
2261 Output an push instruction.  Operand 0 is value to push.  Used only when
2262 @code{PUSH_ROUNDING} is defined.  For historical reason, this pattern may be
2263 missing and in such case an @code{mov} expander is used instead, with a
2264 @code{MEM} expression forming the push operation.  The @code{mov} expander
2265 method is deprecated.
2266
2267 @cindex @code{add@var{m}3} instruction pattern
2268 @item @samp{add@var{m}3}
2269 Add operand 2 and operand 1, storing the result in operand 0.  All operands
2270 must have mode @var{m}.  This can be used even on two-address machines, by
2271 means of constraints requiring operands 1 and 0 to be the same location.
2272
2273 @cindex @code{sub@var{m}3} instruction pattern
2274 @cindex @code{mul@var{m}3} instruction pattern
2275 @cindex @code{div@var{m}3} instruction pattern
2276 @cindex @code{udiv@var{m}3} instruction pattern
2277 @cindex @code{mod@var{m}3} instruction pattern
2278 @cindex @code{umod@var{m}3} instruction pattern
2279 @cindex @code{smin@var{m}3} instruction pattern
2280 @cindex @code{smax@var{m}3} instruction pattern
2281 @cindex @code{umin@var{m}3} instruction pattern
2282 @cindex @code{umax@var{m}3} instruction pattern
2283 @cindex @code{and@var{m}3} instruction pattern
2284 @cindex @code{ior@var{m}3} instruction pattern
2285 @cindex @code{xor@var{m}3} instruction pattern
2286 @item @samp{sub@var{m}3}, @samp{mul@var{m}3}
2287 @itemx @samp{div@var{m}3}, @samp{udiv@var{m}3}, @samp{mod@var{m}3}, @samp{umod@var{m}3}
2288 @itemx @samp{smin@var{m}3}, @samp{smax@var{m}3}, @samp{umin@var{m}3}, @samp{umax@var{m}3}
2289 @itemx @samp{and@var{m}3}, @samp{ior@var{m}3}, @samp{xor@var{m}3}
2290 Similar, for other arithmetic operations.
2291 @cindex @code{min@var{m}3} instruction pattern
2292 @cindex @code{max@var{m}3} instruction pattern
2293 @itemx @samp{min@var{m}3}, @samp{max@var{m}3}
2294 Floating point min and max operations.  If both operands are zeros,
2295 or if either operand is NaN, then it is unspecified which of the two
2296 operands is returned as the result.
2297
2298
2299 @cindex @code{mulhisi3} instruction pattern
2300 @item @samp{mulhisi3}
2301 Multiply operands 1 and 2, which have mode @code{HImode}, and store
2302 a @code{SImode} product in operand 0.
2303
2304 @cindex @code{mulqihi3} instruction pattern
2305 @cindex @code{mulsidi3} instruction pattern
2306 @item @samp{mulqihi3}, @samp{mulsidi3}
2307 Similar widening-multiplication instructions of other widths.
2308
2309 @cindex @code{umulqihi3} instruction pattern
2310 @cindex @code{umulhisi3} instruction pattern
2311 @cindex @code{umulsidi3} instruction pattern
2312 @item @samp{umulqihi3}, @samp{umulhisi3}, @samp{umulsidi3}
2313 Similar widening-multiplication instructions that do unsigned
2314 multiplication.
2315
2316 @cindex @code{smul@var{m}3_highpart} instruction pattern
2317 @item @samp{smul@var{m}3_highpart}
2318 Perform a signed multiplication of operands 1 and 2, which have mode
2319 @var{m}, and store the most significant half of the product in operand 0.
2320 The least significant half of the product is discarded.
2321
2322 @cindex @code{umul@var{m}3_highpart} instruction pattern
2323 @item @samp{umul@var{m}3_highpart}
2324 Similar, but the multiplication is unsigned.
2325
2326 @cindex @code{divmod@var{m}4} instruction pattern
2327 @item @samp{divmod@var{m}4}
2328 Signed division that produces both a quotient and a remainder.
2329 Operand 1 is divided by operand 2 to produce a quotient stored
2330 in operand 0 and a remainder stored in operand 3.
2331
2332 For machines with an instruction that produces both a quotient and a
2333 remainder, provide a pattern for @samp{divmod@var{m}4} but do not
2334 provide patterns for @samp{div@var{m}3} and @samp{mod@var{m}3}.  This
2335 allows optimization in the relatively common case when both the quotient
2336 and remainder are computed.
2337
2338 If an instruction that just produces a quotient or just a remainder
2339 exists and is more efficient than the instruction that produces both,
2340 write the output routine of @samp{divmod@var{m}4} to call
2341 @code{find_reg_note} and look for a @code{REG_UNUSED} note on the
2342 quotient or remainder and generate the appropriate instruction.
2343
2344 @cindex @code{udivmod@var{m}4} instruction pattern
2345 @item @samp{udivmod@var{m}4}
2346 Similar, but does unsigned division.
2347
2348 @cindex @code{ashl@var{m}3} instruction pattern
2349 @item @samp{ashl@var{m}3}
2350 Arithmetic-shift operand 1 left by a number of bits specified by operand
2351 2, and store the result in operand 0.  Here @var{m} is the mode of
2352 operand 0 and operand 1; operand 2's mode is specified by the
2353 instruction pattern, and the compiler will convert the operand to that
2354 mode before generating the instruction.
2355
2356 @cindex @code{ashr@var{m}3} instruction pattern
2357 @cindex @code{lshr@var{m}3} instruction pattern
2358 @cindex @code{rotl@var{m}3} instruction pattern
2359 @cindex @code{rotr@var{m}3} instruction pattern
2360 @item @samp{ashr@var{m}3}, @samp{lshr@var{m}3}, @samp{rotl@var{m}3}, @samp{rotr@var{m}3}
2361 Other shift and rotate instructions, analogous to the
2362 @code{ashl@var{m}3} instructions.
2363
2364 @cindex @code{neg@var{m}2} instruction pattern
2365 @item @samp{neg@var{m}2}
2366 Negate operand 1 and store the result in operand 0.
2367
2368 @cindex @code{abs@var{m}2} instruction pattern
2369 @item @samp{abs@var{m}2}
2370 Store the absolute value of operand 1 into operand 0.
2371
2372 @cindex @code{sqrt@var{m}2} instruction pattern
2373 @item @samp{sqrt@var{m}2}
2374 Store the square root of operand 1 into operand 0.
2375
2376 The @code{sqrt} built-in function of C always uses the mode which
2377 corresponds to the C data type @code{double}.
2378
2379 @cindex @code{ffs@var{m}2} instruction pattern
2380 @item @samp{ffs@var{m}2}
2381 Store into operand 0 one plus the index of the least significant 1-bit
2382 of operand 1.  If operand 1 is zero, store zero.  @var{m} is the mode
2383 of operand 0; operand 1's mode is specified by the instruction
2384 pattern, and the compiler will convert the operand to that mode before
2385 generating the instruction.
2386
2387 The @code{ffs} built-in function of C always uses the mode which
2388 corresponds to the C data type @code{int}.
2389
2390 @cindex @code{one_cmpl@var{m}2} instruction pattern
2391 @item @samp{one_cmpl@var{m}2}
2392 Store the bitwise-complement of operand 1 into operand 0.
2393
2394 @cindex @code{cmp@var{m}} instruction pattern
2395 @item @samp{cmp@var{m}}
2396 Compare operand 0 and operand 1, and set the condition codes.
2397 The RTL pattern should look like this:
2398
2399 @smallexample
2400 (set (cc0) (compare (match_operand:@var{m} 0 @dots{})
2401                     (match_operand:@var{m} 1 @dots{})))
2402 @end smallexample
2403
2404 @cindex @code{tst@var{m}} instruction pattern
2405 @item @samp{tst@var{m}}
2406 Compare operand 0 against zero, and set the condition codes.
2407 The RTL pattern should look like this:
2408
2409 @smallexample
2410 (set (cc0) (match_operand:@var{m} 0 @dots{}))
2411 @end smallexample
2412
2413 @samp{tst@var{m}} patterns should not be defined for machines that do
2414 not use @code{(cc0)}.  Doing so would confuse the optimizer since it
2415 would no longer be clear which @code{set} operations were comparisons.
2416 The @samp{cmp@var{m}} patterns should be used instead.
2417
2418 @cindex @code{movstr@var{m}} instruction pattern
2419 @item @samp{movstr@var{m}}
2420 Block move instruction.  The addresses of the destination and source
2421 strings are the first two operands, and both are in mode @code{Pmode}.
2422
2423 The number of bytes to move is the third operand, in mode @var{m}.
2424 Usually, you specify @code{word_mode} for @var{m}.  However, if you can
2425 generate better code knowing the range of valid lengths is smaller than
2426 those representable in a full word, you should provide a pattern with a
2427 mode corresponding to the range of values you can handle efficiently
2428 (e.g., @code{QImode} for values in the range 0--127; note we avoid numbers
2429 that appear negative) and also a pattern with @code{word_mode}.
2430
2431 The fourth operand is the known shared alignment of the source and
2432 destination, in the form of a @code{const_int} rtx.  Thus, if the
2433 compiler knows that both source and destination are word-aligned,
2434 it may provide the value 4 for this operand.
2435
2436 Descriptions of multiple @code{movstr@var{m}} patterns can only be
2437 beneficial if the patterns for smaller modes have fewer restrictions
2438 on their first, second and fourth operands.  Note that the mode @var{m}
2439 in @code{movstr@var{m}} does not impose any restriction on the mode of
2440 individually moved data units in the block.
2441
2442 These patterns need not give special consideration to the possibility
2443 that the source and destination strings might overlap.
2444
2445 @cindex @code{clrstr@var{m}} instruction pattern
2446 @item @samp{clrstr@var{m}}
2447 Block clear instruction.  The addresses of the destination string is the
2448 first operand, in mode @code{Pmode}.  The number of bytes to clear is
2449 the second operand, in mode @var{m}.  See @samp{movstr@var{m}} for
2450 a discussion of the choice of mode.
2451
2452 The third operand is the known alignment of the destination, in the form
2453 of a @code{const_int} rtx.  Thus, if the compiler knows that the
2454 destination is word-aligned, it may provide the value 4 for this
2455 operand.
2456
2457 The use for multiple @code{clrstr@var{m}} is as for @code{movstr@var{m}}.
2458
2459 @cindex @code{cmpstr@var{m}} instruction pattern
2460 @item @samp{cmpstr@var{m}}
2461 Block compare instruction, with five operands.  Operand 0 is the output;
2462 it has mode @var{m}.  The remaining four operands are like the operands
2463 of @samp{movstr@var{m}}.  The two memory blocks specified are compared
2464 byte by byte in lexicographic order.  The effect of the instruction is
2465 to store a value in operand 0 whose sign indicates the result of the
2466 comparison.
2467
2468 @cindex @code{strlen@var{m}} instruction pattern
2469 @item @samp{strlen@var{m}}
2470 Compute the length of a string, with three operands.
2471 Operand 0 is the result (of mode @var{m}), operand 1 is
2472 a @code{mem} referring to the first character of the string,
2473 operand 2 is the character to search for (normally zero),
2474 and operand 3 is a constant describing the known alignment
2475 of the beginning of the string.
2476
2477 @cindex @code{float@var{mn}2} instruction pattern
2478 @item @samp{float@var{m}@var{n}2}
2479 Convert signed integer operand 1 (valid for fixed point mode @var{m}) to
2480 floating point mode @var{n} and store in operand 0 (which has mode
2481 @var{n}).
2482
2483 @cindex @code{floatuns@var{mn}2} instruction pattern
2484 @item @samp{floatuns@var{m}@var{n}2}
2485 Convert unsigned integer operand 1 (valid for fixed point mode @var{m})
2486 to floating point mode @var{n} and store in operand 0 (which has mode
2487 @var{n}).
2488
2489 @cindex @code{fix@var{mn}2} instruction pattern
2490 @item @samp{fix@var{m}@var{n}2}
2491 Convert operand 1 (valid for floating point mode @var{m}) to fixed
2492 point mode @var{n} as a signed number and store in operand 0 (which
2493 has mode @var{n}).  This instruction's result is defined only when
2494 the value of operand 1 is an integer.
2495
2496 @cindex @code{fixuns@var{mn}2} instruction pattern
2497 @item @samp{fixuns@var{m}@var{n}2}
2498 Convert operand 1 (valid for floating point mode @var{m}) to fixed
2499 point mode @var{n} as an unsigned number and store in operand 0 (which
2500 has mode @var{n}).  This instruction's result is defined only when the
2501 value of operand 1 is an integer.
2502
2503 @cindex @code{ftrunc@var{m}2} instruction pattern
2504 @item @samp{ftrunc@var{m}2}
2505 Convert operand 1 (valid for floating point mode @var{m}) to an
2506 integer value, still represented in floating point mode @var{m}, and
2507 store it in operand 0 (valid for floating point mode @var{m}).
2508
2509 @cindex @code{fix_trunc@var{mn}2} instruction pattern
2510 @item @samp{fix_trunc@var{m}@var{n}2}
2511 Like @samp{fix@var{m}@var{n}2} but works for any floating point value
2512 of mode @var{m} by converting the value to an integer.
2513
2514 @cindex @code{fixuns_trunc@var{mn}2} instruction pattern
2515 @item @samp{fixuns_trunc@var{m}@var{n}2}
2516 Like @samp{fixuns@var{m}@var{n}2} but works for any floating point
2517 value of mode @var{m} by converting the value to an integer.
2518
2519 @cindex @code{trunc@var{mn}2} instruction pattern
2520 @item @samp{trunc@var{m}@var{n}2}
2521 Truncate operand 1 (valid for mode @var{m}) to mode @var{n} and
2522 store in operand 0 (which has mode @var{n}).  Both modes must be fixed
2523 point or both floating point.
2524
2525 @cindex @code{extend@var{mn}2} instruction pattern
2526 @item @samp{extend@var{m}@var{n}2}
2527 Sign-extend operand 1 (valid for mode @var{m}) to mode @var{n} and
2528 store in operand 0 (which has mode @var{n}).  Both modes must be fixed
2529 point or both floating point.
2530
2531 @cindex @code{zero_extend@var{mn}2} instruction pattern
2532 @item @samp{zero_extend@var{m}@var{n}2}
2533 Zero-extend operand 1 (valid for mode @var{m}) to mode @var{n} and
2534 store in operand 0 (which has mode @var{n}).  Both modes must be fixed
2535 point.
2536
2537 @cindex @code{extv} instruction pattern
2538 @item @samp{extv}
2539 Extract a bit-field from operand 1 (a register or memory operand), where
2540 operand 2 specifies the width in bits and operand 3 the starting bit,
2541 and store it in operand 0.  Operand 0 must have mode @code{word_mode}.
2542 Operand 1 may have mode @code{byte_mode} or @code{word_mode}; often
2543 @code{word_mode} is allowed only for registers.  Operands 2 and 3 must
2544 be valid for @code{word_mode}.
2545
2546 The RTL generation pass generates this instruction only with constants
2547 for operands 2 and 3.
2548
2549 The bit-field value is sign-extended to a full word integer
2550 before it is stored in operand 0.
2551
2552 @cindex @code{extzv} instruction pattern
2553 @item @samp{extzv}
2554 Like @samp{extv} except that the bit-field value is zero-extended.
2555
2556 @cindex @code{insv} instruction pattern
2557 @item @samp{insv}
2558 Store operand 3 (which must be valid for @code{word_mode}) into a
2559 bit-field in operand 0, where operand 1 specifies the width in bits and
2560 operand 2 the starting bit.  Operand 0 may have mode @code{byte_mode} or
2561 @code{word_mode}; often @code{word_mode} is allowed only for registers.
2562 Operands 1 and 2 must be valid for @code{word_mode}.
2563
2564 The RTL generation pass generates this instruction only with constants
2565 for operands 1 and 2.
2566
2567 @cindex @code{mov@var{mode}cc} instruction pattern
2568 @item @samp{mov@var{mode}cc}
2569 Conditionally move operand 2 or operand 3 into operand 0 according to the
2570 comparison in operand 1.  If the comparison is true, operand 2 is moved
2571 into operand 0, otherwise operand 3 is moved.
2572
2573 The mode of the operands being compared need not be the same as the operands
2574 being moved.  Some machines, sparc64 for example, have instructions that
2575 conditionally move an integer value based on the floating point condition
2576 codes and vice versa.
2577
2578 If the machine does not have conditional move instructions, do not
2579 define these patterns.
2580
2581 @cindex @code{s@var{cond}} instruction pattern
2582 @item @samp{s@var{cond}}
2583 Store zero or nonzero in the operand according to the condition codes.
2584 Value stored is nonzero iff the condition @var{cond} is true.
2585 @var{cond} is the name of a comparison operation expression code, such
2586 as @code{eq}, @code{lt} or @code{leu}.
2587
2588 You specify the mode that the operand must have when you write the
2589 @code{match_operand} expression.  The compiler automatically sees
2590 which mode you have used and supplies an operand of that mode.
2591
2592 The value stored for a true condition must have 1 as its low bit, or
2593 else must be negative.  Otherwise the instruction is not suitable and
2594 you should omit it from the machine description.  You describe to the
2595 compiler exactly which value is stored by defining the macro
2596 @code{STORE_FLAG_VALUE} (@pxref{Misc}).  If a description cannot be
2597 found that can be used for all the @samp{s@var{cond}} patterns, you
2598 should omit those operations from the machine description.
2599
2600 These operations may fail, but should do so only in relatively
2601 uncommon cases; if they would fail for common cases involving
2602 integer comparisons, it is best to omit these patterns.
2603
2604 If these operations are omitted, the compiler will usually generate code
2605 that copies the constant one to the target and branches around an
2606 assignment of zero to the target.  If this code is more efficient than
2607 the potential instructions used for the @samp{s@var{cond}} pattern
2608 followed by those required to convert the result into a 1 or a zero in
2609 @code{SImode}, you should omit the @samp{s@var{cond}} operations from
2610 the machine description.
2611
2612 @cindex @code{b@var{cond}} instruction pattern
2613 @item @samp{b@var{cond}}
2614 Conditional branch instruction.  Operand 0 is a @code{label_ref} that
2615 refers to the label to jump to.  Jump if the condition codes meet
2616 condition @var{cond}.
2617
2618 Some machines do not follow the model assumed here where a comparison
2619 instruction is followed by a conditional branch instruction.  In that
2620 case, the @samp{cmp@var{m}} (and @samp{tst@var{m}}) patterns should
2621 simply store the operands away and generate all the required insns in a
2622 @code{define_expand} (@pxref{Expander Definitions}) for the conditional
2623 branch operations.  All calls to expand @samp{b@var{cond}} patterns are
2624 immediately preceded by calls to expand either a @samp{cmp@var{m}}
2625 pattern or a @samp{tst@var{m}} pattern.
2626
2627 Machines that use a pseudo register for the condition code value, or
2628 where the mode used for the comparison depends on the condition being
2629 tested, should also use the above mechanism.  @xref{Jump Patterns}.
2630
2631 The above discussion also applies to the @samp{mov@var{mode}cc} and
2632 @samp{s@var{cond}} patterns.
2633
2634 @cindex @code{jump} instruction pattern
2635 @item @samp{jump}
2636 A jump inside a function; an unconditional branch.  Operand 0 is the
2637 @code{label_ref} of the label to jump to.  This pattern name is mandatory
2638 on all machines.
2639
2640 @cindex @code{call} instruction pattern
2641 @item @samp{call}
2642 Subroutine call instruction returning no value.  Operand 0 is the
2643 function to call; operand 1 is the number of bytes of arguments pushed
2644 as a @code{const_int}; operand 2 is the number of registers used as
2645 operands.
2646
2647 On most machines, operand 2 is not actually stored into the RTL
2648 pattern.  It is supplied for the sake of some RISC machines which need
2649 to put this information into the assembler code; they can put it in
2650 the RTL instead of operand 1.
2651
2652 Operand 0 should be a @code{mem} RTX whose address is the address of the
2653 function.  Note, however, that this address can be a @code{symbol_ref}
2654 expression even if it would not be a legitimate memory address on the
2655 target machine.  If it is also not a valid argument for a call
2656 instruction, the pattern for this operation should be a
2657 @code{define_expand} (@pxref{Expander Definitions}) that places the
2658 address into a register and uses that register in the call instruction.
2659
2660 @cindex @code{call_value} instruction pattern
2661 @item @samp{call_value}
2662 Subroutine call instruction returning a value.  Operand 0 is the hard
2663 register in which the value is returned.  There are three more
2664 operands, the same as the three operands of the @samp{call}
2665 instruction (but with numbers increased by one).
2666
2667 Subroutines that return @code{BLKmode} objects use the @samp{call}
2668 insn.
2669
2670 @cindex @code{call_pop} instruction pattern
2671 @cindex @code{call_value_pop} instruction pattern
2672 @item @samp{call_pop}, @samp{call_value_pop}
2673 Similar to @samp{call} and @samp{call_value}, except used if defined and
2674 if @code{RETURN_POPS_ARGS} is nonzero.  They should emit a @code{parallel}
2675 that contains both the function call and a @code{set} to indicate the
2676 adjustment made to the frame pointer.
2677
2678 For machines where @code{RETURN_POPS_ARGS} can be nonzero, the use of these
2679 patterns increases the number of functions for which the frame pointer
2680 can be eliminated, if desired.
2681
2682 @cindex @code{untyped_call} instruction pattern
2683 @item @samp{untyped_call}
2684 Subroutine call instruction returning a value of any type.  Operand 0 is
2685 the function to call; operand 1 is a memory location where the result of
2686 calling the function is to be stored; operand 2 is a @code{parallel}
2687 expression where each element is a @code{set} expression that indicates
2688 the saving of a function return value into the result block.
2689
2690 This instruction pattern should be defined to support
2691 @code{__builtin_apply} on machines where special instructions are needed
2692 to call a subroutine with arbitrary arguments or to save the value
2693 returned.  This instruction pattern is required on machines that have
2694 multiple registers that can hold a return value
2695 (i.e.@: @code{FUNCTION_VALUE_REGNO_P} is true for more than one register).
2696
2697 @cindex @code{return} instruction pattern
2698 @item @samp{return}
2699 Subroutine return instruction.  This instruction pattern name should be
2700 defined only if a single instruction can do all the work of returning
2701 from a function.
2702
2703 Like the @samp{mov@var{m}} patterns, this pattern is also used after the
2704 RTL generation phase.  In this case it is to support machines where
2705 multiple instructions are usually needed to return from a function, but
2706 some class of functions only requires one instruction to implement a
2707 return.  Normally, the applicable functions are those which do not need
2708 to save any registers or allocate stack space.
2709
2710 @findex reload_completed
2711 @findex leaf_function_p
2712 For such machines, the condition specified in this pattern should only
2713 be true when @code{reload_completed} is nonzero and the function's
2714 epilogue would only be a single instruction.  For machines with register
2715 windows, the routine @code{leaf_function_p} may be used to determine if
2716 a register window push is required.
2717
2718 Machines that have conditional return instructions should define patterns
2719 such as
2720
2721 @smallexample
2722 (define_insn ""
2723   [(set (pc)
2724         (if_then_else (match_operator
2725                          0 "comparison_operator"
2726                          [(cc0) (const_int 0)])
2727                       (return)
2728                       (pc)))]
2729   "@var{condition}"
2730   "@dots{}")
2731 @end smallexample
2732
2733 where @var{condition} would normally be the same condition specified on the
2734 named @samp{return} pattern.
2735
2736 @cindex @code{untyped_return} instruction pattern
2737 @item @samp{untyped_return}
2738 Untyped subroutine return instruction.  This instruction pattern should
2739 be defined to support @code{__builtin_return} on machines where special
2740 instructions are needed to return a value of any type.
2741
2742 Operand 0 is a memory location where the result of calling a function
2743 with @code{__builtin_apply} is stored; operand 1 is a @code{parallel}
2744 expression where each element is a @code{set} expression that indicates
2745 the restoring of a function return value from the result block.
2746
2747 @cindex @code{nop} instruction pattern
2748 @item @samp{nop}
2749 No-op instruction.  This instruction pattern name should always be defined
2750 to output a no-op in assembler code.  @code{(const_int 0)} will do as an
2751 RTL pattern.
2752
2753 @cindex @code{indirect_jump} instruction pattern
2754 @item @samp{indirect_jump}
2755 An instruction to jump to an address which is operand zero.
2756 This pattern name is mandatory on all machines.
2757
2758 @cindex @code{casesi} instruction pattern
2759 @item @samp{casesi}
2760 Instruction to jump through a dispatch table, including bounds checking.
2761 This instruction takes five operands:
2762
2763 @enumerate
2764 @item
2765 The index to dispatch on, which has mode @code{SImode}.
2766
2767 @item
2768 The lower bound for indices in the table, an integer constant.
2769
2770 @item
2771 The total range of indices in the table---the largest index
2772 minus the smallest one (both inclusive).
2773
2774 @item
2775 A label that precedes the table itself.
2776
2777 @item
2778 A label to jump to if the index has a value outside the bounds.
2779 (If the machine-description macro @code{CASE_DROPS_THROUGH} is defined,
2780 then an out-of-bounds index drops through to the code following
2781 the jump table instead of jumping to this label.  In that case,
2782 this label is not actually used by the @samp{casesi} instruction,
2783 but it is always provided as an operand.)
2784 @end enumerate
2785
2786 The table is a @code{addr_vec} or @code{addr_diff_vec} inside of a
2787 @code{jump_insn}.  The number of elements in the table is one plus the
2788 difference between the upper bound and the lower bound.
2789
2790 @cindex @code{tablejump} instruction pattern
2791 @item @samp{tablejump}
2792 Instruction to jump to a variable address.  This is a low-level
2793 capability which can be used to implement a dispatch table when there
2794 is no @samp{casesi} pattern.
2795
2796 This pattern requires two operands: the address or offset, and a label
2797 which should immediately precede the jump table.  If the macro
2798 @code{CASE_VECTOR_PC_RELATIVE} evaluates to a nonzero value then the first
2799 operand is an offset which counts from the address of the table; otherwise,
2800 it is an absolute address to jump to.  In either case, the first operand has
2801 mode @code{Pmode}.
2802
2803 The @samp{tablejump} insn is always the last insn before the jump
2804 table it uses.  Its assembler code normally has no need to use the
2805 second operand, but you should incorporate it in the RTL pattern so
2806 that the jump optimizer will not delete the table as unreachable code.
2807
2808
2809 @cindex @code{decrement_and_branch_until_zero} instruction pattern
2810 @item @samp{decrement_and_branch_until_zero}
2811 Conditional branch instruction that decrements a register and
2812 jumps if the register is nonzero.  Operand 0 is the register to
2813 decrement and test; operand 1 is the label to jump to if the
2814 register is nonzero.  @xref{Looping Patterns}.
2815
2816 This optional instruction pattern is only used by the combiner,
2817 typically for loops reversed by the loop optimizer when strength
2818 reduction is enabled.
2819
2820 @cindex @code{doloop_end} instruction pattern
2821 @item @samp{doloop_end}
2822 Conditional branch instruction that decrements a register and jumps if
2823 the register is nonzero.  This instruction takes five operands: Operand
2824 0 is the register to decrement and test; operand 1 is the number of loop
2825 iterations as a @code{const_int} or @code{const0_rtx} if this cannot be
2826 determined until run-time; operand 2 is the actual or estimated maximum
2827 number of iterations as a @code{const_int}; operand 3 is the number of
2828 enclosed loops as a @code{const_int} (an innermost loop has a value of
2829 1); operand 4 is the label to jump to if the register is nonzero.
2830 @xref{Looping Patterns}.
2831
2832 This optional instruction pattern should be defined for machines with
2833 low-overhead looping instructions as the loop optimizer will try to
2834 modify suitable loops to utilize it.  If nested low-overhead looping is
2835 not supported, use a @code{define_expand} (@pxref{Expander Definitions})
2836 and make the pattern fail if operand 3 is not @code{const1_rtx}.
2837 Similarly, if the actual or estimated maximum number of iterations is
2838 too large for this instruction, make it fail.
2839
2840 @cindex @code{doloop_begin} instruction pattern
2841 @item @samp{doloop_begin}
2842 Companion instruction to @code{doloop_end} required for machines that
2843 need to perform some initialization, such as loading special registers
2844 used by a low-overhead looping instruction.  If initialization insns do
2845 not always need to be emitted, use a @code{define_expand}
2846 (@pxref{Expander Definitions}) and make it fail.
2847
2848
2849 @cindex @code{canonicalize_funcptr_for_compare} instruction pattern
2850 @item @samp{canonicalize_funcptr_for_compare}
2851 Canonicalize the function pointer in operand 1 and store the result
2852 into operand 0.
2853
2854 Operand 0 is always a @code{reg} and has mode @code{Pmode}; operand 1
2855 may be a @code{reg}, @code{mem}, @code{symbol_ref}, @code{const_int}, etc
2856 and also has mode @code{Pmode}.
2857
2858 Canonicalization of a function pointer usually involves computing
2859 the address of the function which would be called if the function
2860 pointer were used in an indirect call.
2861
2862 Only define this pattern if function pointers on the target machine
2863 can have different values but still call the same function when
2864 used in an indirect call.
2865
2866 @cindex @code{save_stack_block} instruction pattern
2867 @cindex @code{save_stack_function} instruction pattern
2868 @cindex @code{save_stack_nonlocal} instruction pattern
2869 @cindex @code{restore_stack_block} instruction pattern
2870 @cindex @code{restore_stack_function} instruction pattern
2871 @cindex @code{restore_stack_nonlocal} instruction pattern
2872 @item @samp{save_stack_block}
2873 @itemx @samp{save_stack_function}
2874 @itemx @samp{save_stack_nonlocal}
2875 @itemx @samp{restore_stack_block}
2876 @itemx @samp{restore_stack_function}
2877 @itemx @samp{restore_stack_nonlocal}
2878 Most machines save and restore the stack pointer by copying it to or
2879 from an object of mode @code{Pmode}.  Do not define these patterns on
2880 such machines.
2881
2882 Some machines require special handling for stack pointer saves and
2883 restores.  On those machines, define the patterns corresponding to the
2884 non-standard cases by using a @code{define_expand} (@pxref{Expander
2885 Definitions}) that produces the required insns.  The three types of
2886 saves and restores are:
2887
2888 @enumerate
2889 @item
2890 @samp{save_stack_block} saves the stack pointer at the start of a block
2891 that allocates a variable-sized object, and @samp{restore_stack_block}
2892 restores the stack pointer when the block is exited.
2893
2894 @item
2895 @samp{save_stack_function} and @samp{restore_stack_function} do a
2896 similar job for the outermost block of a function and are used when the
2897 function allocates variable-sized objects or calls @code{alloca}.  Only
2898 the epilogue uses the restored stack pointer, allowing a simpler save or
2899 restore sequence on some machines.
2900
2901 @item
2902 @samp{save_stack_nonlocal} is used in functions that contain labels
2903 branched to by nested functions.  It saves the stack pointer in such a
2904 way that the inner function can use @samp{restore_stack_nonlocal} to
2905 restore the stack pointer.  The compiler generates code to restore the
2906 frame and argument pointer registers, but some machines require saving
2907 and restoring additional data such as register window information or
2908 stack backchains.  Place insns in these patterns to save and restore any
2909 such required data.
2910 @end enumerate
2911
2912 When saving the stack pointer, operand 0 is the save area and operand 1
2913 is the stack pointer.  The mode used to allocate the save area defaults
2914 to @code{Pmode} but you can override that choice by defining the
2915 @code{STACK_SAVEAREA_MODE} macro (@pxref{Storage Layout}).  You must
2916 specify an integral mode, or @code{VOIDmode} if no save area is needed
2917 for a particular type of save (either because no save is needed or
2918 because a machine-specific save area can be used).  Operand 0 is the
2919 stack pointer and operand 1 is the save area for restore operations.  If
2920 @samp{save_stack_block} is defined, operand 0 must not be
2921 @code{VOIDmode} since these saves can be arbitrarily nested.
2922
2923 A save area is a @code{mem} that is at a constant offset from
2924 @code{virtual_stack_vars_rtx} when the stack pointer is saved for use by
2925 nonlocal gotos and a @code{reg} in the other two cases.
2926
2927 @cindex @code{allocate_stack} instruction pattern
2928 @item @samp{allocate_stack}
2929 Subtract (or add if @code{STACK_GROWS_DOWNWARD} is undefined) operand 1 from
2930 the stack pointer to create space for dynamically allocated data.
2931
2932 Store the resultant pointer to this space into operand 0.  If you
2933 are allocating space from the main stack, do this by emitting a
2934 move insn to copy @code{virtual_stack_dynamic_rtx} to operand 0.
2935 If you are allocating the space elsewhere, generate code to copy the
2936 location of the space to operand 0.  In the latter case, you must
2937 ensure this space gets freed when the corresponding space on the main
2938 stack is free.
2939
2940 Do not define this pattern if all that must be done is the subtraction.
2941 Some machines require other operations such as stack probes or
2942 maintaining the back chain.  Define this pattern to emit those
2943 operations in addition to updating the stack pointer.
2944
2945 @cindex @code{probe} instruction pattern
2946 @item @samp{probe}
2947 Some machines require instructions to be executed after space is
2948 allocated from the stack, for example to generate a reference at
2949 the bottom of the stack.
2950
2951 If you need to emit instructions before the stack has been adjusted,
2952 put them into the @samp{allocate_stack} pattern.  Otherwise, define
2953 this pattern to emit the required instructions.
2954
2955 No operands are provided.
2956
2957 @cindex @code{check_stack} instruction pattern
2958 @item @samp{check_stack}
2959 If stack checking cannot be done on your system by probing the stack with
2960 a load or store instruction (@pxref{Stack Checking}), define this pattern
2961 to perform the needed check and signaling an error if the stack
2962 has overflowed.  The single operand is the location in the stack furthest
2963 from the current stack pointer that you need to validate.  Normally,
2964 on machines where this pattern is needed, you would obtain the stack
2965 limit from a global or thread-specific variable or register.
2966
2967 @cindex @code{nonlocal_goto} instruction pattern
2968 @item @samp{nonlocal_goto}
2969 Emit code to generate a non-local goto, e.g., a jump from one function
2970 to a label in an outer function.  This pattern has four arguments,
2971 each representing a value to be used in the jump.  The first
2972 argument is to be loaded into the frame pointer, the second is
2973 the address to branch to (code to dispatch to the actual label),
2974 the third is the address of a location where the stack is saved,
2975 and the last is the address of the label, to be placed in the
2976 location for the incoming static chain.
2977
2978 On most machines you need not define this pattern, since GCC will
2979 already generate the correct code, which is to load the frame pointer
2980 and static chain, restore the stack (using the
2981 @samp{restore_stack_nonlocal} pattern, if defined), and jump indirectly
2982 to the dispatcher.  You need only define this pattern if this code will
2983 not work on your machine.
2984
2985 @cindex @code{nonlocal_goto_receiver} instruction pattern
2986 @item @samp{nonlocal_goto_receiver}
2987 This pattern, if defined, contains code needed at the target of a
2988 nonlocal goto after the code already generated by GCC@.  You will not
2989 normally need to define this pattern.  A typical reason why you might
2990 need this pattern is if some value, such as a pointer to a global table,
2991 must be restored when the frame pointer is restored.  Note that a nonlocal
2992 goto only occurs within a unit-of-translation, so a global table pointer
2993 that is shared by all functions of a given module need not be restored.
2994 There are no arguments.
2995
2996 @cindex @code{exception_receiver} instruction pattern
2997 @item @samp{exception_receiver}
2998 This pattern, if defined, contains code needed at the site of an
2999 exception handler that isn't needed at the site of a nonlocal goto.  You
3000 will not normally need to define this pattern.  A typical reason why you
3001 might need this pattern is if some value, such as a pointer to a global
3002 table, must be restored after control flow is branched to the handler of
3003 an exception.  There are no arguments.
3004
3005 @cindex @code{builtin_setjmp_setup} instruction pattern
3006 @item @samp{builtin_setjmp_setup}
3007 This pattern, if defined, contains additional code needed to initialize
3008 the @code{jmp_buf}.  You will not normally need to define this pattern.
3009 A typical reason why you might need this pattern is if some value, such
3010 as a pointer to a global table, must be restored.  Though it is
3011 preferred that the pointer value be recalculated if possible (given the
3012 address of a label for instance).  The single argument is a pointer to
3013 the @code{jmp_buf}.  Note that the buffer is five words long and that
3014 the first three are normally used by the generic mechanism.
3015
3016 @cindex @code{builtin_setjmp_receiver} instruction pattern
3017 @item @samp{builtin_setjmp_receiver}
3018 This pattern, if defined, contains code needed at the site of an
3019 built-in setjmp that isn't needed at the site of a nonlocal goto.  You
3020 will not normally need to define this pattern.  A typical reason why you
3021 might need this pattern is if some value, such as a pointer to a global
3022 table, must be restored.  It takes one argument, which is the label
3023 to which builtin_longjmp transfered control; this pattern may be emitted
3024 at a small offset from that label.
3025
3026 @cindex @code{builtin_longjmp} instruction pattern
3027 @item @samp{builtin_longjmp}
3028 This pattern, if defined, performs the entire action of the longjmp.
3029 You will not normally need to define this pattern unless you also define
3030 @code{builtin_setjmp_setup}.  The single argument is a pointer to the
3031 @code{jmp_buf}.
3032
3033 @cindex @code{eh_return} instruction pattern
3034 @item @samp{eh_return}
3035 This pattern, if defined, affects the way @code{__builtin_eh_return},
3036 and thence the call frame exception handling library routines, are
3037 built.  It is intended to handle non-trivial actions needed along
3038 the abnormal return path.
3039
3040 The pattern takes two arguments.  The first is an offset to be applied
3041 to the stack pointer.  It will have been copied to some appropriate
3042 location (typically @code{EH_RETURN_STACKADJ_RTX}) which will survive
3043 until after reload to when the normal epilogue is generated.
3044 The second argument is the address of the exception handler to which
3045 the function should return.  This will normally need to copied by the
3046 pattern to some special register or memory location.
3047
3048 This pattern only needs to be defined if call frame exception handling
3049 is to be used, and simple moves involving @code{EH_RETURN_STACKADJ_RTX}
3050 and @code{EH_RETURN_HANDLER_RTX} are not sufficient.
3051
3052 @cindex @code{prologue} instruction pattern
3053 @anchor{prologue instruction pattern}
3054 @item @samp{prologue}
3055 This pattern, if defined, emits RTL for entry to a function.  The function
3056 entry is responsible for setting up the stack frame, initializing the frame
3057 pointer register, saving callee saved registers, etc.
3058
3059 Using a prologue pattern is generally preferred over defining
3060 @code{TARGET_ASM_FUNCTION_PROLOGUE} to emit assembly code for the prologue.
3061
3062 The @code{prologue} pattern is particularly useful for targets which perform
3063 instruction scheduling.
3064
3065 @cindex @code{epilogue} instruction pattern
3066 @anchor{epilogue instruction pattern}
3067 @item @samp{epilogue}
3068 This pattern emits RTL for exit from a function.  The function
3069 exit is responsible for deallocating the stack frame, restoring callee saved
3070 registers and emitting the return instruction.
3071
3072 Using an epilogue pattern is generally preferred over defining
3073 @code{TARGET_ASM_FUNCTION_EPILOGUE} to emit assembly code for the epilogue.
3074
3075 The @code{epilogue} pattern is particularly useful for targets which perform
3076 instruction scheduling or which have delay slots for their return instruction.
3077
3078 @cindex @code{sibcall_epilogue} instruction pattern
3079 @item @samp{sibcall_epilogue}
3080 This pattern, if defined, emits RTL for exit from a function without the final
3081 branch back to the calling function.  This pattern will be emitted before any
3082 sibling call (aka tail call) sites.
3083
3084 The @code{sibcall_epilogue} pattern must not clobber any arguments used for
3085 parameter passing or any stack slots for arguments passed to the current
3086 function.
3087
3088 @cindex @code{trap} instruction pattern
3089 @item @samp{trap}
3090 This pattern, if defined, signals an error, typically by causing some
3091 kind of signal to be raised.  Among other places, it is used by the Java
3092 front end to signal `invalid array index' exceptions.
3093
3094 @cindex @code{conditional_trap} instruction pattern
3095 @item @samp{conditional_trap}
3096 Conditional trap instruction.  Operand 0 is a piece of RTL which
3097 performs a comparison.  Operand 1 is the trap code, an integer.
3098
3099 A typical @code{conditional_trap} pattern looks like
3100
3101 @smallexample
3102 (define_insn "conditional_trap"
3103   [(trap_if (match_operator 0 "trap_operator"
3104              [(cc0) (const_int 0)])
3105             (match_operand 1 "const_int_operand" "i"))]
3106   ""
3107   "@dots{}")
3108 @end smallexample
3109
3110 @cindex @code{prefetch} instruction pattern
3111 @item @samp{prefetch}
3112
3113 This pattern, if defined, emits code for a non-faulting data prefetch
3114 instruction.  Operand 0 is the address of the memory to prefetch.  Operand 1
3115 is a constant 1 if the prefetch is preparing for a write to the memory
3116 address, or a constant 0 otherwise.  Operand 2 is the expected degree of
3117 temporal locality of the data and is a value between 0 and 3, inclusive; 0
3118 means that the data has no temporal locality, so it need not be left in the
3119 cache after the access; 3 means that the data has a high degree of temporal
3120 locality and should be left in all levels of cache possible;  1 and 2 mean,
3121 respectively, a low or moderate degree of temporal locality.
3122
3123 Targets that do not support write prefetches or locality hints can ignore
3124 the values of operands 1 and 2.
3125
3126 @cindex @code{cycle_display} instruction pattern
3127 @item @samp{cycle_display}
3128
3129 This pattern, if present, will be emitted by the instruction scheduler at
3130 the beginning of each new clock cycle.  This can be used for annotating the
3131 assembler output with cycle counts.  Operand 0 is a @code{const_int} that
3132 holds the clock cycle.
3133
3134 @end table
3135
3136 @node Pattern Ordering
3137 @section When the Order of Patterns Matters
3138 @cindex Pattern Ordering
3139 @cindex Ordering of Patterns
3140
3141 Sometimes an insn can match more than one instruction pattern.  Then the
3142 pattern that appears first in the machine description is the one used.
3143 Therefore, more specific patterns (patterns that will match fewer things)
3144 and faster instructions (those that will produce better code when they
3145 do match) should usually go first in the description.
3146
3147 In some cases the effect of ordering the patterns can be used to hide
3148 a pattern when it is not valid.  For example, the 68000 has an
3149 instruction for converting a fullword to floating point and another
3150 for converting a byte to floating point.  An instruction converting
3151 an integer to floating point could match either one.  We put the
3152 pattern to convert the fullword first to make sure that one will
3153 be used rather than the other.  (Otherwise a large integer might
3154 be generated as a single-byte immediate quantity, which would not work.)
3155 Instead of using this pattern ordering it would be possible to make the
3156 pattern for convert-a-byte smart enough to deal properly with any
3157 constant value.
3158
3159 @node Dependent Patterns
3160 @section Interdependence of Patterns
3161 @cindex Dependent Patterns
3162 @cindex Interdependence of Patterns
3163
3164 Every machine description must have a named pattern for each of the
3165 conditional branch names @samp{b@var{cond}}.  The recognition template
3166 must always have the form
3167
3168 @example
3169 (set (pc)
3170      (if_then_else (@var{cond} (cc0) (const_int 0))
3171                    (label_ref (match_operand 0 "" ""))
3172                    (pc)))
3173 @end example
3174
3175 @noindent
3176 In addition, every machine description must have an anonymous pattern
3177 for each of the possible reverse-conditional branches.  Their templates
3178 look like
3179
3180 @example
3181 (set (pc)
3182      (if_then_else (@var{cond} (cc0) (const_int 0))
3183                    (pc)
3184                    (label_ref (match_operand 0 "" ""))))
3185 @end example
3186
3187 @noindent
3188 They are necessary because jump optimization can turn direct-conditional
3189 branches into reverse-conditional branches.
3190
3191 It is often convenient to use the @code{match_operator} construct to
3192 reduce the number of patterns that must be specified for branches.  For
3193 example,
3194
3195 @example
3196 (define_insn ""
3197   [(set (pc)
3198         (if_then_else (match_operator 0 "comparison_operator"
3199                                       [(cc0) (const_int 0)])
3200                       (pc)
3201                       (label_ref (match_operand 1 "" ""))))]
3202   "@var{condition}"
3203   "@dots{}")
3204 @end example
3205
3206 In some cases machines support instructions identical except for the
3207 machine mode of one or more operands.  For example, there may be
3208 ``sign-extend halfword'' and ``sign-extend byte'' instructions whose
3209 patterns are
3210
3211 @example
3212 (set (match_operand:SI 0 @dots{})
3213      (extend:SI (match_operand:HI 1 @dots{})))
3214
3215 (set (match_operand:SI 0 @dots{})
3216      (extend:SI (match_operand:QI 1 @dots{})))
3217 @end example
3218
3219 @noindent
3220 Constant integers do not specify a machine mode, so an instruction to
3221 extend a constant value could match either pattern.  The pattern it
3222 actually will match is the one that appears first in the file.  For correct
3223 results, this must be the one for the widest possible mode (@code{HImode},
3224 here).  If the pattern matches the @code{QImode} instruction, the results
3225 will be incorrect if the constant value does not actually fit that mode.
3226
3227 Such instructions to extend constants are rarely generated because they are
3228 optimized away, but they do occasionally happen in nonoptimized
3229 compilations.
3230
3231 If a constraint in a pattern allows a constant, the reload pass may
3232 replace a register with a constant permitted by the constraint in some
3233 cases.  Similarly for memory references.  Because of this substitution,
3234 you should not provide separate patterns for increment and decrement
3235 instructions.  Instead, they should be generated from the same pattern
3236 that supports register-register add insns by examining the operands and
3237 generating the appropriate machine instruction.
3238
3239 @node Jump Patterns
3240 @section Defining Jump Instruction Patterns
3241 @cindex jump instruction patterns
3242 @cindex defining jump instruction patterns
3243
3244 For most machines, GCC assumes that the machine has a condition code.
3245 A comparison insn sets the condition code, recording the results of both
3246 signed and unsigned comparison of the given operands.  A separate branch
3247 insn tests the condition code and branches or not according its value.
3248 The branch insns come in distinct signed and unsigned flavors.  Many
3249 common machines, such as the VAX, the 68000 and the 32000, work this
3250 way.
3251
3252 Some machines have distinct signed and unsigned compare instructions, and
3253 only one set of conditional branch instructions.  The easiest way to handle
3254 these machines is to treat them just like the others until the final stage
3255 where assembly code is written.  At this time, when outputting code for the
3256 compare instruction, peek ahead at the following branch using
3257 @code{next_cc0_user (insn)}.  (The variable @code{insn} refers to the insn
3258 being output, in the output-writing code in an instruction pattern.)  If
3259 the RTL says that is an unsigned branch, output an unsigned compare;
3260 otherwise output a signed compare.  When the branch itself is output, you
3261 can treat signed and unsigned branches identically.
3262
3263 The reason you can do this is that GCC always generates a pair of
3264 consecutive RTL insns, possibly separated by @code{note} insns, one to
3265 set the condition code and one to test it, and keeps the pair inviolate
3266 until the end.
3267
3268 To go with this technique, you must define the machine-description macro
3269 @code{NOTICE_UPDATE_CC} to do @code{CC_STATUS_INIT}; in other words, no
3270 compare instruction is superfluous.
3271
3272 Some machines have compare-and-branch instructions and no condition code.
3273 A similar technique works for them.  When it is time to ``output'' a
3274 compare instruction, record its operands in two static variables.  When
3275 outputting the branch-on-condition-code instruction that follows, actually
3276 output a compare-and-branch instruction that uses the remembered operands.
3277
3278 It also works to define patterns for compare-and-branch instructions.
3279 In optimizing compilation, the pair of compare and branch instructions
3280 will be combined according to these patterns.  But this does not happen
3281 if optimization is not requested.  So you must use one of the solutions
3282 above in addition to any special patterns you define.
3283
3284 In many RISC machines, most instructions do not affect the condition
3285 code and there may not even be a separate condition code register.  On
3286 these machines, the restriction that the definition and use of the
3287 condition code be adjacent insns is not necessary and can prevent
3288 important optimizations.  For example, on the IBM RS/6000, there is a
3289 delay for taken branches unless the condition code register is set three
3290 instructions earlier than the conditional branch.  The instruction
3291 scheduler cannot perform this optimization if it is not permitted to
3292 separate the definition and use of the condition code register.
3293
3294 On these machines, do not use @code{(cc0)}, but instead use a register
3295 to represent the condition code.  If there is a specific condition code
3296 register in the machine, use a hard register.  If the condition code or
3297 comparison result can be placed in any general register, or if there are
3298 multiple condition registers, use a pseudo register.
3299
3300 @findex prev_cc0_setter
3301 @findex next_cc0_user
3302 On some machines, the type of branch instruction generated may depend on
3303 the way the condition code was produced; for example, on the 68k and
3304 Sparc, setting the condition code directly from an add or subtract
3305 instruction does not clear the overflow bit the way that a test
3306 instruction does, so a different branch instruction must be used for
3307 some conditional branches.  For machines that use @code{(cc0)}, the set
3308 and use of the condition code must be adjacent (separated only by
3309 @code{note} insns) allowing flags in @code{cc_status} to be used.
3310 (@xref{Condition Code}.)  Also, the comparison and branch insns can be
3311 located from each other by using the functions @code{prev_cc0_setter}
3312 and @code{next_cc0_user}.
3313
3314 However, this is not true on machines that do not use @code{(cc0)}.  On
3315 those machines, no assumptions can be made about the adjacency of the
3316 compare and branch insns and the above methods cannot be used.  Instead,
3317 we use the machine mode of the condition code register to record
3318 different formats of the condition code register.
3319
3320 Registers used to store the condition code value should have a mode that
3321 is in class @code{MODE_CC}.  Normally, it will be @code{CCmode}.  If
3322 additional modes are required (as for the add example mentioned above in
3323 the Sparc), define the macro @code{EXTRA_CC_MODES} to list the
3324 additional modes required (@pxref{Condition Code}).  Also define
3325 @code{SELECT_CC_MODE} to choose a mode given an operand of a compare.
3326
3327 If it is known during RTL generation that a different mode will be
3328 required (for example, if the machine has separate compare instructions
3329 for signed and unsigned quantities, like most IBM processors), they can
3330 be specified at that time.
3331
3332 If the cases that require different modes would be made by instruction
3333 combination, the macro @code{SELECT_CC_MODE} determines which machine
3334 mode should be used for the comparison result.  The patterns should be
3335 written using that mode.  To support the case of the add on the Sparc
3336 discussed above, we have the pattern
3337
3338 @smallexample
3339 (define_insn ""
3340   [(set (reg:CC_NOOV 0)
3341         (compare:CC_NOOV
3342           (plus:SI (match_operand:SI 0 "register_operand" "%r")
3343                    (match_operand:SI 1 "arith_operand" "rI"))
3344           (const_int 0)))]
3345   ""
3346   "@dots{}")
3347 @end smallexample
3348
3349 The @code{SELECT_CC_MODE} macro on the Sparc returns @code{CC_NOOVmode}
3350 for comparisons whose argument is a @code{plus}.
3351
3352 @node Looping Patterns
3353 @section Defining Looping Instruction Patterns
3354 @cindex looping instruction patterns
3355 @cindex defining looping instruction patterns
3356
3357 Some machines have special jump instructions that can be utilised to
3358 make loops more efficient.  A common example is the 68000 @samp{dbra}
3359 instruction which performs a decrement of a register and a branch if the
3360 result was greater than zero.  Other machines, in particular digital
3361 signal processors (DSPs), have special block repeat instructions to
3362 provide low-overhead loop support.  For example, the TI TMS320C3x/C4x
3363 DSPs have a block repeat instruction that loads special registers to
3364 mark the top and end of a loop and to count the number of loop
3365 iterations.  This avoids the need for fetching and executing a
3366 @samp{dbra}-like instruction and avoids pipeline stalls associated with
3367 the jump.
3368
3369 GCC has three special named patterns to support low overhead looping.
3370 They are @samp{decrement_and_branch_until_zero}, @samp{doloop_begin},
3371 and @samp{doloop_end}.  The first pattern,
3372 @samp{decrement_and_branch_until_zero}, is not emitted during RTL
3373 generation but may be emitted during the instruction combination phase.
3374 This requires the assistance of the loop optimizer, using information
3375 collected during strength reduction, to reverse a loop to count down to
3376 zero.  Some targets also require the loop optimizer to add a
3377 @code{REG_NONNEG} note to indicate that the iteration count is always
3378 positive.  This is needed if the target performs a signed loop
3379 termination test.  For example, the 68000 uses a pattern similar to the
3380 following for its @code{dbra} instruction:
3381
3382 @smallexample
3383 @group
3384 (define_insn "decrement_and_branch_until_zero"
3385   [(set (pc)
3386         (if_then_else
3387           (ge (plus:SI (match_operand:SI 0 "general_operand" "+d*am")
3388                        (const_int -1))
3389               (const_int 0))
3390           (label_ref (match_operand 1 "" ""))
3391           (pc)))
3392    (set (match_dup 0)
3393         (plus:SI (match_dup 0)
3394                  (const_int -1)))]
3395   "find_reg_note (insn, REG_NONNEG, 0)"
3396   "@dots{}")
3397 @end group
3398 @end smallexample
3399
3400 Note that since the insn is both a jump insn and has an output, it must
3401 deal with its own reloads, hence the `m' constraints.  Also note that
3402 since this insn is generated by the instruction combination phase
3403 combining two sequential insns together into an implicit parallel insn,
3404 the iteration counter needs to be biased by the same amount as the
3405 decrement operation, in this case @minus{}1.  Note that the following similar
3406 pattern will not be matched by the combiner.
3407
3408 @smallexample
3409 @group
3410 (define_insn "decrement_and_branch_until_zero"
3411   [(set (pc)
3412         (if_then_else
3413           (ge (match_operand:SI 0 "general_operand" "+d*am")
3414               (const_int 1))
3415           (label_ref (match_operand 1 "" ""))
3416           (pc)))
3417    (set (match_dup 0)
3418         (plus:SI (match_dup 0)
3419                  (const_int -1)))]
3420   "find_reg_note (insn, REG_NONNEG, 0)"
3421   "@dots{}")
3422 @end group
3423 @end smallexample
3424
3425 The other two special looping patterns, @samp{doloop_begin} and
3426 @samp{doloop_end}, are emitted by the loop optimizer for certain
3427 well-behaved loops with a finite number of loop iterations using
3428 information collected during strength reduction.
3429
3430 The @samp{doloop_end} pattern describes the actual looping instruction
3431 (or the implicit looping operation) and the @samp{doloop_begin} pattern
3432 is an optional companion pattern that can be used for initialization
3433 needed for some low-overhead looping instructions.
3434
3435 Note that some machines require the actual looping instruction to be
3436 emitted at the top of the loop (e.g., the TMS320C3x/C4x DSPs).  Emitting
3437 the true RTL for a looping instruction at the top of the loop can cause
3438 problems with flow analysis.  So instead, a dummy @code{doloop} insn is
3439 emitted at the end of the loop.  The machine dependent reorg pass checks
3440 for the presence of this @code{doloop} insn and then searches back to
3441 the top of the loop, where it inserts the true looping insn (provided
3442 there are no instructions in the loop which would cause problems).  Any
3443 additional labels can be emitted at this point.  In addition, if the
3444 desired special iteration counter register was not allocated, this
3445 machine dependent reorg pass could emit a traditional compare and jump
3446 instruction pair.
3447
3448 The essential difference between the
3449 @samp{decrement_and_branch_until_zero} and the @samp{doloop_end}
3450 patterns is that the loop optimizer allocates an additional pseudo
3451 register for the latter as an iteration counter.  This pseudo register
3452 cannot be used within the loop (i.e., general induction variables cannot
3453 be derived from it), however, in many cases the loop induction variable
3454 may become redundant and removed by the flow pass.
3455
3456
3457 @node Insn Canonicalizations
3458 @section Canonicalization of Instructions
3459 @cindex canonicalization of instructions
3460 @cindex insn canonicalization
3461
3462 There are often cases where multiple RTL expressions could represent an
3463 operation performed by a single machine instruction.  This situation is
3464 most commonly encountered with logical, branch, and multiply-accumulate
3465 instructions.  In such cases, the compiler attempts to convert these
3466 multiple RTL expressions into a single canonical form to reduce the
3467 number of insn patterns required.
3468
3469 In addition to algebraic simplifications, following canonicalizations
3470 are performed:
3471
3472 @itemize @bullet
3473 @item
3474 For commutative and comparison operators, a constant is always made the
3475 second operand.  If a machine only supports a constant as the second
3476 operand, only patterns that match a constant in the second operand need
3477 be supplied.
3478
3479 @cindex @code{neg}, canonicalization of
3480 @cindex @code{not}, canonicalization of
3481 @cindex @code{mult}, canonicalization of
3482 @cindex @code{plus}, canonicalization of
3483 @cindex @code{minus}, canonicalization of
3484 For these operators, if only one operand is a @code{neg}, @code{not},
3485 @code{mult}, @code{plus}, or @code{minus} expression, it will be the
3486 first operand.
3487
3488 @cindex @code{compare}, canonicalization of
3489 @item
3490 For the @code{compare} operator, a constant is always the second operand
3491 on machines where @code{cc0} is used (@pxref{Jump Patterns}).  On other
3492 machines, there are rare cases where the compiler might want to construct
3493 a @code{compare} with a constant as the first operand.  However, these
3494 cases are not common enough for it to be worthwhile to provide a pattern
3495 matching a constant as the first operand unless the machine actually has
3496 such an instruction.
3497
3498 An operand of @code{neg}, @code{not}, @code{mult}, @code{plus}, or
3499 @code{minus} is made the first operand under the same conditions as
3500 above.
3501
3502 @item
3503 @code{(minus @var{x} (const_int @var{n}))} is converted to
3504 @code{(plus @var{x} (const_int @var{-n}))}.
3505
3506 @item
3507 Within address computations (i.e., inside @code{mem}), a left shift is
3508 converted into the appropriate multiplication by a power of two.
3509
3510 @cindex @code{ior}, canonicalization of
3511 @cindex @code{and}, canonicalization of
3512 @cindex De Morgan's law
3513 @item
3514 De`Morgan's Law is used to move bitwise negation inside a bitwise
3515 logical-and or logical-or operation.  If this results in only one
3516 operand being a @code{not} expression, it will be the first one.
3517
3518 A machine that has an instruction that performs a bitwise logical-and of one
3519 operand with the bitwise negation of the other should specify the pattern
3520 for that instruction as
3521
3522 @example
3523 (define_insn ""
3524   [(set (match_operand:@var{m} 0 @dots{})
3525         (and:@var{m} (not:@var{m} (match_operand:@var{m} 1 @dots{}))
3526                      (match_operand:@var{m} 2 @dots{})))]
3527   "@dots{}"
3528   "@dots{}")
3529 @end example
3530
3531 @noindent
3532 Similarly, a pattern for a ``NAND'' instruction should be written
3533
3534 @example
3535 (define_insn ""
3536   [(set (match_operand:@var{m} 0 @dots{})
3537         (ior:@var{m} (not:@var{m} (match_operand:@var{m} 1 @dots{}))
3538                      (not:@var{m} (match_operand:@var{m} 2 @dots{}))))]
3539   "@dots{}"
3540   "@dots{}")
3541 @end example
3542
3543 In both cases, it is not necessary to include patterns for the many
3544 logically equivalent RTL expressions.
3545
3546 @cindex @code{xor}, canonicalization of
3547 @item
3548 The only possible RTL expressions involving both bitwise exclusive-or
3549 and bitwise negation are @code{(xor:@var{m} @var{x} @var{y})}
3550 and @code{(not:@var{m} (xor:@var{m} @var{x} @var{y}))}.
3551
3552 @item
3553 The sum of three items, one of which is a constant, will only appear in
3554 the form
3555
3556 @example
3557 (plus:@var{m} (plus:@var{m} @var{x} @var{y}) @var{constant})
3558 @end example
3559
3560 @item
3561 On machines that do not use @code{cc0},
3562 @code{(compare @var{x} (const_int 0))} will be converted to
3563 @var{x}.
3564
3565 @cindex @code{zero_extract}, canonicalization of
3566 @cindex @code{sign_extract}, canonicalization of
3567 @item
3568 Equality comparisons of a group of bits (usually a single bit) with zero
3569 will be written using @code{zero_extract} rather than the equivalent
3570 @code{and} or @code{sign_extract} operations.
3571
3572 @end itemize
3573
3574 @node Expander Definitions
3575 @section Defining RTL Sequences for Code Generation
3576 @cindex expander definitions
3577 @cindex code generation RTL sequences
3578 @cindex defining RTL sequences for code generation
3579
3580 On some target machines, some standard pattern names for RTL generation
3581 cannot be handled with single insn, but a sequence of RTL insns can
3582 represent them.  For these target machines, you can write a
3583 @code{define_expand} to specify how to generate the sequence of RTL@.
3584
3585 @findex define_expand
3586 A @code{define_expand} is an RTL expression that looks almost like a
3587 @code{define_insn}; but, unlike the latter, a @code{define_expand} is used
3588 only for RTL generation and it can produce more than one RTL insn.
3589
3590 A @code{define_expand} RTX has four operands:
3591
3592 @itemize @bullet
3593 @item
3594 The name.  Each @code{define_expand} must have a name, since the only
3595 use for it is to refer to it by name.
3596
3597 @item
3598 The RTL template.  This is a vector of RTL expressions representing
3599 a sequence of separate instructions.  Unlike @code{define_insn}, there
3600 is no implicit surrounding @code{PARALLEL}.
3601
3602 @item
3603 The condition, a string containing a C expression.  This expression is
3604 used to express how the availability of this pattern depends on
3605 subclasses of target machine, selected by command-line options when GCC
3606 is run.  This is just like the condition of a @code{define_insn} that
3607 has a standard name.  Therefore, the condition (if present) may not
3608 depend on the data in the insn being matched, but only the
3609 target-machine-type flags.  The compiler needs to test these conditions
3610 during initialization in order to learn exactly which named instructions
3611 are available in a particular run.
3612
3613 @item
3614 The preparation statements, a string containing zero or more C
3615 statements which are to be executed before RTL code is generated from
3616 the RTL template.
3617
3618 Usually these statements prepare temporary registers for use as
3619 internal operands in the RTL template, but they can also generate RTL
3620 insns directly by calling routines such as @code{emit_insn}, etc.
3621 Any such insns precede the ones that come from the RTL template.
3622 @end itemize
3623
3624 Every RTL insn emitted by a @code{define_expand} must match some
3625 @code{define_insn} in the machine description.  Otherwise, the compiler
3626 will crash when trying to generate code for the insn or trying to optimize
3627 it.
3628
3629 The RTL template, in addition to controlling generation of RTL insns,
3630 also describes the operands that need to be specified when this pattern
3631 is used.  In particular, it gives a predicate for each operand.
3632
3633 A true operand, which needs to be specified in order to generate RTL from
3634 the pattern, should be described with a @code{match_operand} in its first
3635 occurrence in the RTL template.  This enters information on the operand's
3636 predicate into the tables that record such things.  GCC uses the
3637 information to preload the operand into a register if that is required for
3638 valid RTL code.  If the operand is referred to more than once, subsequent
3639 references should use @code{match_dup}.
3640
3641 The RTL template may also refer to internal ``operands'' which are
3642 temporary registers or labels used only within the sequence made by the
3643 @code{define_expand}.  Internal operands are substituted into the RTL
3644 template with @code{match_dup}, never with @code{match_operand}.  The
3645 values of the internal operands are not passed in as arguments by the
3646 compiler when it requests use of this pattern.  Instead, they are computed
3647 within the pattern, in the preparation statements.  These statements
3648 compute the values and store them into the appropriate elements of
3649 @code{operands} so that @code{match_dup} can find them.
3650
3651 There are two special macros defined for use in the preparation statements:
3652 @code{DONE} and @code{FAIL}.  Use them with a following semicolon,
3653 as a statement.
3654
3655 @table @code
3656
3657 @findex DONE
3658 @item DONE
3659 Use the @code{DONE} macro to end RTL generation for the pattern.  The
3660 only RTL insns resulting from the pattern on this occasion will be
3661 those already emitted by explicit calls to @code{emit_insn} within the
3662 preparation statements; the RTL template will not be generated.
3663
3664 @findex FAIL
3665 @item FAIL
3666 Make the pattern fail on this occasion.  When a pattern fails, it means
3667 that the pattern was not truly available.  The calling routines in the
3668 compiler will try other strategies for code generation using other patterns.
3669
3670 Failure is currently supported only for binary (addition, multiplication,
3671 shifting, etc.) and bit-field (@code{extv}, @code{extzv}, and @code{insv})
3672 operations.
3673 @end table
3674
3675 If the preparation falls through (invokes neither @code{DONE} nor
3676 @code{FAIL}), then the @code{define_expand} acts like a
3677 @code{define_insn} in that the RTL template is used to generate the
3678 insn.
3679
3680 The RTL template is not used for matching, only for generating the
3681 initial insn list.  If the preparation statement always invokes
3682 @code{DONE} or @code{FAIL}, the RTL template may be reduced to a simple
3683 list of operands, such as this example:
3684
3685 @smallexample
3686 @group
3687 (define_expand "addsi3"
3688   [(match_operand:SI 0 "register_operand" "")
3689    (match_operand:SI 1 "register_operand" "")
3690    (match_operand:SI 2 "register_operand" "")]
3691 @end group
3692 @group
3693   ""
3694   "
3695 @{
3696   handle_add (operands[0], operands[1], operands[2]);
3697   DONE;
3698 @}")
3699 @end group
3700 @end smallexample
3701
3702 Here is an example, the definition of left-shift for the SPUR chip:
3703
3704 @smallexample
3705 @group
3706 (define_expand "ashlsi3"
3707   [(set (match_operand:SI 0 "register_operand" "")
3708         (ashift:SI
3709 @end group
3710 @group
3711           (match_operand:SI 1 "register_operand" "")
3712           (match_operand:SI 2 "nonmemory_operand" "")))]
3713   ""
3714   "
3715 @end group
3716 @end smallexample
3717
3718 @smallexample
3719 @group
3720 @{
3721   if (GET_CODE (operands[2]) != CONST_INT
3722       || (unsigned) INTVAL (operands[2]) > 3)
3723     FAIL;
3724 @}")
3725 @end group
3726 @end smallexample
3727
3728 @noindent
3729 This example uses @code{define_expand} so that it can generate an RTL insn
3730 for shifting when the shift-count is in the supported range of 0 to 3 but
3731 fail in other cases where machine insns aren't available.  When it fails,
3732 the compiler tries another strategy using different patterns (such as, a
3733 library call).
3734
3735 If the compiler were able to handle nontrivial condition-strings in
3736 patterns with names, then it would be possible to use a
3737 @code{define_insn} in that case.  Here is another case (zero-extension
3738 on the 68000) which makes more use of the power of @code{define_expand}:
3739
3740 @smallexample
3741 (define_expand "zero_extendhisi2"
3742   [(set (match_operand:SI 0 "general_operand" "")
3743         (const_int 0))
3744    (set (strict_low_part
3745           (subreg:HI
3746             (match_dup 0)
3747             0))
3748         (match_operand:HI 1 "general_operand" ""))]
3749   ""
3750   "operands[1] = make_safe_from (operands[1], operands[0]);")
3751 @end smallexample
3752
3753 @noindent
3754 @findex make_safe_from
3755 Here two RTL insns are generated, one to clear the entire output operand
3756 and the other to copy the input operand into its low half.  This sequence
3757 is incorrect if the input operand refers to [the old value of] the output
3758 operand, so the preparation statement makes sure this isn't so.  The
3759 function @code{make_safe_from} copies the @code{operands[1]} into a
3760 temporary register if it refers to @code{operands[0]}.  It does this
3761 by emitting another RTL insn.
3762
3763 Finally, a third example shows the use of an internal operand.
3764 Zero-extension on the SPUR chip is done by @code{and}-ing the result
3765 against a halfword mask.  But this mask cannot be represented by a
3766 @code{const_int} because the constant value is too large to be legitimate
3767 on this machine.  So it must be copied into a register with
3768 @code{force_reg} and then the register used in the @code{and}.
3769
3770 @smallexample
3771 (define_expand "zero_extendhisi2"
3772   [(set (match_operand:SI 0 "register_operand" "")
3773         (and:SI (subreg:SI
3774                   (match_operand:HI 1 "register_operand" "")
3775                   0)
3776                 (match_dup 2)))]
3777   ""
3778   "operands[2]
3779      = force_reg (SImode, GEN_INT (65535)); ")
3780 @end smallexample
3781
3782 @strong{Note:} If the @code{define_expand} is used to serve a
3783 standard binary or unary arithmetic operation or a bit-field operation,
3784 then the last insn it generates must not be a @code{code_label},
3785 @code{barrier} or @code{note}.  It must be an @code{insn},
3786 @code{jump_insn} or @code{call_insn}.  If you don't need a real insn
3787 at the end, emit an insn to copy the result of the operation into
3788 itself.  Such an insn will generate no code, but it can avoid problems
3789 in the compiler.
3790
3791 @node Insn Splitting
3792 @section Defining How to Split Instructions
3793 @cindex insn splitting
3794 @cindex instruction splitting
3795 @cindex splitting instructions
3796
3797 There are two cases where you should specify how to split a pattern into
3798 multiple insns.  On machines that have instructions requiring delay
3799 slots (@pxref{Delay Slots}) or that have instructions whose output is
3800 not available for multiple cycles (@pxref{Function Units}), the compiler
3801 phases that optimize these cases need to be able to move insns into
3802 one-instruction delay slots.  However, some insns may generate more than one
3803 machine instruction.  These insns cannot be placed into a delay slot.
3804
3805 Often you can rewrite the single insn as a list of individual insns,
3806 each corresponding to one machine instruction.  The disadvantage of
3807 doing so is that it will cause the compilation to be slower and require
3808 more space.  If the resulting insns are too complex, it may also
3809 suppress some optimizations.  The compiler splits the insn if there is a
3810 reason to believe that it might improve instruction or delay slot
3811 scheduling.
3812
3813 The insn combiner phase also splits putative insns.  If three insns are
3814 merged into one insn with a complex expression that cannot be matched by
3815 some @code{define_insn} pattern, the combiner phase attempts to split
3816 the complex pattern into two insns that are recognized.  Usually it can
3817 break the complex pattern into two patterns by splitting out some
3818 subexpression.  However, in some other cases, such as performing an
3819 addition of a large constant in two insns on a RISC machine, the way to
3820 split the addition into two insns is machine-dependent.
3821
3822 @findex define_split
3823 The @code{define_split} definition tells the compiler how to split a
3824 complex insn into several simpler insns.  It looks like this:
3825
3826 @smallexample
3827 (define_split
3828   [@var{insn-pattern}]
3829   "@var{condition}"
3830   [@var{new-insn-pattern-1}
3831    @var{new-insn-pattern-2}
3832    @dots{}]
3833   "@var{preparation-statements}")
3834 @end smallexample
3835
3836 @var{insn-pattern} is a pattern that needs to be split and
3837 @var{condition} is the final condition to be tested, as in a
3838 @code{define_insn}.  When an insn matching @var{insn-pattern} and
3839 satisfying @var{condition} is found, it is replaced in the insn list
3840 with the insns given by @var{new-insn-pattern-1},
3841 @var{new-insn-pattern-2}, etc.
3842
3843 The @var{preparation-statements} are similar to those statements that
3844 are specified for @code{define_expand} (@pxref{Expander Definitions})
3845 and are executed before the new RTL is generated to prepare for the
3846 generated code or emit some insns whose pattern is not fixed.  Unlike
3847 those in @code{define_expand}, however, these statements must not
3848 generate any new pseudo-registers.  Once reload has completed, they also
3849 must not allocate any space in the stack frame.
3850
3851 Patterns are matched against @var{insn-pattern} in two different
3852 circumstances.  If an insn needs to be split for delay slot scheduling
3853 or insn scheduling, the insn is already known to be valid, which means
3854 that it must have been matched by some @code{define_insn} and, if
3855 @code{reload_completed} is nonzero, is known to satisfy the constraints
3856 of that @code{define_insn}.  In that case, the new insn patterns must
3857 also be insns that are matched by some @code{define_insn} and, if
3858 @code{reload_completed} is nonzero, must also satisfy the constraints
3859 of those definitions.
3860
3861 As an example of this usage of @code{define_split}, consider the following
3862 example from @file{a29k.md}, which splits a @code{sign_extend} from
3863 @code{HImode} to @code{SImode} into a pair of shift insns:
3864
3865 @smallexample
3866 (define_split
3867   [(set (match_operand:SI 0 "gen_reg_operand" "")
3868         (sign_extend:SI (match_operand:HI 1 "gen_reg_operand" "")))]
3869   ""
3870   [(set (match_dup 0)
3871         (ashift:SI (match_dup 1)
3872                    (const_int 16)))
3873    (set (match_dup 0)
3874         (ashiftrt:SI (match_dup 0)
3875                      (const_int 16)))]
3876   "
3877 @{ operands[1] = gen_lowpart (SImode, operands[1]); @}")
3878 @end smallexample
3879
3880 When the combiner phase tries to split an insn pattern, it is always the
3881 case that the pattern is @emph{not} matched by any @code{define_insn}.
3882 The combiner pass first tries to split a single @code{set} expression
3883 and then the same @code{set} expression inside a @code{parallel}, but
3884 followed by a @code{clobber} of a pseudo-reg to use as a scratch
3885 register.  In these cases, the combiner expects exactly two new insn
3886 patterns to be generated.  It will verify that these patterns match some
3887 @code{define_insn} definitions, so you need not do this test in the
3888 @code{define_split} (of course, there is no point in writing a
3889 @code{define_split} that will never produce insns that match).
3890
3891 Here is an example of this use of @code{define_split}, taken from
3892 @file{rs6000.md}:
3893
3894 @smallexample
3895 (define_split
3896   [(set (match_operand:SI 0 "gen_reg_operand" "")
3897         (plus:SI (match_operand:SI 1 "gen_reg_operand" "")
3898                  (match_operand:SI 2 "non_add_cint_operand" "")))]
3899   ""
3900   [(set (match_dup 0) (plus:SI (match_dup 1) (match_dup 3)))
3901    (set (match_dup 0) (plus:SI (match_dup 0) (match_dup 4)))]
3902 "
3903 @{
3904   int low = INTVAL (operands[2]) & 0xffff;
3905   int high = (unsigned) INTVAL (operands[2]) >> 16;
3906
3907   if (low & 0x8000)
3908     high++, low |= 0xffff0000;
3909
3910   operands[3] = GEN_INT (high << 16);
3911   operands[4] = GEN_INT (low);
3912 @}")
3913 @end smallexample
3914
3915 Here the predicate @code{non_add_cint_operand} matches any
3916 @code{const_int} that is @emph{not} a valid operand of a single add
3917 insn.  The add with the smaller displacement is written so that it
3918 can be substituted into the address of a subsequent operation.
3919
3920 An example that uses a scratch register, from the same file, generates
3921 an equality comparison of a register and a large constant:
3922
3923 @smallexample
3924 (define_split
3925   [(set (match_operand:CC 0 "cc_reg_operand" "")
3926         (compare:CC (match_operand:SI 1 "gen_reg_operand" "")
3927                     (match_operand:SI 2 "non_short_cint_operand" "")))
3928    (clobber (match_operand:SI 3 "gen_reg_operand" ""))]
3929   "find_single_use (operands[0], insn, 0)
3930    && (GET_CODE (*find_single_use (operands[0], insn, 0)) == EQ
3931        || GET_CODE (*find_single_use (operands[0], insn, 0)) == NE)"
3932   [(set (match_dup 3) (xor:SI (match_dup 1) (match_dup 4)))
3933    (set (match_dup 0) (compare:CC (match_dup 3) (match_dup 5)))]
3934   "
3935 @{
3936   /* Get the constant we are comparing against, C, and see what it
3937      looks like sign-extended to 16 bits.  Then see what constant
3938      could be XOR'ed with C to get the sign-extended value.  */
3939
3940   int c = INTVAL (operands[2]);
3941   int sextc = (c << 16) >> 16;
3942   int xorv = c ^ sextc;
3943
3944   operands[4] = GEN_INT (xorv);
3945   operands[5] = GEN_INT (sextc);
3946 @}")
3947 @end smallexample
3948
3949 To avoid confusion, don't write a single @code{define_split} that
3950 accepts some insns that match some @code{define_insn} as well as some
3951 insns that don't.  Instead, write two separate @code{define_split}
3952 definitions, one for the insns that are valid and one for the insns that
3953 are not valid.
3954
3955 The splitter is allowed to split jump instructions into sequence of
3956 jumps or create new jumps in while splitting non-jump instructions.  As
3957 the central flowgraph and branch prediction information needs to be updated,
3958 several restriction apply. 
3959
3960 Splitting of jump instruction into sequence that over by another jump
3961 instruction is always valid, as compiler expect identical behavior of new
3962 jump.  When new sequence contains multiple jump instructions or new labels,
3963 more assistance is needed.  Splitter is required to create only unconditional
3964 jumps, or simple conditional jump instructions.  Additionally it must attach a
3965 @code{REG_BR_PROB} note to each conditional jump. An global variable
3966 @code{split_branch_probability} hold the probability of original branch in case
3967 it was an simple conditional jump, @minus{}1 otherwise.  To simplify
3968 recomputing of edge frequencies, new sequence is required to have only
3969 forward jumps to the newly created labels.
3970
3971 @findex define_insn_and_split
3972 For the common case where the pattern of a define_split exactly matches the
3973 pattern of a define_insn, use @code{define_insn_and_split}.  It looks like
3974 this:
3975
3976 @smallexample
3977 (define_insn_and_split
3978   [@var{insn-pattern}]
3979   "@var{condition}"
3980   "@var{output-template}"
3981   "@var{split-condition}"
3982   [@var{new-insn-pattern-1}
3983    @var{new-insn-pattern-2}
3984    @dots{}]
3985   "@var{preparation-statements}"
3986   [@var{insn-attributes}])
3987
3988 @end smallexample
3989
3990 @var{insn-pattern}, @var{condition}, @var{output-template}, and
3991 @var{insn-attributes} are used as in @code{define_insn}.  The
3992 @var{new-insn-pattern} vector and the @var{preparation-statements} are used as
3993 in a @code{define_split}.  The @var{split-condition} is also used as in
3994 @code{define_split}, with the additional behavior that if the condition starts
3995 with @samp{&&}, the condition used for the split will be the constructed as a
3996 logical ``and'' of the split condition with the insn condition.  For example,
3997 from i386.md:
3998
3999 @smallexample
4000 (define_insn_and_split "zero_extendhisi2_and"
4001   [(set (match_operand:SI 0 "register_operand" "=r")
4002      (zero_extend:SI (match_operand:HI 1 "register_operand" "0")))
4003    (clobber (reg:CC 17))]
4004   "TARGET_ZERO_EXTEND_WITH_AND && !optimize_size"
4005   "#"
4006   "&& reload_completed"
4007   [(parallel [(set (match_dup 0) 
4008                    (and:SI (match_dup 0) (const_int 65535)))
4009               (clobber (reg:CC 17))])]
4010   ""
4011   [(set_attr "type" "alu1")])
4012
4013 @end smallexample
4014
4015 In this case, the actual split condition will be
4016 @samp{TARGET_ZERO_EXTEND_WITH_AND && !optimize_size && reload_completed}.
4017
4018 The @code{define_insn_and_split} construction provides exactly the same
4019 functionality as two separate @code{define_insn} and @code{define_split}
4020 patterns.  It exists for compactness, and as a maintenance tool to prevent
4021 having to ensure the two patterns' templates match.
4022
4023 @node Including Patterns
4024 @section Including Patterns in Machine Descriptions.
4025 @cindex insn includes
4026
4027 @findex include
4028 The @code{include} pattern tells the compiler tools where to
4029 look for patterns that are in files other than in the file
4030 @file{.md}. This is used only at build time and there is no preprocessing allowed.
4031
4032 It looks like:
4033
4034 @smallexample
4035
4036 (include
4037   @var{pathname})
4038 @end smallexample
4039
4040 For example:
4041
4042 @smallexample
4043
4044 (include "filestuff") 
4045
4046 @end smallexample
4047
4048 Where @var{pathname} is a string that specifies the the location of the file,
4049 specifies the include file to be in @file{gcc/config/target/filestuff}. The
4050 directory @file{gcc/config/target} is regarded as the default directory.
4051
4052
4053 Machine descriptions may be split up into smaller more manageable subsections 
4054 and placed into subdirectories. 
4055
4056 By specifying:
4057
4058 @smallexample
4059
4060 (include "BOGUS/filestuff") 
4061
4062 @end smallexample
4063
4064 the include file is specified to be in @file{gcc/config/@var{target}/BOGUS/filestuff}.
4065
4066 Specifying an absolute path for the include file such as;
4067 @smallexample
4068
4069 (include "/u2/BOGUS/filestuff") 
4070
4071 @end smallexample
4072 is permitted but is not encouraged. 
4073
4074 @subsection RTL Generation Tool Options for Directory Search
4075 @cindex directory options .md
4076 @cindex options, directory search
4077 @cindex search options
4078
4079 The @option{-I@var{dir}} option specifies directories to search for machine descriptions.
4080 For example:
4081
4082 @smallexample
4083
4084 genrecog -I/p1/abc/proc1 -I/p2/abcd/pro2 target.md
4085
4086 @end smallexample
4087
4088
4089 Add the directory @var{dir} to the head of the list of directories to be
4090 searched for header files.  This can be used to override a system machine definition
4091 file, substituting your own version, since these directories are
4092 searched before the default machine description file directories.  If you use more than
4093 one @option{-I} option, the directories are scanned in left-to-right
4094 order; the standard default directory come after.
4095
4096
4097 @node Peephole Definitions
4098 @section Machine-Specific Peephole Optimizers
4099 @cindex peephole optimizer definitions
4100 @cindex defining peephole optimizers
4101
4102 In addition to instruction patterns the @file{md} file may contain
4103 definitions of machine-specific peephole optimizations.
4104
4105 The combiner does not notice certain peephole optimizations when the data
4106 flow in the program does not suggest that it should try them.  For example,
4107 sometimes two consecutive insns related in purpose can be combined even
4108 though the second one does not appear to use a register computed in the
4109 first one.  A machine-specific peephole optimizer can detect such
4110 opportunities.
4111
4112 There are two forms of peephole definitions that may be used.  The
4113 original @code{define_peephole} is run at assembly output time to
4114 match insns and substitute assembly text.  Use of @code{define_peephole}
4115 is deprecated.
4116
4117 A newer @code{define_peephole2} matches insns and substitutes new
4118 insns.  The @code{peephole2} pass is run after register allocation
4119 but before scheduling, which may result in much better code for
4120 targets that do scheduling.
4121
4122 @menu
4123 * define_peephole::     RTL to Text Peephole Optimizers
4124 * define_peephole2::    RTL to RTL Peephole Optimizers
4125 @end menu
4126
4127 @node define_peephole
4128 @subsection RTL to Text Peephole Optimizers
4129 @findex define_peephole
4130
4131 @need 1000
4132 A definition looks like this:
4133
4134 @smallexample
4135 (define_peephole
4136   [@var{insn-pattern-1}
4137    @var{insn-pattern-2}
4138    @dots{}]
4139   "@var{condition}"
4140   "@var{template}"
4141   "@var{optional-insn-attributes}")
4142 @end smallexample
4143
4144 @noindent
4145 The last string operand may be omitted if you are not using any
4146 machine-specific information in this machine description.  If present,
4147 it must obey the same rules as in a @code{define_insn}.
4148
4149 In this skeleton, @var{insn-pattern-1} and so on are patterns to match
4150 consecutive insns.  The optimization applies to a sequence of insns when
4151 @var{insn-pattern-1} matches the first one, @var{insn-pattern-2} matches
4152 the next, and so on.
4153
4154 Each of the insns matched by a peephole must also match a
4155 @code{define_insn}.  Peepholes are checked only at the last stage just
4156 before code generation, and only optionally.  Therefore, any insn which
4157 would match a peephole but no @code{define_insn} will cause a crash in code
4158 generation in an unoptimized compilation, or at various optimization
4159 stages.
4160
4161 The operands of the insns are matched with @code{match_operands},
4162 @code{match_operator}, and @code{match_dup}, as usual.  What is not
4163 usual is that the operand numbers apply to all the insn patterns in the
4164 definition.  So, you can check for identical operands in two insns by
4165 using @code{match_operand} in one insn and @code{match_dup} in the
4166 other.
4167
4168 The operand constraints used in @code{match_operand} patterns do not have
4169 any direct effect on the applicability of the peephole, but they will
4170 be validated afterward, so make sure your constraints are general enough
4171 to apply whenever the peephole matches.  If the peephole matches
4172 but the constraints are not satisfied, the compiler will crash.
4173
4174 It is safe to omit constraints in all the operands of the peephole; or
4175 you can write constraints which serve as a double-check on the criteria
4176 previously tested.
4177
4178 Once a sequence of insns matches the patterns, the @var{condition} is
4179 checked.  This is a C expression which makes the final decision whether to
4180 perform the optimization (we do so if the expression is nonzero).  If
4181 @var{condition} is omitted (in other words, the string is empty) then the
4182 optimization is applied to every sequence of insns that matches the
4183 patterns.
4184
4185 The defined peephole optimizations are applied after register allocation
4186 is complete.  Therefore, the peephole definition can check which
4187 operands have ended up in which kinds of registers, just by looking at
4188 the operands.
4189
4190 @findex prev_active_insn
4191 The way to refer to the operands in @var{condition} is to write
4192 @code{operands[@var{i}]} for operand number @var{i} (as matched by
4193 @code{(match_operand @var{i} @dots{})}).  Use the variable @code{insn}
4194 to refer to the last of the insns being matched; use
4195 @code{prev_active_insn} to find the preceding insns.
4196
4197 @findex dead_or_set_p
4198 When optimizing computations with intermediate results, you can use
4199 @var{condition} to match only when the intermediate results are not used
4200 elsewhere.  Use the C expression @code{dead_or_set_p (@var{insn},
4201 @var{op})}, where @var{insn} is the insn in which you expect the value
4202 to be used for the last time (from the value of @code{insn}, together
4203 with use of @code{prev_nonnote_insn}), and @var{op} is the intermediate
4204 value (from @code{operands[@var{i}]}).
4205
4206 Applying the optimization means replacing the sequence of insns with one
4207 new insn.  The @var{template} controls ultimate output of assembler code
4208 for this combined insn.  It works exactly like the template of a
4209 @code{define_insn}.  Operand numbers in this template are the same ones
4210 used in matching the original sequence of insns.
4211
4212 The result of a defined peephole optimizer does not need to match any of
4213 the insn patterns in the machine description; it does not even have an
4214 opportunity to match them.  The peephole optimizer definition itself serves
4215 as the insn pattern to control how the insn is output.
4216
4217 Defined peephole optimizers are run as assembler code is being output,
4218 so the insns they produce are never combined or rearranged in any way.
4219
4220 Here is an example, taken from the 68000 machine description:
4221
4222 @smallexample
4223 (define_peephole
4224   [(set (reg:SI 15) (plus:SI (reg:SI 15) (const_int 4)))
4225    (set (match_operand:DF 0 "register_operand" "=f")
4226         (match_operand:DF 1 "register_operand" "ad"))]
4227   "FP_REG_P (operands[0]) && ! FP_REG_P (operands[1])"
4228 @{
4229   rtx xoperands[2];
4230   xoperands[1] = gen_rtx (REG, SImode, REGNO (operands[1]) + 1);
4231 #ifdef MOTOROLA
4232   output_asm_insn ("move.l %1,(sp)", xoperands);
4233   output_asm_insn ("move.l %1,-(sp)", operands);
4234   return "fmove.d (sp)+,%0";
4235 #else
4236   output_asm_insn ("movel %1,sp@@", xoperands);
4237   output_asm_insn ("movel %1,sp@@-", operands);
4238   return "fmoved sp@@+,%0";
4239 #endif
4240 @})
4241 @end smallexample
4242
4243 @need 1000
4244 The effect of this optimization is to change
4245
4246 @smallexample
4247 @group
4248 jbsr _foobar
4249 addql #4,sp
4250 movel d1,sp@@-
4251 movel d0,sp@@-
4252 fmoved sp@@+,fp0
4253 @end group
4254 @end smallexample
4255
4256 @noindent
4257 into
4258
4259 @smallexample
4260 @group
4261 jbsr _foobar
4262 movel d1,sp@@
4263 movel d0,sp@@-
4264 fmoved sp@@+,fp0
4265 @end group
4266 @end smallexample
4267
4268 @ignore
4269 @findex CC_REVERSED
4270 If a peephole matches a sequence including one or more jump insns, you must
4271 take account of the flags such as @code{CC_REVERSED} which specify that the
4272 condition codes are represented in an unusual manner.  The compiler
4273 automatically alters any ordinary conditional jumps which occur in such
4274 situations, but the compiler cannot alter jumps which have been replaced by
4275 peephole optimizations.  So it is up to you to alter the assembler code
4276 that the peephole produces.  Supply C code to write the assembler output,
4277 and in this C code check the condition code status flags and change the
4278 assembler code as appropriate.
4279 @end ignore
4280
4281 @var{insn-pattern-1} and so on look @emph{almost} like the second
4282 operand of @code{define_insn}.  There is one important difference: the
4283 second operand of @code{define_insn} consists of one or more RTX's
4284 enclosed in square brackets.  Usually, there is only one: then the same
4285 action can be written as an element of a @code{define_peephole}.  But
4286 when there are multiple actions in a @code{define_insn}, they are
4287 implicitly enclosed in a @code{parallel}.  Then you must explicitly
4288 write the @code{parallel}, and the square brackets within it, in the
4289 @code{define_peephole}.  Thus, if an insn pattern looks like this,
4290
4291 @smallexample
4292 (define_insn "divmodsi4"
4293   [(set (match_operand:SI 0 "general_operand" "=d")
4294         (div:SI (match_operand:SI 1 "general_operand" "0")
4295                 (match_operand:SI 2 "general_operand" "dmsK")))
4296    (set (match_operand:SI 3 "general_operand" "=d")
4297         (mod:SI (match_dup 1) (match_dup 2)))]
4298   "TARGET_68020"
4299   "divsl%.l %2,%3:%0")
4300 @end smallexample
4301
4302 @noindent
4303 then the way to mention this insn in a peephole is as follows:
4304
4305 @smallexample
4306 (define_peephole
4307   [@dots{}
4308    (parallel
4309     [(set (match_operand:SI 0 "general_operand" "=d")
4310           (div:SI (match_operand:SI 1 "general_operand" "0")
4311                   (match_operand:SI 2 "general_operand" "dmsK")))
4312      (set (match_operand:SI 3 "general_operand" "=d")
4313           (mod:SI (match_dup 1) (match_dup 2)))])
4314    @dots{}]
4315   @dots{})
4316 @end smallexample
4317
4318 @node define_peephole2
4319 @subsection RTL to RTL Peephole Optimizers
4320 @findex define_peephole2
4321
4322 The @code{define_peephole2} definition tells the compiler how to
4323 substitute one sequence of instructions for another sequence,
4324 what additional scratch registers may be needed and what their
4325 lifetimes must be.
4326
4327 @smallexample
4328 (define_peephole2
4329   [@var{insn-pattern-1}
4330    @var{insn-pattern-2}
4331    @dots{}]
4332   "@var{condition}"
4333   [@var{new-insn-pattern-1}
4334    @var{new-insn-pattern-2}
4335    @dots{}]
4336   "@var{preparation-statements}")
4337 @end smallexample
4338
4339 The definition is almost identical to @code{define_split}
4340 (@pxref{Insn Splitting}) except that the pattern to match is not a
4341 single instruction, but a sequence of instructions.
4342
4343 It is possible to request additional scratch registers for use in the
4344 output template.  If appropriate registers are not free, the pattern
4345 will simply not match.
4346
4347 @findex match_scratch
4348 @findex match_dup
4349 Scratch registers are requested with a @code{match_scratch} pattern at
4350 the top level of the input pattern.  The allocated register (initially) will
4351 be dead at the point requested within the original sequence.  If the scratch
4352 is used at more than a single point, a @code{match_dup} pattern at the
4353 top level of the input pattern marks the last position in the input sequence
4354 at which the register must be available.
4355
4356 Here is an example from the IA-32 machine description:
4357
4358 @smallexample
4359 (define_peephole2
4360   [(match_scratch:SI 2 "r")
4361    (parallel [(set (match_operand:SI 0 "register_operand" "")
4362                    (match_operator:SI 3 "arith_or_logical_operator"
4363                      [(match_dup 0)
4364                       (match_operand:SI 1 "memory_operand" "")]))
4365               (clobber (reg:CC 17))])]
4366   "! optimize_size && ! TARGET_READ_MODIFY"
4367   [(set (match_dup 2) (match_dup 1))
4368    (parallel [(set (match_dup 0)
4369                    (match_op_dup 3 [(match_dup 0) (match_dup 2)]))
4370               (clobber (reg:CC 17))])]
4371   "")
4372 @end smallexample
4373
4374 @noindent
4375 This pattern tries to split a load from its use in the hopes that we'll be
4376 able to schedule around the memory load latency.  It allocates a single
4377 @code{SImode} register of class @code{GENERAL_REGS} (@code{"r"}) that needs
4378 to be live only at the point just before the arithmetic.
4379
4380 A real example requiring extended scratch lifetimes is harder to come by,
4381 so here's a silly made-up example:
4382
4383 @smallexample
4384 (define_peephole2
4385   [(match_scratch:SI 4 "r")
4386    (set (match_operand:SI 0 "" "") (match_operand:SI 1 "" ""))
4387    (set (match_operand:SI 2 "" "") (match_dup 1))
4388    (match_dup 4)
4389    (set (match_operand:SI 3 "" "") (match_dup 1))]
4390   "/* @r{determine 1 does not overlap 0 and 2} */"
4391   [(set (match_dup 4) (match_dup 1))
4392    (set (match_dup 0) (match_dup 4))
4393    (set (match_dup 2) (match_dup 4))]
4394    (set (match_dup 3) (match_dup 4))]
4395   "")
4396 @end smallexample
4397
4398 @noindent
4399 If we had not added the @code{(match_dup 4)} in the middle of the input
4400 sequence, it might have been the case that the register we chose at the
4401 beginning of the sequence is killed by the first or second @code{set}.
4402
4403 @node Insn Attributes
4404 @section Instruction Attributes
4405 @cindex insn attributes
4406 @cindex instruction attributes
4407
4408 In addition to describing the instruction supported by the target machine,
4409 the @file{md} file also defines a group of @dfn{attributes} and a set of
4410 values for each.  Every generated insn is assigned a value for each attribute.
4411 One possible attribute would be the effect that the insn has on the machine's
4412 condition code.  This attribute can then be used by @code{NOTICE_UPDATE_CC}
4413 to track the condition codes.
4414
4415 @menu
4416 * Defining Attributes:: Specifying attributes and their values.
4417 * Expressions::         Valid expressions for attribute values.
4418 * Tagging Insns::       Assigning attribute values to insns.
4419 * Attr Example::        An example of assigning attributes.
4420 * Insn Lengths::        Computing the length of insns.
4421 * Constant Attributes:: Defining attributes that are constant.
4422 * Delay Slots::         Defining delay slots required for a machine.
4423 * Function Units::      Specifying information for insn scheduling.
4424 @end menu
4425
4426 @node Defining Attributes
4427 @subsection Defining Attributes and their Values
4428 @cindex defining attributes and their values
4429 @cindex attributes, defining
4430
4431 @findex define_attr
4432 The @code{define_attr} expression is used to define each attribute required
4433 by the target machine.  It looks like:
4434
4435 @smallexample
4436 (define_attr @var{name} @var{list-of-values} @var{default})
4437 @end smallexample
4438
4439 @var{name} is a string specifying the name of the attribute being defined.
4440
4441 @var{list-of-values} is either a string that specifies a comma-separated
4442 list of values that can be assigned to the attribute, or a null string to
4443 indicate that the attribute takes numeric values.
4444
4445 @var{default} is an attribute expression that gives the value of this
4446 attribute for insns that match patterns whose definition does not include
4447 an explicit value for this attribute.  @xref{Attr Example}, for more
4448 information on the handling of defaults.  @xref{Constant Attributes},
4449 for information on attributes that do not depend on any particular insn.
4450
4451 @findex insn-attr.h
4452 For each defined attribute, a number of definitions are written to the
4453 @file{insn-attr.h} file.  For cases where an explicit set of values is
4454 specified for an attribute, the following are defined:
4455
4456 @itemize @bullet
4457 @item
4458 A @samp{#define} is written for the symbol @samp{HAVE_ATTR_@var{name}}.
4459
4460 @item
4461 An enumeral class is defined for @samp{attr_@var{name}} with
4462 elements of the form @samp{@var{upper-name}_@var{upper-value}} where
4463 the attribute name and value are first converted to upper case.
4464
4465 @item
4466 A function @samp{get_attr_@var{name}} is defined that is passed an insn and
4467 returns the attribute value for that insn.
4468 @end itemize
4469
4470 For example, if the following is present in the @file{md} file:
4471
4472 @smallexample
4473 (define_attr "type" "branch,fp,load,store,arith" @dots{})
4474 @end smallexample
4475
4476 @noindent
4477 the following lines will be written to the file @file{insn-attr.h}.
4478
4479 @smallexample
4480 #define HAVE_ATTR_type
4481 enum attr_type @{TYPE_BRANCH, TYPE_FP, TYPE_LOAD,
4482                  TYPE_STORE, TYPE_ARITH@};
4483 extern enum attr_type get_attr_type ();
4484 @end smallexample
4485
4486 If the attribute takes numeric values, no @code{enum} type will be
4487 defined and the function to obtain the attribute's value will return
4488 @code{int}.
4489
4490 @node Expressions
4491 @subsection Attribute Expressions
4492 @cindex attribute expressions
4493
4494 RTL expressions used to define attributes use the codes described above
4495 plus a few specific to attribute definitions, to be discussed below.
4496 Attribute value expressions must have one of the following forms:
4497
4498 @table @code
4499 @cindex @code{const_int} and attributes
4500 @item (const_int @var{i})
4501 The integer @var{i} specifies the value of a numeric attribute.  @var{i}
4502 must be non-negative.
4503
4504 The value of a numeric attribute can be specified either with a
4505 @code{const_int}, or as an integer represented as a string in
4506 @code{const_string}, @code{eq_attr} (see below), @code{attr},
4507 @code{symbol_ref}, simple arithmetic expressions, and @code{set_attr}
4508 overrides on specific instructions (@pxref{Tagging Insns}).
4509
4510 @cindex @code{const_string} and attributes
4511 @item (const_string @var{value})
4512 The string @var{value} specifies a constant attribute value.
4513 If @var{value} is specified as @samp{"*"}, it means that the default value of
4514 the attribute is to be used for the insn containing this expression.
4515 @samp{"*"} obviously cannot be used in the @var{default} expression
4516 of a @code{define_attr}.
4517
4518 If the attribute whose value is being specified is numeric, @var{value}
4519 must be a string containing a non-negative integer (normally
4520 @code{const_int} would be used in this case).  Otherwise, it must
4521 contain one of the valid values for the attribute.
4522
4523 @cindex @code{if_then_else} and attributes
4524 @item (if_then_else @var{test} @var{true-value} @var{false-value})
4525 @var{test} specifies an attribute test, whose format is defined below.
4526 The value of this expression is @var{true-value} if @var{test} is true,
4527 otherwise it is @var{false-value}.
4528
4529 @cindex @code{cond} and attributes
4530 @item (cond [@var{test1} @var{value1} @dots{}] @var{default})
4531 The first operand of this expression is a vector containing an even
4532 number of expressions and consisting of pairs of @var{test} and @var{value}
4533 expressions.  The value of the @code{cond} expression is that of the
4534 @var{value} corresponding to the first true @var{test} expression.  If
4535 none of the @var{test} expressions are true, the value of the @code{cond}
4536 expression is that of the @var{default} expression.
4537 @end table
4538
4539 @var{test} expressions can have one of the following forms:
4540
4541 @table @code
4542 @cindex @code{const_int} and attribute tests
4543 @item (const_int @var{i})
4544 This test is true if @var{i} is nonzero and false otherwise.
4545
4546 @cindex @code{not} and attributes
4547 @cindex @code{ior} and attributes
4548 @cindex @code{and} and attributes
4549 @item (not @var{test})
4550 @itemx (ior @var{test1} @var{test2})
4551 @itemx (and @var{test1} @var{test2})
4552 These tests are true if the indicated logical function is true.
4553
4554 @cindex @code{match_operand} and attributes
4555 @item (match_operand:@var{m} @var{n} @var{pred} @var{constraints})
4556 This test is true if operand @var{n} of the insn whose attribute value
4557 is being determined has mode @var{m} (this part of the test is ignored
4558 if @var{m} is @code{VOIDmode}) and the function specified by the string
4559 @var{pred} returns a nonzero value when passed operand @var{n} and mode
4560 @var{m} (this part of the test is ignored if @var{pred} is the null
4561 string).
4562
4563 The @var{constraints} operand is ignored and should be the null string.
4564
4565 @cindex @code{le} and attributes
4566 @cindex @code{leu} and attributes
4567 @cindex @code{lt} and attributes
4568 @cindex @code{gt} and attributes
4569 @cindex @code{gtu} and attributes
4570 @cindex @code{ge} and attributes
4571 @cindex @code{geu} and attributes
4572 @cindex @code{ne} and attributes
4573 @cindex @code{eq} and attributes
4574 @cindex @code{plus} and attributes
4575 @cindex @code{minus} and attributes
4576 @cindex @code{mult} and attributes
4577 @cindex @code{div} and attributes
4578 @cindex @code{mod} and attributes
4579 @cindex @code{abs} and attributes
4580 @cindex @code{neg} and attributes
4581 @cindex @code{ashift} and attributes
4582 @cindex @code{lshiftrt} and attributes
4583 @cindex @code{ashiftrt} and attributes
4584 @item (le @var{arith1} @var{arith2})
4585 @itemx (leu @var{arith1} @var{arith2})
4586 @itemx (lt @var{arith1} @var{arith2})
4587 @itemx (ltu @var{arith1} @var{arith2})
4588 @itemx (gt @var{arith1} @var{arith2})
4589 @itemx (gtu @var{arith1} @var{arith2})
4590 @itemx (ge @var{arith1} @var{arith2})
4591 @itemx (geu @var{arith1} @var{arith2})
4592 @itemx (ne @var{arith1} @var{arith2})
4593 @itemx (eq @var{arith1} @var{arith2})
4594 These tests are true if the indicated comparison of the two arithmetic
4595 expressions is true.  Arithmetic expressions are formed with
4596 @code{plus}, @code{minus}, @code{mult}, @code{div}, @code{mod},
4597 @code{abs}, @code{neg}, @code{and}, @code{ior}, @code{xor}, @code{not},
4598 @code{ashift}, @code{lshiftrt}, and @code{ashiftrt} expressions.
4599
4600 @findex get_attr
4601 @code{const_int} and @code{symbol_ref} are always valid terms (@pxref{Insn
4602 Lengths},for additional forms).  @code{symbol_ref} is a string
4603 denoting a C expression that yields an @code{int} when evaluated by the
4604 @samp{get_attr_@dots{}} routine.  It should normally be a global
4605 variable.
4606
4607 @findex eq_attr
4608 @item (eq_attr @var{name} @var{value})
4609 @var{name} is a string specifying the name of an attribute.
4610
4611 @var{value} is a string that is either a valid value for attribute
4612 @var{name}, a comma-separated list of values, or @samp{!} followed by a
4613 value or list.  If @var{value} does not begin with a @samp{!}, this
4614 test is true if the value of the @var{name} attribute of the current
4615 insn is in the list specified by @var{value}.  If @var{value} begins
4616 with a @samp{!}, this test is true if the attribute's value is
4617 @emph{not} in the specified list.
4618
4619 For example,
4620
4621 @smallexample
4622 (eq_attr "type" "load,store")
4623 @end smallexample
4624
4625 @noindent
4626 is equivalent to
4627
4628 @smallexample
4629 (ior (eq_attr "type" "load") (eq_attr "type" "store"))
4630 @end smallexample
4631
4632 If @var{name} specifies an attribute of @samp{alternative}, it refers to the
4633 value of the compiler variable @code{which_alternative}
4634 (@pxref{Output Statement}) and the values must be small integers.  For
4635 example,
4636
4637 @smallexample
4638 (eq_attr "alternative" "2,3")
4639 @end smallexample
4640
4641 @noindent
4642 is equivalent to
4643
4644 @smallexample
4645 (ior (eq (symbol_ref "which_alternative") (const_int 2))
4646      (eq (symbol_ref "which_alternative") (const_int 3)))
4647 @end smallexample
4648
4649 Note that, for most attributes, an @code{eq_attr} test is simplified in cases
4650 where the value of the attribute being tested is known for all insns matching
4651 a particular pattern.  This is by far the most common case.
4652
4653 @findex attr_flag
4654 @item (attr_flag @var{name})
4655 The value of an @code{attr_flag} expression is true if the flag
4656 specified by @var{name} is true for the @code{insn} currently being
4657 scheduled.
4658
4659 @var{name} is a string specifying one of a fixed set of flags to test.
4660 Test the flags @code{forward} and @code{backward} to determine the
4661 direction of a conditional branch.  Test the flags @code{very_likely},
4662 @code{likely}, @code{very_unlikely}, and @code{unlikely} to determine
4663 if a conditional branch is expected to be taken.
4664
4665 If the @code{very_likely} flag is true, then the @code{likely} flag is also
4666 true.  Likewise for the @code{very_unlikely} and @code{unlikely} flags.
4667
4668 This example describes a conditional branch delay slot which
4669 can be nullified for forward branches that are taken (annul-true) or
4670 for backward branches which are not taken (annul-false).
4671
4672 @smallexample
4673 (define_delay (eq_attr "type" "cbranch")
4674   [(eq_attr "in_branch_delay" "true")
4675    (and (eq_attr "in_branch_delay" "true")
4676         (attr_flag "forward"))
4677    (and (eq_attr "in_branch_delay" "true")
4678         (attr_flag "backward"))])
4679 @end smallexample
4680
4681 The @code{forward} and @code{backward} flags are false if the current
4682 @code{insn} being scheduled is not a conditional branch.
4683
4684 The @code{very_likely} and @code{likely} flags are true if the
4685 @code{insn} being scheduled is not a conditional branch.
4686 The @code{very_unlikely} and @code{unlikely} flags are false if the
4687 @code{insn} being scheduled is not a conditional branch.
4688
4689 @code{attr_flag} is only used during delay slot scheduling and has no
4690 meaning to other passes of the compiler.
4691
4692 @findex attr
4693 @item (attr @var{name})
4694 The value of another attribute is returned.  This is most useful
4695 for numeric attributes, as @code{eq_attr} and @code{attr_flag}
4696 produce more efficient code for non-numeric attributes.
4697 @end table
4698
4699 @node Tagging Insns
4700 @subsection Assigning Attribute Values to Insns
4701 @cindex tagging insns
4702 @cindex assigning attribute values to insns
4703
4704 The value assigned to an attribute of an insn is primarily determined by
4705 which pattern is matched by that insn (or which @code{define_peephole}
4706 generated it).  Every @code{define_insn} and @code{define_peephole} can
4707 have an optional last argument to specify the values of attributes for
4708 matching insns.  The value of any attribute not specified in a particular
4709 insn is set to the default value for that attribute, as specified in its
4710 @code{define_attr}.  Extensive use of default values for attributes
4711 permits the specification of the values for only one or two attributes
4712 in the definition of most insn patterns, as seen in the example in the
4713 next section.
4714
4715 The optional last argument of @code{define_insn} and
4716 @code{define_peephole} is a vector of expressions, each of which defines
4717 the value for a single attribute.  The most general way of assigning an
4718 attribute's value is to use a @code{set} expression whose first operand is an
4719 @code{attr} expression giving the name of the attribute being set.  The
4720 second operand of the @code{set} is an attribute expression
4721 (@pxref{Expressions}) giving the value of the attribute.
4722
4723 When the attribute value depends on the @samp{alternative} attribute
4724 (i.e., which is the applicable alternative in the constraint of the
4725 insn), the @code{set_attr_alternative} expression can be used.  It
4726 allows the specification of a vector of attribute expressions, one for
4727 each alternative.
4728
4729 @findex set_attr
4730 When the generality of arbitrary attribute expressions is not required,
4731 the simpler @code{set_attr} expression can be used, which allows
4732 specifying a string giving either a single attribute value or a list
4733 of attribute values, one for each alternative.
4734
4735 The form of each of the above specifications is shown below.  In each case,
4736 @var{name} is a string specifying the attribute to be set.
4737
4738 @table @code
4739 @item (set_attr @var{name} @var{value-string})
4740 @var{value-string} is either a string giving the desired attribute value,
4741 or a string containing a comma-separated list giving the values for
4742 succeeding alternatives.  The number of elements must match the number
4743 of alternatives in the constraint of the insn pattern.
4744
4745 Note that it may be useful to specify @samp{*} for some alternative, in
4746 which case the attribute will assume its default value for insns matching
4747 that alternative.
4748
4749 @findex set_attr_alternative
4750 @item (set_attr_alternative @var{name} [@var{value1} @var{value2} @dots{}])
4751 Depending on the alternative of the insn, the value will be one of the
4752 specified values.  This is a shorthand for using a @code{cond} with
4753 tests on the @samp{alternative} attribute.
4754
4755 @findex attr
4756 @item (set (attr @var{name}) @var{value})
4757 The first operand of this @code{set} must be the special RTL expression
4758 @code{attr}, whose sole operand is a string giving the name of the
4759 attribute being set.  @var{value} is the value of the attribute.
4760 @end table
4761
4762 The following shows three different ways of representing the same
4763 attribute value specification:
4764
4765 @smallexample
4766 (set_attr "type" "load,store,arith")
4767
4768 (set_attr_alternative "type"
4769                       [(const_string "load") (const_string "store")
4770                        (const_string "arith")])
4771
4772 (set (attr "type")
4773      (cond [(eq_attr "alternative" "1") (const_string "load")
4774             (eq_attr "alternative" "2") (const_string "store")]
4775            (const_string "arith")))
4776 @end smallexample
4777
4778 @need 1000
4779 @findex define_asm_attributes
4780 The @code{define_asm_attributes} expression provides a mechanism to
4781 specify the attributes assigned to insns produced from an @code{asm}
4782 statement.  It has the form:
4783
4784 @smallexample
4785 (define_asm_attributes [@var{attr-sets}])
4786 @end smallexample
4787
4788 @noindent
4789 where @var{attr-sets} is specified the same as for both the
4790 @code{define_insn} and the @code{define_peephole} expressions.
4791
4792 These values will typically be the ``worst case'' attribute values.  For
4793 example, they might indicate that the condition code will be clobbered.
4794
4795 A specification for a @code{length} attribute is handled specially.  The
4796 way to compute the length of an @code{asm} insn is to multiply the
4797 length specified in the expression @code{define_asm_attributes} by the
4798 number of machine instructions specified in the @code{asm} statement,
4799 determined by counting the number of semicolons and newlines in the
4800 string.  Therefore, the value of the @code{length} attribute specified
4801 in a @code{define_asm_attributes} should be the maximum possible length
4802 of a single machine instruction.
4803
4804 @node Attr Example
4805 @subsection Example of Attribute Specifications
4806 @cindex attribute specifications example
4807 @cindex attribute specifications
4808
4809 The judicious use of defaulting is important in the efficient use of
4810 insn attributes.  Typically, insns are divided into @dfn{types} and an
4811 attribute, customarily called @code{type}, is used to represent this
4812 value.  This attribute is normally used only to define the default value
4813 for other attributes.  An example will clarify this usage.
4814
4815 Assume we have a RISC machine with a condition code and in which only
4816 full-word operations are performed in registers.  Let us assume that we
4817 can divide all insns into loads, stores, (integer) arithmetic
4818 operations, floating point operations, and branches.
4819
4820 Here we will concern ourselves with determining the effect of an insn on
4821 the condition code and will limit ourselves to the following possible
4822 effects:  The condition code can be set unpredictably (clobbered), not
4823 be changed, be set to agree with the results of the operation, or only
4824 changed if the item previously set into the condition code has been
4825 modified.
4826
4827 Here is part of a sample @file{md} file for such a machine:
4828
4829 @smallexample
4830 (define_attr "type" "load,store,arith,fp,branch" (const_string "arith"))
4831
4832 (define_attr "cc" "clobber,unchanged,set,change0"
4833              (cond [(eq_attr "type" "load")
4834                         (const_string "change0")
4835                     (eq_attr "type" "store,branch")
4836                         (const_string "unchanged")
4837                     (eq_attr "type" "arith")
4838                         (if_then_else (match_operand:SI 0 "" "")
4839                                       (const_string "set")
4840                                       (const_string "clobber"))]
4841                    (const_string "clobber")))
4842
4843 (define_insn ""
4844   [(set (match_operand:SI 0 "general_operand" "=r,r,m")
4845         (match_operand:SI 1 "general_operand" "r,m,r"))]
4846   ""
4847   "@@
4848    move %0,%1
4849    load %0,%1
4850    store %0,%1"
4851   [(set_attr "type" "arith,load,store")])
4852 @end smallexample
4853
4854 Note that we assume in the above example that arithmetic operations
4855 performed on quantities smaller than a machine word clobber the condition
4856 code since they will set the condition code to a value corresponding to the
4857 full-word result.
4858
4859 @node Insn Lengths
4860 @subsection Computing the Length of an Insn
4861 @cindex insn lengths, computing
4862 @cindex computing the length of an insn
4863
4864 For many machines, multiple types of branch instructions are provided, each
4865 for different length branch displacements.  In most cases, the assembler
4866 will choose the correct instruction to use.  However, when the assembler
4867 cannot do so, GCC can when a special attribute, the @samp{length}
4868 attribute, is defined.  This attribute must be defined to have numeric
4869 values by specifying a null string in its @code{define_attr}.
4870
4871 In the case of the @samp{length} attribute, two additional forms of
4872 arithmetic terms are allowed in test expressions:
4873
4874 @table @code
4875 @cindex @code{match_dup} and attributes
4876 @item (match_dup @var{n})
4877 This refers to the address of operand @var{n} of the current insn, which
4878 must be a @code{label_ref}.
4879
4880 @cindex @code{pc} and attributes
4881 @item (pc)
4882 This refers to the address of the @emph{current} insn.  It might have
4883 been more consistent with other usage to make this the address of the
4884 @emph{next} insn but this would be confusing because the length of the
4885 current insn is to be computed.
4886 @end table
4887
4888 @cindex @code{addr_vec}, length of
4889 @cindex @code{addr_diff_vec}, length of
4890 For normal insns, the length will be determined by value of the
4891 @samp{length} attribute.  In the case of @code{addr_vec} and
4892 @code{addr_diff_vec} insn patterns, the length is computed as
4893 the number of vectors multiplied by the size of each vector.
4894
4895 Lengths are measured in addressable storage units (bytes).
4896
4897 The following macros can be used to refine the length computation:
4898
4899 @table @code
4900 @findex FIRST_INSN_ADDRESS
4901 @item FIRST_INSN_ADDRESS
4902 When the @code{length} insn attribute is used, this macro specifies the
4903 value to be assigned to the address of the first insn in a function.  If
4904 not specified, 0 is used.
4905
4906 @findex ADJUST_INSN_LENGTH
4907 @item ADJUST_INSN_LENGTH (@var{insn}, @var{length})
4908 If defined, modifies the length assigned to instruction @var{insn} as a
4909 function of the context in which it is used.  @var{length} is an lvalue
4910 that contains the initially computed length of the insn and should be
4911 updated with the correct length of the insn.
4912
4913 This macro will normally not be required.  A case in which it is
4914 required is the ROMP@.  On this machine, the size of an @code{addr_vec}
4915 insn must be increased by two to compensate for the fact that alignment
4916 may be required.
4917 @end table
4918
4919 @findex get_attr_length
4920 The routine that returns @code{get_attr_length} (the value of the
4921 @code{length} attribute) can be used by the output routine to
4922 determine the form of the branch instruction to be written, as the
4923 example below illustrates.
4924
4925 As an example of the specification of variable-length branches, consider
4926 the IBM 360.  If we adopt the convention that a register will be set to
4927 the starting address of a function, we can jump to labels within 4k of
4928 the start using a four-byte instruction.  Otherwise, we need a six-byte
4929 sequence to load the address from memory and then branch to it.
4930
4931 On such a machine, a pattern for a branch instruction might be specified
4932 as follows:
4933
4934 @smallexample
4935 (define_insn "jump"
4936   [(set (pc)
4937         (label_ref (match_operand 0 "" "")))]
4938   ""
4939 @{
4940    return (get_attr_length (insn) == 4
4941            ? "b %l0" : "l r15,=a(%l0); br r15");
4942 @}
4943   [(set (attr "length")
4944         (if_then_else (lt (match_dup 0) (const_int 4096))
4945                       (const_int 4)
4946                       (const_int 6)))])
4947 @end smallexample
4948
4949 @node Constant Attributes
4950 @subsection Constant Attributes
4951 @cindex constant attributes
4952
4953 A special form of @code{define_attr}, where the expression for the
4954 default value is a @code{const} expression, indicates an attribute that
4955 is constant for a given run of the compiler.  Constant attributes may be
4956 used to specify which variety of processor is used.  For example,
4957
4958 @smallexample
4959 (define_attr "cpu" "m88100,m88110,m88000"
4960  (const
4961   (cond [(symbol_ref "TARGET_88100") (const_string "m88100")
4962          (symbol_ref "TARGET_88110") (const_string "m88110")]
4963         (const_string "m88000"))))
4964
4965 (define_attr "memory" "fast,slow"
4966  (const
4967   (if_then_else (symbol_ref "TARGET_FAST_MEM")
4968                 (const_string "fast")
4969                 (const_string "slow"))))
4970 @end smallexample
4971
4972 The routine generated for constant attributes has no parameters as it
4973 does not depend on any particular insn.  RTL expressions used to define
4974 the value of a constant attribute may use the @code{symbol_ref} form,
4975 but may not use either the @code{match_operand} form or @code{eq_attr}
4976 forms involving insn attributes.
4977
4978 @node Delay Slots
4979 @subsection Delay Slot Scheduling
4980 @cindex delay slots, defining
4981
4982 The insn attribute mechanism can be used to specify the requirements for
4983 delay slots, if any, on a target machine.  An instruction is said to
4984 require a @dfn{delay slot} if some instructions that are physically
4985 after the instruction are executed as if they were located before it.
4986 Classic examples are branch and call instructions, which often execute
4987 the following instruction before the branch or call is performed.
4988
4989 On some machines, conditional branch instructions can optionally
4990 @dfn{annul} instructions in the delay slot.  This means that the
4991 instruction will not be executed for certain branch outcomes.  Both
4992 instructions that annul if the branch is true and instructions that
4993 annul if the branch is false are supported.
4994
4995 Delay slot scheduling differs from instruction scheduling in that
4996 determining whether an instruction needs a delay slot is dependent only
4997 on the type of instruction being generated, not on data flow between the
4998 instructions.  See the next section for a discussion of data-dependent
4999 instruction scheduling.
5000
5001 @findex define_delay
5002 The requirement of an insn needing one or more delay slots is indicated
5003 via the @code{define_delay} expression.  It has the following form:
5004
5005 @smallexample
5006 (define_delay @var{test}
5007               [@var{delay-1} @var{annul-true-1} @var{annul-false-1}
5008                @var{delay-2} @var{annul-true-2} @var{annul-false-2}
5009                @dots{}])
5010 @end smallexample
5011
5012 @var{test} is an attribute test that indicates whether this
5013 @code{define_delay} applies to a particular insn.  If so, the number of
5014 required delay slots is determined by the length of the vector specified
5015 as the second argument.  An insn placed in delay slot @var{n} must
5016 satisfy attribute test @var{delay-n}.  @var{annul-true-n} is an
5017 attribute test that specifies which insns may be annulled if the branch
5018 is true.  Similarly, @var{annul-false-n} specifies which insns in the
5019 delay slot may be annulled if the branch is false.  If annulling is not
5020 supported for that delay slot, @code{(nil)} should be coded.
5021
5022 For example, in the common case where branch and call insns require
5023 a single delay slot, which may contain any insn other than a branch or
5024 call, the following would be placed in the @file{md} file:
5025
5026 @smallexample
5027 (define_delay (eq_attr "type" "branch,call")
5028               [(eq_attr "type" "!branch,call") (nil) (nil)])
5029 @end smallexample
5030
5031 Multiple @code{define_delay} expressions may be specified.  In this
5032 case, each such expression specifies different delay slot requirements
5033 and there must be no insn for which tests in two @code{define_delay}
5034 expressions are both true.
5035
5036 For example, if we have a machine that requires one delay slot for branches
5037 but two for calls,  no delay slot can contain a branch or call insn,
5038 and any valid insn in the delay slot for the branch can be annulled if the
5039 branch is true, we might represent this as follows:
5040
5041 @smallexample
5042 (define_delay (eq_attr "type" "branch")
5043    [(eq_attr "type" "!branch,call")
5044     (eq_attr "type" "!branch,call")
5045     (nil)])
5046
5047 (define_delay (eq_attr "type" "call")
5048               [(eq_attr "type" "!branch,call") (nil) (nil)
5049                (eq_attr "type" "!branch,call") (nil) (nil)])
5050 @end smallexample
5051 @c the above is *still* too long.  --mew 4feb93
5052
5053 @node Function Units
5054 @subsection Specifying Function Units
5055 @cindex function units, for scheduling
5056
5057 On most RISC machines, there are instructions whose results are not
5058 available for a specific number of cycles.  Common cases are instructions
5059 that load data from memory.  On many machines, a pipeline stall will result
5060 if the data is referenced too soon after the load instruction.
5061
5062 In addition, many newer microprocessors have multiple function units, usually
5063 one for integer and one for floating point, and often will incur pipeline
5064 stalls when a result that is needed is not yet ready.
5065
5066 The descriptions in this section allow the specification of how much
5067 time must elapse between the execution of an instruction and the time
5068 when its result is used.  It also allows specification of when the
5069 execution of an instruction will delay execution of similar instructions
5070 due to function unit conflicts.
5071
5072 For the purposes of the specifications in this section, a machine is
5073 divided into @dfn{function units}, each of which execute a specific
5074 class of instructions in first-in-first-out order.  Function units that
5075 accept one instruction each cycle and allow a result to be used in the
5076 succeeding instruction (usually via forwarding) need not be specified.
5077 Classic RISC microprocessors will normally have a single function unit,
5078 which we can call @samp{memory}.  The newer ``superscalar'' processors
5079 will often have function units for floating point operations, usually at
5080 least a floating point adder and multiplier.
5081
5082 @findex define_function_unit
5083 Each usage of a function units by a class of insns is specified with a
5084 @code{define_function_unit} expression, which looks like this:
5085
5086 @smallexample
5087 (define_function_unit @var{name} @var{multiplicity} @var{simultaneity}
5088                       @var{test} @var{ready-delay} @var{issue-delay}
5089                      [@var{conflict-list}])
5090 @end smallexample
5091
5092 @var{name} is a string giving the name of the function unit.
5093
5094 @var{multiplicity} is an integer specifying the number of identical
5095 units in the processor.  If more than one unit is specified, they will
5096 be scheduled independently.  Only truly independent units should be
5097 counted; a pipelined unit should be specified as a single unit.  (The
5098 only common example of a machine that has multiple function units for a
5099 single instruction class that are truly independent and not pipelined
5100 are the two multiply and two increment units of the CDC 6600.)
5101
5102 @var{simultaneity} specifies the maximum number of insns that can be
5103 executing in each instance of the function unit simultaneously or zero
5104 if the unit is pipelined and has no limit.
5105
5106 All @code{define_function_unit} definitions referring to function unit
5107 @var{name} must have the same name and values for @var{multiplicity} and
5108 @var{simultaneity}.
5109
5110 @var{test} is an attribute test that selects the insns we are describing
5111 in this definition.  Note that an insn may use more than one function
5112 unit and a function unit may be specified in more than one
5113 @code{define_function_unit}.
5114
5115 @var{ready-delay} is an integer that specifies the number of cycles
5116 after which the result of the instruction can be used without
5117 introducing any stalls.
5118
5119 @var{issue-delay} is an integer that specifies the number of cycles
5120 after the instruction matching the @var{test} expression begins using
5121 this unit until a subsequent instruction can begin.  A cost of @var{N}
5122 indicates an @var{N-1} cycle delay.  A subsequent instruction may also
5123 be delayed if an earlier instruction has a longer @var{ready-delay}
5124 value.  This blocking effect is computed using the @var{simultaneity},
5125 @var{ready-delay}, @var{issue-delay}, and @var{conflict-list} terms.
5126 For a normal non-pipelined function unit, @var{simultaneity} is one, the
5127 unit is taken to block for the @var{ready-delay} cycles of the executing
5128 insn, and smaller values of @var{issue-delay} are ignored.
5129
5130 @var{conflict-list} is an optional list giving detailed conflict costs
5131 for this unit.  If specified, it is a list of condition test expressions
5132 to be applied to insns chosen to execute in @var{name} following the
5133 particular insn matching @var{test} that is already executing in
5134 @var{name}.  For each insn in the list, @var{issue-delay} specifies the
5135 conflict cost; for insns not in the list, the cost is zero.  If not
5136 specified, @var{conflict-list} defaults to all instructions that use the
5137 function unit.
5138
5139 Typical uses of this vector are where a floating point function unit can
5140 pipeline either single- or double-precision operations, but not both, or
5141 where a memory unit can pipeline loads, but not stores, etc.
5142
5143 As an example, consider a classic RISC machine where the result of a
5144 load instruction is not available for two cycles (a single ``delay''
5145 instruction is required) and where only one load instruction can be executed
5146 simultaneously.  This would be specified as:
5147
5148 @smallexample
5149 (define_function_unit "memory" 1 1 (eq_attr "type" "load") 2 0)
5150 @end smallexample
5151
5152 For the case of a floating point function unit that can pipeline either
5153 single or double precision, but not both, the following could be specified:
5154
5155 @smallexample
5156 (define_function_unit
5157    "fp" 1 0 (eq_attr "type" "sp_fp") 4 4 [(eq_attr "type" "dp_fp")])
5158 (define_function_unit
5159    "fp" 1 0 (eq_attr "type" "dp_fp") 4 4 [(eq_attr "type" "sp_fp")])
5160 @end smallexample
5161
5162 @strong{Note:} The scheduler attempts to avoid function unit conflicts
5163 and uses all the specifications in the @code{define_function_unit}
5164 expression.  It has recently come to our attention that these
5165 specifications may not allow modeling of some of the newer
5166 ``superscalar'' processors that have insns using multiple pipelined
5167 units.  These insns will cause a potential conflict for the second unit
5168 used during their execution and there is no way of representing that
5169 conflict.  We welcome any examples of how function unit conflicts work
5170 in such processors and suggestions for their representation.
5171
5172 @node Conditional Execution
5173 @section Conditional Execution
5174 @cindex conditional execution
5175 @cindex predication
5176
5177 A number of architectures provide for some form of conditional
5178 execution, or predication.  The hallmark of this feature is the
5179 ability to nullify most of the instructions in the instruction set.
5180 When the instruction set is large and not entirely symmetric, it
5181 can be quite tedious to describe these forms directly in the
5182 @file{.md} file.  An alternative is the @code{define_cond_exec} template.
5183
5184 @findex define_cond_exec
5185 @smallexample
5186 (define_cond_exec
5187   [@var{predicate-pattern}]
5188   "@var{condition}"
5189   "@var{output-template}")
5190 @end smallexample
5191
5192 @var{predicate-pattern} is the condition that must be true for the
5193 insn to be executed at runtime and should match a relational operator.
5194 One can use @code{match_operator} to match several relational operators
5195 at once.  Any @code{match_operand} operands must have no more than one
5196 alternative.
5197
5198 @var{condition} is a C expression that must be true for the generated
5199 pattern to match.
5200
5201 @findex current_insn_predicate
5202 @var{output-template} is a string similar to the @code{define_insn}
5203 output template (@pxref{Output Template}), except that the @samp{*}
5204 and @samp{@@} special cases do not apply.  This is only useful if the
5205 assembly text for the predicate is a simple prefix to the main insn.
5206 In order to handle the general case, there is a global variable
5207 @code{current_insn_predicate} that will contain the entire predicate
5208 if the current insn is predicated, and will otherwise be @code{NULL}.
5209
5210 When @code{define_cond_exec} is used, an implicit reference to
5211 the @code{predicable} instruction attribute is made.
5212 @xref{Insn Attributes}.  This attribute must be boolean (i.e.@: have
5213 exactly two elements in its @var{list-of-values}).  Further, it must
5214 not be used with complex expressions.  That is, the default and all
5215 uses in the insns must be a simple constant, not dependent on the
5216 alternative or anything else.
5217
5218 For each @code{define_insn} for which the @code{predicable}
5219 attribute is true, a new @code{define_insn} pattern will be
5220 generated that matches a predicated version of the instruction.
5221 For example,
5222
5223 @smallexample
5224 (define_insn "addsi"
5225   [(set (match_operand:SI 0 "register_operand" "r")
5226         (plus:SI (match_operand:SI 1 "register_operand" "r")
5227                  (match_operand:SI 2 "register_operand" "r")))]
5228   "@var{test1}"
5229   "add %2,%1,%0")
5230
5231 (define_cond_exec
5232   [(ne (match_operand:CC 0 "register_operand" "c")
5233        (const_int 0))]
5234   "@var{test2}"
5235   "(%0)")
5236 @end smallexample
5237
5238 @noindent
5239 generates a new pattern
5240
5241 @smallexample
5242 (define_insn ""
5243   [(cond_exec
5244      (ne (match_operand:CC 3 "register_operand" "c") (const_int 0))
5245      (set (match_operand:SI 0 "register_operand" "r")
5246           (plus:SI (match_operand:SI 1 "register_operand" "r")
5247                    (match_operand:SI 2 "register_operand" "r"))))]
5248   "(@var{test2}) && (@var{test1})"
5249   "(%3) add %2,%1,%0")
5250 @end smallexample
5251
5252 @node Constant Definitions
5253 @section Constant Definitions
5254 @cindex constant definitions
5255 @findex define_constants
5256
5257 Using literal constants inside instruction patterns reduces legibility and
5258 can be a maintenance problem.
5259
5260 To overcome this problem, you may use the @code{define_constants}
5261 expression.  It contains a vector of name-value pairs.  From that
5262 point on, wherever any of the names appears in the MD file, it is as
5263 if the corresponding value had been written instead.  You may use
5264 @code{define_constants} multiple times; each appearance adds more
5265 constants to the table.  It is an error to redefine a constant with
5266 a different value.
5267
5268 To come back to the a29k load multiple example, instead of
5269
5270 @smallexample
5271 (define_insn ""
5272   [(match_parallel 0 "load_multiple_operation"
5273      [(set (match_operand:SI 1 "gpc_reg_operand" "=r")
5274            (match_operand:SI 2 "memory_operand" "m"))
5275       (use (reg:SI 179))
5276       (clobber (reg:SI 179))])]
5277   ""
5278   "loadm 0,0,%1,%2")
5279 @end smallexample
5280
5281 You could write:
5282
5283 @smallexample
5284 (define_constants [
5285     (R_BP 177)
5286     (R_FC 178)
5287     (R_CR 179)
5288     (R_Q  180)
5289 ])
5290
5291 (define_insn ""
5292   [(match_parallel 0 "load_multiple_operation"
5293      [(set (match_operand:SI 1 "gpc_reg_operand" "=r")
5294            (match_operand:SI 2 "memory_operand" "m"))
5295       (use (reg:SI R_CR))
5296       (clobber (reg:SI R_CR))])]
5297   ""
5298   "loadm 0,0,%1,%2")
5299 @end smallexample
5300
5301 The constants that are defined with a define_constant are also output
5302 in the insn-codes.h header file as #defines.
5303 @end ifset