]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/llvm/lib/Target/AMDGPU/R600ISelLowering.h
Merge llvm, clang, compiler-rt, libc++, libunwind, lld, lldb and openmp
[FreeBSD/FreeBSD.git] / contrib / llvm / lib / Target / AMDGPU / R600ISelLowering.h
1 //===-- R600ISelLowering.h - R600 DAG Lowering Interface -*- C++ -*--------===//
2 //
3 // Part of the LLVM Project, under the Apache License v2.0 with LLVM Exceptions.
4 // See https://llvm.org/LICENSE.txt for license information.
5 // SPDX-License-Identifier: Apache-2.0 WITH LLVM-exception
6 //
7 //===----------------------------------------------------------------------===//
8 //
9 /// \file
10 /// R600 DAG Lowering interface definition
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_LIB_TARGET_AMDGPU_R600ISELLOWERING_H
15 #define LLVM_LIB_TARGET_AMDGPU_R600ISELLOWERING_H
16
17 #include "AMDGPUISelLowering.h"
18
19 namespace llvm {
20
21 class R600InstrInfo;
22 class R600Subtarget;
23
24 class R600TargetLowering final : public AMDGPUTargetLowering {
25
26   const R600Subtarget *Subtarget;
27 public:
28   R600TargetLowering(const TargetMachine &TM, const R600Subtarget &STI);
29
30   const R600Subtarget *getSubtarget() const;
31
32   MachineBasicBlock *
33   EmitInstrWithCustomInserter(MachineInstr &MI,
34                               MachineBasicBlock *BB) const override;
35   SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const override;
36   SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const override;
37   void ReplaceNodeResults(SDNode * N,
38                           SmallVectorImpl<SDValue> &Results,
39                           SelectionDAG &DAG) const override;
40   CCAssignFn *CCAssignFnForCall(CallingConv::ID CC, bool IsVarArg) const;
41   SDValue LowerFormalArguments(SDValue Chain, CallingConv::ID CallConv,
42                                bool isVarArg,
43                                const SmallVectorImpl<ISD::InputArg> &Ins,
44                                const SDLoc &DL, SelectionDAG &DAG,
45                                SmallVectorImpl<SDValue> &InVals) const override;
46   EVT getSetCCResultType(const DataLayout &DL, LLVMContext &,
47                          EVT VT) const override;
48
49   bool canMergeStoresTo(unsigned AS, EVT MemVT,
50                         const SelectionDAG &DAG) const override;
51
52   bool allowsMisalignedMemoryAccesses(
53       EVT VT, unsigned AS, unsigned Align,
54       MachineMemOperand::Flags Flags = MachineMemOperand::MONone,
55       bool *IsFast = nullptr) const override;
56
57 private:
58   unsigned Gen;
59   /// Each OpenCL kernel has nine implicit parameters that are stored in the
60   /// first nine dwords of a Vertex Buffer.  These implicit parameters are
61   /// lowered to load instructions which retrieve the values from the Vertex
62   /// Buffer.
63   SDValue LowerImplicitParameter(SelectionDAG &DAG, EVT VT, const SDLoc &DL,
64                                  unsigned DwordOffset) const;
65
66   void lowerImplicitParameter(MachineInstr *MI, MachineBasicBlock &BB,
67       MachineRegisterInfo & MRI, unsigned dword_offset) const;
68   SDValue OptimizeSwizzle(SDValue BuildVector, SDValue Swz[], SelectionDAG &DAG,
69                           const SDLoc &DL) const;
70   SDValue vectorToVerticalVector(SelectionDAG &DAG, SDValue Vector) const;
71
72   SDValue lowerFrameIndex(SDValue Op, SelectionDAG &DAG) const;
73   SDValue LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const;
74   SDValue LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const;
75   SDValue LowerGlobalAddress(AMDGPUMachineFunction *MFI, SDValue Op,
76                              SelectionDAG &DAG) const override;
77   SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const;
78
79   SDValue lowerPrivateTruncStore(StoreSDNode *Store, SelectionDAG &DAG) const;
80   SDValue LowerSTORE(SDValue Op, SelectionDAG &DAG) const;
81   SDValue lowerFP_TO_UINT(SDValue Op, SelectionDAG &DAG) const;
82   SDValue lowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) const;
83
84   SDValue lowerPrivateExtLoad(SDValue Op, SelectionDAG &DAG) const;
85   SDValue LowerLOAD(SDValue Op, SelectionDAG &DAG) const;
86   SDValue LowerBRCOND(SDValue Op, SelectionDAG &DAG) const;
87   SDValue LowerTrig(SDValue Op, SelectionDAG &DAG) const;
88   SDValue LowerSHLParts(SDValue Op, SelectionDAG &DAG) const;
89   SDValue LowerSRXParts(SDValue Op, SelectionDAG &DAG) const;
90   SDValue LowerUADDSUBO(SDValue Op, SelectionDAG &DAG,
91                         unsigned mainop, unsigned ovf) const;
92
93   SDValue stackPtrToRegIndex(SDValue Ptr, unsigned StackWidth,
94                                           SelectionDAG &DAG) const;
95   void getStackAddress(unsigned StackWidth, unsigned ElemIdx,
96                        unsigned &Channel, unsigned &PtrIncr) const;
97   bool isZero(SDValue Op) const;
98   bool isHWTrueValue(SDValue Op) const;
99   bool isHWFalseValue(SDValue Op) const;
100
101   bool FoldOperand(SDNode *ParentNode, unsigned SrcIdx, SDValue &Src,
102                    SDValue &Neg, SDValue &Abs, SDValue &Sel, SDValue &Imm,
103                    SelectionDAG &DAG) const;
104   SDValue constBufferLoad(LoadSDNode *LoadNode, int Block,
105                           SelectionDAG &DAG) const;
106
107   SDNode *PostISelFolding(MachineSDNode *N, SelectionDAG &DAG) const override;
108 };
109
110 } // End namespace llvm;
111
112 #endif