]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/llvm/lib/Target/Hexagon/HexagonRegisterInfo.h
MFV r318929: 7786 zfs`vdev_online() needs better notification about state changes
[FreeBSD/FreeBSD.git] / contrib / llvm / lib / Target / Hexagon / HexagonRegisterInfo.h
1 //==- HexagonRegisterInfo.h - Hexagon Register Information Impl --*- C++ -*-==//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the Hexagon implementation of the TargetRegisterInfo
11 // class.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef LLVM_LIB_TARGET_HEXAGON_HEXAGONREGISTERINFO_H
16 #define LLVM_LIB_TARGET_HEXAGON_HEXAGONREGISTERINFO_H
17
18 #include "llvm/MC/MachineLocation.h"
19 #include "llvm/Target/TargetRegisterInfo.h"
20
21 #define GET_REGINFO_HEADER
22 #include "HexagonGenRegisterInfo.inc"
23
24 namespace llvm {
25
26 namespace Hexagon {
27   // Generic (pseudo) subreg indices for use with getHexagonSubRegIndex.
28   enum { ps_sub_lo = 0, ps_sub_hi = 1 };
29 }
30
31 class HexagonRegisterInfo : public HexagonGenRegisterInfo {
32 public:
33   HexagonRegisterInfo();
34
35   /// Code Generation virtual methods...
36   const MCPhysReg *getCalleeSavedRegs(const MachineFunction *MF)
37         const override;
38
39
40   BitVector getReservedRegs(const MachineFunction &MF) const override;
41
42   void eliminateFrameIndex(MachineBasicBlock::iterator II, int SPAdj,
43         unsigned FIOperandNum, RegScavenger *RS = nullptr) const override;
44
45   /// Returns true since we may need scavenging for a temporary register
46   /// when generating hardware loop instructions.
47   bool requiresRegisterScavenging(const MachineFunction &MF) const override {
48     return true;
49   }
50
51   /// Returns true. Spill code for predicate registers might need an extra
52   /// register.
53   bool requiresFrameIndexScavenging(const MachineFunction &MF) const override {
54     return true;
55   }
56
57   /// Returns true if the frame pointer is valid.
58   bool useFPForScavengingIndex(const MachineFunction &MF) const override;
59
60   bool trackLivenessAfterRegAlloc(const MachineFunction &MF) const override {
61     return true;
62   }
63
64   // Debug information queries.
65   unsigned getRARegister() const;
66   unsigned getFrameRegister(const MachineFunction &MF) const override;
67   unsigned getFrameRegister() const;
68   unsigned getStackRegister() const;
69
70   unsigned getHexagonSubRegIndex(const TargetRegisterClass *RC,
71         unsigned GenIdx) const;
72
73   const MCPhysReg *getCallerSavedRegs(const MachineFunction *MF,
74         const TargetRegisterClass *RC) const;
75
76   unsigned getFirstCallerSavedNonParamReg() const;
77
78   bool isEHReturnCalleeSaveReg(unsigned Reg) const;
79   bool isCalleeSaveReg(unsigned Reg) const;
80 };
81
82 } // end namespace llvm
83
84 #endif