]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/llvm/lib/Target/NVPTX/NVPTXISelDAGToDAG.h
Install the liblzma pkg-config file
[FreeBSD/FreeBSD.git] / contrib / llvm / lib / Target / NVPTX / NVPTXISelDAGToDAG.h
1 //===-- NVPTXISelDAGToDAG.h - A dag to dag inst selector for NVPTX --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines an instruction selector for the NVPTX target.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "NVPTX.h"
15 #include "NVPTXISelLowering.h"
16 #include "NVPTXRegisterInfo.h"
17 #include "NVPTXTargetMachine.h"
18 #include "llvm/CodeGen/SelectionDAGISel.h"
19 #include "llvm/IR/Intrinsics.h"
20 #include "llvm/Support/Compiler.h"
21 using namespace llvm;
22
23 namespace {
24
25 class LLVM_LIBRARY_VISIBILITY NVPTXDAGToDAGISel : public SelectionDAGISel {
26
27   // If true, generate mul.wide from sext and mul
28   bool doMulWide;
29
30   int getDivF32Level() const;
31   bool usePrecSqrtF32() const;
32   bool useF32FTZ() const;
33   bool allowFMA() const;
34
35 public:
36   explicit NVPTXDAGToDAGISel(NVPTXTargetMachine &tm,
37                              CodeGenOpt::Level   OptLevel);
38
39   // Pass Name
40   const char *getPassName() const override {
41     return "NVPTX DAG->DAG Pattern Instruction Selection";
42   }
43
44   const NVPTXSubtarget &Subtarget;
45
46   bool SelectInlineAsmMemoryOperand(const SDValue &Op,
47                                     char ConstraintCode,
48                                     std::vector<SDValue> &OutOps) override;
49 private:
50 // Include the pieces autogenerated from the target description.
51 #include "NVPTXGenDAGISel.inc"
52
53   SDNode *Select(SDNode *N) override;
54   SDNode *SelectIntrinsicNoChain(SDNode *N);
55   SDNode *SelectIntrinsicChain(SDNode *N);
56   SDNode *SelectTexSurfHandle(SDNode *N);
57   SDNode *SelectLoad(SDNode *N);
58   SDNode *SelectLoadVector(SDNode *N);
59   SDNode *SelectLDGLDU(SDNode *N);
60   SDNode *SelectStore(SDNode *N);
61   SDNode *SelectStoreVector(SDNode *N);
62   SDNode *SelectLoadParam(SDNode *N);
63   SDNode *SelectStoreRetval(SDNode *N);
64   SDNode *SelectStoreParam(SDNode *N);
65   SDNode *SelectAddrSpaceCast(SDNode *N);
66   SDNode *SelectTextureIntrinsic(SDNode *N);
67   SDNode *SelectSurfaceIntrinsic(SDNode *N);
68   SDNode *SelectBFE(SDNode *N);
69         
70   inline SDValue getI32Imm(unsigned Imm) {
71     return CurDAG->getTargetConstant(Imm, MVT::i32);
72   }
73
74   // Match direct address complex pattern.
75   bool SelectDirectAddr(SDValue N, SDValue &Address);
76
77   bool SelectADDRri_imp(SDNode *OpNode, SDValue Addr, SDValue &Base,
78                         SDValue &Offset, MVT mvt);
79   bool SelectADDRri(SDNode *OpNode, SDValue Addr, SDValue &Base,
80                     SDValue &Offset);
81   bool SelectADDRri64(SDNode *OpNode, SDValue Addr, SDValue &Base,
82                       SDValue &Offset);
83
84   bool SelectADDRsi_imp(SDNode *OpNode, SDValue Addr, SDValue &Base,
85                         SDValue &Offset, MVT mvt);
86   bool SelectADDRsi(SDNode *OpNode, SDValue Addr, SDValue &Base,
87                     SDValue &Offset);
88   bool SelectADDRsi64(SDNode *OpNode, SDValue Addr, SDValue &Base,
89                       SDValue &Offset);
90
91   bool ChkMemSDNodeAddressSpace(SDNode *N, unsigned int spN) const;
92
93 };
94 }