]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/llvm/lib/Target/NVPTX/NVPTXInstrInfo.h
Merge clang 7.0.1 and several follow-up changes
[FreeBSD/FreeBSD.git] / contrib / llvm / lib / Target / NVPTX / NVPTXInstrInfo.h
1 //===- NVPTXInstrInfo.h - NVPTX Instruction Information----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the niversity of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the NVPTX implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_LIB_TARGET_NVPTX_NVPTXINSTRINFO_H
15 #define LLVM_LIB_TARGET_NVPTX_NVPTXINSTRINFO_H
16
17 #include "NVPTX.h"
18 #include "NVPTXRegisterInfo.h"
19 #include "llvm/CodeGen/TargetInstrInfo.h"
20
21 #define GET_INSTRINFO_HEADER
22 #include "NVPTXGenInstrInfo.inc"
23
24 namespace llvm {
25
26 class NVPTXInstrInfo : public NVPTXGenInstrInfo {
27   const NVPTXRegisterInfo RegInfo;
28   virtual void anchor();
29 public:
30   explicit NVPTXInstrInfo();
31
32   const NVPTXRegisterInfo &getRegisterInfo() const { return RegInfo; }
33
34   /* The following virtual functions are used in register allocation.
35    * They are not implemented because the existing interface and the logic
36    * at the caller side do not work for the elementized vector load and store.
37    *
38    * virtual unsigned isLoadFromStackSlot(const MachineInstr *MI,
39    *                                  int &FrameIndex) const;
40    * virtual unsigned isStoreToStackSlot(const MachineInstr *MI,
41    *                                 int &FrameIndex) const;
42    * virtual void storeRegToStackSlot(MachineBasicBlock &MBB,
43    *                              MachineBasicBlock::iterator MBBI,
44    *                             unsigned SrcReg, bool isKill, int FrameIndex,
45    *                              const TargetRegisterClass *RC) const;
46    * virtual void loadRegFromStackSlot(MachineBasicBlock &MBB,
47    *                               MachineBasicBlock::iterator MBBI,
48    *                               unsigned DestReg, int FrameIndex,
49    *                               const TargetRegisterClass *RC) const;
50    */
51
52   void copyPhysReg(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
53                    const DebugLoc &DL, unsigned DestReg, unsigned SrcReg,
54                    bool KillSrc) const override;
55
56   // Branch analysis.
57   bool analyzeBranch(MachineBasicBlock &MBB, MachineBasicBlock *&TBB,
58                      MachineBasicBlock *&FBB,
59                      SmallVectorImpl<MachineOperand> &Cond,
60                      bool AllowModify) const override;
61   unsigned removeBranch(MachineBasicBlock &MBB,
62                         int *BytesRemoved = nullptr) const override;
63   unsigned insertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
64                         MachineBasicBlock *FBB, ArrayRef<MachineOperand> Cond,
65                         const DebugLoc &DL,
66                         int *BytesAdded = nullptr) const override;
67 };
68
69 } // namespace llvm
70
71 #endif