]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - contrib/llvm/tools/clang/lib/Headers/cpuid.h
MFV: r313101
[FreeBSD/FreeBSD.git] / contrib / llvm / tools / clang / lib / Headers / cpuid.h
1 /*===---- cpuid.h - X86 cpu model detection --------------------------------===
2  *
3  * Permission is hereby granted, free of charge, to any person obtaining a copy
4  * of this software and associated documentation files (the "Software"), to deal
5  * in the Software without restriction, including without limitation the rights
6  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
7  * copies of the Software, and to permit persons to whom the Software is
8  * furnished to do so, subject to the following conditions:
9  *
10  * The above copyright notice and this permission notice shall be included in
11  * all copies or substantial portions of the Software.
12  *
13  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
14  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
15  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
16  * AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
17  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
18  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
19  * THE SOFTWARE.
20  *
21  *===-----------------------------------------------------------------------===
22  */
23
24 #if !(__x86_64__ || __i386__)
25 #error this header is for x86 only
26 #endif
27
28 /* Responses identification request with %eax 0 */
29 /* AMD:     "AuthenticAMD" */
30 #define signature_AMD_ebx 0x68747541
31 #define signature_AMD_edx 0x69746e65
32 #define signature_AMD_ecx 0x444d4163
33 /* CENTAUR: "CentaurHauls" */
34 #define signature_CENTAUR_ebx 0x746e6543
35 #define signature_CENTAUR_edx 0x48727561
36 #define signature_CENTAUR_ecx 0x736c7561
37 /* CYRIX:   "CyrixInstead" */
38 #define signature_CYRIX_ebx 0x69727943
39 #define signature_CYRIX_edx 0x736e4978
40 #define signature_CYRIX_ecx 0x64616574
41 /* INTEL:   "GenuineIntel" */
42 #define signature_INTEL_ebx 0x756e6547
43 #define signature_INTEL_edx 0x49656e69
44 #define signature_INTEL_ecx 0x6c65746e
45 /* TM1:     "TransmetaCPU" */
46 #define signature_TM1_ebx 0x6e617254
47 #define signature_TM1_edx 0x74656d73
48 #define signature_TM1_ecx 0x55504361
49 /* TM2:     "GenuineTMx86" */
50 #define signature_TM2_ebx 0x756e6547
51 #define signature_TM2_edx 0x54656e69
52 #define signature_TM2_ecx 0x3638784d
53 /* NSC:     "Geode by NSC" */
54 #define signature_NSC_ebx 0x646f6547
55 #define signature_NSC_edx 0x43534e20
56 #define signature_NSC_ecx 0x79622065
57 /* NEXGEN:  "NexGenDriven" */
58 #define signature_NEXGEN_ebx 0x4778654e
59 #define signature_NEXGEN_edx 0x72446e65
60 #define signature_NEXGEN_ecx 0x6e657669
61 /* RISE:    "RiseRiseRise" */
62 #define signature_RISE_ebx 0x65736952
63 #define signature_RISE_edx 0x65736952
64 #define signature_RISE_ecx 0x65736952
65 /* SIS:     "SiS SiS SiS " */
66 #define signature_SIS_ebx 0x20536953
67 #define signature_SIS_edx 0x20536953
68 #define signature_SIS_ecx 0x20536953
69 /* UMC:     "UMC UMC UMC " */
70 #define signature_UMC_ebx 0x20434d55
71 #define signature_UMC_edx 0x20434d55
72 #define signature_UMC_ecx 0x20434d55
73 /* VIA:     "VIA VIA VIA " */
74 #define signature_VIA_ebx 0x20414956
75 #define signature_VIA_edx 0x20414956
76 #define signature_VIA_ecx 0x20414956
77 /* VORTEX:  "Vortex86 SoC" */
78 #define signature_VORTEX_ebx 0x74726f56
79 #define signature_VORTEX_edx 0x36387865
80 #define signature_VORTEX_ecx 0x436f5320
81
82 /* Features in %ecx for level 1 */
83 #define bit_SSE3        0x00000001
84 #define bit_PCLMULQDQ   0x00000002
85 #define bit_PCLMUL      bit_PCLMULQDQ   /* for gcc compat */
86 #define bit_DTES64      0x00000004
87 #define bit_MONITOR     0x00000008
88 #define bit_DSCPL       0x00000010
89 #define bit_VMX         0x00000020
90 #define bit_SMX         0x00000040
91 #define bit_EIST        0x00000080
92 #define bit_TM2         0x00000100
93 #define bit_SSSE3       0x00000200
94 #define bit_CNXTID      0x00000400
95 #define bit_FMA         0x00001000
96 #define bit_CMPXCHG16B  0x00002000
97 #define bit_xTPR        0x00004000
98 #define bit_PDCM        0x00008000
99 #define bit_PCID        0x00020000
100 #define bit_DCA         0x00040000
101 #define bit_SSE41       0x00080000
102 #define bit_SSE4_1      bit_SSE41       /* for gcc compat */
103 #define bit_SSE42       0x00100000
104 #define bit_SSE4_2      bit_SSE42       /* for gcc compat */
105 #define bit_x2APIC      0x00200000
106 #define bit_MOVBE       0x00400000
107 #define bit_POPCNT      0x00800000
108 #define bit_TSCDeadline 0x01000000
109 #define bit_AESNI       0x02000000
110 #define bit_AES         bit_AESNI       /* for gcc compat */
111 #define bit_XSAVE       0x04000000
112 #define bit_OSXSAVE     0x08000000
113 #define bit_AVX         0x10000000
114 #define bit_F16C        0x20000000
115 #define bit_RDRND       0x40000000
116
117 /* Features in %edx for level 1 */
118 #define bit_FPU         0x00000001
119 #define bit_VME         0x00000002
120 #define bit_DE          0x00000004
121 #define bit_PSE         0x00000008
122 #define bit_TSC         0x00000010
123 #define bit_MSR         0x00000020
124 #define bit_PAE         0x00000040
125 #define bit_MCE         0x00000080
126 #define bit_CX8         0x00000100
127 #define bit_CMPXCHG8B   bit_CX8         /* for gcc compat */
128 #define bit_APIC        0x00000200
129 #define bit_SEP         0x00000800
130 #define bit_MTRR        0x00001000
131 #define bit_PGE         0x00002000
132 #define bit_MCA         0x00004000
133 #define bit_CMOV        0x00008000
134 #define bit_PAT         0x00010000
135 #define bit_PSE36       0x00020000
136 #define bit_PSN         0x00040000
137 #define bit_CLFSH       0x00080000
138 #define bit_DS          0x00200000
139 #define bit_ACPI        0x00400000
140 #define bit_MMX         0x00800000
141 #define bit_FXSR        0x01000000
142 #define bit_FXSAVE      bit_FXSR        /* for gcc compat */
143 #define bit_SSE         0x02000000
144 #define bit_SSE2        0x04000000
145 #define bit_SS          0x08000000
146 #define bit_HTT         0x10000000
147 #define bit_TM          0x20000000
148 #define bit_PBE         0x80000000
149
150 /* Features in %ebx for level 7 sub-leaf 0 */
151 #define bit_FSGSBASE    0x00000001
152 #define bit_SMEP        0x00000080
153 #define bit_ENH_MOVSB   0x00000200
154
155 #if __i386__
156 #define __cpuid(__level, __eax, __ebx, __ecx, __edx) \
157     __asm("cpuid" : "=a"(__eax), "=b" (__ebx), "=c"(__ecx), "=d"(__edx) \
158                   : "0"(__level))
159
160 #define __cpuid_count(__level, __count, __eax, __ebx, __ecx, __edx) \
161     __asm("cpuid" : "=a"(__eax), "=b" (__ebx), "=c"(__ecx), "=d"(__edx) \
162                   : "0"(__level), "2"(__count))
163 #else
164 /* x86-64 uses %rbx as the base register, so preserve it. */
165 #define __cpuid(__level, __eax, __ebx, __ecx, __edx) \
166     __asm("  xchgq  %%rbx,%q1\n" \
167           "  cpuid\n" \
168           "  xchgq  %%rbx,%q1" \
169         : "=a"(__eax), "=r" (__ebx), "=c"(__ecx), "=d"(__edx) \
170         : "0"(__level))
171
172 #define __cpuid_count(__level, __count, __eax, __ebx, __ecx, __edx) \
173     __asm("  xchgq  %%rbx,%q1\n" \
174           "  cpuid\n" \
175           "  xchgq  %%rbx,%q1" \
176         : "=a"(__eax), "=r" (__ebx), "=c"(__ecx), "=d"(__edx) \
177         : "0"(__level), "2"(__count))
178 #endif
179
180 static __inline int __get_cpuid (unsigned int __level, unsigned int *__eax,
181                                  unsigned int *__ebx, unsigned int *__ecx,
182                                  unsigned int *__edx) {
183     __cpuid(__level, *__eax, *__ebx, *__ecx, *__edx);
184     return 1;
185 }
186
187 static __inline int __get_cpuid_max (unsigned int __level, unsigned int *__sig)
188 {
189     unsigned int __eax, __ebx, __ecx, __edx;
190 #if __i386__
191     int __cpuid_supported;
192
193     __asm("  pushfl\n"
194           "  popl   %%eax\n"
195           "  movl   %%eax,%%ecx\n"
196           "  xorl   $0x00200000,%%eax\n"
197           "  pushl  %%eax\n"
198           "  popfl\n"
199           "  pushfl\n"
200           "  popl   %%eax\n"
201           "  movl   $0,%0\n"
202           "  cmpl   %%eax,%%ecx\n"
203           "  je     1f\n"
204           "  movl   $1,%0\n"
205           "1:"
206         : "=r" (__cpuid_supported) : : "eax", "ecx");
207     if (!__cpuid_supported)
208         return 0;
209 #endif
210
211     __cpuid(__level, __eax, __ebx, __ecx, __edx);
212     if (__sig)
213         *__sig = __ebx;
214     return __eax;
215 }