]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - module/zfs/vdev_raidz_math_sse2.c
Introduce ARC Buffer Data (ABD)
[FreeBSD/FreeBSD.git] / module / zfs / vdev_raidz_math_sse2.c
1 /*
2  * CDDL HEADER START
3  *
4  * The contents of this file are subject to the terms of the
5  * Common Development and Distribution License (the "License").
6  * You may not use this file except in compliance with the License.
7  *
8  * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE
9  * or http://www.opensolaris.org/os/licensing.
10  * See the License for the specific language governing permissions
11  * and limitations under the License.
12  *
13  * When distributing Covered Code, include this CDDL HEADER in each
14  * file and include the License file at usr/src/OPENSOLARIS.LICENSE.
15  * If applicable, add the following below this CDDL HEADER, with the
16  * fields enclosed by brackets "[]" replaced with your own identifying
17  * information: Portions Copyright [yyyy] [name of copyright owner]
18  *
19  * CDDL HEADER END
20  */
21 /*
22  * Copyright (C) 2016 Gvozden Nešković. All rights reserved.
23  */
24
25 #include <sys/isa_defs.h>
26
27 #if defined(__x86_64) && defined(HAVE_SSE2)
28
29 #include <sys/types.h>
30 #include <linux/simd_x86.h>
31
32 #define __asm __asm__ __volatile__
33
34 #define _REG_CNT(_0, _1, _2, _3, _4, _5, _6, _7, N, ...) N
35 #define REG_CNT(r...) _REG_CNT(r, 8, 7, 6, 5, 4, 3, 2, 1)
36
37 #define VR0_(REG, ...) "xmm"#REG
38 #define VR1_(_1, REG, ...) "xmm"#REG
39 #define VR2_(_1, _2, REG, ...) "xmm"#REG
40 #define VR3_(_1, _2, _3, REG, ...) "xmm"#REG
41 #define VR4_(_1, _2, _3, _4, REG, ...) "xmm"#REG
42 #define VR5_(_1, _2, _3, _4, _5, REG, ...) "xmm"#REG
43 #define VR6_(_1, _2, _3, _4, _5, _6, REG, ...) "xmm"#REG
44 #define VR7_(_1, _2, _3, _4, _5, _6, _7, REG, ...) "xmm"#REG
45
46 #define VR0(r...) VR0_(r, 1, 2, 3, 4, 5, 6)
47 #define VR1(r...) VR1_(r, 1, 2, 3, 4, 5, 6)
48 #define VR2(r...) VR2_(r, 1, 2, 3, 4, 5, 6)
49 #define VR3(r...) VR3_(r, 1, 2, 3, 4, 5, 6)
50 #define VR4(r...) VR4_(r, 1, 2, 3, 4, 5, 6)
51 #define VR5(r...) VR5_(r, 1, 2, 3, 4, 5, 6)
52 #define VR6(r...) VR6_(r, 1, 2, 3, 4, 5, 6)
53 #define VR7(r...) VR7_(r, 1, 2, 3, 4, 5, 6)
54
55 #define ELEM_SIZE 16
56
57 typedef struct v {
58         uint8_t b[ELEM_SIZE] __attribute__((aligned(ELEM_SIZE)));
59 } v_t;
60
61 #define XOR_ACC(src, r...)                                              \
62 {                                                                       \
63         switch (REG_CNT(r)) {                                           \
64         case 4:                                                         \
65                 __asm(                                                  \
66                     "pxor 0x00(%[SRC]), %%" VR0(r) "\n"                 \
67                     "pxor 0x10(%[SRC]), %%" VR1(r) "\n"                 \
68                     "pxor 0x20(%[SRC]), %%" VR2(r) "\n"                 \
69                     "pxor 0x30(%[SRC]), %%" VR3(r) "\n"                 \
70                     : : [SRC] "r" (src));                               \
71                 break;                                                  \
72         case 2:                                                         \
73                 __asm(                                                  \
74                     "pxor 0x00(%[SRC]), %%" VR0(r) "\n"                 \
75                     "pxor 0x10(%[SRC]), %%" VR1(r) "\n"                 \
76                     : : [SRC] "r" (src));                               \
77                 break;                                                  \
78         case 1:                                                         \
79                 __asm("pxor 0x00(%[SRC]), %%" VR0(r) "\n"               \
80                     : : [SRC] "r" (src));                               \
81                 break;                                                  \
82         }                                                               \
83 }
84
85 #define XOR(r...)                                                       \
86 {                                                                       \
87         switch (REG_CNT(r)) {                                           \
88         case 8:                                                         \
89                 __asm(                                                  \
90                     "pxor %" VR0(r) ", %" VR4(r) "\n"                   \
91                     "pxor %" VR1(r) ", %" VR5(r) "\n"                   \
92                     "pxor %" VR2(r) ", %" VR6(r) "\n"                   \
93                     "pxor %" VR3(r) ", %" VR7(r));                      \
94                 break;                                                  \
95         case 4:                                                         \
96                 __asm(                                                  \
97                     "pxor %" VR0(r) ", %" VR2(r) "\n"                   \
98                     "pxor %" VR1(r) ", %" VR3(r));                      \
99                 break;                                                  \
100         case 2:                                                         \
101                 __asm(                                                  \
102                     "pxor %" VR0(r) ", %" VR1(r));                      \
103                 break;                                                  \
104         }                                                               \
105 }
106
107 #define ZERO(r...)      XOR(r, r)
108
109 #define COPY(r...)                                                      \
110 {                                                                       \
111         switch (REG_CNT(r)) {                                           \
112         case 8:                                                         \
113                 __asm(                                                  \
114                     "movdqa %" VR0(r) ", %" VR4(r) "\n"                 \
115                     "movdqa %" VR1(r) ", %" VR5(r) "\n"                 \
116                     "movdqa %" VR2(r) ", %" VR6(r) "\n"                 \
117                     "movdqa %" VR3(r) ", %" VR7(r));                    \
118                 break;                                                  \
119         case 4:                                                         \
120                 __asm(                                                  \
121                     "movdqa %" VR0(r) ", %" VR2(r) "\n"                 \
122                     "movdqa %" VR1(r) ", %" VR3(r));                    \
123                 break;                                                  \
124         case 2:                                                         \
125                 __asm(                                                  \
126                     "movdqa %" VR0(r) ", %" VR1(r));                    \
127                 break;                                                  \
128         }                                                               \
129 }
130
131 #define LOAD(src, r...)                                                 \
132 {                                                                       \
133         switch (REG_CNT(r)) {                                           \
134         case 4:                                                         \
135                 __asm(                                                  \
136                     "movdqa 0x00(%[SRC]), %%" VR0(r) "\n"               \
137                     "movdqa 0x10(%[SRC]), %%" VR1(r) "\n"               \
138                     "movdqa 0x20(%[SRC]), %%" VR2(r) "\n"               \
139                     "movdqa 0x30(%[SRC]), %%" VR3(r) "\n"               \
140                     : : [SRC] "r" (src));                               \
141                 break;                                                  \
142         case 2:                                                         \
143                 __asm(                                                  \
144                     "movdqa 0x00(%[SRC]), %%" VR0(r) "\n"               \
145                     "movdqa 0x10(%[SRC]), %%" VR1(r) "\n"               \
146                     : : [SRC] "r" (src));                               \
147                 break;                                                  \
148         case 1:                                                         \
149                 __asm(                                                  \
150                     "movdqa 0x00(%[SRC]), %%" VR0(r) "\n"               \
151                     : : [SRC] "r" (src));                               \
152                 break;                                                  \
153         }                                                               \
154 }
155
156 #define STORE(dst, r...)                                                \
157 {                                                                       \
158         switch (REG_CNT(r)) {                                           \
159         case 4:                                                         \
160                 __asm(                                                  \
161                     "movdqa %%" VR0(r)", 0x00(%[DST])\n"                \
162                     "movdqa %%" VR1(r)", 0x10(%[DST])\n"                \
163                     "movdqa %%" VR2(r)", 0x20(%[DST])\n"                \
164                     "movdqa %%" VR3(r)", 0x30(%[DST])\n"                \
165                     : : [DST] "r" (dst));                               \
166                 break;                                                  \
167         case 2:                                                         \
168                 __asm(                                                  \
169                     "movdqa %%" VR0(r)", 0x00(%[DST])\n"                \
170                     "movdqa %%" VR1(r)", 0x10(%[DST])\n"                \
171                     : : [DST] "r" (dst));                               \
172                 break;                                                  \
173         case 1:                                                         \
174                 __asm(                                                  \
175                     "movdqa %%" VR0(r)", 0x00(%[DST])\n"                \
176                     : : [DST] "r" (dst));                               \
177                 break;                                                  \
178         }                                                               \
179 }
180
181 #define MUL2_SETUP()                                                    \
182 {                                                                       \
183         __asm(                                                          \
184             "movd %[mask], %%xmm15\n"                                   \
185             "pshufd $0x0, %%xmm15, %%xmm15\n"                           \
186             : : [mask] "r" (0x1d1d1d1d));                               \
187 }
188
189 #define _MUL2_x1(a0)                                                    \
190 {                                                                       \
191         __asm(                                                          \
192             "pxor    %xmm14,      %xmm14\n"                             \
193             "pcmpgtb %" a0",  %xmm14\n"                                 \
194             "pand    %xmm15,      %xmm14\n"                             \
195             "paddb   %" a0",  %" a0 "\n"                                \
196             "pxor    %xmm14,      %" a0);                               \
197 }
198
199 #define _MUL2_x2(a0, a1)                                                \
200 {                                                                       \
201         __asm(                                                          \
202             "pxor    %xmm14,      %xmm14\n"                             \
203             "pxor    %xmm13,      %xmm13\n"                             \
204             "pcmpgtb %" a0",  %xmm14\n"                                 \
205             "pcmpgtb %" a1",  %xmm13\n"                                 \
206             "pand    %xmm15,      %xmm14\n"                             \
207             "pand    %xmm15,      %xmm13\n"                             \
208             "paddb   %" a0",  %" a0 "\n"                                \
209             "paddb   %" a1",  %" a1 "\n"                                \
210             "pxor    %xmm14,      %" a0 "\n"                            \
211             "pxor    %xmm13,      %" a1);                               \
212 }
213
214 #define MUL2(r...)                                                      \
215 {                                                                       \
216         switch (REG_CNT(r)) {                                           \
217         case 4:                                                         \
218                 _MUL2_x2(VR0(r), VR1(r));                               \
219                 _MUL2_x2(VR2(r), VR3(r));                               \
220                 break;                                                  \
221         case 2:                                                         \
222                 _MUL2_x2(VR0(r), VR1(r));                               \
223                 break;                                                  \
224         case 1:                                                         \
225                 _MUL2_x1(VR0(r));                                       \
226                 break;                                                  \
227         }                                                               \
228 }
229
230 #define MUL4(r...)                                                      \
231 {                                                                       \
232         MUL2(r);                                                        \
233         MUL2(r);                                                        \
234 }
235
236 /* General multiplication by adding powers of two */
237
238 #define _MUL_PARAM(x, in, acc)                                          \
239 {                                                                       \
240         if (x & 0x01) { COPY(in, acc); } else { ZERO(acc); }    \
241         if (x & 0xfe) { MUL2(in); }                                     \
242         if (x & 0x02) { XOR(in, acc); }                                 \
243         if (x & 0xfc) { MUL2(in); }                                     \
244         if (x & 0x04) { XOR(in, acc); }                                 \
245         if (x & 0xf8) { MUL2(in); }                                     \
246         if (x & 0x08) { XOR(in, acc); }                                 \
247         if (x & 0xf0) { MUL2(in); }                                     \
248         if (x & 0x10) { XOR(in, acc); }                                 \
249         if (x & 0xe0) { MUL2(in); }                                     \
250         if (x & 0x20) { XOR(in, acc); }                                 \
251         if (x & 0xc0) { MUL2(in); }                                     \
252         if (x & 0x40) { XOR(in, acc); }                                 \
253         if (x & 0x80) { MUL2(in); XOR(in, acc); }                       \
254 }
255
256 #define _mul_x1_in      11
257 #define _mul_x1_acc     12
258
259 #define MUL_x1_DEFINE(x)                                                \
260 static void                                                             \
261 mul_x1_ ## x(void) { _MUL_PARAM(x, _mul_x1_in, _mul_x1_acc); }
262
263 #define _mul_x2_in      9, 10
264 #define _mul_x2_acc     11, 12
265
266 #define MUL_x2_DEFINE(x)                                                \
267 static void                                                             \
268 mul_x2_ ## x(void) { _MUL_PARAM(x, _mul_x2_in, _mul_x2_acc); }
269
270 MUL_x1_DEFINE(0); MUL_x1_DEFINE(1); MUL_x1_DEFINE(2); MUL_x1_DEFINE(3);
271 MUL_x1_DEFINE(4); MUL_x1_DEFINE(5); MUL_x1_DEFINE(6); MUL_x1_DEFINE(7);
272 MUL_x1_DEFINE(8); MUL_x1_DEFINE(9); MUL_x1_DEFINE(10); MUL_x1_DEFINE(11);
273 MUL_x1_DEFINE(12); MUL_x1_DEFINE(13); MUL_x1_DEFINE(14); MUL_x1_DEFINE(15);
274 MUL_x1_DEFINE(16); MUL_x1_DEFINE(17); MUL_x1_DEFINE(18); MUL_x1_DEFINE(19);
275 MUL_x1_DEFINE(20); MUL_x1_DEFINE(21); MUL_x1_DEFINE(22); MUL_x1_DEFINE(23);
276 MUL_x1_DEFINE(24); MUL_x1_DEFINE(25); MUL_x1_DEFINE(26); MUL_x1_DEFINE(27);
277 MUL_x1_DEFINE(28); MUL_x1_DEFINE(29); MUL_x1_DEFINE(30); MUL_x1_DEFINE(31);
278 MUL_x1_DEFINE(32); MUL_x1_DEFINE(33); MUL_x1_DEFINE(34); MUL_x1_DEFINE(35);
279 MUL_x1_DEFINE(36); MUL_x1_DEFINE(37); MUL_x1_DEFINE(38); MUL_x1_DEFINE(39);
280 MUL_x1_DEFINE(40); MUL_x1_DEFINE(41); MUL_x1_DEFINE(42); MUL_x1_DEFINE(43);
281 MUL_x1_DEFINE(44); MUL_x1_DEFINE(45); MUL_x1_DEFINE(46); MUL_x1_DEFINE(47);
282 MUL_x1_DEFINE(48); MUL_x1_DEFINE(49); MUL_x1_DEFINE(50); MUL_x1_DEFINE(51);
283 MUL_x1_DEFINE(52); MUL_x1_DEFINE(53); MUL_x1_DEFINE(54); MUL_x1_DEFINE(55);
284 MUL_x1_DEFINE(56); MUL_x1_DEFINE(57); MUL_x1_DEFINE(58); MUL_x1_DEFINE(59);
285 MUL_x1_DEFINE(60); MUL_x1_DEFINE(61); MUL_x1_DEFINE(62); MUL_x1_DEFINE(63);
286 MUL_x1_DEFINE(64); MUL_x1_DEFINE(65); MUL_x1_DEFINE(66); MUL_x1_DEFINE(67);
287 MUL_x1_DEFINE(68); MUL_x1_DEFINE(69); MUL_x1_DEFINE(70); MUL_x1_DEFINE(71);
288 MUL_x1_DEFINE(72); MUL_x1_DEFINE(73); MUL_x1_DEFINE(74); MUL_x1_DEFINE(75);
289 MUL_x1_DEFINE(76); MUL_x1_DEFINE(77); MUL_x1_DEFINE(78); MUL_x1_DEFINE(79);
290 MUL_x1_DEFINE(80); MUL_x1_DEFINE(81); MUL_x1_DEFINE(82); MUL_x1_DEFINE(83);
291 MUL_x1_DEFINE(84); MUL_x1_DEFINE(85); MUL_x1_DEFINE(86); MUL_x1_DEFINE(87);
292 MUL_x1_DEFINE(88); MUL_x1_DEFINE(89); MUL_x1_DEFINE(90); MUL_x1_DEFINE(91);
293 MUL_x1_DEFINE(92); MUL_x1_DEFINE(93); MUL_x1_DEFINE(94); MUL_x1_DEFINE(95);
294 MUL_x1_DEFINE(96); MUL_x1_DEFINE(97); MUL_x1_DEFINE(98); MUL_x1_DEFINE(99);
295 MUL_x1_DEFINE(100); MUL_x1_DEFINE(101); MUL_x1_DEFINE(102); MUL_x1_DEFINE(103);
296 MUL_x1_DEFINE(104); MUL_x1_DEFINE(105); MUL_x1_DEFINE(106); MUL_x1_DEFINE(107);
297 MUL_x1_DEFINE(108); MUL_x1_DEFINE(109); MUL_x1_DEFINE(110); MUL_x1_DEFINE(111);
298 MUL_x1_DEFINE(112); MUL_x1_DEFINE(113); MUL_x1_DEFINE(114); MUL_x1_DEFINE(115);
299 MUL_x1_DEFINE(116); MUL_x1_DEFINE(117); MUL_x1_DEFINE(118); MUL_x1_DEFINE(119);
300 MUL_x1_DEFINE(120); MUL_x1_DEFINE(121); MUL_x1_DEFINE(122); MUL_x1_DEFINE(123);
301 MUL_x1_DEFINE(124); MUL_x1_DEFINE(125); MUL_x1_DEFINE(126); MUL_x1_DEFINE(127);
302 MUL_x1_DEFINE(128); MUL_x1_DEFINE(129); MUL_x1_DEFINE(130); MUL_x1_DEFINE(131);
303 MUL_x1_DEFINE(132); MUL_x1_DEFINE(133); MUL_x1_DEFINE(134); MUL_x1_DEFINE(135);
304 MUL_x1_DEFINE(136); MUL_x1_DEFINE(137); MUL_x1_DEFINE(138); MUL_x1_DEFINE(139);
305 MUL_x1_DEFINE(140); MUL_x1_DEFINE(141); MUL_x1_DEFINE(142); MUL_x1_DEFINE(143);
306 MUL_x1_DEFINE(144); MUL_x1_DEFINE(145); MUL_x1_DEFINE(146); MUL_x1_DEFINE(147);
307 MUL_x1_DEFINE(148); MUL_x1_DEFINE(149); MUL_x1_DEFINE(150); MUL_x1_DEFINE(151);
308 MUL_x1_DEFINE(152); MUL_x1_DEFINE(153); MUL_x1_DEFINE(154); MUL_x1_DEFINE(155);
309 MUL_x1_DEFINE(156); MUL_x1_DEFINE(157); MUL_x1_DEFINE(158); MUL_x1_DEFINE(159);
310 MUL_x1_DEFINE(160); MUL_x1_DEFINE(161); MUL_x1_DEFINE(162); MUL_x1_DEFINE(163);
311 MUL_x1_DEFINE(164); MUL_x1_DEFINE(165); MUL_x1_DEFINE(166); MUL_x1_DEFINE(167);
312 MUL_x1_DEFINE(168); MUL_x1_DEFINE(169); MUL_x1_DEFINE(170); MUL_x1_DEFINE(171);
313 MUL_x1_DEFINE(172); MUL_x1_DEFINE(173); MUL_x1_DEFINE(174); MUL_x1_DEFINE(175);
314 MUL_x1_DEFINE(176); MUL_x1_DEFINE(177); MUL_x1_DEFINE(178); MUL_x1_DEFINE(179);
315 MUL_x1_DEFINE(180); MUL_x1_DEFINE(181); MUL_x1_DEFINE(182); MUL_x1_DEFINE(183);
316 MUL_x1_DEFINE(184); MUL_x1_DEFINE(185); MUL_x1_DEFINE(186); MUL_x1_DEFINE(187);
317 MUL_x1_DEFINE(188); MUL_x1_DEFINE(189); MUL_x1_DEFINE(190); MUL_x1_DEFINE(191);
318 MUL_x1_DEFINE(192); MUL_x1_DEFINE(193); MUL_x1_DEFINE(194); MUL_x1_DEFINE(195);
319 MUL_x1_DEFINE(196); MUL_x1_DEFINE(197); MUL_x1_DEFINE(198); MUL_x1_DEFINE(199);
320 MUL_x1_DEFINE(200); MUL_x1_DEFINE(201); MUL_x1_DEFINE(202); MUL_x1_DEFINE(203);
321 MUL_x1_DEFINE(204); MUL_x1_DEFINE(205); MUL_x1_DEFINE(206); MUL_x1_DEFINE(207);
322 MUL_x1_DEFINE(208); MUL_x1_DEFINE(209); MUL_x1_DEFINE(210); MUL_x1_DEFINE(211);
323 MUL_x1_DEFINE(212); MUL_x1_DEFINE(213); MUL_x1_DEFINE(214); MUL_x1_DEFINE(215);
324 MUL_x1_DEFINE(216); MUL_x1_DEFINE(217); MUL_x1_DEFINE(218); MUL_x1_DEFINE(219);
325 MUL_x1_DEFINE(220); MUL_x1_DEFINE(221); MUL_x1_DEFINE(222); MUL_x1_DEFINE(223);
326 MUL_x1_DEFINE(224); MUL_x1_DEFINE(225); MUL_x1_DEFINE(226); MUL_x1_DEFINE(227);
327 MUL_x1_DEFINE(228); MUL_x1_DEFINE(229); MUL_x1_DEFINE(230); MUL_x1_DEFINE(231);
328 MUL_x1_DEFINE(232); MUL_x1_DEFINE(233); MUL_x1_DEFINE(234); MUL_x1_DEFINE(235);
329 MUL_x1_DEFINE(236); MUL_x1_DEFINE(237); MUL_x1_DEFINE(238); MUL_x1_DEFINE(239);
330 MUL_x1_DEFINE(240); MUL_x1_DEFINE(241); MUL_x1_DEFINE(242); MUL_x1_DEFINE(243);
331 MUL_x1_DEFINE(244); MUL_x1_DEFINE(245); MUL_x1_DEFINE(246); MUL_x1_DEFINE(247);
332 MUL_x1_DEFINE(248); MUL_x1_DEFINE(249); MUL_x1_DEFINE(250); MUL_x1_DEFINE(251);
333 MUL_x1_DEFINE(252); MUL_x1_DEFINE(253); MUL_x1_DEFINE(254); MUL_x1_DEFINE(255);
334
335 MUL_x2_DEFINE(0); MUL_x2_DEFINE(1); MUL_x2_DEFINE(2); MUL_x2_DEFINE(3);
336 MUL_x2_DEFINE(4); MUL_x2_DEFINE(5); MUL_x2_DEFINE(6); MUL_x2_DEFINE(7);
337 MUL_x2_DEFINE(8); MUL_x2_DEFINE(9); MUL_x2_DEFINE(10); MUL_x2_DEFINE(11);
338 MUL_x2_DEFINE(12); MUL_x2_DEFINE(13); MUL_x2_DEFINE(14); MUL_x2_DEFINE(15);
339 MUL_x2_DEFINE(16); MUL_x2_DEFINE(17); MUL_x2_DEFINE(18); MUL_x2_DEFINE(19);
340 MUL_x2_DEFINE(20); MUL_x2_DEFINE(21); MUL_x2_DEFINE(22); MUL_x2_DEFINE(23);
341 MUL_x2_DEFINE(24); MUL_x2_DEFINE(25); MUL_x2_DEFINE(26); MUL_x2_DEFINE(27);
342 MUL_x2_DEFINE(28); MUL_x2_DEFINE(29); MUL_x2_DEFINE(30); MUL_x2_DEFINE(31);
343 MUL_x2_DEFINE(32); MUL_x2_DEFINE(33); MUL_x2_DEFINE(34); MUL_x2_DEFINE(35);
344 MUL_x2_DEFINE(36); MUL_x2_DEFINE(37); MUL_x2_DEFINE(38); MUL_x2_DEFINE(39);
345 MUL_x2_DEFINE(40); MUL_x2_DEFINE(41); MUL_x2_DEFINE(42); MUL_x2_DEFINE(43);
346 MUL_x2_DEFINE(44); MUL_x2_DEFINE(45); MUL_x2_DEFINE(46); MUL_x2_DEFINE(47);
347 MUL_x2_DEFINE(48); MUL_x2_DEFINE(49); MUL_x2_DEFINE(50); MUL_x2_DEFINE(51);
348 MUL_x2_DEFINE(52); MUL_x2_DEFINE(53); MUL_x2_DEFINE(54); MUL_x2_DEFINE(55);
349 MUL_x2_DEFINE(56); MUL_x2_DEFINE(57); MUL_x2_DEFINE(58); MUL_x2_DEFINE(59);
350 MUL_x2_DEFINE(60); MUL_x2_DEFINE(61); MUL_x2_DEFINE(62); MUL_x2_DEFINE(63);
351 MUL_x2_DEFINE(64); MUL_x2_DEFINE(65); MUL_x2_DEFINE(66); MUL_x2_DEFINE(67);
352 MUL_x2_DEFINE(68); MUL_x2_DEFINE(69); MUL_x2_DEFINE(70); MUL_x2_DEFINE(71);
353 MUL_x2_DEFINE(72); MUL_x2_DEFINE(73); MUL_x2_DEFINE(74); MUL_x2_DEFINE(75);
354 MUL_x2_DEFINE(76); MUL_x2_DEFINE(77); MUL_x2_DEFINE(78); MUL_x2_DEFINE(79);
355 MUL_x2_DEFINE(80); MUL_x2_DEFINE(81); MUL_x2_DEFINE(82); MUL_x2_DEFINE(83);
356 MUL_x2_DEFINE(84); MUL_x2_DEFINE(85); MUL_x2_DEFINE(86); MUL_x2_DEFINE(87);
357 MUL_x2_DEFINE(88); MUL_x2_DEFINE(89); MUL_x2_DEFINE(90); MUL_x2_DEFINE(91);
358 MUL_x2_DEFINE(92); MUL_x2_DEFINE(93); MUL_x2_DEFINE(94); MUL_x2_DEFINE(95);
359 MUL_x2_DEFINE(96); MUL_x2_DEFINE(97); MUL_x2_DEFINE(98); MUL_x2_DEFINE(99);
360 MUL_x2_DEFINE(100); MUL_x2_DEFINE(101); MUL_x2_DEFINE(102); MUL_x2_DEFINE(103);
361 MUL_x2_DEFINE(104); MUL_x2_DEFINE(105); MUL_x2_DEFINE(106); MUL_x2_DEFINE(107);
362 MUL_x2_DEFINE(108); MUL_x2_DEFINE(109); MUL_x2_DEFINE(110); MUL_x2_DEFINE(111);
363 MUL_x2_DEFINE(112); MUL_x2_DEFINE(113); MUL_x2_DEFINE(114); MUL_x2_DEFINE(115);
364 MUL_x2_DEFINE(116); MUL_x2_DEFINE(117); MUL_x2_DEFINE(118); MUL_x2_DEFINE(119);
365 MUL_x2_DEFINE(120); MUL_x2_DEFINE(121); MUL_x2_DEFINE(122); MUL_x2_DEFINE(123);
366 MUL_x2_DEFINE(124); MUL_x2_DEFINE(125); MUL_x2_DEFINE(126); MUL_x2_DEFINE(127);
367 MUL_x2_DEFINE(128); MUL_x2_DEFINE(129); MUL_x2_DEFINE(130); MUL_x2_DEFINE(131);
368 MUL_x2_DEFINE(132); MUL_x2_DEFINE(133); MUL_x2_DEFINE(134); MUL_x2_DEFINE(135);
369 MUL_x2_DEFINE(136); MUL_x2_DEFINE(137); MUL_x2_DEFINE(138); MUL_x2_DEFINE(139);
370 MUL_x2_DEFINE(140); MUL_x2_DEFINE(141); MUL_x2_DEFINE(142); MUL_x2_DEFINE(143);
371 MUL_x2_DEFINE(144); MUL_x2_DEFINE(145); MUL_x2_DEFINE(146); MUL_x2_DEFINE(147);
372 MUL_x2_DEFINE(148); MUL_x2_DEFINE(149); MUL_x2_DEFINE(150); MUL_x2_DEFINE(151);
373 MUL_x2_DEFINE(152); MUL_x2_DEFINE(153); MUL_x2_DEFINE(154); MUL_x2_DEFINE(155);
374 MUL_x2_DEFINE(156); MUL_x2_DEFINE(157); MUL_x2_DEFINE(158); MUL_x2_DEFINE(159);
375 MUL_x2_DEFINE(160); MUL_x2_DEFINE(161); MUL_x2_DEFINE(162); MUL_x2_DEFINE(163);
376 MUL_x2_DEFINE(164); MUL_x2_DEFINE(165); MUL_x2_DEFINE(166); MUL_x2_DEFINE(167);
377 MUL_x2_DEFINE(168); MUL_x2_DEFINE(169); MUL_x2_DEFINE(170); MUL_x2_DEFINE(171);
378 MUL_x2_DEFINE(172); MUL_x2_DEFINE(173); MUL_x2_DEFINE(174); MUL_x2_DEFINE(175);
379 MUL_x2_DEFINE(176); MUL_x2_DEFINE(177); MUL_x2_DEFINE(178); MUL_x2_DEFINE(179);
380 MUL_x2_DEFINE(180); MUL_x2_DEFINE(181); MUL_x2_DEFINE(182); MUL_x2_DEFINE(183);
381 MUL_x2_DEFINE(184); MUL_x2_DEFINE(185); MUL_x2_DEFINE(186); MUL_x2_DEFINE(187);
382 MUL_x2_DEFINE(188); MUL_x2_DEFINE(189); MUL_x2_DEFINE(190); MUL_x2_DEFINE(191);
383 MUL_x2_DEFINE(192); MUL_x2_DEFINE(193); MUL_x2_DEFINE(194); MUL_x2_DEFINE(195);
384 MUL_x2_DEFINE(196); MUL_x2_DEFINE(197); MUL_x2_DEFINE(198); MUL_x2_DEFINE(199);
385 MUL_x2_DEFINE(200); MUL_x2_DEFINE(201); MUL_x2_DEFINE(202); MUL_x2_DEFINE(203);
386 MUL_x2_DEFINE(204); MUL_x2_DEFINE(205); MUL_x2_DEFINE(206); MUL_x2_DEFINE(207);
387 MUL_x2_DEFINE(208); MUL_x2_DEFINE(209); MUL_x2_DEFINE(210); MUL_x2_DEFINE(211);
388 MUL_x2_DEFINE(212); MUL_x2_DEFINE(213); MUL_x2_DEFINE(214); MUL_x2_DEFINE(215);
389 MUL_x2_DEFINE(216); MUL_x2_DEFINE(217); MUL_x2_DEFINE(218); MUL_x2_DEFINE(219);
390 MUL_x2_DEFINE(220); MUL_x2_DEFINE(221); MUL_x2_DEFINE(222); MUL_x2_DEFINE(223);
391 MUL_x2_DEFINE(224); MUL_x2_DEFINE(225); MUL_x2_DEFINE(226); MUL_x2_DEFINE(227);
392 MUL_x2_DEFINE(228); MUL_x2_DEFINE(229); MUL_x2_DEFINE(230); MUL_x2_DEFINE(231);
393 MUL_x2_DEFINE(232); MUL_x2_DEFINE(233); MUL_x2_DEFINE(234); MUL_x2_DEFINE(235);
394 MUL_x2_DEFINE(236); MUL_x2_DEFINE(237); MUL_x2_DEFINE(238); MUL_x2_DEFINE(239);
395 MUL_x2_DEFINE(240); MUL_x2_DEFINE(241); MUL_x2_DEFINE(242); MUL_x2_DEFINE(243);
396 MUL_x2_DEFINE(244); MUL_x2_DEFINE(245); MUL_x2_DEFINE(246); MUL_x2_DEFINE(247);
397 MUL_x2_DEFINE(248); MUL_x2_DEFINE(249); MUL_x2_DEFINE(250); MUL_x2_DEFINE(251);
398 MUL_x2_DEFINE(252); MUL_x2_DEFINE(253); MUL_x2_DEFINE(254); MUL_x2_DEFINE(255);
399
400
401
402 typedef void (*mul_fn_ptr_t)(void);
403
404 static const mul_fn_ptr_t __attribute__((aligned(256)))
405 gf_x1_mul_fns[256] = {
406         mul_x1_0, mul_x1_1, mul_x1_2, mul_x1_3, mul_x1_4, mul_x1_5,
407         mul_x1_6, mul_x1_7, mul_x1_8, mul_x1_9, mul_x1_10, mul_x1_11,
408         mul_x1_12, mul_x1_13, mul_x1_14, mul_x1_15, mul_x1_16, mul_x1_17,
409         mul_x1_18, mul_x1_19, mul_x1_20, mul_x1_21, mul_x1_22, mul_x1_23,
410         mul_x1_24, mul_x1_25, mul_x1_26, mul_x1_27, mul_x1_28, mul_x1_29,
411         mul_x1_30, mul_x1_31, mul_x1_32, mul_x1_33, mul_x1_34, mul_x1_35,
412         mul_x1_36, mul_x1_37, mul_x1_38, mul_x1_39, mul_x1_40, mul_x1_41,
413         mul_x1_42, mul_x1_43, mul_x1_44, mul_x1_45, mul_x1_46, mul_x1_47,
414         mul_x1_48, mul_x1_49, mul_x1_50, mul_x1_51, mul_x1_52, mul_x1_53,
415         mul_x1_54, mul_x1_55, mul_x1_56, mul_x1_57, mul_x1_58, mul_x1_59,
416         mul_x1_60, mul_x1_61, mul_x1_62, mul_x1_63, mul_x1_64, mul_x1_65,
417         mul_x1_66, mul_x1_67, mul_x1_68, mul_x1_69, mul_x1_70, mul_x1_71,
418         mul_x1_72, mul_x1_73, mul_x1_74, mul_x1_75, mul_x1_76, mul_x1_77,
419         mul_x1_78, mul_x1_79, mul_x1_80, mul_x1_81, mul_x1_82, mul_x1_83,
420         mul_x1_84, mul_x1_85, mul_x1_86, mul_x1_87, mul_x1_88, mul_x1_89,
421         mul_x1_90, mul_x1_91, mul_x1_92, mul_x1_93, mul_x1_94, mul_x1_95,
422         mul_x1_96, mul_x1_97, mul_x1_98, mul_x1_99, mul_x1_100, mul_x1_101,
423         mul_x1_102, mul_x1_103, mul_x1_104, mul_x1_105, mul_x1_106, mul_x1_107,
424         mul_x1_108, mul_x1_109, mul_x1_110, mul_x1_111, mul_x1_112, mul_x1_113,
425         mul_x1_114, mul_x1_115, mul_x1_116, mul_x1_117, mul_x1_118, mul_x1_119,
426         mul_x1_120, mul_x1_121, mul_x1_122, mul_x1_123, mul_x1_124, mul_x1_125,
427         mul_x1_126, mul_x1_127, mul_x1_128, mul_x1_129, mul_x1_130, mul_x1_131,
428         mul_x1_132, mul_x1_133, mul_x1_134, mul_x1_135, mul_x1_136, mul_x1_137,
429         mul_x1_138, mul_x1_139, mul_x1_140, mul_x1_141, mul_x1_142, mul_x1_143,
430         mul_x1_144, mul_x1_145, mul_x1_146, mul_x1_147, mul_x1_148, mul_x1_149,
431         mul_x1_150, mul_x1_151, mul_x1_152, mul_x1_153, mul_x1_154, mul_x1_155,
432         mul_x1_156, mul_x1_157, mul_x1_158, mul_x1_159, mul_x1_160, mul_x1_161,
433         mul_x1_162, mul_x1_163, mul_x1_164, mul_x1_165, mul_x1_166, mul_x1_167,
434         mul_x1_168, mul_x1_169, mul_x1_170, mul_x1_171, mul_x1_172, mul_x1_173,
435         mul_x1_174, mul_x1_175, mul_x1_176, mul_x1_177, mul_x1_178, mul_x1_179,
436         mul_x1_180, mul_x1_181, mul_x1_182, mul_x1_183, mul_x1_184, mul_x1_185,
437         mul_x1_186, mul_x1_187, mul_x1_188, mul_x1_189, mul_x1_190, mul_x1_191,
438         mul_x1_192, mul_x1_193, mul_x1_194, mul_x1_195, mul_x1_196, mul_x1_197,
439         mul_x1_198, mul_x1_199, mul_x1_200, mul_x1_201, mul_x1_202, mul_x1_203,
440         mul_x1_204, mul_x1_205, mul_x1_206, mul_x1_207, mul_x1_208, mul_x1_209,
441         mul_x1_210, mul_x1_211, mul_x1_212, mul_x1_213, mul_x1_214, mul_x1_215,
442         mul_x1_216, mul_x1_217, mul_x1_218, mul_x1_219, mul_x1_220, mul_x1_221,
443         mul_x1_222, mul_x1_223, mul_x1_224, mul_x1_225, mul_x1_226, mul_x1_227,
444         mul_x1_228, mul_x1_229, mul_x1_230, mul_x1_231, mul_x1_232, mul_x1_233,
445         mul_x1_234, mul_x1_235, mul_x1_236, mul_x1_237, mul_x1_238, mul_x1_239,
446         mul_x1_240, mul_x1_241, mul_x1_242, mul_x1_243, mul_x1_244, mul_x1_245,
447         mul_x1_246, mul_x1_247, mul_x1_248, mul_x1_249, mul_x1_250, mul_x1_251,
448         mul_x1_252, mul_x1_253, mul_x1_254, mul_x1_255
449 };
450
451 static const mul_fn_ptr_t __attribute__((aligned(256)))
452 gf_x2_mul_fns[256] = {
453         mul_x2_0, mul_x2_1, mul_x2_2, mul_x2_3, mul_x2_4, mul_x2_5,
454         mul_x2_6, mul_x2_7, mul_x2_8, mul_x2_9, mul_x2_10, mul_x2_11,
455         mul_x2_12, mul_x2_13, mul_x2_14, mul_x2_15, mul_x2_16, mul_x2_17,
456         mul_x2_18, mul_x2_19, mul_x2_20, mul_x2_21, mul_x2_22, mul_x2_23,
457         mul_x2_24, mul_x2_25, mul_x2_26, mul_x2_27, mul_x2_28, mul_x2_29,
458         mul_x2_30, mul_x2_31, mul_x2_32, mul_x2_33, mul_x2_34, mul_x2_35,
459         mul_x2_36, mul_x2_37, mul_x2_38, mul_x2_39, mul_x2_40, mul_x2_41,
460         mul_x2_42, mul_x2_43, mul_x2_44, mul_x2_45, mul_x2_46, mul_x2_47,
461         mul_x2_48, mul_x2_49, mul_x2_50, mul_x2_51, mul_x2_52, mul_x2_53,
462         mul_x2_54, mul_x2_55, mul_x2_56, mul_x2_57, mul_x2_58, mul_x2_59,
463         mul_x2_60, mul_x2_61, mul_x2_62, mul_x2_63, mul_x2_64, mul_x2_65,
464         mul_x2_66, mul_x2_67, mul_x2_68, mul_x2_69, mul_x2_70, mul_x2_71,
465         mul_x2_72, mul_x2_73, mul_x2_74, mul_x2_75, mul_x2_76, mul_x2_77,
466         mul_x2_78, mul_x2_79, mul_x2_80, mul_x2_81, mul_x2_82, mul_x2_83,
467         mul_x2_84, mul_x2_85, mul_x2_86, mul_x2_87, mul_x2_88, mul_x2_89,
468         mul_x2_90, mul_x2_91, mul_x2_92, mul_x2_93, mul_x2_94, mul_x2_95,
469         mul_x2_96, mul_x2_97, mul_x2_98, mul_x2_99, mul_x2_100, mul_x2_101,
470         mul_x2_102, mul_x2_103, mul_x2_104, mul_x2_105, mul_x2_106, mul_x2_107,
471         mul_x2_108, mul_x2_109, mul_x2_110, mul_x2_111, mul_x2_112, mul_x2_113,
472         mul_x2_114, mul_x2_115, mul_x2_116, mul_x2_117, mul_x2_118, mul_x2_119,
473         mul_x2_120, mul_x2_121, mul_x2_122, mul_x2_123, mul_x2_124, mul_x2_125,
474         mul_x2_126, mul_x2_127, mul_x2_128, mul_x2_129, mul_x2_130, mul_x2_131,
475         mul_x2_132, mul_x2_133, mul_x2_134, mul_x2_135, mul_x2_136, mul_x2_137,
476         mul_x2_138, mul_x2_139, mul_x2_140, mul_x2_141, mul_x2_142, mul_x2_143,
477         mul_x2_144, mul_x2_145, mul_x2_146, mul_x2_147, mul_x2_148, mul_x2_149,
478         mul_x2_150, mul_x2_151, mul_x2_152, mul_x2_153, mul_x2_154, mul_x2_155,
479         mul_x2_156, mul_x2_157, mul_x2_158, mul_x2_159, mul_x2_160, mul_x2_161,
480         mul_x2_162, mul_x2_163, mul_x2_164, mul_x2_165, mul_x2_166, mul_x2_167,
481         mul_x2_168, mul_x2_169, mul_x2_170, mul_x2_171, mul_x2_172, mul_x2_173,
482         mul_x2_174, mul_x2_175, mul_x2_176, mul_x2_177, mul_x2_178, mul_x2_179,
483         mul_x2_180, mul_x2_181, mul_x2_182, mul_x2_183, mul_x2_184, mul_x2_185,
484         mul_x2_186, mul_x2_187, mul_x2_188, mul_x2_189, mul_x2_190, mul_x2_191,
485         mul_x2_192, mul_x2_193, mul_x2_194, mul_x2_195, mul_x2_196, mul_x2_197,
486         mul_x2_198, mul_x2_199, mul_x2_200, mul_x2_201, mul_x2_202, mul_x2_203,
487         mul_x2_204, mul_x2_205, mul_x2_206, mul_x2_207, mul_x2_208, mul_x2_209,
488         mul_x2_210, mul_x2_211, mul_x2_212, mul_x2_213, mul_x2_214, mul_x2_215,
489         mul_x2_216, mul_x2_217, mul_x2_218, mul_x2_219, mul_x2_220, mul_x2_221,
490         mul_x2_222, mul_x2_223, mul_x2_224, mul_x2_225, mul_x2_226, mul_x2_227,
491         mul_x2_228, mul_x2_229, mul_x2_230, mul_x2_231, mul_x2_232, mul_x2_233,
492         mul_x2_234, mul_x2_235, mul_x2_236, mul_x2_237, mul_x2_238, mul_x2_239,
493         mul_x2_240, mul_x2_241, mul_x2_242, mul_x2_243, mul_x2_244, mul_x2_245,
494         mul_x2_246, mul_x2_247, mul_x2_248, mul_x2_249, mul_x2_250, mul_x2_251,
495         mul_x2_252, mul_x2_253, mul_x2_254, mul_x2_255
496 };
497
498 #define MUL(c, r...)                                                    \
499 {                                                                       \
500         switch (REG_CNT(r)) {                                           \
501         case 2:                                                         \
502                 COPY(r, _mul_x2_in);                                    \
503                 gf_x2_mul_fns[c]();                                     \
504                 COPY(_mul_x2_acc, r);                                   \
505                 break;                                                  \
506         case 1:                                                         \
507                 COPY(r, _mul_x1_in);                                    \
508                 gf_x1_mul_fns[c]();                                     \
509                 COPY(_mul_x1_acc, r);                                   \
510                 break;                                                  \
511         }                                                               \
512 }
513
514
515 #define raidz_math_begin()      kfpu_begin()
516 #define raidz_math_end()        kfpu_end()
517
518 #define SYN_STRIDE              4
519
520 #define ZERO_STRIDE             4
521 #define ZERO_DEFINE()           {}
522 #define ZERO_D                  0, 1, 2, 3
523
524 #define COPY_STRIDE             4
525 #define COPY_DEFINE()           {}
526 #define COPY_D                  0, 1, 2, 3
527
528 #define ADD_STRIDE              4
529 #define ADD_DEFINE()            {}
530 #define ADD_D                   0, 1, 2, 3
531
532 #define MUL_STRIDE              2
533 #define MUL_DEFINE()            MUL2_SETUP()
534 #define MUL_D                   0, 1
535
536 #define GEN_P_STRIDE            4
537 #define GEN_P_DEFINE()          {}
538 #define GEN_P_P                 0, 1, 2, 3
539
540 #define GEN_PQ_STRIDE           4
541 #define GEN_PQ_DEFINE()         {}
542 #define GEN_PQ_D                0, 1, 2, 3
543 #define GEN_PQ_C                4, 5, 6, 7
544
545 #define GEN_PQR_STRIDE          4
546 #define GEN_PQR_DEFINE()        {}
547 #define GEN_PQR_D               0, 1, 2, 3
548 #define GEN_PQR_C               4, 5, 6, 7
549
550 #define SYN_Q_DEFINE()          {}
551 #define SYN_Q_D                 0, 1, 2, 3
552 #define SYN_Q_X                 4, 5, 6, 7
553
554 #define SYN_R_DEFINE()          {}
555 #define SYN_R_D                 0, 1, 2, 3
556 #define SYN_R_X                 4, 5, 6, 7
557
558 #define SYN_PQ_DEFINE()         {}
559 #define SYN_PQ_D                0, 1, 2, 3
560 #define SYN_PQ_X                4, 5, 6, 7
561
562 #define REC_PQ_STRIDE           2
563 #define REC_PQ_DEFINE()         MUL2_SETUP()
564 #define REC_PQ_X                0, 1
565 #define REC_PQ_Y                2, 3
566 #define REC_PQ_T                4, 5
567
568 #define SYN_PR_DEFINE()         {}
569 #define SYN_PR_D                0, 1, 2, 3
570 #define SYN_PR_X                4, 5, 6, 7
571
572 #define REC_PR_STRIDE           2
573 #define REC_PR_DEFINE()         MUL2_SETUP()
574 #define REC_PR_X                0, 1
575 #define REC_PR_Y                2, 3
576 #define REC_PR_T                4, 5
577
578 #define SYN_QR_DEFINE()         {}
579 #define SYN_QR_D                0, 1, 2, 3
580 #define SYN_QR_X                4, 5, 6, 7
581
582 #define REC_QR_STRIDE           2
583 #define REC_QR_DEFINE()         MUL2_SETUP()
584 #define REC_QR_X                0, 1
585 #define REC_QR_Y                2, 3
586 #define REC_QR_T                4, 5
587
588 #define SYN_PQR_DEFINE()        {}
589 #define SYN_PQR_D               0, 1, 2, 3
590 #define SYN_PQR_X               4, 5, 6, 7
591
592 #define REC_PQR_STRIDE          1
593 #define REC_PQR_DEFINE()        MUL2_SETUP()
594 #define REC_PQR_X               0
595 #define REC_PQR_Y               1
596 #define REC_PQR_Z               2
597 #define REC_PQR_XS              3
598 #define REC_PQR_YS              4
599
600
601 #include <sys/vdev_raidz_impl.h>
602 #include "vdev_raidz_math_impl.h"
603
604 DEFINE_GEN_METHODS(sse2);
605 DEFINE_REC_METHODS(sse2);
606
607 static boolean_t
608 raidz_will_sse2_work(void)
609 {
610         return (zfs_sse_available() && zfs_sse2_available());
611 }
612
613 const raidz_impl_ops_t vdev_raidz_sse2_impl = {
614         .init = NULL,
615         .fini = NULL,
616         .gen = RAIDZ_GEN_METHODS(sse2),
617         .rec = RAIDZ_REC_METHODS(sse2),
618         .is_supported = &raidz_will_sse2_work,
619         .name = "sse2"
620 };
621
622 #endif /* defined(__x86_64) && defined(HAVE_SSE2) */