]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - secure/lib/libcrypto/man/OPENSSL_ia32cap.3
Merge OpenSSL 1.0.2q.
[FreeBSD/FreeBSD.git] / secure / lib / libcrypto / man / OPENSSL_ia32cap.3
1 .\" Automatically generated by Pod::Man 4.09 (Pod::Simple 3.35)
2 .\"
3 .\" Standard preamble:
4 .\" ========================================================================
5 .de Sp \" Vertical space (when we can't use .PP)
6 .if t .sp .5v
7 .if n .sp
8 ..
9 .de Vb \" Begin verbatim text
10 .ft CW
11 .nf
12 .ne \\$1
13 ..
14 .de Ve \" End verbatim text
15 .ft R
16 .fi
17 ..
18 .\" Set up some character translations and predefined strings.  \*(-- will
19 .\" give an unbreakable dash, \*(PI will give pi, \*(L" will give a left
20 .\" double quote, and \*(R" will give a right double quote.  \*(C+ will
21 .\" give a nicer C++.  Capital omega is used to do unbreakable dashes and
22 .\" therefore won't be available.  \*(C` and \*(C' expand to `' in nroff,
23 .\" nothing in troff, for use with C<>.
24 .tr \(*W-
25 .ds C+ C\v'-.1v'\h'-1p'\s-2+\h'-1p'+\s0\v'.1v'\h'-1p'
26 .ie n \{\
27 .    ds -- \(*W-
28 .    ds PI pi
29 .    if (\n(.H=4u)&(1m=24u) .ds -- \(*W\h'-12u'\(*W\h'-12u'-\" diablo 10 pitch
30 .    if (\n(.H=4u)&(1m=20u) .ds -- \(*W\h'-12u'\(*W\h'-8u'-\"  diablo 12 pitch
31 .    ds L" ""
32 .    ds R" ""
33 .    ds C` ""
34 .    ds C' ""
35 'br\}
36 .el\{\
37 .    ds -- \|\(em\|
38 .    ds PI \(*p
39 .    ds L" ``
40 .    ds R" ''
41 .    ds C`
42 .    ds C'
43 'br\}
44 .\"
45 .\" Escape single quotes in literal strings from groff's Unicode transform.
46 .ie \n(.g .ds Aq \(aq
47 .el       .ds Aq '
48 .\"
49 .\" If the F register is >0, we'll generate index entries on stderr for
50 .\" titles (.TH), headers (.SH), subsections (.SS), items (.Ip), and index
51 .\" entries marked with X<> in POD.  Of course, you'll have to process the
52 .\" output yourself in some meaningful fashion.
53 .\"
54 .\" Avoid warning from groff about undefined register 'F'.
55 .de IX
56 ..
57 .if !\nF .nr F 0
58 .if \nF>0 \{\
59 .    de IX
60 .    tm Index:\\$1\t\\n%\t"\\$2"
61 ..
62 .    if !\nF==2 \{\
63 .        nr % 0
64 .        nr F 2
65 .    \}
66 .\}
67 .\"
68 .\" Accent mark definitions (@(#)ms.acc 1.5 88/02/08 SMI; from UCB 4.2).
69 .\" Fear.  Run.  Save yourself.  No user-serviceable parts.
70 .    \" fudge factors for nroff and troff
71 .if n \{\
72 .    ds #H 0
73 .    ds #V .8m
74 .    ds #F .3m
75 .    ds #[ \f1
76 .    ds #] \fP
77 .\}
78 .if t \{\
79 .    ds #H ((1u-(\\\\n(.fu%2u))*.13m)
80 .    ds #V .6m
81 .    ds #F 0
82 .    ds #[ \&
83 .    ds #] \&
84 .\}
85 .    \" simple accents for nroff and troff
86 .if n \{\
87 .    ds ' \&
88 .    ds ` \&
89 .    ds ^ \&
90 .    ds , \&
91 .    ds ~ ~
92 .    ds /
93 .\}
94 .if t \{\
95 .    ds ' \\k:\h'-(\\n(.wu*8/10-\*(#H)'\'\h"|\\n:u"
96 .    ds ` \\k:\h'-(\\n(.wu*8/10-\*(#H)'\`\h'|\\n:u'
97 .    ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'^\h'|\\n:u'
98 .    ds , \\k:\h'-(\\n(.wu*8/10)',\h'|\\n:u'
99 .    ds ~ \\k:\h'-(\\n(.wu-\*(#H-.1m)'~\h'|\\n:u'
100 .    ds / \\k:\h'-(\\n(.wu*8/10-\*(#H)'\z\(sl\h'|\\n:u'
101 .\}
102 .    \" troff and (daisy-wheel) nroff accents
103 .ds : \\k:\h'-(\\n(.wu*8/10-\*(#H+.1m+\*(#F)'\v'-\*(#V'\z.\h'.2m+\*(#F'.\h'|\\n:u'\v'\*(#V'
104 .ds 8 \h'\*(#H'\(*b\h'-\*(#H'
105 .ds o \\k:\h'-(\\n(.wu+\w'\(de'u-\*(#H)/2u'\v'-.3n'\*(#[\z\(de\v'.3n'\h'|\\n:u'\*(#]
106 .ds d- \h'\*(#H'\(pd\h'-\w'~'u'\v'-.25m'\f2\(hy\fP\v'.25m'\h'-\*(#H'
107 .ds D- D\\k:\h'-\w'D'u'\v'-.11m'\z\(hy\v'.11m'\h'|\\n:u'
108 .ds th \*(#[\v'.3m'\s+1I\s-1\v'-.3m'\h'-(\w'I'u*2/3)'\s-1o\s+1\*(#]
109 .ds Th \*(#[\s+2I\s-2\h'-\w'I'u*3/5'\v'-.3m'o\v'.3m'\*(#]
110 .ds ae a\h'-(\w'a'u*4/10)'e
111 .ds Ae A\h'-(\w'A'u*4/10)'E
112 .    \" corrections for vroff
113 .if v .ds ~ \\k:\h'-(\\n(.wu*9/10-\*(#H)'\s-2\u~\d\s+2\h'|\\n:u'
114 .if v .ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'\v'-.4m'^\v'.4m'\h'|\\n:u'
115 .    \" for low resolution devices (crt and lpr)
116 .if \n(.H>23 .if \n(.V>19 \
117 \{\
118 .    ds : e
119 .    ds 8 ss
120 .    ds o a
121 .    ds d- d\h'-1'\(ga
122 .    ds D- D\h'-1'\(hy
123 .    ds th \o'bp'
124 .    ds Th \o'LP'
125 .    ds ae ae
126 .    ds Ae AE
127 .\}
128 .rm #[ #] #H #V #F C
129 .\" ========================================================================
130 .\"
131 .IX Title "OPENSSL_ia32cap 3"
132 .TH OPENSSL_ia32cap 3 "2018-11-20" "1.0.2q" "OpenSSL"
133 .\" For nroff, turn off justification.  Always turn off hyphenation; it makes
134 .\" way too many mistakes in technical documents.
135 .if n .ad l
136 .nh
137 .SH "NAME"
138 OPENSSL_ia32cap, OPENSSL_ia32cap_loc \- the IA\-32 processor capabilities vector
139 .SH "SYNOPSIS"
140 .IX Header "SYNOPSIS"
141 .Vb 2
142 \& unsigned long *OPENSSL_ia32cap_loc(void);
143 \& #define OPENSSL_ia32cap ((OPENSSL_ia32cap_loc())[0])
144 .Ve
145 .SH "DESCRIPTION"
146 .IX Header "DESCRIPTION"
147 Value returned by \fIOPENSSL_ia32cap_loc()\fR is address of a variable
148 containing \s-1IA\-32\s0 processor capabilities bit vector as it appears in
149 \&\s-1EDX:ECX\s0 register pair after executing \s-1CPUID\s0 instruction with EAX=1
150 input value (see Intel Application Note #241618). Naturally it's
151 meaningful on x86 and x86_64 platforms only. The variable is normally
152 set up automatically upon toolkit initialization, but can be
153 manipulated afterwards to modify crypto library behaviour. For the
154 moment of this writing following bits are significant:
155 .IP "bit #4 denoting presence of Time-Stamp Counter." 4
156 .IX Item "bit #4 denoting presence of Time-Stamp Counter."
157 .PD 0
158 .IP "bit #19 denoting availability of \s-1CLFLUSH\s0 instruction;" 4
159 .IX Item "bit #19 denoting availability of CLFLUSH instruction;"
160 .IP "bit #20, reserved by Intel, is used to choose among \s-1RC4\s0 code paths;" 4
161 .IX Item "bit #20, reserved by Intel, is used to choose among RC4 code paths;"
162 .IP "bit #23 denoting \s-1MMX\s0 support;" 4
163 .IX Item "bit #23 denoting MMX support;"
164 .IP "bit #24, \s-1FXSR\s0 bit, denoting availability of \s-1XMM\s0 registers;" 4
165 .IX Item "bit #24, FXSR bit, denoting availability of XMM registers;"
166 .IP "bit #25 denoting \s-1SSE\s0 support;" 4
167 .IX Item "bit #25 denoting SSE support;"
168 .IP "bit #26 denoting \s-1SSE2\s0 support;" 4
169 .IX Item "bit #26 denoting SSE2 support;"
170 .IP "bit #28 denoting Hyperthreading, which is used to distinguish cores with shared cache;" 4
171 .IX Item "bit #28 denoting Hyperthreading, which is used to distinguish cores with shared cache;"
172 .IP "bit #30, reserved by Intel, denotes specifically Intel CPUs;" 4
173 .IX Item "bit #30, reserved by Intel, denotes specifically Intel CPUs;"
174 .IP "bit #33 denoting availability of \s-1PCLMULQDQ\s0 instruction;" 4
175 .IX Item "bit #33 denoting availability of PCLMULQDQ instruction;"
176 .IP "bit #41 denoting \s-1SSSE3,\s0 Supplemental \s-1SSE3,\s0 support;" 4
177 .IX Item "bit #41 denoting SSSE3, Supplemental SSE3, support;"
178 .IP "bit #43 denoting \s-1AMD XOP\s0 support (forced to zero on non-AMD CPUs);" 4
179 .IX Item "bit #43 denoting AMD XOP support (forced to zero on non-AMD CPUs);"
180 .IP "bit #57 denoting AES-NI instruction set extension;" 4
181 .IX Item "bit #57 denoting AES-NI instruction set extension;"
182 .IP "bit #59, \s-1OSXSAVE\s0 bit, denoting availability of \s-1YMM\s0 registers;" 4
183 .IX Item "bit #59, OSXSAVE bit, denoting availability of YMM registers;"
184 .IP "bit #60 denoting \s-1AVX\s0 extension;" 4
185 .IX Item "bit #60 denoting AVX extension;"
186 .IP "bit #62 denoting availability of \s-1RDRAND\s0 instruction;" 4
187 .IX Item "bit #62 denoting availability of RDRAND instruction;"
188 .PD
189 .PP
190 For example, clearing bit #26 at run-time disables high-performance
191 \&\s-1SSE2\s0 code present in the crypto library, while clearing bit #24
192 disables \s-1SSE2\s0 code operating on 128\-bit \s-1XMM\s0 register bank. You might
193 have to do the latter if target OpenSSL application is executed on \s-1SSE2\s0
194 capable \s-1CPU,\s0 but under control of \s-1OS\s0 that does not enable \s-1XMM\s0
195 registers. Even though you can manipulate the value programmatically,
196 you most likely will find it more appropriate to set up an environment
197 variable with the same name prior starting target application, e.g. on
198 Intel P4 processor 'env OPENSSL_ia32cap=0x16980010 apps/openssl', or
199 better yet 'env OPENSSL_ia32cap=~0x1000000 apps/openssl' to achieve same
200 effect without modifying the application source code. Alternatively you
201 can reconfigure the toolkit with no\-sse2 option and recompile.
202 .PP
203 Less intuitive is clearing bit #28. The truth is that it's not copied
204 from \s-1CPUID\s0 output verbatim, but is adjusted to reflect whether or not
205 the data cache is actually shared between logical cores. This in turn
206 affects the decision on whether or not expensive countermeasures
207 against cache-timing attacks are applied, most notably in \s-1AES\s0 assembler
208 module.
209 .PP
210 The vector is further extended with \s-1EBX\s0 value returned by \s-1CPUID\s0 with
211 EAX=7 and ECX=0 as input. Following bits are significant:
212 .IP "bit #64+3 denoting availability of \s-1BMI1\s0 instructions, e.g. \s-1ANDN\s0;" 4
213 .IX Item "bit #64+3 denoting availability of BMI1 instructions, e.g. ANDN;"
214 .PD 0
215 .IP "bit #64+5 denoting availability of \s-1AVX2\s0 instructions;" 4
216 .IX Item "bit #64+5 denoting availability of AVX2 instructions;"
217 .IP "bit #64+8 denoting availability of \s-1BMI2\s0 instructions, e.g. \s-1MUXL\s0 and \s-1RORX\s0;" 4
218 .IX Item "bit #64+8 denoting availability of BMI2 instructions, e.g. MUXL and RORX;"
219 .IP "bit #64+18 denoting availability of \s-1RDSEED\s0 instruction;" 4
220 .IX Item "bit #64+18 denoting availability of RDSEED instruction;"
221 .IP "bit #64+19 denoting availability of \s-1ADCX\s0 and \s-1ADOX\s0 instructions;" 4
222 .IX Item "bit #64+19 denoting availability of ADCX and ADOX instructions;"