]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/arm/arm/pmap-v6.c
Merge ^/vendor/libc++/dist up to its last change, and resolve conflicts.
[FreeBSD/FreeBSD.git] / sys / arm / arm / pmap-v6.c
1 /*-
2  * SPDX-License-Identifier: BSD-3-Clause AND BSD-2-Clause-FreeBSD
3  *
4  * Copyright (c) 1991 Regents of the University of California.
5  * Copyright (c) 1994 John S. Dyson
6  * Copyright (c) 1994 David Greenman
7  * Copyright (c) 2005-2010 Alan L. Cox <alc@cs.rice.edu>
8  * Copyright (c) 2014-2016 Svatopluk Kraus <skra@FreeBSD.org>
9  * Copyright (c) 2014-2016 Michal Meloun <mmel@FreeBSD.org>
10  * All rights reserved.
11  *
12  * This code is derived from software contributed to Berkeley by
13  * the Systems Programming Group of the University of Utah Computer
14  * Science Department and William Jolitz of UUNET Technologies Inc.
15  *
16  * Redistribution and use in source and binary forms, with or without
17  * modification, are permitted provided that the following conditions
18  * are met:
19  * 1. Redistributions of source code must retain the above copyright
20  *    notice, this list of conditions and the following disclaimer.
21  * 2. Redistributions in binary form must reproduce the above copyright
22  *    notice, this list of conditions and the following disclaimer in the
23  *    documentation and/or other materials provided with the distribution.
24  * 3. Neither the name of the University nor the names of its contributors
25  *    may be used to endorse or promote products derived from this software
26  *    without specific prior written permission.
27  *
28  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
29  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
30  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
31  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
32  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
33  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
34  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
35  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
36  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
37  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
38  * SUCH DAMAGE.
39  *
40  *      from:   @(#)pmap.c      7.7 (Berkeley)  5/12/91
41  */
42 /*-
43  * Copyright (c) 2003 Networks Associates Technology, Inc.
44  * All rights reserved.
45  *
46  * This software was developed for the FreeBSD Project by Jake Burkholder,
47  * Safeport Network Services, and Network Associates Laboratories, the
48  * Security Research Division of Network Associates, Inc. under
49  * DARPA/SPAWAR contract N66001-01-C-8035 ("CBOSS"), as part of the DARPA
50  * CHATS research program.
51  *
52  * Redistribution and use in source and binary forms, with or without
53  * modification, are permitted provided that the following conditions
54  * are met:
55  * 1. Redistributions of source code must retain the above copyright
56  *    notice, this list of conditions and the following disclaimer.
57  * 2. Redistributions in binary form must reproduce the above copyright
58  *    notice, this list of conditions and the following disclaimer in the
59  *    documentation and/or other materials provided with the distribution.
60  *
61  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
62  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
63  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
64  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
65  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
66  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
67  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
68  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
69  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
70  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
71  * SUCH DAMAGE.
72  */
73
74 #include <sys/cdefs.h>
75 __FBSDID("$FreeBSD$");
76
77 /*
78  *      Manages physical address maps.
79  *
80  *      Since the information managed by this module is
81  *      also stored by the logical address mapping module,
82  *      this module may throw away valid virtual-to-physical
83  *      mappings at almost any time.  However, invalidations
84  *      of virtual-to-physical mappings must be done as
85  *      requested.
86  *
87  *      In order to cope with hardware architectures which
88  *      make virtual-to-physical map invalidates expensive,
89  *      this module may delay invalidate or reduced protection
90  *      operations until such time as they are actually
91  *      necessary.  This module is given full information as
92  *      to which processors are currently using which maps,
93  *      and to when physical maps must be made correct.
94  */
95
96 #include "opt_vm.h"
97 #include "opt_pmap.h"
98 #include "opt_ddb.h"
99
100 #include <sys/param.h>
101 #include <sys/systm.h>
102 #include <sys/kernel.h>
103 #include <sys/ktr.h>
104 #include <sys/lock.h>
105 #include <sys/proc.h>
106 #include <sys/rwlock.h>
107 #include <sys/malloc.h>
108 #include <sys/vmmeter.h>
109 #include <sys/malloc.h>
110 #include <sys/mman.h>
111 #include <sys/sf_buf.h>
112 #include <sys/smp.h>
113 #include <sys/sched.h>
114 #include <sys/sysctl.h>
115
116 #ifdef DDB
117 #include <ddb/ddb.h>
118 #endif
119
120 #include <machine/physmem.h>
121
122 #include <vm/vm.h>
123 #include <vm/uma.h>
124 #include <vm/pmap.h>
125 #include <vm/vm_param.h>
126 #include <vm/vm_kern.h>
127 #include <vm/vm_object.h>
128 #include <vm/vm_map.h>
129 #include <vm/vm_page.h>
130 #include <vm/vm_pageout.h>
131 #include <vm/vm_phys.h>
132 #include <vm/vm_extern.h>
133 #include <vm/vm_reserv.h>
134 #include <sys/lock.h>
135 #include <sys/mutex.h>
136
137 #include <machine/md_var.h>
138 #include <machine/pmap_var.h>
139 #include <machine/cpu.h>
140 #include <machine/pcb.h>
141 #include <machine/sf_buf.h>
142 #ifdef SMP
143 #include <machine/smp.h>
144 #endif
145 #ifndef PMAP_SHPGPERPROC
146 #define PMAP_SHPGPERPROC 200
147 #endif
148
149 #ifndef DIAGNOSTIC
150 #define PMAP_INLINE     __inline
151 #else
152 #define PMAP_INLINE
153 #endif
154
155 #ifdef PMAP_DEBUG
156 static void pmap_zero_page_check(vm_page_t m);
157 void pmap_debug(int level);
158 int pmap_pid_dump(int pid);
159
160 #define PDEBUG(_lev_,_stat_) \
161         if (pmap_debug_level >= (_lev_)) \
162                 ((_stat_))
163 #define dprintf printf
164 int pmap_debug_level = 1;
165 #else   /* PMAP_DEBUG */
166 #define PDEBUG(_lev_,_stat_) /* Nothing */
167 #define dprintf(x, arg...)
168 #endif  /* PMAP_DEBUG */
169
170 /*
171  *  Level 2 page tables map definion ('max' is excluded).
172  */
173
174 #define PT2V_MIN_ADDRESS        ((vm_offset_t)PT2MAP)
175 #define PT2V_MAX_ADDRESS        ((vm_offset_t)PT2MAP + PT2MAP_SIZE)
176
177 #define UPT2V_MIN_ADDRESS       ((vm_offset_t)PT2MAP)
178 #define UPT2V_MAX_ADDRESS \
179     ((vm_offset_t)(PT2MAP + (KERNBASE >> PT2MAP_SHIFT)))
180
181 /*
182  *  Promotion to a 1MB (PTE1) page mapping requires that the corresponding
183  *  4KB (PTE2) page mappings have identical settings for the following fields:
184  */
185 #define PTE2_PROMOTE    (PTE2_V | PTE2_A | PTE2_NM | PTE2_S | PTE2_NG | \
186                          PTE2_NX | PTE2_RO | PTE2_U | PTE2_W |          \
187                          PTE2_ATTR_MASK)
188
189 #define PTE1_PROMOTE    (PTE1_V | PTE1_A | PTE1_NM | PTE1_S | PTE1_NG | \
190                          PTE1_NX | PTE1_RO | PTE1_U | PTE1_W |          \
191                          PTE1_ATTR_MASK)
192
193 #define ATTR_TO_L1(l2_attr)     ((((l2_attr) & L2_TEX0) ? L1_S_TEX0 : 0) | \
194                                  (((l2_attr) & L2_C)    ? L1_S_C    : 0) | \
195                                  (((l2_attr) & L2_B)    ? L1_S_B    : 0) | \
196                                  (((l2_attr) & PTE2_A)  ? PTE1_A    : 0) | \
197                                  (((l2_attr) & PTE2_NM) ? PTE1_NM   : 0) | \
198                                  (((l2_attr) & PTE2_S)  ? PTE1_S    : 0) | \
199                                  (((l2_attr) & PTE2_NG) ? PTE1_NG   : 0) | \
200                                  (((l2_attr) & PTE2_NX) ? PTE1_NX   : 0) | \
201                                  (((l2_attr) & PTE2_RO) ? PTE1_RO   : 0) | \
202                                  (((l2_attr) & PTE2_U)  ? PTE1_U    : 0) | \
203                                  (((l2_attr) & PTE2_W)  ? PTE1_W    : 0))
204
205 #define ATTR_TO_L2(l1_attr)     ((((l1_attr) & L1_S_TEX0) ? L2_TEX0 : 0) | \
206                                  (((l1_attr) & L1_S_C)    ? L2_C    : 0) | \
207                                  (((l1_attr) & L1_S_B)    ? L2_B    : 0) | \
208                                  (((l1_attr) & PTE1_A)    ? PTE2_A  : 0) | \
209                                  (((l1_attr) & PTE1_NM)   ? PTE2_NM : 0) | \
210                                  (((l1_attr) & PTE1_S)    ? PTE2_S  : 0) | \
211                                  (((l1_attr) & PTE1_NG)   ? PTE2_NG : 0) | \
212                                  (((l1_attr) & PTE1_NX)   ? PTE2_NX : 0) | \
213                                  (((l1_attr) & PTE1_RO)   ? PTE2_RO : 0) | \
214                                  (((l1_attr) & PTE1_U)    ? PTE2_U  : 0) | \
215                                  (((l1_attr) & PTE1_W)    ? PTE2_W  : 0))
216
217 /*
218  *  PTE2 descriptors creation macros.
219  */
220 #define PTE2_ATTR_DEFAULT       vm_memattr_to_pte2(VM_MEMATTR_DEFAULT)
221 #define PTE2_ATTR_PT            vm_memattr_to_pte2(pt_memattr)
222
223 #define PTE2_KPT(pa)    PTE2_KERN(pa, PTE2_AP_KRW, PTE2_ATTR_PT)
224 #define PTE2_KPT_NG(pa) PTE2_KERN_NG(pa, PTE2_AP_KRW, PTE2_ATTR_PT)
225
226 #define PTE2_KRW(pa)    PTE2_KERN(pa, PTE2_AP_KRW, PTE2_ATTR_DEFAULT)
227 #define PTE2_KRO(pa)    PTE2_KERN(pa, PTE2_AP_KR, PTE2_ATTR_DEFAULT)
228
229 #define PV_STATS
230 #ifdef PV_STATS
231 #define PV_STAT(x)      do { x ; } while (0)
232 #else
233 #define PV_STAT(x)      do { } while (0)
234 #endif
235
236 /*
237  *  The boot_pt1 is used temporary in very early boot stage as L1 page table.
238  *  We can init many things with no memory allocation thanks to its static
239  *  allocation and this brings two main advantages:
240  *  (1) other cores can be started very simply,
241  *  (2) various boot loaders can be supported as its arguments can be processed
242  *      in virtual address space and can be moved to safe location before
243  *      first allocation happened.
244  *  Only disadvantage is that boot_pt1 is used only in very early boot stage.
245  *  However, the table is uninitialized and so lays in bss. Therefore kernel
246  *  image size is not influenced.
247  *
248  *  QQQ: In the future, maybe, boot_pt1 can be used for soft reset and
249  *       CPU suspend/resume game.
250  */
251 extern pt1_entry_t boot_pt1[];
252
253 vm_paddr_t base_pt1;
254 pt1_entry_t *kern_pt1;
255 pt2_entry_t *kern_pt2tab;
256 pt2_entry_t *PT2MAP;
257
258 static uint32_t ttb_flags;
259 static vm_memattr_t pt_memattr;
260 ttb_entry_t pmap_kern_ttb;
261
262 struct pmap kernel_pmap_store;
263 LIST_HEAD(pmaplist, pmap);
264 static struct pmaplist allpmaps;
265 static struct mtx allpmaps_lock;
266
267 vm_offset_t virtual_avail;      /* VA of first avail page (after kernel bss) */
268 vm_offset_t virtual_end;        /* VA of last avail page (end of kernel AS) */
269
270 static vm_offset_t kernel_vm_end_new;
271 vm_offset_t kernel_vm_end = KERNBASE + NKPT2PG * NPT2_IN_PG * PTE1_SIZE;
272 vm_offset_t vm_max_kernel_address;
273 vm_paddr_t kernel_l1pa;
274
275 static struct rwlock __aligned(CACHE_LINE_SIZE) pvh_global_lock;
276
277 /*
278  *  Data for the pv entry allocation mechanism
279  */
280 static TAILQ_HEAD(pch, pv_chunk) pv_chunks = TAILQ_HEAD_INITIALIZER(pv_chunks);
281 static int pv_entry_count = 0, pv_entry_max = 0, pv_entry_high_water = 0;
282 static struct md_page *pv_table; /* XXX: Is it used only the list in md_page? */
283 static int shpgperproc = PMAP_SHPGPERPROC;
284
285 struct pv_chunk *pv_chunkbase;          /* KVA block for pv_chunks */
286 int pv_maxchunks;                       /* How many chunks we have KVA for */
287 vm_offset_t pv_vafree;                  /* freelist stored in the PTE */
288
289 vm_paddr_t first_managed_pa;
290 #define pa_to_pvh(pa)   (&pv_table[pte1_index(pa - first_managed_pa)])
291
292 /*
293  *  All those kernel PT submaps that BSD is so fond of
294  */
295 caddr_t _tmppt = 0;
296
297 /*
298  *  Crashdump maps.
299  */
300 static caddr_t crashdumpmap;
301
302 static pt2_entry_t *PMAP1 = NULL, *PMAP2;
303 static pt2_entry_t *PADDR1 = NULL, *PADDR2;
304 #ifdef DDB
305 static pt2_entry_t *PMAP3;
306 static pt2_entry_t *PADDR3;
307 static int PMAP3cpu __unused; /* for SMP only */
308 #endif
309 #ifdef SMP
310 static int PMAP1cpu;
311 static int PMAP1changedcpu;
312 SYSCTL_INT(_debug, OID_AUTO, PMAP1changedcpu, CTLFLAG_RD,
313     &PMAP1changedcpu, 0,
314     "Number of times pmap_pte2_quick changed CPU with same PMAP1");
315 #endif
316 static int PMAP1changed;
317 SYSCTL_INT(_debug, OID_AUTO, PMAP1changed, CTLFLAG_RD,
318     &PMAP1changed, 0,
319     "Number of times pmap_pte2_quick changed PMAP1");
320 static int PMAP1unchanged;
321 SYSCTL_INT(_debug, OID_AUTO, PMAP1unchanged, CTLFLAG_RD,
322     &PMAP1unchanged, 0,
323     "Number of times pmap_pte2_quick didn't change PMAP1");
324 static struct mtx PMAP2mutex;
325
326 /*
327  * Internal flags for pmap_enter()'s helper functions.
328  */
329 #define PMAP_ENTER_NORECLAIM    0x1000000       /* Don't reclaim PV entries. */
330 #define PMAP_ENTER_NOREPLACE    0x2000000       /* Don't replace mappings. */
331
332 static __inline void pt2_wirecount_init(vm_page_t m);
333 static boolean_t pmap_demote_pte1(pmap_t pmap, pt1_entry_t *pte1p,
334     vm_offset_t va);
335 static int pmap_enter_pte1(pmap_t pmap, vm_offset_t va, pt1_entry_t pte1,
336     u_int flags, vm_page_t m);
337 void cache_icache_sync_fresh(vm_offset_t va, vm_paddr_t pa, vm_size_t size);
338
339 /*
340  *  Function to set the debug level of the pmap code.
341  */
342 #ifdef PMAP_DEBUG
343 void
344 pmap_debug(int level)
345 {
346
347         pmap_debug_level = level;
348         dprintf("pmap_debug: level=%d\n", pmap_debug_level);
349 }
350 #endif /* PMAP_DEBUG */
351
352 /*
353  *  This table must corespond with memory attribute configuration in vm.h.
354  *  First entry is used for normal system mapping.
355  *
356  *  Device memory is always marked as shared.
357  *  Normal memory is shared only in SMP .
358  *  Not outer shareable bits are not used yet.
359  *  Class 6 cannot be used on ARM11.
360  */
361 #define TEXDEF_TYPE_SHIFT       0
362 #define TEXDEF_TYPE_MASK        0x3
363 #define TEXDEF_INNER_SHIFT      2
364 #define TEXDEF_INNER_MASK       0x3
365 #define TEXDEF_OUTER_SHIFT      4
366 #define TEXDEF_OUTER_MASK       0x3
367 #define TEXDEF_NOS_SHIFT        6
368 #define TEXDEF_NOS_MASK         0x1
369
370 #define TEX(t, i, o, s)                         \
371                 ((t) << TEXDEF_TYPE_SHIFT) |    \
372                 ((i) << TEXDEF_INNER_SHIFT) |   \
373                 ((o) << TEXDEF_OUTER_SHIFT |    \
374                 ((s) << TEXDEF_NOS_SHIFT))
375
376 static uint32_t tex_class[8] = {
377 /*          type      inner cache outer cache */
378         TEX(PRRR_MEM, NMRR_WB_WA, NMRR_WB_WA, 0),  /* 0 - ATTR_WB_WA    */
379         TEX(PRRR_MEM, NMRR_NC,    NMRR_NC,    0),  /* 1 - ATTR_NOCACHE  */
380         TEX(PRRR_DEV, NMRR_NC,    NMRR_NC,    0),  /* 2 - ATTR_DEVICE   */
381         TEX(PRRR_SO,  NMRR_NC,    NMRR_NC,    0),  /* 3 - ATTR_SO       */
382         TEX(PRRR_MEM, NMRR_WT,    NMRR_WT,    0),  /* 4 - ATTR_WT       */
383         TEX(PRRR_MEM, NMRR_NC,    NMRR_NC,    0),  /* 5 - NOT USED YET  */
384         TEX(PRRR_MEM, NMRR_NC,    NMRR_NC,    0),  /* 6 - NOT USED YET  */
385         TEX(PRRR_MEM, NMRR_NC,    NMRR_NC,    0),  /* 7 - NOT USED YET  */
386 };
387 #undef TEX
388
389 static uint32_t pte2_attr_tab[8] = {
390         PTE2_ATTR_WB_WA,        /* 0 - VM_MEMATTR_WB_WA */
391         PTE2_ATTR_NOCACHE,      /* 1 - VM_MEMATTR_NOCACHE */
392         PTE2_ATTR_DEVICE,       /* 2 - VM_MEMATTR_DEVICE */
393         PTE2_ATTR_SO,           /* 3 - VM_MEMATTR_SO */
394         PTE2_ATTR_WT,           /* 4 - VM_MEMATTR_WRITE_THROUGH */
395         0,                      /* 5 - NOT USED YET */
396         0,                      /* 6 - NOT USED YET */
397         0                       /* 7 - NOT USED YET */
398 };
399 CTASSERT(VM_MEMATTR_WB_WA == 0);
400 CTASSERT(VM_MEMATTR_NOCACHE == 1);
401 CTASSERT(VM_MEMATTR_DEVICE == 2);
402 CTASSERT(VM_MEMATTR_SO == 3);
403 CTASSERT(VM_MEMATTR_WRITE_THROUGH == 4);
404 #define VM_MEMATTR_END  (VM_MEMATTR_WRITE_THROUGH + 1)
405
406 boolean_t
407 pmap_is_valid_memattr(pmap_t pmap __unused, vm_memattr_t mode)
408 {
409
410         return (mode >= 0 && mode < VM_MEMATTR_END);
411 }
412
413 static inline uint32_t
414 vm_memattr_to_pte2(vm_memattr_t ma)
415 {
416
417         KASSERT((u_int)ma < VM_MEMATTR_END,
418             ("%s: bad vm_memattr_t %d", __func__, ma));
419         return (pte2_attr_tab[(u_int)ma]);
420 }
421
422 static inline uint32_t
423 vm_page_pte2_attr(vm_page_t m)
424 {
425
426         return (vm_memattr_to_pte2(m->md.pat_mode));
427 }
428
429 /*
430  * Convert TEX definition entry to TTB flags.
431  */
432 static uint32_t
433 encode_ttb_flags(int idx)
434 {
435         uint32_t inner, outer, nos, reg;
436
437         inner = (tex_class[idx] >> TEXDEF_INNER_SHIFT) &
438                 TEXDEF_INNER_MASK;
439         outer = (tex_class[idx] >> TEXDEF_OUTER_SHIFT) &
440                 TEXDEF_OUTER_MASK;
441         nos = (tex_class[idx] >> TEXDEF_NOS_SHIFT) &
442                 TEXDEF_NOS_MASK;
443
444         reg = nos << 5;
445         reg |= outer << 3;
446         if (cpuinfo.coherent_walk)
447                 reg |= (inner & 0x1) << 6;
448         reg |= (inner & 0x2) >> 1;
449 #ifdef SMP
450         ARM_SMP_UP(
451                 reg |= 1 << 1,
452         );
453 #endif
454         return reg;
455 }
456
457 /*
458  *  Set TEX remapping registers in current CPU.
459  */
460 void
461 pmap_set_tex(void)
462 {
463         uint32_t prrr, nmrr;
464         uint32_t type, inner, outer, nos;
465         int i;
466
467 #ifdef PMAP_PTE_NOCACHE
468         /* XXX fixme */
469         if (cpuinfo.coherent_walk) {
470                 pt_memattr = VM_MEMATTR_WB_WA;
471                 ttb_flags = encode_ttb_flags(0);
472         }
473         else {
474                 pt_memattr = VM_MEMATTR_NOCACHE;
475                 ttb_flags = encode_ttb_flags(1);
476         }
477 #else
478         pt_memattr = VM_MEMATTR_WB_WA;
479         ttb_flags = encode_ttb_flags(0);
480 #endif
481
482         prrr = 0;
483         nmrr = 0;
484
485         /* Build remapping register from TEX classes. */
486         for (i = 0; i < 8; i++) {
487                 type = (tex_class[i] >> TEXDEF_TYPE_SHIFT) &
488                         TEXDEF_TYPE_MASK;
489                 inner = (tex_class[i] >> TEXDEF_INNER_SHIFT) &
490                         TEXDEF_INNER_MASK;
491                 outer = (tex_class[i] >> TEXDEF_OUTER_SHIFT) &
492                         TEXDEF_OUTER_MASK;
493                 nos = (tex_class[i] >> TEXDEF_NOS_SHIFT) &
494                         TEXDEF_NOS_MASK;
495
496                 prrr |= type  << (i * 2);
497                 prrr |= nos   << (i + 24);
498                 nmrr |= inner << (i * 2);
499                 nmrr |= outer << (i * 2 + 16);
500         }
501         /* Add shareable bits for device memory. */
502         prrr |= PRRR_DS0 | PRRR_DS1;
503
504         /* Add shareable bits for normal memory in SMP case. */
505 #ifdef SMP
506         ARM_SMP_UP(
507                 prrr |= PRRR_NS1,
508         );
509 #endif
510         cp15_prrr_set(prrr);
511         cp15_nmrr_set(nmrr);
512
513         /* Caches are disabled, so full TLB flush should be enough. */
514         tlb_flush_all_local();
515 }
516
517 /*
518  * Remap one vm_meattr class to another one. This can be useful as
519  * workaround for SOC errata, e.g. if devices must be accessed using
520  * SO memory class.
521  *
522  * !!! Please note that this function is absolutely last resort thing.
523  * It should not be used under normal circumstances. !!!
524  *
525  * Usage rules:
526  * - it shall be called after pmap_bootstrap_prepare() and before
527  *   cpu_mp_start() (thus only on boot CPU). In practice, it's expected
528  *   to be called from platform_attach() or platform_late_init().
529  *
530  * - if remapping doesn't change caching mode, or until uncached class
531  *   is remapped to any kind of cached one, then no other restriction exists.
532  *
533  * - if pmap_remap_vm_attr() changes caching mode, but both (original and
534  *   remapped) remain cached, then caller is resposible for calling
535  *   of dcache_wbinv_poc_all().
536  *
537  * - remapping of any kind of cached class to uncached is not permitted.
538  */
539 void
540 pmap_remap_vm_attr(vm_memattr_t old_attr, vm_memattr_t new_attr)
541 {
542         int old_idx, new_idx;
543
544         /* Map VM memattrs to indexes to tex_class table. */
545         old_idx = PTE2_ATTR2IDX(pte2_attr_tab[(int)old_attr]);
546         new_idx = PTE2_ATTR2IDX(pte2_attr_tab[(int)new_attr]);
547
548         /* Replace TEX attribute and apply it. */
549         tex_class[old_idx] = tex_class[new_idx];
550         pmap_set_tex();
551 }
552
553 /*
554  * KERNBASE must be multiple of NPT2_IN_PG * PTE1_SIZE. In other words,
555  * KERNBASE is mapped by first L2 page table in L2 page table page. It
556  * meets same constrain due to PT2MAP being placed just under KERNBASE.
557  */
558 CTASSERT((KERNBASE & (NPT2_IN_PG * PTE1_SIZE - 1)) == 0);
559 CTASSERT((KERNBASE - VM_MAXUSER_ADDRESS) >= PT2MAP_SIZE);
560
561 /*
562  *  In crazy dreams, PAGE_SIZE could be a multiple of PTE2_SIZE in general.
563  *  For now, anyhow, the following check must be fulfilled.
564  */
565 CTASSERT(PAGE_SIZE == PTE2_SIZE);
566 /*
567  *  We don't want to mess up MI code with all MMU and PMAP definitions,
568  *  so some things, which depend on other ones, are defined independently.
569  *  Now, it is time to check that we don't screw up something.
570  */
571 CTASSERT(PDRSHIFT == PTE1_SHIFT);
572 /*
573  *  Check L1 and L2 page table entries definitions consistency.
574  */
575 CTASSERT(NB_IN_PT1 == (sizeof(pt1_entry_t) * NPTE1_IN_PT1));
576 CTASSERT(NB_IN_PT2 == (sizeof(pt2_entry_t) * NPTE2_IN_PT2));
577 /*
578  *  Check L2 page tables page consistency.
579  */
580 CTASSERT(PAGE_SIZE == (NPT2_IN_PG * NB_IN_PT2));
581 CTASSERT((1 << PT2PG_SHIFT) == NPT2_IN_PG);
582 /*
583  *  Check PT2TAB consistency.
584  *  PT2TAB_ENTRIES is defined as a division of NPTE1_IN_PT1 by NPT2_IN_PG.
585  *  This should be done without remainder.
586  */
587 CTASSERT(NPTE1_IN_PT1 == (PT2TAB_ENTRIES * NPT2_IN_PG));
588
589 /*
590  *      A PT2MAP magic.
591  *
592  *  All level 2 page tables (PT2s) are mapped continuously and accordingly
593  *  into PT2MAP address space. As PT2 size is less than PAGE_SIZE, this can
594  *  be done only if PAGE_SIZE is a multiple of PT2 size. All PT2s in one page
595  *  must be used together, but not necessary at once. The first PT2 in a page
596  *  must map things on correctly aligned address and the others must follow
597  *  in right order.
598  */
599 #define NB_IN_PT2TAB    (PT2TAB_ENTRIES * sizeof(pt2_entry_t))
600 #define NPT2_IN_PT2TAB  (NB_IN_PT2TAB / NB_IN_PT2)
601 #define NPG_IN_PT2TAB   (NB_IN_PT2TAB / PAGE_SIZE)
602
603 /*
604  *  Check PT2TAB consistency.
605  *  NPT2_IN_PT2TAB is defined as a division of NB_IN_PT2TAB by NB_IN_PT2.
606  *  NPG_IN_PT2TAB is defined as a division of NB_IN_PT2TAB by PAGE_SIZE.
607  *  The both should be done without remainder.
608  */
609 CTASSERT(NB_IN_PT2TAB == (NPT2_IN_PT2TAB * NB_IN_PT2));
610 CTASSERT(NB_IN_PT2TAB == (NPG_IN_PT2TAB * PAGE_SIZE));
611 /*
612  *  The implementation was made general, however, with the assumption
613  *  bellow in mind. In case of another value of NPG_IN_PT2TAB,
614  *  the code should be once more rechecked.
615  */
616 CTASSERT(NPG_IN_PT2TAB == 1);
617
618 /*
619  *  Get offset of PT2 in a page
620  *  associated with given PT1 index.
621  */
622 static __inline u_int
623 page_pt2off(u_int pt1_idx)
624 {
625
626         return ((pt1_idx & PT2PG_MASK) * NB_IN_PT2);
627 }
628
629 /*
630  *  Get physical address of PT2
631  *  associated with given PT2s page and PT1 index.
632  */
633 static __inline vm_paddr_t
634 page_pt2pa(vm_paddr_t pgpa, u_int pt1_idx)
635 {
636
637         return (pgpa + page_pt2off(pt1_idx));
638 }
639
640 /*
641  *  Get first entry of PT2
642  *  associated with given PT2s page and PT1 index.
643  */
644 static __inline pt2_entry_t *
645 page_pt2(vm_offset_t pgva, u_int pt1_idx)
646 {
647
648         return ((pt2_entry_t *)(pgva + page_pt2off(pt1_idx)));
649 }
650
651 /*
652  *  Get virtual address of PT2s page (mapped in PT2MAP)
653  *  which holds PT2 which holds entry which maps given virtual address.
654  */
655 static __inline vm_offset_t
656 pt2map_pt2pg(vm_offset_t va)
657 {
658
659         va &= ~(NPT2_IN_PG * PTE1_SIZE - 1);
660         return ((vm_offset_t)pt2map_entry(va));
661 }
662
663 /*****************************************************************************
664  *
665  *     THREE pmap initialization milestones exist:
666  *
667  *  locore.S
668  *    -> fundamental init (including MMU) in ASM
669  *
670  *  initarm()
671  *    -> fundamental init continues in C
672  *    -> first available physical address is known
673  *
674  *    pmap_bootstrap_prepare() -> FIRST PMAP MILESTONE (first epoch begins)
675  *      -> basic (safe) interface for physical address allocation is made
676  *      -> basic (safe) interface for virtual mapping is made
677  *      -> limited not SMP coherent work is possible
678  *
679  *    -> more fundamental init continues in C
680  *    -> locks and some more things are available
681  *    -> all fundamental allocations and mappings are done
682  *
683  *    pmap_bootstrap() -> SECOND PMAP MILESTONE (second epoch begins)
684  *      -> phys_avail[] and virtual_avail is set
685  *      -> control is passed to vm subsystem
686  *      -> physical and virtual address allocation are off limit
687  *      -> low level mapping functions, some SMP coherent,
688  *         are available, which cannot be used before vm subsystem
689  *         is being inited
690  *
691  *  mi_startup()
692  *    -> vm subsystem is being inited
693  *
694  *      pmap_init() -> THIRD PMAP MILESTONE (third epoch begins)
695  *        -> pmap is fully inited
696  *
697  *****************************************************************************/
698
699 /*****************************************************************************
700  *
701  *      PMAP first stage initialization and utility functions
702  *      for pre-bootstrap epoch.
703  *
704  *  After pmap_bootstrap_prepare() is called, the following functions
705  *  can be used:
706  *
707  *  (1) strictly only for this stage functions for physical page allocations,
708  *      virtual space allocations, and mappings:
709  *
710  *  vm_paddr_t pmap_preboot_get_pages(u_int num);
711  *  void pmap_preboot_map_pages(vm_paddr_t pa, vm_offset_t va, u_int num);
712  *  vm_offset_t pmap_preboot_reserve_pages(u_int num);
713  *  vm_offset_t pmap_preboot_get_vpages(u_int num);
714  *  void pmap_preboot_map_attr(vm_paddr_t pa, vm_offset_t va, vm_size_t size,
715  *      vm_prot_t prot, vm_memattr_t attr);
716  *
717  *  (2) for all stages:
718  *
719  *  vm_paddr_t pmap_kextract(vm_offset_t va);
720  *
721  *  NOTE: This is not SMP coherent stage.
722  *
723  *****************************************************************************/
724
725 #define KERNEL_P2V(pa) \
726     ((vm_offset_t)((pa) - arm_physmem_kernaddr + KERNVIRTADDR))
727 #define KERNEL_V2P(va) \
728     ((vm_paddr_t)((va) - KERNVIRTADDR + arm_physmem_kernaddr))
729
730 static vm_paddr_t last_paddr;
731
732 /*
733  *  Pre-bootstrap epoch page allocator.
734  */
735 vm_paddr_t
736 pmap_preboot_get_pages(u_int num)
737 {
738         vm_paddr_t ret;
739
740         ret = last_paddr;
741         last_paddr += num * PAGE_SIZE;
742
743         return (ret);
744 }
745
746 /*
747  *      The fundamental initialization of PMAP stuff.
748  *
749  *  Some things already happened in locore.S and some things could happen
750  *  before pmap_bootstrap_prepare() is called, so let's recall what is done:
751  *  1. Caches are disabled.
752  *  2. We are running on virtual addresses already with 'boot_pt1'
753  *     as L1 page table.
754  *  3. So far, all virtual addresses can be converted to physical ones and
755  *     vice versa by the following macros:
756  *       KERNEL_P2V(pa) .... physical to virtual ones,
757  *       KERNEL_V2P(va) .... virtual to physical ones.
758  *
759  *  What is done herein:
760  *  1. The 'boot_pt1' is replaced by real kernel L1 page table 'kern_pt1'.
761  *  2. PT2MAP magic is brought to live.
762  *  3. Basic preboot functions for page allocations and mappings can be used.
763  *  4. Everything is prepared for L1 cache enabling.
764  *
765  *  Variations:
766  *  1. To use second TTB register, so kernel and users page tables will be
767  *     separated. This way process forking - pmap_pinit() - could be faster,
768  *     it saves physical pages and KVA per a process, and it's simple change.
769  *     However, it will lead, due to hardware matter, to the following:
770  *     (a) 2G space for kernel and 2G space for users.
771  *     (b) 1G space for kernel in low addresses and 3G for users above it.
772  *     A question is: Is the case (b) really an option? Note that case (b)
773  *     does save neither physical memory and KVA.
774  */
775 void
776 pmap_bootstrap_prepare(vm_paddr_t last)
777 {
778         vm_paddr_t pt2pg_pa, pt2tab_pa, pa, size;
779         vm_offset_t pt2pg_va;
780         pt1_entry_t *pte1p;
781         pt2_entry_t *pte2p;
782         u_int i;
783         uint32_t l1_attr;
784
785         /*
786          * Now, we are going to make real kernel mapping. Note that we are
787          * already running on some mapping made in locore.S and we expect
788          * that it's large enough to ensure nofault access to physical memory
789          * allocated herein before switch.
790          *
791          * As kernel image and everything needed before are and will be mapped
792          * by section mappings, we align last physical address to PTE1_SIZE.
793          */
794         last_paddr = pte1_roundup(last);
795
796         /*
797          * Allocate and zero page(s) for kernel L1 page table.
798          *
799          * Note that it's first allocation on space which was PTE1_SIZE
800          * aligned and as such base_pt1 is aligned to NB_IN_PT1 too.
801          */
802         base_pt1 = pmap_preboot_get_pages(NPG_IN_PT1);
803         kern_pt1 = (pt1_entry_t *)KERNEL_P2V(base_pt1);
804         bzero((void*)kern_pt1, NB_IN_PT1);
805         pte1_sync_range(kern_pt1, NB_IN_PT1);
806
807         /* Allocate and zero page(s) for kernel PT2TAB. */
808         pt2tab_pa = pmap_preboot_get_pages(NPG_IN_PT2TAB);
809         kern_pt2tab = (pt2_entry_t *)KERNEL_P2V(pt2tab_pa);
810         bzero(kern_pt2tab, NB_IN_PT2TAB);
811         pte2_sync_range(kern_pt2tab, NB_IN_PT2TAB);
812
813         /* Allocate and zero page(s) for kernel L2 page tables. */
814         pt2pg_pa = pmap_preboot_get_pages(NKPT2PG);
815         pt2pg_va = KERNEL_P2V(pt2pg_pa);
816         size = NKPT2PG * PAGE_SIZE;
817         bzero((void*)pt2pg_va, size);
818         pte2_sync_range((pt2_entry_t *)pt2pg_va, size);
819
820         /*
821          * Add a physical memory segment (vm_phys_seg) corresponding to the
822          * preallocated pages for kernel L2 page tables so that vm_page
823          * structures representing these pages will be created. The vm_page
824          * structures are required for promotion of the corresponding kernel
825          * virtual addresses to section mappings.
826          */
827         vm_phys_add_seg(pt2tab_pa, pmap_preboot_get_pages(0));
828
829         /*
830          * Insert allocated L2 page table pages to PT2TAB and make
831          * link to all PT2s in L1 page table. See how kernel_vm_end
832          * is initialized.
833          *
834          * We play simple and safe. So every KVA will have underlaying
835          * L2 page table, even kernel image mapped by sections.
836          */
837         pte2p = kern_pt2tab_entry(KERNBASE);
838         for (pa = pt2pg_pa; pa < pt2pg_pa + size; pa += PTE2_SIZE)
839                 pt2tab_store(pte2p++, PTE2_KPT(pa));
840
841         pte1p = kern_pte1(KERNBASE);
842         for (pa = pt2pg_pa; pa < pt2pg_pa + size; pa += NB_IN_PT2)
843                 pte1_store(pte1p++, PTE1_LINK(pa));
844
845         /* Make section mappings for kernel. */
846         l1_attr = ATTR_TO_L1(PTE2_ATTR_DEFAULT);
847         pte1p = kern_pte1(KERNBASE);
848         for (pa = KERNEL_V2P(KERNBASE); pa < last; pa += PTE1_SIZE)
849                 pte1_store(pte1p++, PTE1_KERN(pa, PTE1_AP_KRW, l1_attr));
850
851         /*
852          * Get free and aligned space for PT2MAP and make L1 page table links
853          * to L2 page tables held in PT2TAB.
854          *
855          * Note that pages holding PT2s are stored in PT2TAB as pt2_entry_t
856          * descriptors and PT2TAB page(s) itself is(are) used as PT2s. Thus
857          * each entry in PT2TAB maps all PT2s in a page. This implies that
858          * virtual address of PT2MAP must be aligned to NPT2_IN_PG * PTE1_SIZE.
859          */
860         PT2MAP = (pt2_entry_t *)(KERNBASE - PT2MAP_SIZE);
861         pte1p = kern_pte1((vm_offset_t)PT2MAP);
862         for (pa = pt2tab_pa, i = 0; i < NPT2_IN_PT2TAB; i++, pa += NB_IN_PT2) {
863                 pte1_store(pte1p++, PTE1_LINK(pa));
864         }
865
866         /*
867          * Store PT2TAB in PT2TAB itself, i.e. self reference mapping.
868          * Each pmap will hold own PT2TAB, so the mapping should be not global.
869          */
870         pte2p = kern_pt2tab_entry((vm_offset_t)PT2MAP);
871         for (pa = pt2tab_pa, i = 0; i < NPG_IN_PT2TAB; i++, pa += PTE2_SIZE) {
872                 pt2tab_store(pte2p++, PTE2_KPT_NG(pa));
873         }
874
875         /*
876          * Choose correct L2 page table and make mappings for allocations
877          * made herein which replaces temporary locore.S mappings after a while.
878          * Note that PT2MAP cannot be used until we switch to kern_pt1.
879          *
880          * Note, that these allocations started aligned on 1M section and
881          * kernel PT1 was allocated first. Making of mappings must follow
882          * order of physical allocations as we've used KERNEL_P2V() macro
883          * for virtual addresses resolution.
884          */
885         pte2p = kern_pt2tab_entry((vm_offset_t)kern_pt1);
886         pt2pg_va = KERNEL_P2V(pte2_pa(pte2_load(pte2p)));
887
888         pte2p = page_pt2(pt2pg_va, pte1_index((vm_offset_t)kern_pt1));
889
890         /* Make mapping for kernel L1 page table. */
891         for (pa = base_pt1, i = 0; i < NPG_IN_PT1; i++, pa += PTE2_SIZE)
892                 pte2_store(pte2p++, PTE2_KPT(pa));
893
894         /* Make mapping for kernel PT2TAB. */
895         for (pa = pt2tab_pa, i = 0; i < NPG_IN_PT2TAB; i++, pa += PTE2_SIZE)
896                 pte2_store(pte2p++, PTE2_KPT(pa));
897
898         /* Finally, switch from 'boot_pt1' to 'kern_pt1'. */
899         pmap_kern_ttb = base_pt1 | ttb_flags;
900         cpuinfo_reinit_mmu(pmap_kern_ttb);
901         /*
902          * Initialize the first available KVA. As kernel image is mapped by
903          * sections, we are leaving some gap behind.
904          */
905         virtual_avail = (vm_offset_t)kern_pt2tab + NPG_IN_PT2TAB * PAGE_SIZE;
906 }
907
908 /*
909  *  Setup L2 page table page for given KVA.
910  *  Used in pre-bootstrap epoch.
911  *
912  *  Note that we have allocated NKPT2PG pages for L2 page tables in advance
913  *  and used them for mapping KVA starting from KERNBASE. However, this is not
914  *  enough. Vectors and devices need L2 page tables too. Note that they are
915  *  even above VM_MAX_KERNEL_ADDRESS.
916  */
917 static __inline vm_paddr_t
918 pmap_preboot_pt2pg_setup(vm_offset_t va)
919 {
920         pt2_entry_t *pte2p, pte2;
921         vm_paddr_t pt2pg_pa;
922
923         /* Get associated entry in PT2TAB. */
924         pte2p = kern_pt2tab_entry(va);
925
926         /* Just return, if PT2s page exists already. */
927         pte2 = pt2tab_load(pte2p);
928         if (pte2_is_valid(pte2))
929                 return (pte2_pa(pte2));
930
931         KASSERT(va >= VM_MAX_KERNEL_ADDRESS,
932             ("%s: NKPT2PG too small", __func__));
933
934         /*
935          * Allocate page for PT2s and insert it to PT2TAB.
936          * In other words, map it into PT2MAP space.
937          */
938         pt2pg_pa = pmap_preboot_get_pages(1);
939         pt2tab_store(pte2p, PTE2_KPT(pt2pg_pa));
940
941         /* Zero all PT2s in allocated page. */
942         bzero((void*)pt2map_pt2pg(va), PAGE_SIZE);
943         pte2_sync_range((pt2_entry_t *)pt2map_pt2pg(va), PAGE_SIZE);
944
945         return (pt2pg_pa);
946 }
947
948 /*
949  *  Setup L2 page table for given KVA.
950  *  Used in pre-bootstrap epoch.
951  */
952 static void
953 pmap_preboot_pt2_setup(vm_offset_t va)
954 {
955         pt1_entry_t *pte1p;
956         vm_paddr_t pt2pg_pa, pt2_pa;
957
958         /* Setup PT2's page. */
959         pt2pg_pa = pmap_preboot_pt2pg_setup(va);
960         pt2_pa = page_pt2pa(pt2pg_pa, pte1_index(va));
961
962         /* Insert PT2 to PT1. */
963         pte1p = kern_pte1(va);
964         pte1_store(pte1p, PTE1_LINK(pt2_pa));
965 }
966
967 /*
968  *  Get L2 page entry associated with given KVA.
969  *  Used in pre-bootstrap epoch.
970  */
971 static __inline pt2_entry_t*
972 pmap_preboot_vtopte2(vm_offset_t va)
973 {
974         pt1_entry_t *pte1p;
975
976         /* Setup PT2 if needed. */
977         pte1p = kern_pte1(va);
978         if (!pte1_is_valid(pte1_load(pte1p))) /* XXX - sections ?! */
979                 pmap_preboot_pt2_setup(va);
980
981         return (pt2map_entry(va));
982 }
983
984 /*
985  *  Pre-bootstrap epoch page(s) mapping(s).
986  */
987 void
988 pmap_preboot_map_pages(vm_paddr_t pa, vm_offset_t va, u_int num)
989 {
990         u_int i;
991         pt2_entry_t *pte2p;
992
993         /* Map all the pages. */
994         for (i = 0; i < num; i++) {
995                 pte2p = pmap_preboot_vtopte2(va);
996                 pte2_store(pte2p, PTE2_KRW(pa));
997                 va += PAGE_SIZE;
998                 pa += PAGE_SIZE;
999         }
1000 }
1001
1002 /*
1003  *  Pre-bootstrap epoch virtual space alocator.
1004  */
1005 vm_offset_t
1006 pmap_preboot_reserve_pages(u_int num)
1007 {
1008         u_int i;
1009         vm_offset_t start, va;
1010         pt2_entry_t *pte2p;
1011
1012         /* Allocate virtual space. */
1013         start = va = virtual_avail;
1014         virtual_avail += num * PAGE_SIZE;
1015
1016         /* Zero the mapping. */
1017         for (i = 0; i < num; i++) {
1018                 pte2p = pmap_preboot_vtopte2(va);
1019                 pte2_store(pte2p, 0);
1020                 va += PAGE_SIZE;
1021         }
1022
1023         return (start);
1024 }
1025
1026 /*
1027  *  Pre-bootstrap epoch page(s) allocation and mapping(s).
1028  */
1029 vm_offset_t
1030 pmap_preboot_get_vpages(u_int num)
1031 {
1032         vm_paddr_t  pa;
1033         vm_offset_t va;
1034
1035         /* Allocate physical page(s). */
1036         pa = pmap_preboot_get_pages(num);
1037
1038         /* Allocate virtual space. */
1039         va = virtual_avail;
1040         virtual_avail += num * PAGE_SIZE;
1041
1042         /* Map and zero all. */
1043         pmap_preboot_map_pages(pa, va, num);
1044         bzero((void *)va, num * PAGE_SIZE);
1045
1046         return (va);
1047 }
1048
1049 /*
1050  *  Pre-bootstrap epoch page mapping(s) with attributes.
1051  */
1052 void
1053 pmap_preboot_map_attr(vm_paddr_t pa, vm_offset_t va, vm_size_t size,
1054     vm_prot_t prot, vm_memattr_t attr)
1055 {
1056         u_int num;
1057         u_int l1_attr, l1_prot, l2_prot, l2_attr;
1058         pt1_entry_t *pte1p;
1059         pt2_entry_t *pte2p;
1060
1061         l2_prot = prot & VM_PROT_WRITE ? PTE2_AP_KRW : PTE2_AP_KR;
1062         l2_prot |= (prot & VM_PROT_EXECUTE) ? PTE2_X : PTE2_NX;
1063         l2_attr = vm_memattr_to_pte2(attr);
1064         l1_prot = ATTR_TO_L1(l2_prot);
1065         l1_attr = ATTR_TO_L1(l2_attr);
1066
1067         /* Map all the pages. */
1068         num = round_page(size);
1069         while (num > 0) {
1070                 if ((((va | pa) & PTE1_OFFSET) == 0) && (num >= PTE1_SIZE)) {
1071                         pte1p = kern_pte1(va);
1072                         pte1_store(pte1p, PTE1_KERN(pa, l1_prot, l1_attr));
1073                         va += PTE1_SIZE;
1074                         pa += PTE1_SIZE;
1075                         num -= PTE1_SIZE;
1076                 } else {
1077                         pte2p = pmap_preboot_vtopte2(va);
1078                         pte2_store(pte2p, PTE2_KERN(pa, l2_prot, l2_attr));
1079                         va += PAGE_SIZE;
1080                         pa += PAGE_SIZE;
1081                         num -= PAGE_SIZE;
1082                 }
1083         }
1084 }
1085
1086 /*
1087  *  Extract from the kernel page table the physical address
1088  *  that is mapped by the given virtual address "va".
1089  */
1090 vm_paddr_t
1091 pmap_kextract(vm_offset_t va)
1092 {
1093         vm_paddr_t pa;
1094         pt1_entry_t pte1;
1095         pt2_entry_t pte2;
1096
1097         pte1 = pte1_load(kern_pte1(va));
1098         if (pte1_is_section(pte1)) {
1099                 pa = pte1_pa(pte1) | (va & PTE1_OFFSET);
1100         } else if (pte1_is_link(pte1)) {
1101                 /*
1102                  * We should beware of concurrent promotion that changes
1103                  * pte1 at this point. However, it's not a problem as PT2
1104                  * page is preserved by promotion in PT2TAB. So even if
1105                  * it happens, using of PT2MAP is still safe.
1106                  *
1107                  * QQQ: However, concurrent removing is a problem which
1108                  *      ends in abort on PT2MAP space. Locking must be used
1109                  *      to deal with this.
1110                  */
1111                 pte2 = pte2_load(pt2map_entry(va));
1112                 pa = pte2_pa(pte2) | (va & PTE2_OFFSET);
1113         }
1114         else {
1115                 panic("%s: va %#x pte1 %#x", __func__, va, pte1);
1116         }
1117         return (pa);
1118 }
1119
1120 /*
1121  *  Extract from the kernel page table the physical address
1122  *  that is mapped by the given virtual address "va". Also
1123  *  return L2 page table entry which maps the address.
1124  *
1125  *  This is only intended to be used for panic dumps.
1126  */
1127 vm_paddr_t
1128 pmap_dump_kextract(vm_offset_t va, pt2_entry_t *pte2p)
1129 {
1130         vm_paddr_t pa;
1131         pt1_entry_t pte1;
1132         pt2_entry_t pte2;
1133
1134         pte1 = pte1_load(kern_pte1(va));
1135         if (pte1_is_section(pte1)) {
1136                 pa = pte1_pa(pte1) | (va & PTE1_OFFSET);
1137                 pte2 = pa | ATTR_TO_L2(pte1) | PTE2_V;
1138         } else if (pte1_is_link(pte1)) {
1139                 pte2 = pte2_load(pt2map_entry(va));
1140                 pa = pte2_pa(pte2);
1141         } else {
1142                 pte2 = 0;
1143                 pa = 0;
1144         }
1145         if (pte2p != NULL)
1146                 *pte2p = pte2;
1147         return (pa);
1148 }
1149
1150 /*****************************************************************************
1151  *
1152  *      PMAP second stage initialization and utility functions
1153  *      for bootstrap epoch.
1154  *
1155  *  After pmap_bootstrap() is called, the following functions for
1156  *  mappings can be used:
1157  *
1158  *  void pmap_kenter(vm_offset_t va, vm_paddr_t pa);
1159  *  void pmap_kremove(vm_offset_t va);
1160  *  vm_offset_t pmap_map(vm_offset_t *virt, vm_paddr_t start, vm_paddr_t end,
1161  *      int prot);
1162  *
1163  *  NOTE: This is not SMP coherent stage. And physical page allocation is not
1164  *        allowed during this stage.
1165  *
1166  *****************************************************************************/
1167
1168 /*
1169  *  Initialize kernel PMAP locks and lists, kernel_pmap itself, and
1170  *  reserve various virtual spaces for temporary mappings.
1171  */
1172 void
1173 pmap_bootstrap(vm_offset_t firstaddr)
1174 {
1175         pt2_entry_t *unused __unused;
1176         struct pcpu *pc;
1177
1178         /*
1179          * Initialize the kernel pmap (which is statically allocated).
1180          */
1181         PMAP_LOCK_INIT(kernel_pmap);
1182         kernel_l1pa = (vm_paddr_t)kern_pt1;  /* for libkvm */
1183         kernel_pmap->pm_pt1 = kern_pt1;
1184         kernel_pmap->pm_pt2tab = kern_pt2tab;
1185         CPU_FILL(&kernel_pmap->pm_active);  /* don't allow deactivation */
1186         TAILQ_INIT(&kernel_pmap->pm_pvchunk);
1187
1188         /*
1189          * Initialize the global pv list lock.
1190          */
1191         rw_init(&pvh_global_lock, "pmap pv global");
1192
1193         LIST_INIT(&allpmaps);
1194
1195         /*
1196          * Request a spin mutex so that changes to allpmaps cannot be
1197          * preempted by smp_rendezvous_cpus().
1198          */
1199         mtx_init(&allpmaps_lock, "allpmaps", NULL, MTX_SPIN);
1200         mtx_lock_spin(&allpmaps_lock);
1201         LIST_INSERT_HEAD(&allpmaps, kernel_pmap, pm_list);
1202         mtx_unlock_spin(&allpmaps_lock);
1203
1204         /*
1205          * Reserve some special page table entries/VA space for temporary
1206          * mapping of pages.
1207          */
1208 #define SYSMAP(c, p, v, n)  do {                \
1209         v = (c)pmap_preboot_reserve_pages(n);   \
1210         p = pt2map_entry((vm_offset_t)v);       \
1211         } while (0)
1212
1213         /*
1214          * Local CMAP1/CMAP2 are used for zeroing and copying pages.
1215          * Local CMAP2 is also used for data cache cleaning.
1216          */
1217         pc = get_pcpu();
1218         mtx_init(&pc->pc_cmap_lock, "SYSMAPS", NULL, MTX_DEF);
1219         SYSMAP(caddr_t, pc->pc_cmap1_pte2p, pc->pc_cmap1_addr, 1);
1220         SYSMAP(caddr_t, pc->pc_cmap2_pte2p, pc->pc_cmap2_addr, 1);
1221         SYSMAP(vm_offset_t, pc->pc_qmap_pte2p, pc->pc_qmap_addr, 1);
1222
1223         /*
1224          * Crashdump maps.
1225          */
1226         SYSMAP(caddr_t, unused, crashdumpmap, MAXDUMPPGS);
1227
1228         /*
1229          * _tmppt is used for reading arbitrary physical pages via /dev/mem.
1230          */
1231         SYSMAP(caddr_t, unused, _tmppt, 1);
1232
1233         /*
1234          * PADDR1 and PADDR2 are used by pmap_pte2_quick() and pmap_pte2(),
1235          * respectively. PADDR3 is used by pmap_pte2_ddb().
1236          */
1237         SYSMAP(pt2_entry_t *, PMAP1, PADDR1, 1);
1238         SYSMAP(pt2_entry_t *, PMAP2, PADDR2, 1);
1239 #ifdef DDB
1240         SYSMAP(pt2_entry_t *, PMAP3, PADDR3, 1);
1241 #endif
1242         mtx_init(&PMAP2mutex, "PMAP2", NULL, MTX_DEF);
1243
1244         /*
1245          * Note that in very short time in initarm(), we are going to
1246          * initialize phys_avail[] array and no further page allocation
1247          * can happen after that until vm subsystem will be initialized.
1248          */
1249         kernel_vm_end_new = kernel_vm_end;
1250         virtual_end = vm_max_kernel_address;
1251 }
1252
1253 static void
1254 pmap_init_reserved_pages(void)
1255 {
1256         struct pcpu *pc;
1257         vm_offset_t pages;
1258         int i;
1259
1260         CPU_FOREACH(i) {
1261                 pc = pcpu_find(i);
1262                 /*
1263                  * Skip if the mapping has already been initialized,
1264                  * i.e. this is the BSP.
1265                  */
1266                 if (pc->pc_cmap1_addr != 0)
1267                         continue;
1268                 mtx_init(&pc->pc_cmap_lock, "SYSMAPS", NULL, MTX_DEF);
1269                 pages = kva_alloc(PAGE_SIZE * 3);
1270                 if (pages == 0)
1271                         panic("%s: unable to allocate KVA", __func__);
1272                 pc->pc_cmap1_pte2p = pt2map_entry(pages);
1273                 pc->pc_cmap2_pte2p = pt2map_entry(pages + PAGE_SIZE);
1274                 pc->pc_qmap_pte2p = pt2map_entry(pages + (PAGE_SIZE * 2));
1275                 pc->pc_cmap1_addr = (caddr_t)pages;
1276                 pc->pc_cmap2_addr = (caddr_t)(pages + PAGE_SIZE);
1277                 pc->pc_qmap_addr = pages + (PAGE_SIZE * 2);
1278         }
1279 }
1280 SYSINIT(rpages_init, SI_SUB_CPU, SI_ORDER_ANY, pmap_init_reserved_pages, NULL);
1281
1282 /*
1283  *  The function can already be use in second initialization stage.
1284  *  As such, the function DOES NOT call pmap_growkernel() where PT2
1285  *  allocation can happen. So if used, be sure that PT2 for given
1286  *  virtual address is allocated already!
1287  *
1288  *  Add a wired page to the kva.
1289  *  Note: not SMP coherent.
1290  */
1291 static __inline void
1292 pmap_kenter_prot_attr(vm_offset_t va, vm_paddr_t pa, uint32_t prot,
1293     uint32_t attr)
1294 {
1295         pt1_entry_t *pte1p;
1296         pt2_entry_t *pte2p;
1297
1298         pte1p = kern_pte1(va);
1299         if (!pte1_is_valid(pte1_load(pte1p))) { /* XXX - sections ?! */
1300                 /*
1301                  * This is a very low level function, so PT2 and particularly
1302                  * PT2PG associated with given virtual address must be already
1303                  * allocated. It's a pain mainly during pmap initialization
1304                  * stage. However, called after pmap initialization with
1305                  * virtual address not under kernel_vm_end will lead to
1306                  * the same misery.
1307                  */
1308                 if (!pte2_is_valid(pte2_load(kern_pt2tab_entry(va))))
1309                         panic("%s: kernel PT2 not allocated!", __func__);
1310         }
1311
1312         pte2p = pt2map_entry(va);
1313         pte2_store(pte2p, PTE2_KERN(pa, prot, attr));
1314 }
1315
1316 PMAP_INLINE void
1317 pmap_kenter(vm_offset_t va, vm_paddr_t pa)
1318 {
1319
1320         pmap_kenter_prot_attr(va, pa, PTE2_AP_KRW, PTE2_ATTR_DEFAULT);
1321 }
1322
1323 /*
1324  *  Remove a page from the kernel pagetables.
1325  *  Note: not SMP coherent.
1326  */
1327 PMAP_INLINE void
1328 pmap_kremove(vm_offset_t va)
1329 {
1330         pt1_entry_t *pte1p;
1331         pt2_entry_t *pte2p;
1332
1333         pte1p = kern_pte1(va);
1334         if (pte1_is_section(pte1_load(pte1p))) {
1335                 pte1_clear(pte1p);
1336         } else {
1337                 pte2p = pt2map_entry(va);
1338                 pte2_clear(pte2p);
1339         }
1340 }
1341
1342 /*
1343  *  Share new kernel PT2PG with all pmaps.
1344  *  The caller is responsible for maintaining TLB consistency.
1345  */
1346 static void
1347 pmap_kenter_pt2tab(vm_offset_t va, pt2_entry_t npte2)
1348 {
1349         pmap_t pmap;
1350         pt2_entry_t *pte2p;
1351
1352         mtx_lock_spin(&allpmaps_lock);
1353         LIST_FOREACH(pmap, &allpmaps, pm_list) {
1354                 pte2p = pmap_pt2tab_entry(pmap, va);
1355                 pt2tab_store(pte2p, npte2);
1356         }
1357         mtx_unlock_spin(&allpmaps_lock);
1358 }
1359
1360 /*
1361  *  Share new kernel PTE1 with all pmaps.
1362  *  The caller is responsible for maintaining TLB consistency.
1363  */
1364 static void
1365 pmap_kenter_pte1(vm_offset_t va, pt1_entry_t npte1)
1366 {
1367         pmap_t pmap;
1368         pt1_entry_t *pte1p;
1369
1370         mtx_lock_spin(&allpmaps_lock);
1371         LIST_FOREACH(pmap, &allpmaps, pm_list) {
1372                 pte1p = pmap_pte1(pmap, va);
1373                 pte1_store(pte1p, npte1);
1374         }
1375         mtx_unlock_spin(&allpmaps_lock);
1376 }
1377
1378 /*
1379  *  Used to map a range of physical addresses into kernel
1380  *  virtual address space.
1381  *
1382  *  The value passed in '*virt' is a suggested virtual address for
1383  *  the mapping. Architectures which can support a direct-mapped
1384  *  physical to virtual region can return the appropriate address
1385  *  within that region, leaving '*virt' unchanged. Other
1386  *  architectures should map the pages starting at '*virt' and
1387  *  update '*virt' with the first usable address after the mapped
1388  *  region.
1389  *
1390  *  NOTE: Read the comments above pmap_kenter_prot_attr() as
1391  *        the function is used herein!
1392  */
1393 vm_offset_t
1394 pmap_map(vm_offset_t *virt, vm_paddr_t start, vm_paddr_t end, int prot)
1395 {
1396         vm_offset_t va, sva;
1397         vm_paddr_t pte1_offset;
1398         pt1_entry_t npte1;
1399         uint32_t l1prot, l2prot;
1400         uint32_t l1attr, l2attr;
1401
1402         PDEBUG(1, printf("%s: virt = %#x, start = %#x, end = %#x (size = %#x),"
1403             " prot = %d\n", __func__, *virt, start, end, end - start,  prot));
1404
1405         l2prot = (prot & VM_PROT_WRITE) ? PTE2_AP_KRW : PTE2_AP_KR;
1406         l2prot |= (prot & VM_PROT_EXECUTE) ? PTE2_X : PTE2_NX;
1407         l1prot = ATTR_TO_L1(l2prot);
1408
1409         l2attr = PTE2_ATTR_DEFAULT;
1410         l1attr = ATTR_TO_L1(l2attr);
1411
1412         va = *virt;
1413         /*
1414          * Does the physical address range's size and alignment permit at
1415          * least one section mapping to be created?
1416          */
1417         pte1_offset = start & PTE1_OFFSET;
1418         if ((end - start) - ((PTE1_SIZE - pte1_offset) & PTE1_OFFSET) >=
1419             PTE1_SIZE) {
1420                 /*
1421                  * Increase the starting virtual address so that its alignment
1422                  * does not preclude the use of section mappings.
1423                  */
1424                 if ((va & PTE1_OFFSET) < pte1_offset)
1425                         va = pte1_trunc(va) + pte1_offset;
1426                 else if ((va & PTE1_OFFSET) > pte1_offset)
1427                         va = pte1_roundup(va) + pte1_offset;
1428         }
1429         sva = va;
1430         while (start < end) {
1431                 if ((start & PTE1_OFFSET) == 0 && end - start >= PTE1_SIZE) {
1432                         KASSERT((va & PTE1_OFFSET) == 0,
1433                             ("%s: misaligned va %#x", __func__, va));
1434                         npte1 = PTE1_KERN(start, l1prot, l1attr);
1435                         pmap_kenter_pte1(va, npte1);
1436                         va += PTE1_SIZE;
1437                         start += PTE1_SIZE;
1438                 } else {
1439                         pmap_kenter_prot_attr(va, start, l2prot, l2attr);
1440                         va += PAGE_SIZE;
1441                         start += PAGE_SIZE;
1442                 }
1443         }
1444         tlb_flush_range(sva, va - sva);
1445         *virt = va;
1446         return (sva);
1447 }
1448
1449 /*
1450  *  Make a temporary mapping for a physical address.
1451  *  This is only intended to be used for panic dumps.
1452  */
1453 void *
1454 pmap_kenter_temporary(vm_paddr_t pa, int i)
1455 {
1456         vm_offset_t va;
1457
1458         /* QQQ: 'i' should be less or equal to MAXDUMPPGS. */
1459
1460         va = (vm_offset_t)crashdumpmap + (i * PAGE_SIZE);
1461         pmap_kenter(va, pa);
1462         tlb_flush_local(va);
1463         return ((void *)crashdumpmap);
1464 }
1465
1466
1467 /*************************************
1468  *
1469  *  TLB & cache maintenance routines.
1470  *
1471  *************************************/
1472
1473 /*
1474  *  We inline these within pmap.c for speed.
1475  */
1476 PMAP_INLINE void
1477 pmap_tlb_flush(pmap_t pmap, vm_offset_t va)
1478 {
1479
1480         if (pmap == kernel_pmap || !CPU_EMPTY(&pmap->pm_active))
1481                 tlb_flush(va);
1482 }
1483
1484 PMAP_INLINE void
1485 pmap_tlb_flush_range(pmap_t pmap, vm_offset_t sva, vm_size_t size)
1486 {
1487
1488         if (pmap == kernel_pmap || !CPU_EMPTY(&pmap->pm_active))
1489                 tlb_flush_range(sva, size);
1490 }
1491
1492 /*
1493  *  Abuse the pte2 nodes for unmapped kva to thread a kva freelist through.
1494  *  Requirements:
1495  *   - Must deal with pages in order to ensure that none of the PTE2_* bits
1496  *     are ever set, PTE2_V in particular.
1497  *   - Assumes we can write to pte2s without pte2_store() atomic ops.
1498  *   - Assumes nothing will ever test these addresses for 0 to indicate
1499  *     no mapping instead of correctly checking PTE2_V.
1500  *   - Assumes a vm_offset_t will fit in a pte2 (true for arm).
1501  *  Because PTE2_V is never set, there can be no mappings to invalidate.
1502  */
1503 static vm_offset_t
1504 pmap_pte2list_alloc(vm_offset_t *head)
1505 {
1506         pt2_entry_t *pte2p;
1507         vm_offset_t va;
1508
1509         va = *head;
1510         if (va == 0)
1511                 panic("pmap_ptelist_alloc: exhausted ptelist KVA");
1512         pte2p = pt2map_entry(va);
1513         *head = *pte2p;
1514         if (*head & PTE2_V)
1515                 panic("%s: va with PTE2_V set!", __func__);
1516         *pte2p = 0;
1517         return (va);
1518 }
1519
1520 static void
1521 pmap_pte2list_free(vm_offset_t *head, vm_offset_t va)
1522 {
1523         pt2_entry_t *pte2p;
1524
1525         if (va & PTE2_V)
1526                 panic("%s: freeing va with PTE2_V set!", __func__);
1527         pte2p = pt2map_entry(va);
1528         *pte2p = *head;         /* virtual! PTE2_V is 0 though */
1529         *head = va;
1530 }
1531
1532 static void
1533 pmap_pte2list_init(vm_offset_t *head, void *base, int npages)
1534 {
1535         int i;
1536         vm_offset_t va;
1537
1538         *head = 0;
1539         for (i = npages - 1; i >= 0; i--) {
1540                 va = (vm_offset_t)base + i * PAGE_SIZE;
1541                 pmap_pte2list_free(head, va);
1542         }
1543 }
1544
1545 /*****************************************************************************
1546  *
1547  *      PMAP third and final stage initialization.
1548  *
1549  *  After pmap_init() is called, PMAP subsystem is fully initialized.
1550  *
1551  *****************************************************************************/
1552
1553 SYSCTL_NODE(_vm, OID_AUTO, pmap, CTLFLAG_RD, 0, "VM/pmap parameters");
1554
1555 SYSCTL_INT(_vm_pmap, OID_AUTO, pv_entry_max, CTLFLAG_RD, &pv_entry_max, 0,
1556     "Max number of PV entries");
1557 SYSCTL_INT(_vm_pmap, OID_AUTO, shpgperproc, CTLFLAG_RD, &shpgperproc, 0,
1558     "Page share factor per proc");
1559
1560 static u_long nkpt2pg = NKPT2PG;
1561 SYSCTL_ULONG(_vm_pmap, OID_AUTO, nkpt2pg, CTLFLAG_RD,
1562     &nkpt2pg, 0, "Pre-allocated pages for kernel PT2s");
1563
1564 static int sp_enabled = 1;
1565 SYSCTL_INT(_vm_pmap, OID_AUTO, sp_enabled, CTLFLAG_RDTUN | CTLFLAG_NOFETCH,
1566     &sp_enabled, 0, "Are large page mappings enabled?");
1567
1568 bool
1569 pmap_ps_enabled(pmap_t pmap __unused)
1570 {
1571
1572         return (sp_enabled != 0);
1573 }
1574
1575 static SYSCTL_NODE(_vm_pmap, OID_AUTO, pte1, CTLFLAG_RD, 0,
1576     "1MB page mapping counters");
1577
1578 static u_long pmap_pte1_demotions;
1579 SYSCTL_ULONG(_vm_pmap_pte1, OID_AUTO, demotions, CTLFLAG_RD,
1580     &pmap_pte1_demotions, 0, "1MB page demotions");
1581
1582 static u_long pmap_pte1_mappings;
1583 SYSCTL_ULONG(_vm_pmap_pte1, OID_AUTO, mappings, CTLFLAG_RD,
1584     &pmap_pte1_mappings, 0, "1MB page mappings");
1585
1586 static u_long pmap_pte1_p_failures;
1587 SYSCTL_ULONG(_vm_pmap_pte1, OID_AUTO, p_failures, CTLFLAG_RD,
1588     &pmap_pte1_p_failures, 0, "1MB page promotion failures");
1589
1590 static u_long pmap_pte1_promotions;
1591 SYSCTL_ULONG(_vm_pmap_pte1, OID_AUTO, promotions, CTLFLAG_RD,
1592     &pmap_pte1_promotions, 0, "1MB page promotions");
1593
1594 static u_long pmap_pte1_kern_demotions;
1595 SYSCTL_ULONG(_vm_pmap_pte1, OID_AUTO, kern_demotions, CTLFLAG_RD,
1596     &pmap_pte1_kern_demotions, 0, "1MB page kernel demotions");
1597
1598 static u_long pmap_pte1_kern_promotions;
1599 SYSCTL_ULONG(_vm_pmap_pte1, OID_AUTO, kern_promotions, CTLFLAG_RD,
1600     &pmap_pte1_kern_promotions, 0, "1MB page kernel promotions");
1601
1602 static __inline ttb_entry_t
1603 pmap_ttb_get(pmap_t pmap)
1604 {
1605
1606         return (vtophys(pmap->pm_pt1) | ttb_flags);
1607 }
1608
1609 /*
1610  *  Initialize a vm_page's machine-dependent fields.
1611  *
1612  *  Variations:
1613  *  1. Pages for L2 page tables are always not managed. So, pv_list and
1614  *     pt2_wirecount can share same physical space. However, proper
1615  *     initialization on a page alloc for page tables and reinitialization
1616  *     on the page free must be ensured.
1617  */
1618 void
1619 pmap_page_init(vm_page_t m)
1620 {
1621
1622         TAILQ_INIT(&m->md.pv_list);
1623         pt2_wirecount_init(m);
1624         m->md.pat_mode = VM_MEMATTR_DEFAULT;
1625 }
1626
1627 /*
1628  *  Virtualization for faster way how to zero whole page.
1629  */
1630 static __inline void
1631 pagezero(void *page)
1632 {
1633
1634         bzero(page, PAGE_SIZE);
1635 }
1636
1637 /*
1638  *  Zero L2 page table page.
1639  *  Use same KVA as in pmap_zero_page().
1640  */
1641 static __inline vm_paddr_t
1642 pmap_pt2pg_zero(vm_page_t m)
1643 {
1644         pt2_entry_t *cmap2_pte2p;
1645         vm_paddr_t pa;
1646         struct pcpu *pc;
1647
1648         pa = VM_PAGE_TO_PHYS(m);
1649
1650         /*
1651          * XXX: For now, we map whole page even if it's already zero,
1652          *      to sync it even if the sync is only DSB.
1653          */
1654         sched_pin();
1655         pc = get_pcpu();
1656         cmap2_pte2p = pc->pc_cmap2_pte2p;
1657         mtx_lock(&pc->pc_cmap_lock);
1658         if (pte2_load(cmap2_pte2p) != 0)
1659                 panic("%s: CMAP2 busy", __func__);
1660         pte2_store(cmap2_pte2p, PTE2_KERN_NG(pa, PTE2_AP_KRW,
1661             vm_page_pte2_attr(m)));
1662         /*  Even VM_ALLOC_ZERO request is only advisory. */
1663         if ((m->flags & PG_ZERO) == 0)
1664                 pagezero(pc->pc_cmap2_addr);
1665         pte2_sync_range((pt2_entry_t *)pc->pc_cmap2_addr, PAGE_SIZE);
1666         pte2_clear(cmap2_pte2p);
1667         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
1668
1669         /*
1670          * Unpin the thread before releasing the lock.  Otherwise the thread
1671          * could be rescheduled while still bound to the current CPU, only
1672          * to unpin itself immediately upon resuming execution.
1673          */
1674         sched_unpin();
1675         mtx_unlock(&pc->pc_cmap_lock);
1676
1677         return (pa);
1678 }
1679
1680 /*
1681  *  Init just allocated page as L2 page table(s) holder
1682  *  and return its physical address.
1683  */
1684 static __inline vm_paddr_t
1685 pmap_pt2pg_init(pmap_t pmap, vm_offset_t va, vm_page_t m)
1686 {
1687         vm_paddr_t pa;
1688         pt2_entry_t *pte2p;
1689
1690         /* Check page attributes. */
1691         if (m->md.pat_mode != pt_memattr)
1692                 pmap_page_set_memattr(m, pt_memattr);
1693
1694         /* Zero page and init wire counts. */
1695         pa = pmap_pt2pg_zero(m);
1696         pt2_wirecount_init(m);
1697
1698         /*
1699          * Map page to PT2MAP address space for given pmap.
1700          * Note that PT2MAP space is shared with all pmaps.
1701          */
1702         if (pmap == kernel_pmap)
1703                 pmap_kenter_pt2tab(va, PTE2_KPT(pa));
1704         else {
1705                 pte2p = pmap_pt2tab_entry(pmap, va);
1706                 pt2tab_store(pte2p, PTE2_KPT_NG(pa));
1707         }
1708
1709         return (pa);
1710 }
1711
1712 /*
1713  *  Initialize the pmap module.
1714  *  Called by vm_init, to initialize any structures that the pmap
1715  *  system needs to map virtual memory.
1716  */
1717 void
1718 pmap_init(void)
1719 {
1720         vm_size_t s;
1721         pt2_entry_t *pte2p, pte2;
1722         u_int i, pte1_idx, pv_npg;
1723
1724         PDEBUG(1, printf("%s: phys_start = %#x\n", __func__, PHYSADDR));
1725
1726         /*
1727          * Initialize the vm page array entries for kernel pmap's
1728          * L2 page table pages allocated in advance.
1729          */
1730         pte1_idx = pte1_index(KERNBASE - PT2MAP_SIZE);
1731         pte2p = kern_pt2tab_entry(KERNBASE - PT2MAP_SIZE);
1732         for (i = 0; i < nkpt2pg + NPG_IN_PT2TAB; i++, pte2p++) {
1733                 vm_paddr_t pa;
1734                 vm_page_t m;
1735
1736                 pte2 = pte2_load(pte2p);
1737                 KASSERT(pte2_is_valid(pte2), ("%s: no valid entry", __func__));
1738
1739                 pa = pte2_pa(pte2);
1740                 m = PHYS_TO_VM_PAGE(pa);
1741                 KASSERT(m >= vm_page_array &&
1742                     m < &vm_page_array[vm_page_array_size],
1743                     ("%s: L2 page table page is out of range", __func__));
1744
1745                 m->pindex = pte1_idx;
1746                 m->phys_addr = pa;
1747                 pte1_idx += NPT2_IN_PG;
1748         }
1749
1750         /*
1751          * Initialize the address space (zone) for the pv entries.  Set a
1752          * high water mark so that the system can recover from excessive
1753          * numbers of pv entries.
1754          */
1755         TUNABLE_INT_FETCH("vm.pmap.shpgperproc", &shpgperproc);
1756         pv_entry_max = shpgperproc * maxproc + vm_cnt.v_page_count;
1757         TUNABLE_INT_FETCH("vm.pmap.pv_entries", &pv_entry_max);
1758         pv_entry_max = roundup(pv_entry_max, _NPCPV);
1759         pv_entry_high_water = 9 * (pv_entry_max / 10);
1760
1761         /*
1762          * Are large page mappings enabled?
1763          */
1764         TUNABLE_INT_FETCH("vm.pmap.sp_enabled", &sp_enabled);
1765         if (sp_enabled) {
1766                 KASSERT(MAXPAGESIZES > 1 && pagesizes[1] == 0,
1767                     ("%s: can't assign to pagesizes[1]", __func__));
1768                 pagesizes[1] = PTE1_SIZE;
1769         }
1770
1771         /*
1772          * Calculate the size of the pv head table for sections.
1773          * Handle the possibility that "vm_phys_segs[...].end" is zero.
1774          * Note that the table is only for sections which could be promoted.
1775          */
1776         first_managed_pa = pte1_trunc(vm_phys_segs[0].start);
1777         pv_npg = (pte1_trunc(vm_phys_segs[vm_phys_nsegs - 1].end - PAGE_SIZE)
1778             - first_managed_pa) / PTE1_SIZE + 1;
1779
1780         /*
1781          * Allocate memory for the pv head table for sections.
1782          */
1783         s = (vm_size_t)(pv_npg * sizeof(struct md_page));
1784         s = round_page(s);
1785         pv_table = (struct md_page *)kmem_malloc(s, M_WAITOK | M_ZERO);
1786         for (i = 0; i < pv_npg; i++)
1787                 TAILQ_INIT(&pv_table[i].pv_list);
1788
1789         pv_maxchunks = MAX(pv_entry_max / _NPCPV, maxproc);
1790         pv_chunkbase = (struct pv_chunk *)kva_alloc(PAGE_SIZE * pv_maxchunks);
1791         if (pv_chunkbase == NULL)
1792                 panic("%s: not enough kvm for pv chunks", __func__);
1793         pmap_pte2list_init(&pv_vafree, pv_chunkbase, pv_maxchunks);
1794 }
1795
1796 /*
1797  *  Add a list of wired pages to the kva
1798  *  this routine is only used for temporary
1799  *  kernel mappings that do not need to have
1800  *  page modification or references recorded.
1801  *  Note that old mappings are simply written
1802  *  over.  The page *must* be wired.
1803  *  Note: SMP coherent.  Uses a ranged shootdown IPI.
1804  */
1805 void
1806 pmap_qenter(vm_offset_t sva, vm_page_t *ma, int count)
1807 {
1808         u_int anychanged;
1809         pt2_entry_t *epte2p, *pte2p, pte2;
1810         vm_page_t m;
1811         vm_paddr_t pa;
1812
1813         anychanged = 0;
1814         pte2p = pt2map_entry(sva);
1815         epte2p = pte2p + count;
1816         while (pte2p < epte2p) {
1817                 m = *ma++;
1818                 pa = VM_PAGE_TO_PHYS(m);
1819                 pte2 = pte2_load(pte2p);
1820                 if ((pte2_pa(pte2) != pa) ||
1821                     (pte2_attr(pte2) != vm_page_pte2_attr(m))) {
1822                         anychanged++;
1823                         pte2_store(pte2p, PTE2_KERN(pa, PTE2_AP_KRW,
1824                             vm_page_pte2_attr(m)));
1825                 }
1826                 pte2p++;
1827         }
1828         if (__predict_false(anychanged))
1829                 tlb_flush_range(sva, count * PAGE_SIZE);
1830 }
1831
1832 /*
1833  *  This routine tears out page mappings from the
1834  *  kernel -- it is meant only for temporary mappings.
1835  *  Note: SMP coherent.  Uses a ranged shootdown IPI.
1836  */
1837 void
1838 pmap_qremove(vm_offset_t sva, int count)
1839 {
1840         vm_offset_t va;
1841
1842         va = sva;
1843         while (count-- > 0) {
1844                 pmap_kremove(va);
1845                 va += PAGE_SIZE;
1846         }
1847         tlb_flush_range(sva, va - sva);
1848 }
1849
1850 /*
1851  *  Are we current address space or kernel?
1852  */
1853 static __inline int
1854 pmap_is_current(pmap_t pmap)
1855 {
1856
1857         return (pmap == kernel_pmap ||
1858                 (pmap == vmspace_pmap(curthread->td_proc->p_vmspace)));
1859 }
1860
1861 /*
1862  *  If the given pmap is not the current or kernel pmap, the returned
1863  *  pte2 must be released by passing it to pmap_pte2_release().
1864  */
1865 static pt2_entry_t *
1866 pmap_pte2(pmap_t pmap, vm_offset_t va)
1867 {
1868         pt1_entry_t pte1;
1869         vm_paddr_t pt2pg_pa;
1870
1871         pte1 = pte1_load(pmap_pte1(pmap, va));
1872         if (pte1_is_section(pte1))
1873                 panic("%s: attempt to map PTE1", __func__);
1874         if (pte1_is_link(pte1)) {
1875                 /* Are we current address space or kernel? */
1876                 if (pmap_is_current(pmap))
1877                         return (pt2map_entry(va));
1878                 /* Note that L2 page table size is not equal to PAGE_SIZE. */
1879                 pt2pg_pa = trunc_page(pte1_link_pa(pte1));
1880                 mtx_lock(&PMAP2mutex);
1881                 if (pte2_pa(pte2_load(PMAP2)) != pt2pg_pa) {
1882                         pte2_store(PMAP2, PTE2_KPT(pt2pg_pa));
1883                         tlb_flush((vm_offset_t)PADDR2);
1884                 }
1885                 return (PADDR2 + (arm32_btop(va) & (NPTE2_IN_PG - 1)));
1886         }
1887         return (NULL);
1888 }
1889
1890 /*
1891  *  Releases a pte2 that was obtained from pmap_pte2().
1892  *  Be prepared for the pte2p being NULL.
1893  */
1894 static __inline void
1895 pmap_pte2_release(pt2_entry_t *pte2p)
1896 {
1897
1898         if ((pt2_entry_t *)(trunc_page((vm_offset_t)pte2p)) == PADDR2) {
1899                 mtx_unlock(&PMAP2mutex);
1900         }
1901 }
1902
1903 /*
1904  *  Super fast pmap_pte2 routine best used when scanning
1905  *  the pv lists.  This eliminates many coarse-grained
1906  *  invltlb calls.  Note that many of the pv list
1907  *  scans are across different pmaps.  It is very wasteful
1908  *  to do an entire tlb flush for checking a single mapping.
1909  *
1910  *  If the given pmap is not the current pmap, pvh_global_lock
1911  *  must be held and curthread pinned to a CPU.
1912  */
1913 static pt2_entry_t *
1914 pmap_pte2_quick(pmap_t pmap, vm_offset_t va)
1915 {
1916         pt1_entry_t pte1;
1917         vm_paddr_t pt2pg_pa;
1918
1919         pte1 = pte1_load(pmap_pte1(pmap, va));
1920         if (pte1_is_section(pte1))
1921                 panic("%s: attempt to map PTE1", __func__);
1922         if (pte1_is_link(pte1)) {
1923                 /* Are we current address space or kernel? */
1924                 if (pmap_is_current(pmap))
1925                         return (pt2map_entry(va));
1926                 rw_assert(&pvh_global_lock, RA_WLOCKED);
1927                 KASSERT(curthread->td_pinned > 0,
1928                     ("%s: curthread not pinned", __func__));
1929                 /* Note that L2 page table size is not equal to PAGE_SIZE. */
1930                 pt2pg_pa = trunc_page(pte1_link_pa(pte1));
1931                 if (pte2_pa(pte2_load(PMAP1)) != pt2pg_pa) {
1932                         pte2_store(PMAP1, PTE2_KPT(pt2pg_pa));
1933 #ifdef SMP
1934                         PMAP1cpu = PCPU_GET(cpuid);
1935 #endif
1936                         tlb_flush_local((vm_offset_t)PADDR1);
1937                         PMAP1changed++;
1938                 } else
1939 #ifdef SMP
1940                 if (PMAP1cpu != PCPU_GET(cpuid)) {
1941                         PMAP1cpu = PCPU_GET(cpuid);
1942                         tlb_flush_local((vm_offset_t)PADDR1);
1943                         PMAP1changedcpu++;
1944                 } else
1945 #endif
1946                         PMAP1unchanged++;
1947                 return (PADDR1 + (arm32_btop(va) & (NPTE2_IN_PG - 1)));
1948         }
1949         return (NULL);
1950 }
1951
1952 /*
1953  *  Routine: pmap_extract
1954  *  Function:
1955  *      Extract the physical page address associated
1956  *      with the given map/virtual_address pair.
1957  */
1958 vm_paddr_t
1959 pmap_extract(pmap_t pmap, vm_offset_t va)
1960 {
1961         vm_paddr_t pa;
1962         pt1_entry_t pte1;
1963         pt2_entry_t *pte2p;
1964
1965         PMAP_LOCK(pmap);
1966         pte1 = pte1_load(pmap_pte1(pmap, va));
1967         if (pte1_is_section(pte1))
1968                 pa = pte1_pa(pte1) | (va & PTE1_OFFSET);
1969         else if (pte1_is_link(pte1)) {
1970                 pte2p = pmap_pte2(pmap, va);
1971                 pa = pte2_pa(pte2_load(pte2p)) | (va & PTE2_OFFSET);
1972                 pmap_pte2_release(pte2p);
1973         } else
1974                 pa = 0;
1975         PMAP_UNLOCK(pmap);
1976         return (pa);
1977 }
1978
1979 /*
1980  *  Routine: pmap_extract_and_hold
1981  *  Function:
1982  *      Atomically extract and hold the physical page
1983  *      with the given pmap and virtual address pair
1984  *      if that mapping permits the given protection.
1985  */
1986 vm_page_t
1987 pmap_extract_and_hold(pmap_t pmap, vm_offset_t va, vm_prot_t prot)
1988 {
1989         vm_paddr_t pa;
1990         pt1_entry_t pte1;
1991         pt2_entry_t pte2, *pte2p;
1992         vm_page_t m;
1993
1994         m = NULL;
1995         PMAP_LOCK(pmap);
1996         pte1 = pte1_load(pmap_pte1(pmap, va));
1997         if (pte1_is_section(pte1)) {
1998                 if (!(pte1 & PTE1_RO) || !(prot & VM_PROT_WRITE)) {
1999                         pa = pte1_pa(pte1) | (va & PTE1_OFFSET);
2000                         m = PHYS_TO_VM_PAGE(pa);
2001                         if (!vm_page_wire_mapped(m))
2002                                 m = NULL;
2003                 }
2004         } else if (pte1_is_link(pte1)) {
2005                 pte2p = pmap_pte2(pmap, va);
2006                 pte2 = pte2_load(pte2p);
2007                 pmap_pte2_release(pte2p);
2008                 if (pte2_is_valid(pte2) &&
2009                     (!(pte2 & PTE2_RO) || !(prot & VM_PROT_WRITE))) {
2010                         pa = pte2_pa(pte2);
2011                         m = PHYS_TO_VM_PAGE(pa);
2012                         if (!vm_page_wire_mapped(m))
2013                                 m = NULL;
2014                 }
2015         }
2016         PMAP_UNLOCK(pmap);
2017         return (m);
2018 }
2019
2020 /*
2021  *  Grow the number of kernel L2 page table entries, if needed.
2022  */
2023 void
2024 pmap_growkernel(vm_offset_t addr)
2025 {
2026         vm_page_t m;
2027         vm_paddr_t pt2pg_pa, pt2_pa;
2028         pt1_entry_t pte1;
2029         pt2_entry_t pte2;
2030
2031         PDEBUG(1, printf("%s: addr = %#x\n", __func__, addr));
2032         /*
2033          * All the time kernel_vm_end is first KVA for which underlying
2034          * L2 page table is either not allocated or linked from L1 page table
2035          * (not considering sections). Except for two possible cases:
2036          *
2037          *   (1) in the very beginning as long as pmap_growkernel() was
2038          *       not called, it could be first unused KVA (which is not
2039          *       rounded up to PTE1_SIZE),
2040          *
2041          *   (2) when all KVA space is mapped and vm_map_max(kernel_map)
2042          *       address is not rounded up to PTE1_SIZE. (For example,
2043          *       it could be 0xFFFFFFFF.)
2044          */
2045         kernel_vm_end = pte1_roundup(kernel_vm_end);
2046         mtx_assert(&kernel_map->system_mtx, MA_OWNED);
2047         addr = roundup2(addr, PTE1_SIZE);
2048         if (addr - 1 >= vm_map_max(kernel_map))
2049                 addr = vm_map_max(kernel_map);
2050         while (kernel_vm_end < addr) {
2051                 pte1 = pte1_load(kern_pte1(kernel_vm_end));
2052                 if (pte1_is_valid(pte1)) {
2053                         kernel_vm_end += PTE1_SIZE;
2054                         if (kernel_vm_end - 1 >= vm_map_max(kernel_map)) {
2055                                 kernel_vm_end = vm_map_max(kernel_map);
2056                                 break;
2057                         }
2058                         continue;
2059                 }
2060
2061                 /*
2062                  * kernel_vm_end_new is used in pmap_pinit() when kernel
2063                  * mappings are entered to new pmap all at once to avoid race
2064                  * between pmap_kenter_pte1() and kernel_vm_end increase.
2065                  * The same aplies to pmap_kenter_pt2tab().
2066                  */
2067                 kernel_vm_end_new = kernel_vm_end + PTE1_SIZE;
2068
2069                 pte2 = pt2tab_load(kern_pt2tab_entry(kernel_vm_end));
2070                 if (!pte2_is_valid(pte2)) {
2071                         /*
2072                          * Install new PT2s page into kernel PT2TAB.
2073                          */
2074                         m = vm_page_alloc(NULL,
2075                             pte1_index(kernel_vm_end) & ~PT2PG_MASK,
2076                             VM_ALLOC_INTERRUPT | VM_ALLOC_NOOBJ |
2077                             VM_ALLOC_WIRED | VM_ALLOC_ZERO);
2078                         if (m == NULL)
2079                                 panic("%s: no memory to grow kernel", __func__);
2080                         /*
2081                          * QQQ: To link all new L2 page tables from L1 page
2082                          *      table now and so pmap_kenter_pte1() them
2083                          *      at once together with pmap_kenter_pt2tab()
2084                          *      could be nice speed up. However,
2085                          *      pmap_growkernel() does not happen so often...
2086                          * QQQ: The other TTBR is another option.
2087                          */
2088                         pt2pg_pa = pmap_pt2pg_init(kernel_pmap, kernel_vm_end,
2089                             m);
2090                 } else
2091                         pt2pg_pa = pte2_pa(pte2);
2092
2093                 pt2_pa = page_pt2pa(pt2pg_pa, pte1_index(kernel_vm_end));
2094                 pmap_kenter_pte1(kernel_vm_end, PTE1_LINK(pt2_pa));
2095
2096                 kernel_vm_end = kernel_vm_end_new;
2097                 if (kernel_vm_end - 1 >= vm_map_max(kernel_map)) {
2098                         kernel_vm_end = vm_map_max(kernel_map);
2099                         break;
2100                 }
2101         }
2102 }
2103
2104 static int
2105 kvm_size(SYSCTL_HANDLER_ARGS)
2106 {
2107         unsigned long ksize = vm_max_kernel_address - KERNBASE;
2108
2109         return (sysctl_handle_long(oidp, &ksize, 0, req));
2110 }
2111 SYSCTL_PROC(_vm, OID_AUTO, kvm_size, CTLTYPE_LONG|CTLFLAG_RD,
2112     0, 0, kvm_size, "IU", "Size of KVM");
2113
2114 static int
2115 kvm_free(SYSCTL_HANDLER_ARGS)
2116 {
2117         unsigned long kfree = vm_max_kernel_address - kernel_vm_end;
2118
2119         return (sysctl_handle_long(oidp, &kfree, 0, req));
2120 }
2121 SYSCTL_PROC(_vm, OID_AUTO, kvm_free, CTLTYPE_LONG|CTLFLAG_RD,
2122     0, 0, kvm_free, "IU", "Amount of KVM free");
2123
2124 /***********************************************
2125  *
2126  *  Pmap allocation/deallocation routines.
2127  *
2128  ***********************************************/
2129
2130 /*
2131  *  Initialize the pmap for the swapper process.
2132  */
2133 void
2134 pmap_pinit0(pmap_t pmap)
2135 {
2136         PDEBUG(1, printf("%s: pmap = %p\n", __func__, pmap));
2137
2138         PMAP_LOCK_INIT(pmap);
2139
2140         /*
2141          * Kernel page table directory and pmap stuff around is already
2142          * initialized, we are using it right now and here. So, finish
2143          * only PMAP structures initialization for process0 ...
2144          *
2145          * Since the L1 page table and PT2TAB is shared with the kernel pmap,
2146          * which is already included in the list "allpmaps", this pmap does
2147          * not need to be inserted into that list.
2148          */
2149         pmap->pm_pt1 = kern_pt1;
2150         pmap->pm_pt2tab = kern_pt2tab;
2151         CPU_ZERO(&pmap->pm_active);
2152         PCPU_SET(curpmap, pmap);
2153         TAILQ_INIT(&pmap->pm_pvchunk);
2154         bzero(&pmap->pm_stats, sizeof pmap->pm_stats);
2155         CPU_SET(0, &pmap->pm_active);
2156 }
2157
2158 static __inline void
2159 pte1_copy_nosync(pt1_entry_t *spte1p, pt1_entry_t *dpte1p, vm_offset_t sva,
2160     vm_offset_t eva)
2161 {
2162         u_int idx, count;
2163
2164         idx = pte1_index(sva);
2165         count = (pte1_index(eva) - idx + 1) * sizeof(pt1_entry_t);
2166         bcopy(spte1p + idx, dpte1p + idx, count);
2167 }
2168
2169 static __inline void
2170 pt2tab_copy_nosync(pt2_entry_t *spte2p, pt2_entry_t *dpte2p, vm_offset_t sva,
2171     vm_offset_t eva)
2172 {
2173         u_int idx, count;
2174
2175         idx = pt2tab_index(sva);
2176         count = (pt2tab_index(eva) - idx + 1) * sizeof(pt2_entry_t);
2177         bcopy(spte2p + idx, dpte2p + idx, count);
2178 }
2179
2180 /*
2181  *  Initialize a preallocated and zeroed pmap structure,
2182  *  such as one in a vmspace structure.
2183  */
2184 int
2185 pmap_pinit(pmap_t pmap)
2186 {
2187         pt1_entry_t *pte1p;
2188         pt2_entry_t *pte2p;
2189         vm_paddr_t pa, pt2tab_pa;
2190         u_int i;
2191
2192         PDEBUG(6, printf("%s: pmap = %p, pm_pt1 = %p\n", __func__, pmap,
2193             pmap->pm_pt1));
2194
2195         /*
2196          * No need to allocate L2 page table space yet but we do need
2197          * a valid L1 page table and PT2TAB table.
2198          *
2199          * Install shared kernel mappings to these tables. It's a little
2200          * tricky as some parts of KVA are reserved for vectors, devices,
2201          * and whatever else. These parts are supposed to be above
2202          * vm_max_kernel_address. Thus two regions should be installed:
2203          *
2204          *   (1) <KERNBASE, kernel_vm_end),
2205          *   (2) <vm_max_kernel_address, 0xFFFFFFFF>.
2206          *
2207          * QQQ: The second region should be stable enough to be installed
2208          *      only once in time when the tables are allocated.
2209          * QQQ: Maybe copy of both regions at once could be faster ...
2210          * QQQ: Maybe the other TTBR is an option.
2211          *
2212          * Finally, install own PT2TAB table to these tables.
2213          */
2214
2215         if (pmap->pm_pt1 == NULL) {
2216                 pmap->pm_pt1 = (pt1_entry_t *)kmem_alloc_contig(NB_IN_PT1,
2217                     M_NOWAIT | M_ZERO, 0, -1UL, NB_IN_PT1, 0, pt_memattr);
2218                 if (pmap->pm_pt1 == NULL)
2219                         return (0);
2220         }
2221         if (pmap->pm_pt2tab == NULL) {
2222                 /*
2223                  * QQQ: (1) PT2TAB must be contiguous. If PT2TAB is one page
2224                  *      only, what should be the only size for 32 bit systems,
2225                  *      then we could allocate it with vm_page_alloc() and all
2226                  *      the stuff needed as other L2 page table pages.
2227                  *      (2) Note that a process PT2TAB is special L2 page table
2228                  *      page. Its mapping in kernel_arena is permanent and can
2229                  *      be used no matter which process is current. Its mapping
2230                  *      in PT2MAP can be used only for current process.
2231                  */
2232                 pmap->pm_pt2tab = (pt2_entry_t *)kmem_alloc_attr(NB_IN_PT2TAB,
2233                     M_NOWAIT | M_ZERO, 0, -1UL, pt_memattr);
2234                 if (pmap->pm_pt2tab == NULL) {
2235                         /*
2236                          * QQQ: As struct pmap is allocated from UMA with
2237                          *      UMA_ZONE_NOFREE flag, it's important to leave
2238                          *      no allocation in pmap if initialization failed.
2239                          */
2240                         kmem_free((vm_offset_t)pmap->pm_pt1, NB_IN_PT1);
2241                         pmap->pm_pt1 = NULL;
2242                         return (0);
2243                 }
2244                 /*
2245                  * QQQ: Each L2 page table page vm_page_t has pindex set to
2246                  *      pte1 index of virtual address mapped by this page.
2247                  *      It's not valid for non kernel PT2TABs themselves.
2248                  *      The pindex of these pages can not be altered because
2249                  *      of the way how they are allocated now. However, it
2250                  *      should not be a problem.
2251                  */
2252         }
2253
2254         mtx_lock_spin(&allpmaps_lock);
2255         /*
2256          * To avoid race with pmap_kenter_pte1() and pmap_kenter_pt2tab(),
2257          * kernel_vm_end_new is used here instead of kernel_vm_end.
2258          */
2259         pte1_copy_nosync(kern_pt1, pmap->pm_pt1, KERNBASE,
2260             kernel_vm_end_new - 1);
2261         pte1_copy_nosync(kern_pt1, pmap->pm_pt1, vm_max_kernel_address,
2262             0xFFFFFFFF);
2263         pt2tab_copy_nosync(kern_pt2tab, pmap->pm_pt2tab, KERNBASE,
2264             kernel_vm_end_new - 1);
2265         pt2tab_copy_nosync(kern_pt2tab, pmap->pm_pt2tab, vm_max_kernel_address,
2266             0xFFFFFFFF);
2267         LIST_INSERT_HEAD(&allpmaps, pmap, pm_list);
2268         mtx_unlock_spin(&allpmaps_lock);
2269
2270         /*
2271          * Store PT2MAP PT2 pages (a.k.a. PT2TAB) in PT2TAB itself.
2272          * I.e. self reference mapping.  The PT2TAB is private, however mapped
2273          * into shared PT2MAP space, so the mapping should be not global.
2274          */
2275         pt2tab_pa = vtophys(pmap->pm_pt2tab);
2276         pte2p = pmap_pt2tab_entry(pmap, (vm_offset_t)PT2MAP);
2277         for (pa = pt2tab_pa, i = 0; i < NPG_IN_PT2TAB; i++, pa += PTE2_SIZE) {
2278                 pt2tab_store(pte2p++, PTE2_KPT_NG(pa));
2279         }
2280
2281         /* Insert PT2MAP PT2s into pmap PT1. */
2282         pte1p = pmap_pte1(pmap, (vm_offset_t)PT2MAP);
2283         for (pa = pt2tab_pa, i = 0; i < NPT2_IN_PT2TAB; i++, pa += NB_IN_PT2) {
2284                 pte1_store(pte1p++, PTE1_LINK(pa));
2285         }
2286
2287         /*
2288          * Now synchronize new mapping which was made above.
2289          */
2290         pte1_sync_range(pmap->pm_pt1, NB_IN_PT1);
2291         pte2_sync_range(pmap->pm_pt2tab, NB_IN_PT2TAB);
2292
2293         CPU_ZERO(&pmap->pm_active);
2294         TAILQ_INIT(&pmap->pm_pvchunk);
2295         bzero(&pmap->pm_stats, sizeof pmap->pm_stats);
2296
2297         return (1);
2298 }
2299
2300 #ifdef INVARIANTS
2301 static boolean_t
2302 pt2tab_user_is_empty(pt2_entry_t *tab)
2303 {
2304         u_int i, end;
2305
2306         end = pt2tab_index(VM_MAXUSER_ADDRESS);
2307         for (i = 0; i < end; i++)
2308                 if (tab[i] != 0) return (FALSE);
2309         return (TRUE);
2310 }
2311 #endif
2312 /*
2313  *  Release any resources held by the given physical map.
2314  *  Called when a pmap initialized by pmap_pinit is being released.
2315  *  Should only be called if the map contains no valid mappings.
2316  */
2317 void
2318 pmap_release(pmap_t pmap)
2319 {
2320 #ifdef INVARIANTS
2321         vm_offset_t start, end;
2322 #endif
2323         KASSERT(pmap->pm_stats.resident_count == 0,
2324             ("%s: pmap resident count %ld != 0", __func__,
2325             pmap->pm_stats.resident_count));
2326         KASSERT(pt2tab_user_is_empty(pmap->pm_pt2tab),
2327             ("%s: has allocated user PT2(s)", __func__));
2328         KASSERT(CPU_EMPTY(&pmap->pm_active),
2329             ("%s: pmap %p is active on some CPU(s)", __func__, pmap));
2330
2331         mtx_lock_spin(&allpmaps_lock);
2332         LIST_REMOVE(pmap, pm_list);
2333         mtx_unlock_spin(&allpmaps_lock);
2334
2335 #ifdef INVARIANTS
2336         start = pte1_index(KERNBASE) * sizeof(pt1_entry_t);
2337         end = (pte1_index(0xFFFFFFFF) + 1) * sizeof(pt1_entry_t);
2338         bzero((char *)pmap->pm_pt1 + start, end - start);
2339
2340         start = pt2tab_index(KERNBASE) * sizeof(pt2_entry_t);
2341         end = (pt2tab_index(0xFFFFFFFF) + 1) * sizeof(pt2_entry_t);
2342         bzero((char *)pmap->pm_pt2tab + start, end - start);
2343 #endif
2344         /*
2345          * We are leaving PT1 and PT2TAB allocated on released pmap,
2346          * so hopefully UMA vmspace_zone will always be inited with
2347          * UMA_ZONE_NOFREE flag.
2348          */
2349 }
2350
2351 /*********************************************************
2352  *
2353  *  L2 table pages and their pages management routines.
2354  *
2355  *********************************************************/
2356
2357 /*
2358  *  Virtual interface for L2 page table wire counting.
2359  *
2360  *  Each L2 page table in a page has own counter which counts a number of
2361  *  valid mappings in a table. Global page counter counts mappings in all
2362  *  tables in a page plus a single itself mapping in PT2TAB.
2363  *
2364  *  During a promotion we leave the associated L2 page table counter
2365  *  untouched, so the table (strictly speaking a page which holds it)
2366  *  is never freed if promoted.
2367  *
2368  *  If a page m->ref_count == 1 then no valid mappings exist in any L2 page
2369  *  table in the page and the page itself is only mapped in PT2TAB.
2370  */
2371
2372 static __inline void
2373 pt2_wirecount_init(vm_page_t m)
2374 {
2375         u_int i;
2376
2377         /*
2378          * Note: A page m is allocated with VM_ALLOC_WIRED flag and
2379          *       m->ref_count should be already set correctly.
2380          *       So, there is no need to set it again herein.
2381          */
2382         for (i = 0; i < NPT2_IN_PG; i++)
2383                 m->md.pt2_wirecount[i] = 0;
2384 }
2385
2386 static __inline void
2387 pt2_wirecount_inc(vm_page_t m, uint32_t pte1_idx)
2388 {
2389
2390         /*
2391          * Note: A just modificated pte2 (i.e. already allocated)
2392          *       is acquiring one extra reference which must be
2393          *       explicitly cleared. It influences the KASSERTs herein.
2394          *       All L2 page tables in a page always belong to the same
2395          *       pmap, so we allow only one extra reference for the page.
2396          */
2397         KASSERT(m->md.pt2_wirecount[pte1_idx & PT2PG_MASK] < (NPTE2_IN_PT2 + 1),
2398             ("%s: PT2 is overflowing ...", __func__));
2399         KASSERT(m->ref_count <= (NPTE2_IN_PG + 1),
2400             ("%s: PT2PG is overflowing ...", __func__));
2401
2402         m->ref_count++;
2403         m->md.pt2_wirecount[pte1_idx & PT2PG_MASK]++;
2404 }
2405
2406 static __inline void
2407 pt2_wirecount_dec(vm_page_t m, uint32_t pte1_idx)
2408 {
2409
2410         KASSERT(m->md.pt2_wirecount[pte1_idx & PT2PG_MASK] != 0,
2411             ("%s: PT2 is underflowing ...", __func__));
2412         KASSERT(m->ref_count > 1,
2413             ("%s: PT2PG is underflowing ...", __func__));
2414
2415         m->ref_count--;
2416         m->md.pt2_wirecount[pte1_idx & PT2PG_MASK]--;
2417 }
2418
2419 static __inline void
2420 pt2_wirecount_set(vm_page_t m, uint32_t pte1_idx, uint16_t count)
2421 {
2422
2423         KASSERT(count <= NPTE2_IN_PT2,
2424             ("%s: invalid count %u", __func__, count));
2425         KASSERT(m->ref_count >  m->md.pt2_wirecount[pte1_idx & PT2PG_MASK],
2426             ("%s: PT2PG corrupting (%u, %u) ...", __func__, m->ref_count,
2427             m->md.pt2_wirecount[pte1_idx & PT2PG_MASK]));
2428
2429         m->ref_count -= m->md.pt2_wirecount[pte1_idx & PT2PG_MASK];
2430         m->ref_count += count;
2431         m->md.pt2_wirecount[pte1_idx & PT2PG_MASK] = count;
2432
2433         KASSERT(m->ref_count <= (NPTE2_IN_PG + 1),
2434             ("%s: PT2PG is overflowed (%u) ...", __func__, m->ref_count));
2435 }
2436
2437 static __inline uint32_t
2438 pt2_wirecount_get(vm_page_t m, uint32_t pte1_idx)
2439 {
2440
2441         return (m->md.pt2_wirecount[pte1_idx & PT2PG_MASK]);
2442 }
2443
2444 static __inline boolean_t
2445 pt2_is_empty(vm_page_t m, vm_offset_t va)
2446 {
2447
2448         return (m->md.pt2_wirecount[pte1_index(va) & PT2PG_MASK] == 0);
2449 }
2450
2451 static __inline boolean_t
2452 pt2_is_full(vm_page_t m, vm_offset_t va)
2453 {
2454
2455         return (m->md.pt2_wirecount[pte1_index(va) & PT2PG_MASK] ==
2456             NPTE2_IN_PT2);
2457 }
2458
2459 static __inline boolean_t
2460 pt2pg_is_empty(vm_page_t m)
2461 {
2462
2463         return (m->ref_count == 1);
2464 }
2465
2466 /*
2467  *  This routine is called if the L2 page table
2468  *  is not mapped correctly.
2469  */
2470 static vm_page_t
2471 _pmap_allocpte2(pmap_t pmap, vm_offset_t va, u_int flags)
2472 {
2473         uint32_t pte1_idx;
2474         pt1_entry_t *pte1p;
2475         pt2_entry_t pte2;
2476         vm_page_t  m;
2477         vm_paddr_t pt2pg_pa, pt2_pa;
2478
2479         pte1_idx = pte1_index(va);
2480         pte1p = pmap->pm_pt1 + pte1_idx;
2481
2482         KASSERT(pte1_load(pte1p) == 0,
2483             ("%s: pm_pt1[%#x] is not zero: %#x", __func__, pte1_idx,
2484             pte1_load(pte1p)));
2485
2486         pte2 = pt2tab_load(pmap_pt2tab_entry(pmap, va));
2487         if (!pte2_is_valid(pte2)) {
2488                 /*
2489                  * Install new PT2s page into pmap PT2TAB.
2490                  */
2491                 m = vm_page_alloc(NULL, pte1_idx & ~PT2PG_MASK,
2492                     VM_ALLOC_NOOBJ | VM_ALLOC_WIRED | VM_ALLOC_ZERO);
2493                 if (m == NULL) {
2494                         if ((flags & PMAP_ENTER_NOSLEEP) == 0) {
2495                                 PMAP_UNLOCK(pmap);
2496                                 rw_wunlock(&pvh_global_lock);
2497                                 vm_wait(NULL);
2498                                 rw_wlock(&pvh_global_lock);
2499                                 PMAP_LOCK(pmap);
2500                         }
2501
2502                         /*
2503                          * Indicate the need to retry.  While waiting,
2504                          * the L2 page table page may have been allocated.
2505                          */
2506                         return (NULL);
2507                 }
2508                 pmap->pm_stats.resident_count++;
2509                 pt2pg_pa = pmap_pt2pg_init(pmap, va, m);
2510         } else {
2511                 pt2pg_pa = pte2_pa(pte2);
2512                 m = PHYS_TO_VM_PAGE(pt2pg_pa);
2513         }
2514
2515         pt2_wirecount_inc(m, pte1_idx);
2516         pt2_pa = page_pt2pa(pt2pg_pa, pte1_idx);
2517         pte1_store(pte1p, PTE1_LINK(pt2_pa));
2518
2519         return (m);
2520 }
2521
2522 static vm_page_t
2523 pmap_allocpte2(pmap_t pmap, vm_offset_t va, u_int flags)
2524 {
2525         u_int pte1_idx;
2526         pt1_entry_t *pte1p, pte1;
2527         vm_page_t m;
2528
2529         pte1_idx = pte1_index(va);
2530 retry:
2531         pte1p = pmap->pm_pt1 + pte1_idx;
2532         pte1 = pte1_load(pte1p);
2533
2534         /*
2535          * This supports switching from a 1MB page to a
2536          * normal 4K page.
2537          */
2538         if (pte1_is_section(pte1)) {
2539                 (void)pmap_demote_pte1(pmap, pte1p, va);
2540                 /*
2541                  * Reload pte1 after demotion.
2542                  *
2543                  * Note: Demotion can even fail as either PT2 is not find for
2544                  *       the virtual address or PT2PG can not be allocated.
2545                  */
2546                 pte1 = pte1_load(pte1p);
2547         }
2548
2549         /*
2550          * If the L2 page table page is mapped, we just increment the
2551          * hold count, and activate it.
2552          */
2553         if (pte1_is_link(pte1)) {
2554                 m = PHYS_TO_VM_PAGE(pte1_link_pa(pte1));
2555                 pt2_wirecount_inc(m, pte1_idx);
2556         } else  {
2557                 /*
2558                  * Here if the PT2 isn't mapped, or if it has
2559                  * been deallocated.
2560                  */
2561                 m = _pmap_allocpte2(pmap, va, flags);
2562                 if (m == NULL && (flags & PMAP_ENTER_NOSLEEP) == 0)
2563                         goto retry;
2564         }
2565
2566         return (m);
2567 }
2568
2569 /*
2570  *  Schedule the specified unused L2 page table page to be freed. Specifically,
2571  *  add the page to the specified list of pages that will be released to the
2572  *  physical memory manager after the TLB has been updated.
2573  */
2574 static __inline void
2575 pmap_add_delayed_free_list(vm_page_t m, struct spglist *free)
2576 {
2577
2578         /*
2579          * Put page on a list so that it is released after
2580          * *ALL* TLB shootdown is done
2581          */
2582 #ifdef PMAP_DEBUG
2583         pmap_zero_page_check(m);
2584 #endif
2585         m->flags |= PG_ZERO;
2586         SLIST_INSERT_HEAD(free, m, plinks.s.ss);
2587 }
2588
2589 /*
2590  *  Unwire L2 page tables page.
2591  */
2592 static void
2593 pmap_unwire_pt2pg(pmap_t pmap, vm_offset_t va, vm_page_t m)
2594 {
2595         pt1_entry_t *pte1p, opte1 __unused;
2596         pt2_entry_t *pte2p;
2597         uint32_t i;
2598
2599         KASSERT(pt2pg_is_empty(m),
2600             ("%s: pmap %p PT2PG %p wired", __func__, pmap, m));
2601
2602         /*
2603          * Unmap all L2 page tables in the page from L1 page table.
2604          *
2605          * QQQ: Individual L2 page tables (except the last one) can be unmapped
2606          * earlier. However, we are doing that this way.
2607          */
2608         KASSERT(m->pindex == (pte1_index(va) & ~PT2PG_MASK),
2609             ("%s: pmap %p va %#x PT2PG %p bad index", __func__, pmap, va, m));
2610         pte1p = pmap->pm_pt1 + m->pindex;
2611         for (i = 0; i < NPT2_IN_PG; i++, pte1p++) {
2612                 KASSERT(m->md.pt2_wirecount[i] == 0,
2613                     ("%s: pmap %p PT2 %u (PG %p) wired", __func__, pmap, i, m));
2614                 opte1 = pte1_load(pte1p);
2615                 if (pte1_is_link(opte1)) {
2616                         pte1_clear(pte1p);
2617                         /*
2618                          * Flush intermediate TLB cache.
2619                          */
2620                         pmap_tlb_flush(pmap, (m->pindex + i) << PTE1_SHIFT);
2621                 }
2622 #ifdef INVARIANTS
2623                 else
2624                         KASSERT((opte1 == 0) || pte1_is_section(opte1),
2625                             ("%s: pmap %p va %#x bad pte1 %x at %u", __func__,
2626                             pmap, va, opte1, i));
2627 #endif
2628         }
2629
2630         /*
2631          * Unmap the page from PT2TAB.
2632          */
2633         pte2p = pmap_pt2tab_entry(pmap, va);
2634         (void)pt2tab_load_clear(pte2p);
2635         pmap_tlb_flush(pmap, pt2map_pt2pg(va));
2636
2637         m->ref_count = 0;
2638         pmap->pm_stats.resident_count--;
2639
2640         /*
2641          * This barrier is so that the ordinary store unmapping
2642          * the L2 page table page is globally performed before TLB shoot-
2643          * down is begun.
2644          */
2645         wmb();
2646         vm_wire_sub(1);
2647 }
2648
2649 /*
2650  *  Decrements a L2 page table page's wire count, which is used to record the
2651  *  number of valid page table entries within the page.  If the wire count
2652  *  drops to zero, then the page table page is unmapped.  Returns TRUE if the
2653  *  page table page was unmapped and FALSE otherwise.
2654  */
2655 static __inline boolean_t
2656 pmap_unwire_pt2(pmap_t pmap, vm_offset_t va, vm_page_t m, struct spglist *free)
2657 {
2658         pt2_wirecount_dec(m, pte1_index(va));
2659         if (pt2pg_is_empty(m)) {
2660                 /*
2661                  * QQQ: Wire count is zero, so whole page should be zero and
2662                  *      we can set PG_ZERO flag to it.
2663                  *      Note that when promotion is enabled, it takes some
2664                  *      more efforts. See pmap_unwire_pt2_all() below.
2665                  */
2666                 pmap_unwire_pt2pg(pmap, va, m);
2667                 pmap_add_delayed_free_list(m, free);
2668                 return (TRUE);
2669         } else
2670                 return (FALSE);
2671 }
2672
2673 /*
2674  *  Drop a L2 page table page's wire count at once, which is used to record
2675  *  the number of valid L2 page table entries within the page. If the wire
2676  *  count drops to zero, then the L2 page table page is unmapped.
2677  */
2678 static __inline void
2679 pmap_unwire_pt2_all(pmap_t pmap, vm_offset_t va, vm_page_t m,
2680     struct spglist *free)
2681 {
2682         u_int pte1_idx = pte1_index(va);
2683
2684         KASSERT(m->pindex == (pte1_idx & ~PT2PG_MASK),
2685                 ("%s: PT2 page's pindex is wrong", __func__));
2686         KASSERT(m->ref_count > pt2_wirecount_get(m, pte1_idx),
2687             ("%s: bad pt2 wire count %u > %u", __func__, m->ref_count,
2688             pt2_wirecount_get(m, pte1_idx)));
2689
2690         /*
2691          * It's possible that the L2 page table was never used.
2692          * It happened in case that a section was created without promotion.
2693          */
2694         if (pt2_is_full(m, va)) {
2695                 pt2_wirecount_set(m, pte1_idx, 0);
2696
2697                 /*
2698                  * QQQ: We clear L2 page table now, so when L2 page table page
2699                  *      is going to be freed, we can set it PG_ZERO flag ...
2700                  *      This function is called only on section mappings, so
2701                  *      hopefully it's not to big overload.
2702                  *
2703                  * XXX: If pmap is current, existing PT2MAP mapping could be
2704                  *      used for zeroing.
2705                  */
2706                 pmap_zero_page_area(m, page_pt2off(pte1_idx), NB_IN_PT2);
2707         }
2708 #ifdef INVARIANTS
2709         else
2710                 KASSERT(pt2_is_empty(m, va), ("%s: PT2 is not empty (%u)",
2711                     __func__, pt2_wirecount_get(m, pte1_idx)));
2712 #endif
2713         if (pt2pg_is_empty(m)) {
2714                 pmap_unwire_pt2pg(pmap, va, m);
2715                 pmap_add_delayed_free_list(m, free);
2716         }
2717 }
2718
2719 /*
2720  *  After removing a L2 page table entry, this routine is used to
2721  *  conditionally free the page, and manage the hold/wire counts.
2722  */
2723 static boolean_t
2724 pmap_unuse_pt2(pmap_t pmap, vm_offset_t va, struct spglist *free)
2725 {
2726         pt1_entry_t pte1;
2727         vm_page_t mpte;
2728
2729         if (va >= VM_MAXUSER_ADDRESS)
2730                 return (FALSE);
2731         pte1 = pte1_load(pmap_pte1(pmap, va));
2732         mpte = PHYS_TO_VM_PAGE(pte1_link_pa(pte1));
2733         return (pmap_unwire_pt2(pmap, va, mpte, free));
2734 }
2735
2736 /*************************************
2737  *
2738  *  Page management routines.
2739  *
2740  *************************************/
2741
2742 CTASSERT(sizeof(struct pv_chunk) == PAGE_SIZE);
2743 CTASSERT(_NPCM == 11);
2744 CTASSERT(_NPCPV == 336);
2745
2746 static __inline struct pv_chunk *
2747 pv_to_chunk(pv_entry_t pv)
2748 {
2749
2750         return ((struct pv_chunk *)((uintptr_t)pv & ~(uintptr_t)PAGE_MASK));
2751 }
2752
2753 #define PV_PMAP(pv) (pv_to_chunk(pv)->pc_pmap)
2754
2755 #define PC_FREE0_9      0xfffffffful    /* Free values for index 0 through 9 */
2756 #define PC_FREE10       0x0000fffful    /* Free values for index 10 */
2757
2758 static const uint32_t pc_freemask[_NPCM] = {
2759         PC_FREE0_9, PC_FREE0_9, PC_FREE0_9,
2760         PC_FREE0_9, PC_FREE0_9, PC_FREE0_9,
2761         PC_FREE0_9, PC_FREE0_9, PC_FREE0_9,
2762         PC_FREE0_9, PC_FREE10
2763 };
2764
2765 SYSCTL_INT(_vm_pmap, OID_AUTO, pv_entry_count, CTLFLAG_RD, &pv_entry_count, 0,
2766         "Current number of pv entries");
2767
2768 #ifdef PV_STATS
2769 static int pc_chunk_count, pc_chunk_allocs, pc_chunk_frees, pc_chunk_tryfail;
2770
2771 SYSCTL_INT(_vm_pmap, OID_AUTO, pc_chunk_count, CTLFLAG_RD, &pc_chunk_count, 0,
2772     "Current number of pv entry chunks");
2773 SYSCTL_INT(_vm_pmap, OID_AUTO, pc_chunk_allocs, CTLFLAG_RD, &pc_chunk_allocs, 0,
2774     "Current number of pv entry chunks allocated");
2775 SYSCTL_INT(_vm_pmap, OID_AUTO, pc_chunk_frees, CTLFLAG_RD, &pc_chunk_frees, 0,
2776     "Current number of pv entry chunks frees");
2777 SYSCTL_INT(_vm_pmap, OID_AUTO, pc_chunk_tryfail, CTLFLAG_RD, &pc_chunk_tryfail,
2778     0, "Number of times tried to get a chunk page but failed.");
2779
2780 static long pv_entry_frees, pv_entry_allocs;
2781 static int pv_entry_spare;
2782
2783 SYSCTL_LONG(_vm_pmap, OID_AUTO, pv_entry_frees, CTLFLAG_RD, &pv_entry_frees, 0,
2784     "Current number of pv entry frees");
2785 SYSCTL_LONG(_vm_pmap, OID_AUTO, pv_entry_allocs, CTLFLAG_RD, &pv_entry_allocs,
2786     0, "Current number of pv entry allocs");
2787 SYSCTL_INT(_vm_pmap, OID_AUTO, pv_entry_spare, CTLFLAG_RD, &pv_entry_spare, 0,
2788     "Current number of spare pv entries");
2789 #endif
2790
2791 /*
2792  *  Is given page managed?
2793  */
2794 static __inline bool
2795 is_managed(vm_paddr_t pa)
2796 {
2797         vm_page_t m;
2798
2799         m = PHYS_TO_VM_PAGE(pa);
2800         if (m == NULL)
2801                 return (false);
2802         return ((m->oflags & VPO_UNMANAGED) == 0);
2803 }
2804
2805 static __inline bool
2806 pte1_is_managed(pt1_entry_t pte1)
2807 {
2808
2809         return (is_managed(pte1_pa(pte1)));
2810 }
2811
2812 static __inline bool
2813 pte2_is_managed(pt2_entry_t pte2)
2814 {
2815
2816         return (is_managed(pte2_pa(pte2)));
2817 }
2818
2819 /*
2820  *  We are in a serious low memory condition.  Resort to
2821  *  drastic measures to free some pages so we can allocate
2822  *  another pv entry chunk.
2823  */
2824 static vm_page_t
2825 pmap_pv_reclaim(pmap_t locked_pmap)
2826 {
2827         struct pch newtail;
2828         struct pv_chunk *pc;
2829         struct md_page *pvh;
2830         pt1_entry_t *pte1p;
2831         pmap_t pmap;
2832         pt2_entry_t *pte2p, tpte2;
2833         pv_entry_t pv;
2834         vm_offset_t va;
2835         vm_page_t m, m_pc;
2836         struct spglist free;
2837         uint32_t inuse;
2838         int bit, field, freed;
2839
2840         PMAP_LOCK_ASSERT(locked_pmap, MA_OWNED);
2841         pmap = NULL;
2842         m_pc = NULL;
2843         SLIST_INIT(&free);
2844         TAILQ_INIT(&newtail);
2845         while ((pc = TAILQ_FIRST(&pv_chunks)) != NULL && (pv_vafree == 0 ||
2846             SLIST_EMPTY(&free))) {
2847                 TAILQ_REMOVE(&pv_chunks, pc, pc_lru);
2848                 if (pmap != pc->pc_pmap) {
2849                         if (pmap != NULL) {
2850                                 if (pmap != locked_pmap)
2851                                         PMAP_UNLOCK(pmap);
2852                         }
2853                         pmap = pc->pc_pmap;
2854                         /* Avoid deadlock and lock recursion. */
2855                         if (pmap > locked_pmap)
2856                                 PMAP_LOCK(pmap);
2857                         else if (pmap != locked_pmap && !PMAP_TRYLOCK(pmap)) {
2858                                 pmap = NULL;
2859                                 TAILQ_INSERT_TAIL(&newtail, pc, pc_lru);
2860                                 continue;
2861                         }
2862                 }
2863
2864                 /*
2865                  * Destroy every non-wired, 4 KB page mapping in the chunk.
2866                  */
2867                 freed = 0;
2868                 for (field = 0; field < _NPCM; field++) {
2869                         for (inuse = ~pc->pc_map[field] & pc_freemask[field];
2870                             inuse != 0; inuse &= ~(1UL << bit)) {
2871                                 bit = ffs(inuse) - 1;
2872                                 pv = &pc->pc_pventry[field * 32 + bit];
2873                                 va = pv->pv_va;
2874                                 pte1p = pmap_pte1(pmap, va);
2875                                 if (pte1_is_section(pte1_load(pte1p)))
2876                                         continue;
2877                                 pte2p = pmap_pte2(pmap, va);
2878                                 tpte2 = pte2_load(pte2p);
2879                                 if ((tpte2 & PTE2_W) == 0)
2880                                         tpte2 = pte2_load_clear(pte2p);
2881                                 pmap_pte2_release(pte2p);
2882                                 if ((tpte2 & PTE2_W) != 0)
2883                                         continue;
2884                                 KASSERT(tpte2 != 0,
2885                                     ("pmap_pv_reclaim: pmap %p va %#x zero pte",
2886                                     pmap, va));
2887                                 pmap_tlb_flush(pmap, va);
2888                                 m = PHYS_TO_VM_PAGE(pte2_pa(tpte2));
2889                                 if (pte2_is_dirty(tpte2))
2890                                         vm_page_dirty(m);
2891                                 if ((tpte2 & PTE2_A) != 0)
2892                                         vm_page_aflag_set(m, PGA_REFERENCED);
2893                                 TAILQ_REMOVE(&m->md.pv_list, pv, pv_next);
2894                                 if (TAILQ_EMPTY(&m->md.pv_list) &&
2895                                     (m->flags & PG_FICTITIOUS) == 0) {
2896                                         pvh = pa_to_pvh(VM_PAGE_TO_PHYS(m));
2897                                         if (TAILQ_EMPTY(&pvh->pv_list)) {
2898                                                 vm_page_aflag_clear(m,
2899                                                     PGA_WRITEABLE);
2900                                         }
2901                                 }
2902                                 pc->pc_map[field] |= 1UL << bit;
2903                                 pmap_unuse_pt2(pmap, va, &free);
2904                                 freed++;
2905                         }
2906                 }
2907                 if (freed == 0) {
2908                         TAILQ_INSERT_TAIL(&newtail, pc, pc_lru);
2909                         continue;
2910                 }
2911                 /* Every freed mapping is for a 4 KB page. */
2912                 pmap->pm_stats.resident_count -= freed;
2913                 PV_STAT(pv_entry_frees += freed);
2914                 PV_STAT(pv_entry_spare += freed);
2915                 pv_entry_count -= freed;
2916                 TAILQ_REMOVE(&pmap->pm_pvchunk, pc, pc_list);
2917                 for (field = 0; field < _NPCM; field++)
2918                         if (pc->pc_map[field] != pc_freemask[field]) {
2919                                 TAILQ_INSERT_HEAD(&pmap->pm_pvchunk, pc,
2920                                     pc_list);
2921                                 TAILQ_INSERT_TAIL(&newtail, pc, pc_lru);
2922
2923                                 /*
2924                                  * One freed pv entry in locked_pmap is
2925                                  * sufficient.
2926                                  */
2927                                 if (pmap == locked_pmap)
2928                                         goto out;
2929                                 break;
2930                         }
2931                 if (field == _NPCM) {
2932                         PV_STAT(pv_entry_spare -= _NPCPV);
2933                         PV_STAT(pc_chunk_count--);
2934                         PV_STAT(pc_chunk_frees++);
2935                         /* Entire chunk is free; return it. */
2936                         m_pc = PHYS_TO_VM_PAGE(pmap_kextract((vm_offset_t)pc));
2937                         pmap_qremove((vm_offset_t)pc, 1);
2938                         pmap_pte2list_free(&pv_vafree, (vm_offset_t)pc);
2939                         break;
2940                 }
2941         }
2942 out:
2943         TAILQ_CONCAT(&pv_chunks, &newtail, pc_lru);
2944         if (pmap != NULL) {
2945                 if (pmap != locked_pmap)
2946                         PMAP_UNLOCK(pmap);
2947         }
2948         if (m_pc == NULL && pv_vafree != 0 && SLIST_EMPTY(&free)) {
2949                 m_pc = SLIST_FIRST(&free);
2950                 SLIST_REMOVE_HEAD(&free, plinks.s.ss);
2951                 /* Recycle a freed page table page. */
2952                 m_pc->ref_count = 1;
2953                 vm_wire_add(1);
2954         }
2955         vm_page_free_pages_toq(&free, false);
2956         return (m_pc);
2957 }
2958
2959 static void
2960 free_pv_chunk(struct pv_chunk *pc)
2961 {
2962         vm_page_t m;
2963
2964         TAILQ_REMOVE(&pv_chunks, pc, pc_lru);
2965         PV_STAT(pv_entry_spare -= _NPCPV);
2966         PV_STAT(pc_chunk_count--);
2967         PV_STAT(pc_chunk_frees++);
2968         /* entire chunk is free, return it */
2969         m = PHYS_TO_VM_PAGE(pmap_kextract((vm_offset_t)pc));
2970         pmap_qremove((vm_offset_t)pc, 1);
2971         vm_page_unwire_noq(m);
2972         vm_page_free(m);
2973         pmap_pte2list_free(&pv_vafree, (vm_offset_t)pc);
2974 }
2975
2976 /*
2977  *  Free the pv_entry back to the free list.
2978  */
2979 static void
2980 free_pv_entry(pmap_t pmap, pv_entry_t pv)
2981 {
2982         struct pv_chunk *pc;
2983         int idx, field, bit;
2984
2985         rw_assert(&pvh_global_lock, RA_WLOCKED);
2986         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
2987         PV_STAT(pv_entry_frees++);
2988         PV_STAT(pv_entry_spare++);
2989         pv_entry_count--;
2990         pc = pv_to_chunk(pv);
2991         idx = pv - &pc->pc_pventry[0];
2992         field = idx / 32;
2993         bit = idx % 32;
2994         pc->pc_map[field] |= 1ul << bit;
2995         for (idx = 0; idx < _NPCM; idx++)
2996                 if (pc->pc_map[idx] != pc_freemask[idx]) {
2997                         /*
2998                          * 98% of the time, pc is already at the head of the
2999                          * list.  If it isn't already, move it to the head.
3000                          */
3001                         if (__predict_false(TAILQ_FIRST(&pmap->pm_pvchunk) !=
3002                             pc)) {
3003                                 TAILQ_REMOVE(&pmap->pm_pvchunk, pc, pc_list);
3004                                 TAILQ_INSERT_HEAD(&pmap->pm_pvchunk, pc,
3005                                     pc_list);
3006                         }
3007                         return;
3008                 }
3009         TAILQ_REMOVE(&pmap->pm_pvchunk, pc, pc_list);
3010         free_pv_chunk(pc);
3011 }
3012
3013 /*
3014  *  Get a new pv_entry, allocating a block from the system
3015  *  when needed.
3016  */
3017 static pv_entry_t
3018 get_pv_entry(pmap_t pmap, boolean_t try)
3019 {
3020         static const struct timeval printinterval = { 60, 0 };
3021         static struct timeval lastprint;
3022         int bit, field;
3023         pv_entry_t pv;
3024         struct pv_chunk *pc;
3025         vm_page_t m;
3026
3027         rw_assert(&pvh_global_lock, RA_WLOCKED);
3028         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3029         PV_STAT(pv_entry_allocs++);
3030         pv_entry_count++;
3031         if (pv_entry_count > pv_entry_high_water)
3032                 if (ratecheck(&lastprint, &printinterval))
3033                         printf("Approaching the limit on PV entries, consider "
3034                             "increasing either the vm.pmap.shpgperproc or the "
3035                             "vm.pmap.pv_entries tunable.\n");
3036 retry:
3037         pc = TAILQ_FIRST(&pmap->pm_pvchunk);
3038         if (pc != NULL) {
3039                 for (field = 0; field < _NPCM; field++) {
3040                         if (pc->pc_map[field]) {
3041                                 bit = ffs(pc->pc_map[field]) - 1;
3042                                 break;
3043                         }
3044                 }
3045                 if (field < _NPCM) {
3046                         pv = &pc->pc_pventry[field * 32 + bit];
3047                         pc->pc_map[field] &= ~(1ul << bit);
3048                         /* If this was the last item, move it to tail */
3049                         for (field = 0; field < _NPCM; field++)
3050                                 if (pc->pc_map[field] != 0) {
3051                                         PV_STAT(pv_entry_spare--);
3052                                         return (pv);    /* not full, return */
3053                                 }
3054                         TAILQ_REMOVE(&pmap->pm_pvchunk, pc, pc_list);
3055                         TAILQ_INSERT_TAIL(&pmap->pm_pvchunk, pc, pc_list);
3056                         PV_STAT(pv_entry_spare--);
3057                         return (pv);
3058                 }
3059         }
3060         /*
3061          * Access to the pte2list "pv_vafree" is synchronized by the pvh
3062          * global lock.  If "pv_vafree" is currently non-empty, it will
3063          * remain non-empty until pmap_pte2list_alloc() completes.
3064          */
3065         if (pv_vafree == 0 || (m = vm_page_alloc(NULL, 0, VM_ALLOC_NORMAL |
3066             VM_ALLOC_NOOBJ | VM_ALLOC_WIRED)) == NULL) {
3067                 if (try) {
3068                         pv_entry_count--;
3069                         PV_STAT(pc_chunk_tryfail++);
3070                         return (NULL);
3071                 }
3072                 m = pmap_pv_reclaim(pmap);
3073                 if (m == NULL)
3074                         goto retry;
3075         }
3076         PV_STAT(pc_chunk_count++);
3077         PV_STAT(pc_chunk_allocs++);
3078         pc = (struct pv_chunk *)pmap_pte2list_alloc(&pv_vafree);
3079         pmap_qenter((vm_offset_t)pc, &m, 1);
3080         pc->pc_pmap = pmap;
3081         pc->pc_map[0] = pc_freemask[0] & ~1ul;  /* preallocated bit 0 */
3082         for (field = 1; field < _NPCM; field++)
3083                 pc->pc_map[field] = pc_freemask[field];
3084         TAILQ_INSERT_TAIL(&pv_chunks, pc, pc_lru);
3085         pv = &pc->pc_pventry[0];
3086         TAILQ_INSERT_HEAD(&pmap->pm_pvchunk, pc, pc_list);
3087         PV_STAT(pv_entry_spare += _NPCPV - 1);
3088         return (pv);
3089 }
3090
3091 /*
3092  *  Create a pv entry for page at pa for
3093  *  (pmap, va).
3094  */
3095 static void
3096 pmap_insert_entry(pmap_t pmap, vm_offset_t va, vm_page_t m)
3097 {
3098         pv_entry_t pv;
3099
3100         rw_assert(&pvh_global_lock, RA_WLOCKED);
3101         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3102         pv = get_pv_entry(pmap, FALSE);
3103         pv->pv_va = va;
3104         TAILQ_INSERT_TAIL(&m->md.pv_list, pv, pv_next);
3105 }
3106
3107 static __inline pv_entry_t
3108 pmap_pvh_remove(struct md_page *pvh, pmap_t pmap, vm_offset_t va)
3109 {
3110         pv_entry_t pv;
3111
3112         rw_assert(&pvh_global_lock, RA_WLOCKED);
3113         TAILQ_FOREACH(pv, &pvh->pv_list, pv_next) {
3114                 if (pmap == PV_PMAP(pv) && va == pv->pv_va) {
3115                         TAILQ_REMOVE(&pvh->pv_list, pv, pv_next);
3116                         break;
3117                 }
3118         }
3119         return (pv);
3120 }
3121
3122 static void
3123 pmap_pvh_free(struct md_page *pvh, pmap_t pmap, vm_offset_t va)
3124 {
3125         pv_entry_t pv;
3126
3127         pv = pmap_pvh_remove(pvh, pmap, va);
3128         KASSERT(pv != NULL, ("pmap_pvh_free: pv not found"));
3129         free_pv_entry(pmap, pv);
3130 }
3131
3132 static void
3133 pmap_remove_entry(pmap_t pmap, vm_page_t m, vm_offset_t va)
3134 {
3135         struct md_page *pvh;
3136
3137         rw_assert(&pvh_global_lock, RA_WLOCKED);
3138         pmap_pvh_free(&m->md, pmap, va);
3139         if (TAILQ_EMPTY(&m->md.pv_list) && (m->flags & PG_FICTITIOUS) == 0) {
3140                 pvh = pa_to_pvh(VM_PAGE_TO_PHYS(m));
3141                 if (TAILQ_EMPTY(&pvh->pv_list))
3142                         vm_page_aflag_clear(m, PGA_WRITEABLE);
3143         }
3144 }
3145
3146 static void
3147 pmap_pv_demote_pte1(pmap_t pmap, vm_offset_t va, vm_paddr_t pa)
3148 {
3149         struct md_page *pvh;
3150         pv_entry_t pv;
3151         vm_offset_t va_last;
3152         vm_page_t m;
3153
3154         rw_assert(&pvh_global_lock, RA_WLOCKED);
3155         KASSERT((pa & PTE1_OFFSET) == 0,
3156             ("pmap_pv_demote_pte1: pa is not 1mpage aligned"));
3157
3158         /*
3159          * Transfer the 1mpage's pv entry for this mapping to the first
3160          * page's pv list.
3161          */
3162         pvh = pa_to_pvh(pa);
3163         va = pte1_trunc(va);
3164         pv = pmap_pvh_remove(pvh, pmap, va);
3165         KASSERT(pv != NULL, ("pmap_pv_demote_pte1: pv not found"));
3166         m = PHYS_TO_VM_PAGE(pa);
3167         TAILQ_INSERT_TAIL(&m->md.pv_list, pv, pv_next);
3168         /* Instantiate the remaining NPTE2_IN_PT2 - 1 pv entries. */
3169         va_last = va + PTE1_SIZE - PAGE_SIZE;
3170         do {
3171                 m++;
3172                 KASSERT((m->oflags & VPO_UNMANAGED) == 0,
3173                     ("pmap_pv_demote_pte1: page %p is not managed", m));
3174                 va += PAGE_SIZE;
3175                 pmap_insert_entry(pmap, va, m);
3176         } while (va < va_last);
3177 }
3178
3179 #if VM_NRESERVLEVEL > 0
3180 static void
3181 pmap_pv_promote_pte1(pmap_t pmap, vm_offset_t va, vm_paddr_t pa)
3182 {
3183         struct md_page *pvh;
3184         pv_entry_t pv;
3185         vm_offset_t va_last;
3186         vm_page_t m;
3187
3188         rw_assert(&pvh_global_lock, RA_WLOCKED);
3189         KASSERT((pa & PTE1_OFFSET) == 0,
3190             ("pmap_pv_promote_pte1: pa is not 1mpage aligned"));
3191
3192         /*
3193          * Transfer the first page's pv entry for this mapping to the
3194          * 1mpage's pv list.  Aside from avoiding the cost of a call
3195          * to get_pv_entry(), a transfer avoids the possibility that
3196          * get_pv_entry() calls pmap_pv_reclaim() and that pmap_pv_reclaim()
3197          * removes one of the mappings that is being promoted.
3198          */
3199         m = PHYS_TO_VM_PAGE(pa);
3200         va = pte1_trunc(va);
3201         pv = pmap_pvh_remove(&m->md, pmap, va);
3202         KASSERT(pv != NULL, ("pmap_pv_promote_pte1: pv not found"));
3203         pvh = pa_to_pvh(pa);
3204         TAILQ_INSERT_TAIL(&pvh->pv_list, pv, pv_next);
3205         /* Free the remaining NPTE2_IN_PT2 - 1 pv entries. */
3206         va_last = va + PTE1_SIZE - PAGE_SIZE;
3207         do {
3208                 m++;
3209                 va += PAGE_SIZE;
3210                 pmap_pvh_free(&m->md, pmap, va);
3211         } while (va < va_last);
3212 }
3213 #endif
3214
3215 /*
3216  *  Conditionally create a pv entry.
3217  */
3218 static boolean_t
3219 pmap_try_insert_pv_entry(pmap_t pmap, vm_offset_t va, vm_page_t m)
3220 {
3221         pv_entry_t pv;
3222
3223         rw_assert(&pvh_global_lock, RA_WLOCKED);
3224         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3225         if (pv_entry_count < pv_entry_high_water &&
3226             (pv = get_pv_entry(pmap, TRUE)) != NULL) {
3227                 pv->pv_va = va;
3228                 TAILQ_INSERT_TAIL(&m->md.pv_list, pv, pv_next);
3229                 return (TRUE);
3230         } else
3231                 return (FALSE);
3232 }
3233
3234 /*
3235  *  Create the pv entries for each of the pages within a section.
3236  */
3237 static bool
3238 pmap_pv_insert_pte1(pmap_t pmap, vm_offset_t va, pt1_entry_t pte1, u_int flags)
3239 {
3240         struct md_page *pvh;
3241         pv_entry_t pv;
3242         bool noreclaim;
3243
3244         rw_assert(&pvh_global_lock, RA_WLOCKED);
3245         noreclaim = (flags & PMAP_ENTER_NORECLAIM) != 0;
3246         if ((noreclaim && pv_entry_count >= pv_entry_high_water) ||
3247             (pv = get_pv_entry(pmap, noreclaim)) == NULL)
3248                 return (false);
3249         pv->pv_va = va;
3250         pvh = pa_to_pvh(pte1_pa(pte1));
3251         TAILQ_INSERT_TAIL(&pvh->pv_list, pv, pv_next);
3252         return (true);
3253 }
3254
3255 static inline void
3256 pmap_tlb_flush_pte1(pmap_t pmap, vm_offset_t va, pt1_entry_t npte1)
3257 {
3258
3259         /* Kill all the small mappings or the big one only. */
3260         if (pte1_is_section(npte1))
3261                 pmap_tlb_flush_range(pmap, pte1_trunc(va), PTE1_SIZE);
3262         else
3263                 pmap_tlb_flush(pmap, pte1_trunc(va));
3264 }
3265
3266 /*
3267  *  Update kernel pte1 on all pmaps.
3268  *
3269  *  The following function is called only on one cpu with disabled interrupts.
3270  *  In SMP case, smp_rendezvous_cpus() is used to stop other cpus. This way
3271  *  nobody can invoke explicit hardware table walk during the update of pte1.
3272  *  Unsolicited hardware table walk can still happen, invoked by speculative
3273  *  data or instruction prefetch or even by speculative hardware table walk.
3274  *
3275  *  The break-before-make approach should be implemented here. However, it's
3276  *  not so easy to do that for kernel mappings as it would be unhappy to unmap
3277  *  itself unexpectedly but voluntarily.
3278  */
3279 static void
3280 pmap_update_pte1_kernel(vm_offset_t va, pt1_entry_t npte1)
3281 {
3282         pmap_t pmap;
3283         pt1_entry_t *pte1p;
3284
3285         /*
3286          * Get current pmap. Interrupts should be disabled here
3287          * so PCPU_GET() is done atomically.
3288          */
3289         pmap = PCPU_GET(curpmap);
3290         if (pmap == NULL)
3291                 pmap = kernel_pmap;
3292
3293         /*
3294          * (1) Change pte1 on current pmap.
3295          * (2) Flush all obsolete TLB entries on current CPU.
3296          * (3) Change pte1 on all pmaps.
3297          * (4) Flush all obsolete TLB entries on all CPUs in SMP case.
3298          */
3299
3300         pte1p = pmap_pte1(pmap, va);
3301         pte1_store(pte1p, npte1);
3302
3303         /* Kill all the small mappings or the big one only. */
3304         if (pte1_is_section(npte1)) {
3305                 pmap_pte1_kern_promotions++;
3306                 tlb_flush_range_local(pte1_trunc(va), PTE1_SIZE);
3307         } else {
3308                 pmap_pte1_kern_demotions++;
3309                 tlb_flush_local(pte1_trunc(va));
3310         }
3311
3312         /*
3313          * In SMP case, this function is called when all cpus are at smp
3314          * rendezvous, so there is no need to use 'allpmaps_lock' lock here.
3315          * In UP case, the function is called with this lock locked.
3316          */
3317         LIST_FOREACH(pmap, &allpmaps, pm_list) {
3318                 pte1p = pmap_pte1(pmap, va);
3319                 pte1_store(pte1p, npte1);
3320         }
3321
3322 #ifdef SMP
3323         /* Kill all the small mappings or the big one only. */
3324         if (pte1_is_section(npte1))
3325                 tlb_flush_range(pte1_trunc(va), PTE1_SIZE);
3326         else
3327                 tlb_flush(pte1_trunc(va));
3328 #endif
3329 }
3330
3331 #ifdef SMP
3332 struct pte1_action {
3333         vm_offset_t va;
3334         pt1_entry_t npte1;
3335         u_int update;           /* CPU that updates the PTE1 */
3336 };
3337
3338 static void
3339 pmap_update_pte1_action(void *arg)
3340 {
3341         struct pte1_action *act = arg;
3342
3343         if (act->update == PCPU_GET(cpuid))
3344                 pmap_update_pte1_kernel(act->va, act->npte1);
3345 }
3346
3347 /*
3348  *  Change pte1 on current pmap.
3349  *  Note that kernel pte1 must be changed on all pmaps.
3350  *
3351  *  According to the architecture reference manual published by ARM,
3352  *  the behaviour is UNPREDICTABLE when two or more TLB entries map the same VA.
3353  *  According to this manual, UNPREDICTABLE behaviours must never happen in
3354  *  a viable system. In contrast, on x86 processors, it is not specified which
3355  *  TLB entry mapping the virtual address will be used, but the MMU doesn't
3356  *  generate a bogus translation the way it does on Cortex-A8 rev 2 (Beaglebone
3357  *  Black).
3358  *
3359  *  It's a problem when either promotion or demotion is being done. The pte1
3360  *  update and appropriate TLB flush must be done atomically in general.
3361  */
3362 static void
3363 pmap_change_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t va,
3364     pt1_entry_t npte1)
3365 {
3366
3367         if (pmap == kernel_pmap) {
3368                 struct pte1_action act;
3369
3370                 sched_pin();
3371                 act.va = va;
3372                 act.npte1 = npte1;
3373                 act.update = PCPU_GET(cpuid);
3374                 smp_rendezvous_cpus(all_cpus, smp_no_rendezvous_barrier,
3375                     pmap_update_pte1_action, NULL, &act);
3376                 sched_unpin();
3377         } else {
3378                 register_t cspr;
3379
3380                 /*
3381                  * Use break-before-make approach for changing userland
3382                  * mappings. It can cause L1 translation aborts on other
3383                  * cores in SMP case. So, special treatment is implemented
3384                  * in pmap_fault(). To reduce the likelihood that another core
3385                  * will be affected by the broken mapping, disable interrupts
3386                  * until the mapping change is completed.
3387                  */
3388                 cspr = disable_interrupts(PSR_I | PSR_F);
3389                 pte1_clear(pte1p);
3390                 pmap_tlb_flush_pte1(pmap, va, npte1);
3391                 pte1_store(pte1p, npte1);
3392                 restore_interrupts(cspr);
3393         }
3394 }
3395 #else
3396 static void
3397 pmap_change_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t va,
3398     pt1_entry_t npte1)
3399 {
3400
3401         if (pmap == kernel_pmap) {
3402                 mtx_lock_spin(&allpmaps_lock);
3403                 pmap_update_pte1_kernel(va, npte1);
3404                 mtx_unlock_spin(&allpmaps_lock);
3405         } else {
3406                 register_t cspr;
3407
3408                 /*
3409                  * Use break-before-make approach for changing userland
3410                  * mappings. It's absolutely safe in UP case when interrupts
3411                  * are disabled.
3412                  */
3413                 cspr = disable_interrupts(PSR_I | PSR_F);
3414                 pte1_clear(pte1p);
3415                 pmap_tlb_flush_pte1(pmap, va, npte1);
3416                 pte1_store(pte1p, npte1);
3417                 restore_interrupts(cspr);
3418         }
3419 }
3420 #endif
3421
3422 #if VM_NRESERVLEVEL > 0
3423 /*
3424  *  Tries to promote the NPTE2_IN_PT2, contiguous 4KB page mappings that are
3425  *  within a single page table page (PT2) to a single 1MB page mapping.
3426  *  For promotion to occur, two conditions must be met: (1) the 4KB page
3427  *  mappings must map aligned, contiguous physical memory and (2) the 4KB page
3428  *  mappings must have identical characteristics.
3429  *
3430  *  Managed (PG_MANAGED) mappings within the kernel address space are not
3431  *  promoted.  The reason is that kernel PTE1s are replicated in each pmap but
3432  *  pmap_remove_write(), pmap_clear_modify(), and pmap_clear_reference() only
3433  *  read the PTE1 from the kernel pmap.
3434  */
3435 static void
3436 pmap_promote_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t va)
3437 {
3438         pt1_entry_t npte1;
3439         pt2_entry_t *fpte2p, fpte2, fpte2_fav;
3440         pt2_entry_t *pte2p, pte2;
3441         vm_offset_t pteva __unused;
3442         vm_page_t m __unused;
3443
3444         PDEBUG(6, printf("%s(%p): try for va %#x pte1 %#x at %p\n", __func__,
3445             pmap, va, pte1_load(pte1p), pte1p));
3446
3447         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3448
3449         /*
3450          * Examine the first PTE2 in the specified PT2. Abort if this PTE2 is
3451          * either invalid, unused, or does not map the first 4KB physical page
3452          * within a 1MB page.
3453          */
3454         fpte2p = pmap_pte2_quick(pmap, pte1_trunc(va));
3455         fpte2 = pte2_load(fpte2p);
3456         if ((fpte2 & ((PTE2_FRAME & PTE1_OFFSET) | PTE2_A | PTE2_V)) !=
3457             (PTE2_A | PTE2_V)) {
3458                 pmap_pte1_p_failures++;
3459                 CTR3(KTR_PMAP, "%s: failure(1) for va %#x in pmap %p",
3460                     __func__, va, pmap);
3461                 return;
3462         }
3463         if (pte2_is_managed(fpte2) && pmap == kernel_pmap) {
3464                 pmap_pte1_p_failures++;
3465                 CTR3(KTR_PMAP, "%s: failure(2) for va %#x in pmap %p",
3466                     __func__, va, pmap);
3467                 return;
3468         }
3469         if ((fpte2 & (PTE2_NM | PTE2_RO)) == PTE2_NM) {
3470                 /*
3471                  * When page is not modified, PTE2_RO can be set without
3472                  * a TLB invalidation.
3473                  */
3474                 fpte2 |= PTE2_RO;
3475                 pte2_store(fpte2p, fpte2);
3476         }
3477
3478         /*
3479          * Examine each of the other PTE2s in the specified PT2. Abort if this
3480          * PTE2 maps an unexpected 4KB physical page or does not have identical
3481          * characteristics to the first PTE2.
3482          */
3483         fpte2_fav = (fpte2 & (PTE2_FRAME | PTE2_A | PTE2_V));
3484         fpte2_fav += PTE1_SIZE - PTE2_SIZE; /* examine from the end */
3485         for (pte2p = fpte2p + NPTE2_IN_PT2 - 1; pte2p > fpte2p; pte2p--) {
3486                 pte2 = pte2_load(pte2p);
3487                 if ((pte2 & (PTE2_FRAME | PTE2_A | PTE2_V)) != fpte2_fav) {
3488                         pmap_pte1_p_failures++;
3489                         CTR3(KTR_PMAP, "%s: failure(3) for va %#x in pmap %p",
3490                             __func__, va, pmap);
3491                         return;
3492                 }
3493                 if ((pte2 & (PTE2_NM | PTE2_RO)) == PTE2_NM) {
3494                         /*
3495                          * When page is not modified, PTE2_RO can be set
3496                          * without a TLB invalidation. See note above.
3497                          */
3498                         pte2 |= PTE2_RO;
3499                         pte2_store(pte2p, pte2);
3500                         pteva = pte1_trunc(va) | (pte2 & PTE1_OFFSET &
3501                             PTE2_FRAME);
3502                         CTR3(KTR_PMAP, "%s: protect for va %#x in pmap %p",
3503                             __func__, pteva, pmap);
3504                 }
3505                 if ((pte2 & PTE2_PROMOTE) != (fpte2 & PTE2_PROMOTE)) {
3506                         pmap_pte1_p_failures++;
3507                         CTR3(KTR_PMAP, "%s: failure(4) for va %#x in pmap %p",
3508                             __func__, va, pmap);
3509                         return;
3510                 }
3511
3512                 fpte2_fav -= PTE2_SIZE;
3513         }
3514         /*
3515          * The page table page in its current state will stay in PT2TAB
3516          * until the PTE1 mapping the section is demoted by pmap_demote_pte1()
3517          * or destroyed by pmap_remove_pte1().
3518          *
3519          * Note that L2 page table size is not equal to PAGE_SIZE.
3520          */
3521         m = PHYS_TO_VM_PAGE(trunc_page(pte1_link_pa(pte1_load(pte1p))));
3522         KASSERT(m >= vm_page_array && m < &vm_page_array[vm_page_array_size],
3523             ("%s: PT2 page is out of range", __func__));
3524         KASSERT(m->pindex == (pte1_index(va) & ~PT2PG_MASK),
3525             ("%s: PT2 page's pindex is wrong", __func__));
3526
3527         /*
3528          * Get pte1 from pte2 format.
3529          */
3530         npte1 = (fpte2 & PTE1_FRAME) | ATTR_TO_L1(fpte2) | PTE1_V;
3531
3532         /*
3533          * Promote the pv entries.
3534          */
3535         if (pte2_is_managed(fpte2))
3536                 pmap_pv_promote_pte1(pmap, va, pte1_pa(npte1));
3537
3538         /*
3539          * Promote the mappings.
3540          */
3541         pmap_change_pte1(pmap, pte1p, va, npte1);
3542
3543         pmap_pte1_promotions++;
3544         CTR3(KTR_PMAP, "%s: success for va %#x in pmap %p",
3545             __func__, va, pmap);
3546
3547         PDEBUG(6, printf("%s(%p): success for va %#x pte1 %#x(%#x) at %p\n",
3548             __func__, pmap, va, npte1, pte1_load(pte1p), pte1p));
3549 }
3550 #endif /* VM_NRESERVLEVEL > 0 */
3551
3552 /*
3553  *  Zero L2 page table page.
3554  */
3555 static __inline void
3556 pmap_clear_pt2(pt2_entry_t *fpte2p)
3557 {
3558         pt2_entry_t *pte2p;
3559
3560         for (pte2p = fpte2p; pte2p < fpte2p + NPTE2_IN_PT2; pte2p++)
3561                 pte2_clear(pte2p);
3562
3563 }
3564
3565 /*
3566  *  Removes a 1MB page mapping from the kernel pmap.
3567  */
3568 static void
3569 pmap_remove_kernel_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t va)
3570 {
3571         vm_page_t m;
3572         uint32_t pte1_idx;
3573         pt2_entry_t *fpte2p;
3574         vm_paddr_t pt2_pa;
3575
3576         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3577         m = pmap_pt2_page(pmap, va);
3578         if (m == NULL)
3579                 /*
3580                  * QQQ: Is this function called only on promoted pte1?
3581                  *      We certainly do section mappings directly
3582                  *      (without promotion) in kernel !!!
3583                  */
3584                 panic("%s: missing pt2 page", __func__);
3585
3586         pte1_idx = pte1_index(va);
3587
3588         /*
3589          * Initialize the L2 page table.
3590          */
3591         fpte2p = page_pt2(pt2map_pt2pg(va), pte1_idx);
3592         pmap_clear_pt2(fpte2p);
3593
3594         /*
3595          * Remove the mapping.
3596          */
3597         pt2_pa = page_pt2pa(VM_PAGE_TO_PHYS(m), pte1_idx);
3598         pmap_kenter_pte1(va, PTE1_LINK(pt2_pa));
3599
3600         /*
3601          * QQQ: We do not need to invalidate PT2MAP mapping
3602          * as we did not change it. I.e. the L2 page table page
3603          * was and still is mapped the same way.
3604          */
3605 }
3606
3607 /*
3608  *  Do the things to unmap a section in a process
3609  */
3610 static void
3611 pmap_remove_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t sva,
3612     struct spglist *free)
3613 {
3614         pt1_entry_t opte1;
3615         struct md_page *pvh;
3616         vm_offset_t eva, va;
3617         vm_page_t m;
3618
3619         PDEBUG(6, printf("%s(%p): va %#x pte1 %#x at %p\n", __func__, pmap, sva,
3620             pte1_load(pte1p), pte1p));
3621
3622         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3623         KASSERT((sva & PTE1_OFFSET) == 0,
3624             ("%s: sva is not 1mpage aligned", __func__));
3625
3626         /*
3627          * Clear and invalidate the mapping. It should occupy one and only TLB
3628          * entry. So, pmap_tlb_flush() called with aligned address should be
3629          * sufficient.
3630          */
3631         opte1 = pte1_load_clear(pte1p);
3632         pmap_tlb_flush(pmap, sva);
3633
3634         if (pte1_is_wired(opte1))
3635                 pmap->pm_stats.wired_count -= PTE1_SIZE / PAGE_SIZE;
3636         pmap->pm_stats.resident_count -= PTE1_SIZE / PAGE_SIZE;
3637         if (pte1_is_managed(opte1)) {
3638                 pvh = pa_to_pvh(pte1_pa(opte1));
3639                 pmap_pvh_free(pvh, pmap, sva);
3640                 eva = sva + PTE1_SIZE;
3641                 for (va = sva, m = PHYS_TO_VM_PAGE(pte1_pa(opte1));
3642                     va < eva; va += PAGE_SIZE, m++) {
3643                         if (pte1_is_dirty(opte1))
3644                                 vm_page_dirty(m);
3645                         if (opte1 & PTE1_A)
3646                                 vm_page_aflag_set(m, PGA_REFERENCED);
3647                         if (TAILQ_EMPTY(&m->md.pv_list) &&
3648                             TAILQ_EMPTY(&pvh->pv_list))
3649                                 vm_page_aflag_clear(m, PGA_WRITEABLE);
3650                 }
3651         }
3652         if (pmap == kernel_pmap) {
3653                 /*
3654                  * L2 page table(s) can't be removed from kernel map as
3655                  * kernel counts on it (stuff around pmap_growkernel()).
3656                  */
3657                  pmap_remove_kernel_pte1(pmap, pte1p, sva);
3658         } else {
3659                 /*
3660                  * Get associated L2 page table page.
3661                  * It's possible that the page was never allocated.
3662                  */
3663                 m = pmap_pt2_page(pmap, sva);
3664                 if (m != NULL)
3665                         pmap_unwire_pt2_all(pmap, sva, m, free);
3666         }
3667 }
3668
3669 /*
3670  *  Fills L2 page table page with mappings to consecutive physical pages.
3671  */
3672 static __inline void
3673 pmap_fill_pt2(pt2_entry_t *fpte2p, pt2_entry_t npte2)
3674 {
3675         pt2_entry_t *pte2p;
3676
3677         for (pte2p = fpte2p; pte2p < fpte2p + NPTE2_IN_PT2; pte2p++) {
3678                 pte2_store(pte2p, npte2);
3679                 npte2 += PTE2_SIZE;
3680         }
3681 }
3682
3683 /*
3684  *  Tries to demote a 1MB page mapping. If demotion fails, the
3685  *  1MB page mapping is invalidated.
3686  */
3687 static boolean_t
3688 pmap_demote_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t va)
3689 {
3690         pt1_entry_t opte1, npte1;
3691         pt2_entry_t *fpte2p, npte2;
3692         vm_paddr_t pt2pg_pa, pt2_pa;
3693         vm_page_t m;
3694         struct spglist free;
3695         uint32_t pte1_idx, isnew = 0;
3696
3697         PDEBUG(6, printf("%s(%p): try for va %#x pte1 %#x at %p\n", __func__,
3698             pmap, va, pte1_load(pte1p), pte1p));
3699
3700         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
3701
3702         opte1 = pte1_load(pte1p);
3703         KASSERT(pte1_is_section(opte1), ("%s: opte1 not a section", __func__));
3704
3705         if ((opte1 & PTE1_A) == 0 || (m = pmap_pt2_page(pmap, va)) == NULL) {
3706                 KASSERT(!pte1_is_wired(opte1),
3707                     ("%s: PT2 page for a wired mapping is missing", __func__));
3708
3709                 /*
3710                  * Invalidate the 1MB page mapping and return
3711                  * "failure" if the mapping was never accessed or the
3712                  * allocation of the new page table page fails.
3713                  */
3714                 if ((opte1 & PTE1_A) == 0 || (m = vm_page_alloc(NULL,
3715                     pte1_index(va) & ~PT2PG_MASK, VM_ALLOC_NOOBJ |
3716                     VM_ALLOC_NORMAL | VM_ALLOC_WIRED)) == NULL) {
3717                         SLIST_INIT(&free);
3718                         pmap_remove_pte1(pmap, pte1p, pte1_trunc(va), &free);
3719                         vm_page_free_pages_toq(&free, false);
3720                         CTR3(KTR_PMAP, "%s: failure for va %#x in pmap %p",
3721                             __func__, va, pmap);
3722                         return (FALSE);
3723                 }
3724                 if (va < VM_MAXUSER_ADDRESS)
3725                         pmap->pm_stats.resident_count++;
3726
3727                 isnew = 1;
3728
3729                 /*
3730                  * We init all L2 page tables in the page even if
3731                  * we are going to change everything for one L2 page
3732                  * table in a while.
3733                  */
3734                 pt2pg_pa = pmap_pt2pg_init(pmap, va, m);
3735         } else {
3736                 if (va < VM_MAXUSER_ADDRESS) {
3737                         if (pt2_is_empty(m, va))
3738                                 isnew = 1; /* Demoting section w/o promotion. */
3739 #ifdef INVARIANTS
3740                         else
3741                                 KASSERT(pt2_is_full(m, va), ("%s: bad PT2 wire"
3742                                     " count %u", __func__,
3743                                     pt2_wirecount_get(m, pte1_index(va))));
3744 #endif
3745                 }
3746         }
3747
3748         pt2pg_pa = VM_PAGE_TO_PHYS(m);
3749         pte1_idx = pte1_index(va);
3750         /*
3751          * If the pmap is current, then the PT2MAP can provide access to
3752          * the page table page (promoted L2 page tables are not unmapped).
3753          * Otherwise, temporarily map the L2 page table page (m) into
3754          * the kernel's address space at either PADDR1 or PADDR2.
3755          *
3756          * Note that L2 page table size is not equal to PAGE_SIZE.
3757          */
3758         if (pmap_is_current(pmap))
3759                 fpte2p = page_pt2(pt2map_pt2pg(va), pte1_idx);
3760         else if (curthread->td_pinned > 0 && rw_wowned(&pvh_global_lock)) {
3761                 if (pte2_pa(pte2_load(PMAP1)) != pt2pg_pa) {
3762                         pte2_store(PMAP1, PTE2_KPT(pt2pg_pa));
3763 #ifdef SMP
3764                         PMAP1cpu = PCPU_GET(cpuid);
3765 #endif
3766                         tlb_flush_local((vm_offset_t)PADDR1);
3767                         PMAP1changed++;
3768                 } else
3769 #ifdef SMP
3770                 if (PMAP1cpu != PCPU_GET(cpuid)) {
3771                         PMAP1cpu = PCPU_GET(cpuid);
3772                         tlb_flush_local((vm_offset_t)PADDR1);
3773                         PMAP1changedcpu++;
3774                 } else
3775 #endif
3776                         PMAP1unchanged++;
3777                 fpte2p = page_pt2((vm_offset_t)PADDR1, pte1_idx);
3778         } else {
3779                 mtx_lock(&PMAP2mutex);
3780                 if (pte2_pa(pte2_load(PMAP2)) != pt2pg_pa) {
3781                         pte2_store(PMAP2, PTE2_KPT(pt2pg_pa));
3782                         tlb_flush((vm_offset_t)PADDR2);
3783                 }
3784                 fpte2p = page_pt2((vm_offset_t)PADDR2, pte1_idx);
3785         }
3786         pt2_pa = page_pt2pa(pt2pg_pa, pte1_idx);
3787         npte1 = PTE1_LINK(pt2_pa);
3788
3789         KASSERT((opte1 & PTE1_A) != 0,
3790             ("%s: opte1 is missing PTE1_A", __func__));
3791         KASSERT((opte1 & (PTE1_NM | PTE1_RO)) != PTE1_NM,
3792             ("%s: opte1 has PTE1_NM", __func__));
3793
3794         /*
3795          *  Get pte2 from pte1 format.
3796         */
3797         npte2 = pte1_pa(opte1) | ATTR_TO_L2(opte1) | PTE2_V;
3798
3799         /*
3800          * If the L2 page table page is new, initialize it. If the mapping
3801          * has changed attributes, update the page table entries.
3802          */
3803         if (isnew != 0) {
3804                 pt2_wirecount_set(m, pte1_idx, NPTE2_IN_PT2);
3805                 pmap_fill_pt2(fpte2p, npte2);
3806         } else if ((pte2_load(fpte2p) & PTE2_PROMOTE) !=
3807                     (npte2 & PTE2_PROMOTE))
3808                 pmap_fill_pt2(fpte2p, npte2);
3809
3810         KASSERT(pte2_pa(pte2_load(fpte2p)) == pte2_pa(npte2),
3811             ("%s: fpte2p and npte2 map different physical addresses",
3812             __func__));
3813
3814         if (fpte2p == PADDR2)
3815                 mtx_unlock(&PMAP2mutex);
3816
3817         /*
3818          * Demote the mapping. This pmap is locked. The old PTE1 has
3819          * PTE1_A set. If the old PTE1 has not PTE1_RO set, it also
3820          * has not PTE1_NM set. Thus, there is no danger of a race with
3821          * another processor changing the setting of PTE1_A and/or PTE1_NM
3822          * between the read above and the store below.
3823          */
3824         pmap_change_pte1(pmap, pte1p, va, npte1);
3825
3826         /*
3827          * Demote the pv entry. This depends on the earlier demotion
3828          * of the mapping. Specifically, the (re)creation of a per-
3829          * page pv entry might trigger the execution of pmap_pv_reclaim(),
3830          * which might reclaim a newly (re)created per-page pv entry
3831          * and destroy the associated mapping. In order to destroy
3832          * the mapping, the PTE1 must have already changed from mapping
3833          * the 1mpage to referencing the page table page.
3834          */
3835         if (pte1_is_managed(opte1))
3836                 pmap_pv_demote_pte1(pmap, va, pte1_pa(opte1));
3837
3838         pmap_pte1_demotions++;
3839         CTR3(KTR_PMAP, "%s: success for va %#x in pmap %p",
3840             __func__, va, pmap);
3841
3842         PDEBUG(6, printf("%s(%p): success for va %#x pte1 %#x(%#x) at %p\n",
3843             __func__, pmap, va, npte1, pte1_load(pte1p), pte1p));
3844         return (TRUE);
3845 }
3846
3847 /*
3848  *      Insert the given physical page (p) at
3849  *      the specified virtual address (v) in the
3850  *      target physical map with the protection requested.
3851  *
3852  *      If specified, the page will be wired down, meaning
3853  *      that the related pte can not be reclaimed.
3854  *
3855  *      NB:  This is the only routine which MAY NOT lazy-evaluate
3856  *      or lose information.  That is, this routine must actually
3857  *      insert this page into the given map NOW.
3858  */
3859 int
3860 pmap_enter(pmap_t pmap, vm_offset_t va, vm_page_t m, vm_prot_t prot,
3861     u_int flags, int8_t psind)
3862 {
3863         pt1_entry_t *pte1p;
3864         pt2_entry_t *pte2p;
3865         pt2_entry_t npte2, opte2;
3866         pv_entry_t pv;
3867         vm_paddr_t opa, pa;
3868         vm_page_t mpte2, om;
3869         int rv;
3870
3871         va = trunc_page(va);
3872         KASSERT(va <= vm_max_kernel_address, ("%s: toobig", __func__));
3873         KASSERT(va < UPT2V_MIN_ADDRESS || va >= UPT2V_MAX_ADDRESS,
3874             ("%s: invalid to pmap_enter page table pages (va: 0x%x)", __func__,
3875             va));
3876         KASSERT((m->oflags & VPO_UNMANAGED) != 0 || va < kmi.clean_sva ||
3877             va >= kmi.clean_eva,
3878             ("%s: managed mapping within the clean submap", __func__));
3879         if ((m->oflags & VPO_UNMANAGED) == 0)
3880                 VM_PAGE_OBJECT_BUSY_ASSERT(m);
3881         KASSERT((flags & PMAP_ENTER_RESERVED) == 0,
3882             ("%s: flags %u has reserved bits set", __func__, flags));
3883         pa = VM_PAGE_TO_PHYS(m);
3884         npte2 = PTE2(pa, PTE2_A, vm_page_pte2_attr(m));
3885         if ((flags & VM_PROT_WRITE) == 0)
3886                 npte2 |= PTE2_NM;
3887         if ((prot & VM_PROT_WRITE) == 0)
3888                 npte2 |= PTE2_RO;
3889         KASSERT((npte2 & (PTE2_NM | PTE2_RO)) != PTE2_RO,
3890             ("%s: flags includes VM_PROT_WRITE but prot doesn't", __func__));
3891         if ((prot & VM_PROT_EXECUTE) == 0)
3892                 npte2 |= PTE2_NX;
3893         if ((flags & PMAP_ENTER_WIRED) != 0)
3894                 npte2 |= PTE2_W;
3895         if (va < VM_MAXUSER_ADDRESS)
3896                 npte2 |= PTE2_U;
3897         if (pmap != kernel_pmap)
3898                 npte2 |= PTE2_NG;
3899
3900         rw_wlock(&pvh_global_lock);
3901         PMAP_LOCK(pmap);
3902         sched_pin();
3903         if (psind == 1) {
3904                 /* Assert the required virtual and physical alignment. */
3905                 KASSERT((va & PTE1_OFFSET) == 0,
3906                     ("%s: va unaligned", __func__));
3907                 KASSERT(m->psind > 0, ("%s: m->psind < psind", __func__));
3908                 rv = pmap_enter_pte1(pmap, va, PTE1_PA(pa) | ATTR_TO_L1(npte2) |
3909                     PTE1_V, flags, m);
3910                 goto out;
3911         }
3912
3913         /*
3914          * In the case that a page table page is not
3915          * resident, we are creating it here.
3916          */
3917         if (va < VM_MAXUSER_ADDRESS) {
3918                 mpte2 = pmap_allocpte2(pmap, va, flags);
3919                 if (mpte2 == NULL) {
3920                         KASSERT((flags & PMAP_ENTER_NOSLEEP) != 0,
3921                             ("pmap_allocpte2 failed with sleep allowed"));
3922                         rv = KERN_RESOURCE_SHORTAGE;
3923                         goto out;
3924                 }
3925         } else
3926                 mpte2 = NULL;
3927         pte1p = pmap_pte1(pmap, va);
3928         if (pte1_is_section(pte1_load(pte1p)))
3929                 panic("%s: attempted on 1MB page", __func__);
3930         pte2p = pmap_pte2_quick(pmap, va);
3931         if (pte2p == NULL)
3932                 panic("%s: invalid L1 page table entry va=%#x", __func__, va);
3933
3934         om = NULL;
3935         opte2 = pte2_load(pte2p);
3936         opa = pte2_pa(opte2);
3937         /*
3938          * Mapping has not changed, must be protection or wiring change.
3939          */
3940         if (pte2_is_valid(opte2) && (opa == pa)) {
3941                 /*
3942                  * Wiring change, just update stats. We don't worry about
3943                  * wiring PT2 pages as they remain resident as long as there
3944                  * are valid mappings in them. Hence, if a user page is wired,
3945                  * the PT2 page will be also.
3946                  */
3947                 if (pte2_is_wired(npte2) && !pte2_is_wired(opte2))
3948                         pmap->pm_stats.wired_count++;
3949                 else if (!pte2_is_wired(npte2) && pte2_is_wired(opte2))
3950                         pmap->pm_stats.wired_count--;
3951
3952                 /*
3953                  * Remove extra pte2 reference
3954                  */
3955                 if (mpte2)
3956                         pt2_wirecount_dec(mpte2, pte1_index(va));
3957                 if ((m->oflags & VPO_UNMANAGED) == 0)
3958                         om = m;
3959                 goto validate;
3960         }
3961
3962         /*
3963          * QQQ: We think that changing physical address on writeable mapping
3964          *      is not safe. Well, maybe on kernel address space with correct
3965          *      locking, it can make a sense. However, we have no idea why
3966          *      anyone should do that on user address space. Are we wrong?
3967          */
3968         KASSERT((opa == 0) || (opa == pa) ||
3969             !pte2_is_valid(opte2) || ((opte2 & PTE2_RO) != 0),
3970             ("%s: pmap %p va %#x(%#x) opa %#x pa %#x - gotcha %#x %#x!",
3971             __func__, pmap, va, opte2, opa, pa, flags, prot));
3972
3973         pv = NULL;
3974
3975         /*
3976          * Mapping has changed, invalidate old range and fall through to
3977          * handle validating new mapping.
3978          */
3979         if (opa) {
3980                 if (pte2_is_wired(opte2))
3981                         pmap->pm_stats.wired_count--;
3982                 om = PHYS_TO_VM_PAGE(opa);
3983                 if (om != NULL && (om->oflags & VPO_UNMANAGED) != 0)
3984                         om = NULL;
3985                 if (om != NULL)
3986                         pv = pmap_pvh_remove(&om->md, pmap, va);
3987
3988                 /*
3989                  * Remove extra pte2 reference
3990                  */
3991                 if (mpte2 != NULL)
3992                         pt2_wirecount_dec(mpte2, va >> PTE1_SHIFT);
3993         } else
3994                 pmap->pm_stats.resident_count++;
3995
3996         /*
3997          * Enter on the PV list if part of our managed memory.
3998          */
3999         if ((m->oflags & VPO_UNMANAGED) == 0) {
4000                 if (pv == NULL) {
4001                         pv = get_pv_entry(pmap, FALSE);
4002                         pv->pv_va = va;
4003                 }
4004                 TAILQ_INSERT_TAIL(&m->md.pv_list, pv, pv_next);
4005         } else if (pv != NULL)
4006                 free_pv_entry(pmap, pv);
4007
4008         /*
4009          * Increment counters
4010          */
4011         if (pte2_is_wired(npte2))
4012                 pmap->pm_stats.wired_count++;
4013
4014 validate:
4015         /*
4016          * Now validate mapping with desired protection/wiring.
4017          */
4018         if (prot & VM_PROT_WRITE) {
4019                 if ((m->oflags & VPO_UNMANAGED) == 0)
4020                         vm_page_aflag_set(m, PGA_WRITEABLE);
4021         }
4022
4023         /*
4024          * If the mapping or permission bits are different, we need
4025          * to update the pte2.
4026          *
4027          * QQQ: Think again and again what to do
4028          *      if the mapping is going to be changed!
4029          */
4030         if ((opte2 & ~(PTE2_NM | PTE2_A)) != (npte2 & ~(PTE2_NM | PTE2_A))) {
4031                 /*
4032                  * Sync icache if exec permission and attribute VM_MEMATTR_WB_WA
4033                  * is set. Do it now, before the mapping is stored and made
4034                  * valid for hardware table walk. If done later, there is a race
4035                  * for other threads of current process in lazy loading case.
4036                  * Don't do it for kernel memory which is mapped with exec
4037                  * permission even if the memory isn't going to hold executable
4038                  * code. The only time when icache sync is needed is after
4039                  * kernel module is loaded and the relocation info is processed.
4040                  * And it's done in elf_cpu_load_file().
4041                  *
4042                  * QQQ: (1) Does it exist any better way where
4043                  *          or how to sync icache?
4044                  *      (2) Now, we do it on a page basis.
4045                  */
4046                 if ((prot & VM_PROT_EXECUTE) && pmap != kernel_pmap &&
4047                     m->md.pat_mode == VM_MEMATTR_WB_WA &&
4048                     (opa != pa || (opte2 & PTE2_NX)))
4049                         cache_icache_sync_fresh(va, pa, PAGE_SIZE);
4050
4051                 if (opte2 & PTE2_V) {
4052                         /* Change mapping with break-before-make approach. */
4053                         opte2 = pte2_load_clear(pte2p);
4054                         pmap_tlb_flush(pmap, va);
4055                         pte2_store(pte2p, npte2);
4056                         if (om != NULL) {
4057                                 KASSERT((om->oflags & VPO_UNMANAGED) == 0,
4058                                     ("%s: om %p unmanaged", __func__, om));
4059                                 if ((opte2 & PTE2_A) != 0)
4060                                         vm_page_aflag_set(om, PGA_REFERENCED);
4061                                 if (pte2_is_dirty(opte2))
4062                                         vm_page_dirty(om);
4063                                 if (TAILQ_EMPTY(&om->md.pv_list) &&
4064                                     ((om->flags & PG_FICTITIOUS) != 0 ||
4065                                     TAILQ_EMPTY(&pa_to_pvh(opa)->pv_list)))
4066                                         vm_page_aflag_clear(om, PGA_WRITEABLE);
4067                         }
4068                 } else
4069                         pte2_store(pte2p, npte2);
4070         }
4071 #if 0
4072         else {
4073                 /*
4074                  * QQQ: In time when both access and not mofified bits are
4075                  *      emulated by software, this should not happen. Some
4076                  *      analysis is need, if this really happen. Missing
4077                  *      tlb flush somewhere could be the reason.
4078                  */
4079                 panic("%s: pmap %p va %#x opte2 %x npte2 %x !!", __func__, pmap,
4080                     va, opte2, npte2);
4081         }
4082 #endif
4083
4084 #if VM_NRESERVLEVEL > 0
4085         /*
4086          * If both the L2 page table page and the reservation are fully
4087          * populated, then attempt promotion.
4088          */
4089         if ((mpte2 == NULL || pt2_is_full(mpte2, va)) &&
4090             sp_enabled && (m->flags & PG_FICTITIOUS) == 0 &&
4091             vm_reserv_level_iffullpop(m) == 0)
4092                 pmap_promote_pte1(pmap, pte1p, va);
4093 #endif
4094
4095         rv = KERN_SUCCESS;
4096 out:
4097         sched_unpin();
4098         rw_wunlock(&pvh_global_lock);
4099         PMAP_UNLOCK(pmap);
4100         return (rv);
4101 }
4102
4103 /*
4104  *  Do the things to unmap a page in a process.
4105  */
4106 static int
4107 pmap_remove_pte2(pmap_t pmap, pt2_entry_t *pte2p, vm_offset_t va,
4108     struct spglist *free)
4109 {
4110         pt2_entry_t opte2;
4111         vm_page_t m;
4112
4113         rw_assert(&pvh_global_lock, RA_WLOCKED);
4114         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
4115
4116         /* Clear and invalidate the mapping. */
4117         opte2 = pte2_load_clear(pte2p);
4118         pmap_tlb_flush(pmap, va);
4119
4120         KASSERT(pte2_is_valid(opte2), ("%s: pmap %p va %#x not link pte2 %#x",
4121             __func__, pmap, va, opte2));
4122
4123         if (opte2 & PTE2_W)
4124                 pmap->pm_stats.wired_count -= 1;
4125         pmap->pm_stats.resident_count -= 1;
4126         if (pte2_is_managed(opte2)) {
4127                 m = PHYS_TO_VM_PAGE(pte2_pa(opte2));
4128                 if (pte2_is_dirty(opte2))
4129                         vm_page_dirty(m);
4130                 if (opte2 & PTE2_A)
4131                         vm_page_aflag_set(m, PGA_REFERENCED);
4132                 pmap_remove_entry(pmap, m, va);
4133         }
4134         return (pmap_unuse_pt2(pmap, va, free));
4135 }
4136
4137 /*
4138  *  Remove a single page from a process address space.
4139  */
4140 static void
4141 pmap_remove_page(pmap_t pmap, vm_offset_t va, struct spglist *free)
4142 {
4143         pt2_entry_t *pte2p;
4144
4145         rw_assert(&pvh_global_lock, RA_WLOCKED);
4146         KASSERT(curthread->td_pinned > 0,
4147             ("%s: curthread not pinned", __func__));
4148         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
4149         if ((pte2p = pmap_pte2_quick(pmap, va)) == NULL ||
4150             !pte2_is_valid(pte2_load(pte2p)))
4151                 return;
4152         pmap_remove_pte2(pmap, pte2p, va, free);
4153 }
4154
4155 /*
4156  *  Remove the given range of addresses from the specified map.
4157  *
4158  *  It is assumed that the start and end are properly
4159  *  rounded to the page size.
4160  */
4161 void
4162 pmap_remove(pmap_t pmap, vm_offset_t sva, vm_offset_t eva)
4163 {
4164         vm_offset_t nextva;
4165         pt1_entry_t *pte1p, pte1;
4166         pt2_entry_t *pte2p, pte2;
4167         struct spglist free;
4168
4169         /*
4170          * Perform an unsynchronized read. This is, however, safe.
4171          */
4172         if (pmap->pm_stats.resident_count == 0)
4173                 return;
4174
4175         SLIST_INIT(&free);
4176
4177         rw_wlock(&pvh_global_lock);
4178         sched_pin();
4179         PMAP_LOCK(pmap);
4180
4181         /*
4182          * Special handling of removing one page. A very common
4183          * operation and easy to short circuit some code.
4184          */
4185         if (sva + PAGE_SIZE == eva) {
4186                 pte1 = pte1_load(pmap_pte1(pmap, sva));
4187                 if (pte1_is_link(pte1)) {
4188                         pmap_remove_page(pmap, sva, &free);
4189                         goto out;
4190                 }
4191         }
4192
4193         for (; sva < eva; sva = nextva) {
4194                 /*
4195                  * Calculate address for next L2 page table.
4196                  */
4197                 nextva = pte1_trunc(sva + PTE1_SIZE);
4198                 if (nextva < sva)
4199                         nextva = eva;
4200                 if (pmap->pm_stats.resident_count == 0)
4201                         break;
4202
4203                 pte1p = pmap_pte1(pmap, sva);
4204                 pte1 = pte1_load(pte1p);
4205
4206                 /*
4207                  * Weed out invalid mappings. Note: we assume that the L1 page
4208                  * table is always allocated, and in kernel virtual.
4209                  */
4210                 if (pte1 == 0)
4211                         continue;
4212
4213                 if (pte1_is_section(pte1)) {
4214                         /*
4215                          * Are we removing the entire large page?  If not,
4216                          * demote the mapping and fall through.
4217                          */
4218                         if (sva + PTE1_SIZE == nextva && eva >= nextva) {
4219                                 pmap_remove_pte1(pmap, pte1p, sva, &free);
4220                                 continue;
4221                         } else if (!pmap_demote_pte1(pmap, pte1p, sva)) {
4222                                 /* The large page mapping was destroyed. */
4223                                 continue;
4224                         }
4225 #ifdef INVARIANTS
4226                         else {
4227                                 /* Update pte1 after demotion. */
4228                                 pte1 = pte1_load(pte1p);
4229                         }
4230 #endif
4231                 }
4232
4233                 KASSERT(pte1_is_link(pte1), ("%s: pmap %p va %#x pte1 %#x at %p"
4234                     " is not link", __func__, pmap, sva, pte1, pte1p));
4235
4236                 /*
4237                  * Limit our scan to either the end of the va represented
4238                  * by the current L2 page table page, or to the end of the
4239                  * range being removed.
4240                  */
4241                 if (nextva > eva)
4242                         nextva = eva;
4243
4244                 for (pte2p = pmap_pte2_quick(pmap, sva); sva != nextva;
4245                     pte2p++, sva += PAGE_SIZE) {
4246                         pte2 = pte2_load(pte2p);
4247                         if (!pte2_is_valid(pte2))
4248                                 continue;
4249                         if (pmap_remove_pte2(pmap, pte2p, sva, &free))
4250                                 break;
4251                 }
4252         }
4253 out:
4254         sched_unpin();
4255         rw_wunlock(&pvh_global_lock);
4256         PMAP_UNLOCK(pmap);
4257         vm_page_free_pages_toq(&free, false);
4258 }
4259
4260 /*
4261  *      Routine:        pmap_remove_all
4262  *      Function:
4263  *              Removes this physical page from
4264  *              all physical maps in which it resides.
4265  *              Reflects back modify bits to the pager.
4266  *
4267  *      Notes:
4268  *              Original versions of this routine were very
4269  *              inefficient because they iteratively called
4270  *              pmap_remove (slow...)
4271  */
4272
4273 void
4274 pmap_remove_all(vm_page_t m)
4275 {
4276         struct md_page *pvh;
4277         pv_entry_t pv;
4278         pmap_t pmap;
4279         pt2_entry_t *pte2p, opte2;
4280         pt1_entry_t *pte1p;
4281         vm_offset_t va;
4282         struct spglist free;
4283
4284         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
4285             ("%s: page %p is not managed", __func__, m));
4286         SLIST_INIT(&free);
4287         rw_wlock(&pvh_global_lock);
4288         sched_pin();
4289         if ((m->flags & PG_FICTITIOUS) != 0)
4290                 goto small_mappings;
4291         pvh = pa_to_pvh(VM_PAGE_TO_PHYS(m));
4292         while ((pv = TAILQ_FIRST(&pvh->pv_list)) != NULL) {
4293                 va = pv->pv_va;
4294                 pmap = PV_PMAP(pv);
4295                 PMAP_LOCK(pmap);
4296                 pte1p = pmap_pte1(pmap, va);
4297                 (void)pmap_demote_pte1(pmap, pte1p, va);
4298                 PMAP_UNLOCK(pmap);
4299         }
4300 small_mappings:
4301         while ((pv = TAILQ_FIRST(&m->md.pv_list)) != NULL) {
4302                 pmap = PV_PMAP(pv);
4303                 PMAP_LOCK(pmap);
4304                 pmap->pm_stats.resident_count--;
4305                 pte1p = pmap_pte1(pmap, pv->pv_va);
4306                 KASSERT(!pte1_is_section(pte1_load(pte1p)), ("%s: found "
4307                     "a 1mpage in page %p's pv list", __func__, m));
4308                 pte2p = pmap_pte2_quick(pmap, pv->pv_va);
4309                 opte2 = pte2_load_clear(pte2p);
4310                 pmap_tlb_flush(pmap, pv->pv_va);
4311                 KASSERT(pte2_is_valid(opte2), ("%s: pmap %p va %x zero pte2",
4312                     __func__, pmap, pv->pv_va));
4313                 if (pte2_is_wired(opte2))
4314                         pmap->pm_stats.wired_count--;
4315                 if (opte2 & PTE2_A)
4316                         vm_page_aflag_set(m, PGA_REFERENCED);
4317
4318                 /*
4319                  * Update the vm_page_t clean and reference bits.
4320                  */
4321                 if (pte2_is_dirty(opte2))
4322                         vm_page_dirty(m);
4323                 pmap_unuse_pt2(pmap, pv->pv_va, &free);
4324                 TAILQ_REMOVE(&m->md.pv_list, pv, pv_next);
4325                 free_pv_entry(pmap, pv);
4326                 PMAP_UNLOCK(pmap);
4327         }
4328         vm_page_aflag_clear(m, PGA_WRITEABLE);
4329         sched_unpin();
4330         rw_wunlock(&pvh_global_lock);
4331         vm_page_free_pages_toq(&free, false);
4332 }
4333
4334 /*
4335  *  Just subroutine for pmap_remove_pages() to reasonably satisfy
4336  *  good coding style, a.k.a. 80 character line width limit hell.
4337  */
4338 static __inline void
4339 pmap_remove_pte1_quick(pmap_t pmap, pt1_entry_t pte1, pv_entry_t pv,
4340     struct spglist *free)
4341 {
4342         vm_paddr_t pa;
4343         vm_page_t m, mt, mpt2pg;
4344         struct md_page *pvh;
4345
4346         pa = pte1_pa(pte1);
4347         m = PHYS_TO_VM_PAGE(pa);
4348
4349         KASSERT(m->phys_addr == pa, ("%s: vm_page_t %p addr mismatch %#x %#x",
4350             __func__, m, m->phys_addr, pa));
4351         KASSERT((m->flags & PG_FICTITIOUS) != 0 ||
4352             m < &vm_page_array[vm_page_array_size],
4353             ("%s: bad pte1 %#x", __func__, pte1));
4354
4355         if (pte1_is_dirty(pte1)) {
4356                 for (mt = m; mt < &m[PTE1_SIZE / PAGE_SIZE]; mt++)
4357                         vm_page_dirty(mt);
4358         }
4359
4360         pmap->pm_stats.resident_count -= PTE1_SIZE / PAGE_SIZE;
4361         pvh = pa_to_pvh(pa);
4362         TAILQ_REMOVE(&pvh->pv_list, pv, pv_next);
4363         if (TAILQ_EMPTY(&pvh->pv_list)) {
4364                 for (mt = m; mt < &m[PTE1_SIZE / PAGE_SIZE]; mt++)
4365                         if (TAILQ_EMPTY(&mt->md.pv_list))
4366                                 vm_page_aflag_clear(mt, PGA_WRITEABLE);
4367         }
4368         mpt2pg = pmap_pt2_page(pmap, pv->pv_va);
4369         if (mpt2pg != NULL)
4370                 pmap_unwire_pt2_all(pmap, pv->pv_va, mpt2pg, free);
4371 }
4372
4373 /*
4374  *  Just subroutine for pmap_remove_pages() to reasonably satisfy
4375  *  good coding style, a.k.a. 80 character line width limit hell.
4376  */
4377 static __inline void
4378 pmap_remove_pte2_quick(pmap_t pmap, pt2_entry_t pte2, pv_entry_t pv,
4379     struct spglist *free)
4380 {
4381         vm_paddr_t pa;
4382         vm_page_t m;
4383         struct md_page *pvh;
4384
4385         pa = pte2_pa(pte2);
4386         m = PHYS_TO_VM_PAGE(pa);
4387
4388         KASSERT(m->phys_addr == pa, ("%s: vm_page_t %p addr mismatch %#x %#x",
4389             __func__, m, m->phys_addr, pa));
4390         KASSERT((m->flags & PG_FICTITIOUS) != 0 ||
4391             m < &vm_page_array[vm_page_array_size],
4392             ("%s: bad pte2 %#x", __func__, pte2));
4393
4394         if (pte2_is_dirty(pte2))
4395                 vm_page_dirty(m);
4396
4397         pmap->pm_stats.resident_count--;
4398         TAILQ_REMOVE(&m->md.pv_list, pv, pv_next);
4399         if (TAILQ_EMPTY(&m->md.pv_list) && (m->flags & PG_FICTITIOUS) == 0) {
4400                 pvh = pa_to_pvh(pa);
4401                 if (TAILQ_EMPTY(&pvh->pv_list))
4402                         vm_page_aflag_clear(m, PGA_WRITEABLE);
4403         }
4404         pmap_unuse_pt2(pmap, pv->pv_va, free);
4405 }
4406
4407 /*
4408  *  Remove all pages from specified address space this aids process
4409  *  exit speeds. Also, this code is special cased for current process
4410  *  only, but can have the more generic (and slightly slower) mode enabled.
4411  *  This is much faster than pmap_remove in the case of running down
4412  *  an entire address space.
4413  */
4414 void
4415 pmap_remove_pages(pmap_t pmap)
4416 {
4417         pt1_entry_t *pte1p, pte1;
4418         pt2_entry_t *pte2p, pte2;
4419         pv_entry_t pv;
4420         struct pv_chunk *pc, *npc;
4421         struct spglist free;
4422         int field, idx;
4423         int32_t bit;
4424         uint32_t inuse, bitmask;
4425         boolean_t allfree;
4426
4427         /*
4428          * Assert that the given pmap is only active on the current
4429          * CPU.  Unfortunately, we cannot block another CPU from
4430          * activating the pmap while this function is executing.
4431          */
4432         KASSERT(pmap == vmspace_pmap(curthread->td_proc->p_vmspace),
4433             ("%s: non-current pmap %p", __func__, pmap));
4434 #if defined(SMP) && defined(INVARIANTS)
4435         {
4436                 cpuset_t other_cpus;
4437
4438                 sched_pin();
4439                 other_cpus = pmap->pm_active;
4440                 CPU_CLR(PCPU_GET(cpuid), &other_cpus);
4441                 sched_unpin();
4442                 KASSERT(CPU_EMPTY(&other_cpus),
4443                     ("%s: pmap %p active on other cpus", __func__, pmap));
4444         }
4445 #endif
4446         SLIST_INIT(&free);
4447         rw_wlock(&pvh_global_lock);
4448         PMAP_LOCK(pmap);
4449         sched_pin();
4450         TAILQ_FOREACH_SAFE(pc, &pmap->pm_pvchunk, pc_list, npc) {
4451                 KASSERT(pc->pc_pmap == pmap, ("%s: wrong pmap %p %p",
4452                     __func__, pmap, pc->pc_pmap));
4453                 allfree = TRUE;
4454                 for (field = 0; field < _NPCM; field++) {
4455                         inuse = (~(pc->pc_map[field])) & pc_freemask[field];
4456                         while (inuse != 0) {
4457                                 bit = ffs(inuse) - 1;
4458                                 bitmask = 1UL << bit;
4459                                 idx = field * 32 + bit;
4460                                 pv = &pc->pc_pventry[idx];
4461                                 inuse &= ~bitmask;
4462
4463                                 /*
4464                                  * Note that we cannot remove wired pages
4465                                  * from a process' mapping at this time
4466                                  */
4467                                 pte1p = pmap_pte1(pmap, pv->pv_va);
4468                                 pte1 = pte1_load(pte1p);
4469                                 if (pte1_is_section(pte1)) {
4470                                         if (pte1_is_wired(pte1))  {
4471                                                 allfree = FALSE;
4472                                                 continue;
4473                                         }
4474                                         pte1_clear(pte1p);
4475                                         pmap_remove_pte1_quick(pmap, pte1, pv,
4476                                             &free);
4477                                 }
4478                                 else if (pte1_is_link(pte1)) {
4479                                         pte2p = pt2map_entry(pv->pv_va);
4480                                         pte2 = pte2_load(pte2p);
4481
4482                                         if (!pte2_is_valid(pte2)) {
4483                                                 printf("%s: pmap %p va %#x "
4484                                                     "pte2 %#x\n", __func__,
4485                                                     pmap, pv->pv_va, pte2);
4486                                                 panic("bad pte2");
4487                                         }
4488
4489                                         if (pte2_is_wired(pte2))   {
4490                                                 allfree = FALSE;
4491                                                 continue;
4492                                         }
4493                                         pte2_clear(pte2p);
4494                                         pmap_remove_pte2_quick(pmap, pte2, pv,
4495                                             &free);
4496                                 } else {
4497                                         printf("%s: pmap %p va %#x pte1 %#x\n",
4498                                             __func__, pmap, pv->pv_va, pte1);
4499                                         panic("bad pte1");
4500                                 }
4501
4502                                 /* Mark free */
4503                                 PV_STAT(pv_entry_frees++);
4504                                 PV_STAT(pv_entry_spare++);
4505                                 pv_entry_count--;
4506                                 pc->pc_map[field] |= bitmask;
4507                         }
4508                 }
4509                 if (allfree) {
4510                         TAILQ_REMOVE(&pmap->pm_pvchunk, pc, pc_list);
4511                         free_pv_chunk(pc);
4512                 }
4513         }
4514         tlb_flush_all_ng_local();
4515         sched_unpin();
4516         rw_wunlock(&pvh_global_lock);
4517         PMAP_UNLOCK(pmap);
4518         vm_page_free_pages_toq(&free, false);
4519 }
4520
4521 /*
4522  *  This code makes some *MAJOR* assumptions:
4523  *  1. Current pmap & pmap exists.
4524  *  2. Not wired.
4525  *  3. Read access.
4526  *  4. No L2 page table pages.
4527  *  but is *MUCH* faster than pmap_enter...
4528  */
4529 static vm_page_t
4530 pmap_enter_quick_locked(pmap_t pmap, vm_offset_t va, vm_page_t m,
4531     vm_prot_t prot, vm_page_t mpt2pg)
4532 {
4533         pt2_entry_t *pte2p, pte2;
4534         vm_paddr_t pa;
4535         struct spglist free;
4536         uint32_t l2prot;
4537
4538         KASSERT(va < kmi.clean_sva || va >= kmi.clean_eva ||
4539             (m->oflags & VPO_UNMANAGED) != 0,
4540             ("%s: managed mapping within the clean submap", __func__));
4541         rw_assert(&pvh_global_lock, RA_WLOCKED);
4542         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
4543
4544         /*
4545          * In the case that a L2 page table page is not
4546          * resident, we are creating it here.
4547          */
4548         if (va < VM_MAXUSER_ADDRESS) {
4549                 u_int pte1_idx;
4550                 pt1_entry_t pte1, *pte1p;
4551                 vm_paddr_t pt2_pa;
4552
4553                 /*
4554                  * Get L1 page table things.
4555                  */
4556                 pte1_idx = pte1_index(va);
4557                 pte1p = pmap_pte1(pmap, va);
4558                 pte1 = pte1_load(pte1p);
4559
4560                 if (mpt2pg && (mpt2pg->pindex == (pte1_idx & ~PT2PG_MASK))) {
4561                         /*
4562                          * Each of NPT2_IN_PG L2 page tables on the page can
4563                          * come here. Make sure that associated L1 page table
4564                          * link is established.
4565                          *
4566                          * QQQ: It comes that we don't establish all links to
4567                          *      L2 page tables for newly allocated L2 page
4568                          *      tables page.
4569                          */
4570                         KASSERT(!pte1_is_section(pte1),
4571                             ("%s: pte1 %#x is section", __func__, pte1));
4572                         if (!pte1_is_link(pte1)) {
4573                                 pt2_pa = page_pt2pa(VM_PAGE_TO_PHYS(mpt2pg),
4574                                     pte1_idx);
4575                                 pte1_store(pte1p, PTE1_LINK(pt2_pa));
4576                         }
4577                         pt2_wirecount_inc(mpt2pg, pte1_idx);
4578                 } else {
4579                         /*
4580                          * If the L2 page table page is mapped, we just
4581                          * increment the hold count, and activate it.
4582                          */
4583                         if (pte1_is_section(pte1)) {
4584                                 return (NULL);
4585                         } else if (pte1_is_link(pte1)) {
4586                                 mpt2pg = PHYS_TO_VM_PAGE(pte1_link_pa(pte1));
4587                                 pt2_wirecount_inc(mpt2pg, pte1_idx);
4588                         } else {
4589                                 mpt2pg = _pmap_allocpte2(pmap, va,
4590                                     PMAP_ENTER_NOSLEEP);
4591                                 if (mpt2pg == NULL)
4592                                         return (NULL);
4593                         }
4594                 }
4595         } else {
4596                 mpt2pg = NULL;
4597         }
4598
4599         /*
4600          * This call to pt2map_entry() makes the assumption that we are
4601          * entering the page into the current pmap.  In order to support
4602          * quick entry into any pmap, one would likely use pmap_pte2_quick().
4603          * But that isn't as quick as pt2map_entry().
4604          */
4605         pte2p = pt2map_entry(va);
4606         pte2 = pte2_load(pte2p);
4607         if (pte2_is_valid(pte2)) {
4608                 if (mpt2pg != NULL) {
4609                         /*
4610                          * Remove extra pte2 reference
4611                          */
4612                         pt2_wirecount_dec(mpt2pg, pte1_index(va));
4613                         mpt2pg = NULL;
4614                 }
4615                 return (NULL);
4616         }
4617
4618         /*
4619          * Enter on the PV list if part of our managed memory.
4620          */
4621         if ((m->oflags & VPO_UNMANAGED) == 0 &&
4622             !pmap_try_insert_pv_entry(pmap, va, m)) {
4623                 if (mpt2pg != NULL) {
4624                         SLIST_INIT(&free);
4625                         if (pmap_unwire_pt2(pmap, va, mpt2pg, &free)) {
4626                                 pmap_tlb_flush(pmap, va);
4627                                 vm_page_free_pages_toq(&free, false);
4628                         }
4629
4630                         mpt2pg = NULL;
4631                 }
4632                 return (NULL);
4633         }
4634
4635         /*
4636          * Increment counters
4637          */
4638         pmap->pm_stats.resident_count++;
4639
4640         /*
4641          * Now validate mapping with RO protection
4642          */
4643         pa = VM_PAGE_TO_PHYS(m);
4644         l2prot = PTE2_RO | PTE2_NM;
4645         if (va < VM_MAXUSER_ADDRESS)
4646                 l2prot |= PTE2_U | PTE2_NG;
4647         if ((prot & VM_PROT_EXECUTE) == 0)
4648                 l2prot |= PTE2_NX;
4649         else if (m->md.pat_mode == VM_MEMATTR_WB_WA && pmap != kernel_pmap) {
4650                 /*
4651                  * Sync icache if exec permission and attribute VM_MEMATTR_WB_WA
4652                  * is set. QQQ: For more info, see comments in pmap_enter().
4653                  */
4654                 cache_icache_sync_fresh(va, pa, PAGE_SIZE);
4655         }
4656         pte2_store(pte2p, PTE2(pa, l2prot, vm_page_pte2_attr(m)));
4657
4658         return (mpt2pg);
4659 }
4660
4661 void
4662 pmap_enter_quick(pmap_t pmap, vm_offset_t va, vm_page_t m, vm_prot_t prot)
4663 {
4664
4665         rw_wlock(&pvh_global_lock);
4666         PMAP_LOCK(pmap);
4667         (void)pmap_enter_quick_locked(pmap, va, m, prot, NULL);
4668         rw_wunlock(&pvh_global_lock);
4669         PMAP_UNLOCK(pmap);
4670 }
4671
4672 /*
4673  *  Tries to create a read- and/or execute-only 1 MB page mapping.  Returns
4674  *  true if successful.  Returns false if (1) a mapping already exists at the
4675  *  specified virtual address or (2) a PV entry cannot be allocated without
4676  *  reclaiming another PV entry.
4677  */
4678 static bool
4679 pmap_enter_1mpage(pmap_t pmap, vm_offset_t va, vm_page_t m, vm_prot_t prot)
4680 {
4681         pt1_entry_t pte1;
4682         vm_paddr_t pa;
4683
4684         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
4685         pa = VM_PAGE_TO_PHYS(m);
4686         pte1 = PTE1(pa, PTE1_NM | PTE1_RO, ATTR_TO_L1(vm_page_pte2_attr(m)));
4687         if ((prot & VM_PROT_EXECUTE) == 0)
4688                 pte1 |= PTE1_NX;
4689         if (va < VM_MAXUSER_ADDRESS)
4690                 pte1 |= PTE1_U;
4691         if (pmap != kernel_pmap)
4692                 pte1 |= PTE1_NG;
4693         return (pmap_enter_pte1(pmap, va, pte1, PMAP_ENTER_NOSLEEP |
4694             PMAP_ENTER_NOREPLACE | PMAP_ENTER_NORECLAIM, m) == KERN_SUCCESS);
4695 }
4696
4697 /*
4698  *  Tries to create the specified 1 MB page mapping.  Returns KERN_SUCCESS if
4699  *  the mapping was created, and either KERN_FAILURE or KERN_RESOURCE_SHORTAGE
4700  *  otherwise.  Returns KERN_FAILURE if PMAP_ENTER_NOREPLACE was specified and
4701  *  a mapping already exists at the specified virtual address.  Returns
4702  *  KERN_RESOURCE_SHORTAGE if PMAP_ENTER_NORECLAIM was specified and PV entry
4703  *  allocation failed.
4704  */
4705 static int
4706 pmap_enter_pte1(pmap_t pmap, vm_offset_t va, pt1_entry_t pte1, u_int flags,
4707     vm_page_t m)
4708 {
4709         struct spglist free;
4710         pt1_entry_t opte1, *pte1p;
4711         pt2_entry_t pte2, *pte2p;
4712         vm_offset_t cur, end;
4713         vm_page_t mt;
4714
4715         rw_assert(&pvh_global_lock, RA_WLOCKED);
4716         KASSERT((pte1 & (PTE1_NM | PTE1_RO)) == 0 ||
4717             (pte1 & (PTE1_NM | PTE1_RO)) == (PTE1_NM | PTE1_RO),
4718             ("%s: pte1 has inconsistent NM and RO attributes", __func__));
4719         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
4720         pte1p = pmap_pte1(pmap, va);
4721         opte1 = pte1_load(pte1p);
4722         if (pte1_is_valid(opte1)) {
4723                 if ((flags & PMAP_ENTER_NOREPLACE) != 0) {
4724                         CTR3(KTR_PMAP, "%s: failure for va %#lx in pmap %p",
4725                             __func__, va, pmap);
4726                         return (KERN_FAILURE);
4727                 }
4728                 /* Break the existing mapping(s). */
4729                 SLIST_INIT(&free);
4730                 if (pte1_is_section(opte1)) {
4731                         /*
4732                          * If the section resulted from a promotion, then a
4733                          * reserved PT page could be freed.
4734                          */
4735                         pmap_remove_pte1(pmap, pte1p, va, &free);
4736                 } else {
4737                         sched_pin();
4738                         end = va + PTE1_SIZE;
4739                         for (cur = va, pte2p = pmap_pte2_quick(pmap, va);
4740                             cur != end; cur += PAGE_SIZE, pte2p++) {
4741                                 pte2 = pte2_load(pte2p);
4742                                 if (!pte2_is_valid(pte2))
4743                                         continue;
4744                                 if (pmap_remove_pte2(pmap, pte2p, cur, &free))
4745                                         break;
4746                         }
4747                         sched_unpin();
4748                 }
4749                 vm_page_free_pages_toq(&free, false);
4750         }
4751         if ((m->oflags & VPO_UNMANAGED) == 0) {
4752                 /*
4753                  * Abort this mapping if its PV entry could not be created.
4754                  */
4755                 if (!pmap_pv_insert_pte1(pmap, va, pte1, flags)) {
4756                         CTR3(KTR_PMAP, "%s: failure for va %#lx in pmap %p",
4757                             __func__, va, pmap);
4758                         return (KERN_RESOURCE_SHORTAGE);
4759                 }
4760                 if ((pte1 & PTE1_RO) == 0) {
4761                         for (mt = m; mt < &m[PTE1_SIZE / PAGE_SIZE]; mt++)
4762                                 vm_page_aflag_set(mt, PGA_WRITEABLE);
4763                 }
4764         }
4765
4766         /*
4767          * Increment counters.
4768          */
4769         if (pte1_is_wired(pte1))
4770                 pmap->pm_stats.wired_count += PTE1_SIZE / PAGE_SIZE;
4771         pmap->pm_stats.resident_count += PTE1_SIZE / PAGE_SIZE;
4772
4773         /*
4774          * Sync icache if exec permission and attribute VM_MEMATTR_WB_WA
4775          * is set.  QQQ: For more info, see comments in pmap_enter().
4776          */
4777         if ((pte1 & PTE1_NX) == 0 && m->md.pat_mode == VM_MEMATTR_WB_WA &&
4778             pmap != kernel_pmap && (!pte1_is_section(opte1) ||
4779             pte1_pa(opte1) != VM_PAGE_TO_PHYS(m) || (opte1 & PTE2_NX) != 0))
4780                 cache_icache_sync_fresh(va, VM_PAGE_TO_PHYS(m), PTE1_SIZE);
4781
4782         /*
4783          * Map the section.
4784          */
4785         pte1_store(pte1p, pte1);
4786
4787         pmap_pte1_mappings++;
4788         CTR3(KTR_PMAP, "%s: success for va %#lx in pmap %p", __func__, va,
4789             pmap);
4790         return (KERN_SUCCESS);
4791 }
4792
4793 /*
4794  *  Maps a sequence of resident pages belonging to the same object.
4795  *  The sequence begins with the given page m_start.  This page is
4796  *  mapped at the given virtual address start.  Each subsequent page is
4797  *  mapped at a virtual address that is offset from start by the same
4798  *  amount as the page is offset from m_start within the object.  The
4799  *  last page in the sequence is the page with the largest offset from
4800  *  m_start that can be mapped at a virtual address less than the given
4801  *  virtual address end.  Not every virtual page between start and end
4802  *  is mapped; only those for which a resident page exists with the
4803  *  corresponding offset from m_start are mapped.
4804  */
4805 void
4806 pmap_enter_object(pmap_t pmap, vm_offset_t start, vm_offset_t end,
4807     vm_page_t m_start, vm_prot_t prot)
4808 {
4809         vm_offset_t va;
4810         vm_page_t m, mpt2pg;
4811         vm_pindex_t diff, psize;
4812
4813         PDEBUG(6, printf("%s: pmap %p start %#x end  %#x m %p prot %#x\n",
4814             __func__, pmap, start, end, m_start, prot));
4815
4816         VM_OBJECT_ASSERT_LOCKED(m_start->object);
4817         psize = atop(end - start);
4818         mpt2pg = NULL;
4819         m = m_start;
4820         rw_wlock(&pvh_global_lock);
4821         PMAP_LOCK(pmap);
4822         while (m != NULL && (diff = m->pindex - m_start->pindex) < psize) {
4823                 va = start + ptoa(diff);
4824                 if ((va & PTE1_OFFSET) == 0 && va + PTE1_SIZE <= end &&
4825                     m->psind == 1 && sp_enabled &&
4826                     pmap_enter_1mpage(pmap, va, m, prot))
4827                         m = &m[PTE1_SIZE / PAGE_SIZE - 1];
4828                 else
4829                         mpt2pg = pmap_enter_quick_locked(pmap, va, m, prot,
4830                             mpt2pg);
4831                 m = TAILQ_NEXT(m, listq);
4832         }
4833         rw_wunlock(&pvh_global_lock);
4834         PMAP_UNLOCK(pmap);
4835 }
4836
4837 /*
4838  *  This code maps large physical mmap regions into the
4839  *  processor address space.  Note that some shortcuts
4840  *  are taken, but the code works.
4841  */
4842 void
4843 pmap_object_init_pt(pmap_t pmap, vm_offset_t addr, vm_object_t object,
4844     vm_pindex_t pindex, vm_size_t size)
4845 {
4846         pt1_entry_t *pte1p;
4847         vm_paddr_t pa, pte2_pa;
4848         vm_page_t p;
4849         vm_memattr_t pat_mode;
4850         u_int l1attr, l1prot;
4851
4852         VM_OBJECT_ASSERT_WLOCKED(object);
4853         KASSERT(object->type == OBJT_DEVICE || object->type == OBJT_SG,
4854             ("%s: non-device object", __func__));
4855         if ((addr & PTE1_OFFSET) == 0 && (size & PTE1_OFFSET) == 0) {
4856                 if (!vm_object_populate(object, pindex, pindex + atop(size)))
4857                         return;
4858                 p = vm_page_lookup(object, pindex);
4859                 KASSERT(p->valid == VM_PAGE_BITS_ALL,
4860                     ("%s: invalid page %p", __func__, p));
4861                 pat_mode = p->md.pat_mode;
4862
4863                 /*
4864                  * Abort the mapping if the first page is not physically
4865                  * aligned to a 1MB page boundary.
4866                  */
4867                 pte2_pa = VM_PAGE_TO_PHYS(p);
4868                 if (pte2_pa & PTE1_OFFSET)
4869                         return;
4870
4871                 /*
4872                  * Skip the first page. Abort the mapping if the rest of
4873                  * the pages are not physically contiguous or have differing
4874                  * memory attributes.
4875                  */
4876                 p = TAILQ_NEXT(p, listq);
4877                 for (pa = pte2_pa + PAGE_SIZE; pa < pte2_pa + size;
4878                     pa += PAGE_SIZE) {
4879                         KASSERT(p->valid == VM_PAGE_BITS_ALL,
4880                             ("%s: invalid page %p", __func__, p));
4881                         if (pa != VM_PAGE_TO_PHYS(p) ||
4882                             pat_mode != p->md.pat_mode)
4883                                 return;
4884                         p = TAILQ_NEXT(p, listq);
4885                 }
4886
4887                 /*
4888                  * Map using 1MB pages.
4889                  *
4890                  * QQQ: Well, we are mapping a section, so same condition must
4891                  * be hold like during promotion. It looks that only RW mapping
4892                  * is done here, so readonly mapping must be done elsewhere.
4893                  */
4894                 l1prot = PTE1_U | PTE1_NG | PTE1_RW | PTE1_M | PTE1_A;
4895                 l1attr = ATTR_TO_L1(vm_memattr_to_pte2(pat_mode));
4896                 PMAP_LOCK(pmap);
4897                 for (pa = pte2_pa; pa < pte2_pa + size; pa += PTE1_SIZE) {
4898                         pte1p = pmap_pte1(pmap, addr);
4899                         if (!pte1_is_valid(pte1_load(pte1p))) {
4900                                 pte1_store(pte1p, PTE1(pa, l1prot, l1attr));
4901                                 pmap->pm_stats.resident_count += PTE1_SIZE /
4902                                     PAGE_SIZE;
4903                                 pmap_pte1_mappings++;
4904                         }
4905                         /* Else continue on if the PTE1 is already valid. */
4906                         addr += PTE1_SIZE;
4907                 }
4908                 PMAP_UNLOCK(pmap);
4909         }
4910 }
4911
4912 /*
4913  *  Do the things to protect a 1mpage in a process.
4914  */
4915 static void
4916 pmap_protect_pte1(pmap_t pmap, pt1_entry_t *pte1p, vm_offset_t sva,
4917     vm_prot_t prot)
4918 {
4919         pt1_entry_t npte1, opte1;
4920         vm_offset_t eva, va;
4921         vm_page_t m;
4922
4923         PMAP_LOCK_ASSERT(pmap, MA_OWNED);
4924         KASSERT((sva & PTE1_OFFSET) == 0,
4925             ("%s: sva is not 1mpage aligned", __func__));
4926
4927         opte1 = npte1 = pte1_load(pte1p);
4928         if (pte1_is_managed(opte1) && pte1_is_dirty(opte1)) {
4929                 eva = sva + PTE1_SIZE;
4930                 for (va = sva, m = PHYS_TO_VM_PAGE(pte1_pa(opte1));
4931                     va < eva; va += PAGE_SIZE, m++)
4932                         vm_page_dirty(m);
4933         }
4934         if ((prot & VM_PROT_WRITE) == 0)
4935                 npte1 |= PTE1_RO | PTE1_NM;
4936         if ((prot & VM_PROT_EXECUTE) == 0)
4937                 npte1 |= PTE1_NX;
4938
4939         /*
4940          * QQQ: Herein, execute permission is never set.
4941          *      It only can be cleared. So, no icache
4942          *      syncing is needed.
4943          */
4944
4945         if (npte1 != opte1) {
4946                 pte1_store(pte1p, npte1);
4947                 pmap_tlb_flush(pmap, sva);
4948         }
4949 }
4950
4951 /*
4952  *      Set the physical protection on the
4953  *      specified range of this map as requested.
4954  */
4955 void
4956 pmap_protect(pmap_t pmap, vm_offset_t sva, vm_offset_t eva, vm_prot_t prot)
4957 {
4958         boolean_t pv_lists_locked;
4959         vm_offset_t nextva;
4960         pt1_entry_t *pte1p, pte1;
4961         pt2_entry_t *pte2p, opte2, npte2;
4962
4963         KASSERT((prot & ~VM_PROT_ALL) == 0, ("invalid prot %x", prot));
4964         if (prot == VM_PROT_NONE) {
4965                 pmap_remove(pmap, sva, eva);
4966                 return;
4967         }
4968
4969         if ((prot & (VM_PROT_WRITE | VM_PROT_EXECUTE)) ==
4970             (VM_PROT_WRITE | VM_PROT_EXECUTE))
4971                 return;
4972
4973         if (pmap_is_current(pmap))
4974                 pv_lists_locked = FALSE;
4975         else {
4976                 pv_lists_locked = TRUE;
4977 resume:
4978                 rw_wlock(&pvh_global_lock);
4979                 sched_pin();
4980         }
4981
4982         PMAP_LOCK(pmap);
4983         for (; sva < eva; sva = nextva) {
4984                 /*
4985                  * Calculate address for next L2 page table.
4986                  */
4987                 nextva = pte1_trunc(sva + PTE1_SIZE);
4988                 if (nextva < sva)
4989                         nextva = eva;
4990
4991                 pte1p = pmap_pte1(pmap, sva);
4992                 pte1 = pte1_load(pte1p);
4993
4994                 /*
4995                  * Weed out invalid mappings. Note: we assume that L1 page
4996                  * page table is always allocated, and in kernel virtual.
4997                  */
4998                 if (pte1 == 0)
4999                         continue;
5000
5001                 if (pte1_is_section(pte1)) {
5002                         /*
5003                          * Are we protecting the entire large page?  If not,
5004                          * demote the mapping and fall through.
5005                          */
5006                         if (sva + PTE1_SIZE == nextva && eva >= nextva) {
5007                                 pmap_protect_pte1(pmap, pte1p, sva, prot);
5008                                 continue;
5009                         } else {
5010                                 if (!pv_lists_locked) {
5011                                         pv_lists_locked = TRUE;
5012                                         if (!rw_try_wlock(&pvh_global_lock)) {
5013                                                 PMAP_UNLOCK(pmap);
5014                                                 goto resume;
5015                                         }
5016                                         sched_pin();
5017                                 }
5018                                 if (!pmap_demote_pte1(pmap, pte1p, sva)) {
5019                                         /*
5020                                          * The large page mapping
5021                                          * was destroyed.
5022                                          */
5023                                         continue;
5024                                 }
5025 #ifdef INVARIANTS
5026                                 else {
5027                                         /* Update pte1 after demotion */
5028                                         pte1 = pte1_load(pte1p);
5029                                 }
5030 #endif
5031                         }
5032                 }
5033
5034                 KASSERT(pte1_is_link(pte1), ("%s: pmap %p va %#x pte1 %#x at %p"
5035                     " is not link", __func__, pmap, sva, pte1, pte1p));
5036
5037                 /*
5038                  * Limit our scan to either the end of the va represented
5039                  * by the current L2 page table page, or to the end of the
5040                  * range being protected.
5041                  */
5042                 if (nextva > eva)
5043                         nextva = eva;
5044
5045                 for (pte2p = pmap_pte2_quick(pmap, sva); sva != nextva; pte2p++,
5046                     sva += PAGE_SIZE) {
5047                         vm_page_t m;
5048
5049                         opte2 = npte2 = pte2_load(pte2p);
5050                         if (!pte2_is_valid(opte2))
5051                                 continue;
5052
5053                         if ((prot & VM_PROT_WRITE) == 0) {
5054                                 if (pte2_is_managed(opte2) &&
5055                                     pte2_is_dirty(opte2)) {
5056                                         m = PHYS_TO_VM_PAGE(pte2_pa(opte2));
5057                                         vm_page_dirty(m);
5058                                 }
5059                                 npte2 |= PTE2_RO | PTE2_NM;
5060                         }
5061
5062                         if ((prot & VM_PROT_EXECUTE) == 0)
5063                                 npte2 |= PTE2_NX;
5064
5065                         /*
5066                          * QQQ: Herein, execute permission is never set.
5067                          *      It only can be cleared. So, no icache
5068                          *      syncing is needed.
5069                          */
5070
5071                         if (npte2 != opte2) {
5072                                 pte2_store(pte2p, npte2);
5073                                 pmap_tlb_flush(pmap, sva);
5074                         }
5075                 }
5076         }
5077         if (pv_lists_locked) {
5078                 sched_unpin();
5079                 rw_wunlock(&pvh_global_lock);
5080         }
5081         PMAP_UNLOCK(pmap);
5082 }
5083
5084 /*
5085  *      pmap_pvh_wired_mappings:
5086  *
5087  *      Return the updated number "count" of managed mappings that are wired.
5088  */
5089 static int
5090 pmap_pvh_wired_mappings(struct md_page *pvh, int count)
5091 {
5092         pmap_t pmap;
5093         pt1_entry_t pte1;
5094         pt2_entry_t pte2;
5095         pv_entry_t pv;
5096
5097         rw_assert(&pvh_global_lock, RA_WLOCKED);
5098         sched_pin();
5099         TAILQ_FOREACH(pv, &pvh->pv_list, pv_next) {
5100                 pmap = PV_PMAP(pv);
5101                 PMAP_LOCK(pmap);
5102                 pte1 = pte1_load(pmap_pte1(pmap, pv->pv_va));
5103                 if (pte1_is_section(pte1)) {
5104                         if (pte1_is_wired(pte1))
5105                                 count++;
5106                 } else {
5107                         KASSERT(pte1_is_link(pte1),
5108                             ("%s: pte1 %#x is not link", __func__, pte1));
5109                         pte2 = pte2_load(pmap_pte2_quick(pmap, pv->pv_va));
5110                         if (pte2_is_wired(pte2))
5111                                 count++;
5112                 }
5113                 PMAP_UNLOCK(pmap);
5114         }
5115         sched_unpin();
5116         return (count);
5117 }
5118
5119 /*
5120  *      pmap_page_wired_mappings:
5121  *
5122  *      Return the number of managed mappings to the given physical page
5123  *      that are wired.
5124  */
5125 int
5126 pmap_page_wired_mappings(vm_page_t m)
5127 {
5128         int count;
5129
5130         count = 0;
5131         if ((m->oflags & VPO_UNMANAGED) != 0)
5132                 return (count);
5133         rw_wlock(&pvh_global_lock);
5134         count = pmap_pvh_wired_mappings(&m->md, count);
5135         if ((m->flags & PG_FICTITIOUS) == 0) {
5136                 count = pmap_pvh_wired_mappings(pa_to_pvh(VM_PAGE_TO_PHYS(m)),
5137                     count);
5138         }
5139         rw_wunlock(&pvh_global_lock);
5140         return (count);
5141 }
5142
5143 /*
5144  *  Returns TRUE if any of the given mappings were used to modify
5145  *  physical memory.  Otherwise, returns FALSE.  Both page and 1mpage
5146  *  mappings are supported.
5147  */
5148 static boolean_t
5149 pmap_is_modified_pvh(struct md_page *pvh)
5150 {
5151         pv_entry_t pv;
5152         pt1_entry_t pte1;
5153         pt2_entry_t pte2;
5154         pmap_t pmap;
5155         boolean_t rv;
5156
5157         rw_assert(&pvh_global_lock, RA_WLOCKED);
5158         rv = FALSE;
5159         sched_pin();
5160         TAILQ_FOREACH(pv, &pvh->pv_list, pv_next) {
5161                 pmap = PV_PMAP(pv);
5162                 PMAP_LOCK(pmap);
5163                 pte1 = pte1_load(pmap_pte1(pmap, pv->pv_va));
5164                 if (pte1_is_section(pte1)) {
5165                         rv = pte1_is_dirty(pte1);
5166                 } else {
5167                         KASSERT(pte1_is_link(pte1),
5168                             ("%s: pte1 %#x is not link", __func__, pte1));
5169                         pte2 = pte2_load(pmap_pte2_quick(pmap, pv->pv_va));
5170                         rv = pte2_is_dirty(pte2);
5171                 }
5172                 PMAP_UNLOCK(pmap);
5173                 if (rv)
5174                         break;
5175         }
5176         sched_unpin();
5177         return (rv);
5178 }
5179
5180 /*
5181  *      pmap_is_modified:
5182  *
5183  *      Return whether or not the specified physical page was modified
5184  *      in any physical maps.
5185  */
5186 boolean_t
5187 pmap_is_modified(vm_page_t m)
5188 {
5189         boolean_t rv;
5190
5191         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
5192             ("%s: page %p is not managed", __func__, m));
5193
5194         /*
5195          * If the page is not busied then this check is racy.
5196          */
5197         if (!pmap_page_is_write_mapped(m))
5198                 return (FALSE);
5199         rw_wlock(&pvh_global_lock);
5200         rv = pmap_is_modified_pvh(&m->md) ||
5201             ((m->flags & PG_FICTITIOUS) == 0 &&
5202             pmap_is_modified_pvh(pa_to_pvh(VM_PAGE_TO_PHYS(m))));
5203         rw_wunlock(&pvh_global_lock);
5204         return (rv);
5205 }
5206
5207 /*
5208  *      pmap_is_prefaultable:
5209  *
5210  *      Return whether or not the specified virtual address is eligible
5211  *      for prefault.
5212  */
5213 boolean_t
5214 pmap_is_prefaultable(pmap_t pmap, vm_offset_t addr)
5215 {
5216         pt1_entry_t pte1;
5217         pt2_entry_t pte2;
5218         boolean_t rv;
5219
5220         rv = FALSE;
5221         PMAP_LOCK(pmap);
5222         pte1 = pte1_load(pmap_pte1(pmap, addr));
5223         if (pte1_is_link(pte1)) {
5224                 pte2 = pte2_load(pt2map_entry(addr));
5225                 rv = !pte2_is_valid(pte2) ;
5226         }
5227         PMAP_UNLOCK(pmap);
5228         return (rv);
5229 }
5230
5231 /*
5232  *  Returns TRUE if any of the given mappings were referenced and FALSE
5233  *  otherwise. Both page and 1mpage mappings are supported.
5234  */
5235 static boolean_t
5236 pmap_is_referenced_pvh(struct md_page *pvh)
5237 {
5238
5239         pv_entry_t pv;
5240         pt1_entry_t pte1;
5241         pt2_entry_t pte2;
5242         pmap_t pmap;
5243         boolean_t rv;
5244
5245         rw_assert(&pvh_global_lock, RA_WLOCKED);
5246         rv = FALSE;
5247         sched_pin();
5248         TAILQ_FOREACH(pv, &pvh->pv_list, pv_next) {
5249                 pmap = PV_PMAP(pv);
5250                 PMAP_LOCK(pmap);
5251                 pte1 = pte1_load(pmap_pte1(pmap, pv->pv_va));
5252                 if (pte1_is_section(pte1)) {
5253                         rv = (pte1 & (PTE1_A | PTE1_V)) == (PTE1_A | PTE1_V);
5254                 } else {
5255                         pte2 = pte2_load(pmap_pte2_quick(pmap, pv->pv_va));
5256                         rv = (pte2 & (PTE2_A | PTE2_V)) == (PTE2_A | PTE2_V);
5257                 }
5258                 PMAP_UNLOCK(pmap);
5259                 if (rv)
5260                         break;
5261         }
5262         sched_unpin();
5263         return (rv);
5264 }
5265
5266 /*
5267  *      pmap_is_referenced:
5268  *
5269  *      Return whether or not the specified physical page was referenced
5270  *      in any physical maps.
5271  */
5272 boolean_t
5273 pmap_is_referenced(vm_page_t m)
5274 {
5275         boolean_t rv;
5276
5277         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
5278             ("%s: page %p is not managed", __func__, m));
5279         rw_wlock(&pvh_global_lock);
5280         rv = pmap_is_referenced_pvh(&m->md) ||
5281             ((m->flags & PG_FICTITIOUS) == 0 &&
5282             pmap_is_referenced_pvh(pa_to_pvh(VM_PAGE_TO_PHYS(m))));
5283         rw_wunlock(&pvh_global_lock);
5284         return (rv);
5285 }
5286
5287 /*
5288  *      pmap_ts_referenced:
5289  *
5290  *      Return a count of reference bits for a page, clearing those bits.
5291  *      It is not necessary for every reference bit to be cleared, but it
5292  *      is necessary that 0 only be returned when there are truly no
5293  *      reference bits set.
5294  *
5295  *      As an optimization, update the page's dirty field if a modified bit is
5296  *      found while counting reference bits.  This opportunistic update can be
5297  *      performed at low cost and can eliminate the need for some future calls
5298  *      to pmap_is_modified().  However, since this function stops after
5299  *      finding PMAP_TS_REFERENCED_MAX reference bits, it may not detect some
5300  *      dirty pages.  Those dirty pages will only be detected by a future call
5301  *      to pmap_is_modified().
5302  */
5303 int
5304 pmap_ts_referenced(vm_page_t m)
5305 {
5306         struct md_page *pvh;
5307         pv_entry_t pv, pvf;
5308         pmap_t pmap;
5309         pt1_entry_t  *pte1p, opte1;
5310         pt2_entry_t *pte2p, opte2;
5311         vm_paddr_t pa;
5312         int rtval = 0;
5313
5314         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
5315             ("%s: page %p is not managed", __func__, m));
5316         pa = VM_PAGE_TO_PHYS(m);
5317         pvh = pa_to_pvh(pa);
5318         rw_wlock(&pvh_global_lock);
5319         sched_pin();
5320         if ((m->flags & PG_FICTITIOUS) != 0 ||
5321             (pvf = TAILQ_FIRST(&pvh->pv_list)) == NULL)
5322                 goto small_mappings;
5323         pv = pvf;
5324         do {
5325                 pmap = PV_PMAP(pv);
5326                 PMAP_LOCK(pmap);
5327                 pte1p = pmap_pte1(pmap, pv->pv_va);
5328                 opte1 = pte1_load(pte1p);
5329                 if (pte1_is_dirty(opte1)) {
5330                         /*
5331                          * Although "opte1" is mapping a 1MB page, because
5332                          * this function is called at a 4KB page granularity,
5333                          * we only update the 4KB page under test.
5334                          */
5335                         vm_page_dirty(m);
5336                 }
5337                 if ((opte1 & PTE1_A) != 0) {
5338                         /*
5339                          * Since this reference bit is shared by 256 4KB pages,
5340                          * it should not be cleared every time it is tested.
5341                          * Apply a simple "hash" function on the physical page
5342                          * number, the virtual section number, and the pmap
5343                          * address to select one 4KB page out of the 256
5344                          * on which testing the reference bit will result
5345                          * in clearing that bit. This function is designed
5346                          * to avoid the selection of the same 4KB page
5347                          * for every 1MB page mapping.
5348                          *
5349                          * On demotion, a mapping that hasn't been referenced
5350                          * is simply destroyed.  To avoid the possibility of a
5351                          * subsequent page fault on a demoted wired mapping,
5352                          * always leave its reference bit set.  Moreover,
5353                          * since the section is wired, the current state of
5354                          * its reference bit won't affect page replacement.
5355                          */
5356                          if ((((pa >> PAGE_SHIFT) ^ (pv->pv_va >> PTE1_SHIFT) ^
5357                             (uintptr_t)pmap) & (NPTE2_IN_PG - 1)) == 0 &&
5358                             !pte1_is_wired(opte1)) {
5359                                 pte1_clear_bit(pte1p, PTE1_A);
5360                                 pmap_tlb_flush(pmap, pv->pv_va);
5361                         }
5362                         rtval++;
5363                 }
5364                 PMAP_UNLOCK(pmap);
5365                 /* Rotate the PV list if it has more than one entry. */
5366                 if (TAILQ_NEXT(pv, pv_next) != NULL) {
5367                         TAILQ_REMOVE(&pvh->pv_list, pv, pv_next);
5368                         TAILQ_INSERT_TAIL(&pvh->pv_list, pv, pv_next);
5369                 }
5370                 if (rtval >= PMAP_TS_REFERENCED_MAX)
5371                         goto out;
5372         } while ((pv = TAILQ_FIRST(&pvh->pv_list)) != pvf);
5373 small_mappings:
5374         if ((pvf = TAILQ_FIRST(&m->md.pv_list)) == NULL)
5375                 goto out;
5376         pv = pvf;
5377         do {
5378                 pmap = PV_PMAP(pv);
5379                 PMAP_LOCK(pmap);
5380                 pte1p = pmap_pte1(pmap, pv->pv_va);
5381                 KASSERT(pte1_is_link(pte1_load(pte1p)),
5382                     ("%s: not found a link in page %p's pv list", __func__, m));
5383
5384                 pte2p = pmap_pte2_quick(pmap, pv->pv_va);
5385                 opte2 = pte2_load(pte2p);
5386                 if (pte2_is_dirty(opte2))
5387                         vm_page_dirty(m);
5388                 if ((opte2 & PTE2_A) != 0) {
5389                         pte2_clear_bit(pte2p, PTE2_A);
5390                         pmap_tlb_flush(pmap, pv->pv_va);
5391                         rtval++;
5392                 }
5393                 PMAP_UNLOCK(pmap);
5394                 /* Rotate the PV list if it has more than one entry. */
5395                 if (TAILQ_NEXT(pv, pv_next) != NULL) {
5396                         TAILQ_REMOVE(&m->md.pv_list, pv, pv_next);
5397                         TAILQ_INSERT_TAIL(&m->md.pv_list, pv, pv_next);
5398                 }
5399         } while ((pv = TAILQ_FIRST(&m->md.pv_list)) != pvf && rtval <
5400             PMAP_TS_REFERENCED_MAX);
5401 out:
5402         sched_unpin();
5403         rw_wunlock(&pvh_global_lock);
5404         return (rtval);
5405 }
5406
5407 /*
5408  *      Clear the wired attribute from the mappings for the specified range of
5409  *      addresses in the given pmap.  Every valid mapping within that range
5410  *      must have the wired attribute set.  In contrast, invalid mappings
5411  *      cannot have the wired attribute set, so they are ignored.
5412  *
5413  *      The wired attribute of the page table entry is not a hardware feature,
5414  *      so there is no need to invalidate any TLB entries.
5415  */
5416 void
5417 pmap_unwire(pmap_t pmap, vm_offset_t sva, vm_offset_t eva)
5418 {
5419         vm_offset_t nextva;
5420         pt1_entry_t *pte1p, pte1;
5421         pt2_entry_t *pte2p, pte2;
5422         boolean_t pv_lists_locked;
5423
5424         if (pmap_is_current(pmap))
5425                 pv_lists_locked = FALSE;
5426         else {
5427                 pv_lists_locked = TRUE;
5428 resume:
5429                 rw_wlock(&pvh_global_lock);
5430                 sched_pin();
5431         }
5432         PMAP_LOCK(pmap);
5433         for (; sva < eva; sva = nextva) {
5434                 nextva = pte1_trunc(sva + PTE1_SIZE);
5435                 if (nextva < sva)
5436                         nextva = eva;
5437
5438                 pte1p = pmap_pte1(pmap, sva);
5439                 pte1 = pte1_load(pte1p);
5440
5441                 /*
5442                  * Weed out invalid mappings. Note: we assume that L1 page
5443                  * page table is always allocated, and in kernel virtual.
5444                  */
5445                 if (pte1 == 0)
5446                         continue;
5447
5448                 if (pte1_is_section(pte1)) {
5449                         if (!pte1_is_wired(pte1))
5450                                 panic("%s: pte1 %#x not wired", __func__, pte1);
5451
5452                         /*
5453                          * Are we unwiring the entire large page?  If not,
5454                          * demote the mapping and fall through.
5455                          */
5456                         if (sva + PTE1_SIZE == nextva && eva >= nextva) {
5457                                 pte1_clear_bit(pte1p, PTE1_W);
5458                                 pmap->pm_stats.wired_count -= PTE1_SIZE /
5459                                     PAGE_SIZE;
5460                                 continue;
5461                         } else {
5462                                 if (!pv_lists_locked) {
5463                                         pv_lists_locked = TRUE;
5464                                         if (!rw_try_wlock(&pvh_global_lock)) {
5465                                                 PMAP_UNLOCK(pmap);
5466                                                 /* Repeat sva. */
5467                                                 goto resume;
5468                                         }
5469                                         sched_pin();
5470                                 }
5471                                 if (!pmap_demote_pte1(pmap, pte1p, sva))
5472                                         panic("%s: demotion failed", __func__);
5473 #ifdef INVARIANTS
5474                                 else {
5475                                         /* Update pte1 after demotion */
5476                                         pte1 = pte1_load(pte1p);
5477                                 }
5478 #endif
5479                         }
5480                 }
5481
5482                 KASSERT(pte1_is_link(pte1), ("%s: pmap %p va %#x pte1 %#x at %p"
5483                     " is not link", __func__, pmap, sva, pte1, pte1p));
5484
5485                 /*
5486                  * Limit our scan to either the end of the va represented
5487                  * by the current L2 page table page, or to the end of the
5488                  * range being protected.
5489                  */
5490                 if (nextva > eva)
5491                         nextva = eva;
5492
5493                 for (pte2p = pmap_pte2_quick(pmap, sva); sva != nextva; pte2p++,
5494                     sva += PAGE_SIZE) {
5495                         pte2 = pte2_load(pte2p);
5496                         if (!pte2_is_valid(pte2))
5497                                 continue;
5498                         if (!pte2_is_wired(pte2))
5499                                 panic("%s: pte2 %#x is missing PTE2_W",
5500                                     __func__, pte2);
5501
5502                         /*
5503                          * PTE2_W must be cleared atomically. Although the pmap
5504                          * lock synchronizes access to PTE2_W, another processor
5505                          * could be changing PTE2_NM and/or PTE2_A concurrently.
5506                          */
5507                         pte2_clear_bit(pte2p, PTE2_W);
5508                         pmap->pm_stats.wired_count--;
5509                 }
5510         }
5511         if (pv_lists_locked) {
5512                 sched_unpin();
5513                 rw_wunlock(&pvh_global_lock);
5514         }
5515         PMAP_UNLOCK(pmap);
5516 }
5517
5518 /*
5519  *  Clear the write and modified bits in each of the given page's mappings.
5520  */
5521 void
5522 pmap_remove_write(vm_page_t m)
5523 {
5524         struct md_page *pvh;
5525         pv_entry_t next_pv, pv;
5526         pmap_t pmap;
5527         pt1_entry_t *pte1p;
5528         pt2_entry_t *pte2p, opte2;
5529         vm_offset_t va;
5530
5531         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
5532             ("%s: page %p is not managed", __func__, m));
5533         vm_page_assert_busied(m);
5534
5535         if (!pmap_page_is_write_mapped(m))
5536                 return;
5537         rw_wlock(&pvh_global_lock);
5538         sched_pin();
5539         if ((m->flags & PG_FICTITIOUS) != 0)
5540                 goto small_mappings;
5541         pvh = pa_to_pvh(VM_PAGE_TO_PHYS(m));
5542         TAILQ_FOREACH_SAFE(pv, &pvh->pv_list, pv_next, next_pv) {
5543                 va = pv->pv_va;
5544                 pmap = PV_PMAP(pv);
5545                 PMAP_LOCK(pmap);
5546                 pte1p = pmap_pte1(pmap, va);
5547                 if (!(pte1_load(pte1p) & PTE1_RO))
5548                         (void)pmap_demote_pte1(pmap, pte1p, va);
5549                 PMAP_UNLOCK(pmap);
5550         }
5551 small_mappings:
5552         TAILQ_FOREACH(pv, &m->md.pv_list, pv_next) {
5553                 pmap = PV_PMAP(pv);
5554                 PMAP_LOCK(pmap);
5555                 pte1p = pmap_pte1(pmap, pv->pv_va);
5556                 KASSERT(!pte1_is_section(pte1_load(pte1p)), ("%s: found"
5557                     " a section in page %p's pv list", __func__, m));
5558                 pte2p = pmap_pte2_quick(pmap, pv->pv_va);
5559                 opte2 = pte2_load(pte2p);
5560                 if (!(opte2 & PTE2_RO)) {
5561                         pte2_store(pte2p, opte2 | PTE2_RO | PTE2_NM);
5562                         if (pte2_is_dirty(opte2))
5563                                 vm_page_dirty(m);
5564                         pmap_tlb_flush(pmap, pv->pv_va);
5565                 }
5566                 PMAP_UNLOCK(pmap);
5567         }
5568         vm_page_aflag_clear(m, PGA_WRITEABLE);
5569         sched_unpin();
5570         rw_wunlock(&pvh_global_lock);
5571 }
5572
5573 /*
5574  *      Apply the given advice to the specified range of addresses within the
5575  *      given pmap.  Depending on the advice, clear the referenced and/or
5576  *      modified flags in each mapping and set the mapped page's dirty field.
5577  */
5578 void
5579 pmap_advise(pmap_t pmap, vm_offset_t sva, vm_offset_t eva, int advice)
5580 {
5581         pt1_entry_t *pte1p, opte1;
5582         pt2_entry_t *pte2p, pte2;
5583         vm_offset_t pdnxt;
5584         vm_page_t m;
5585         boolean_t pv_lists_locked;
5586
5587         if (advice != MADV_DONTNEED && advice != MADV_FREE)
5588                 return;
5589         if (pmap_is_current(pmap))
5590                 pv_lists_locked = FALSE;
5591         else {
5592                 pv_lists_locked = TRUE;
5593 resume:
5594                 rw_wlock(&pvh_global_lock);
5595                 sched_pin();
5596         }
5597         PMAP_LOCK(pmap);
5598         for (; sva < eva; sva = pdnxt) {
5599                 pdnxt = pte1_trunc(sva + PTE1_SIZE);
5600                 if (pdnxt < sva)
5601                         pdnxt = eva;
5602                 pte1p = pmap_pte1(pmap, sva);
5603                 opte1 = pte1_load(pte1p);
5604                 if (!pte1_is_valid(opte1)) /* XXX */
5605                         continue;
5606                 else if (pte1_is_section(opte1)) {
5607                         if (!pte1_is_managed(opte1))
5608                                 continue;
5609                         if (!pv_lists_locked) {
5610                                 pv_lists_locked = TRUE;
5611                                 if (!rw_try_wlock(&pvh_global_lock)) {
5612                                         PMAP_UNLOCK(pmap);
5613                                         goto resume;
5614                                 }
5615                                 sched_pin();
5616                         }
5617                         if (!pmap_demote_pte1(pmap, pte1p, sva)) {
5618                                 /*
5619                                  * The large page mapping was destroyed.
5620                                  */
5621                                 continue;
5622                         }
5623
5624                         /*
5625                          * Unless the page mappings are wired, remove the
5626                          * mapping to a single page so that a subsequent
5627                          * access may repromote.  Since the underlying L2 page
5628                          * table is fully populated, this removal never
5629                          * frees a L2 page table page.
5630                          */
5631                         if (!pte1_is_wired(opte1)) {
5632                                 pte2p = pmap_pte2_quick(pmap, sva);
5633                                 KASSERT(pte2_is_valid(pte2_load(pte2p)),
5634                                     ("%s: invalid PTE2", __func__));
5635                                 pmap_remove_pte2(pmap, pte2p, sva, NULL);
5636                         }
5637                 }
5638                 if (pdnxt > eva)
5639                         pdnxt = eva;
5640                 for (pte2p = pmap_pte2_quick(pmap, sva); sva != pdnxt; pte2p++,
5641                     sva += PAGE_SIZE) {
5642                         pte2 = pte2_load(pte2p);
5643                         if (!pte2_is_valid(pte2) || !pte2_is_managed(pte2))
5644                                 continue;
5645                         else if (pte2_is_dirty(pte2)) {
5646                                 if (advice == MADV_DONTNEED) {
5647                                         /*
5648                                          * Future calls to pmap_is_modified()
5649                                          * can be avoided by making the page
5650                                          * dirty now.
5651                                          */
5652                                         m = PHYS_TO_VM_PAGE(pte2_pa(pte2));
5653                                         vm_page_dirty(m);
5654                                 }
5655                                 pte2_set_bit(pte2p, PTE2_NM);
5656                                 pte2_clear_bit(pte2p, PTE2_A);
5657                         } else if ((pte2 & PTE2_A) != 0)
5658                                 pte2_clear_bit(pte2p, PTE2_A);
5659                         else
5660                                 continue;
5661                         pmap_tlb_flush(pmap, sva);
5662                 }
5663         }
5664         if (pv_lists_locked) {
5665                 sched_unpin();
5666                 rw_wunlock(&pvh_global_lock);
5667         }
5668         PMAP_UNLOCK(pmap);
5669 }
5670
5671 /*
5672  *      Clear the modify bits on the specified physical page.
5673  */
5674 void
5675 pmap_clear_modify(vm_page_t m)
5676 {
5677         struct md_page *pvh;
5678         pv_entry_t next_pv, pv;
5679         pmap_t pmap;
5680         pt1_entry_t *pte1p, opte1;
5681         pt2_entry_t *pte2p, opte2;
5682         vm_offset_t va;
5683
5684         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
5685             ("%s: page %p is not managed", __func__, m));
5686         vm_page_assert_busied(m);
5687
5688         if (!pmap_page_is_write_mapped(m))
5689                 return;
5690         rw_wlock(&pvh_global_lock);
5691         sched_pin();
5692         if ((m->flags & PG_FICTITIOUS) != 0)
5693                 goto small_mappings;
5694         pvh = pa_to_pvh(VM_PAGE_TO_PHYS(m));
5695         TAILQ_FOREACH_SAFE(pv, &pvh->pv_list, pv_next, next_pv) {
5696                 va = pv->pv_va;
5697                 pmap = PV_PMAP(pv);
5698                 PMAP_LOCK(pmap);
5699                 pte1p = pmap_pte1(pmap, va);
5700                 opte1 = pte1_load(pte1p);
5701                 if (!(opte1 & PTE1_RO)) {
5702                         if (pmap_demote_pte1(pmap, pte1p, va) &&
5703                             !pte1_is_wired(opte1)) {
5704                                 /*
5705                                  * Write protect the mapping to a
5706                                  * single page so that a subsequent
5707                                  * write access may repromote.
5708                                  */
5709                                 va += VM_PAGE_TO_PHYS(m) - pte1_pa(opte1);
5710                                 pte2p = pmap_pte2_quick(pmap, va);
5711                                 opte2 = pte2_load(pte2p);
5712                                 if ((opte2 & PTE2_V)) {
5713                                         pte2_set_bit(pte2p, PTE2_NM | PTE2_RO);
5714                                         vm_page_dirty(m);
5715                                         pmap_tlb_flush(pmap, va);
5716                                 }
5717                         }
5718                 }
5719                 PMAP_UNLOCK(pmap);
5720         }
5721 small_mappings:
5722         TAILQ_FOREACH(pv, &m->md.pv_list, pv_next) {
5723                 pmap = PV_PMAP(pv);
5724                 PMAP_LOCK(pmap);
5725                 pte1p = pmap_pte1(pmap, pv->pv_va);
5726                 KASSERT(!pte1_is_section(pte1_load(pte1p)), ("%s: found"
5727                     " a section in page %p's pv list", __func__, m));
5728                 pte2p = pmap_pte2_quick(pmap, pv->pv_va);
5729                 if (pte2_is_dirty(pte2_load(pte2p))) {
5730                         pte2_set_bit(pte2p, PTE2_NM);
5731                         pmap_tlb_flush(pmap, pv->pv_va);
5732                 }
5733                 PMAP_UNLOCK(pmap);
5734         }
5735         sched_unpin();
5736         rw_wunlock(&pvh_global_lock);
5737 }
5738
5739
5740 /*
5741  *  Sets the memory attribute for the specified page.
5742  */
5743 void
5744 pmap_page_set_memattr(vm_page_t m, vm_memattr_t ma)
5745 {
5746         pt2_entry_t *cmap2_pte2p;
5747         vm_memattr_t oma;
5748         vm_paddr_t pa;
5749         struct pcpu *pc;
5750
5751         oma = m->md.pat_mode;
5752         m->md.pat_mode = ma;
5753
5754         CTR5(KTR_PMAP, "%s: page %p - 0x%08X oma: %d, ma: %d", __func__, m,
5755             VM_PAGE_TO_PHYS(m), oma, ma);
5756         if ((m->flags & PG_FICTITIOUS) != 0)
5757                 return;
5758 #if 0
5759         /*
5760          * If "m" is a normal page, flush it from the cache.
5761          *
5762          * First, try to find an existing mapping of the page by sf
5763          * buffer. sf_buf_invalidate_cache() modifies mapping and
5764          * flushes the cache.
5765          */
5766         if (sf_buf_invalidate_cache(m, oma))
5767                 return;
5768 #endif
5769         /*
5770          * If page is not mapped by sf buffer, map the page
5771          * transient and do invalidation.
5772          */
5773         if (ma != oma) {
5774                 pa = VM_PAGE_TO_PHYS(m);
5775                 sched_pin();
5776                 pc = get_pcpu();
5777                 cmap2_pte2p = pc->pc_cmap2_pte2p;
5778                 mtx_lock(&pc->pc_cmap_lock);
5779                 if (pte2_load(cmap2_pte2p) != 0)
5780                         panic("%s: CMAP2 busy", __func__);
5781                 pte2_store(cmap2_pte2p, PTE2_KERN_NG(pa, PTE2_AP_KRW,
5782                     vm_memattr_to_pte2(ma)));
5783                 dcache_wbinv_poc((vm_offset_t)pc->pc_cmap2_addr, pa, PAGE_SIZE);
5784                 pte2_clear(cmap2_pte2p);
5785                 tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
5786                 sched_unpin();
5787                 mtx_unlock(&pc->pc_cmap_lock);
5788         }
5789 }
5790
5791 /*
5792  *  Miscellaneous support routines follow
5793  */
5794
5795 /*
5796  *  Returns TRUE if the given page is mapped individually or as part of
5797  *  a 1mpage.  Otherwise, returns FALSE.
5798  */
5799 boolean_t
5800 pmap_page_is_mapped(vm_page_t m)
5801 {
5802         boolean_t rv;
5803
5804         if ((m->oflags & VPO_UNMANAGED) != 0)
5805                 return (FALSE);
5806         rw_wlock(&pvh_global_lock);
5807         rv = !TAILQ_EMPTY(&m->md.pv_list) ||
5808             ((m->flags & PG_FICTITIOUS) == 0 &&
5809             !TAILQ_EMPTY(&pa_to_pvh(VM_PAGE_TO_PHYS(m))->pv_list));
5810         rw_wunlock(&pvh_global_lock);
5811         return (rv);
5812 }
5813
5814 /*
5815  *  Returns true if the pmap's pv is one of the first
5816  *  16 pvs linked to from this page.  This count may
5817  *  be changed upwards or downwards in the future; it
5818  *  is only necessary that true be returned for a small
5819  *  subset of pmaps for proper page aging.
5820  */
5821 boolean_t
5822 pmap_page_exists_quick(pmap_t pmap, vm_page_t m)
5823 {
5824         struct md_page *pvh;
5825         pv_entry_t pv;
5826         int loops = 0;
5827         boolean_t rv;
5828
5829         KASSERT((m->oflags & VPO_UNMANAGED) == 0,
5830             ("%s: page %p is not managed", __func__, m));
5831         rv = FALSE;
5832         rw_wlock(&pvh_global_lock);
5833         TAILQ_FOREACH(pv, &m->md.pv_list, pv_next) {
5834                 if (PV_PMAP(pv) == pmap) {
5835                         rv = TRUE;
5836                         break;
5837                 }
5838                 loops++;
5839                 if (loops >= 16)
5840                         break;
5841         }
5842         if (!rv && loops < 16 && (m->flags & PG_FICTITIOUS) == 0) {
5843                 pvh = pa_to_pvh(VM_PAGE_TO_PHYS(m));
5844                 TAILQ_FOREACH(pv, &pvh->pv_list, pv_next) {
5845                         if (PV_PMAP(pv) == pmap) {
5846                                 rv = TRUE;
5847                                 break;
5848                         }
5849                         loops++;
5850                         if (loops >= 16)
5851                                 break;
5852                 }
5853         }
5854         rw_wunlock(&pvh_global_lock);
5855         return (rv);
5856 }
5857
5858 /*
5859  *      pmap_zero_page zeros the specified hardware page by mapping
5860  *      the page into KVM and using bzero to clear its contents.
5861  */
5862 void
5863 pmap_zero_page(vm_page_t m)
5864 {
5865         pt2_entry_t *cmap2_pte2p;
5866         struct pcpu *pc;
5867
5868         sched_pin();
5869         pc = get_pcpu();
5870         cmap2_pte2p = pc->pc_cmap2_pte2p;
5871         mtx_lock(&pc->pc_cmap_lock);
5872         if (pte2_load(cmap2_pte2p) != 0)
5873                 panic("%s: CMAP2 busy", __func__);
5874         pte2_store(cmap2_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(m), PTE2_AP_KRW,
5875             vm_page_pte2_attr(m)));
5876         pagezero(pc->pc_cmap2_addr);
5877         pte2_clear(cmap2_pte2p);
5878         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
5879         sched_unpin();
5880         mtx_unlock(&pc->pc_cmap_lock);
5881 }
5882
5883 /*
5884  *      pmap_zero_page_area zeros the specified hardware page by mapping
5885  *      the page into KVM and using bzero to clear its contents.
5886  *
5887  *      off and size may not cover an area beyond a single hardware page.
5888  */
5889 void
5890 pmap_zero_page_area(vm_page_t m, int off, int size)
5891 {
5892         pt2_entry_t *cmap2_pte2p;
5893         struct pcpu *pc;
5894
5895         sched_pin();
5896         pc = get_pcpu();
5897         cmap2_pte2p = pc->pc_cmap2_pte2p;
5898         mtx_lock(&pc->pc_cmap_lock);
5899         if (pte2_load(cmap2_pte2p) != 0)
5900                 panic("%s: CMAP2 busy", __func__);
5901         pte2_store(cmap2_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(m), PTE2_AP_KRW,
5902             vm_page_pte2_attr(m)));
5903         if (off == 0 && size == PAGE_SIZE)
5904                 pagezero(pc->pc_cmap2_addr);
5905         else
5906                 bzero(pc->pc_cmap2_addr + off, size);
5907         pte2_clear(cmap2_pte2p);
5908         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
5909         sched_unpin();
5910         mtx_unlock(&pc->pc_cmap_lock);
5911 }
5912
5913 /*
5914  *      pmap_copy_page copies the specified (machine independent)
5915  *      page by mapping the page into virtual memory and using
5916  *      bcopy to copy the page, one machine dependent page at a
5917  *      time.
5918  */
5919 void
5920 pmap_copy_page(vm_page_t src, vm_page_t dst)
5921 {
5922         pt2_entry_t *cmap1_pte2p, *cmap2_pte2p;
5923         struct pcpu *pc;
5924
5925         sched_pin();
5926         pc = get_pcpu();
5927         cmap1_pte2p = pc->pc_cmap1_pte2p;
5928         cmap2_pte2p = pc->pc_cmap2_pte2p;
5929         mtx_lock(&pc->pc_cmap_lock);
5930         if (pte2_load(cmap1_pte2p) != 0)
5931                 panic("%s: CMAP1 busy", __func__);
5932         if (pte2_load(cmap2_pte2p) != 0)
5933                 panic("%s: CMAP2 busy", __func__);
5934         pte2_store(cmap1_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(src),
5935             PTE2_AP_KR | PTE2_NM, vm_page_pte2_attr(src)));
5936         pte2_store(cmap2_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(dst),
5937             PTE2_AP_KRW, vm_page_pte2_attr(dst)));
5938         bcopy(pc->pc_cmap1_addr, pc->pc_cmap2_addr, PAGE_SIZE);
5939         pte2_clear(cmap1_pte2p);
5940         tlb_flush((vm_offset_t)pc->pc_cmap1_addr);
5941         pte2_clear(cmap2_pte2p);
5942         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
5943         sched_unpin();
5944         mtx_unlock(&pc->pc_cmap_lock);
5945 }
5946
5947 int unmapped_buf_allowed = 1;
5948
5949 void
5950 pmap_copy_pages(vm_page_t ma[], vm_offset_t a_offset, vm_page_t mb[],
5951     vm_offset_t b_offset, int xfersize)
5952 {
5953         pt2_entry_t *cmap1_pte2p, *cmap2_pte2p;
5954         vm_page_t a_pg, b_pg;
5955         char *a_cp, *b_cp;
5956         vm_offset_t a_pg_offset, b_pg_offset;
5957         struct pcpu *pc;
5958         int cnt;
5959
5960         sched_pin();
5961         pc = get_pcpu();
5962         cmap1_pte2p = pc->pc_cmap1_pte2p;
5963         cmap2_pte2p = pc->pc_cmap2_pte2p;
5964         mtx_lock(&pc->pc_cmap_lock);
5965         if (pte2_load(cmap1_pte2p) != 0)
5966                 panic("pmap_copy_pages: CMAP1 busy");
5967         if (pte2_load(cmap2_pte2p) != 0)
5968                 panic("pmap_copy_pages: CMAP2 busy");
5969         while (xfersize > 0) {
5970                 a_pg = ma[a_offset >> PAGE_SHIFT];
5971                 a_pg_offset = a_offset & PAGE_MASK;
5972                 cnt = min(xfersize, PAGE_SIZE - a_pg_offset);
5973                 b_pg = mb[b_offset >> PAGE_SHIFT];
5974                 b_pg_offset = b_offset & PAGE_MASK;
5975                 cnt = min(cnt, PAGE_SIZE - b_pg_offset);
5976                 pte2_store(cmap1_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(a_pg),
5977                     PTE2_AP_KR | PTE2_NM, vm_page_pte2_attr(a_pg)));
5978                 tlb_flush_local((vm_offset_t)pc->pc_cmap1_addr);
5979                 pte2_store(cmap2_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(b_pg),
5980                     PTE2_AP_KRW, vm_page_pte2_attr(b_pg)));
5981                 tlb_flush_local((vm_offset_t)pc->pc_cmap2_addr);
5982                 a_cp = pc->pc_cmap1_addr + a_pg_offset;
5983                 b_cp = pc->pc_cmap2_addr + b_pg_offset;
5984                 bcopy(a_cp, b_cp, cnt);
5985                 a_offset += cnt;
5986                 b_offset += cnt;
5987                 xfersize -= cnt;
5988         }
5989         pte2_clear(cmap1_pte2p);
5990         tlb_flush((vm_offset_t)pc->pc_cmap1_addr);
5991         pte2_clear(cmap2_pte2p);
5992         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
5993         sched_unpin();
5994         mtx_unlock(&pc->pc_cmap_lock);
5995 }
5996
5997 vm_offset_t
5998 pmap_quick_enter_page(vm_page_t m)
5999 {
6000         struct pcpu *pc;
6001         pt2_entry_t *pte2p;
6002
6003         critical_enter();
6004         pc = get_pcpu();
6005         pte2p = pc->pc_qmap_pte2p;
6006
6007         KASSERT(pte2_load(pte2p) == 0, ("%s: PTE2 busy", __func__));
6008
6009         pte2_store(pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(m), PTE2_AP_KRW,
6010             vm_page_pte2_attr(m)));
6011         return (pc->pc_qmap_addr);
6012 }
6013
6014 void
6015 pmap_quick_remove_page(vm_offset_t addr)
6016 {
6017         struct pcpu *pc;
6018         pt2_entry_t *pte2p;
6019
6020         pc = get_pcpu();
6021         pte2p = pc->pc_qmap_pte2p;
6022
6023         KASSERT(addr == pc->pc_qmap_addr, ("%s: invalid address", __func__));
6024         KASSERT(pte2_load(pte2p) != 0, ("%s: PTE2 not in use", __func__));
6025
6026         pte2_clear(pte2p);
6027         tlb_flush(pc->pc_qmap_addr);
6028         critical_exit();
6029 }
6030
6031 /*
6032  *      Copy the range specified by src_addr/len
6033  *      from the source map to the range dst_addr/len
6034  *      in the destination map.
6035  *
6036  *      This routine is only advisory and need not do anything.
6037  */
6038 void
6039 pmap_copy(pmap_t dst_pmap, pmap_t src_pmap, vm_offset_t dst_addr, vm_size_t len,
6040     vm_offset_t src_addr)
6041 {
6042         struct spglist free;
6043         vm_offset_t addr;
6044         vm_offset_t end_addr = src_addr + len;
6045         vm_offset_t nextva;
6046
6047         if (dst_addr != src_addr)
6048                 return;
6049
6050         if (!pmap_is_current(src_pmap))
6051                 return;
6052
6053         rw_wlock(&pvh_global_lock);
6054         if (dst_pmap < src_pmap) {
6055                 PMAP_LOCK(dst_pmap);
6056                 PMAP_LOCK(src_pmap);
6057         } else {
6058                 PMAP_LOCK(src_pmap);
6059                 PMAP_LOCK(dst_pmap);
6060         }
6061         sched_pin();
6062         for (addr = src_addr; addr < end_addr; addr = nextva) {
6063                 pt2_entry_t *src_pte2p, *dst_pte2p;
6064                 vm_page_t dst_mpt2pg, src_mpt2pg;
6065                 pt1_entry_t src_pte1;
6066                 u_int pte1_idx;
6067
6068                 KASSERT(addr < VM_MAXUSER_ADDRESS,
6069                     ("%s: invalid to pmap_copy page tables", __func__));
6070
6071                 nextva = pte1_trunc(addr + PTE1_SIZE);
6072                 if (nextva < addr)
6073                         nextva = end_addr;
6074
6075                 pte1_idx = pte1_index(addr);
6076                 src_pte1 = src_pmap->pm_pt1[pte1_idx];
6077                 if (pte1_is_section(src_pte1)) {
6078                         if ((addr & PTE1_OFFSET) != 0 ||
6079                             (addr + PTE1_SIZE) > end_addr)
6080                                 continue;
6081                         if (dst_pmap->pm_pt1[pte1_idx] == 0 &&
6082                             (!pte1_is_managed(src_pte1) ||
6083                             pmap_pv_insert_pte1(dst_pmap, addr, src_pte1,
6084                             PMAP_ENTER_NORECLAIM))) {
6085                                 dst_pmap->pm_pt1[pte1_idx] = src_pte1 &
6086                                     ~PTE1_W;
6087                                 dst_pmap->pm_stats.resident_count +=
6088                                     PTE1_SIZE / PAGE_SIZE;
6089                                 pmap_pte1_mappings++;
6090                         }
6091                         continue;
6092                 } else if (!pte1_is_link(src_pte1))
6093                         continue;
6094
6095                 src_mpt2pg = PHYS_TO_VM_PAGE(pte1_link_pa(src_pte1));
6096
6097                 /*
6098                  * We leave PT2s to be linked from PT1 even if they are not
6099                  * referenced until all PT2s in a page are without reference.
6100                  *
6101                  * QQQ: It could be changed ...
6102                  */
6103 #if 0 /* single_pt2_link_is_cleared */
6104                 KASSERT(pt2_wirecount_get(src_mpt2pg, pte1_idx) > 0,
6105                     ("%s: source page table page is unused", __func__));
6106 #else
6107                 if (pt2_wirecount_get(src_mpt2pg, pte1_idx) == 0)
6108                         continue;
6109 #endif
6110                 if (nextva > end_addr)
6111                         nextva = end_addr;
6112
6113                 src_pte2p = pt2map_entry(addr);
6114                 while (addr < nextva) {
6115                         pt2_entry_t temp_pte2;
6116                         temp_pte2 = pte2_load(src_pte2p);
6117                         /*
6118                          * we only virtual copy managed pages
6119                          */
6120                         if (pte2_is_managed(temp_pte2)) {
6121                                 dst_mpt2pg = pmap_allocpte2(dst_pmap, addr,
6122                                     PMAP_ENTER_NOSLEEP);
6123                                 if (dst_mpt2pg == NULL)
6124                                         goto out;
6125                                 dst_pte2p = pmap_pte2_quick(dst_pmap, addr);
6126                                 if (!pte2_is_valid(pte2_load(dst_pte2p)) &&
6127                                     pmap_try_insert_pv_entry(dst_pmap, addr,
6128                                     PHYS_TO_VM_PAGE(pte2_pa(temp_pte2)))) {
6129                                         /*
6130                                          * Clear the wired, modified, and
6131                                          * accessed (referenced) bits
6132                                          * during the copy.
6133                                          */
6134                                         temp_pte2 &=  ~(PTE2_W | PTE2_A);
6135                                         temp_pte2 |= PTE2_NM;
6136                                         pte2_store(dst_pte2p, temp_pte2);
6137                                         dst_pmap->pm_stats.resident_count++;
6138                                 } else {
6139                                         SLIST_INIT(&free);
6140                                         if (pmap_unwire_pt2(dst_pmap, addr,
6141                                             dst_mpt2pg, &free)) {
6142                                                 pmap_tlb_flush(dst_pmap, addr);
6143                                                 vm_page_free_pages_toq(&free,
6144                                                     false);
6145                                         }
6146                                         goto out;
6147                                 }
6148                                 if (pt2_wirecount_get(dst_mpt2pg, pte1_idx) >=
6149                                     pt2_wirecount_get(src_mpt2pg, pte1_idx))
6150                                         break;
6151                         }
6152                         addr += PAGE_SIZE;
6153                         src_pte2p++;
6154                 }
6155         }
6156 out:
6157         sched_unpin();
6158         rw_wunlock(&pvh_global_lock);
6159         PMAP_UNLOCK(src_pmap);
6160         PMAP_UNLOCK(dst_pmap);
6161 }
6162
6163 /*
6164  *      Increase the starting virtual address of the given mapping if a
6165  *      different alignment might result in more section mappings.
6166  */
6167 void
6168 pmap_align_superpage(vm_object_t object, vm_ooffset_t offset,
6169     vm_offset_t *addr, vm_size_t size)
6170 {
6171         vm_offset_t pte1_offset;
6172
6173         if (size < PTE1_SIZE)
6174                 return;
6175         if (object != NULL && (object->flags & OBJ_COLORED) != 0)
6176                 offset += ptoa(object->pg_color);
6177         pte1_offset = offset & PTE1_OFFSET;
6178         if (size - ((PTE1_SIZE - pte1_offset) & PTE1_OFFSET) < PTE1_SIZE ||
6179             (*addr & PTE1_OFFSET) == pte1_offset)
6180                 return;
6181         if ((*addr & PTE1_OFFSET) < pte1_offset)
6182                 *addr = pte1_trunc(*addr) + pte1_offset;
6183         else
6184                 *addr = pte1_roundup(*addr) + pte1_offset;
6185 }
6186
6187 void
6188 pmap_activate(struct thread *td)
6189 {
6190         pmap_t pmap, oldpmap;
6191         u_int cpuid, ttb;
6192
6193         PDEBUG(9, printf("%s: td = %08x\n", __func__, (uint32_t)td));
6194
6195         critical_enter();
6196         pmap = vmspace_pmap(td->td_proc->p_vmspace);
6197         oldpmap = PCPU_GET(curpmap);
6198         cpuid = PCPU_GET(cpuid);
6199
6200 #if defined(SMP)
6201         CPU_CLR_ATOMIC(cpuid, &oldpmap->pm_active);
6202         CPU_SET_ATOMIC(cpuid, &pmap->pm_active);
6203 #else
6204         CPU_CLR(cpuid, &oldpmap->pm_active);
6205         CPU_SET(cpuid, &pmap->pm_active);
6206 #endif
6207
6208         ttb = pmap_ttb_get(pmap);
6209
6210         /*
6211          * pmap_activate is for the current thread on the current cpu
6212          */
6213         td->td_pcb->pcb_pagedir = ttb;
6214         cp15_ttbr_set(ttb);
6215         PCPU_SET(curpmap, pmap);
6216         critical_exit();
6217 }
6218
6219 /*
6220  * Perform the pmap work for mincore(2).  If the page is not both referenced and
6221  * modified by this pmap, returns its physical address so that the caller can
6222  * find other mappings.
6223  */
6224 int
6225 pmap_mincore(pmap_t pmap, vm_offset_t addr, vm_paddr_t *pap)
6226 {
6227         pt1_entry_t *pte1p, pte1;
6228         pt2_entry_t *pte2p, pte2;
6229         vm_paddr_t pa;
6230         bool managed;
6231         int val;
6232
6233         PMAP_LOCK(pmap);
6234         pte1p = pmap_pte1(pmap, addr);
6235         pte1 = pte1_load(pte1p);
6236         if (pte1_is_section(pte1)) {
6237                 pa = trunc_page(pte1_pa(pte1) | (addr & PTE1_OFFSET));
6238                 managed = pte1_is_managed(pte1);
6239                 val = MINCORE_SUPER | MINCORE_INCORE;
6240                 if (pte1_is_dirty(pte1))
6241                         val |= MINCORE_MODIFIED | MINCORE_MODIFIED_OTHER;
6242                 if (pte1 & PTE1_A)
6243                         val |= MINCORE_REFERENCED | MINCORE_REFERENCED_OTHER;
6244         } else if (pte1_is_link(pte1)) {
6245                 pte2p = pmap_pte2(pmap, addr);
6246                 pte2 = pte2_load(pte2p);
6247                 pmap_pte2_release(pte2p);
6248                 pa = pte2_pa(pte2);
6249                 managed = pte2_is_managed(pte2);
6250                 val = MINCORE_INCORE;
6251                 if (pte2_is_dirty(pte2))
6252                         val |= MINCORE_MODIFIED | MINCORE_MODIFIED_OTHER;
6253                 if (pte2 & PTE2_A)
6254                         val |= MINCORE_REFERENCED | MINCORE_REFERENCED_OTHER;
6255         } else {
6256                 managed = false;
6257                 val = 0;
6258         }
6259         if ((val & (MINCORE_MODIFIED_OTHER | MINCORE_REFERENCED_OTHER)) !=
6260             (MINCORE_MODIFIED_OTHER | MINCORE_REFERENCED_OTHER) && managed) {
6261                 *pap = pa;
6262         }
6263         PMAP_UNLOCK(pmap);
6264         return (val);
6265 }
6266
6267 void
6268 pmap_kenter_device(vm_offset_t va, vm_size_t size, vm_paddr_t pa)
6269 {
6270         vm_offset_t sva;
6271         uint32_t l2attr;
6272
6273         KASSERT((size & PAGE_MASK) == 0,
6274             ("%s: device mapping not page-sized", __func__));
6275
6276         sva = va;
6277         l2attr = vm_memattr_to_pte2(VM_MEMATTR_DEVICE);
6278         while (size != 0) {
6279                 pmap_kenter_prot_attr(va, pa, PTE2_AP_KRW, l2attr);
6280                 va += PAGE_SIZE;
6281                 pa += PAGE_SIZE;
6282                 size -= PAGE_SIZE;
6283         }
6284         tlb_flush_range(sva, va - sva);
6285 }
6286
6287 void
6288 pmap_kremove_device(vm_offset_t va, vm_size_t size)
6289 {
6290         vm_offset_t sva;
6291
6292         KASSERT((size & PAGE_MASK) == 0,
6293             ("%s: device mapping not page-sized", __func__));
6294
6295         sva = va;
6296         while (size != 0) {
6297                 pmap_kremove(va);
6298                 va += PAGE_SIZE;
6299                 size -= PAGE_SIZE;
6300         }
6301         tlb_flush_range(sva, va - sva);
6302 }
6303
6304 void
6305 pmap_set_pcb_pagedir(pmap_t pmap, struct pcb *pcb)
6306 {
6307
6308         pcb->pcb_pagedir = pmap_ttb_get(pmap);
6309 }
6310
6311
6312 /*
6313  *  Clean L1 data cache range by physical address.
6314  *  The range must be within a single page.
6315  */
6316 static void
6317 pmap_dcache_wb_pou(vm_paddr_t pa, vm_size_t size, uint32_t attr)
6318 {
6319         pt2_entry_t *cmap2_pte2p;
6320         struct pcpu *pc;
6321
6322         KASSERT(((pa & PAGE_MASK) + size) <= PAGE_SIZE,
6323             ("%s: not on single page", __func__));
6324
6325         sched_pin();
6326         pc = get_pcpu();
6327         cmap2_pte2p = pc->pc_cmap2_pte2p;
6328         mtx_lock(&pc->pc_cmap_lock);
6329         if (pte2_load(cmap2_pte2p) != 0)
6330                 panic("%s: CMAP2 busy", __func__);
6331         pte2_store(cmap2_pte2p, PTE2_KERN_NG(pa, PTE2_AP_KRW, attr));
6332         dcache_wb_pou((vm_offset_t)pc->pc_cmap2_addr + (pa & PAGE_MASK), size);
6333         pte2_clear(cmap2_pte2p);
6334         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
6335         sched_unpin();
6336         mtx_unlock(&pc->pc_cmap_lock);
6337 }
6338
6339 /*
6340  *  Sync instruction cache range which is not mapped yet.
6341  */
6342 void
6343 cache_icache_sync_fresh(vm_offset_t va, vm_paddr_t pa, vm_size_t size)
6344 {
6345         uint32_t len, offset;
6346         vm_page_t m;
6347
6348         /* Write back d-cache on given address range. */
6349         offset = pa & PAGE_MASK;
6350         for ( ; size != 0; size -= len, pa += len, offset = 0) {
6351                 len = min(PAGE_SIZE - offset, size);
6352                 m = PHYS_TO_VM_PAGE(pa);
6353                 KASSERT(m != NULL, ("%s: vm_page_t is null for %#x",
6354                   __func__, pa));
6355                 pmap_dcache_wb_pou(pa, len, vm_page_pte2_attr(m));
6356         }
6357         /*
6358          * I-cache is VIPT. Only way how to flush all virtual mappings
6359          * on given physical address is to invalidate all i-cache.
6360          */
6361         icache_inv_all();
6362 }
6363
6364 void
6365 pmap_sync_icache(pmap_t pmap, vm_offset_t va, vm_size_t size)
6366 {
6367
6368         /* Write back d-cache on given address range. */
6369         if (va >= VM_MIN_KERNEL_ADDRESS) {
6370                 dcache_wb_pou(va, size);
6371         } else {
6372                 uint32_t len, offset;
6373                 vm_paddr_t pa;
6374                 vm_page_t m;
6375
6376                 offset = va & PAGE_MASK;
6377                 for ( ; size != 0; size -= len, va += len, offset = 0) {
6378                         pa = pmap_extract(pmap, va); /* offset is preserved */
6379                         len = min(PAGE_SIZE - offset, size);
6380                         m = PHYS_TO_VM_PAGE(pa);
6381                         KASSERT(m != NULL, ("%s: vm_page_t is null for %#x",
6382                                 __func__, pa));
6383                         pmap_dcache_wb_pou(pa, len, vm_page_pte2_attr(m));
6384                 }
6385         }
6386         /*
6387          * I-cache is VIPT. Only way how to flush all virtual mappings
6388          * on given physical address is to invalidate all i-cache.
6389          */
6390         icache_inv_all();
6391 }
6392
6393 /*
6394  *  The implementation of pmap_fault() uses IN_RANGE2() macro which
6395  *  depends on the fact that given range size is a power of 2.
6396  */
6397 CTASSERT(powerof2(NB_IN_PT1));
6398 CTASSERT(powerof2(PT2MAP_SIZE));
6399
6400 #define IN_RANGE2(addr, start, size)    \
6401     ((vm_offset_t)(start) == ((vm_offset_t)(addr) & ~((size) - 1)))
6402
6403 /*
6404  *  Handle access and R/W emulation faults.
6405  */
6406 int
6407 pmap_fault(pmap_t pmap, vm_offset_t far, uint32_t fsr, int idx, bool usermode)
6408 {
6409         pt1_entry_t *pte1p, pte1;
6410         pt2_entry_t *pte2p, pte2;
6411
6412         if (pmap == NULL)
6413                 pmap = kernel_pmap;
6414
6415         /*
6416          * In kernel, we should never get abort with FAR which is in range of
6417          * pmap->pm_pt1 or PT2MAP address spaces. If it happens, stop here
6418          * and print out a useful abort message and even get to the debugger
6419          * otherwise it likely ends with never ending loop of aborts.
6420          */
6421         if (__predict_false(IN_RANGE2(far, pmap->pm_pt1, NB_IN_PT1))) {
6422                 /*
6423                  * All L1 tables should always be mapped and present.
6424                  * However, we check only current one herein. For user mode,
6425                  * only permission abort from malicious user is not fatal.
6426                  * And alignment abort as it may have higher priority.
6427                  */
6428                 if (!usermode || (idx != FAULT_ALIGN && idx != FAULT_PERM_L2)) {
6429                         CTR4(KTR_PMAP, "%s: pmap %#x pm_pt1 %#x far %#x",
6430                             __func__, pmap, pmap->pm_pt1, far);
6431                         panic("%s: pm_pt1 abort", __func__);
6432                 }
6433                 return (KERN_INVALID_ADDRESS);
6434         }
6435         if (__predict_false(IN_RANGE2(far, PT2MAP, PT2MAP_SIZE))) {
6436                 /*
6437                  * PT2MAP should be always mapped and present in current
6438                  * L1 table. However, only existing L2 tables are mapped
6439                  * in PT2MAP. For user mode, only L2 translation abort and
6440                  * permission abort from malicious user is not fatal.
6441                  * And alignment abort as it may have higher priority.
6442                  */
6443                 if (!usermode || (idx != FAULT_ALIGN &&
6444                     idx != FAULT_TRAN_L2 && idx != FAULT_PERM_L2)) {
6445                         CTR4(KTR_PMAP, "%s: pmap %#x PT2MAP %#x far %#x",
6446                             __func__, pmap, PT2MAP, far);
6447                         panic("%s: PT2MAP abort", __func__);
6448                 }
6449                 return (KERN_INVALID_ADDRESS);
6450         }
6451
6452         /*
6453          * A pmap lock is used below for handling of access and R/W emulation
6454          * aborts. They were handled by atomic operations before so some
6455          * analysis of new situation is needed to answer the following question:
6456          * Is it safe to use the lock even for these aborts?
6457          *
6458          * There may happen two cases in general:
6459          *
6460          * (1) Aborts while the pmap lock is locked already - this should not
6461          * happen as pmap lock is not recursive. However, under pmap lock only
6462          * internal kernel data should be accessed and such data should be
6463          * mapped with A bit set and NM bit cleared. If double abort happens,
6464          * then a mapping of data which has caused it must be fixed. Further,
6465          * all new mappings are always made with A bit set and the bit can be
6466          * cleared only on managed mappings.
6467          *
6468          * (2) Aborts while another lock(s) is/are locked - this already can
6469          * happen. However, there is no difference here if it's either access or
6470          * R/W emulation abort, or if it's some other abort.
6471          */
6472
6473         PMAP_LOCK(pmap);
6474 #ifdef INVARIANTS
6475         pte1 = pte1_load(pmap_pte1(pmap, far));
6476         if (pte1_is_link(pte1)) {
6477                 /*
6478                  * Check in advance that associated L2 page table is mapped into
6479                  * PT2MAP space. Note that faulty access to not mapped L2 page
6480                  * table is caught in more general check above where "far" is
6481                  * checked that it does not lay in PT2MAP space. Note also that
6482                  * L1 page table and PT2TAB always exist and are mapped.
6483                  */
6484                 pte2 = pt2tab_load(pmap_pt2tab_entry(pmap, far));
6485                 if (!pte2_is_valid(pte2))
6486                         panic("%s: missing L2 page table (%p, %#x)",
6487                             __func__, pmap, far);
6488         }
6489 #endif
6490 #ifdef SMP
6491         /*
6492          * Special treatment is due to break-before-make approach done when
6493          * pte1 is updated for userland mapping during section promotion or
6494          * demotion. If not caught here, pmap_enter() can find a section
6495          * mapping on faulting address. That is not allowed.
6496          */
6497         if (idx == FAULT_TRAN_L1 && usermode && cp15_ats1cur_check(far) == 0) {
6498                 PMAP_UNLOCK(pmap);
6499                 return (KERN_SUCCESS);
6500         }
6501 #endif
6502         /*
6503          * Accesss bits for page and section. Note that the entry
6504          * is not in TLB yet, so TLB flush is not necessary.
6505          *
6506          * QQQ: This is hardware emulation, we do not call userret()
6507          *      for aborts from user mode.
6508          */
6509         if (idx == FAULT_ACCESS_L2) {
6510                 pte1 = pte1_load(pmap_pte1(pmap, far));
6511                 if (pte1_is_link(pte1)) {
6512                         /* L2 page table should exist and be mapped. */
6513                         pte2p = pt2map_entry(far);
6514                         pte2 = pte2_load(pte2p);
6515                         if (pte2_is_valid(pte2)) {
6516                                 pte2_store(pte2p, pte2 | PTE2_A);
6517                                 PMAP_UNLOCK(pmap);
6518                                 return (KERN_SUCCESS);
6519                         }
6520                 } else {
6521                         /*
6522                          * We got L2 access fault but PTE1 is not a link.
6523                          * Probably some race happened, do nothing.
6524                          */
6525                         CTR3(KTR_PMAP, "%s: FAULT_ACCESS_L2 - pmap %#x far %#x",
6526                             __func__, pmap, far);
6527                         PMAP_UNLOCK(pmap);
6528                         return (KERN_SUCCESS);
6529                 }
6530         }
6531         if (idx == FAULT_ACCESS_L1) {
6532                 pte1p = pmap_pte1(pmap, far);
6533                 pte1 = pte1_load(pte1p);
6534                 if (pte1_is_section(pte1)) {
6535                         pte1_store(pte1p, pte1 | PTE1_A);
6536                         PMAP_UNLOCK(pmap);
6537                         return (KERN_SUCCESS);
6538                 } else {
6539                         /*
6540                          * We got L1 access fault but PTE1 is not section
6541                          * mapping. Probably some race happened, do nothing.
6542                          */
6543                         CTR3(KTR_PMAP, "%s: FAULT_ACCESS_L1 - pmap %#x far %#x",
6544                             __func__, pmap, far);
6545                         PMAP_UNLOCK(pmap);
6546                         return (KERN_SUCCESS);
6547                 }
6548         }
6549
6550         /*
6551          * Handle modify bits for page and section. Note that the modify
6552          * bit is emulated by software. So PTEx_RO is software read only
6553          * bit and PTEx_NM flag is real hardware read only bit.
6554          *
6555          * QQQ: This is hardware emulation, we do not call userret()
6556          *      for aborts from user mode.
6557          */
6558         if ((fsr & FSR_WNR) && (idx == FAULT_PERM_L2)) {
6559                 pte1 = pte1_load(pmap_pte1(pmap, far));
6560                 if (pte1_is_link(pte1)) {
6561                         /* L2 page table should exist and be mapped. */
6562                         pte2p = pt2map_entry(far);
6563                         pte2 = pte2_load(pte2p);
6564                         if (pte2_is_valid(pte2) && !(pte2 & PTE2_RO) &&
6565                             (pte2 & PTE2_NM)) {
6566                                 pte2_store(pte2p, pte2 & ~PTE2_NM);
6567                                 tlb_flush(trunc_page(far));
6568                                 PMAP_UNLOCK(pmap);
6569                                 return (KERN_SUCCESS);
6570                         }
6571                 } else {
6572                         /*
6573                          * We got L2 permission fault but PTE1 is not a link.
6574                          * Probably some race happened, do nothing.
6575                          */
6576                         CTR3(KTR_PMAP, "%s: FAULT_PERM_L2 - pmap %#x far %#x",
6577                             __func__, pmap, far);
6578                         PMAP_UNLOCK(pmap);
6579                         return (KERN_SUCCESS);
6580                 }
6581         }
6582         if ((fsr & FSR_WNR) && (idx == FAULT_PERM_L1)) {
6583                 pte1p = pmap_pte1(pmap, far);
6584                 pte1 = pte1_load(pte1p);
6585                 if (pte1_is_section(pte1)) {
6586                         if (!(pte1 & PTE1_RO) && (pte1 & PTE1_NM)) {
6587                                 pte1_store(pte1p, pte1 & ~PTE1_NM);
6588                                 tlb_flush(pte1_trunc(far));
6589                                 PMAP_UNLOCK(pmap);
6590                                 return (KERN_SUCCESS);
6591                         }
6592                 } else {
6593                         /*
6594                          * We got L1 permission fault but PTE1 is not section
6595                          * mapping. Probably some race happened, do nothing.
6596                          */
6597                         CTR3(KTR_PMAP, "%s: FAULT_PERM_L1 - pmap %#x far %#x",
6598                             __func__, pmap, far);
6599                         PMAP_UNLOCK(pmap);
6600                         return (KERN_SUCCESS);
6601                 }
6602         }
6603
6604         /*
6605          * QQQ: The previous code, mainly fast handling of access and
6606          *      modify bits aborts, could be moved to ASM. Now we are
6607          *      starting to deal with not fast aborts.
6608          */
6609         PMAP_UNLOCK(pmap);
6610         return (KERN_FAILURE);
6611 }
6612
6613 #if defined(PMAP_DEBUG)
6614 /*
6615  *  Reusing of KVA used in pmap_zero_page function !!!
6616  */
6617 static void
6618 pmap_zero_page_check(vm_page_t m)
6619 {
6620         pt2_entry_t *cmap2_pte2p;
6621         uint32_t *p, *end;
6622         struct pcpu *pc;
6623
6624         sched_pin();
6625         pc = get_pcpu();
6626         cmap2_pte2p = pc->pc_cmap2_pte2p;
6627         mtx_lock(&pc->pc_cmap_lock);
6628         if (pte2_load(cmap2_pte2p) != 0)
6629                 panic("%s: CMAP2 busy", __func__);
6630         pte2_store(cmap2_pte2p, PTE2_KERN_NG(VM_PAGE_TO_PHYS(m), PTE2_AP_KRW,
6631             vm_page_pte2_attr(m)));
6632         end = (uint32_t*)(pc->pc_cmap2_addr + PAGE_SIZE);
6633         for (p = (uint32_t*)pc->pc_cmap2_addr; p < end; p++)
6634                 if (*p != 0)
6635                         panic("%s: page %p not zero, va: %p", __func__, m,
6636                             pc->pc_cmap2_addr);
6637         pte2_clear(cmap2_pte2p);
6638         tlb_flush((vm_offset_t)pc->pc_cmap2_addr);
6639         sched_unpin();
6640         mtx_unlock(&pc->pc_cmap_lock);
6641 }
6642
6643 int
6644 pmap_pid_dump(int pid)
6645 {
6646         pmap_t pmap;
6647         struct proc *p;
6648         int npte2 = 0;
6649         int i, j, index;
6650
6651         sx_slock(&allproc_lock);
6652         FOREACH_PROC_IN_SYSTEM(p) {
6653                 if (p->p_pid != pid || p->p_vmspace == NULL)
6654                         continue;
6655                 index = 0;
6656                 pmap = vmspace_pmap(p->p_vmspace);
6657                 for (i = 0; i < NPTE1_IN_PT1; i++) {
6658                         pt1_entry_t pte1;
6659                         pt2_entry_t *pte2p, pte2;
6660                         vm_offset_t base, va;
6661                         vm_paddr_t pa;
6662                         vm_page_t m;
6663
6664                         base = i << PTE1_SHIFT;
6665                         pte1 = pte1_load(&pmap->pm_pt1[i]);
6666
6667                         if (pte1_is_section(pte1)) {
6668                                 /*
6669                                  * QQQ: Do something here!
6670                                  */
6671                         } else if (pte1_is_link(pte1)) {
6672                                 for (j = 0; j < NPTE2_IN_PT2; j++) {
6673                                         va = base + (j << PAGE_SHIFT);
6674                                         if (va >= VM_MIN_KERNEL_ADDRESS) {
6675                                                 if (index) {
6676                                                         index = 0;
6677                                                         printf("\n");
6678                                                 }
6679                                                 sx_sunlock(&allproc_lock);
6680                                                 return (npte2);
6681                                         }
6682                                         pte2p = pmap_pte2(pmap, va);
6683                                         pte2 = pte2_load(pte2p);
6684                                         pmap_pte2_release(pte2p);
6685                                         if (!pte2_is_valid(pte2))
6686                                                 continue;
6687
6688                                         pa = pte2_pa(pte2);
6689                                         m = PHYS_TO_VM_PAGE(pa);
6690                                         printf("va: 0x%x, pa: 0x%x, w: %d, "
6691                                             "f: 0x%x", va, pa,
6692                                             m->ref_count, m->flags);
6693                                         npte2++;
6694                                         index++;
6695                                         if (index >= 2) {
6696                                                 index = 0;
6697                                                 printf("\n");
6698                                         } else {
6699                                                 printf(" ");
6700                                         }
6701                                 }
6702                         }
6703                 }
6704         }
6705         sx_sunlock(&allproc_lock);
6706         return (npte2);
6707 }
6708
6709 #endif
6710
6711 #ifdef DDB
6712 static pt2_entry_t *
6713 pmap_pte2_ddb(pmap_t pmap, vm_offset_t va)
6714 {
6715         pt1_entry_t pte1;
6716         vm_paddr_t pt2pg_pa;
6717
6718         pte1 = pte1_load(pmap_pte1(pmap, va));
6719         if (!pte1_is_link(pte1))
6720                 return (NULL);
6721
6722         if (pmap_is_current(pmap))
6723                 return (pt2map_entry(va));
6724
6725         /* Note that L2 page table size is not equal to PAGE_SIZE. */
6726         pt2pg_pa = trunc_page(pte1_link_pa(pte1));
6727         if (pte2_pa(pte2_load(PMAP3)) != pt2pg_pa) {
6728                 pte2_store(PMAP3, PTE2_KPT(pt2pg_pa));
6729 #ifdef SMP
6730                 PMAP3cpu = PCPU_GET(cpuid);
6731 #endif
6732                 tlb_flush_local((vm_offset_t)PADDR3);
6733         }
6734 #ifdef SMP
6735         else if (PMAP3cpu != PCPU_GET(cpuid)) {
6736                 PMAP3cpu = PCPU_GET(cpuid);
6737                 tlb_flush_local((vm_offset_t)PADDR3);
6738         }
6739 #endif
6740         return (PADDR3 + (arm32_btop(va) & (NPTE2_IN_PG - 1)));
6741 }
6742
6743 static void
6744 dump_pmap(pmap_t pmap)
6745 {
6746
6747         printf("pmap %p\n", pmap);
6748         printf("  pm_pt1: %p\n", pmap->pm_pt1);
6749         printf("  pm_pt2tab: %p\n", pmap->pm_pt2tab);
6750         printf("  pm_active: 0x%08lX\n", pmap->pm_active.__bits[0]);
6751 }
6752
6753 DB_SHOW_COMMAND(pmaps, pmap_list_pmaps)
6754 {
6755
6756         pmap_t pmap;
6757         LIST_FOREACH(pmap, &allpmaps, pm_list) {
6758                 dump_pmap(pmap);
6759         }
6760 }
6761
6762 static int
6763 pte2_class(pt2_entry_t pte2)
6764 {
6765         int cls;
6766
6767         cls = (pte2 >> 2) & 0x03;
6768         cls |= (pte2 >> 4) & 0x04;
6769         return (cls);
6770 }
6771
6772 static void
6773 dump_section(pmap_t pmap, uint32_t pte1_idx)
6774 {
6775 }
6776
6777 static void
6778 dump_link(pmap_t pmap, uint32_t pte1_idx, boolean_t invalid_ok)
6779 {
6780         uint32_t i;
6781         vm_offset_t va;
6782         pt2_entry_t *pte2p, pte2;
6783         vm_page_t m;
6784
6785         va = pte1_idx << PTE1_SHIFT;
6786         pte2p = pmap_pte2_ddb(pmap, va);
6787         for (i = 0; i < NPTE2_IN_PT2; i++, pte2p++, va += PAGE_SIZE) {
6788                 pte2 = pte2_load(pte2p);
6789                 if (pte2 == 0)
6790                         continue;
6791                 if (!pte2_is_valid(pte2)) {
6792                         printf(" 0x%08X: 0x%08X", va, pte2);
6793                         if (!invalid_ok)
6794                                 printf(" - not valid !!!");
6795                         printf("\n");
6796                         continue;
6797                 }
6798                 m = PHYS_TO_VM_PAGE(pte2_pa(pte2));
6799                 printf(" 0x%08X: 0x%08X, TEX%d, s:%d, g:%d, m:%p", va , pte2,
6800                     pte2_class(pte2), !!(pte2 & PTE2_S), !(pte2 & PTE2_NG), m);
6801                 if (m != NULL) {
6802                         printf(" v:%d w:%d f:0x%04X\n", m->valid,
6803                             m->ref_count, m->flags);
6804                 } else {
6805                         printf("\n");
6806                 }
6807         }
6808 }
6809
6810 static __inline boolean_t
6811 is_pv_chunk_space(vm_offset_t va)
6812 {
6813
6814         if ((((vm_offset_t)pv_chunkbase) <= va) &&
6815             (va < ((vm_offset_t)pv_chunkbase + PAGE_SIZE * pv_maxchunks)))
6816                 return (TRUE);
6817         return (FALSE);
6818 }
6819
6820 DB_SHOW_COMMAND(pmap, pmap_pmap_print)
6821 {
6822         /* XXX convert args. */
6823         pmap_t pmap = (pmap_t)addr;
6824         pt1_entry_t pte1;
6825         pt2_entry_t pte2;
6826         vm_offset_t va, eva;
6827         vm_page_t m;
6828         uint32_t i;
6829         boolean_t invalid_ok, dump_link_ok, dump_pv_chunk;
6830
6831         if (have_addr) {
6832                 pmap_t pm;
6833
6834                 LIST_FOREACH(pm, &allpmaps, pm_list)
6835                         if (pm == pmap) break;
6836                 if (pm == NULL) {
6837                         printf("given pmap %p is not in allpmaps list\n", pmap);
6838                         return;
6839                 }
6840         } else
6841                 pmap = PCPU_GET(curpmap);
6842
6843         eva = (modif[0] == 'u') ? VM_MAXUSER_ADDRESS : 0xFFFFFFFF;
6844         dump_pv_chunk = FALSE; /* XXX evaluate from modif[] */
6845
6846         printf("pmap: 0x%08X\n", (uint32_t)pmap);
6847         printf("PT2MAP: 0x%08X\n", (uint32_t)PT2MAP);
6848         printf("pt2tab: 0x%08X\n", (uint32_t)pmap->pm_pt2tab);
6849
6850         for(i = 0; i < NPTE1_IN_PT1; i++) {
6851                 pte1 = pte1_load(&pmap->pm_pt1[i]);
6852                 if (pte1 == 0)
6853                         continue;
6854                 va = i << PTE1_SHIFT;
6855                 if (va >= eva)
6856                         break;
6857
6858                 if (pte1_is_section(pte1)) {
6859                         printf("0x%08X: Section 0x%08X, s:%d g:%d\n", va, pte1,
6860                             !!(pte1 & PTE1_S), !(pte1 & PTE1_NG));
6861                         dump_section(pmap, i);
6862                 } else if (pte1_is_link(pte1)) {
6863                         dump_link_ok = TRUE;
6864                         invalid_ok = FALSE;
6865                         pte2 = pte2_load(pmap_pt2tab_entry(pmap, va));
6866                         m = PHYS_TO_VM_PAGE(pte1_link_pa(pte1));
6867                         printf("0x%08X: Link 0x%08X, pt2tab: 0x%08X m: %p",
6868                             va, pte1, pte2, m);
6869                         if (is_pv_chunk_space(va)) {
6870                                 printf(" - pv_chunk space");
6871                                 if (dump_pv_chunk)
6872                                         invalid_ok = TRUE;
6873                                 else
6874                                         dump_link_ok = FALSE;
6875                         }
6876                         else if (m != NULL)
6877                                 printf(" w:%d w2:%u", m->ref_count,
6878                                     pt2_wirecount_get(m, pte1_index(va)));
6879                         if (pte2 == 0)
6880                                 printf(" !!! pt2tab entry is ZERO");
6881                         else if (pte2_pa(pte1) != pte2_pa(pte2))
6882                                 printf(" !!! pt2tab entry is DIFFERENT - m: %p",
6883                                     PHYS_TO_VM_PAGE(pte2_pa(pte2)));
6884                         printf("\n");
6885                         if (dump_link_ok)
6886                                 dump_link(pmap, i, invalid_ok);
6887                 } else
6888                         printf("0x%08X: Invalid entry 0x%08X\n", va, pte1);
6889         }
6890 }
6891
6892 static void
6893 dump_pt2tab(pmap_t pmap)
6894 {
6895         uint32_t i;
6896         pt2_entry_t pte2;
6897         vm_offset_t va;
6898         vm_paddr_t pa;
6899         vm_page_t m;
6900
6901         printf("PT2TAB:\n");
6902         for (i = 0; i < PT2TAB_ENTRIES; i++) {
6903                 pte2 = pte2_load(&pmap->pm_pt2tab[i]);
6904                 if (!pte2_is_valid(pte2))
6905                         continue;
6906                 va = i << PT2TAB_SHIFT;
6907                 pa = pte2_pa(pte2);
6908                 m = PHYS_TO_VM_PAGE(pa);
6909                 printf(" 0x%08X: 0x%08X, TEX%d, s:%d, m:%p", va, pte2,
6910                     pte2_class(pte2), !!(pte2 & PTE2_S), m);
6911                 if (m != NULL)
6912                         printf(" , w: %d, f: 0x%04X pidx: %lld",
6913                             m->ref_count, m->flags, m->pindex);
6914                 printf("\n");
6915         }
6916 }
6917
6918 DB_SHOW_COMMAND(pmap_pt2tab, pmap_pt2tab_print)
6919 {
6920         /* XXX convert args. */
6921         pmap_t pmap = (pmap_t)addr;
6922         pt1_entry_t pte1;
6923         pt2_entry_t pte2;
6924         vm_offset_t va;
6925         uint32_t i, start;
6926
6927         if (have_addr) {
6928                 printf("supported only on current pmap\n");
6929                 return;
6930         }
6931
6932         pmap = PCPU_GET(curpmap);
6933         printf("curpmap: 0x%08X\n", (uint32_t)pmap);
6934         printf("PT2MAP: 0x%08X\n", (uint32_t)PT2MAP);
6935         printf("pt2tab: 0x%08X\n", (uint32_t)pmap->pm_pt2tab);
6936
6937         start = pte1_index((vm_offset_t)PT2MAP);
6938         for (i = start; i < (start + NPT2_IN_PT2TAB); i++) {
6939                 pte1 = pte1_load(&pmap->pm_pt1[i]);
6940                 if (pte1 == 0)
6941                         continue;
6942                 va = i << PTE1_SHIFT;
6943                 if (pte1_is_section(pte1)) {
6944                         printf("0x%08X: Section 0x%08X, s:%d\n", va, pte1,
6945                             !!(pte1 & PTE1_S));
6946                         dump_section(pmap, i);
6947                 } else if (pte1_is_link(pte1)) {
6948                         pte2 = pte2_load(pmap_pt2tab_entry(pmap, va));
6949                         printf("0x%08X: Link 0x%08X, pt2tab: 0x%08X\n", va,
6950                             pte1, pte2);
6951                         if (pte2 == 0)
6952                                 printf("  !!! pt2tab entry is ZERO\n");
6953                 } else
6954                         printf("0x%08X: Invalid entry 0x%08X\n", va, pte1);
6955         }
6956         dump_pt2tab(pmap);
6957 }
6958 #endif