]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/arm64/include/cpu.h
Merge OpenSSL 1.0.1p.
[FreeBSD/FreeBSD.git] / sys / arm64 / include / cpu.h
1 /*-
2  * Copyright (c) 1990 The Regents of the University of California.
3  * Copyright (c) 2014 The FreeBSD Foundation
4  * All rights reserved.
5  *
6  * This code is derived from software contributed to Berkeley by
7  * William Jolitz.
8  *
9  * Portions of this software were developed by Andrew Turner
10  * under sponsorship from the FreeBSD Foundation
11  *
12  * Redistribution and use in source and binary forms, with or without
13  * modification, are permitted provided that the following conditions
14  * are met:
15  * 1. Redistributions of source code must retain the above copyright
16  *    notice, this list of conditions and the following disclaimer.
17  * 2. Redistributions in binary form must reproduce the above copyright
18  *    notice, this list of conditions and the following disclaimer in the
19  *    documentation and/or other materials provided with the distribution.
20  * 3. Neither the name of the University nor the names of its contributors
21  *    may be used to endorse or promote products derived from this software
22  *    without specific prior written permission.
23  *
24  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
25  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
26  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
27  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
28  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
29  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
30  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
31  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
32  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
33  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
34  * SUCH DAMAGE.
35  *
36  *      from: @(#)cpu.h 5.4 (Berkeley) 5/9/91
37  *      from: FreeBSD: src/sys/i386/include/cpu.h,v 1.62 2001/06/29
38  * $FreeBSD$
39  */
40
41 #ifndef _MACHINE_CPU_H_
42 #define _MACHINE_CPU_H_
43
44 #include <machine/atomic.h>
45 #include <machine/frame.h>
46
47 #define TRAPF_PC(tfp)           ((tfp)->tf_lr)
48 #define TRAPF_USERMODE(tfp)     (((tfp)->tf_elr & (1ul << 63)) == 0)
49
50 #define cpu_getstack(td)        ((td)->td_frame->tf_sp)
51 #define cpu_setstack(td, sp)    ((td)->td_frame->tf_sp = (sp))
52 #define cpu_spinwait()          /* nothing */
53
54 /* Extract CPU affinity levels 0-3 */
55 #define CPU_AFF0(mpidr) (u_int)(((mpidr) >> 0) & 0xff)
56 #define CPU_AFF1(mpidr) (u_int)(((mpidr) >> 8) & 0xff)
57 #define CPU_AFF2(mpidr) (u_int)(((mpidr) >> 16) & 0xff)
58 #define CPU_AFF3(mpidr) (u_int)(((mpidr) >> 32) & 0xff)
59 #define CPU_AFF_MASK    0xff00ffffffUL  /* Mask affinity fields in MPIDR_EL1 */
60
61 #ifdef _KERNEL
62
63 #define CPU_IMPL_ARM            0x41
64 #define CPU_IMPL_BROADCOM       0x42
65 #define CPU_IMPL_CAVIUM         0x43
66 #define CPU_IMPL_DEC            0x44
67 #define CPU_IMPL_INFINEON       0x49
68 #define CPU_IMPL_FREESCALE      0x4D
69 #define CPU_IMPL_NVIDIA         0x4E
70 #define CPU_IMPL_APM            0x50
71 #define CPU_IMPL_QUALCOMM       0x51
72 #define CPU_IMPL_MARVELL        0x56
73 #define CPU_IMPL_INTEL          0x69
74
75 #define CPU_PART_THUNDER        0x0A1
76 #define CPU_PART_FOUNDATION     0xD00
77 #define CPU_PART_CORTEX_A53     0xD03
78 #define CPU_PART_CORTEX_A57     0xD07
79
80 #define CPU_IMPL(midr)  (((midr) >> 24) & 0xff)
81 #define CPU_PART(midr)  (((midr) >> 4) & 0xfff)
82 #define CPU_VAR(midr)   (((midr) >> 20) & 0xf)
83 #define CPU_REV(midr)   (((midr) >> 0) & 0xf)
84
85 #define CPU_IMPL_TO_MIDR(val)   (((val) & 0xff) << 24)
86 #define CPU_PART_TO_MIDR(val)   (((val) & 0xfff) << 4)
87 #define CPU_VAR_TO_MIDR(val)    (((val) & 0xf) << 20)
88 #define CPU_REV_TO_MIDR(val)    (((val) & 0xf) << 0)
89
90 #define CPU_IMPL_MASK   (0xff << 24)
91 #define CPU_PART_MASK   (0xfff << 4)
92 #define CPU_VAR_MASK    (0xf << 20)
93 #define CPU_REV_MASK    (0xf << 0)
94
95 #define CPU_MATCH(mask, impl, part, var, rev)                                           \
96     (((mask) & PCPU_GET(midr)) == (CPU_IMPL_TO_MIDR((impl)) |           \
97     CPU_PART_TO_MIDR((part)) | CPU_VAR_TO_MIDR((var)) |                         \
98     CPU_REV_TO_MIDR((rev))))
99
100 extern char btext[];
101 extern char etext[];
102
103 extern uint64_t __cpu_affinity[];
104
105 void    cpu_halt(void) __dead2;
106 void    cpu_reset(void) __dead2;
107 void    fork_trampoline(void);
108 void    identify_cpu(void);
109 void    swi_vm(void *v);
110
111 #define CPU_AFFINITY(cpu)       __cpu_affinity[(cpu)]
112
113 static __inline uint64_t
114 get_cyclecount(void)
115 {
116
117         /* TODO: This is bogus */
118         return (1);
119 }
120
121 #define ADDRESS_TRANSLATE_FUNC(stage)                           \
122 static inline uint64_t                                          \
123 arm64_address_translate_ ##stage (uint64_t addr)                \
124 {                                                               \
125         uint64_t ret;                                           \
126                                                                 \
127         __asm __volatile(                                       \
128             "at " __STRING(stage) ", %1 \n"                                     \
129             "mrs %0, par_el1" : "=r"(ret) : "r"(addr));         \
130                                                                 \
131         return (ret);                                           \
132 }
133
134 ADDRESS_TRANSLATE_FUNC(s1e0r)
135 ADDRESS_TRANSLATE_FUNC(s1e0w)
136 ADDRESS_TRANSLATE_FUNC(s1e1r)
137 ADDRESS_TRANSLATE_FUNC(s1e1w)
138
139 #endif
140
141 #endif /* !_MACHINE_CPU_H_ */