]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/arm64/include/pte.h
Ordinarily, during a superpage promotion or demotion within a pmap, the
[FreeBSD/FreeBSD.git] / sys / arm64 / include / pte.h
1 /*-
2  * Copyright (c) 2014 Andrew Turner
3  * Copyright (c) 2014-2015 The FreeBSD Foundation
4  * All rights reserved.
5  *
6  * This software was developed by Andrew Turner under
7  * sponsorship from the FreeBSD Foundation.
8  *
9  * Redistribution and use in source and binary forms, with or without
10  * modification, are permitted provided that the following conditions
11  * are met:
12  * 1. Redistributions of source code must retain the above copyright
13  *    notice, this list of conditions and the following disclaimer.
14  * 2. Redistributions in binary form must reproduce the above copyright
15  *    notice, this list of conditions and the following disclaimer in the
16  *    documentation and/or other materials provided with the distribution.
17  *
18  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
19  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
20  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
21  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
22  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
23  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
24  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
25  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
26  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
27  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
28  * SUCH DAMAGE.
29  *
30  * $FreeBSD$
31  */
32
33 #ifndef _MACHINE_PTE_H_
34 #define _MACHINE_PTE_H_
35
36 #ifndef LOCORE
37 typedef uint64_t        pd_entry_t;             /* page directory entry */
38 typedef uint64_t        pt_entry_t;             /* page table entry */
39 #endif
40
41 /* Block and Page attributes */
42 #define ATTR_MASK_H     UINT64_C(0xfffc000000000000)
43 #define ATTR_MASK_L     UINT64_C(0x0000000000000fff)
44 #define ATTR_MASK       (ATTR_MASK_H | ATTR_MASK_L)
45 /* Bits 58:55 are reserved for software */
46 #define ATTR_SW_UNUSED2 (1UL << 58)
47 #define ATTR_SW_UNUSED1 (1UL << 57)
48 #define ATTR_SW_MANAGED (1UL << 56)
49 #define ATTR_SW_WIRED   (1UL << 55)
50 #define ATTR_UXN        (1UL << 54)
51 #define ATTR_PXN        (1UL << 53)
52 #define ATTR_XN         (ATTR_PXN | ATTR_UXN)
53 #define ATTR_CONTIGUOUS (1UL << 52)
54 #define ATTR_DBM        (1UL << 51)
55 #define ATTR_nG         (1 << 11)
56 #define ATTR_AF         (1 << 10)
57 #define ATTR_SH(x)      ((x) << 8)
58 #define  ATTR_SH_MASK   ATTR_SH(3)
59 #define  ATTR_SH_NS     0               /* Non-shareable */
60 #define  ATTR_SH_OS     2               /* Outer-shareable */
61 #define  ATTR_SH_IS     3               /* Inner-shareable */
62 #define ATTR_AP_RW_BIT  (1 << 7)
63 #define ATTR_AP(x)      ((x) << 6)
64 #define  ATTR_AP_MASK   ATTR_AP(3)
65 #define  ATTR_AP_RW     (0 << 1)
66 #define  ATTR_AP_RO     (1 << 1)
67 #define  ATTR_AP_USER   (1 << 0)
68 #define ATTR_NS         (1 << 5)
69 #define ATTR_IDX(x)     ((x) << 2)
70 #define ATTR_IDX_MASK   (7 << 2)
71
72 #define ATTR_DEFAULT    (ATTR_AF | ATTR_SH(ATTR_SH_IS))
73
74 #define ATTR_DESCR_MASK         3
75 #define ATTR_DESCR_VALID        1
76 #define ATTR_DESCR_TYPE_MASK    2
77 #define ATTR_DESCR_TYPE_TABLE   2
78 #define ATTR_DESCR_TYPE_PAGE    2
79 #define ATTR_DESCR_TYPE_BLOCK   0
80
81 /* Level 0 table, 512GiB per entry */
82 #define L0_SHIFT        39
83 #define L0_SIZE         (1ul << L0_SHIFT)
84 #define L0_OFFSET       (L0_SIZE - 1ul)
85 #define L0_INVAL        0x0 /* An invalid address */
86         /* 0x1 Level 0 doesn't support block translation */
87         /* 0x2 also marks an invalid address */
88 #define L0_TABLE        0x3 /* A next-level table */
89
90 /* Level 1 table, 1GiB per entry */
91 #define L1_SHIFT        30
92 #define L1_SIZE         (1 << L1_SHIFT)
93 #define L1_OFFSET       (L1_SIZE - 1)
94 #define L1_INVAL        L0_INVAL
95 #define L1_BLOCK        0x1
96 #define L1_TABLE        L0_TABLE
97
98 /* Level 2 table, 2MiB per entry */
99 #define L2_SHIFT        21
100 #define L2_SIZE         (1 << L2_SHIFT)
101 #define L2_OFFSET       (L2_SIZE - 1)
102 #define L2_INVAL        L1_INVAL
103 #define L2_BLOCK        L1_BLOCK
104 #define L2_TABLE        L1_TABLE
105
106 #define L2_BLOCK_MASK   UINT64_C(0xffffffe00000)
107
108 /* Level 3 table, 4KiB per entry */
109 #define L3_SHIFT        12
110 #define L3_SIZE         (1 << L3_SHIFT)
111 #define L3_OFFSET       (L3_SIZE - 1)
112 #define L3_SHIFT        12
113 #define L3_INVAL        0x0
114         /* 0x1 is reserved */
115         /* 0x2 also marks an invalid address */
116 #define L3_PAGE         0x3
117
118 #define PMAP_MAPDEV_EARLY_SIZE  (L2_SIZE * 8)
119
120 #define L0_ENTRIES_SHIFT 9
121 #define L0_ENTRIES      (1 << L0_ENTRIES_SHIFT)
122 #define L0_ADDR_MASK    (L0_ENTRIES - 1)
123
124 #define Ln_ENTRIES_SHIFT 9
125 #define Ln_ENTRIES      (1 << Ln_ENTRIES_SHIFT)
126 #define Ln_ADDR_MASK    (Ln_ENTRIES - 1)
127 #define Ln_TABLE_MASK   ((1 << 12) - 1)
128
129 #define pmap_l0_index(va)       (((va) >> L0_SHIFT) & L0_ADDR_MASK)
130 #define pmap_l1_index(va)       (((va) >> L1_SHIFT) & Ln_ADDR_MASK)
131 #define pmap_l2_index(va)       (((va) >> L2_SHIFT) & Ln_ADDR_MASK)
132 #define pmap_l3_index(va)       (((va) >> L3_SHIFT) & Ln_ADDR_MASK)
133
134 #endif /* !_MACHINE_PTE_H_ */
135
136 /* End of pte.h */