]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/compat/freebsd32/freebsd32_ioctl.h
MFV r337195: 9454 ::zfs_blkstats should count embedded blocks
[FreeBSD/FreeBSD.git] / sys / compat / freebsd32 / freebsd32_ioctl.h
1 /*-
2  * SPDX-License-Identifier: BSD-3-Clause
3  *
4  * Copyright (c) 2008 David E. O'Brien
5  * All rights reserved.
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 1. Redistributions of source code must retain the above copyright
11  *    notice, this list of conditions and the following disclaimer.
12  * 2. Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  * 3. Neither the name of the author nor the names of its contributors
16  *    may be used to endorse or promote products derived from this software
17  *    without specific prior written permission.
18  *
19  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
20  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
21  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
22  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
23  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
24  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
25  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
26  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
27  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
28  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
29  * SUCH DAMAGE.
30  *
31  * $FreeBSD$
32  */
33
34 #ifndef _COMPAT_FREEBSD32_IOCTL_H_
35 #define _COMPAT_FREEBSD32_IOCTL_H_
36
37 #include <cam/scsi/scsi_sg.h>
38
39 typedef __uint32_t caddr_t32;
40
41 struct ioc_read_toc_entry32 {
42         u_char  address_format;
43         u_char  starting_track;
44         u_short data_len;
45         uint32_t data;          /* struct cd_toc_entry* */
46 };
47
48 struct fiodgname_arg32 {
49         int             len;
50         caddr_t32       buf;
51 };
52
53 struct mem_range_op32
54 {
55         caddr_t32       mo_desc;
56         int             mo_arg[2];
57 };
58
59 struct pci_conf32 {
60         struct pcisel   pc_sel;         /* domain+bus+slot+function */
61         u_int8_t        pc_hdr;         /* PCI header type */
62         u_int16_t       pc_subvendor;   /* card vendor ID */
63         u_int16_t       pc_subdevice;   /* card device ID, assigned by
64                                            card vendor */
65         u_int16_t       pc_vendor;      /* chip vendor ID */
66         u_int16_t       pc_device;      /* chip device ID, assigned by
67                                            chip vendor */
68         u_int8_t        pc_class;       /* chip PCI class */
69         u_int8_t        pc_subclass;    /* chip PCI subclass */
70         u_int8_t        pc_progif;      /* chip PCI programming interface */
71         u_int8_t        pc_revid;       /* chip revision ID */
72         char            pd_name[PCI_MAXNAMELEN + 1];  /* device name */
73         u_int32_t       pd_unit;        /* device unit number */
74 };
75
76 struct pci_match_conf32 {
77         struct pcisel           pc_sel;         /* domain+bus+slot+function */
78         char                    pd_name[PCI_MAXNAMELEN + 1];  /* device name */
79         u_int32_t               pd_unit;        /* Unit number */
80         u_int16_t               pc_vendor;      /* PCI Vendor ID */
81         u_int16_t               pc_device;      /* PCI Device ID */
82         u_int8_t                pc_class;       /* PCI class */
83         u_int32_t               flags;          /* Matching expression */
84 };
85
86 struct pci_conf_io32 {
87         u_int32_t               pat_buf_len;    /* pattern buffer length */
88         u_int32_t               num_patterns;   /* number of patterns */
89         caddr_t32               patterns;       /* struct pci_match_conf ptr */
90         u_int32_t               match_buf_len;  /* match buffer length */
91         u_int32_t               num_matches;    /* number of matches returned */
92         caddr_t32               matches;        /* struct pci_conf ptr */
93         u_int32_t               offset;         /* offset into device list */
94         u_int32_t               generation;     /* device list generation */
95         u_int32_t               status;         /* request status */
96 };
97
98 struct pci_bar_mmap32 {
99         uint32_t        pbm_map_base;
100         uint32_t        pbm_map_length;
101         uint32_t        pbm_bar_length1, pbm_bar_length2;
102         int             pbm_bar_off;
103         struct pcisel   pbm_sel;
104         int             pbm_reg;
105         int             pbm_flags;
106         int             pbm_memattr;
107 };
108
109 #define CDIOREADTOCENTRYS_32 _IOWR('c', 5, struct ioc_read_toc_entry32)
110 #define FIODGNAME_32    _IOW('f', 120, struct fiodgname_arg32)
111 #define MEMRANGE_GET32  _IOWR('m', 50, struct mem_range_op32)
112 #define MEMRANGE_SET32  _IOW('m', 51, struct mem_range_op32)
113 #define PCIOCGETCONF_32 _IOWR('p', 5, struct pci_conf_io32)
114 #define SG_IO_32        _IOWR(SGIOC, 0x85, struct sg_io_hdr32)
115 #define PCIOCBARMMAP_32 _IOWR('p', 8, struct pci_bar_mmap32)
116
117 #endif  /* _COMPAT_FREEBSD32_IOCTL_H_ */