]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/dev/ata/chipsets/ata-acerlabs.c
add -n option to suppress clearing the build tree and add -DNO_CLEAN
[FreeBSD/FreeBSD.git] / sys / dev / ata / chipsets / ata-acerlabs.c
1 /*-
2  * Copyright (c) 1998 - 2008 Søren Schmidt <sos@FreeBSD.org>
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer,
10  *    without modification, immediately at the beginning of the file.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  *
15  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
16  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
17  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
18  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
19  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
20  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
21  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
22  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
23  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
24  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
25  */
26
27 #include <sys/cdefs.h>
28 __FBSDID("$FreeBSD$");
29
30 #include "opt_ata.h"
31 #include <sys/param.h>
32 #include <sys/module.h>
33 #include <sys/systm.h>
34 #include <sys/kernel.h>
35 #include <sys/ata.h>
36 #include <sys/bus.h>
37 #include <sys/endian.h>
38 #include <sys/malloc.h>
39 #include <sys/lock.h>
40 #include <sys/mutex.h>
41 #include <sys/sema.h>
42 #include <sys/taskqueue.h>
43 #include <vm/uma.h>
44 #include <machine/stdarg.h>
45 #include <machine/resource.h>
46 #include <machine/bus.h>
47 #include <sys/rman.h>
48 #include <dev/pci/pcivar.h>
49 #include <dev/pci/pcireg.h>
50 #include <dev/ata/ata-all.h>
51 #include <dev/ata/ata-pci.h>
52 #include <ata_if.h>
53
54 /* local prototypes */
55 static int ata_ali_chipinit(device_t dev);
56 static int ata_ali_allocate(device_t dev);
57 static int ata_ali_sata_allocate(device_t dev);
58 static void ata_ali_reset(device_t dev);
59 static void ata_ali_setmode(device_t dev, int mode);
60
61 /* misc defines */
62 #define ALI_OLD         0x01
63 #define ALI_NEW         0x02
64 #define ALI_SATA        0x04
65
66
67 /*
68  * Acer Labs Inc (ALI) chipset support functions
69  */
70 static int
71 ata_ali_probe(device_t dev)
72 {
73     struct ata_pci_controller *ctlr = device_get_softc(dev);
74     static struct ata_chip_id ids[] =
75     {{ ATA_ALI_5289, 0x00, 2, ALI_SATA, ATA_SA150, "M5289" },
76      { ATA_ALI_5288, 0x00, 4, ALI_SATA, ATA_SA300, "M5288" },
77      { ATA_ALI_5287, 0x00, 4, ALI_SATA, ATA_SA150, "M5287" },
78      { ATA_ALI_5281, 0x00, 2, ALI_SATA, ATA_SA150, "M5281" },
79      { ATA_ALI_5229, 0xc5, 0, ALI_NEW,  ATA_UDMA6, "M5229" },
80      { ATA_ALI_5229, 0xc4, 0, ALI_NEW,  ATA_UDMA5, "M5229" },
81      { ATA_ALI_5229, 0xc2, 0, ALI_NEW,  ATA_UDMA4, "M5229" },
82      { ATA_ALI_5229, 0x20, 0, ALI_OLD,  ATA_UDMA2, "M5229" },
83      { ATA_ALI_5229, 0x00, 0, ALI_OLD,  ATA_WDMA2, "M5229" },
84      { 0, 0, 0, 0, 0, 0}};
85
86     if (pci_get_vendor(dev) != ATA_ACER_LABS_ID)
87         return ENXIO;
88
89     if (!(ctlr->chip = ata_match_chip(dev, ids)))
90         return ENXIO;
91
92     ata_set_desc(dev);
93     ctlr->chipinit = ata_ali_chipinit;
94     return 0;
95 }
96
97 static int
98 ata_ali_chipinit(device_t dev)
99 {
100     struct ata_pci_controller *ctlr = device_get_softc(dev);
101
102     if (ata_setup_interrupt(dev, ata_generic_intr))
103         return ENXIO;
104
105     switch (ctlr->chip->cfg2) {
106     case ALI_SATA:
107         ctlr->channels = ctlr->chip->cfg1;
108         ctlr->allocate = ata_ali_sata_allocate;
109         ctlr->setmode = ata_sata_setmode;
110
111         /* AHCI mode is correctly supported only on the ALi 5288. */
112         if ((ctlr->chip->chipid == ATA_ALI_5288) &&
113             (ata_ahci_chipinit(dev) != ENXIO))
114             return 0;
115
116         /* enable PCI interrupt */
117         pci_write_config(dev, PCIR_COMMAND,
118                          pci_read_config(dev, PCIR_COMMAND, 2) & ~0x0400, 2);
119         break;
120
121     case ALI_NEW:
122         /* use device interrupt as byte count end */
123         pci_write_config(dev, 0x4a, pci_read_config(dev, 0x4a, 1) | 0x20, 1);
124
125         /* enable cable detection and UDMA support on newer chips */
126         pci_write_config(dev, 0x4b, pci_read_config(dev, 0x4b, 1) | 0x09, 1);
127
128         /* enable ATAPI UDMA mode */
129         pci_write_config(dev, 0x53, pci_read_config(dev, 0x53, 1) | 0x01, 1);
130
131         /* only chips with revision > 0xc4 can do 48bit DMA */
132         if (ctlr->chip->chiprev <= 0xc4)
133             device_printf(dev,
134                           "using PIO transfers above 137GB as workaround for "
135                           "48bit DMA access bug, expect reduced performance\n");
136         ctlr->allocate = ata_ali_allocate;
137         ctlr->reset = ata_ali_reset;
138         ctlr->setmode = ata_ali_setmode;
139         break;
140
141     case ALI_OLD:
142         /* deactivate the ATAPI FIFO and enable ATAPI UDMA */
143         pci_write_config(dev, 0x53, pci_read_config(dev, 0x53, 1) | 0x03, 1);
144         ctlr->setmode = ata_ali_setmode;
145         break;
146     }
147     return 0;
148 }
149
150 static int
151 ata_ali_allocate(device_t dev)
152 {
153     struct ata_pci_controller *ctlr = device_get_softc(device_get_parent(dev));
154     struct ata_channel *ch = device_get_softc(dev);
155
156     /* setup the usual register normal pci style */
157     if (ata_pci_allocate(dev))
158         return ENXIO;
159
160     /* older chips can't do 48bit DMA transfers */
161     if (ctlr->chip->chiprev <= 0xc4)
162         ch->flags |= ATA_NO_48BIT_DMA;
163
164     return 0;
165 }
166
167 static int
168 ata_ali_sata_allocate(device_t dev)
169 {
170     device_t parent = device_get_parent(dev);
171     struct ata_pci_controller *ctlr = device_get_softc(parent);
172     struct ata_channel *ch = device_get_softc(dev);
173     struct resource *io = NULL, *ctlio = NULL;
174     int unit01 = (ch->unit & 1), unit10 = (ch->unit & 2);
175     int i, rid;
176                 
177     rid = PCIR_BAR(0) + (unit01 ? 8 : 0);
178     io = bus_alloc_resource_any(parent, SYS_RES_IOPORT, &rid, RF_ACTIVE);
179     if (!io)
180         return ENXIO;
181
182     rid = PCIR_BAR(1) + (unit01 ? 8 : 0);
183     ctlio = bus_alloc_resource_any(parent, SYS_RES_IOPORT, &rid, RF_ACTIVE);
184     if (!ctlio) {
185         bus_release_resource(dev, SYS_RES_IOPORT, ATA_IOADDR_RID, io);
186         return ENXIO;
187     }
188                 
189     for (i = ATA_DATA; i <= ATA_COMMAND; i ++) {
190         ch->r_io[i].res = io;
191         ch->r_io[i].offset = i + (unit10 ? 8 : 0);
192     }
193     ch->r_io[ATA_CONTROL].res = ctlio;
194     ch->r_io[ATA_CONTROL].offset = 2 + (unit10 ? 4 : 0);
195     ch->r_io[ATA_IDX_ADDR].res = io;
196     ata_default_registers(dev);
197     if (ctlr->r_res1) {
198         for (i = ATA_BMCMD_PORT; i <= ATA_BMDTP_PORT; i++) {
199             ch->r_io[i].res = ctlr->r_res1;
200             ch->r_io[i].offset = (i - ATA_BMCMD_PORT)+(ch->unit * ATA_BMIOSIZE);
201         }
202     }
203     ch->flags |= ATA_NO_SLAVE;
204
205     /* XXX SOS PHY handling awkward in ALI chip not supported yet */
206     ata_pci_hw(dev);
207     return 0;
208 }
209
210 static void
211 ata_ali_reset(device_t dev)
212 {
213     struct ata_pci_controller *ctlr = device_get_softc(device_get_parent(dev));
214     struct ata_channel *ch = device_get_softc(dev);
215     device_t *children;
216     int nchildren, i;
217
218     ata_generic_reset(dev);
219
220     /*
221      * workaround for datacorruption bug found on at least SUN Blade-100
222      * find the ISA function on the southbridge and disable then enable
223      * the ATA channel tristate buffer
224      */
225     if (ctlr->chip->chiprev == 0xc3 || ctlr->chip->chiprev == 0xc2) {
226         if (!device_get_children(GRANDPARENT(dev), &children, &nchildren)) {
227             for (i = 0; i < nchildren; i++) {
228                 if (pci_get_devid(children[i]) == ATA_ALI_1533) {
229                     pci_write_config(children[i], 0x58, 
230                                      pci_read_config(children[i], 0x58, 1) &
231                                      ~(0x04 << ch->unit), 1);
232                     pci_write_config(children[i], 0x58, 
233                                      pci_read_config(children[i], 0x58, 1) |
234                                      (0x04 << ch->unit), 1);
235                     break;
236                 }
237             }
238             free(children, M_TEMP);
239         }
240     }
241 }
242
243 static void
244 ata_ali_setmode(device_t dev, int mode)
245 {
246     device_t gparent = GRANDPARENT(dev);
247     struct ata_pci_controller *ctlr = device_get_softc(gparent);
248     struct ata_channel *ch = device_get_softc(device_get_parent(dev));
249     struct ata_device *atadev = device_get_softc(dev);
250     int devno = (ch->unit << 1) + atadev->unit;
251     int error;
252
253     mode = ata_limit_mode(dev, mode, ctlr->chip->max_dma);
254
255     if (ctlr->chip->cfg2 & ALI_NEW) {
256         if (mode > ATA_UDMA2 &&
257             pci_read_config(gparent, 0x4a, 1) & (1 << ch->unit)) {
258             ata_print_cable(dev, "controller");
259             mode = ATA_UDMA2;
260         }
261     }
262     else
263         mode = ata_check_80pin(dev, mode);
264
265     if (ctlr->chip->cfg2 & ALI_OLD) {
266         /* doesn't support ATAPI DMA on write */
267         ch->flags |= ATA_ATAPI_DMA_RO;
268         if (ch->devices & ATA_ATAPI_MASTER && ch->devices & ATA_ATAPI_SLAVE) {
269             /* doesn't support ATAPI DMA on two ATAPI devices */
270             device_printf(dev, "two atapi devices on this channel, no DMA\n");
271             mode = ata_limit_mode(dev, mode, ATA_PIO_MAX);
272         }
273     }
274
275     error = ata_controlcmd(dev, ATA_SETFEATURES, ATA_SF_SETXFER, 0, mode);
276
277     if (bootverbose)
278         device_printf(dev, "%ssetting %s on %s chip\n",
279                    (error) ? "FAILURE " : "", 
280                    ata_mode2str(mode), ctlr->chip->text);
281     if (!error) {
282         if (mode >= ATA_UDMA0) {
283             u_int8_t udma[] = {0x0c, 0x0b, 0x0a, 0x09, 0x08, 0x0f, 0x0d};
284             u_int32_t word54 = pci_read_config(gparent, 0x54, 4);
285
286             word54 &= ~(0x000f000f << (devno << 2));
287             word54 |= (((udma[mode&ATA_MODE_MASK]<<16)|0x05)<<(devno<<2));
288             pci_write_config(gparent, 0x54, word54, 4);
289             pci_write_config(gparent, 0x58 + (ch->unit << 2),
290                              0x00310001, 4);
291         }
292         else {
293             u_int32_t piotimings[] =
294                 { 0x006d0003, 0x00580002, 0x00440001, 0x00330001,
295                   0x00310001, 0x00440001, 0x00330001, 0x00310001};
296
297             pci_write_config(gparent, 0x54, pci_read_config(gparent, 0x54, 4) &
298                                             ~(0x0008000f << (devno << 2)), 4);
299             pci_write_config(gparent, 0x58 + (ch->unit << 2),
300                              piotimings[ata_mode2idx(mode)], 4);
301         }
302         atadev->mode = mode;
303     }
304 }
305
306 ATA_DECLARE_DRIVER(ata_ali);
307 MODULE_DEPEND(ata_ali, ata_ahci, 1, 1, 1);