]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/dev/cxgbe/adapter.h
cxgbe(4): Allow a T6 adapter to switch between TOE and NIC TLS mode.
[FreeBSD/FreeBSD.git] / sys / dev / cxgbe / adapter.h
1 /*-
2  * SPDX-License-Identifier: BSD-2-Clause-FreeBSD
3  *
4  * Copyright (c) 2011 Chelsio Communications, Inc.
5  * All rights reserved.
6  * Written by: Navdeep Parhar <np@FreeBSD.org>
7  *
8  * Redistribution and use in source and binary forms, with or without
9  * modification, are permitted provided that the following conditions
10  * are met:
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in the
15  *    documentation and/or other materials provided with the distribution.
16  *
17  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
18  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
19  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
20  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
21  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
22  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
23  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
24  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
25  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
26  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
27  * SUCH DAMAGE.
28  *
29  * $FreeBSD$
30  *
31  */
32
33 #ifndef __T4_ADAPTER_H__
34 #define __T4_ADAPTER_H__
35
36 #include <sys/kernel.h>
37 #include <sys/bus.h>
38 #include <sys/counter.h>
39 #include <sys/rman.h>
40 #include <sys/types.h>
41 #include <sys/lock.h>
42 #include <sys/malloc.h>
43 #include <sys/rwlock.h>
44 #include <sys/sx.h>
45 #include <sys/vmem.h>
46 #include <vm/uma.h>
47
48 #include <dev/pci/pcivar.h>
49 #include <dev/pci/pcireg.h>
50 #include <machine/bus.h>
51 #include <sys/socket.h>
52 #include <sys/sysctl.h>
53 #include <net/ethernet.h>
54 #include <net/if.h>
55 #include <net/if_var.h>
56 #include <net/if_media.h>
57 #include <net/pfil.h>
58 #include <netinet/in.h>
59 #include <netinet/tcp_lro.h>
60
61 #include "offload.h"
62 #include "t4_ioctl.h"
63 #include "common/t4_msg.h"
64 #include "firmware/t4fw_interface.h"
65
66 #define KTR_CXGBE       KTR_SPARE3
67 MALLOC_DECLARE(M_CXGBE);
68 #define CXGBE_UNIMPLEMENTED(s) \
69     panic("%s (%s, line %d) not implemented yet.", s, __FILE__, __LINE__)
70
71 #if defined(__i386__) || defined(__amd64__)
72 static __inline void
73 prefetch(void *x)
74 {
75         __asm volatile("prefetcht0 %0" :: "m" (*(unsigned long *)x));
76 }
77 #else
78 #define prefetch(x) __builtin_prefetch(x)
79 #endif
80
81 #ifndef SYSCTL_ADD_UQUAD
82 #define SYSCTL_ADD_UQUAD SYSCTL_ADD_QUAD
83 #define sysctl_handle_64 sysctl_handle_quad
84 #define CTLTYPE_U64 CTLTYPE_QUAD
85 #endif
86
87 SYSCTL_DECL(_hw_cxgbe);
88
89 struct adapter;
90 typedef struct adapter adapter_t;
91
92 enum {
93         /*
94          * All ingress queues use this entry size.  Note that the firmware event
95          * queue and any iq expecting CPL_RX_PKT in the descriptor needs this to
96          * be at least 64.
97          */
98         IQ_ESIZE = 64,
99
100         /* Default queue sizes for all kinds of ingress queues */
101         FW_IQ_QSIZE = 256,
102         RX_IQ_QSIZE = 1024,
103
104         /* All egress queues use this entry size */
105         EQ_ESIZE = 64,
106
107         /* Default queue sizes for all kinds of egress queues */
108         CTRL_EQ_QSIZE = 1024,
109         TX_EQ_QSIZE = 1024,
110
111 #if MJUMPAGESIZE != MCLBYTES
112         SW_ZONE_SIZES = 4,      /* cluster, jumbop, jumbo9k, jumbo16k */
113 #else
114         SW_ZONE_SIZES = 3,      /* cluster, jumbo9k, jumbo16k */
115 #endif
116         CL_METADATA_SIZE = CACHE_LINE_SIZE,
117
118         SGE_MAX_WR_NDESC = SGE_MAX_WR_LEN / EQ_ESIZE, /* max WR size in desc */
119         TX_SGL_SEGS = 39,
120         TX_SGL_SEGS_TSO = 38,
121         TX_SGL_SEGS_VM = 38,
122         TX_SGL_SEGS_VM_TSO = 37,
123         TX_SGL_SEGS_EO_TSO = 30,        /* XXX: lower for IPv6. */
124         TX_SGL_SEGS_VXLAN_TSO = 37,
125         TX_WR_FLITS = SGE_MAX_WR_LEN / 8
126 };
127
128 enum {
129         /* adapter intr_type */
130         INTR_INTX       = (1 << 0),
131         INTR_MSI        = (1 << 1),
132         INTR_MSIX       = (1 << 2)
133 };
134
135 enum {
136         XGMAC_MTU       = (1 << 0),
137         XGMAC_PROMISC   = (1 << 1),
138         XGMAC_ALLMULTI  = (1 << 2),
139         XGMAC_VLANEX    = (1 << 3),
140         XGMAC_UCADDR    = (1 << 4),
141         XGMAC_MCADDRS   = (1 << 5),
142
143         XGMAC_ALL       = 0xffff
144 };
145
146 enum {
147         /* flags understood by begin_synchronized_op */
148         HOLD_LOCK       = (1 << 0),
149         SLEEP_OK        = (1 << 1),
150         INTR_OK         = (1 << 2),
151
152         /* flags understood by end_synchronized_op */
153         LOCK_HELD       = HOLD_LOCK,
154 };
155
156 enum {
157         /* adapter flags */
158         FULL_INIT_DONE  = (1 << 0),
159         FW_OK           = (1 << 1),
160         CHK_MBOX_ACCESS = (1 << 2),
161         MASTER_PF       = (1 << 3),
162         ADAP_SYSCTL_CTX = (1 << 4),
163         ADAP_ERR        = (1 << 5),
164         BUF_PACKING_OK  = (1 << 6),
165         IS_VF           = (1 << 7),
166         KERN_TLS_ON     = (1 << 8),     /* HW is configured for KERN_TLS */
167         CXGBE_BUSY      = (1 << 9),
168
169         /* port flags */
170         HAS_TRACEQ      = (1 << 3),
171         FIXED_IFMEDIA   = (1 << 4),     /* ifmedia list doesn't change. */
172
173         /* VI flags */
174         DOOMED          = (1 << 0),
175         VI_INIT_DONE    = (1 << 1),
176         VI_SYSCTL_CTX   = (1 << 2),
177         TX_USES_VM_WR   = (1 << 3),
178
179         /* adapter debug_flags */
180         DF_DUMP_MBOX            = (1 << 0),     /* Log all mbox cmd/rpl. */
181         DF_LOAD_FW_ANYTIME      = (1 << 1),     /* Allow LOAD_FW after init */
182         DF_DISABLE_TCB_CACHE    = (1 << 2),     /* Disable TCB cache (T6+) */
183         DF_DISABLE_CFG_RETRY    = (1 << 3),     /* Disable fallback config */
184         DF_VERBOSE_SLOWINTR     = (1 << 4),     /* Chatty slow intr handler */
185 };
186
187 #define IS_DOOMED(vi)   ((vi)->flags & DOOMED)
188 #define SET_DOOMED(vi)  do {(vi)->flags |= DOOMED;} while (0)
189 #define IS_BUSY(sc)     ((sc)->flags & CXGBE_BUSY)
190 #define SET_BUSY(sc)    do {(sc)->flags |= CXGBE_BUSY;} while (0)
191 #define CLR_BUSY(sc)    do {(sc)->flags &= ~CXGBE_BUSY;} while (0)
192
193 struct vi_info {
194         device_t dev;
195         struct port_info *pi;
196         struct adapter *adapter;
197
198         struct ifnet *ifp;
199         struct pfil_head *pfil;
200
201         unsigned long flags;
202         int if_flags;
203
204         uint16_t *rss, *nm_rss;
205         uint16_t viid;          /* opaque VI identifier */
206         uint16_t smt_idx;
207         uint16_t vin;
208         uint8_t vfvld;
209         int16_t  xact_addr_filt;/* index of exact MAC address filter */
210         uint16_t rss_size;      /* size of VI's RSS table slice */
211         uint16_t rss_base;      /* start of VI's RSS table slice */
212         int hashen;
213
214         int nintr;
215         int first_intr;
216
217         /* These need to be int as they are used in sysctl */
218         int ntxq;               /* # of tx queues */
219         int first_txq;          /* index of first tx queue */
220         int rsrv_noflowq;       /* Reserve queue 0 for non-flowid packets */
221         int nrxq;               /* # of rx queues */
222         int first_rxq;          /* index of first rx queue */
223         int nofldtxq;           /* # of offload tx queues */
224         int first_ofld_txq;     /* index of first offload tx queue */
225         int nofldrxq;           /* # of offload rx queues */
226         int first_ofld_rxq;     /* index of first offload rx queue */
227         int nnmtxq;
228         int first_nm_txq;
229         int nnmrxq;
230         int first_nm_rxq;
231         int tmr_idx;
232         int ofld_tmr_idx;
233         int pktc_idx;
234         int ofld_pktc_idx;
235         int qsize_rxq;
236         int qsize_txq;
237
238         struct timeval last_refreshed;
239         struct fw_vi_stats_vf stats;
240
241         struct callout tick;
242         struct sysctl_ctx_list ctx;     /* from ifconfig up to driver detach */
243
244         uint8_t hw_addr[ETHER_ADDR_LEN]; /* factory MAC address, won't change */
245 };
246
247 struct tx_ch_rl_params {
248         enum fw_sched_params_rate ratemode;     /* %port (REL) or kbps (ABS) */
249         uint32_t maxrate;
250 };
251
252 enum {
253         CLRL_USER       = (1 << 0),     /* allocated manually. */
254         CLRL_SYNC       = (1 << 1),     /* sync hw update in progress. */
255         CLRL_ASYNC      = (1 << 2),     /* async hw update requested. */
256         CLRL_ERR        = (1 << 3),     /* last hw setup ended in error. */
257 };
258
259 struct tx_cl_rl_params {
260         int refcount;
261         uint8_t flags;
262         enum fw_sched_params_rate ratemode;     /* %port REL or ABS value */
263         enum fw_sched_params_unit rateunit;     /* kbps or pps (when ABS) */
264         enum fw_sched_params_mode mode;         /* aggr or per-flow */
265         uint32_t maxrate;
266         uint16_t pktsize;
267         uint16_t burstsize;
268 };
269
270 /* Tx scheduler parameters for a channel/port */
271 struct tx_sched_params {
272         /* Channel Rate Limiter */
273         struct tx_ch_rl_params ch_rl;
274
275         /* Class WRR */
276         /* XXX */
277
278         /* Class Rate Limiter (including the default pktsize and burstsize). */
279         int pktsize;
280         int burstsize;
281         struct tx_cl_rl_params cl_rl[];
282 };
283
284 struct port_info {
285         device_t dev;
286         struct adapter *adapter;
287
288         struct vi_info *vi;
289         int nvi;
290         int up_vis;
291         int uld_vis;
292         bool vxlan_tcam_entry;
293
294         struct tx_sched_params *sched_params;
295
296         struct mtx pi_lock;
297         char lockname[16];
298         unsigned long flags;
299
300         uint8_t  lport;         /* associated offload logical port */
301         int8_t   mdio_addr;
302         uint8_t  port_type;
303         uint8_t  mod_type;
304         uint8_t  port_id;
305         uint8_t  tx_chan;
306         uint8_t  mps_bg_map;    /* rx MPS buffer group bitmap */
307         uint8_t  rx_e_chan_map; /* rx TP e-channel bitmap */
308         uint8_t  rx_c_chan;     /* rx TP c-channel */
309
310         struct link_config link_cfg;
311         struct ifmedia media;
312
313         struct timeval last_refreshed;
314         struct port_stats stats;
315         u_int tnl_cong_drops;
316         u_int tx_parse_error;
317         int fcs_reg;
318         uint64_t fcs_base;
319         u_long  tx_toe_tls_records;
320         u_long  tx_toe_tls_octets;
321         u_long  rx_toe_tls_records;
322         u_long  rx_toe_tls_octets;
323
324         struct callout tick;
325 };
326
327 #define IS_MAIN_VI(vi)          ((vi) == &((vi)->pi->vi[0]))
328
329 struct cluster_metadata {
330         uma_zone_t zone;
331         caddr_t cl;
332         u_int refcount;
333 };
334
335 struct fl_sdesc {
336         caddr_t cl;
337         uint16_t nmbuf; /* # of driver originated mbufs with ref on cluster */
338         int16_t moff;   /* offset of metadata from cl */
339         uint8_t zidx;
340 };
341
342 struct tx_desc {
343         __be64 flit[8];
344 };
345
346 struct tx_sdesc {
347         struct mbuf *m;         /* m_nextpkt linked chain of frames */
348         uint8_t desc_used;      /* # of hardware descriptors used by the WR */
349 };
350
351
352 #define IQ_PAD (IQ_ESIZE - sizeof(struct rsp_ctrl) - sizeof(struct rss_header))
353 struct iq_desc {
354         struct rss_header rss;
355         uint8_t cpl[IQ_PAD];
356         struct rsp_ctrl rsp;
357 };
358 #undef IQ_PAD
359 CTASSERT(sizeof(struct iq_desc) == IQ_ESIZE);
360
361 enum {
362         /* iq flags */
363         IQ_ALLOCATED    = (1 << 0),     /* firmware resources allocated */
364         IQ_HAS_FL       = (1 << 1),     /* iq associated with a freelist */
365         IQ_RX_TIMESTAMP = (1 << 2),     /* provide the SGE rx timestamp */
366         IQ_LRO_ENABLED  = (1 << 3),     /* iq is an eth rxq with LRO enabled */
367         IQ_ADJ_CREDIT   = (1 << 4),     /* hw is off by 1 credit for this iq */
368
369         /* iq state */
370         IQS_DISABLED    = 0,
371         IQS_BUSY        = 1,
372         IQS_IDLE        = 2,
373
374         /* netmap related flags */
375         NM_OFF  = 0,
376         NM_ON   = 1,
377         NM_BUSY = 2,
378 };
379
380 enum {
381         CPL_COOKIE_RESERVED = 0,
382         CPL_COOKIE_FILTER,
383         CPL_COOKIE_DDP0,
384         CPL_COOKIE_DDP1,
385         CPL_COOKIE_TOM,
386         CPL_COOKIE_HASHFILTER,
387         CPL_COOKIE_ETHOFLD,
388         CPL_COOKIE_KERN_TLS,
389
390         NUM_CPL_COOKIES = 8     /* Limited by M_COOKIE.  Do not increase. */
391 };
392
393 struct sge_iq;
394 struct rss_header;
395 typedef int (*cpl_handler_t)(struct sge_iq *, const struct rss_header *,
396     struct mbuf *);
397 typedef int (*an_handler_t)(struct sge_iq *, const struct rsp_ctrl *);
398 typedef int (*fw_msg_handler_t)(struct adapter *, const __be64 *);
399
400 /*
401  * Ingress Queue: T4 is producer, driver is consumer.
402  */
403 struct sge_iq {
404         uint32_t flags;
405         volatile int state;
406         struct adapter *adapter;
407         struct iq_desc  *desc;  /* KVA of descriptor ring */
408         int8_t   intr_pktc_idx; /* packet count threshold index */
409         uint8_t  gen;           /* generation bit */
410         uint8_t  intr_params;   /* interrupt holdoff parameters */
411         uint8_t  intr_next;     /* XXX: holdoff for next interrupt */
412         uint16_t qsize;         /* size (# of entries) of the queue */
413         uint16_t sidx;          /* index of the entry with the status page */
414         uint16_t cidx;          /* consumer index */
415         uint16_t cntxt_id;      /* SGE context id for the iq */
416         uint16_t abs_id;        /* absolute SGE id for the iq */
417
418         STAILQ_ENTRY(sge_iq) link;
419
420         bus_dma_tag_t desc_tag;
421         bus_dmamap_t desc_map;
422         bus_addr_t ba;          /* bus address of descriptor ring */
423 };
424
425 enum {
426         EQ_CTRL         = 1,
427         EQ_ETH          = 2,
428         EQ_OFLD         = 3,
429
430         /* eq flags */
431         EQ_TYPEMASK     = 0x3,          /* 2 lsbits hold the type (see above) */
432         EQ_ALLOCATED    = (1 << 2),     /* firmware resources allocated */
433         EQ_ENABLED      = (1 << 3),     /* open for business */
434         EQ_QFLUSH       = (1 << 4),     /* if_qflush in progress */
435 };
436
437 /* Listed in order of preference.  Update t4_sysctls too if you change these */
438 enum {DOORBELL_UDB, DOORBELL_WCWR, DOORBELL_UDBWC, DOORBELL_KDB};
439
440 /*
441  * Egress Queue: driver is producer, T4 is consumer.
442  *
443  * Note: A free list is an egress queue (driver produces the buffers and T4
444  * consumes them) but it's special enough to have its own struct (see sge_fl).
445  */
446 struct sge_eq {
447         unsigned int flags;     /* MUST be first */
448         unsigned int cntxt_id;  /* SGE context id for the eq */
449         unsigned int abs_id;    /* absolute SGE id for the eq */
450         struct mtx eq_lock;
451
452         struct tx_desc *desc;   /* KVA of descriptor ring */
453         uint8_t doorbells;
454         volatile uint32_t *udb; /* KVA of doorbell (lies within BAR2) */
455         u_int udb_qid;          /* relative qid within the doorbell page */
456         uint16_t sidx;          /* index of the entry with the status page */
457         uint16_t cidx;          /* consumer idx (desc idx) */
458         uint16_t pidx;          /* producer idx (desc idx) */
459         uint16_t equeqidx;      /* EQUEQ last requested at this pidx */
460         uint16_t dbidx;         /* pidx of the most recent doorbell */
461         uint16_t iqid;          /* iq that gets egr_update for the eq */
462         uint8_t tx_chan;        /* tx channel used by the eq */
463         volatile u_int equiq;   /* EQUIQ outstanding */
464
465         bus_dma_tag_t desc_tag;
466         bus_dmamap_t desc_map;
467         bus_addr_t ba;          /* bus address of descriptor ring */
468         char lockname[16];
469 };
470
471 struct rx_buf_info {
472         uma_zone_t zone;        /* zone that this cluster comes from */
473         uint16_t size1;         /* same as size of cluster: 2K/4K/9K/16K.
474                                  * hwsize[hwidx1] = size1.  No spare. */
475         uint16_t size2;         /* hwsize[hwidx2] = size2.
476                                  * spare in cluster = size1 - size2. */
477         int8_t hwidx1;          /* SGE bufsize idx for size1 */
478         int8_t hwidx2;          /* SGE bufsize idx for size2 */
479         uint8_t type;           /* EXT_xxx type of the cluster */
480 };
481
482 enum {
483         NUM_MEMWIN = 3,
484
485         MEMWIN0_APERTURE = 2048,
486         MEMWIN0_BASE     = 0x1b800,
487
488         MEMWIN1_APERTURE = 32768,
489         MEMWIN1_BASE     = 0x28000,
490
491         MEMWIN2_APERTURE_T4 = 65536,
492         MEMWIN2_BASE_T4     = 0x30000,
493
494         MEMWIN2_APERTURE_T5 = 128 * 1024,
495         MEMWIN2_BASE_T5     = 0x60000,
496 };
497
498 struct memwin {
499         struct rwlock mw_lock __aligned(CACHE_LINE_SIZE);
500         uint32_t mw_base;       /* constant after setup_memwin */
501         uint32_t mw_aperture;   /* ditto */
502         uint32_t mw_curpos;     /* protected by mw_lock */
503 };
504
505 enum {
506         FL_STARVING     = (1 << 0), /* on the adapter's list of starving fl's */
507         FL_DOOMED       = (1 << 1), /* about to be destroyed */
508         FL_BUF_PACKING  = (1 << 2), /* buffer packing enabled */
509         FL_BUF_RESUME   = (1 << 3), /* resume from the middle of the frame */
510 };
511
512 #define FL_RUNNING_LOW(fl) \
513     (IDXDIFF(fl->dbidx * 8, fl->cidx, fl->sidx * 8) <= fl->lowat)
514 #define FL_NOT_RUNNING_LOW(fl) \
515     (IDXDIFF(fl->dbidx * 8, fl->cidx, fl->sidx * 8) >= 2 * fl->lowat)
516
517 struct sge_fl {
518         struct mtx fl_lock;
519         __be64 *desc;           /* KVA of descriptor ring, ptr to addresses */
520         struct fl_sdesc *sdesc; /* KVA of software descriptor ring */
521         uint16_t zidx;          /* refill zone idx */
522         uint16_t safe_zidx;
523         uint16_t lowat;         /* # of buffers <= this means fl needs help */
524         int flags;
525         uint16_t buf_boundary;
526
527         /* The 16b idx all deal with hw descriptors */
528         uint16_t dbidx;         /* hw pidx after last doorbell */
529         uint16_t sidx;          /* index of status page */
530         volatile uint16_t hw_cidx;
531
532         /* The 32b idx are all buffer idx, not hardware descriptor idx */
533         uint32_t cidx;          /* consumer index */
534         uint32_t pidx;          /* producer index */
535
536         uint32_t dbval;
537         u_int rx_offset;        /* offset in fl buf (when buffer packing) */
538         volatile uint32_t *udb;
539
540         uint64_t cl_allocated;  /* # of clusters allocated */
541         uint64_t cl_recycled;   /* # of clusters recycled */
542         uint64_t cl_fast_recycled; /* # of clusters recycled (fast) */
543
544         /* These 3 are valid when FL_BUF_RESUME is set, stale otherwise. */
545         struct mbuf *m0;
546         struct mbuf **pnext;
547         u_int remaining;
548
549         uint16_t qsize;         /* # of hw descriptors (status page included) */
550         uint16_t cntxt_id;      /* SGE context id for the freelist */
551         TAILQ_ENTRY(sge_fl) link; /* All starving freelists */
552         bus_dma_tag_t desc_tag;
553         bus_dmamap_t desc_map;
554         char lockname[16];
555         bus_addr_t ba;          /* bus address of descriptor ring */
556 };
557
558 struct mp_ring;
559
560 struct txpkts {
561         uint8_t wr_type;        /* type 0 or type 1 */
562         uint8_t npkt;           /* # of packets in this work request */
563         uint8_t len16;          /* # of 16B pieces used by this work request */
564         uint8_t score;
565         uint8_t max_npkt;       /* maximum number of packets allowed */
566         uint16_t plen;          /* total payload (sum of all packets) */
567
568         /* straight from fw_eth_tx_pkts_vm_wr. */
569         __u8   ethmacdst[6];
570         __u8   ethmacsrc[6];
571         __be16 ethtype;
572         __be16 vlantci;
573
574         struct mbuf *mb[15];
575 };
576
577 /* txq: SGE egress queue + what's needed for Ethernet NIC */
578 struct sge_txq {
579         struct sge_eq eq;       /* MUST be first */
580
581         struct ifnet *ifp;      /* the interface this txq belongs to */
582         struct mp_ring *r;      /* tx software ring */
583         struct tx_sdesc *sdesc; /* KVA of software descriptor ring */
584         struct sglist *gl;
585         __be32 cpl_ctrl0;       /* for convenience */
586         int tc_idx;             /* traffic class */
587         uint64_t last_tx;       /* cycle count when eth_tx was last called */
588         struct txpkts txp;
589
590         struct task tx_reclaim_task;
591         /* stats for common events first */
592
593         uint64_t txcsum;        /* # of times hardware assisted with checksum */
594         uint64_t tso_wrs;       /* # of TSO work requests */
595         uint64_t vlan_insertion;/* # of times VLAN tag was inserted */
596         uint64_t imm_wrs;       /* # of work requests with immediate data */
597         uint64_t sgl_wrs;       /* # of work requests with direct SGL */
598         uint64_t txpkt_wrs;     /* # of txpkt work requests (not coalesced) */
599         uint64_t txpkts0_wrs;   /* # of type0 coalesced tx work requests */
600         uint64_t txpkts1_wrs;   /* # of type1 coalesced tx work requests */
601         uint64_t txpkts0_pkts;  /* # of frames in type0 coalesced tx WRs */
602         uint64_t txpkts1_pkts;  /* # of frames in type1 coalesced tx WRs */
603         uint64_t txpkts_flush;  /* # of times txp had to be sent by tx_update */
604         uint64_t raw_wrs;       /* # of raw work requests (alloc_wr_mbuf) */
605         uint64_t vxlan_tso_wrs; /* # of VXLAN TSO work requests */
606         uint64_t vxlan_txcsum;
607
608         uint64_t kern_tls_records;
609         uint64_t kern_tls_short;
610         uint64_t kern_tls_partial;
611         uint64_t kern_tls_full;
612         uint64_t kern_tls_octets;
613         uint64_t kern_tls_waste;
614         uint64_t kern_tls_options;
615         uint64_t kern_tls_header;
616         uint64_t kern_tls_fin;
617         uint64_t kern_tls_fin_short;
618         uint64_t kern_tls_cbc;
619         uint64_t kern_tls_gcm;
620
621         /* stats for not-that-common events */
622
623         /* Optional scratch space for constructing work requests. */
624         uint8_t ss[SGE_MAX_WR_LEN] __aligned(16);
625 } __aligned(CACHE_LINE_SIZE);
626
627 /* rxq: SGE ingress queue + SGE free list + miscellaneous items */
628 struct sge_rxq {
629         struct sge_iq iq;       /* MUST be first */
630         struct sge_fl fl;       /* MUST follow iq */
631
632         struct ifnet *ifp;      /* the interface this rxq belongs to */
633         struct lro_ctrl lro;    /* LRO state */
634
635         /* stats for common events first */
636
637         uint64_t rxcsum;        /* # of times hardware assisted with checksum */
638         uint64_t vlan_extraction;/* # of times VLAN tag was extracted */
639         uint64_t vxlan_rxcsum;
640
641         /* stats for not-that-common events */
642
643 } __aligned(CACHE_LINE_SIZE);
644
645 static inline struct sge_rxq *
646 iq_to_rxq(struct sge_iq *iq)
647 {
648
649         return (__containerof(iq, struct sge_rxq, iq));
650 }
651
652
653 /* ofld_rxq: SGE ingress queue + SGE free list + miscellaneous items */
654 struct sge_ofld_rxq {
655         struct sge_iq iq;       /* MUST be first */
656         struct sge_fl fl;       /* MUST follow iq */
657 } __aligned(CACHE_LINE_SIZE);
658
659 static inline struct sge_ofld_rxq *
660 iq_to_ofld_rxq(struct sge_iq *iq)
661 {
662
663         return (__containerof(iq, struct sge_ofld_rxq, iq));
664 }
665
666 struct wrqe {
667         STAILQ_ENTRY(wrqe) link;
668         struct sge_wrq *wrq;
669         int wr_len;
670         char wr[] __aligned(16);
671 };
672
673 struct wrq_cookie {
674         TAILQ_ENTRY(wrq_cookie) link;
675         int ndesc;
676         int pidx;
677 };
678
679 /*
680  * wrq: SGE egress queue that is given prebuilt work requests.  Both the control
681  * and offload tx queues are of this type.
682  */
683 struct sge_wrq {
684         struct sge_eq eq;       /* MUST be first */
685
686         struct adapter *adapter;
687         struct task wrq_tx_task;
688
689         /* Tx desc reserved but WR not "committed" yet. */
690         TAILQ_HEAD(wrq_incomplete_wrs , wrq_cookie) incomplete_wrs;
691
692         /* List of WRs ready to go out as soon as descriptors are available. */
693         STAILQ_HEAD(, wrqe) wr_list;
694         u_int nwr_pending;
695         u_int ndesc_needed;
696
697         /* stats for common events first */
698
699         uint64_t tx_wrs_direct; /* # of WRs written directly to desc ring. */
700         uint64_t tx_wrs_ss;     /* # of WRs copied from scratch space. */
701         uint64_t tx_wrs_copied; /* # of WRs queued and copied to desc ring. */
702
703         /* stats for not-that-common events */
704
705         /*
706          * Scratch space for work requests that wrap around after reaching the
707          * status page, and some information about the last WR that used it.
708          */
709         uint16_t ss_pidx;
710         uint16_t ss_len;
711         uint8_t ss[SGE_MAX_WR_LEN];
712
713 } __aligned(CACHE_LINE_SIZE);
714
715 #define INVALID_NM_RXQ_CNTXT_ID ((uint16_t)(-1))
716 struct sge_nm_rxq {
717         /* Items used by the driver rx ithread are in this cacheline. */
718         volatile int nm_state __aligned(CACHE_LINE_SIZE);       /* NM_OFF, NM_ON, or NM_BUSY */
719         u_int nid;              /* netmap ring # for this queue */
720         struct vi_info *vi;
721
722         struct iq_desc *iq_desc;
723         uint16_t iq_abs_id;
724         uint16_t iq_cntxt_id;
725         uint16_t iq_cidx;
726         uint16_t iq_sidx;
727         uint8_t iq_gen;
728         uint32_t fl_sidx;
729
730         /* Items used by netmap rxsync are in this cacheline. */
731         __be64  *fl_desc __aligned(CACHE_LINE_SIZE);
732         uint16_t fl_cntxt_id;
733         uint32_t fl_pidx;
734         uint32_t fl_sidx2;      /* copy of fl_sidx */
735         uint32_t fl_db_val;
736         u_int fl_db_saved;
737         u_int fl_db_threshold;  /* in descriptors */
738         u_int fl_hwidx:4;
739
740         /*
741          * fl_cidx is used by both the ithread and rxsync, the rest are not used
742          * in the rx fast path.
743          */
744         uint32_t fl_cidx __aligned(CACHE_LINE_SIZE);
745
746         bus_dma_tag_t iq_desc_tag;
747         bus_dmamap_t iq_desc_map;
748         bus_addr_t iq_ba;
749         int intr_idx;
750
751         bus_dma_tag_t fl_desc_tag;
752         bus_dmamap_t fl_desc_map;
753         bus_addr_t fl_ba;
754 };
755
756 #define INVALID_NM_TXQ_CNTXT_ID ((u_int)(-1))
757 struct sge_nm_txq {
758         struct tx_desc *desc;
759         uint16_t cidx;
760         uint16_t pidx;
761         uint16_t sidx;
762         uint16_t equiqidx;      /* EQUIQ last requested at this pidx */
763         uint16_t equeqidx;      /* EQUEQ last requested at this pidx */
764         uint16_t dbidx;         /* pidx of the most recent doorbell */
765         uint8_t doorbells;
766         volatile uint32_t *udb;
767         u_int udb_qid;
768         u_int cntxt_id;
769         __be32 cpl_ctrl0;       /* for convenience */
770         __be32 op_pkd;          /* ditto */
771         u_int nid;              /* netmap ring # for this queue */
772
773         /* infrequently used items after this */
774
775         bus_dma_tag_t desc_tag;
776         bus_dmamap_t desc_map;
777         bus_addr_t ba;
778         int iqidx;
779 } __aligned(CACHE_LINE_SIZE);
780
781 struct sge {
782         int nrxq;       /* total # of Ethernet rx queues */
783         int ntxq;       /* total # of Ethernet tx queues */
784         int nofldrxq;   /* total # of TOE rx queues */
785         int nofldtxq;   /* total # of TOE tx queues */
786         int nnmrxq;     /* total # of netmap rx queues */
787         int nnmtxq;     /* total # of netmap tx queues */
788         int niq;        /* total # of ingress queues */
789         int neq;        /* total # of egress queues */
790
791         struct sge_iq fwq;      /* Firmware event queue */
792         struct sge_wrq *ctrlq;  /* Control queues */
793         struct sge_txq *txq;    /* NIC tx queues */
794         struct sge_rxq *rxq;    /* NIC rx queues */
795         struct sge_wrq *ofld_txq;       /* TOE tx queues */
796         struct sge_ofld_rxq *ofld_rxq;  /* TOE rx queues */
797         struct sge_nm_txq *nm_txq;      /* netmap tx queues */
798         struct sge_nm_rxq *nm_rxq;      /* netmap rx queues */
799
800         uint16_t iq_start;      /* first cntxt_id */
801         uint16_t iq_base;       /* first abs_id */
802         int eq_start;           /* first cntxt_id */
803         int eq_base;            /* first abs_id */
804         int iqmap_sz;
805         int eqmap_sz;
806         struct sge_iq **iqmap;  /* iq->cntxt_id to iq mapping */
807         struct sge_eq **eqmap;  /* eq->cntxt_id to eq mapping */
808
809         int8_t safe_zidx;
810         struct rx_buf_info rx_buf_info[SW_ZONE_SIZES];
811 };
812
813 struct devnames {
814         const char *nexus_name;
815         const char *ifnet_name;
816         const char *vi_ifnet_name;
817         const char *pf03_drv_name;
818         const char *vf_nexus_name;
819         const char *vf_ifnet_name;
820 };
821
822 struct clip_entry;
823
824 struct adapter {
825         SLIST_ENTRY(adapter) link;
826         device_t dev;
827         struct cdev *cdev;
828         const struct devnames *names;
829
830         /* PCIe register resources */
831         int regs_rid;
832         struct resource *regs_res;
833         int msix_rid;
834         struct resource *msix_res;
835         bus_space_handle_t bh;
836         bus_space_tag_t bt;
837         bus_size_t mmio_len;
838         int udbs_rid;
839         struct resource *udbs_res;
840         volatile uint8_t *udbs_base;
841
842         unsigned int pf;
843         unsigned int mbox;
844         unsigned int vpd_busy;
845         unsigned int vpd_flag;
846
847         /* Interrupt information */
848         int intr_type;
849         int intr_count;
850         struct irq {
851                 struct resource *res;
852                 int rid;
853                 void *tag;
854                 struct sge_rxq *rxq;
855                 struct sge_nm_rxq *nm_rxq;
856         } __aligned(CACHE_LINE_SIZE) *irq;
857         int sge_gts_reg;
858         int sge_kdoorbell_reg;
859
860         bus_dma_tag_t dmat;     /* Parent DMA tag */
861
862         struct sge sge;
863         int lro_timeout;
864         int sc_do_rxcopy;
865
866         int vxlan_port;
867         u_int vxlan_refcount;
868         int rawf_base;
869         int nrawf;
870
871         struct taskqueue *tq[MAX_NCHAN];        /* General purpose taskqueues */
872         struct task async_event_task;
873         struct port_info *port[MAX_NPORTS];
874         uint8_t chan_map[MAX_NCHAN];            /* channel -> port */
875
876         struct mtx clip_table_lock;
877         TAILQ_HEAD(, clip_entry) clip_table;
878         int clip_gen;
879
880         void *tom_softc;        /* (struct tom_data *) */
881         struct tom_tunables tt;
882         struct t4_offload_policy *policy;
883         struct rwlock policy_lock;
884
885         void *iwarp_softc;      /* (struct c4iw_dev *) */
886         struct iw_tunables iwt;
887         void *iscsi_ulp_softc;  /* (struct cxgbei_data *) */
888         void *ccr_softc;        /* (struct ccr_softc *) */
889         struct l2t_data *l2t;   /* L2 table */
890         struct smt_data *smt;   /* Source MAC Table */
891         struct tid_info tids;
892         vmem_t *key_map;
893         struct tls_tunables tlst;
894
895         uint8_t doorbells;
896         int offload_map;        /* ports with IFCAP_TOE enabled */
897         int active_ulds;        /* ULDs activated on this adapter */
898         int flags;
899         int debug_flags;
900
901         char ifp_lockname[16];
902         struct mtx ifp_lock;
903         struct ifnet *ifp;      /* tracer ifp */
904         struct ifmedia media;
905         int traceq;             /* iq used by all tracers, -1 if none */
906         int tracer_valid;       /* bitmap of valid tracers */
907         int tracer_enabled;     /* bitmap of enabled tracers */
908
909         char fw_version[16];
910         char tp_version[16];
911         char er_version[16];
912         char bs_version[16];
913         char cfg_file[32];
914         u_int cfcsum;
915         struct adapter_params params;
916         const struct chip_params *chip_params;
917         struct t4_virt_res vres;
918
919         uint16_t nbmcaps;
920         uint16_t linkcaps;
921         uint16_t switchcaps;
922         uint16_t niccaps;
923         uint16_t toecaps;
924         uint16_t rdmacaps;
925         uint16_t cryptocaps;
926         uint16_t iscsicaps;
927         uint16_t fcoecaps;
928
929         struct sysctl_ctx_list ctx; /* from adapter_full_init to full_uninit */
930
931         struct mtx sc_lock;
932         char lockname[16];
933
934         /* Starving free lists */
935         struct mtx sfl_lock;    /* same cache-line as sc_lock? but that's ok */
936         TAILQ_HEAD(, sge_fl) sfl;
937         struct callout sfl_callout;
938
939         struct mtx reg_lock;    /* for indirect register access */
940
941         struct memwin memwin[NUM_MEMWIN];       /* memory windows */
942
943         struct mtx tc_lock;
944         struct task tc_task;
945
946         const char *last_op;
947         const void *last_op_thr;
948         int last_op_flags;
949
950         int swintr;
951         int sensor_resets;
952
953         struct callout ktls_tick;
954 };
955
956 #define ADAPTER_LOCK(sc)                mtx_lock(&(sc)->sc_lock)
957 #define ADAPTER_UNLOCK(sc)              mtx_unlock(&(sc)->sc_lock)
958 #define ADAPTER_LOCK_ASSERT_OWNED(sc)   mtx_assert(&(sc)->sc_lock, MA_OWNED)
959 #define ADAPTER_LOCK_ASSERT_NOTOWNED(sc) mtx_assert(&(sc)->sc_lock, MA_NOTOWNED)
960
961 #define ASSERT_SYNCHRONIZED_OP(sc)      \
962     KASSERT(IS_BUSY(sc) && \
963         (mtx_owned(&(sc)->sc_lock) || sc->last_op_thr == curthread), \
964         ("%s: operation not synchronized.", __func__))
965
966 #define PORT_LOCK(pi)                   mtx_lock(&(pi)->pi_lock)
967 #define PORT_UNLOCK(pi)                 mtx_unlock(&(pi)->pi_lock)
968 #define PORT_LOCK_ASSERT_OWNED(pi)      mtx_assert(&(pi)->pi_lock, MA_OWNED)
969 #define PORT_LOCK_ASSERT_NOTOWNED(pi)   mtx_assert(&(pi)->pi_lock, MA_NOTOWNED)
970
971 #define FL_LOCK(fl)                     mtx_lock(&(fl)->fl_lock)
972 #define FL_TRYLOCK(fl)                  mtx_trylock(&(fl)->fl_lock)
973 #define FL_UNLOCK(fl)                   mtx_unlock(&(fl)->fl_lock)
974 #define FL_LOCK_ASSERT_OWNED(fl)        mtx_assert(&(fl)->fl_lock, MA_OWNED)
975 #define FL_LOCK_ASSERT_NOTOWNED(fl)     mtx_assert(&(fl)->fl_lock, MA_NOTOWNED)
976
977 #define RXQ_FL_LOCK(rxq)                FL_LOCK(&(rxq)->fl)
978 #define RXQ_FL_UNLOCK(rxq)              FL_UNLOCK(&(rxq)->fl)
979 #define RXQ_FL_LOCK_ASSERT_OWNED(rxq)   FL_LOCK_ASSERT_OWNED(&(rxq)->fl)
980 #define RXQ_FL_LOCK_ASSERT_NOTOWNED(rxq) FL_LOCK_ASSERT_NOTOWNED(&(rxq)->fl)
981
982 #define EQ_LOCK(eq)                     mtx_lock(&(eq)->eq_lock)
983 #define EQ_TRYLOCK(eq)                  mtx_trylock(&(eq)->eq_lock)
984 #define EQ_UNLOCK(eq)                   mtx_unlock(&(eq)->eq_lock)
985 #define EQ_LOCK_ASSERT_OWNED(eq)        mtx_assert(&(eq)->eq_lock, MA_OWNED)
986 #define EQ_LOCK_ASSERT_NOTOWNED(eq)     mtx_assert(&(eq)->eq_lock, MA_NOTOWNED)
987
988 #define TXQ_LOCK(txq)                   EQ_LOCK(&(txq)->eq)
989 #define TXQ_TRYLOCK(txq)                EQ_TRYLOCK(&(txq)->eq)
990 #define TXQ_UNLOCK(txq)                 EQ_UNLOCK(&(txq)->eq)
991 #define TXQ_LOCK_ASSERT_OWNED(txq)      EQ_LOCK_ASSERT_OWNED(&(txq)->eq)
992 #define TXQ_LOCK_ASSERT_NOTOWNED(txq)   EQ_LOCK_ASSERT_NOTOWNED(&(txq)->eq)
993
994 #define for_each_txq(vi, iter, q) \
995         for (q = &vi->adapter->sge.txq[vi->first_txq], iter = 0; \
996             iter < vi->ntxq; ++iter, ++q)
997 #define for_each_rxq(vi, iter, q) \
998         for (q = &vi->adapter->sge.rxq[vi->first_rxq], iter = 0; \
999             iter < vi->nrxq; ++iter, ++q)
1000 #define for_each_ofld_txq(vi, iter, q) \
1001         for (q = &vi->adapter->sge.ofld_txq[vi->first_ofld_txq], iter = 0; \
1002             iter < vi->nofldtxq; ++iter, ++q)
1003 #define for_each_ofld_rxq(vi, iter, q) \
1004         for (q = &vi->adapter->sge.ofld_rxq[vi->first_ofld_rxq], iter = 0; \
1005             iter < vi->nofldrxq; ++iter, ++q)
1006 #define for_each_nm_txq(vi, iter, q) \
1007         for (q = &vi->adapter->sge.nm_txq[vi->first_nm_txq], iter = 0; \
1008             iter < vi->nnmtxq; ++iter, ++q)
1009 #define for_each_nm_rxq(vi, iter, q) \
1010         for (q = &vi->adapter->sge.nm_rxq[vi->first_nm_rxq], iter = 0; \
1011             iter < vi->nnmrxq; ++iter, ++q)
1012 #define for_each_vi(_pi, _iter, _vi) \
1013         for ((_vi) = (_pi)->vi, (_iter) = 0; (_iter) < (_pi)->nvi; \
1014              ++(_iter), ++(_vi))
1015
1016 #define IDXINCR(idx, incr, wrap) do { \
1017         idx = wrap - idx > incr ? idx + incr : incr - (wrap - idx); \
1018 } while (0)
1019 #define IDXDIFF(head, tail, wrap) \
1020         ((head) >= (tail) ? (head) - (tail) : (wrap) - (tail) + (head))
1021
1022 /* One for errors, one for firmware events */
1023 #define T4_EXTRA_INTR 2
1024
1025 /* One for firmware events */
1026 #define T4VF_EXTRA_INTR 1
1027
1028 static inline int
1029 forwarding_intr_to_fwq(struct adapter *sc)
1030 {
1031
1032         return (sc->intr_count == 1);
1033 }
1034
1035 static inline uint32_t
1036 t4_read_reg(struct adapter *sc, uint32_t reg)
1037 {
1038
1039         return bus_space_read_4(sc->bt, sc->bh, reg);
1040 }
1041
1042 static inline void
1043 t4_write_reg(struct adapter *sc, uint32_t reg, uint32_t val)
1044 {
1045
1046         bus_space_write_4(sc->bt, sc->bh, reg, val);
1047 }
1048
1049 static inline uint64_t
1050 t4_read_reg64(struct adapter *sc, uint32_t reg)
1051 {
1052
1053 #ifdef __LP64__
1054         return bus_space_read_8(sc->bt, sc->bh, reg);
1055 #else
1056         return (uint64_t)bus_space_read_4(sc->bt, sc->bh, reg) +
1057             ((uint64_t)bus_space_read_4(sc->bt, sc->bh, reg + 4) << 32);
1058
1059 #endif
1060 }
1061
1062 static inline void
1063 t4_write_reg64(struct adapter *sc, uint32_t reg, uint64_t val)
1064 {
1065
1066 #ifdef __LP64__
1067         bus_space_write_8(sc->bt, sc->bh, reg, val);
1068 #else
1069         bus_space_write_4(sc->bt, sc->bh, reg, val);
1070         bus_space_write_4(sc->bt, sc->bh, reg + 4, val>> 32);
1071 #endif
1072 }
1073
1074 static inline void
1075 t4_os_pci_read_cfg1(struct adapter *sc, int reg, uint8_t *val)
1076 {
1077
1078         *val = pci_read_config(sc->dev, reg, 1);
1079 }
1080
1081 static inline void
1082 t4_os_pci_write_cfg1(struct adapter *sc, int reg, uint8_t val)
1083 {
1084
1085         pci_write_config(sc->dev, reg, val, 1);
1086 }
1087
1088 static inline void
1089 t4_os_pci_read_cfg2(struct adapter *sc, int reg, uint16_t *val)
1090 {
1091
1092         *val = pci_read_config(sc->dev, reg, 2);
1093 }
1094
1095 static inline void
1096 t4_os_pci_write_cfg2(struct adapter *sc, int reg, uint16_t val)
1097 {
1098
1099         pci_write_config(sc->dev, reg, val, 2);
1100 }
1101
1102 static inline void
1103 t4_os_pci_read_cfg4(struct adapter *sc, int reg, uint32_t *val)
1104 {
1105
1106         *val = pci_read_config(sc->dev, reg, 4);
1107 }
1108
1109 static inline void
1110 t4_os_pci_write_cfg4(struct adapter *sc, int reg, uint32_t val)
1111 {
1112
1113         pci_write_config(sc->dev, reg, val, 4);
1114 }
1115
1116 static inline struct port_info *
1117 adap2pinfo(struct adapter *sc, int idx)
1118 {
1119
1120         return (sc->port[idx]);
1121 }
1122
1123 static inline void
1124 t4_os_set_hw_addr(struct port_info *pi, uint8_t hw_addr[])
1125 {
1126
1127         bcopy(hw_addr, pi->vi[0].hw_addr, ETHER_ADDR_LEN);
1128 }
1129
1130 static inline int
1131 tx_resume_threshold(struct sge_eq *eq)
1132 {
1133
1134         /* not quite the same as qsize / 4, but this will do. */
1135         return (eq->sidx / 4);
1136 }
1137
1138 static inline int
1139 t4_use_ldst(struct adapter *sc)
1140 {
1141
1142 #ifdef notyet
1143         return (sc->flags & FW_OK || !sc->use_bd);
1144 #else
1145         return (0);
1146 #endif
1147 }
1148
1149 static inline void
1150 CH_DUMP_MBOX(struct adapter *sc, int mbox, const int reg,
1151     const char *msg, const __be64 *const p, const bool err)
1152 {
1153
1154         if (!(sc->debug_flags & DF_DUMP_MBOX) && !err)
1155                 return;
1156         if (p != NULL) {
1157                 log(err ? LOG_ERR : LOG_DEBUG,
1158                     "%s: mbox %u %s %016llx %016llx %016llx %016llx "
1159                     "%016llx %016llx %016llx %016llx\n",
1160                     device_get_nameunit(sc->dev), mbox, msg,
1161                     (long long)be64_to_cpu(p[0]), (long long)be64_to_cpu(p[1]),
1162                     (long long)be64_to_cpu(p[2]), (long long)be64_to_cpu(p[3]),
1163                     (long long)be64_to_cpu(p[4]), (long long)be64_to_cpu(p[5]),
1164                     (long long)be64_to_cpu(p[6]), (long long)be64_to_cpu(p[7]));
1165         } else {
1166                 log(err ? LOG_ERR : LOG_DEBUG,
1167                     "%s: mbox %u %s %016llx %016llx %016llx %016llx "
1168                     "%016llx %016llx %016llx %016llx\n",
1169                     device_get_nameunit(sc->dev), mbox, msg,
1170                     (long long)t4_read_reg64(sc, reg),
1171                     (long long)t4_read_reg64(sc, reg + 8),
1172                     (long long)t4_read_reg64(sc, reg + 16),
1173                     (long long)t4_read_reg64(sc, reg + 24),
1174                     (long long)t4_read_reg64(sc, reg + 32),
1175                     (long long)t4_read_reg64(sc, reg + 40),
1176                     (long long)t4_read_reg64(sc, reg + 48),
1177                     (long long)t4_read_reg64(sc, reg + 56));
1178         }
1179 }
1180
1181 /* t4_main.c */
1182 extern int t4_ntxq;
1183 extern int t4_nrxq;
1184 extern int t4_intr_types;
1185 extern int t4_tmr_idx;
1186 extern int t4_pktc_idx;
1187 extern unsigned int t4_qsize_rxq;
1188 extern unsigned int t4_qsize_txq;
1189 extern device_method_t cxgbe_methods[];
1190
1191 int t4_os_find_pci_capability(struct adapter *, int);
1192 int t4_os_pci_save_state(struct adapter *);
1193 int t4_os_pci_restore_state(struct adapter *);
1194 void t4_os_portmod_changed(struct port_info *);
1195 void t4_os_link_changed(struct port_info *);
1196 void t4_iterate(void (*)(struct adapter *, void *), void *);
1197 void t4_init_devnames(struct adapter *);
1198 void t4_add_adapter(struct adapter *);
1199 int t4_detach_common(device_t);
1200 int t4_map_bars_0_and_4(struct adapter *);
1201 int t4_map_bar_2(struct adapter *);
1202 int t4_setup_intr_handlers(struct adapter *);
1203 void t4_sysctls(struct adapter *);
1204 int begin_synchronized_op(struct adapter *, struct vi_info *, int, char *);
1205 void doom_vi(struct adapter *, struct vi_info *);
1206 void end_synchronized_op(struct adapter *, int);
1207 int update_mac_settings(struct ifnet *, int);
1208 int adapter_full_init(struct adapter *);
1209 int adapter_full_uninit(struct adapter *);
1210 uint64_t cxgbe_get_counter(struct ifnet *, ift_counter);
1211 int vi_full_init(struct vi_info *);
1212 int vi_full_uninit(struct vi_info *);
1213 void vi_sysctls(struct vi_info *);
1214 void vi_tick(void *);
1215 int rw_via_memwin(struct adapter *, int, uint32_t, uint32_t *, int, int);
1216 int alloc_atid(struct adapter *, void *);
1217 void *lookup_atid(struct adapter *, int);
1218 void free_atid(struct adapter *, int);
1219 void release_tid(struct adapter *, int, struct sge_wrq *);
1220 int cxgbe_media_change(struct ifnet *);
1221 void cxgbe_media_status(struct ifnet *, struct ifmediareq *);
1222 bool t4_os_dump_cimla(struct adapter *, int, bool);
1223 void t4_os_dump_devlog(struct adapter *);
1224
1225 #ifdef KERN_TLS
1226 /* t4_kern_tls.c */
1227 int cxgbe_tls_tag_alloc(struct ifnet *, union if_snd_tag_alloc_params *,
1228     struct m_snd_tag **);
1229 void cxgbe_tls_tag_free(struct m_snd_tag *);
1230 void t6_ktls_modload(void);
1231 void t6_ktls_modunload(void);
1232 int t6_ktls_try(struct ifnet *, struct socket *, struct ktls_session *);
1233 int t6_ktls_parse_pkt(struct mbuf *, int *, int *);
1234 int t6_ktls_write_wr(struct sge_txq *, void *, struct mbuf *, u_int, u_int);
1235 #endif
1236
1237 /* t4_keyctx.c */
1238 struct auth_hash;
1239 union authctx;
1240
1241 void t4_aes_getdeckey(void *, const void *, unsigned int);
1242 void t4_copy_partial_hash(int, union authctx *, void *);
1243 void t4_init_gmac_hash(const char *, int, char *);
1244 void t4_init_hmac_digest(struct auth_hash *, u_int, const char *, int, char *);
1245
1246 #ifdef DEV_NETMAP
1247 /* t4_netmap.c */
1248 struct sge_nm_rxq;
1249 void cxgbe_nm_attach(struct vi_info *);
1250 void cxgbe_nm_detach(struct vi_info *);
1251 void service_nm_rxq(struct sge_nm_rxq *);
1252 int alloc_nm_rxq(struct vi_info *, struct sge_nm_rxq *, int, int,
1253     struct sysctl_oid *);
1254 int free_nm_rxq(struct vi_info *, struct sge_nm_rxq *);
1255 int alloc_nm_txq(struct vi_info *, struct sge_nm_txq *, int, int,
1256     struct sysctl_oid *);
1257 int free_nm_txq(struct vi_info *, struct sge_nm_txq *);
1258 #endif
1259
1260 /* t4_sge.c */
1261 void t4_sge_modload(void);
1262 void t4_sge_modunload(void);
1263 uint64_t t4_sge_extfree_refs(void);
1264 void t4_tweak_chip_settings(struct adapter *);
1265 int t4_verify_chip_settings(struct adapter *);
1266 void t4_init_rx_buf_info(struct adapter *);
1267 int t4_create_dma_tag(struct adapter *);
1268 void t4_sge_sysctls(struct adapter *, struct sysctl_ctx_list *,
1269     struct sysctl_oid_list *);
1270 int t4_destroy_dma_tag(struct adapter *);
1271 int alloc_ring(struct adapter *, size_t, bus_dma_tag_t *, bus_dmamap_t *,
1272     bus_addr_t *, void **);
1273 int free_ring(struct adapter *, bus_dma_tag_t, bus_dmamap_t, bus_addr_t,
1274     void *);
1275 int t4_setup_adapter_queues(struct adapter *);
1276 int t4_teardown_adapter_queues(struct adapter *);
1277 int t4_setup_vi_queues(struct vi_info *);
1278 int t4_teardown_vi_queues(struct vi_info *);
1279 void t4_intr_all(void *);
1280 void t4_intr(void *);
1281 #ifdef DEV_NETMAP
1282 void t4_nm_intr(void *);
1283 void t4_vi_intr(void *);
1284 #endif
1285 void t4_intr_err(void *);
1286 void t4_intr_evt(void *);
1287 void t4_wrq_tx_locked(struct adapter *, struct sge_wrq *, struct wrqe *);
1288 void t4_update_fl_bufsize(struct ifnet *);
1289 struct mbuf *alloc_wr_mbuf(int, int);
1290 int parse_pkt(struct mbuf **, bool);
1291 void *start_wrq_wr(struct sge_wrq *, int, struct wrq_cookie *);
1292 void commit_wrq_wr(struct sge_wrq *, void *, struct wrq_cookie *);
1293 int tnl_cong(struct port_info *, int);
1294 void t4_register_an_handler(an_handler_t);
1295 void t4_register_fw_msg_handler(int, fw_msg_handler_t);
1296 void t4_register_cpl_handler(int, cpl_handler_t);
1297 void t4_register_shared_cpl_handler(int, cpl_handler_t, int);
1298 #ifdef RATELIMIT
1299 int ethofld_transmit(struct ifnet *, struct mbuf *);
1300 void send_etid_flush_wr(struct cxgbe_rate_tag *);
1301 #endif
1302
1303 /* t4_tracer.c */
1304 struct t4_tracer;
1305 void t4_tracer_modload(void);
1306 void t4_tracer_modunload(void);
1307 void t4_tracer_port_detach(struct adapter *);
1308 int t4_get_tracer(struct adapter *, struct t4_tracer *);
1309 int t4_set_tracer(struct adapter *, struct t4_tracer *);
1310 int t4_trace_pkt(struct sge_iq *, const struct rss_header *, struct mbuf *);
1311 int t5_trace_pkt(struct sge_iq *, const struct rss_header *, struct mbuf *);
1312
1313 /* t4_sched.c */
1314 int t4_set_sched_class(struct adapter *, struct t4_sched_params *);
1315 int t4_set_sched_queue(struct adapter *, struct t4_sched_queue *);
1316 int t4_init_tx_sched(struct adapter *);
1317 int t4_free_tx_sched(struct adapter *);
1318 void t4_update_tx_sched(struct adapter *);
1319 int t4_reserve_cl_rl_kbps(struct adapter *, int, u_int, int *);
1320 void t4_release_cl_rl(struct adapter *, int, int);
1321 int sysctl_tc(SYSCTL_HANDLER_ARGS);
1322 int sysctl_tc_params(SYSCTL_HANDLER_ARGS);
1323 #ifdef RATELIMIT
1324 void t4_init_etid_table(struct adapter *);
1325 void t4_free_etid_table(struct adapter *);
1326 struct cxgbe_rate_tag *lookup_etid(struct adapter *, int);
1327 int cxgbe_rate_tag_alloc(struct ifnet *, union if_snd_tag_alloc_params *,
1328     struct m_snd_tag **);
1329 int cxgbe_rate_tag_modify(struct m_snd_tag *, union if_snd_tag_modify_params *);
1330 int cxgbe_rate_tag_query(struct m_snd_tag *, union if_snd_tag_query_params *);
1331 void cxgbe_rate_tag_free(struct m_snd_tag *);
1332 void cxgbe_rate_tag_free_locked(struct cxgbe_rate_tag *);
1333 void cxgbe_ratelimit_query(struct ifnet *, struct if_ratelimit_query_results *);
1334 #endif
1335
1336 /* t4_filter.c */
1337 int get_filter_mode(struct adapter *, uint32_t *);
1338 int set_filter_mode(struct adapter *, uint32_t);
1339 int set_filter_mask(struct adapter *, uint32_t);
1340 int get_filter(struct adapter *, struct t4_filter *);
1341 int set_filter(struct adapter *, struct t4_filter *);
1342 int del_filter(struct adapter *, struct t4_filter *);
1343 int t4_filter_rpl(struct sge_iq *, const struct rss_header *, struct mbuf *);
1344 int t4_hashfilter_ao_rpl(struct sge_iq *, const struct rss_header *, struct mbuf *);
1345 int t4_hashfilter_tcb_rpl(struct sge_iq *, const struct rss_header *, struct mbuf *);
1346 int t4_del_hashfilter_rpl(struct sge_iq *, const struct rss_header *, struct mbuf *);
1347 void free_hftid_hash(struct tid_info *);
1348
1349 static inline struct wrqe *
1350 alloc_wrqe(int wr_len, struct sge_wrq *wrq)
1351 {
1352         int len = offsetof(struct wrqe, wr) + wr_len;
1353         struct wrqe *wr;
1354
1355         wr = malloc(len, M_CXGBE, M_NOWAIT);
1356         if (__predict_false(wr == NULL))
1357                 return (NULL);
1358         wr->wr_len = wr_len;
1359         wr->wrq = wrq;
1360         return (wr);
1361 }
1362
1363 static inline void *
1364 wrtod(struct wrqe *wr)
1365 {
1366         return (&wr->wr[0]);
1367 }
1368
1369 static inline void
1370 free_wrqe(struct wrqe *wr)
1371 {
1372         free(wr, M_CXGBE);
1373 }
1374
1375 static inline void
1376 t4_wrq_tx(struct adapter *sc, struct wrqe *wr)
1377 {
1378         struct sge_wrq *wrq = wr->wrq;
1379
1380         TXQ_LOCK(wrq);
1381         t4_wrq_tx_locked(sc, wrq, wr);
1382         TXQ_UNLOCK(wrq);
1383 }
1384
1385 static inline int
1386 read_via_memwin(struct adapter *sc, int idx, uint32_t addr, uint32_t *val,
1387     int len)
1388 {
1389
1390         return (rw_via_memwin(sc, idx, addr, val, len, 0));
1391 }
1392
1393 static inline int
1394 write_via_memwin(struct adapter *sc, int idx, uint32_t addr,
1395     const uint32_t *val, int len)
1396 {
1397
1398         return (rw_via_memwin(sc, idx, addr, (void *)(uintptr_t)val, len, 1));
1399 }
1400
1401 /* Number of len16 -> number of descriptors */
1402 static inline int
1403 tx_len16_to_desc(int len16)
1404 {
1405
1406         return (howmany(len16, EQ_ESIZE / 16));
1407 }
1408 #endif