]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/dev/cxgbe/t4_ioctl.h
MFC r317849 (partial), r332506, and r332787.
[FreeBSD/FreeBSD.git] / sys / dev / cxgbe / t4_ioctl.h
1 /*-
2  * Copyright (c) 2011 Chelsio Communications, Inc.
3  * All rights reserved.
4  * Written by: Navdeep Parhar <np@FreeBSD.org>
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  *
15  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
16  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
17  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
18  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
19  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
20  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
21  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
22  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
23  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
24  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
25  * SUCH DAMAGE.
26  *
27  * $FreeBSD$
28  *
29  */
30
31 #ifndef __T4_IOCTL_H__
32 #define __T4_IOCTL_H__
33
34 #include <sys/types.h>
35 #include <net/ethernet.h>
36 #include <net/bpf.h>
37
38 /*
39  * Ioctl commands specific to this driver.
40  */
41 enum {
42         T4_GETREG = 0x40,               /* read register */
43         T4_SETREG,                      /* write register */
44         T4_REGDUMP,                     /* dump of all registers */
45         T4_GET_FILTER_MODE,             /* get global filter mode */
46         T4_SET_FILTER_MODE,             /* set global filter mode */
47         T4_GET_FILTER,                  /* get information about a filter */
48         T4_SET_FILTER,                  /* program a filter */
49         T4_DEL_FILTER,                  /* delete a filter */
50         T4_GET_SGE_CONTEXT,             /* get SGE context for a queue */
51         T4_LOAD_FW,                     /* flash firmware */
52         T4_GET_MEM,                     /* read memory */
53         T4_GET_I2C,                     /* read from i2c addressible device */
54         T4_CLEAR_STATS,                 /* clear a port's MAC statistics */
55         T4_SET_OFLD_POLICY,             /* Set offload policy */
56         T4_SET_SCHED_CLASS,             /* set sched class */
57         T4_SET_SCHED_QUEUE,             /* set queue class */
58         T4_GET_TRACER,                  /* get information about a tracer */
59         T4_SET_TRACER,                  /* program a tracer */
60         T4_LOAD_CFG,                    /* copy a config file to card's flash */
61         T4_LOAD_BOOT,                   /* flash boot rom */
62         T4_LOAD_BOOTCFG,                /* flash bootcfg */
63         T4_CUDBG_DUMP,                  /* debug dump of chip state */
64 };
65
66 struct t4_reg {
67         uint32_t addr;
68         uint32_t size;
69         uint64_t val;
70 };
71
72 #define T4_REGDUMP_SIZE  (160 * 1024)
73 #define T5_REGDUMP_SIZE  (332 * 1024)
74 struct t4_regdump {
75         uint32_t version;
76         uint32_t len; /* bytes */
77         uint32_t *data;
78 };
79
80 struct t4_data {
81         uint32_t len;
82         uint8_t *data;
83 };
84
85 struct t4_bootrom {
86         uint32_t pf_offset;
87         uint32_t pfidx_addr;
88         uint32_t len;
89         uint8_t *data;
90 };
91
92 struct t4_i2c_data {
93         uint8_t port_id;
94         uint8_t dev_addr;
95         uint8_t offset;
96         uint8_t len;
97         uint8_t data[8];
98 };
99
100 /*
101  * A hardware filter is some valid combination of these.
102  */
103 #define T4_FILTER_IPv4          0x1     /* IPv4 packet */
104 #define T4_FILTER_IPv6          0x2     /* IPv6 packet */
105 #define T4_FILTER_IP_SADDR      0x4     /* Source IP address or network */
106 #define T4_FILTER_IP_DADDR      0x8     /* Destination IP address or network */
107 #define T4_FILTER_IP_SPORT      0x10    /* Source IP port */
108 #define T4_FILTER_IP_DPORT      0x20    /* Destination IP port */
109 #define T4_FILTER_FCoE          0x40    /* Fibre Channel over Ethernet packet */
110 #define T4_FILTER_PORT          0x80    /* Physical ingress port */
111 #define T4_FILTER_VNIC          0x100   /* VNIC id or outer VLAN */
112 #define T4_FILTER_VLAN          0x200   /* VLAN ID */
113 #define T4_FILTER_IP_TOS        0x400   /* IPv4 TOS/IPv6 Traffic Class */
114 #define T4_FILTER_IP_PROTO      0x800   /* IP protocol */
115 #define T4_FILTER_ETH_TYPE      0x1000  /* Ethernet Type */
116 #define T4_FILTER_MAC_IDX       0x2000  /* MPS MAC address match index */
117 #define T4_FILTER_MPS_HIT_TYPE  0x4000  /* MPS match type */
118 #define T4_FILTER_IP_FRAGMENT   0x8000  /* IP fragment */
119
120 #define T4_FILTER_IC_VNIC       0x80000000      /* TP Ingress Config's F_VNIC
121                                                    bit.  It indicates whether
122                                                    T4_FILTER_VNIC bit means VNIC
123                                                    id (PF/VF) or outer VLAN.
124                                                    0 = oVLAN, 1 = VNIC */
125
126 /* Filter action */
127 enum {
128         FILTER_PASS = 0,        /* default */
129         FILTER_DROP,
130         FILTER_SWITCH
131 };
132
133 /* 802.1q manipulation on FILTER_SWITCH */
134 enum {
135         VLAN_NOCHANGE = 0,      /* default */
136         VLAN_REMOVE,
137         VLAN_INSERT,
138         VLAN_REWRITE
139 };
140
141 /* MPS match type */
142 enum {
143         UCAST_EXACT = 0,       /* exact unicast match */
144         UCAST_HASH  = 1,       /* inexact (hashed) unicast match */
145         MCAST_EXACT = 2,       /* exact multicast match */
146         MCAST_HASH  = 3,       /* inexact (hashed) multicast match */
147         PROMISC     = 4,       /* no match but port is promiscuous */
148         HYPPROMISC  = 5,       /* port is hypervisor-promisuous + not bcast */
149         BCAST       = 6,       /* broadcast packet */
150 };
151
152 /* Rx steering */
153 enum {
154         DST_MODE_QUEUE,        /* queue is directly specified by filter */
155         DST_MODE_RSS_QUEUE,    /* filter specifies RSS entry containing queue */
156         DST_MODE_RSS,          /* queue selected by default RSS hash lookup */
157         DST_MODE_FILT_RSS      /* queue selected by hashing in filter-specified
158                                   RSS subtable */
159 };
160
161 struct t4_filter_tuple {
162         /*
163          * These are always available.
164          */
165         uint8_t sip[16];        /* source IP address (IPv4 in [3:0]) */
166         uint8_t dip[16];        /* destinatin IP address (IPv4 in [3:0]) */
167         uint16_t sport;         /* source port */
168         uint16_t dport;         /* destination port */
169
170         /*
171          * A combination of these (up to 36 bits) is available.  TP_VLAN_PRI_MAP
172          * is used to select the global mode and all filters are limited to the
173          * set of fields allowed by the global mode.
174          */
175         uint16_t vnic;          /* VNIC id (PF/VF) or outer VLAN tag */
176         uint16_t vlan;          /* VLAN tag */
177         uint16_t ethtype;       /* Ethernet type */
178         uint8_t  tos;           /* TOS/Traffic Type */
179         uint8_t  proto;         /* protocol type */
180         uint32_t fcoe:1;        /* FCoE packet */
181         uint32_t iport:3;       /* ingress port */
182         uint32_t matchtype:3;   /* MPS match type */
183         uint32_t frag:1;        /* fragmentation extension header */
184         uint32_t macidx:9;      /* exact match MAC index */
185         uint32_t vlan_vld:1;    /* VLAN valid */
186         uint32_t ovlan_vld:1;   /* outer VLAN tag valid, value in "vnic" */
187         uint32_t pfvf_vld:1;    /* VNIC id (PF/VF) valid, value in "vnic" */
188 };
189
190 struct t4_filter_specification {
191         uint32_t hitcnts:1;     /* count filter hits in TCB */
192         uint32_t prio:1;        /* filter has priority over active/server */
193         uint32_t type:1;        /* 0 => IPv4, 1 => IPv6 */
194         uint32_t action:2;      /* drop, pass, switch */
195         uint32_t rpttid:1;      /* report TID in RSS hash field */
196         uint32_t dirsteer:1;    /* 0 => RSS, 1 => steer to iq */
197         uint32_t iq:10;         /* ingress queue */
198         uint32_t maskhash:1;    /* dirsteer=0: store RSS hash in TCB */
199         uint32_t dirsteerhash:1;/* dirsteer=1: 0 => TCB contains RSS hash */
200                                 /*             1 => TCB contains IQ ID */
201
202         /*
203          * Switch proxy/rewrite fields.  An ingress packet which matches a
204          * filter with "switch" set will be looped back out as an egress
205          * packet -- potentially with some Ethernet header rewriting.
206          */
207         uint32_t eport:2;       /* egress port to switch packet out */
208         uint32_t newdmac:1;     /* rewrite destination MAC address */
209         uint32_t newsmac:1;     /* rewrite source MAC address */
210         uint32_t newvlan:2;     /* rewrite VLAN Tag */
211         uint8_t dmac[ETHER_ADDR_LEN];   /* new destination MAC address */
212         uint8_t smac[ETHER_ADDR_LEN];   /* new source MAC address */
213         uint16_t vlan;          /* VLAN Tag to insert */
214
215         /*
216          * Filter rule value/mask pairs.
217          */
218         struct t4_filter_tuple val;
219         struct t4_filter_tuple mask;
220 };
221
222 struct t4_filter {
223         uint32_t idx;
224         uint16_t l2tidx;
225         uint16_t smtidx;
226         uint64_t hits;
227         struct t4_filter_specification fs;
228 };
229
230 /* Tx Scheduling Class parameters */
231 struct t4_sched_class_params {
232         int8_t   level;         /* scheduler hierarchy level */
233         int8_t   mode;          /* per-class or per-flow */
234         int8_t   rateunit;      /* bit or packet rate */
235         int8_t   ratemode;      /* %port relative or kbps absolute */
236         int8_t   channel;       /* scheduler channel [0..N] */
237         int8_t   cl;            /* scheduler class [0..N] */
238         int32_t  minrate;       /* minimum rate */
239         int32_t  maxrate;       /* maximum rate */
240         int16_t  weight;        /* percent weight */
241         int16_t  pktsize;       /* average packet size */
242 };
243
244 /*
245  * Support for "sched-class" command to allow a TX Scheduling Class to be
246  * programmed with various parameters.
247  */
248 struct t4_sched_params {
249         int8_t   subcmd;                /* sub-command */
250         int8_t   type;                  /* packet or flow */
251         union {
252                 struct {                /* sub-command SCHED_CLASS_CONFIG */
253                         int8_t   minmax;        /* minmax enable */
254                 } config;
255                 struct t4_sched_class_params params;
256                 uint8_t     reserved[6 + 8 * 8];
257         } u;
258 };
259
260 enum {
261         SCHED_CLASS_SUBCMD_CONFIG,      /* config sub-command */
262         SCHED_CLASS_SUBCMD_PARAMS,      /* params sub-command */
263 };
264
265 enum {
266         SCHED_CLASS_TYPE_PACKET,
267 };
268
269 enum {
270         SCHED_CLASS_LEVEL_CL_RL,        /* class rate limiter */
271         SCHED_CLASS_LEVEL_CL_WRR,       /* class weighted round robin */
272         SCHED_CLASS_LEVEL_CH_RL,        /* channel rate limiter */
273 };
274
275 enum {
276         SCHED_CLASS_MODE_CLASS,         /* per-class scheduling */
277         SCHED_CLASS_MODE_FLOW,          /* per-flow scheduling */
278 };
279
280 enum {
281         SCHED_CLASS_RATEUNIT_BITS,      /* bit rate scheduling */
282         SCHED_CLASS_RATEUNIT_PKTS,      /* packet rate scheduling */
283 };
284
285 enum {
286         SCHED_CLASS_RATEMODE_REL,       /* percent of port bandwidth */
287         SCHED_CLASS_RATEMODE_ABS,       /* Kb/s */
288 };
289
290 /*
291  * Support for "sched_queue" command to allow one or more NIC TX Queues to be
292  * bound to a TX Scheduling Class.
293  */
294 struct t4_sched_queue {
295         uint8_t  port;
296         int8_t   queue; /* queue index; -1 => all queues */
297         int8_t   cl;    /* class index; -1 => unbind */
298 };
299
300 #define T4_SGE_CONTEXT_SIZE 24
301 enum {
302         SGE_CONTEXT_EGRESS,
303         SGE_CONTEXT_INGRESS,
304         SGE_CONTEXT_FLM,
305         SGE_CONTEXT_CNM
306 };
307
308 struct t4_sge_context {
309         uint32_t mem_id;
310         uint32_t cid;
311         uint32_t data[T4_SGE_CONTEXT_SIZE / 4];
312 };
313
314 struct t4_mem_range {
315         uint32_t addr;
316         uint32_t len;
317         uint32_t *data;
318 };
319
320 #define T4_TRACE_LEN 112
321 struct t4_trace_params {
322         uint32_t data[T4_TRACE_LEN / 4];
323         uint32_t mask[T4_TRACE_LEN / 4];
324         uint16_t snap_len;
325         uint16_t min_len;
326         uint8_t skip_ofst;
327         uint8_t skip_len;
328         uint8_t invert;
329         uint8_t port;
330 };
331
332 struct t4_tracer {
333         uint8_t idx;
334         uint8_t enabled;
335         uint8_t valid;
336         struct t4_trace_params tp;
337 };
338
339 struct t4_cudbg_dump {
340         uint8_t wr_flash;
341         uint8_t bitmap[16];
342         uint32_t len;
343         uint8_t *data;
344 };
345
346 enum {
347         OPEN_TYPE_LISTEN = 'L',
348         OPEN_TYPE_ACTIVE = 'A',
349         OPEN_TYPE_PASSIVE = 'P',
350         OPEN_TYPE_DONTCARE = 'D',
351 };
352
353 struct offload_settings {
354         int8_t offload;
355         int8_t rx_coalesce;
356         int8_t cong_algo;
357         int8_t sched_class;
358         int8_t tstamp;
359         int8_t sack;
360         int8_t nagle;
361         int8_t ecn;
362         int8_t ddp;
363         int8_t tls;
364         int16_t txq;
365         int16_t rxq;
366         int16_t mss;
367 };
368
369 struct offload_rule {
370         char open_type;
371         struct offload_settings settings;
372         struct bpf_program bpf_prog;    /* compiled program/filter */
373 };
374
375 /*
376  * An offload policy consists of a set of rules matched in sequence.  The
377  * settings of the first rule that matches are applied to that connection.
378  */
379 struct t4_offload_policy {
380         uint32_t nrules;
381         struct offload_rule *rule;
382 };
383
384 #define CHELSIO_T4_GETREG       _IOWR('f', T4_GETREG, struct t4_reg)
385 #define CHELSIO_T4_SETREG       _IOW('f', T4_SETREG, struct t4_reg)
386 #define CHELSIO_T4_REGDUMP      _IOWR('f', T4_REGDUMP, struct t4_regdump)
387 #define CHELSIO_T4_GET_FILTER_MODE _IOWR('f', T4_GET_FILTER_MODE, uint32_t)
388 #define CHELSIO_T4_SET_FILTER_MODE _IOW('f', T4_SET_FILTER_MODE, uint32_t)
389 #define CHELSIO_T4_GET_FILTER   _IOWR('f', T4_GET_FILTER, struct t4_filter)
390 #define CHELSIO_T4_SET_FILTER   _IOW('f', T4_SET_FILTER, struct t4_filter)
391 #define CHELSIO_T4_DEL_FILTER   _IOW('f', T4_DEL_FILTER, struct t4_filter)
392 #define CHELSIO_T4_GET_SGE_CONTEXT _IOWR('f', T4_GET_SGE_CONTEXT, \
393     struct t4_sge_context)
394 #define CHELSIO_T4_LOAD_FW      _IOW('f', T4_LOAD_FW, struct t4_data)
395 #define CHELSIO_T4_GET_MEM      _IOW('f', T4_GET_MEM, struct t4_mem_range)
396 #define CHELSIO_T4_GET_I2C      _IOWR('f', T4_GET_I2C, struct t4_i2c_data)
397 #define CHELSIO_T4_CLEAR_STATS  _IOW('f', T4_CLEAR_STATS, uint32_t)
398 #define CHELSIO_T4_SCHED_CLASS  _IOW('f', T4_SET_SCHED_CLASS, \
399     struct t4_sched_params)
400 #define CHELSIO_T4_SCHED_QUEUE  _IOW('f', T4_SET_SCHED_QUEUE, \
401     struct t4_sched_queue)
402 #define CHELSIO_T4_GET_TRACER   _IOWR('f', T4_GET_TRACER, struct t4_tracer)
403 #define CHELSIO_T4_SET_TRACER   _IOW('f', T4_SET_TRACER, struct t4_tracer)
404 #define CHELSIO_T4_LOAD_CFG     _IOW('f', T4_LOAD_CFG, struct t4_data)
405 #define CHELSIO_T4_LOAD_BOOT    _IOW('f', T4_LOAD_BOOT, struct t4_bootrom)
406 #define CHELSIO_T4_LOAD_BOOTCFG _IOW('f', T4_LOAD_BOOTCFG, struct t4_data)
407 #define CHELSIO_T4_CUDBG_DUMP   _IOWR('f', T4_CUDBG_DUMP, struct t4_cudbg_dump)
408 #define CHELSIO_T4_SET_OFLD_POLICY _IOW('f', T4_SET_OFLD_POLICY, struct t4_offload_policy)
409 #endif