]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/dev/drm/radeon_drm.h
This commit was generated by cvs2svn to compensate for changes in r159952,
[FreeBSD/FreeBSD.git] / sys / dev / drm / radeon_drm.h
1 /* radeon_drm.h -- Public header for the radeon driver -*- linux-c -*-
2  *
3  * Copyright 2000 Precision Insight, Inc., Cedar Park, Texas.
4  * Copyright 2000 VA Linux Systems, Inc., Fremont, California.
5  * Copyright 2002 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All rights reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the "Software"),
10  * to deal in the Software without restriction, including without limitation
11  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
12  * and/or sell copies of the Software, and to permit persons to whom the
13  * Software is furnished to do so, subject to the following conditions:
14  *
15  * The above copyright notice and this permission notice (including the next
16  * paragraph) shall be included in all copies or substantial portions of the
17  * Software.
18  *
19  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
22  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
23  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
24  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
25  * DEALINGS IN THE SOFTWARE.
26  *
27  * Authors:
28  *    Kevin E. Martin <martin@valinux.com>
29  *    Gareth Hughes <gareth@valinux.com>
30  *    Keith Whitwell <keith@tungstengraphics.com>
31  */
32
33 #include <sys/cdefs.h>
34 __FBSDID("$FreeBSD$");
35
36 #ifndef __RADEON_DRM_H__
37 #define __RADEON_DRM_H__
38
39 /* WARNING: If you change any of these defines, make sure to change the
40  * defines in the X server file (radeon_sarea.h)
41  */
42 #ifndef __RADEON_SAREA_DEFINES__
43 #define __RADEON_SAREA_DEFINES__
44
45 /* Old style state flags, required for sarea interface (1.1 and 1.2
46  * clears) and 1.2 drm_vertex2 ioctl.
47  */
48 #define RADEON_UPLOAD_CONTEXT           0x00000001
49 #define RADEON_UPLOAD_VERTFMT           0x00000002
50 #define RADEON_UPLOAD_LINE              0x00000004
51 #define RADEON_UPLOAD_BUMPMAP           0x00000008
52 #define RADEON_UPLOAD_MASKS             0x00000010
53 #define RADEON_UPLOAD_VIEWPORT          0x00000020
54 #define RADEON_UPLOAD_SETUP             0x00000040
55 #define RADEON_UPLOAD_TCL               0x00000080
56 #define RADEON_UPLOAD_MISC              0x00000100
57 #define RADEON_UPLOAD_TEX0              0x00000200
58 #define RADEON_UPLOAD_TEX1              0x00000400
59 #define RADEON_UPLOAD_TEX2              0x00000800
60 #define RADEON_UPLOAD_TEX0IMAGES        0x00001000
61 #define RADEON_UPLOAD_TEX1IMAGES        0x00002000
62 #define RADEON_UPLOAD_TEX2IMAGES        0x00004000
63 #define RADEON_UPLOAD_CLIPRECTS         0x00008000      /* handled client-side */
64 #define RADEON_REQUIRE_QUIESCENCE       0x00010000
65 #define RADEON_UPLOAD_ZBIAS             0x00020000      /* version 1.2 and newer */
66 #define RADEON_UPLOAD_ALL               0x003effff
67 #define RADEON_UPLOAD_CONTEXT_ALL       0x003e01ff
68
69 /* New style per-packet identifiers for use in cmd_buffer ioctl with
70  * the RADEON_EMIT_PACKET command.  Comments relate new packets to old
71  * state bits and the packet size:
72  */
73 #define RADEON_EMIT_PP_MISC                         0   /* context/7 */
74 #define RADEON_EMIT_PP_CNTL                         1   /* context/3 */
75 #define RADEON_EMIT_RB3D_COLORPITCH                 2   /* context/1 */
76 #define RADEON_EMIT_RE_LINE_PATTERN                 3   /* line/2 */
77 #define RADEON_EMIT_SE_LINE_WIDTH                   4   /* line/1 */
78 #define RADEON_EMIT_PP_LUM_MATRIX                   5   /* bumpmap/1 */
79 #define RADEON_EMIT_PP_ROT_MATRIX_0                 6   /* bumpmap/2 */
80 #define RADEON_EMIT_RB3D_STENCILREFMASK             7   /* masks/3 */
81 #define RADEON_EMIT_SE_VPORT_XSCALE                 8   /* viewport/6 */
82 #define RADEON_EMIT_SE_CNTL                         9   /* setup/2 */
83 #define RADEON_EMIT_SE_CNTL_STATUS                  10  /* setup/1 */
84 #define RADEON_EMIT_RE_MISC                         11  /* misc/1 */
85 #define RADEON_EMIT_PP_TXFILTER_0                   12  /* tex0/6 */
86 #define RADEON_EMIT_PP_BORDER_COLOR_0               13  /* tex0/1 */
87 #define RADEON_EMIT_PP_TXFILTER_1                   14  /* tex1/6 */
88 #define RADEON_EMIT_PP_BORDER_COLOR_1               15  /* tex1/1 */
89 #define RADEON_EMIT_PP_TXFILTER_2                   16  /* tex2/6 */
90 #define RADEON_EMIT_PP_BORDER_COLOR_2               17  /* tex2/1 */
91 #define RADEON_EMIT_SE_ZBIAS_FACTOR                 18  /* zbias/2 */
92 #define RADEON_EMIT_SE_TCL_OUTPUT_VTX_FMT           19  /* tcl/11 */
93 #define RADEON_EMIT_SE_TCL_MATERIAL_EMMISSIVE_RED   20  /* material/17 */
94 #define R200_EMIT_PP_TXCBLEND_0                     21  /* tex0/4 */
95 #define R200_EMIT_PP_TXCBLEND_1                     22  /* tex1/4 */
96 #define R200_EMIT_PP_TXCBLEND_2                     23  /* tex2/4 */
97 #define R200_EMIT_PP_TXCBLEND_3                     24  /* tex3/4 */
98 #define R200_EMIT_PP_TXCBLEND_4                     25  /* tex4/4 */
99 #define R200_EMIT_PP_TXCBLEND_5                     26  /* tex5/4 */
100 #define R200_EMIT_PP_TXCBLEND_6                     27  /* /4 */
101 #define R200_EMIT_PP_TXCBLEND_7                     28  /* /4 */
102 #define R200_EMIT_TCL_LIGHT_MODEL_CTL_0             29  /* tcl/7 */
103 #define R200_EMIT_TFACTOR_0                         30  /* tf/7 */
104 #define R200_EMIT_VTX_FMT_0                         31  /* vtx/5 */
105 #define R200_EMIT_VAP_CTL                           32  /* vap/1 */
106 #define R200_EMIT_MATRIX_SELECT_0                   33  /* msl/5 */
107 #define R200_EMIT_TEX_PROC_CTL_2                    34  /* tcg/5 */
108 #define R200_EMIT_TCL_UCP_VERT_BLEND_CTL            35  /* tcl/1 */
109 #define R200_EMIT_PP_TXFILTER_0                     36  /* tex0/6 */
110 #define R200_EMIT_PP_TXFILTER_1                     37  /* tex1/6 */
111 #define R200_EMIT_PP_TXFILTER_2                     38  /* tex2/6 */
112 #define R200_EMIT_PP_TXFILTER_3                     39  /* tex3/6 */
113 #define R200_EMIT_PP_TXFILTER_4                     40  /* tex4/6 */
114 #define R200_EMIT_PP_TXFILTER_5                     41  /* tex5/6 */
115 #define R200_EMIT_PP_TXOFFSET_0                     42  /* tex0/1 */
116 #define R200_EMIT_PP_TXOFFSET_1                     43  /* tex1/1 */
117 #define R200_EMIT_PP_TXOFFSET_2                     44  /* tex2/1 */
118 #define R200_EMIT_PP_TXOFFSET_3                     45  /* tex3/1 */
119 #define R200_EMIT_PP_TXOFFSET_4                     46  /* tex4/1 */
120 #define R200_EMIT_PP_TXOFFSET_5                     47  /* tex5/1 */
121 #define R200_EMIT_VTE_CNTL                          48  /* vte/1 */
122 #define R200_EMIT_OUTPUT_VTX_COMP_SEL               49  /* vtx/1 */
123 #define R200_EMIT_PP_TAM_DEBUG3                     50  /* tam/1 */
124 #define R200_EMIT_PP_CNTL_X                         51  /* cst/1 */
125 #define R200_EMIT_RB3D_DEPTHXY_OFFSET               52  /* cst/1 */
126 #define R200_EMIT_RE_AUX_SCISSOR_CNTL               53  /* cst/1 */
127 #define R200_EMIT_RE_SCISSOR_TL_0                   54  /* cst/2 */
128 #define R200_EMIT_RE_SCISSOR_TL_1                   55  /* cst/2 */
129 #define R200_EMIT_RE_SCISSOR_TL_2                   56  /* cst/2 */
130 #define R200_EMIT_SE_VAP_CNTL_STATUS                57  /* cst/1 */
131 #define R200_EMIT_SE_VTX_STATE_CNTL                 58  /* cst/1 */
132 #define R200_EMIT_RE_POINTSIZE                      59  /* cst/1 */
133 #define R200_EMIT_TCL_INPUT_VTX_VECTOR_ADDR_0       60  /* cst/4 */
134 #define R200_EMIT_PP_CUBIC_FACES_0                  61
135 #define R200_EMIT_PP_CUBIC_OFFSETS_0                62
136 #define R200_EMIT_PP_CUBIC_FACES_1                  63
137 #define R200_EMIT_PP_CUBIC_OFFSETS_1                64
138 #define R200_EMIT_PP_CUBIC_FACES_2                  65
139 #define R200_EMIT_PP_CUBIC_OFFSETS_2                66
140 #define R200_EMIT_PP_CUBIC_FACES_3                  67
141 #define R200_EMIT_PP_CUBIC_OFFSETS_3                68
142 #define R200_EMIT_PP_CUBIC_FACES_4                  69
143 #define R200_EMIT_PP_CUBIC_OFFSETS_4                70
144 #define R200_EMIT_PP_CUBIC_FACES_5                  71
145 #define R200_EMIT_PP_CUBIC_OFFSETS_5                72
146 #define RADEON_EMIT_PP_TEX_SIZE_0                   73
147 #define RADEON_EMIT_PP_TEX_SIZE_1                   74
148 #define RADEON_EMIT_PP_TEX_SIZE_2                   75
149 #define R200_EMIT_RB3D_BLENDCOLOR                   76
150 #define R200_EMIT_TCL_POINT_SPRITE_CNTL             77
151 #define RADEON_EMIT_PP_CUBIC_FACES_0                78
152 #define RADEON_EMIT_PP_CUBIC_OFFSETS_T0             79
153 #define RADEON_EMIT_PP_CUBIC_FACES_1                80
154 #define RADEON_EMIT_PP_CUBIC_OFFSETS_T1             81
155 #define RADEON_EMIT_PP_CUBIC_FACES_2                82
156 #define RADEON_EMIT_PP_CUBIC_OFFSETS_T2             83
157 #define R200_EMIT_PP_TRI_PERF_CNTL                  84
158 #define R200_EMIT_PP_AFS_0                          85
159 #define R200_EMIT_PP_AFS_1                          86
160 #define R200_EMIT_ATF_TFACTOR                       87
161 #define R200_EMIT_PP_TXCTLALL_0                     88
162 #define R200_EMIT_PP_TXCTLALL_1                     89
163 #define R200_EMIT_PP_TXCTLALL_2                     90
164 #define R200_EMIT_PP_TXCTLALL_3                     91
165 #define R200_EMIT_PP_TXCTLALL_4                     92
166 #define R200_EMIT_PP_TXCTLALL_5                     93
167 #define RADEON_MAX_STATE_PACKETS                    94
168
169 /* Commands understood by cmd_buffer ioctl.  More can be added but
170  * obviously these can't be removed or changed:
171  */
172 #define RADEON_CMD_PACKET      1        /* emit one of the register packets above */
173 #define RADEON_CMD_SCALARS     2        /* emit scalar data */
174 #define RADEON_CMD_VECTORS     3        /* emit vector data */
175 #define RADEON_CMD_DMA_DISCARD 4        /* discard current dma buf */
176 #define RADEON_CMD_PACKET3     5        /* emit hw packet */
177 #define RADEON_CMD_PACKET3_CLIP 6       /* emit hw packet wrapped in cliprects */
178 #define RADEON_CMD_SCALARS2     7       /* r200 stopgap */
179 #define RADEON_CMD_WAIT         8       /* emit hw wait commands -- note:
180                                          *  doesn't make the cpu wait, just
181                                          *  the graphics hardware */
182
183 typedef union {
184         int i;
185         struct {
186                 unsigned char cmd_type, pad0, pad1, pad2;
187         } header;
188         struct {
189                 unsigned char cmd_type, packet_id, pad0, pad1;
190         } packet;
191         struct {
192                 unsigned char cmd_type, offset, stride, count;
193         } scalars;
194         struct {
195                 unsigned char cmd_type, offset, stride, count;
196         } vectors;
197         struct {
198                 unsigned char cmd_type, buf_idx, pad0, pad1;
199         } dma;
200         struct {
201                 unsigned char cmd_type, flags, pad0, pad1;
202         } wait;
203 } drm_radeon_cmd_header_t;
204
205 #define RADEON_WAIT_2D  0x1
206 #define RADEON_WAIT_3D  0x2
207
208 /* Allowed parameters for R300_CMD_PACKET3
209  */
210 #define R300_CMD_PACKET3_CLEAR          0
211 #define R300_CMD_PACKET3_RAW            1
212
213 /* Commands understood by cmd_buffer ioctl for R300.
214  * The interface has not been stabilized, so some of these may be removed
215  * and eventually reordered before stabilization.
216  */
217 #define R300_CMD_PACKET0                1
218 #define R300_CMD_VPU                    2       /* emit vertex program upload */
219 #define R300_CMD_PACKET3                3       /* emit a packet3 */
220 #define R300_CMD_END3D                  4       /* emit sequence ending 3d rendering */
221 #define R300_CMD_CP_DELAY               5
222 #define R300_CMD_DMA_DISCARD            6
223 #define R300_CMD_WAIT                   7
224 #       define R300_WAIT_2D             0x1
225 #       define R300_WAIT_3D             0x2
226 #       define R300_WAIT_2D_CLEAN       0x3
227 #       define R300_WAIT_3D_CLEAN       0x4
228 #define R300_CMD_SCRATCH                8
229
230 typedef union {
231         unsigned int u;
232         struct {
233                 unsigned char cmd_type, pad0, pad1, pad2;
234         } header;
235         struct {
236                 unsigned char cmd_type, count, reglo, reghi;
237         } packet0;
238         struct {
239                 unsigned char cmd_type, count, adrlo, adrhi;
240         } vpu;
241         struct {
242                 unsigned char cmd_type, packet, pad0, pad1;
243         } packet3;
244         struct {
245                 unsigned char cmd_type, packet;
246                 unsigned short count;   /* amount of packet2 to emit */
247         } delay;
248         struct {
249                 unsigned char cmd_type, buf_idx, pad0, pad1;
250         } dma;
251         struct {
252                 unsigned char cmd_type, flags, pad0, pad1;
253         } wait;
254         struct {
255                 unsigned char cmd_type, reg, n_bufs, flags;
256         } scratch;
257 } drm_r300_cmd_header_t;
258
259 #define RADEON_FRONT                    0x1
260 #define RADEON_BACK                     0x2
261 #define RADEON_DEPTH                    0x4
262 #define RADEON_STENCIL                  0x8
263 #define RADEON_CLEAR_FASTZ              0x80000000
264 #define RADEON_USE_HIERZ                0x40000000
265 #define RADEON_USE_COMP_ZBUF            0x20000000
266
267 /* Primitive types
268  */
269 #define RADEON_POINTS                   0x1
270 #define RADEON_LINES                    0x2
271 #define RADEON_LINE_STRIP               0x3
272 #define RADEON_TRIANGLES                0x4
273 #define RADEON_TRIANGLE_FAN             0x5
274 #define RADEON_TRIANGLE_STRIP           0x6
275
276 /* Vertex/indirect buffer size
277  */
278 #define RADEON_BUFFER_SIZE              65536
279
280 /* Byte offsets for indirect buffer data
281  */
282 #define RADEON_INDEX_PRIM_OFFSET        20
283
284 #define RADEON_SCRATCH_REG_OFFSET       32
285
286 #define RADEON_NR_SAREA_CLIPRECTS       12
287
288 /* There are 2 heaps (local/GART).  Each region within a heap is a
289  * minimum of 64k, and there are at most 64 of them per heap.
290  */
291 #define RADEON_LOCAL_TEX_HEAP           0
292 #define RADEON_GART_TEX_HEAP            1
293 #define RADEON_NR_TEX_HEAPS             2
294 #define RADEON_NR_TEX_REGIONS           64
295 #define RADEON_LOG_TEX_GRANULARITY      16
296
297 #define RADEON_MAX_TEXTURE_LEVELS       12
298 #define RADEON_MAX_TEXTURE_UNITS        3
299
300 #define RADEON_MAX_SURFACES             8
301
302 /* Blits have strict offset rules.  All blit offset must be aligned on
303  * a 1K-byte boundary.
304  */
305 #define RADEON_OFFSET_SHIFT             10
306 #define RADEON_OFFSET_ALIGN             (1 << RADEON_OFFSET_SHIFT)
307 #define RADEON_OFFSET_MASK              (RADEON_OFFSET_ALIGN - 1)
308
309 #endif                          /* __RADEON_SAREA_DEFINES__ */
310
311 typedef struct {
312         unsigned int red;
313         unsigned int green;
314         unsigned int blue;
315         unsigned int alpha;
316 } radeon_color_regs_t;
317
318 typedef struct {
319         /* Context state */
320         unsigned int pp_misc;   /* 0x1c14 */
321         unsigned int pp_fog_color;
322         unsigned int re_solid_color;
323         unsigned int rb3d_blendcntl;
324         unsigned int rb3d_depthoffset;
325         unsigned int rb3d_depthpitch;
326         unsigned int rb3d_zstencilcntl;
327
328         unsigned int pp_cntl;   /* 0x1c38 */
329         unsigned int rb3d_cntl;
330         unsigned int rb3d_coloroffset;
331         unsigned int re_width_height;
332         unsigned int rb3d_colorpitch;
333         unsigned int se_cntl;
334
335         /* Vertex format state */
336         unsigned int se_coord_fmt;      /* 0x1c50 */
337
338         /* Line state */
339         unsigned int re_line_pattern;   /* 0x1cd0 */
340         unsigned int re_line_state;
341
342         unsigned int se_line_width;     /* 0x1db8 */
343
344         /* Bumpmap state */
345         unsigned int pp_lum_matrix;     /* 0x1d00 */
346
347         unsigned int pp_rot_matrix_0;   /* 0x1d58 */
348         unsigned int pp_rot_matrix_1;
349
350         /* Mask state */
351         unsigned int rb3d_stencilrefmask;       /* 0x1d7c */
352         unsigned int rb3d_ropcntl;
353         unsigned int rb3d_planemask;
354
355         /* Viewport state */
356         unsigned int se_vport_xscale;   /* 0x1d98 */
357         unsigned int se_vport_xoffset;
358         unsigned int se_vport_yscale;
359         unsigned int se_vport_yoffset;
360         unsigned int se_vport_zscale;
361         unsigned int se_vport_zoffset;
362
363         /* Setup state */
364         unsigned int se_cntl_status;    /* 0x2140 */
365
366         /* Misc state */
367         unsigned int re_top_left;       /* 0x26c0 */
368         unsigned int re_misc;
369 } drm_radeon_context_regs_t;
370
371 typedef struct {
372         /* Zbias state */
373         unsigned int se_zbias_factor;   /* 0x1dac */
374         unsigned int se_zbias_constant;
375 } drm_radeon_context2_regs_t;
376
377 /* Setup registers for each texture unit
378  */
379 typedef struct {
380         unsigned int pp_txfilter;
381         unsigned int pp_txformat;
382         unsigned int pp_txoffset;
383         unsigned int pp_txcblend;
384         unsigned int pp_txablend;
385         unsigned int pp_tfactor;
386         unsigned int pp_border_color;
387 } drm_radeon_texture_regs_t;
388
389 typedef struct {
390         unsigned int start;
391         unsigned int finish;
392         unsigned int prim:8;
393         unsigned int stateidx:8;
394         unsigned int numverts:16;       /* overloaded as offset/64 for elt prims */
395         unsigned int vc_format; /* vertex format */
396 } drm_radeon_prim_t;
397
398 typedef struct {
399         drm_radeon_context_regs_t context;
400         drm_radeon_texture_regs_t tex[RADEON_MAX_TEXTURE_UNITS];
401         drm_radeon_context2_regs_t context2;
402         unsigned int dirty;
403 } drm_radeon_state_t;
404
405 typedef struct {
406         /* The channel for communication of state information to the
407          * kernel on firing a vertex buffer with either of the
408          * obsoleted vertex/index ioctls.
409          */
410         drm_radeon_context_regs_t context_state;
411         drm_radeon_texture_regs_t tex_state[RADEON_MAX_TEXTURE_UNITS];
412         unsigned int dirty;
413         unsigned int vertsize;
414         unsigned int vc_format;
415
416         /* The current cliprects, or a subset thereof.
417          */
418         drm_clip_rect_t boxes[RADEON_NR_SAREA_CLIPRECTS];
419         unsigned int nbox;
420
421         /* Counters for client-side throttling of rendering clients.
422          */
423         unsigned int last_frame;
424         unsigned int last_dispatch;
425         unsigned int last_clear;
426
427         drm_tex_region_t tex_list[RADEON_NR_TEX_HEAPS][RADEON_NR_TEX_REGIONS +
428                                                        1];
429         unsigned int tex_age[RADEON_NR_TEX_HEAPS];
430         int ctx_owner;
431         int pfState;            /* number of 3d windows (0,1,2ormore) */
432         int pfCurrentPage;      /* which buffer is being displayed? */
433         int crtc2_base;         /* CRTC2 frame offset */
434         int tiling_enabled;     /* set by drm, read by 2d + 3d clients */
435 } drm_radeon_sarea_t;
436
437 /* WARNING: If you change any of these defines, make sure to change the
438  * defines in the Xserver file (xf86drmRadeon.h)
439  *
440  * KW: actually it's illegal to change any of this (backwards compatibility).
441  */
442
443 /* Radeon specific ioctls
444  * The device specific ioctl range is 0x40 to 0x79.
445  */
446 #define DRM_RADEON_CP_INIT    0x00
447 #define DRM_RADEON_CP_START   0x01
448 #define DRM_RADEON_CP_STOP    0x02
449 #define DRM_RADEON_CP_RESET   0x03
450 #define DRM_RADEON_CP_IDLE    0x04
451 #define DRM_RADEON_RESET      0x05
452 #define DRM_RADEON_FULLSCREEN 0x06
453 #define DRM_RADEON_SWAP       0x07
454 #define DRM_RADEON_CLEAR      0x08
455 #define DRM_RADEON_VERTEX     0x09
456 #define DRM_RADEON_INDICES    0x0A
457 #define DRM_RADEON_NOT_USED
458 #define DRM_RADEON_STIPPLE    0x0C
459 #define DRM_RADEON_INDIRECT   0x0D
460 #define DRM_RADEON_TEXTURE    0x0E
461 #define DRM_RADEON_VERTEX2    0x0F
462 #define DRM_RADEON_CMDBUF     0x10
463 #define DRM_RADEON_GETPARAM   0x11
464 #define DRM_RADEON_FLIP       0x12
465 #define DRM_RADEON_ALLOC      0x13
466 #define DRM_RADEON_FREE       0x14
467 #define DRM_RADEON_INIT_HEAP  0x15
468 #define DRM_RADEON_IRQ_EMIT   0x16
469 #define DRM_RADEON_IRQ_WAIT   0x17
470 #define DRM_RADEON_CP_RESUME  0x18
471 #define DRM_RADEON_SETPARAM   0x19
472 #define DRM_RADEON_SURF_ALLOC 0x1a
473 #define DRM_RADEON_SURF_FREE  0x1b
474
475 #define DRM_IOCTL_RADEON_CP_INIT    DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_CP_INIT, drm_radeon_init_t)
476 #define DRM_IOCTL_RADEON_CP_START   DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_CP_START)
477 #define DRM_IOCTL_RADEON_CP_STOP    DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_CP_STOP, drm_radeon_cp_stop_t)
478 #define DRM_IOCTL_RADEON_CP_RESET   DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_CP_RESET)
479 #define DRM_IOCTL_RADEON_CP_IDLE    DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_CP_IDLE)
480 #define DRM_IOCTL_RADEON_RESET      DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_RESET)
481 #define DRM_IOCTL_RADEON_FULLSCREEN DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_FULLSCREEN, drm_radeon_fullscreen_t)
482 #define DRM_IOCTL_RADEON_SWAP       DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_SWAP)
483 #define DRM_IOCTL_RADEON_CLEAR      DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_CLEAR, drm_radeon_clear_t)
484 #define DRM_IOCTL_RADEON_VERTEX     DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_VERTEX, drm_radeon_vertex_t)
485 #define DRM_IOCTL_RADEON_INDICES    DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_INDICES, drm_radeon_indices_t)
486 #define DRM_IOCTL_RADEON_STIPPLE    DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_STIPPLE, drm_radeon_stipple_t)
487 #define DRM_IOCTL_RADEON_INDIRECT   DRM_IOWR(DRM_COMMAND_BASE + DRM_RADEON_INDIRECT, drm_radeon_indirect_t)
488 #define DRM_IOCTL_RADEON_TEXTURE    DRM_IOWR(DRM_COMMAND_BASE + DRM_RADEON_TEXTURE, drm_radeon_texture_t)
489 #define DRM_IOCTL_RADEON_VERTEX2    DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_VERTEX2, drm_radeon_vertex2_t)
490 #define DRM_IOCTL_RADEON_CMDBUF     DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_CMDBUF, drm_radeon_cmd_buffer_t)
491 #define DRM_IOCTL_RADEON_GETPARAM   DRM_IOWR(DRM_COMMAND_BASE + DRM_RADEON_GETPARAM, drm_radeon_getparam_t)
492 #define DRM_IOCTL_RADEON_FLIP       DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_FLIP)
493 #define DRM_IOCTL_RADEON_ALLOC      DRM_IOWR(DRM_COMMAND_BASE + DRM_RADEON_ALLOC, drm_radeon_mem_alloc_t)
494 #define DRM_IOCTL_RADEON_FREE       DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_FREE, drm_radeon_mem_free_t)
495 #define DRM_IOCTL_RADEON_INIT_HEAP  DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_INIT_HEAP, drm_radeon_mem_init_heap_t)
496 #define DRM_IOCTL_RADEON_IRQ_EMIT   DRM_IOWR(DRM_COMMAND_BASE + DRM_RADEON_IRQ_EMIT, drm_radeon_irq_emit_t)
497 #define DRM_IOCTL_RADEON_IRQ_WAIT   DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_IRQ_WAIT, drm_radeon_irq_wait_t)
498 #define DRM_IOCTL_RADEON_CP_RESUME  DRM_IO(  DRM_COMMAND_BASE + DRM_RADEON_CP_RESUME)
499 #define DRM_IOCTL_RADEON_SETPARAM   DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_SETPARAM, drm_radeon_setparam_t)
500 #define DRM_IOCTL_RADEON_SURF_ALLOC DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_SURF_ALLOC, drm_radeon_surface_alloc_t)
501 #define DRM_IOCTL_RADEON_SURF_FREE  DRM_IOW( DRM_COMMAND_BASE + DRM_RADEON_SURF_FREE, drm_radeon_surface_free_t)
502
503 typedef struct drm_radeon_init {
504         enum {
505                 RADEON_INIT_CP = 0x01,
506                 RADEON_CLEANUP_CP = 0x02,
507                 RADEON_INIT_R200_CP = 0x03,
508                 RADEON_INIT_R300_CP = 0x04
509         } func;
510         unsigned long sarea_priv_offset;
511         int is_pci; /* for overriding only */
512         int cp_mode;
513         int gart_size;
514         int ring_size;
515         int usec_timeout;
516
517         unsigned int fb_bpp;
518         unsigned int front_offset, front_pitch;
519         unsigned int back_offset, back_pitch;
520         unsigned int depth_bpp;
521         unsigned int depth_offset, depth_pitch;
522
523         unsigned long fb_offset DEPRECATED;     /* deprecated, driver asks hardware */
524         unsigned long mmio_offset DEPRECATED;   /* deprecated, driver asks hardware */
525         unsigned long ring_offset;
526         unsigned long ring_rptr_offset;
527         unsigned long buffers_offset;
528         unsigned long gart_textures_offset;
529 } drm_radeon_init_t;
530
531 typedef struct drm_radeon_cp_stop {
532         int flush;
533         int idle;
534 } drm_radeon_cp_stop_t;
535
536 typedef struct drm_radeon_fullscreen {
537         enum {
538                 RADEON_INIT_FULLSCREEN = 0x01,
539                 RADEON_CLEANUP_FULLSCREEN = 0x02
540         } func;
541 } drm_radeon_fullscreen_t;
542
543 #define CLEAR_X1        0
544 #define CLEAR_Y1        1
545 #define CLEAR_X2        2
546 #define CLEAR_Y2        3
547 #define CLEAR_DEPTH     4
548
549 typedef union drm_radeon_clear_rect {
550         float f[5];
551         unsigned int ui[5];
552 } drm_radeon_clear_rect_t;
553
554 typedef struct drm_radeon_clear {
555         unsigned int flags;
556         unsigned int clear_color;
557         unsigned int clear_depth;
558         unsigned int color_mask;
559         unsigned int depth_mask;        /* misnamed field:  should be stencil */
560         drm_radeon_clear_rect_t __user *depth_boxes;
561 } drm_radeon_clear_t;
562
563 typedef struct drm_radeon_vertex {
564         int prim;
565         int idx;                /* Index of vertex buffer */
566         int count;              /* Number of vertices in buffer */
567         int discard;            /* Client finished with buffer? */
568 } drm_radeon_vertex_t;
569
570 typedef struct drm_radeon_indices {
571         int prim;
572         int idx;
573         int start;
574         int end;
575         int discard;            /* Client finished with buffer? */
576 } drm_radeon_indices_t;
577
578 /* v1.2 - obsoletes drm_radeon_vertex and drm_radeon_indices
579  *      - allows multiple primitives and state changes in a single ioctl
580  *      - supports driver change to emit native primitives
581  */
582 typedef struct drm_radeon_vertex2 {
583         int idx;                /* Index of vertex buffer */
584         int discard;            /* Client finished with buffer? */
585         int nr_states;
586         drm_radeon_state_t __user *state;
587         int nr_prims;
588         drm_radeon_prim_t __user *prim;
589 } drm_radeon_vertex2_t;
590
591 /* v1.3 - obsoletes drm_radeon_vertex2
592  *      - allows arbitarily large cliprect list
593  *      - allows updating of tcl packet, vector and scalar state
594  *      - allows memory-efficient description of state updates
595  *      - allows state to be emitted without a primitive
596  *           (for clears, ctx switches)
597  *      - allows more than one dma buffer to be referenced per ioctl
598  *      - supports tcl driver
599  *      - may be extended in future versions with new cmd types, packets
600  */
601 typedef struct drm_radeon_cmd_buffer {
602         int bufsz;
603         char __user *buf;
604         int nbox;
605         drm_clip_rect_t __user *boxes;
606 } drm_radeon_cmd_buffer_t;
607
608 typedef struct drm_radeon_tex_image {
609         unsigned int x, y;      /* Blit coordinates */
610         unsigned int width, height;
611         const void __user *data;
612 } drm_radeon_tex_image_t;
613
614 typedef struct drm_radeon_texture {
615         unsigned int offset;
616         int pitch;
617         int format;
618         int width;              /* Texture image coordinates */
619         int height;
620         drm_radeon_tex_image_t __user *image;
621 } drm_radeon_texture_t;
622
623 typedef struct drm_radeon_stipple {
624         unsigned int __user *mask;
625 } drm_radeon_stipple_t;
626
627 typedef struct drm_radeon_indirect {
628         int idx;
629         int start;
630         int end;
631         int discard;
632 } drm_radeon_indirect_t;
633
634 /* enum for card type parameters */
635 #define RADEON_CARD_PCI 0
636 #define RADEON_CARD_AGP 1
637 #define RADEON_CARD_PCIE 2
638
639 /* 1.3: An ioctl to get parameters that aren't available to the 3d
640  * client any other way.
641  */
642 #define RADEON_PARAM_GART_BUFFER_OFFSET    1    /* card offset of 1st GART buffer */
643 #define RADEON_PARAM_LAST_FRAME            2
644 #define RADEON_PARAM_LAST_DISPATCH         3
645 #define RADEON_PARAM_LAST_CLEAR            4
646 /* Added with DRM version 1.6. */
647 #define RADEON_PARAM_IRQ_NR                5
648 #define RADEON_PARAM_GART_BASE             6    /* card offset of GART base */
649 /* Added with DRM version 1.8. */
650 #define RADEON_PARAM_REGISTER_HANDLE       7    /* for drmMap() */
651 #define RADEON_PARAM_STATUS_HANDLE         8
652 #define RADEON_PARAM_SAREA_HANDLE          9
653 #define RADEON_PARAM_GART_TEX_HANDLE       10
654 #define RADEON_PARAM_SCRATCH_OFFSET        11
655 #define RADEON_PARAM_CARD_TYPE             12
656
657 typedef struct drm_radeon_getparam {
658         int param;
659         void __user *value;
660 } drm_radeon_getparam_t;
661
662 /* 1.6: Set up a memory manager for regions of shared memory:
663  */
664 #define RADEON_MEM_REGION_GART 1
665 #define RADEON_MEM_REGION_FB   2
666
667 typedef struct drm_radeon_mem_alloc {
668         int region;
669         int alignment;
670         int size;
671         int __user *region_offset;      /* offset from start of fb or GART */
672 } drm_radeon_mem_alloc_t;
673
674 typedef struct drm_radeon_mem_free {
675         int region;
676         int region_offset;
677 } drm_radeon_mem_free_t;
678
679 typedef struct drm_radeon_mem_init_heap {
680         int region;
681         int size;
682         int start;
683 } drm_radeon_mem_init_heap_t;
684
685 /* 1.6: Userspace can request & wait on irq's:
686  */
687 typedef struct drm_radeon_irq_emit {
688         int __user *irq_seq;
689 } drm_radeon_irq_emit_t;
690
691 typedef struct drm_radeon_irq_wait {
692         int irq_seq;
693 } drm_radeon_irq_wait_t;
694
695 /* 1.10: Clients tell the DRM where they think the framebuffer is located in
696  * the card's address space, via a new generic ioctl to set parameters
697  */
698
699 typedef struct drm_radeon_setparam {
700         unsigned int param;
701         int64_t value;
702 } drm_radeon_setparam_t;
703
704 #define RADEON_SETPARAM_FB_LOCATION    1        /* determined framebuffer location */
705 #define RADEON_SETPARAM_SWITCH_TILING  2        /* enable/disable color tiling */
706 #define RADEON_SETPARAM_PCIGART_LOCATION 3      /* PCI Gart Location */
707
708 #define RADEON_SETPARAM_NEW_MEMMAP 4            /* Use new memory map */
709
710 /* 1.14: Clients can allocate/free a surface
711  */
712 typedef struct drm_radeon_surface_alloc {
713         unsigned int address;
714         unsigned int size;
715         unsigned int flags;
716 } drm_radeon_surface_alloc_t;
717
718 typedef struct drm_radeon_surface_free {
719         unsigned int address;
720 } drm_radeon_surface_free_t;
721
722
723 #endif