]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/dev/ichsmb/ichsmb_pci.c
MFV r225523, r282431:
[FreeBSD/FreeBSD.git] / sys / dev / ichsmb / ichsmb_pci.c
1 /*-
2  * ichsmb_pci.c
3  *
4  * Author: Archie Cobbs <archie@freebsd.org>
5  * Copyright (c) 2000 Whistle Communications, Inc.
6  * All rights reserved.
7  * Author: Archie Cobbs <archie@freebsd.org>
8  * 
9  * Subject to the following obligations and disclaimer of warranty, use and
10  * redistribution of this software, in source or object code forms, with or
11  * without modifications are expressly permitted by Whistle Communications;
12  * provided, however, that:
13  * 1. Any and all reproductions of the source or object code must include the
14  *    copyright notice above and the following disclaimer of warranties; and
15  * 2. No rights are granted, in any manner or form, to use Whistle
16  *    Communications, Inc. trademarks, including the mark "WHISTLE
17  *    COMMUNICATIONS" on advertising, endorsements, or otherwise except as
18  *    such appears in the above copyright notice or in the software.
19  * 
20  * THIS SOFTWARE IS BEING PROVIDED BY WHISTLE COMMUNICATIONS "AS IS", AND
21  * TO THE MAXIMUM EXTENT PERMITTED BY LAW, WHISTLE COMMUNICATIONS MAKES NO
22  * REPRESENTATIONS OR WARRANTIES, EXPRESS OR IMPLIED, REGARDING THIS SOFTWARE,
23  * INCLUDING WITHOUT LIMITATION, ANY AND ALL IMPLIED WARRANTIES OF
24  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE, OR NON-INFRINGEMENT.
25  * WHISTLE COMMUNICATIONS DOES NOT WARRANT, GUARANTEE, OR MAKE ANY
26  * REPRESENTATIONS REGARDING THE USE OF, OR THE RESULTS OF THE USE OF THIS
27  * SOFTWARE IN TERMS OF ITS CORRECTNESS, ACCURACY, RELIABILITY OR OTHERWISE.
28  * IN NO EVENT SHALL WHISTLE COMMUNICATIONS BE LIABLE FOR ANY DAMAGES
29  * RESULTING FROM OR ARISING OUT OF ANY USE OF THIS SOFTWARE, INCLUDING
30  * WITHOUT LIMITATION, ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY,
31  * PUNITIVE, OR CONSEQUENTIAL DAMAGES, PROCUREMENT OF SUBSTITUTE GOODS OR
32  * SERVICES, LOSS OF USE, DATA OR PROFITS, HOWEVER CAUSED AND UNDER ANY
33  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
34  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
35  * THIS SOFTWARE, EVEN IF WHISTLE COMMUNICATIONS IS ADVISED OF THE POSSIBILITY
36  * OF SUCH DAMAGE.
37  */
38
39 #include <sys/cdefs.h>
40 __FBSDID("$FreeBSD$");
41
42 /*
43  * Support for the SMBus controller logical device which is part of the
44  * Intel 81801AA/AB/BA/CA/DC/EB (ICH/ICH[02345]) I/O controller hub chips.
45  */
46
47 #include <sys/param.h>
48 #include <sys/systm.h>
49 #include <sys/kernel.h>
50 #include <sys/module.h>
51 #include <sys/errno.h>
52 #include <sys/lock.h>
53 #include <sys/mutex.h>
54 #include <sys/syslog.h>
55 #include <sys/bus.h>
56
57 #include <machine/bus.h>
58 #include <sys/rman.h>
59 #include <machine/resource.h>
60
61 #include <dev/pci/pcivar.h>
62 #include <dev/pci/pcireg.h>
63
64 #include <dev/smbus/smbconf.h>
65
66 #include <dev/ichsmb/ichsmb_var.h>
67 #include <dev/ichsmb/ichsmb_reg.h>
68
69 /* PCI unique identifiers */
70 #define ID_82801AA                      0x24138086
71 #define ID_82801AB                      0x24238086
72 #define ID_82801BA                      0x24438086
73 #define ID_82801CA                      0x24838086
74 #define ID_82801DC                      0x24C38086
75 #define ID_82801EB                      0x24D38086
76 #define ID_82801FB                      0x266A8086
77 #define ID_82801GB                      0x27da8086
78 #define ID_82801H                       0x283e8086
79 #define ID_82801I                       0x29308086
80 #define ID_82801JI                      0x3a308086
81 #define ID_PCH                          0x3b308086
82 #define ID_6300ESB                      0x25a48086
83 #define ID_631xESB                      0x269b8086
84 #define ID_DH89XXCC                     0x23308086
85 #define ID_PATSBURG                     0x1d228086
86 #define ID_CPT                          0x1c228086
87 #define ID_PPT                          0x1e228086
88 #define ID_AVOTON                       0x1f3c8086
89 #define ID_COLETOCRK                    0x23B08086
90 #define ID_LPT                          0x8c228086
91 #define ID_LPTLP                        0x9c228086
92 #define ID_WCPT                         0x8ca28086
93 #define ID_WCPTLP                       0x9ca28086
94
95 #define PCIS_SERIALBUS_SMBUS_PROGIF     0x00
96
97 /* Internal functions */
98 static int      ichsmb_pci_probe(device_t dev);
99 static int      ichsmb_pci_attach(device_t dev);
100 /*Use generic one for now*/
101 #if 0
102 static int      ichsmb_pci_detach(device_t dev);
103 #endif
104
105 /* Device methods */
106 static device_method_t ichsmb_pci_methods[] = {
107         /* Device interface */
108         DEVMETHOD(device_probe, ichsmb_pci_probe),
109         DEVMETHOD(device_attach, ichsmb_pci_attach),
110         DEVMETHOD(device_detach, ichsmb_detach),
111
112         /* SMBus methods */
113         DEVMETHOD(smbus_callback, ichsmb_callback),
114         DEVMETHOD(smbus_quick, ichsmb_quick),
115         DEVMETHOD(smbus_sendb, ichsmb_sendb),
116         DEVMETHOD(smbus_recvb, ichsmb_recvb),
117         DEVMETHOD(smbus_writeb, ichsmb_writeb),
118         DEVMETHOD(smbus_writew, ichsmb_writew),
119         DEVMETHOD(smbus_readb, ichsmb_readb),
120         DEVMETHOD(smbus_readw, ichsmb_readw),
121         DEVMETHOD(smbus_pcall, ichsmb_pcall),
122         DEVMETHOD(smbus_bwrite, ichsmb_bwrite),
123         DEVMETHOD(smbus_bread, ichsmb_bread),
124
125         DEVMETHOD_END
126 };
127
128 static driver_t ichsmb_pci_driver = {
129         "ichsmb",
130         ichsmb_pci_methods,
131         sizeof(struct ichsmb_softc)
132 };
133
134 static devclass_t ichsmb_pci_devclass;
135
136 DRIVER_MODULE(ichsmb, pci, ichsmb_pci_driver, ichsmb_pci_devclass, 0, 0);
137
138 static int
139 ichsmb_pci_probe(device_t dev)
140 {
141         /* Check PCI identifier */
142         switch (pci_get_devid(dev)) {
143         case ID_82801AA:
144                 device_set_desc(dev, "Intel 82801AA (ICH) SMBus controller");
145                 break;
146         case ID_82801AB:
147                 device_set_desc(dev, "Intel 82801AB (ICH0) SMBus controller");
148                 break;
149         case ID_82801BA:
150                 device_set_desc(dev, "Intel 82801BA (ICH2) SMBus controller");
151                 break;
152         case ID_82801CA:
153                 device_set_desc(dev, "Intel 82801CA (ICH3) SMBus controller");
154                 break;
155         case ID_82801DC:
156                 device_set_desc(dev, "Intel 82801DC (ICH4) SMBus controller");
157                 break;
158         case ID_82801EB:
159                 device_set_desc(dev, "Intel 82801EB (ICH5) SMBus controller");
160                 break;
161         case ID_82801FB:
162                 device_set_desc(dev, "Intel 82801FB (ICH6) SMBus controller");
163                 break;
164         case ID_82801GB:
165                 device_set_desc(dev, "Intel 82801GB (ICH7) SMBus controller");
166                 break;
167         case ID_82801H:
168                 device_set_desc(dev, "Intel 82801H (ICH8) SMBus controller");
169                 break;
170         case ID_82801I:
171                 device_set_desc(dev, "Intel 82801I (ICH9) SMBus controller");
172                 break;
173         case ID_82801JI:
174                 device_set_desc(dev, "Intel 82801JI (ICH10) SMBus controller");
175                 break;
176         case ID_PCH:
177                 device_set_desc(dev, "Intel PCH SMBus controller");
178                 break;
179         case ID_6300ESB:
180                 device_set_desc(dev, "Intel 6300ESB (ICH) SMBus controller");
181                 break;
182         case ID_631xESB:
183                 device_set_desc(dev, "Intel 631xESB/6321ESB (ESB2) SMBus controller");
184                 break;
185         case ID_DH89XXCC:
186                 device_set_desc(dev, "Intel DH89xxCC SMBus controller");
187                 break;
188         case ID_PATSBURG:
189                 device_set_desc(dev, "Intel Patsburg SMBus controller");
190                 break;
191         case ID_CPT:
192                 device_set_desc(dev, "Intel Cougar Point SMBus controller");
193                 break;
194         case ID_PPT:
195                 device_set_desc(dev, "Intel Panther Point SMBus controller");
196                 break;
197         case ID_AVOTON:
198                 device_set_desc(dev, "Intel Avoton SMBus controller");
199                 break;
200         case ID_LPT:
201                 device_set_desc(dev, "Intel Lynx Point SMBus controller");
202                 break;
203         case ID_LPTLP:
204                 device_set_desc(dev, "Intel Lynx Point-LP SMBus controller");
205                 break;
206         case ID_WCPT:
207                 device_set_desc(dev, "Intel Wildcat Point SMBus controller");
208                 break;
209         case ID_WCPTLP:
210                 device_set_desc(dev, "Intel Wildcat Point-LP SMBus controller");
211                 break;
212         case ID_COLETOCRK:
213                 device_set_desc(dev, "Intel Coleto Creek SMBus controller");
214                 break;
215         default:
216                 return (ENXIO);
217         }
218
219         /* Done */
220         return (ichsmb_probe(dev));
221 }
222
223 static int
224 ichsmb_pci_attach(device_t dev)
225 {
226         const sc_p sc = device_get_softc(dev);
227         int error;
228
229         /* Initialize private state */
230         bzero(sc, sizeof(*sc));
231         sc->ich_cmd = -1;
232         sc->dev = dev;
233
234         /* Allocate an I/O range */
235         sc->io_rid = ICH_SMB_BASE;
236         sc->io_res = bus_alloc_resource(dev, SYS_RES_IOPORT,
237             &sc->io_rid, 0, ~0, 16, RF_ACTIVE);
238         if (sc->io_res == NULL)
239                 sc->io_res = bus_alloc_resource(dev, SYS_RES_IOPORT,
240                     &sc->io_rid, 0ul, ~0ul, 32, RF_ACTIVE);
241         if (sc->io_res == NULL) {
242                 device_printf(dev, "can't map I/O\n");
243                 error = ENXIO;
244                 goto fail;
245         }
246
247         /* Allocate interrupt */
248         sc->irq_rid = 0;
249         sc->irq_res = bus_alloc_resource_any(dev, SYS_RES_IRQ,
250             &sc->irq_rid, RF_ACTIVE | RF_SHAREABLE);
251         if (sc->irq_res == NULL) {
252                 device_printf(dev, "can't get IRQ\n");
253                 error = ENXIO;
254                 goto fail;
255         }
256
257         /* Enable device */
258         pci_write_config(dev, ICH_HOSTC, ICH_HOSTC_HST_EN, 1);
259
260         /* Done */
261         error = ichsmb_attach(dev);
262         if (error)
263                 goto fail;
264         return (0);
265
266 fail:
267         /* Attach failed, release resources */
268         ichsmb_release_resources(sc);
269         return (error);
270 }
271
272
273 MODULE_DEPEND(ichsmb, pci, 1, 1, 1);
274 MODULE_DEPEND(ichsmb, smbus, SMBUS_MINVER, SMBUS_PREFVER, SMBUS_MAXVER);
275 MODULE_VERSION(ichsmb, 1);