]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/dev/iwm/if_iwmreg.h
iwm - Clear Time Event active state, when receiving End Notification.
[FreeBSD/FreeBSD.git] / sys / dev / iwm / if_iwmreg.h
1 /*      $OpenBSD: if_iwmreg.h,v 1.4 2015/06/15 08:06:11 stsp Exp $      */
2 /*      $FreeBSD$ */
3
4 /******************************************************************************
5  *
6  * This file is provided under a dual BSD/GPLv2 license.  When using or
7  * redistributing this file, you may do so under either license.
8  *
9  * GPL LICENSE SUMMARY
10  *
11  * Copyright(c) 2005 - 2014 Intel Corporation. All rights reserved.
12  *
13  * This program is free software; you can redistribute it and/or modify
14  * it under the terms of version 2 of the GNU General Public License as
15  * published by the Free Software Foundation.
16  *
17  * This program is distributed in the hope that it will be useful, but
18  * WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
20  * General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110,
25  * USA
26  *
27  * The full GNU General Public License is included in this distribution
28  * in the file called COPYING.
29  *
30  * Contact Information:
31  *  Intel Linux Wireless <ilw@linux.intel.com>
32  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
33  *
34  * BSD LICENSE
35  *
36  * Copyright(c) 2005 - 2014 Intel Corporation. All rights reserved.
37  * All rights reserved.
38  *
39  * Redistribution and use in source and binary forms, with or without
40  * modification, are permitted provided that the following conditions
41  * are met:
42  *
43  *  * Redistributions of source code must retain the above copyright
44  *    notice, this list of conditions and the following disclaimer.
45  *  * Redistributions in binary form must reproduce the above copyright
46  *    notice, this list of conditions and the following disclaimer in
47  *    the documentation and/or other materials provided with the
48  *    distribution.
49  *  * Neither the name Intel Corporation nor the names of its
50  *    contributors may be used to endorse or promote products derived
51  *    from this software without specific prior written permission.
52  *
53  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
54  * "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
55  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
56  * A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
57  * OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
58  * SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
59  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
60  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
61  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
62  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
63  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
64  *
65  *****************************************************************************/
66 #ifndef __IF_IWM_REG_H__
67 #define __IF_IWM_REG_H__
68
69 #define le16_to_cpup(_a_)       (le16toh(*(const uint16_t *)(_a_)))
70 #define le32_to_cpup(_a_)       (le32toh(*(const uint32_t *)(_a_)))
71
72 /*
73  * BEGIN iwl-csr.h
74  */
75
76 /*
77  * CSR (control and status registers)
78  *
79  * CSR registers are mapped directly into PCI bus space, and are accessible
80  * whenever platform supplies power to device, even when device is in
81  * low power states due to driver-invoked device resets
82  * (e.g. IWM_CSR_RESET_REG_FLAG_SW_RESET) or uCode-driven power-saving modes.
83  *
84  * Use iwl_write32() and iwl_read32() family to access these registers;
85  * these provide simple PCI bus access, without waking up the MAC.
86  * Do not use iwl_write_direct32() family for these registers;
87  * no need to "grab nic access" via IWM_CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ.
88  * The MAC (uCode processor, etc.) does not need to be powered up for accessing
89  * the CSR registers.
90  *
91  * NOTE:  Device does need to be awake in order to read this memory
92  *        via IWM_CSR_EEPROM and IWM_CSR_OTP registers
93  */
94 #define IWM_CSR_HW_IF_CONFIG_REG    (0x000) /* hardware interface config */
95 #define IWM_CSR_INT_COALESCING      (0x004) /* accum ints, 32-usec units */
96 #define IWM_CSR_INT                 (0x008) /* host interrupt status/ack */
97 #define IWM_CSR_INT_MASK            (0x00c) /* host interrupt enable */
98 #define IWM_CSR_FH_INT_STATUS       (0x010) /* busmaster int status/ack*/
99 #define IWM_CSR_GPIO_IN             (0x018) /* read external chip pins */
100 #define IWM_CSR_RESET               (0x020) /* busmaster enable, NMI, etc*/
101 #define IWM_CSR_GP_CNTRL            (0x024)
102
103 /* 2nd byte of IWM_CSR_INT_COALESCING, not accessible via iwl_write32()! */
104 #define IWM_CSR_INT_PERIODIC_REG        (0x005)
105
106 /*
107  * Hardware revision info
108  * Bit fields:
109  * 31-16:  Reserved
110  *  15-4:  Type of device:  see IWM_CSR_HW_REV_TYPE_xxx definitions
111  *  3-2:  Revision step:  0 = A, 1 = B, 2 = C, 3 = D
112  *  1-0:  "Dash" (-) value, as in A-1, etc.
113  */
114 #define IWM_CSR_HW_REV              (0x028)
115
116 /*
117  * EEPROM and OTP (one-time-programmable) memory reads
118  *
119  * NOTE:  Device must be awake, initialized via apm_ops.init(),
120  *        in order to read.
121  */
122 #define IWM_CSR_EEPROM_REG          (0x02c)
123 #define IWM_CSR_EEPROM_GP           (0x030)
124 #define IWM_CSR_OTP_GP_REG          (0x034)
125
126 #define IWM_CSR_GIO_REG         (0x03C)
127 #define IWM_CSR_GP_UCODE_REG    (0x048)
128 #define IWM_CSR_GP_DRIVER_REG   (0x050)
129
130 /*
131  * UCODE-DRIVER GP (general purpose) mailbox registers.
132  * SET/CLR registers set/clear bit(s) if "1" is written.
133  */
134 #define IWM_CSR_UCODE_DRV_GP1       (0x054)
135 #define IWM_CSR_UCODE_DRV_GP1_SET   (0x058)
136 #define IWM_CSR_UCODE_DRV_GP1_CLR   (0x05c)
137 #define IWM_CSR_UCODE_DRV_GP2       (0x060)
138
139 #define IWM_CSR_MBOX_SET_REG            (0x088)
140 #define IWM_CSR_MBOX_SET_REG_OS_ALIVE   0x20
141
142 #define IWM_CSR_LED_REG                 (0x094)
143 #define IWM_CSR_DRAM_INT_TBL_REG        (0x0A0)
144 #define IWM_CSR_MAC_SHADOW_REG_CTRL     (0x0A8) /* 6000 and up */
145
146
147 /* GIO Chicken Bits (PCI Express bus link power management) */
148 #define IWM_CSR_GIO_CHICKEN_BITS    (0x100)
149
150 /* Analog phase-lock-loop configuration  */
151 #define IWM_CSR_ANA_PLL_CFG         (0x20c)
152
153 /*
154  * CSR Hardware Revision Workaround Register.  Indicates hardware rev;
155  * "step" determines CCK backoff for txpower calculation.  Used for 4965 only.
156  * See also IWM_CSR_HW_REV register.
157  * Bit fields:
158  *  3-2:  0 = A, 1 = B, 2 = C, 3 = D step
159  *  1-0:  "Dash" (-) value, as in C-1, etc.
160  */
161 #define IWM_CSR_HW_REV_WA_REG           (0x22C)
162
163 #define IWM_CSR_DBG_HPET_MEM_REG        (0x240)
164 #define IWM_CSR_DBG_LINK_PWR_MGMT_REG   (0x250)
165
166 /* Bits for IWM_CSR_HW_IF_CONFIG_REG */
167 #define IWM_CSR_HW_IF_CONFIG_REG_MSK_MAC_DASH   (0x00000003)
168 #define IWM_CSR_HW_IF_CONFIG_REG_MSK_MAC_STEP   (0x0000000C)
169 #define IWM_CSR_HW_IF_CONFIG_REG_MSK_BOARD_VER  (0x000000C0)
170 #define IWM_CSR_HW_IF_CONFIG_REG_BIT_MAC_SI     (0x00000100)
171 #define IWM_CSR_HW_IF_CONFIG_REG_BIT_RADIO_SI   (0x00000200)
172 #define IWM_CSR_HW_IF_CONFIG_REG_MSK_PHY_TYPE   (0x00000C00)
173 #define IWM_CSR_HW_IF_CONFIG_REG_MSK_PHY_DASH   (0x00003000)
174 #define IWM_CSR_HW_IF_CONFIG_REG_MSK_PHY_STEP   (0x0000C000)
175
176 #define IWM_CSR_HW_IF_CONFIG_REG_POS_MAC_DASH   (0)
177 #define IWM_CSR_HW_IF_CONFIG_REG_POS_MAC_STEP   (2)
178 #define IWM_CSR_HW_IF_CONFIG_REG_POS_BOARD_VER  (6)
179 #define IWM_CSR_HW_IF_CONFIG_REG_POS_PHY_TYPE   (10)
180 #define IWM_CSR_HW_IF_CONFIG_REG_POS_PHY_DASH   (12)
181 #define IWM_CSR_HW_IF_CONFIG_REG_POS_PHY_STEP   (14)
182
183 #define IWM_CSR_HW_IF_CONFIG_REG_BIT_HAP_WAKE_L1A       (0x00080000)
184 #define IWM_CSR_HW_IF_CONFIG_REG_BIT_EEPROM_OWN_SEM     (0x00200000)
185 #define IWM_CSR_HW_IF_CONFIG_REG_BIT_NIC_READY  (0x00400000) /* PCI_OWN_SEM */
186 #define IWM_CSR_HW_IF_CONFIG_REG_BIT_NIC_PREPARE_DONE (0x02000000) /* ME_OWN */
187 #define IWM_CSR_HW_IF_CONFIG_REG_PREPARE        (0x08000000) /* WAKE_ME */
188 #define IWM_CSR_HW_IF_CONFIG_REG_ENABLE_PME     (0x10000000)
189 #define IWM_CSR_HW_IF_CONFIG_REG_PERSIST_MODE   (0x40000000) /* PERSISTENCE */
190
191 #define IWM_CSR_INT_PERIODIC_DIS                (0x00) /* disable periodic int*/
192 #define IWM_CSR_INT_PERIODIC_ENA                (0xFF) /* 255*32 usec ~ 8 msec*/
193
194 /* interrupt flags in INTA, set by uCode or hardware (e.g. dma),
195  * acknowledged (reset) by host writing "1" to flagged bits. */
196 #define IWM_CSR_INT_BIT_FH_RX   (1 << 31) /* Rx DMA, cmd responses, FH_INT[17:16] */
197 #define IWM_CSR_INT_BIT_HW_ERR  (1 << 29) /* DMA hardware error FH_INT[31] */
198 #define IWM_CSR_INT_BIT_RX_PERIODIC     (1 << 28) /* Rx periodic */
199 #define IWM_CSR_INT_BIT_FH_TX   (1 << 27) /* Tx DMA FH_INT[1:0] */
200 #define IWM_CSR_INT_BIT_SCD     (1 << 26) /* TXQ pointer advanced */
201 #define IWM_CSR_INT_BIT_SW_ERR  (1 << 25) /* uCode error */
202 #define IWM_CSR_INT_BIT_RF_KILL (1 << 7)  /* HW RFKILL switch GP_CNTRL[27] toggled */
203 #define IWM_CSR_INT_BIT_CT_KILL (1 << 6)  /* Critical temp (chip too hot) rfkill */
204 #define IWM_CSR_INT_BIT_SW_RX   (1 << 3)  /* Rx, command responses */
205 #define IWM_CSR_INT_BIT_WAKEUP  (1 << 1)  /* NIC controller waking up (pwr mgmt) */
206 #define IWM_CSR_INT_BIT_ALIVE   (1 << 0)  /* uCode interrupts once it initializes */
207
208 #define IWM_CSR_INI_SET_MASK    (IWM_CSR_INT_BIT_FH_RX   | \
209                                  IWM_CSR_INT_BIT_HW_ERR  | \
210                                  IWM_CSR_INT_BIT_FH_TX   | \
211                                  IWM_CSR_INT_BIT_SW_ERR  | \
212                                  IWM_CSR_INT_BIT_RF_KILL | \
213                                  IWM_CSR_INT_BIT_SW_RX   | \
214                                  IWM_CSR_INT_BIT_WAKEUP  | \
215                                  IWM_CSR_INT_BIT_ALIVE   | \
216                                  IWM_CSR_INT_BIT_RX_PERIODIC)
217
218 /* interrupt flags in FH (flow handler) (PCI busmaster DMA) */
219 #define IWM_CSR_FH_INT_BIT_ERR       (1 << 31) /* Error */
220 #define IWM_CSR_FH_INT_BIT_HI_PRIOR  (1 << 30) /* High priority Rx, bypass coalescing */
221 #define IWM_CSR_FH_INT_BIT_RX_CHNL1  (1 << 17) /* Rx channel 1 */
222 #define IWM_CSR_FH_INT_BIT_RX_CHNL0  (1 << 16) /* Rx channel 0 */
223 #define IWM_CSR_FH_INT_BIT_TX_CHNL1  (1 << 1)  /* Tx channel 1 */
224 #define IWM_CSR_FH_INT_BIT_TX_CHNL0  (1 << 0)  /* Tx channel 0 */
225
226 #define IWM_CSR_FH_INT_RX_MASK  (IWM_CSR_FH_INT_BIT_HI_PRIOR | \
227                                 IWM_CSR_FH_INT_BIT_RX_CHNL1 | \
228                                 IWM_CSR_FH_INT_BIT_RX_CHNL0)
229
230 #define IWM_CSR_FH_INT_TX_MASK  (IWM_CSR_FH_INT_BIT_TX_CHNL1 | \
231                                 IWM_CSR_FH_INT_BIT_TX_CHNL0)
232
233 /* GPIO */
234 #define IWM_CSR_GPIO_IN_BIT_AUX_POWER                   (0x00000200)
235 #define IWM_CSR_GPIO_IN_VAL_VAUX_PWR_SRC                (0x00000000)
236 #define IWM_CSR_GPIO_IN_VAL_VMAIN_PWR_SRC               (0x00000200)
237
238 /* RESET */
239 #define IWM_CSR_RESET_REG_FLAG_NEVO_RESET                (0x00000001)
240 #define IWM_CSR_RESET_REG_FLAG_FORCE_NMI                 (0x00000002)
241 #define IWM_CSR_RESET_REG_FLAG_SW_RESET                  (0x00000080)
242 #define IWM_CSR_RESET_REG_FLAG_MASTER_DISABLED           (0x00000100)
243 #define IWM_CSR_RESET_REG_FLAG_STOP_MASTER               (0x00000200)
244 #define IWM_CSR_RESET_LINK_PWR_MGMT_DISABLED             (0x80000000)
245
246 /*
247  * GP (general purpose) CONTROL REGISTER
248  * Bit fields:
249  *    27:  HW_RF_KILL_SW
250  *         Indicates state of (platform's) hardware RF-Kill switch
251  * 26-24:  POWER_SAVE_TYPE
252  *         Indicates current power-saving mode:
253  *         000 -- No power saving
254  *         001 -- MAC power-down
255  *         010 -- PHY (radio) power-down
256  *         011 -- Error
257  *   9-6:  SYS_CONFIG
258  *         Indicates current system configuration, reflecting pins on chip
259  *         as forced high/low by device circuit board.
260  *     4:  GOING_TO_SLEEP
261  *         Indicates MAC is entering a power-saving sleep power-down.
262  *         Not a good time to access device-internal resources.
263  *     3:  MAC_ACCESS_REQ
264  *         Host sets this to request and maintain MAC wakeup, to allow host
265  *         access to device-internal resources.  Host must wait for
266  *         MAC_CLOCK_READY (and !GOING_TO_SLEEP) before accessing non-CSR
267  *         device registers.
268  *     2:  INIT_DONE
269  *         Host sets this to put device into fully operational D0 power mode.
270  *         Host resets this after SW_RESET to put device into low power mode.
271  *     0:  MAC_CLOCK_READY
272  *         Indicates MAC (ucode processor, etc.) is powered up and can run.
273  *         Internal resources are accessible.
274  *         NOTE:  This does not indicate that the processor is actually running.
275  *         NOTE:  This does not indicate that device has completed
276  *                init or post-power-down restore of internal SRAM memory.
277  *                Use IWM_CSR_UCODE_DRV_GP1_BIT_MAC_SLEEP as indication that
278  *                SRAM is restored and uCode is in normal operation mode.
279  *                Later devices (5xxx/6xxx/1xxx) use non-volatile SRAM, and
280  *                do not need to save/restore it.
281  *         NOTE:  After device reset, this bit remains "0" until host sets
282  *                INIT_DONE
283  */
284 #define IWM_CSR_GP_CNTRL_REG_FLAG_MAC_CLOCK_READY        (0x00000001)
285 #define IWM_CSR_GP_CNTRL_REG_FLAG_INIT_DONE              (0x00000004)
286 #define IWM_CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ         (0x00000008)
287 #define IWM_CSR_GP_CNTRL_REG_FLAG_GOING_TO_SLEEP         (0x00000010)
288
289 #define IWM_CSR_GP_CNTRL_REG_VAL_MAC_ACCESS_EN           (0x00000001)
290
291 #define IWM_CSR_GP_CNTRL_REG_MSK_POWER_SAVE_TYPE         (0x07000000)
292 #define IWM_CSR_GP_CNTRL_REG_FLAG_MAC_POWER_SAVE         (0x04000000)
293 #define IWM_CSR_GP_CNTRL_REG_FLAG_HW_RF_KILL_SW          (0x08000000)
294
295
296 /* HW REV */
297 #define IWM_CSR_HW_REV_DASH(_val)          (((_val) & 0x0000003) >> 0)
298 #define IWM_CSR_HW_REV_STEP(_val)          (((_val) & 0x000000C) >> 2)
299
300 /**
301  *  hw_rev values
302  */
303 enum {
304         IWM_SILICON_A_STEP = 0,
305         IWM_SILICON_B_STEP,
306         IWM_SILICON_C_STEP,
307 };
308
309
310 #define IWM_CSR_HW_REV_TYPE_MSK         (0x000FFF0)
311 #define IWM_CSR_HW_REV_TYPE_5300        (0x0000020)
312 #define IWM_CSR_HW_REV_TYPE_5350        (0x0000030)
313 #define IWM_CSR_HW_REV_TYPE_5100        (0x0000050)
314 #define IWM_CSR_HW_REV_TYPE_5150        (0x0000040)
315 #define IWM_CSR_HW_REV_TYPE_1000        (0x0000060)
316 #define IWM_CSR_HW_REV_TYPE_6x00        (0x0000070)
317 #define IWM_CSR_HW_REV_TYPE_6x50        (0x0000080)
318 #define IWM_CSR_HW_REV_TYPE_6150        (0x0000084)
319 #define IWM_CSR_HW_REV_TYPE_6x05        (0x00000B0)
320 #define IWM_CSR_HW_REV_TYPE_6x30        IWM_CSR_HW_REV_TYPE_6x05
321 #define IWM_CSR_HW_REV_TYPE_6x35        IWM_CSR_HW_REV_TYPE_6x05
322 #define IWM_CSR_HW_REV_TYPE_2x30        (0x00000C0)
323 #define IWM_CSR_HW_REV_TYPE_2x00        (0x0000100)
324 #define IWM_CSR_HW_REV_TYPE_105         (0x0000110)
325 #define IWM_CSR_HW_REV_TYPE_135         (0x0000120)
326 #define IWM_CSR_HW_REV_TYPE_7265D       (0x0000210)
327 #define IWM_CSR_HW_REV_TYPE_NONE        (0x00001F0)
328
329 /* EEPROM REG */
330 #define IWM_CSR_EEPROM_REG_READ_VALID_MSK       (0x00000001)
331 #define IWM_CSR_EEPROM_REG_BIT_CMD              (0x00000002)
332 #define IWM_CSR_EEPROM_REG_MSK_ADDR             (0x0000FFFC)
333 #define IWM_CSR_EEPROM_REG_MSK_DATA             (0xFFFF0000)
334
335 /* EEPROM GP */
336 #define IWM_CSR_EEPROM_GP_VALID_MSK             (0x00000007) /* signature */
337 #define IWM_CSR_EEPROM_GP_IF_OWNER_MSK  (0x00000180)
338 #define IWM_CSR_EEPROM_GP_BAD_SIGNATURE_BOTH_EEP_AND_OTP        (0x00000000)
339 #define IWM_CSR_EEPROM_GP_BAD_SIG_EEP_GOOD_SIG_OTP              (0x00000001)
340 #define IWM_CSR_EEPROM_GP_GOOD_SIG_EEP_LESS_THAN_4K             (0x00000002)
341 #define IWM_CSR_EEPROM_GP_GOOD_SIG_EEP_MORE_THAN_4K             (0x00000004)
342
343 /* One-time-programmable memory general purpose reg */
344 #define IWM_CSR_OTP_GP_REG_DEVICE_SELECT  (0x00010000) /* 0 - EEPROM, 1 - OTP */
345 #define IWM_CSR_OTP_GP_REG_OTP_ACCESS_MODE  (0x00020000) /* 0 - absolute, 1 - relative */
346 #define IWM_CSR_OTP_GP_REG_ECC_CORR_STATUS_MSK    (0x00100000) /* bit 20 */
347 #define IWM_CSR_OTP_GP_REG_ECC_UNCORR_STATUS_MSK  (0x00200000) /* bit 21 */
348
349 /* GP REG */
350 #define IWM_CSR_GP_REG_POWER_SAVE_STATUS_MSK    (0x03000000) /* bit 24/25 */
351 #define IWM_CSR_GP_REG_NO_POWER_SAVE            (0x00000000)
352 #define IWM_CSR_GP_REG_MAC_POWER_SAVE           (0x01000000)
353 #define IWM_CSR_GP_REG_PHY_POWER_SAVE           (0x02000000)
354 #define IWM_CSR_GP_REG_POWER_SAVE_ERROR         (0x03000000)
355
356
357 /* CSR GIO */
358 #define IWM_CSR_GIO_REG_VAL_L0S_ENABLED (0x00000002)
359
360 /*
361  * UCODE-DRIVER GP (general purpose) mailbox register 1
362  * Host driver and uCode write and/or read this register to communicate with
363  * each other.
364  * Bit fields:
365  *     4:  UCODE_DISABLE
366  *         Host sets this to request permanent halt of uCode, same as
367  *         sending CARD_STATE command with "halt" bit set.
368  *     3:  CT_KILL_EXIT
369  *         Host sets this to request exit from CT_KILL state, i.e. host thinks
370  *         device temperature is low enough to continue normal operation.
371  *     2:  CMD_BLOCKED
372  *         Host sets this during RF KILL power-down sequence (HW, SW, CT KILL)
373  *         to release uCode to clear all Tx and command queues, enter
374  *         unassociated mode, and power down.
375  *         NOTE:  Some devices also use HBUS_TARG_MBX_C register for this bit.
376  *     1:  SW_BIT_RFKILL
377  *         Host sets this when issuing CARD_STATE command to request
378  *         device sleep.
379  *     0:  MAC_SLEEP
380  *         uCode sets this when preparing a power-saving power-down.
381  *         uCode resets this when power-up is complete and SRAM is sane.
382  *         NOTE:  device saves internal SRAM data to host when powering down,
383  *                and must restore this data after powering back up.
384  *                MAC_SLEEP is the best indication that restore is complete.
385  *                Later devices (5xxx/6xxx/1xxx) use non-volatile SRAM, and
386  *                do not need to save/restore it.
387  */
388 #define IWM_CSR_UCODE_DRV_GP1_BIT_MAC_SLEEP             (0x00000001)
389 #define IWM_CSR_UCODE_SW_BIT_RFKILL                     (0x00000002)
390 #define IWM_CSR_UCODE_DRV_GP1_BIT_CMD_BLOCKED           (0x00000004)
391 #define IWM_CSR_UCODE_DRV_GP1_REG_BIT_CT_KILL_EXIT      (0x00000008)
392 #define IWM_CSR_UCODE_DRV_GP1_BIT_D3_CFG_COMPLETE       (0x00000020)
393
394 /* GP Driver */
395 #define IWM_CSR_GP_DRIVER_REG_BIT_RADIO_SKU_MSK             (0x00000003)
396 #define IWM_CSR_GP_DRIVER_REG_BIT_RADIO_SKU_3x3_HYB         (0x00000000)
397 #define IWM_CSR_GP_DRIVER_REG_BIT_RADIO_SKU_2x2_HYB         (0x00000001)
398 #define IWM_CSR_GP_DRIVER_REG_BIT_RADIO_SKU_2x2_IPA         (0x00000002)
399 #define IWM_CSR_GP_DRIVER_REG_BIT_CALIB_VERSION6            (0x00000004)
400 #define IWM_CSR_GP_DRIVER_REG_BIT_6050_1x2                  (0x00000008)
401
402 #define IWM_CSR_GP_DRIVER_REG_BIT_RADIO_IQ_INVER            (0x00000080)
403
404 /* GIO Chicken Bits (PCI Express bus link power management) */
405 #define IWM_CSR_GIO_CHICKEN_BITS_REG_BIT_L1A_NO_L0S_RX  (0x00800000)
406 #define IWM_CSR_GIO_CHICKEN_BITS_REG_BIT_DIS_L0S_EXIT_TIMER  (0x20000000)
407
408 /* LED */
409 #define IWM_CSR_LED_BSM_CTRL_MSK (0xFFFFFFDF)
410 #define IWM_CSR_LED_REG_TURN_ON (0x60)
411 #define IWM_CSR_LED_REG_TURN_OFF (0x20)
412
413 /* ANA_PLL */
414 #define IWM_CSR50_ANA_PLL_CFG_VAL        (0x00880300)
415
416 /* HPET MEM debug */
417 #define IWM_CSR_DBG_HPET_MEM_REG_VAL    (0xFFFF0000)
418
419 /* DRAM INT TABLE */
420 #define IWM_CSR_DRAM_INT_TBL_ENABLE             (1 << 31)
421 #define IWM_CSR_DRAM_INIT_TBL_WRITE_POINTER     (1 << 28)
422 #define IWM_CSR_DRAM_INIT_TBL_WRAP_CHECK        (1 << 27)
423
424 /* SECURE boot registers */
425 #define IWM_CSR_SECURE_BOOT_CONFIG_ADDR (0x100)
426 enum iwm_secure_boot_config_reg {
427         IWM_CSR_SECURE_BOOT_CONFIG_INSPECTOR_BURNED_IN_OTP      = 0x00000001,
428         IWM_CSR_SECURE_BOOT_CONFIG_INSPECTOR_NOT_REQ    = 0x00000002,
429 };
430
431 #define IWM_CSR_SECURE_BOOT_CPU1_STATUS_ADDR    (0x100)
432 #define IWM_CSR_SECURE_BOOT_CPU2_STATUS_ADDR    (0x100)
433 enum iwm_secure_boot_status_reg {
434         IWM_CSR_SECURE_BOOT_CPU_STATUS_VERF_STATUS              = 0x00000003,
435         IWM_CSR_SECURE_BOOT_CPU_STATUS_VERF_COMPLETED   = 0x00000002,
436         IWM_CSR_SECURE_BOOT_CPU_STATUS_VERF_SUCCESS             = 0x00000004,
437         IWM_CSR_SECURE_BOOT_CPU_STATUS_VERF_FAIL                = 0x00000008,
438         IWM_CSR_SECURE_BOOT_CPU_STATUS_SIGN_VERF_FAIL   = 0x00000010,
439 };
440
441 #define IWM_FH_UCODE_LOAD_STATUS        0x1af0
442 #define IWM_FH_MEM_TB_MAX_LENGTH        0x20000
443
444 #define IWM_LMPM_SECURE_UCODE_LOAD_CPU1_HDR_ADDR        0x1e78
445 #define IWM_LMPM_SECURE_UCODE_LOAD_CPU2_HDR_ADDR        0x1e7c
446
447 #define IWM_LMPM_SECURE_CPU1_HDR_MEM_SPACE              0x420000
448 #define IWM_LMPM_SECURE_CPU2_HDR_MEM_SPACE              0x420400
449
450 #define IWM_CSR_SECURE_TIME_OUT (100)
451
452 /* extended range in FW SRAM */
453 #define IWM_FW_MEM_EXTENDED_START       0x40000
454 #define IWM_FW_MEM_EXTENDED_END         0x57FFF
455
456 /* FW chicken bits */
457 #define IWM_LMPM_CHICK                          0xa01ff8
458 #define IWM_LMPM_CHICK_EXTENDED_ADDR_SPACE      0x01
459
460 #define IWM_FH_TCSR_0_REG0 (0x1D00)
461
462 /*
463  * HBUS (Host-side Bus)
464  *
465  * HBUS registers are mapped directly into PCI bus space, but are used
466  * to indirectly access device's internal memory or registers that
467  * may be powered-down.
468  *
469  * Use iwl_write_direct32()/iwl_read_direct32() family for these registers;
470  * host must "grab nic access" via CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ
471  * to make sure the MAC (uCode processor, etc.) is powered up for accessing
472  * internal resources.
473  *
474  * Do not use iwl_write32()/iwl_read32() family to access these registers;
475  * these provide only simple PCI bus access, without waking up the MAC.
476  */
477 #define IWM_HBUS_BASE   (0x400)
478
479 /*
480  * Registers for accessing device's internal SRAM memory (e.g. SCD SRAM
481  * structures, error log, event log, verifying uCode load).
482  * First write to address register, then read from or write to data register
483  * to complete the job.  Once the address register is set up, accesses to
484  * data registers auto-increment the address by one dword.
485  * Bit usage for address registers (read or write):
486  *  0-31:  memory address within device
487  */
488 #define IWM_HBUS_TARG_MEM_RADDR     (IWM_HBUS_BASE+0x00c)
489 #define IWM_HBUS_TARG_MEM_WADDR     (IWM_HBUS_BASE+0x010)
490 #define IWM_HBUS_TARG_MEM_WDAT      (IWM_HBUS_BASE+0x018)
491 #define IWM_HBUS_TARG_MEM_RDAT      (IWM_HBUS_BASE+0x01c)
492
493 /* Mailbox C, used as workaround alternative to CSR_UCODE_DRV_GP1 mailbox */
494 #define IWM_HBUS_TARG_MBX_C         (IWM_HBUS_BASE+0x030)
495 #define IWM_HBUS_TARG_MBX_C_REG_BIT_CMD_BLOCKED         (0x00000004)
496
497 /*
498  * Registers for accessing device's internal peripheral registers
499  * (e.g. SCD, BSM, etc.).  First write to address register,
500  * then read from or write to data register to complete the job.
501  * Bit usage for address registers (read or write):
502  *  0-15:  register address (offset) within device
503  * 24-25:  (# bytes - 1) to read or write (e.g. 3 for dword)
504  */
505 #define IWM_HBUS_TARG_PRPH_WADDR    (IWM_HBUS_BASE+0x044)
506 #define IWM_HBUS_TARG_PRPH_RADDR    (IWM_HBUS_BASE+0x048)
507 #define IWM_HBUS_TARG_PRPH_WDAT     (IWM_HBUS_BASE+0x04c)
508 #define IWM_HBUS_TARG_PRPH_RDAT     (IWM_HBUS_BASE+0x050)
509
510 /* enable the ID buf for read */
511 #define IWM_WFPM_PS_CTL_CLR                     0xa0300c
512 #define IWM_WFMP_MAC_ADDR_0                     0xa03080
513 #define IWM_WFMP_MAC_ADDR_1                     0xa03084
514 #define IWM_LMPM_PMG_EN                         0xa01cec
515 #define IWM_RADIO_REG_SYS_MANUAL_DFT_0          0xad4078
516 #define IWM_RFIC_REG_RD                         0xad0470
517 #define IWM_WFPM_CTRL_REG                       0xa03030
518 #define IWM_WFPM_AUX_CTL_AUX_IF_MAC_OWNER_MSK   0x08000000
519 #define IWM_ENABLE_WFPM                         0x80000000
520
521 #define IWM_AUX_MISC_REG                        0xa200b0
522 #define IWM_HW_STEP_LOCATION_BITS               24
523
524 #define IWM_AUX_MISC_MASTER1_EN                 0xa20818
525 #define IWM_AUX_MISC_MASTER1_EN_SBE_MSK         0x1
526 #define IWM_AUX_MISC_MASTER1_SMPHR_STATUS       0xa20800
527 #define IWM_RSA_ENABLE                          0xa24b08
528 #define IWM_PREG_AUX_BUS_WPROT_0                0xa04cc0
529 #define IWM_SB_CFG_OVERRIDE_ADDR                0xa26c78
530 #define IWM_SB_CFG_OVERRIDE_ENABLE              0x8000
531 #define IWM_SB_CFG_BASE_OVERRIDE                0xa20000
532 #define IWM_SB_MODIFY_CFG_FLAG                  0xa03088
533 #define IWM_SB_CPU_1_STATUS                     0xa01e30
534 #define IWM_SB_CPU_2_STATUS                     0Xa01e34
535
536 /* Used to enable DBGM */
537 #define IWM_HBUS_TARG_TEST_REG  (IWM_HBUS_BASE+0x05c)
538
539 /*
540  * Per-Tx-queue write pointer (index, really!)
541  * Indicates index to next TFD that driver will fill (1 past latest filled).
542  * Bit usage:
543  *  0-7:  queue write index
544  * 11-8:  queue selector
545  */
546 #define IWM_HBUS_TARG_WRPTR         (IWM_HBUS_BASE+0x060)
547
548 /**********************************************************
549  * CSR values
550  **********************************************************/
551  /*
552  * host interrupt timeout value
553  * used with setting interrupt coalescing timer
554  * the CSR_INT_COALESCING is an 8 bit register in 32-usec unit
555  *
556  * default interrupt coalescing timer is 64 x 32 = 2048 usecs
557  */
558 #define IWM_HOST_INT_TIMEOUT_MAX        (0xFF)
559 #define IWM_HOST_INT_TIMEOUT_DEF        (0x40)
560 #define IWM_HOST_INT_TIMEOUT_MIN        (0x0)
561 #define IWM_HOST_INT_OPER_MODE          (1 << 31)
562
563 /*****************************************************************************
564  *                        7000/3000 series SHR DTS addresses                 *
565  *****************************************************************************/
566
567 /* Diode Results Register Structure: */
568 enum iwm_dtd_diode_reg {
569         IWM_DTS_DIODE_REG_DIG_VAL               = 0x000000FF, /* bits [7:0] */
570         IWM_DTS_DIODE_REG_VREF_LOW              = 0x0000FF00, /* bits [15:8] */
571         IWM_DTS_DIODE_REG_VREF_HIGH             = 0x00FF0000, /* bits [23:16] */
572         IWM_DTS_DIODE_REG_VREF_ID               = 0x03000000, /* bits [25:24] */
573         IWM_DTS_DIODE_REG_PASS_ONCE             = 0x80000000, /* bits [31:31] */
574         IWM_DTS_DIODE_REG_FLAGS_MSK             = 0xFF000000, /* bits [31:24] */
575 /* Those are the masks INSIDE the flags bit-field: */
576         IWM_DTS_DIODE_REG_FLAGS_VREFS_ID_POS    = 0,
577         IWM_DTS_DIODE_REG_FLAGS_VREFS_ID        = 0x00000003, /* bits [1:0] */
578         IWM_DTS_DIODE_REG_FLAGS_PASS_ONCE_POS   = 7,
579         IWM_DTS_DIODE_REG_FLAGS_PASS_ONCE       = 0x00000080, /* bits [7:7] */
580 };
581
582 /*
583  * END iwl-csr.h
584  */
585
586 /*
587  * BEGIN iwl-fw.h
588  */
589
590 /**
591  * enum iwm_ucode_tlv_flag - ucode API flags
592  * @IWM_UCODE_TLV_FLAGS_PAN: This is PAN capable microcode; this previously
593  *      was a separate TLV but moved here to save space.
594  * @IWM_UCODE_TLV_FLAGS_NEWSCAN: new uCode scan behaviour on hidden SSID,
595  *      treats good CRC threshold as a boolean
596  * @IWM_UCODE_TLV_FLAGS_MFP: This uCode image supports MFP (802.11w).
597  * @IWM_UCODE_TLV_FLAGS_UAPSD: This uCode image supports uAPSD
598  * @IWM_UCODE_TLV_FLAGS_SHORT_BL: 16 entries of black list instead of 64 in scan
599  *      offload profile config command.
600  * @IWM_UCODE_TLV_FLAGS_D3_6_IPV6_ADDRS: D3 image supports up to six
601  *      (rather than two) IPv6 addresses
602  * @IWM_UCODE_TLV_FLAGS_NO_BASIC_SSID: not sending a probe with the SSID element
603  *      from the probe request template.
604  * @IWM_UCODE_TLV_FLAGS_NEW_NSOFFL_SMALL: new NS offload (small version)
605  * @IWM_UCODE_TLV_FLAGS_NEW_NSOFFL_LARGE: new NS offload (large version)
606  * @IWM_UCODE_TLV_FLAGS_UAPSD_SUPPORT: General support for uAPSD
607  * @IWM_UCODE_TLV_FLAGS_EBS_SUPPORT: this uCode image supports EBS.
608  * @IWM_UCODE_TLV_FLAGS_P2P_PS_UAPSD: P2P client supports uAPSD power save
609  * @IWM_UCODE_TLV_FLAGS_BCAST_FILTERING: uCode supports broadcast filtering.
610  */
611 enum iwm_ucode_tlv_flag {
612         IWM_UCODE_TLV_FLAGS_PAN                 = (1 << 0),
613         IWM_UCODE_TLV_FLAGS_NEWSCAN             = (1 << 1),
614         IWM_UCODE_TLV_FLAGS_MFP                 = (1 << 2),
615         IWM_UCODE_TLV_FLAGS_SHORT_BL            = (1 << 7),
616         IWM_UCODE_TLV_FLAGS_D3_6_IPV6_ADDRS     = (1 << 10),
617         IWM_UCODE_TLV_FLAGS_NO_BASIC_SSID       = (1 << 12),
618         IWM_UCODE_TLV_FLAGS_NEW_NSOFFL_SMALL    = (1 << 15),
619         IWM_UCODE_TLV_FLAGS_NEW_NSOFFL_LARGE    = (1 << 16),
620         IWM_UCODE_TLV_FLAGS_UAPSD_SUPPORT       = (1 << 24),
621         IWM_UCODE_TLV_FLAGS_EBS_SUPPORT         = (1 << 25),
622         IWM_UCODE_TLV_FLAGS_P2P_PS_UAPSD        = (1 << 26),
623         IWM_UCODE_TLV_FLAGS_BCAST_FILTERING     = (1 << 29),
624 };
625
626 #define IWM_UCODE_TLV_FLAG_BITS \
627         "\020\1PAN\2NEWSCAN\3MFP\4P2P\5DW_BC_TABLE\6NEWBT_COEX\7PM_CMD\10SHORT_BL\11RX_ENERG \
628 Y\12TIME_EVENT_V2\13D3_6_IPV6\14BF_UPDATED\15NO_BASIC_SSID\17D3_CONTINUITY\20NEW_NSOFF \
629 L_S\21NEW_NSOFFL_L\22SCHED_SCAN\24STA_KEY_CMD\25DEVICE_PS_CMD\26P2P_PS\27P2P_PS_DCM\30 \
630 P2P_PS_SCM\31UAPSD_SUPPORT\32EBS\33P2P_PS_UAPSD\36BCAST_FILTERING\37GO_UAPSD\40LTE_COEX"
631
632 /**
633  * enum iwm_ucode_tlv_api - ucode api
634  * @IWM_UCODE_TLV_API_FRAGMENTED_SCAN: This ucode supports active dwell time
635  *      longer than the passive one, which is essential for fragmented scan.
636  * @IWM_UCODE_TLV_API_WIFI_MCC_UPDATE: ucode supports MCC updates with source.
637  * @IWM_UCODE_TLV_API_LQ_SS_PARAMS: Configure STBC/BFER via LQ CMD ss_params
638  *
639  * @IWM_NUM_UCODE_TLV_API: number of bits used
640  */
641 enum iwm_ucode_tlv_api {
642         IWM_UCODE_TLV_API_FRAGMENTED_SCAN       = 8,
643         IWM_UCODE_TLV_API_WIFI_MCC_UPDATE       = 9,
644         IWM_UCODE_TLV_API_LQ_SS_PARAMS          = 18,
645
646         IWM_NUM_UCODE_TLV_API = 32
647 };
648
649 #define IWM_UCODE_TLV_API_BITS \
650         "\020\10FRAGMENTED_SCAN\11WIFI_MCC_UPDATE\16WIDE_CMD_HDR\22LQ_SS_PARAMS\30EXT_SCAN_PRIO\33TX_POWER_CHAIN"
651
652 /**
653  * enum iwm_ucode_tlv_capa - ucode capabilities
654  * @IWM_UCODE_TLV_CAPA_D0I3_SUPPORT: supports D0i3
655  * @IWM_UCODE_TLV_CAPA_LAR_SUPPORT: supports Location Aware Regulatory
656  * @IWM_UCODE_TLV_CAPA_UMAC_SCAN: supports UMAC scan.
657  * @IWM_UCODE_TLV_CAPA_BEAMFORMER: supports Beamformer
658  * @IWM_UCODE_TLV_CAPA_TOF_SUPPORT: supports Time of Flight (802.11mc FTM)
659  * @IWM_UCODE_TLV_CAPA_TDLS_SUPPORT: support basic TDLS functionality
660  * @IWM_UCODE_TLV_CAPA_TXPOWER_INSERTION_SUPPORT: supports insertion of current
661  *      tx power value into TPC Report action frame and Link Measurement Report
662  *      action frame
663  * @IWM_UCODE_TLV_CAPA_DS_PARAM_SET_IE_SUPPORT: supports updating current
664  *      channel in DS parameter set element in probe requests.
665  * @IWM_UCODE_TLV_CAPA_WFA_TPC_REP_IE_SUPPORT: supports adding TPC Report IE in
666  *      probe requests.
667  * @IWM_UCODE_TLV_CAPA_QUIET_PERIOD_SUPPORT: supports Quiet Period requests
668  * @IWM_UCODE_TLV_CAPA_DQA_SUPPORT: supports dynamic queue allocation (DQA),
669  *      which also implies support for the scheduler configuration command
670  * @IWM_UCODE_TLV_CAPA_TDLS_CHANNEL_SWITCH: supports TDLS channel switching
671  * @IWM_UCODE_TLV_CAPA_CNSLDTD_D3_D0_IMG: Consolidated D3-D0 image
672  * @IWM_UCODE_TLV_CAPA_HOTSPOT_SUPPORT: supports Hot Spot Command
673  * @IWM_UCODE_TLV_CAPA_DC2DC_SUPPORT: supports DC2DC Command
674  * @IWM_UCODE_TLV_CAPA_2G_COEX_SUPPORT: supports 2G coex Command
675  * @IWM_UCODE_TLV_CAPA_CSUM_SUPPORT: supports TCP Checksum Offload
676  * @IWM_UCODE_TLV_CAPA_RADIO_BEACON_STATS: support radio and beacon statistics
677  * @IWM_UCODE_TLV_CAPA_P2P_STANDALONE_UAPSD: support p2p standalone U-APSD
678  * @IWM_UCODE_TLV_CAPA_BT_COEX_PLCR: enabled BT Coex packet level co-running
679  * @IWM_UCODE_TLV_CAPA_LAR_MULTI_MCC: ucode supports LAR updates with different
680  *      sources for the MCC. This TLV bit is a future replacement to
681  *      IWM_UCODE_TLV_API_WIFI_MCC_UPDATE. When either is set, multi-source LAR
682  *      is supported.
683  * @IWM_UCODE_TLV_CAPA_BT_COEX_RRC: supports BT Coex RRC
684  * @IWM_UCODE_TLV_CAPA_GSCAN_SUPPORT: supports gscan
685  * @IWM_UCODE_TLV_CAPA_NAN_SUPPORT: supports NAN
686  * @IWM_UCODE_TLV_CAPA_UMAC_UPLOAD: supports upload mode in umac (1=supported,
687  *      0=no support)
688  * @IWM_UCODE_TLV_CAPA_EXTENDED_DTS_MEASURE: extended DTS measurement
689  * @IWM_UCODE_TLV_CAPA_SHORT_PM_TIMEOUTS: supports short PM timeouts
690  * @IWM_UCODE_TLV_CAPA_BT_MPLUT_SUPPORT: supports bt-coex Multi-priority LUT
691  * @IWM_UCODE_TLV_CAPA_BEACON_ANT_SELECTION: firmware will decide on what
692  *      antenna the beacon should be transmitted
693  * @IWM_UCODE_TLV_CAPA_BEACON_STORING: firmware will store the latest beacon
694  *      from AP and will send it upon d0i3 exit.
695  * @IWM_UCODE_TLV_CAPA_LAR_SUPPORT_V2: support LAR API V2
696  * @IWM_UCODE_TLV_CAPA_CT_KILL_BY_FW: firmware responsible for CT-kill
697  * @IWM_UCODE_TLV_CAPA_TEMP_THS_REPORT_SUPPORT: supports temperature
698  *      thresholds reporting
699  * @IWM_UCODE_TLV_CAPA_CTDP_SUPPORT: supports cTDP command
700  * @IWM_UCODE_TLV_CAPA_USNIFFER_UNIFIED: supports usniffer enabled in
701  *      regular image.
702  * @IWM_UCODE_TLV_CAPA_EXTEND_SHARED_MEM_CFG: support getting more shared
703  *      memory addresses from the firmware.
704  * @IWM_UCODE_TLV_CAPA_LQM_SUPPORT: supports Link Quality Measurement
705  * @IWM_UCODE_TLV_CAPA_TX_POWER_ACK: reduced TX power API has larger
706  *      command size (command version 4) that supports toggling ACK TX
707  *      power reduction.
708  *
709  * @IWM_NUM_UCODE_TLV_CAPA: number of bits used
710  */
711 enum iwm_ucode_tlv_capa {
712         IWM_UCODE_TLV_CAPA_D0I3_SUPPORT                 = 0,
713         IWM_UCODE_TLV_CAPA_LAR_SUPPORT                  = 1,
714         IWM_UCODE_TLV_CAPA_UMAC_SCAN                    = 2,
715         IWM_UCODE_TLV_CAPA_BEAMFORMER                   = 3,
716         IWM_UCODE_TLV_CAPA_TOF_SUPPORT                  = 5,
717         IWM_UCODE_TLV_CAPA_TDLS_SUPPORT                 = 6,
718         IWM_UCODE_TLV_CAPA_TXPOWER_INSERTION_SUPPORT    = 8,
719         IWM_UCODE_TLV_CAPA_DS_PARAM_SET_IE_SUPPORT      = 9,
720         IWM_UCODE_TLV_CAPA_WFA_TPC_REP_IE_SUPPORT       = 10,
721         IWM_UCODE_TLV_CAPA_QUIET_PERIOD_SUPPORT         = 11,
722         IWM_UCODE_TLV_CAPA_DQA_SUPPORT                  = 12,
723         IWM_UCODE_TLV_CAPA_TDLS_CHANNEL_SWITCH          = 13,
724         IWM_UCODE_TLV_CAPA_CNSLDTD_D3_D0_IMG            = 17,
725         IWM_UCODE_TLV_CAPA_HOTSPOT_SUPPORT              = 18,
726         IWM_UCODE_TLV_CAPA_DC2DC_CONFIG_SUPPORT         = 19,
727         IWM_UCODE_TLV_CAPA_2G_COEX_SUPPORT              = 20,
728         IWM_UCODE_TLV_CAPA_CSUM_SUPPORT                 = 21,
729         IWM_UCODE_TLV_CAPA_RADIO_BEACON_STATS           = 22,
730         IWM_UCODE_TLV_CAPA_P2P_STANDALONE_UAPSD         = 26,
731         IWM_UCODE_TLV_CAPA_BT_COEX_PLCR                 = 28,
732         IWM_UCODE_TLV_CAPA_LAR_MULTI_MCC                = 29,
733         IWM_UCODE_TLV_CAPA_BT_COEX_RRC                  = 30,
734         IWM_UCODE_TLV_CAPA_GSCAN_SUPPORT                = 31,
735         IWM_UCODE_TLV_CAPA_NAN_SUPPORT                  = 34,
736         IWM_UCODE_TLV_CAPA_UMAC_UPLOAD                  = 35,
737         IWM_UCODE_TLV_CAPA_EXTENDED_DTS_MEASURE         = 64,
738         IWM_UCODE_TLV_CAPA_SHORT_PM_TIMEOUTS            = 65,
739         IWM_UCODE_TLV_CAPA_BT_MPLUT_SUPPORT             = 67,
740         IWM_UCODE_TLV_CAPA_MULTI_QUEUE_RX_SUPPORT       = 68,
741         IWM_UCODE_TLV_CAPA_BEACON_ANT_SELECTION         = 71,
742         IWM_UCODE_TLV_CAPA_BEACON_STORING               = 72,
743         IWM_UCODE_TLV_CAPA_LAR_SUPPORT_V2               = 73,
744         IWM_UCODE_TLV_CAPA_CT_KILL_BY_FW                = 74,
745         IWM_UCODE_TLV_CAPA_TEMP_THS_REPORT_SUPPORT      = 75,
746         IWM_UCODE_TLV_CAPA_CTDP_SUPPORT                 = 76,
747         IWM_UCODE_TLV_CAPA_USNIFFER_UNIFIED             = 77,
748         IWM_UCODE_TLV_CAPA_EXTEND_SHARED_MEM_CFG        = 80,
749         IWM_UCODE_TLV_CAPA_LQM_SUPPORT                  = 81,
750         IWM_UCODE_TLV_CAPA_TX_POWER_ACK                 = 84,
751
752         IWM_NUM_UCODE_TLV_CAPA = 128
753 };
754
755 /* The default calibrate table size if not specified by firmware file */
756 #define IWM_DEFAULT_STANDARD_PHY_CALIBRATE_TBL_SIZE     18
757 #define IWM_MAX_STANDARD_PHY_CALIBRATE_TBL_SIZE         19
758 #define IWM_MAX_PHY_CALIBRATE_TBL_SIZE                  253
759
760 /* The default max probe length if not specified by the firmware file */
761 #define IWM_DEFAULT_MAX_PROBE_LENGTH    200
762
763 /*
764  * enumeration of ucode section.
765  * This enumeration is used directly for older firmware (before 16.0).
766  * For new firmware, there can be up to 4 sections (see below) but the
767  * first one packaged into the firmware file is the DATA section and
768  * some debugging code accesses that.
769  */
770 enum iwm_ucode_sec {
771         IWM_UCODE_SECTION_DATA,
772         IWM_UCODE_SECTION_INST,
773 };
774 /*
775  * For 16.0 uCode and above, there is no differentiation between sections,
776  * just an offset to the HW address.
777  */
778 #define IWM_CPU1_CPU2_SEPARATOR_SECTION         0xFFFFCCCC
779 #define IWM_PAGING_SEPARATOR_SECTION            0xAAAABBBB
780
781 /* uCode version contains 4 values: Major/Minor/API/Serial */
782 #define IWM_UCODE_MAJOR(ver)    (((ver) & 0xFF000000) >> 24)
783 #define IWM_UCODE_MINOR(ver)    (((ver) & 0x00FF0000) >> 16)
784 #define IWM_UCODE_API(ver)      (((ver) & 0x0000FF00) >> 8)
785 #define IWM_UCODE_SERIAL(ver)   ((ver) & 0x000000FF)
786
787 /*
788  * Calibration control struct.
789  * Sent as part of the phy configuration command.
790  * @flow_trigger: bitmap for which calibrations to perform according to
791  *              flow triggers.
792  * @event_trigger: bitmap for which calibrations to perform according to
793  *              event triggers.
794  */
795 struct iwm_tlv_calib_ctrl {
796         uint32_t flow_trigger;
797         uint32_t event_trigger;
798 } __packed;
799
800 enum iwm_fw_phy_cfg {
801         IWM_FW_PHY_CFG_RADIO_TYPE_POS = 0,
802         IWM_FW_PHY_CFG_RADIO_TYPE = 0x3 << IWM_FW_PHY_CFG_RADIO_TYPE_POS,
803         IWM_FW_PHY_CFG_RADIO_STEP_POS = 2,
804         IWM_FW_PHY_CFG_RADIO_STEP = 0x3 << IWM_FW_PHY_CFG_RADIO_STEP_POS,
805         IWM_FW_PHY_CFG_RADIO_DASH_POS = 4,
806         IWM_FW_PHY_CFG_RADIO_DASH = 0x3 << IWM_FW_PHY_CFG_RADIO_DASH_POS,
807         IWM_FW_PHY_CFG_TX_CHAIN_POS = 16,
808         IWM_FW_PHY_CFG_TX_CHAIN = 0xf << IWM_FW_PHY_CFG_TX_CHAIN_POS,
809         IWM_FW_PHY_CFG_RX_CHAIN_POS = 20,
810         IWM_FW_PHY_CFG_RX_CHAIN = 0xf << IWM_FW_PHY_CFG_RX_CHAIN_POS,
811 };
812
813 #define IWM_UCODE_MAX_CS                1
814
815 /**
816  * struct iwm_fw_cipher_scheme - a cipher scheme supported by FW.
817  * @cipher: a cipher suite selector
818  * @flags: cipher scheme flags (currently reserved for a future use)
819  * @hdr_len: a size of MPDU security header
820  * @pn_len: a size of PN
821  * @pn_off: an offset of pn from the beginning of the security header
822  * @key_idx_off: an offset of key index byte in the security header
823  * @key_idx_mask: a bit mask of key_idx bits
824  * @key_idx_shift: bit shift needed to get key_idx
825  * @mic_len: mic length in bytes
826  * @hw_cipher: a HW cipher index used in host commands
827  */
828 struct iwm_fw_cipher_scheme {
829         uint32_t cipher;
830         uint8_t flags;
831         uint8_t hdr_len;
832         uint8_t pn_len;
833         uint8_t pn_off;
834         uint8_t key_idx_off;
835         uint8_t key_idx_mask;
836         uint8_t key_idx_shift;
837         uint8_t mic_len;
838         uint8_t hw_cipher;
839 } __packed;
840
841 /**
842  * struct iwm_fw_cscheme_list - a cipher scheme list
843  * @size: a number of entries
844  * @cs: cipher scheme entries
845  */
846 struct iwm_fw_cscheme_list {
847         uint8_t size;
848         struct iwm_fw_cipher_scheme cs[];
849 } __packed;
850
851 /*
852  * END iwl-fw.h
853  */
854
855 /*
856  * BEGIN iwl-fw-file.h
857  */
858
859 /* v1/v2 uCode file layout */
860 struct iwm_ucode_header {
861         uint32_t ver;   /* major/minor/API/serial */
862         union {
863                 struct {
864                         uint32_t inst_size;     /* bytes of runtime code */
865                         uint32_t data_size;     /* bytes of runtime data */
866                         uint32_t init_size;     /* bytes of init code */
867                         uint32_t init_data_size;        /* bytes of init data */
868                         uint32_t boot_size;     /* bytes of bootstrap code */
869                         uint8_t data[0];                /* in same order as sizes */
870                 } v1;
871                 struct {
872                         uint32_t build;         /* build number */
873                         uint32_t inst_size;     /* bytes of runtime code */
874                         uint32_t data_size;     /* bytes of runtime data */
875                         uint32_t init_size;     /* bytes of init code */
876                         uint32_t init_data_size;        /* bytes of init data */
877                         uint32_t boot_size;     /* bytes of bootstrap code */
878                         uint8_t data[0];                /* in same order as sizes */
879                 } v2;
880         } u;
881 };
882
883 /*
884  * new TLV uCode file layout
885  *
886  * The new TLV file format contains TLVs, that each specify
887  * some piece of data.
888  */
889
890 enum iwm_ucode_tlv_type {
891         IWM_UCODE_TLV_INVALID           = 0, /* unused */
892         IWM_UCODE_TLV_INST              = 1,
893         IWM_UCODE_TLV_DATA              = 2,
894         IWM_UCODE_TLV_INIT              = 3,
895         IWM_UCODE_TLV_INIT_DATA         = 4,
896         IWM_UCODE_TLV_BOOT              = 5,
897         IWM_UCODE_TLV_PROBE_MAX_LEN     = 6, /* a uint32_t value */
898         IWM_UCODE_TLV_PAN               = 7,
899         IWM_UCODE_TLV_RUNT_EVTLOG_PTR   = 8,
900         IWM_UCODE_TLV_RUNT_EVTLOG_SIZE  = 9,
901         IWM_UCODE_TLV_RUNT_ERRLOG_PTR   = 10,
902         IWM_UCODE_TLV_INIT_EVTLOG_PTR   = 11,
903         IWM_UCODE_TLV_INIT_EVTLOG_SIZE  = 12,
904         IWM_UCODE_TLV_INIT_ERRLOG_PTR   = 13,
905         IWM_UCODE_TLV_ENHANCE_SENS_TBL  = 14,
906         IWM_UCODE_TLV_PHY_CALIBRATION_SIZE = 15,
907         IWM_UCODE_TLV_WOWLAN_INST       = 16,
908         IWM_UCODE_TLV_WOWLAN_DATA       = 17,
909         IWM_UCODE_TLV_FLAGS             = 18,
910         IWM_UCODE_TLV_SEC_RT            = 19,
911         IWM_UCODE_TLV_SEC_INIT          = 20,
912         IWM_UCODE_TLV_SEC_WOWLAN        = 21,
913         IWM_UCODE_TLV_DEF_CALIB         = 22,
914         IWM_UCODE_TLV_PHY_SKU           = 23,
915         IWM_UCODE_TLV_SECURE_SEC_RT     = 24,
916         IWM_UCODE_TLV_SECURE_SEC_INIT   = 25,
917         IWM_UCODE_TLV_SECURE_SEC_WOWLAN = 26,
918         IWM_UCODE_TLV_NUM_OF_CPU        = 27,
919         IWM_UCODE_TLV_CSCHEME           = 28,
920
921         /*
922          * Following two are not in our base tag, but allow
923          * handling ucode version 9.
924          */
925         IWM_UCODE_TLV_API_CHANGES_SET   = 29,
926         IWM_UCODE_TLV_ENABLED_CAPABILITIES = 30,
927
928         IWM_UCODE_TLV_N_SCAN_CHANNELS   = 31,
929         IWM_UCODE_TLV_PAGING            = 32,
930         IWM_UCODE_TLV_SEC_RT_USNIFFER   = 34,
931         IWM_UCODE_TLV_SDIO_ADMA_ADDR    = 35,
932         IWM_UCODE_TLV_FW_VERSION        = 36,
933         IWM_UCODE_TLV_FW_DBG_DEST       = 38,
934         IWM_UCODE_TLV_FW_DBG_CONF       = 39,
935         IWM_UCODE_TLV_FW_DBG_TRIGGER    = 40,
936         IWM_UCODE_TLV_FW_GSCAN_CAPA     = 50,
937         IWM_UCODE_TLV_FW_MEM_SEG        = 51,
938 };
939
940 struct iwm_ucode_tlv {
941         uint32_t type;          /* see above */
942         uint32_t length;                /* not including type/length fields */
943         uint8_t data[0];
944 };
945
946 struct iwm_ucode_api {
947         uint32_t api_index;
948         uint32_t api_flags;
949 } __packed;
950
951 struct iwm_ucode_capa {
952         uint32_t api_index;
953         uint32_t api_capa;
954 } __packed;
955
956 #define IWM_TLV_UCODE_MAGIC     0x0a4c5749
957
958 struct iwm_tlv_ucode_header {
959         /*
960          * The TLV style ucode header is distinguished from
961          * the v1/v2 style header by first four bytes being
962          * zero, as such is an invalid combination of
963          * major/minor/API/serial versions.
964          */
965         uint32_t zero;
966         uint32_t magic;
967         uint8_t human_readable[64];
968         uint32_t ver;           /* major/minor/API/serial */
969         uint32_t build;
970         uint64_t ignore;
971         /*
972          * The data contained herein has a TLV layout,
973          * see above for the TLV header and types.
974          * Note that each TLV is padded to a length
975          * that is a multiple of 4 for alignment.
976          */
977         uint8_t data[0];
978 };
979
980 /*
981  * END iwl-fw-file.h
982  */
983
984 /*
985  * BEGIN iwl-prph.h
986  */
987
988 /*
989  * Registers in this file are internal, not PCI bus memory mapped.
990  * Driver accesses these via IWM_HBUS_TARG_PRPH_* registers.
991  */
992 #define IWM_PRPH_BASE   (0x00000)
993 #define IWM_PRPH_END    (0xFFFFF)
994
995 /* APMG (power management) constants */
996 #define IWM_APMG_BASE                   (IWM_PRPH_BASE + 0x3000)
997 #define IWM_APMG_CLK_CTRL_REG           (IWM_APMG_BASE + 0x0000)
998 #define IWM_APMG_CLK_EN_REG             (IWM_APMG_BASE + 0x0004)
999 #define IWM_APMG_CLK_DIS_REG            (IWM_APMG_BASE + 0x0008)
1000 #define IWM_APMG_PS_CTRL_REG            (IWM_APMG_BASE + 0x000c)
1001 #define IWM_APMG_PCIDEV_STT_REG         (IWM_APMG_BASE + 0x0010)
1002 #define IWM_APMG_RFKILL_REG             (IWM_APMG_BASE + 0x0014)
1003 #define IWM_APMG_RTC_INT_STT_REG        (IWM_APMG_BASE + 0x001c)
1004 #define IWM_APMG_RTC_INT_MSK_REG        (IWM_APMG_BASE + 0x0020)
1005 #define IWM_APMG_DIGITAL_SVR_REG        (IWM_APMG_BASE + 0x0058)
1006 #define IWM_APMG_ANALOG_SVR_REG         (IWM_APMG_BASE + 0x006C)
1007
1008 #define IWM_APMS_CLK_VAL_MRB_FUNC_MODE  (0x00000001)
1009 #define IWM_APMG_CLK_VAL_DMA_CLK_RQT    (0x00000200)
1010 #define IWM_APMG_CLK_VAL_BSM_CLK_RQT    (0x00000800)
1011
1012 #define IWM_APMG_PS_CTRL_EARLY_PWR_OFF_RESET_DIS        (0x00400000)
1013 #define IWM_APMG_PS_CTRL_VAL_RESET_REQ                  (0x04000000)
1014 #define IWM_APMG_PS_CTRL_MSK_PWR_SRC                    (0x03000000)
1015 #define IWM_APMG_PS_CTRL_VAL_PWR_SRC_VMAIN              (0x00000000)
1016 #define IWM_APMG_PS_CTRL_VAL_PWR_SRC_VAUX               (0x02000000)
1017 #define IWM_APMG_SVR_VOLTAGE_CONFIG_BIT_MSK             (0x000001E0) /* bit 8:5 */
1018 #define IWM_APMG_SVR_DIGITAL_VOLTAGE_1_32               (0x00000060)
1019
1020 #define IWM_APMG_PCIDEV_STT_VAL_L1_ACT_DIS              (0x00000800)
1021
1022 #define IWM_APMG_RTC_INT_STT_RFKILL                     (0x10000000)
1023
1024 /* Device system time */
1025 #define IWM_DEVICE_SYSTEM_TIME_REG 0xA0206C
1026
1027 /* Device NMI register */
1028 #define IWM_DEVICE_SET_NMI_REG          0x00a01c30
1029 #define IWM_DEVICE_SET_NMI_VAL_HW       0x01
1030 #define IWM_DEVICE_SET_NMI_VAL_DRV      0x80
1031 #define IWM_DEVICE_SET_NMI_8000_REG     0x00a01c24
1032 #define IWM_DEVICE_SET_NMI_8000_VAL     0x1000000
1033
1034 /*
1035  * Device reset for family 8000
1036  * write to bit 24 in order to reset the CPU
1037  */
1038 #define IWM_RELEASE_CPU_RESET           0x300c
1039 #define IWM_RELEASE_CPU_RESET_BIT       0x1000000
1040
1041
1042 /*****************************************************************************
1043  *                        7000/3000 series SHR DTS addresses                 *
1044  *****************************************************************************/
1045
1046 #define IWM_SHR_MISC_WFM_DTS_EN         (0x00a10024)
1047 #define IWM_DTSC_CFG_MODE               (0x00a10604)
1048 #define IWM_DTSC_VREF_AVG               (0x00a10648)
1049 #define IWM_DTSC_VREF5_AVG              (0x00a1064c)
1050 #define IWM_DTSC_CFG_MODE_PERIODIC      (0x2)
1051 #define IWM_DTSC_PTAT_AVG               (0x00a10650)
1052
1053
1054 /**
1055  * Tx Scheduler
1056  *
1057  * The Tx Scheduler selects the next frame to be transmitted, choosing TFDs
1058  * (Transmit Frame Descriptors) from up to 16 circular Tx queues resident in
1059  * host DRAM.  It steers each frame's Tx command (which contains the frame
1060  * data) into one of up to 7 prioritized Tx DMA FIFO channels within the
1061  * device.  A queue maps to only one (selectable by driver) Tx DMA channel,
1062  * but one DMA channel may take input from several queues.
1063  *
1064  * Tx DMA FIFOs have dedicated purposes.
1065  *
1066  * For 5000 series and up, they are used differently
1067  * (cf. iwl5000_default_queue_to_tx_fifo in iwl-5000.c):
1068  *
1069  * 0 -- EDCA BK (background) frames, lowest priority
1070  * 1 -- EDCA BE (best effort) frames, normal priority
1071  * 2 -- EDCA VI (video) frames, higher priority
1072  * 3 -- EDCA VO (voice) and management frames, highest priority
1073  * 4 -- unused
1074  * 5 -- unused
1075  * 6 -- unused
1076  * 7 -- Commands
1077  *
1078  * Driver should normally map queues 0-6 to Tx DMA/FIFO channels 0-6.
1079  * In addition, driver can map the remaining queues to Tx DMA/FIFO
1080  * channels 0-3 to support 11n aggregation via EDCA DMA channels.
1081  *
1082  * The driver sets up each queue to work in one of two modes:
1083  *
1084  * 1)  Scheduler-Ack, in which the scheduler automatically supports a
1085  *     block-ack (BA) window of up to 64 TFDs.  In this mode, each queue
1086  *     contains TFDs for a unique combination of Recipient Address (RA)
1087  *     and Traffic Identifier (TID), that is, traffic of a given
1088  *     Quality-Of-Service (QOS) priority, destined for a single station.
1089  *
1090  *     In scheduler-ack mode, the scheduler keeps track of the Tx status of
1091  *     each frame within the BA window, including whether it's been transmitted,
1092  *     and whether it's been acknowledged by the receiving station.  The device
1093  *     automatically processes block-acks received from the receiving STA,
1094  *     and reschedules un-acked frames to be retransmitted (successful
1095  *     Tx completion may end up being out-of-order).
1096  *
1097  *     The driver must maintain the queue's Byte Count table in host DRAM
1098  *     for this mode.
1099  *     This mode does not support fragmentation.
1100  *
1101  * 2)  FIFO (a.k.a. non-Scheduler-ACK), in which each TFD is processed in order.
1102  *     The device may automatically retry Tx, but will retry only one frame
1103  *     at a time, until receiving ACK from receiving station, or reaching
1104  *     retry limit and giving up.
1105  *
1106  *     The command queue (#4/#9) must use this mode!
1107  *     This mode does not require use of the Byte Count table in host DRAM.
1108  *
1109  * Driver controls scheduler operation via 3 means:
1110  * 1)  Scheduler registers
1111  * 2)  Shared scheduler data base in internal SRAM
1112  * 3)  Shared data in host DRAM
1113  *
1114  * Initialization:
1115  *
1116  * When loading, driver should allocate memory for:
1117  * 1)  16 TFD circular buffers, each with space for (typically) 256 TFDs.
1118  * 2)  16 Byte Count circular buffers in 16 KBytes contiguous memory
1119  *     (1024 bytes for each queue).
1120  *
1121  * After receiving "Alive" response from uCode, driver must initialize
1122  * the scheduler (especially for queue #4/#9, the command queue, otherwise
1123  * the driver can't issue commands!):
1124  */
1125 #define IWM_SCD_MEM_LOWER_BOUND         (0x0000)
1126
1127 /**
1128  * Max Tx window size is the max number of contiguous TFDs that the scheduler
1129  * can keep track of at one time when creating block-ack chains of frames.
1130  * Note that "64" matches the number of ack bits in a block-ack packet.
1131  */
1132 #define IWM_SCD_WIN_SIZE                                64
1133 #define IWM_SCD_FRAME_LIMIT                             64
1134
1135 #define IWM_SCD_TXFIFO_POS_TID                  (0)
1136 #define IWM_SCD_TXFIFO_POS_RA                   (4)
1137 #define IWM_SCD_QUEUE_RA_TID_MAP_RATID_MSK      (0x01FF)
1138
1139 /* agn SCD */
1140 #define IWM_SCD_QUEUE_STTS_REG_POS_TXF          (0)
1141 #define IWM_SCD_QUEUE_STTS_REG_POS_ACTIVE       (3)
1142 #define IWM_SCD_QUEUE_STTS_REG_POS_WSL          (4)
1143 #define IWM_SCD_QUEUE_STTS_REG_POS_SCD_ACT_EN   (19)
1144 #define IWM_SCD_QUEUE_STTS_REG_MSK              (0x017F0000)
1145
1146 #define IWM_SCD_QUEUE_CTX_REG1_CREDIT_POS       (8)
1147 #define IWM_SCD_QUEUE_CTX_REG1_CREDIT_MSK       (0x00FFFF00)
1148 #define IWM_SCD_QUEUE_CTX_REG1_SUPER_CREDIT_POS (24)
1149 #define IWM_SCD_QUEUE_CTX_REG1_SUPER_CREDIT_MSK (0xFF000000)
1150 #define IWM_SCD_QUEUE_CTX_REG2_WIN_SIZE_POS     (0)
1151 #define IWM_SCD_QUEUE_CTX_REG2_WIN_SIZE_MSK     (0x0000007F)
1152 #define IWM_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_POS  (16)
1153 #define IWM_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_MSK  (0x007F0000)
1154 #define IWM_SCD_GP_CTRL_ENABLE_31_QUEUES        (1 << 0)
1155 #define IWM_SCD_GP_CTRL_AUTO_ACTIVE_MODE        (1 << 18)
1156
1157 /* Context Data */
1158 #define IWM_SCD_CONTEXT_MEM_LOWER_BOUND (IWM_SCD_MEM_LOWER_BOUND + 0x600)
1159 #define IWM_SCD_CONTEXT_MEM_UPPER_BOUND (IWM_SCD_MEM_LOWER_BOUND + 0x6A0)
1160
1161 /* Tx status */
1162 #define IWM_SCD_TX_STTS_MEM_LOWER_BOUND (IWM_SCD_MEM_LOWER_BOUND + 0x6A0)
1163 #define IWM_SCD_TX_STTS_MEM_UPPER_BOUND (IWM_SCD_MEM_LOWER_BOUND + 0x7E0)
1164
1165 /* Translation Data */
1166 #define IWM_SCD_TRANS_TBL_MEM_LOWER_BOUND (IWM_SCD_MEM_LOWER_BOUND + 0x7E0)
1167 #define IWM_SCD_TRANS_TBL_MEM_UPPER_BOUND (IWM_SCD_MEM_LOWER_BOUND + 0x808)
1168
1169 #define IWM_SCD_CONTEXT_QUEUE_OFFSET(x)\
1170         (IWM_SCD_CONTEXT_MEM_LOWER_BOUND + ((x) * 8))
1171
1172 #define IWM_SCD_TX_STTS_QUEUE_OFFSET(x)\
1173         (IWM_SCD_TX_STTS_MEM_LOWER_BOUND + ((x) * 16))
1174
1175 #define IWM_SCD_TRANS_TBL_OFFSET_QUEUE(x) \
1176         ((IWM_SCD_TRANS_TBL_MEM_LOWER_BOUND + ((x) * 2)) & 0xfffc)
1177
1178 #define IWM_SCD_BASE                    (IWM_PRPH_BASE + 0xa02c00)
1179
1180 #define IWM_SCD_SRAM_BASE_ADDR  (IWM_SCD_BASE + 0x0)
1181 #define IWM_SCD_DRAM_BASE_ADDR  (IWM_SCD_BASE + 0x8)
1182 #define IWM_SCD_AIT             (IWM_SCD_BASE + 0x0c)
1183 #define IWM_SCD_TXFACT          (IWM_SCD_BASE + 0x10)
1184 #define IWM_SCD_ACTIVE          (IWM_SCD_BASE + 0x14)
1185 #define IWM_SCD_QUEUECHAIN_SEL  (IWM_SCD_BASE + 0xe8)
1186 #define IWM_SCD_CHAINEXT_EN     (IWM_SCD_BASE + 0x244)
1187 #define IWM_SCD_AGGR_SEL        (IWM_SCD_BASE + 0x248)
1188 #define IWM_SCD_INTERRUPT_MASK  (IWM_SCD_BASE + 0x108)
1189 #define IWM_SCD_GP_CTRL         (IWM_SCD_BASE + 0x1a8)
1190 #define IWM_SCD_EN_CTRL         (IWM_SCD_BASE + 0x254)
1191
1192 static inline unsigned int IWM_SCD_QUEUE_WRPTR(unsigned int chnl)
1193 {
1194         if (chnl < 20)
1195                 return IWM_SCD_BASE + 0x18 + chnl * 4;
1196         return IWM_SCD_BASE + 0x284 + (chnl - 20) * 4;
1197 }
1198
1199 static inline unsigned int IWM_SCD_QUEUE_RDPTR(unsigned int chnl)
1200 {
1201         if (chnl < 20)
1202                 return IWM_SCD_BASE + 0x68 + chnl * 4;
1203         return IWM_SCD_BASE + 0x2B4 + (chnl - 20) * 4;
1204 }
1205
1206 static inline unsigned int IWM_SCD_QUEUE_STATUS_BITS(unsigned int chnl)
1207 {
1208         if (chnl < 20)
1209                 return IWM_SCD_BASE + 0x10c + chnl * 4;
1210         return IWM_SCD_BASE + 0x384 + (chnl - 20) * 4;
1211 }
1212
1213 /*********************** END TX SCHEDULER *************************************/
1214
1215 /* Oscillator clock */
1216 #define IWM_OSC_CLK                             (0xa04068)
1217 #define IWM_OSC_CLK_FORCE_CONTROL               (0x8)
1218
1219 /*
1220  * END iwl-prph.h
1221  */
1222
1223 /*
1224  * BEGIN iwl-fh.h
1225  */
1226
1227 /****************************/
1228 /* Flow Handler Definitions */
1229 /****************************/
1230
1231 /**
1232  * This I/O area is directly read/writable by driver (e.g. Linux uses writel())
1233  * Addresses are offsets from device's PCI hardware base address.
1234  */
1235 #define IWM_FH_MEM_LOWER_BOUND                   (0x1000)
1236 #define IWM_FH_MEM_UPPER_BOUND                   (0x2000)
1237
1238 /**
1239  * Keep-Warm (KW) buffer base address.
1240  *
1241  * Driver must allocate a 4KByte buffer that is for keeping the
1242  * host DRAM powered on (via dummy accesses to DRAM) to maintain low-latency
1243  * DRAM access when doing Txing or Rxing.  The dummy accesses prevent host
1244  * from going into a power-savings mode that would cause higher DRAM latency,
1245  * and possible data over/under-runs, before all Tx/Rx is complete.
1246  *
1247  * Driver loads IWM_FH_KW_MEM_ADDR_REG with the physical address (bits 35:4)
1248  * of the buffer, which must be 4K aligned.  Once this is set up, the device
1249  * automatically invokes keep-warm accesses when normal accesses might not
1250  * be sufficient to maintain fast DRAM response.
1251  *
1252  * Bit fields:
1253  *  31-0:  Keep-warm buffer physical base address [35:4], must be 4K aligned
1254  */
1255 #define IWM_FH_KW_MEM_ADDR_REG               (IWM_FH_MEM_LOWER_BOUND + 0x97C)
1256
1257
1258 /**
1259  * TFD Circular Buffers Base (CBBC) addresses
1260  *
1261  * Device has 16 base pointer registers, one for each of 16 host-DRAM-resident
1262  * circular buffers (CBs/queues) containing Transmit Frame Descriptors (TFDs)
1263  * (see struct iwm_tfd_frame).  These 16 pointer registers are offset by 0x04
1264  * bytes from one another.  Each TFD circular buffer in DRAM must be 256-byte
1265  * aligned (address bits 0-7 must be 0).
1266  * Later devices have 20 (5000 series) or 30 (higher) queues, but the registers
1267  * for them are in different places.
1268  *
1269  * Bit fields in each pointer register:
1270  *  27-0: TFD CB physical base address [35:8], must be 256-byte aligned
1271  */
1272 #define IWM_FH_MEM_CBBC_0_15_LOWER_BOUND        (IWM_FH_MEM_LOWER_BOUND + 0x9D0)
1273 #define IWM_FH_MEM_CBBC_0_15_UPPER_BOUN         (IWM_FH_MEM_LOWER_BOUND + 0xA10)
1274 #define IWM_FH_MEM_CBBC_16_19_LOWER_BOUND       (IWM_FH_MEM_LOWER_BOUND + 0xBF0)
1275 #define IWM_FH_MEM_CBBC_16_19_UPPER_BOUND       (IWM_FH_MEM_LOWER_BOUND + 0xC00)
1276 #define IWM_FH_MEM_CBBC_20_31_LOWER_BOUND       (IWM_FH_MEM_LOWER_BOUND + 0xB20)
1277 #define IWM_FH_MEM_CBBC_20_31_UPPER_BOUND       (IWM_FH_MEM_LOWER_BOUND + 0xB80)
1278
1279 /* Find TFD CB base pointer for given queue */
1280 static inline unsigned int IWM_FH_MEM_CBBC_QUEUE(unsigned int chnl)
1281 {
1282         if (chnl < 16)
1283                 return IWM_FH_MEM_CBBC_0_15_LOWER_BOUND + 4 * chnl;
1284         if (chnl < 20)
1285                 return IWM_FH_MEM_CBBC_16_19_LOWER_BOUND + 4 * (chnl - 16);
1286         return IWM_FH_MEM_CBBC_20_31_LOWER_BOUND + 4 * (chnl - 20);
1287 }
1288
1289
1290 /**
1291  * Rx SRAM Control and Status Registers (RSCSR)
1292  *
1293  * These registers provide handshake between driver and device for the Rx queue
1294  * (this queue handles *all* command responses, notifications, Rx data, etc.
1295  * sent from uCode to host driver).  Unlike Tx, there is only one Rx
1296  * queue, and only one Rx DMA/FIFO channel.  Also unlike Tx, which can
1297  * concatenate up to 20 DRAM buffers to form a Tx frame, each Receive Buffer
1298  * Descriptor (RBD) points to only one Rx Buffer (RB); there is a 1:1
1299  * mapping between RBDs and RBs.
1300  *
1301  * Driver must allocate host DRAM memory for the following, and set the
1302  * physical address of each into device registers:
1303  *
1304  * 1)  Receive Buffer Descriptor (RBD) circular buffer (CB), typically with 256
1305  *     entries (although any power of 2, up to 4096, is selectable by driver).
1306  *     Each entry (1 dword) points to a receive buffer (RB) of consistent size
1307  *     (typically 4K, although 8K or 16K are also selectable by driver).
1308  *     Driver sets up RB size and number of RBDs in the CB via Rx config
1309  *     register IWM_FH_MEM_RCSR_CHNL0_CONFIG_REG.
1310  *
1311  *     Bit fields within one RBD:
1312  *     27-0:  Receive Buffer physical address bits [35:8], 256-byte aligned
1313  *
1314  *     Driver sets physical address [35:8] of base of RBD circular buffer
1315  *     into IWM_FH_RSCSR_CHNL0_RBDCB_BASE_REG [27:0].
1316  *
1317  * 2)  Rx status buffer, 8 bytes, in which uCode indicates which Rx Buffers
1318  *     (RBs) have been filled, via a "write pointer", actually the index of
1319  *     the RB's corresponding RBD within the circular buffer.  Driver sets
1320  *     physical address [35:4] into IWM_FH_RSCSR_CHNL0_STTS_WPTR_REG [31:0].
1321  *
1322  *     Bit fields in lower dword of Rx status buffer (upper dword not used
1323  *     by driver:
1324  *     31-12:  Not used by driver
1325  *     11- 0:  Index of last filled Rx buffer descriptor
1326  *             (device writes, driver reads this value)
1327  *
1328  * As the driver prepares Receive Buffers (RBs) for device to fill, driver must
1329  * enter pointers to these RBs into contiguous RBD circular buffer entries,
1330  * and update the device's "write" index register,
1331  * IWM_FH_RSCSR_CHNL0_RBDCB_WPTR_REG.
1332  *
1333  * This "write" index corresponds to the *next* RBD that the driver will make
1334  * available, i.e. one RBD past the tail of the ready-to-fill RBDs within
1335  * the circular buffer.  This value should initially be 0 (before preparing any
1336  * RBs), should be 8 after preparing the first 8 RBs (for example), and must
1337  * wrap back to 0 at the end of the circular buffer (but don't wrap before
1338  * "read" index has advanced past 1!  See below).
1339  * NOTE:  DEVICE EXPECTS THE WRITE INDEX TO BE INCREMENTED IN MULTIPLES OF 8.
1340  *
1341  * As the device fills RBs (referenced from contiguous RBDs within the circular
1342  * buffer), it updates the Rx status buffer in host DRAM, 2) described above,
1343  * to tell the driver the index of the latest filled RBD.  The driver must
1344  * read this "read" index from DRAM after receiving an Rx interrupt from device
1345  *
1346  * The driver must also internally keep track of a third index, which is the
1347  * next RBD to process.  When receiving an Rx interrupt, driver should process
1348  * all filled but unprocessed RBs up to, but not including, the RB
1349  * corresponding to the "read" index.  For example, if "read" index becomes "1",
1350  * driver may process the RB pointed to by RBD 0.  Depending on volume of
1351  * traffic, there may be many RBs to process.
1352  *
1353  * If read index == write index, device thinks there is no room to put new data.
1354  * Due to this, the maximum number of filled RBs is 255, instead of 256.  To
1355  * be safe, make sure that there is a gap of at least 2 RBDs between "write"
1356  * and "read" indexes; that is, make sure that there are no more than 254
1357  * buffers waiting to be filled.
1358  */
1359 #define IWM_FH_MEM_RSCSR_LOWER_BOUND    (IWM_FH_MEM_LOWER_BOUND + 0xBC0)
1360 #define IWM_FH_MEM_RSCSR_UPPER_BOUND    (IWM_FH_MEM_LOWER_BOUND + 0xC00)
1361 #define IWM_FH_MEM_RSCSR_CHNL0          (IWM_FH_MEM_RSCSR_LOWER_BOUND)
1362
1363 /**
1364  * Physical base address of 8-byte Rx Status buffer.
1365  * Bit fields:
1366  *  31-0: Rx status buffer physical base address [35:4], must 16-byte aligned.
1367  */
1368 #define IWM_FH_RSCSR_CHNL0_STTS_WPTR_REG        (IWM_FH_MEM_RSCSR_CHNL0)
1369
1370 /**
1371  * Physical base address of Rx Buffer Descriptor Circular Buffer.
1372  * Bit fields:
1373  *  27-0:  RBD CD physical base address [35:8], must be 256-byte aligned.
1374  */
1375 #define IWM_FH_RSCSR_CHNL0_RBDCB_BASE_REG       (IWM_FH_MEM_RSCSR_CHNL0 + 0x004)
1376
1377 /**
1378  * Rx write pointer (index, really!).
1379  * Bit fields:
1380  *  11-0:  Index of driver's most recent prepared-to-be-filled RBD, + 1.
1381  *         NOTE:  For 256-entry circular buffer, use only bits [7:0].
1382  */
1383 #define IWM_FH_RSCSR_CHNL0_RBDCB_WPTR_REG       (IWM_FH_MEM_RSCSR_CHNL0 + 0x008)
1384 #define IWM_FH_RSCSR_CHNL0_WPTR         (IWM_FH_RSCSR_CHNL0_RBDCB_WPTR_REG)
1385
1386 #define IWM_FW_RSCSR_CHNL0_RXDCB_RDPTR_REG      (IWM_FH_MEM_RSCSR_CHNL0 + 0x00c)
1387 #define IWM_FH_RSCSR_CHNL0_RDPTR                IWM_FW_RSCSR_CHNL0_RXDCB_RDPTR_REG
1388
1389 /**
1390  * Rx Config/Status Registers (RCSR)
1391  * Rx Config Reg for channel 0 (only channel used)
1392  *
1393  * Driver must initialize IWM_FH_MEM_RCSR_CHNL0_CONFIG_REG as follows for
1394  * normal operation (see bit fields).
1395  *
1396  * Clearing IWM_FH_MEM_RCSR_CHNL0_CONFIG_REG to 0 turns off Rx DMA.
1397  * Driver should poll IWM_FH_MEM_RSSR_RX_STATUS_REG     for
1398  * IWM_FH_RSSR_CHNL0_RX_STATUS_CHNL_IDLE (bit 24) before continuing.
1399  *
1400  * Bit fields:
1401  * 31-30: Rx DMA channel enable: '00' off/pause, '01' pause at end of frame,
1402  *        '10' operate normally
1403  * 29-24: reserved
1404  * 23-20: # RBDs in circular buffer = 2^value; use "8" for 256 RBDs (normal),
1405  *        min "5" for 32 RBDs, max "12" for 4096 RBDs.
1406  * 19-18: reserved
1407  * 17-16: size of each receive buffer; '00' 4K (normal), '01' 8K,
1408  *        '10' 12K, '11' 16K.
1409  * 15-14: reserved
1410  * 13-12: IRQ destination; '00' none, '01' host driver (normal operation)
1411  * 11- 4: timeout for closing Rx buffer and interrupting host (units 32 usec)
1412  *        typical value 0x10 (about 1/2 msec)
1413  *  3- 0: reserved
1414  */
1415 #define IWM_FH_MEM_RCSR_LOWER_BOUND      (IWM_FH_MEM_LOWER_BOUND + 0xC00)
1416 #define IWM_FH_MEM_RCSR_UPPER_BOUND      (IWM_FH_MEM_LOWER_BOUND + 0xCC0)
1417 #define IWM_FH_MEM_RCSR_CHNL0            (IWM_FH_MEM_RCSR_LOWER_BOUND)
1418
1419 #define IWM_FH_MEM_RCSR_CHNL0_CONFIG_REG        (IWM_FH_MEM_RCSR_CHNL0)
1420 #define IWM_FH_MEM_RCSR_CHNL0_RBDCB_WPTR        (IWM_FH_MEM_RCSR_CHNL0 + 0x8)
1421 #define IWM_FH_MEM_RCSR_CHNL0_FLUSH_RB_REQ      (IWM_FH_MEM_RCSR_CHNL0 + 0x10)
1422
1423 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_RB_TIMEOUT_MSK (0x00000FF0) /* bits 4-11 */
1424 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_IRQ_DEST_MSK   (0x00001000) /* bits 12 */
1425 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_SINGLE_FRAME_MSK (0x00008000) /* bit 15 */
1426 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_RB_SIZE_MSK   (0x00030000) /* bits 16-17 */
1427 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_RBDBC_SIZE_MSK (0x00F00000) /* bits 20-23 */
1428 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_DMA_CHNL_EN_MSK (0xC0000000) /* bits 30-31*/
1429
1430 #define IWM_FH_RCSR_RX_CONFIG_RBDCB_SIZE_POS    (20)
1431 #define IWM_FH_RCSR_RX_CONFIG_REG_IRQ_RBTH_POS  (4)
1432 #define IWM_RX_RB_TIMEOUT       (0x11)
1433
1434 #define IWM_FH_RCSR_RX_CONFIG_CHNL_EN_PAUSE_VAL         (0x00000000)
1435 #define IWM_FH_RCSR_RX_CONFIG_CHNL_EN_PAUSE_EOF_VAL     (0x40000000)
1436 #define IWM_FH_RCSR_RX_CONFIG_CHNL_EN_ENABLE_VAL        (0x80000000)
1437
1438 #define IWM_FH_RCSR_RX_CONFIG_REG_VAL_RB_SIZE_4K    (0x00000000)
1439 #define IWM_FH_RCSR_RX_CONFIG_REG_VAL_RB_SIZE_8K    (0x00010000)
1440 #define IWM_FH_RCSR_RX_CONFIG_REG_VAL_RB_SIZE_12K   (0x00020000)
1441 #define IWM_FH_RCSR_RX_CONFIG_REG_VAL_RB_SIZE_16K   (0x00030000)
1442
1443 #define IWM_FH_RCSR_CHNL0_RX_IGNORE_RXF_EMPTY              (0x00000004)
1444 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_IRQ_DEST_NO_INT_VAL    (0x00000000)
1445 #define IWM_FH_RCSR_CHNL0_RX_CONFIG_IRQ_DEST_INT_HOST_VAL  (0x00001000)
1446
1447 /**
1448  * Rx Shared Status Registers (RSSR)
1449  *
1450  * After stopping Rx DMA channel (writing 0 to
1451  * IWM_FH_MEM_RCSR_CHNL0_CONFIG_REG), driver must poll
1452  * IWM_FH_MEM_RSSR_RX_STATUS_REG until Rx channel is idle.
1453  *
1454  * Bit fields:
1455  *  24:  1 = Channel 0 is idle
1456  *
1457  * IWM_FH_MEM_RSSR_SHARED_CTRL_REG and IWM_FH_MEM_RSSR_RX_ENABLE_ERR_IRQ2DRV
1458  * contain default values that should not be altered by the driver.
1459  */
1460 #define IWM_FH_MEM_RSSR_LOWER_BOUND     (IWM_FH_MEM_LOWER_BOUND + 0xC40)
1461 #define IWM_FH_MEM_RSSR_UPPER_BOUND     (IWM_FH_MEM_LOWER_BOUND + 0xD00)
1462
1463 #define IWM_FH_MEM_RSSR_SHARED_CTRL_REG (IWM_FH_MEM_RSSR_LOWER_BOUND)
1464 #define IWM_FH_MEM_RSSR_RX_STATUS_REG   (IWM_FH_MEM_RSSR_LOWER_BOUND + 0x004)
1465 #define IWM_FH_MEM_RSSR_RX_ENABLE_ERR_IRQ2DRV\
1466                                         (IWM_FH_MEM_RSSR_LOWER_BOUND + 0x008)
1467
1468 #define IWM_FH_RSSR_CHNL0_RX_STATUS_CHNL_IDLE   (0x01000000)
1469
1470 #define IWM_FH_MEM_TFDIB_REG1_ADDR_BITSHIFT     28
1471
1472 /* TFDB  Area - TFDs buffer table */
1473 #define IWM_FH_MEM_TFDIB_DRAM_ADDR_LSB_MSK      (0xFFFFFFFF)
1474 #define IWM_FH_TFDIB_LOWER_BOUND       (IWM_FH_MEM_LOWER_BOUND + 0x900)
1475 #define IWM_FH_TFDIB_UPPER_BOUND       (IWM_FH_MEM_LOWER_BOUND + 0x958)
1476 #define IWM_FH_TFDIB_CTRL0_REG(_chnl)  (IWM_FH_TFDIB_LOWER_BOUND + 0x8 * (_chnl))
1477 #define IWM_FH_TFDIB_CTRL1_REG(_chnl)  (IWM_FH_TFDIB_LOWER_BOUND + 0x8 * (_chnl) + 0x4)
1478
1479 /**
1480  * Transmit DMA Channel Control/Status Registers (TCSR)
1481  *
1482  * Device has one configuration register for each of 8 Tx DMA/FIFO channels
1483  * supported in hardware (don't confuse these with the 16 Tx queues in DRAM,
1484  * which feed the DMA/FIFO channels); config regs are separated by 0x20 bytes.
1485  *
1486  * To use a Tx DMA channel, driver must initialize its
1487  * IWM_FH_TCSR_CHNL_TX_CONFIG_REG(chnl) with:
1488  *
1489  * IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CHNL_ENABLE |
1490  * IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CREDIT_ENABLE_VAL
1491  *
1492  * All other bits should be 0.
1493  *
1494  * Bit fields:
1495  * 31-30: Tx DMA channel enable: '00' off/pause, '01' pause at end of frame,
1496  *        '10' operate normally
1497  * 29- 4: Reserved, set to "0"
1498  *     3: Enable internal DMA requests (1, normal operation), disable (0)
1499  *  2- 0: Reserved, set to "0"
1500  */
1501 #define IWM_FH_TCSR_LOWER_BOUND  (IWM_FH_MEM_LOWER_BOUND + 0xD00)
1502 #define IWM_FH_TCSR_UPPER_BOUND  (IWM_FH_MEM_LOWER_BOUND + 0xE60)
1503
1504 /* Find Control/Status reg for given Tx DMA/FIFO channel */
1505 #define IWM_FH_TCSR_CHNL_NUM                            (8)
1506
1507 /* TCSR: tx_config register values */
1508 #define IWM_FH_TCSR_CHNL_TX_CONFIG_REG(_chnl)   \
1509                 (IWM_FH_TCSR_LOWER_BOUND + 0x20 * (_chnl))
1510 #define IWM_FH_TCSR_CHNL_TX_CREDIT_REG(_chnl)   \
1511                 (IWM_FH_TCSR_LOWER_BOUND + 0x20 * (_chnl) + 0x4)
1512 #define IWM_FH_TCSR_CHNL_TX_BUF_STS_REG(_chnl)  \
1513                 (IWM_FH_TCSR_LOWER_BOUND + 0x20 * (_chnl) + 0x8)
1514
1515 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_MSG_MODE_TXF      (0x00000000)
1516 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_MSG_MODE_DRV      (0x00000001)
1517
1518 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CREDIT_DISABLE        (0x00000000)
1519 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CREDIT_ENABLE         (0x00000008)
1520
1521 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_CIRQ_HOST_NOINT   (0x00000000)
1522 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_CIRQ_HOST_ENDTFD  (0x00100000)
1523 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_CIRQ_HOST_IFTFD   (0x00200000)
1524
1525 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_CIRQ_RTC_NOINT    (0x00000000)
1526 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_CIRQ_RTC_ENDTFD   (0x00400000)
1527 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_CIRQ_RTC_IFTFD    (0x00800000)
1528
1529 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CHNL_PAUSE            (0x00000000)
1530 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CHNL_PAUSE_EOF        (0x40000000)
1531 #define IWM_FH_TCSR_TX_CONFIG_REG_VAL_DMA_CHNL_ENABLE           (0x80000000)
1532
1533 #define IWM_FH_TCSR_CHNL_TX_BUF_STS_REG_VAL_TFDB_EMPTY  (0x00000000)
1534 #define IWM_FH_TCSR_CHNL_TX_BUF_STS_REG_VAL_TFDB_WAIT   (0x00002000)
1535 #define IWM_FH_TCSR_CHNL_TX_BUF_STS_REG_VAL_TFDB_VALID  (0x00000003)
1536
1537 #define IWM_FH_TCSR_CHNL_TX_BUF_STS_REG_POS_TB_NUM              (20)
1538 #define IWM_FH_TCSR_CHNL_TX_BUF_STS_REG_POS_TB_IDX              (12)
1539
1540 /**
1541  * Tx Shared Status Registers (TSSR)
1542  *
1543  * After stopping Tx DMA channel (writing 0 to
1544  * IWM_FH_TCSR_CHNL_TX_CONFIG_REG(chnl)), driver must poll
1545  * IWM_FH_TSSR_TX_STATUS_REG until selected Tx channel is idle
1546  * (channel's buffers empty | no pending requests).
1547  *
1548  * Bit fields:
1549  * 31-24:  1 = Channel buffers empty (channel 7:0)
1550  * 23-16:  1 = No pending requests (channel 7:0)
1551  */
1552 #define IWM_FH_TSSR_LOWER_BOUND         (IWM_FH_MEM_LOWER_BOUND + 0xEA0)
1553 #define IWM_FH_TSSR_UPPER_BOUND         (IWM_FH_MEM_LOWER_BOUND + 0xEC0)
1554
1555 #define IWM_FH_TSSR_TX_STATUS_REG       (IWM_FH_TSSR_LOWER_BOUND + 0x010)
1556
1557 /**
1558  * Bit fields for TSSR(Tx Shared Status & Control) error status register:
1559  * 31:  Indicates an address error when accessed to internal memory
1560  *      uCode/driver must write "1" in order to clear this flag
1561  * 30:  Indicates that Host did not send the expected number of dwords to FH
1562  *      uCode/driver must write "1" in order to clear this flag
1563  * 16-9:Each status bit is for one channel. Indicates that an (Error) ActDMA
1564  *      command was received from the scheduler while the TRB was already full
1565  *      with previous command
1566  *      uCode/driver must write "1" in order to clear this flag
1567  * 7-0: Each status bit indicates a channel's TxCredit error. When an error
1568  *      bit is set, it indicates that the FH has received a full indication
1569  *      from the RTC TxFIFO and the current value of the TxCredit counter was
1570  *      not equal to zero. This mean that the credit mechanism was not
1571  *      synchronized to the TxFIFO status
1572  *      uCode/driver must write "1" in order to clear this flag
1573  */
1574 #define IWM_FH_TSSR_TX_ERROR_REG        (IWM_FH_TSSR_LOWER_BOUND + 0x018)
1575 #define IWM_FH_TSSR_TX_MSG_CONFIG_REG   (IWM_FH_TSSR_LOWER_BOUND + 0x008)
1576
1577 #define IWM_FH_TSSR_TX_STATUS_REG_MSK_CHNL_IDLE(_chnl) ((1 << (_chnl)) << 16)
1578
1579 /* Tx service channels */
1580 #define IWM_FH_SRVC_CHNL                (9)
1581 #define IWM_FH_SRVC_LOWER_BOUND (IWM_FH_MEM_LOWER_BOUND + 0x9C8)
1582 #define IWM_FH_SRVC_UPPER_BOUND (IWM_FH_MEM_LOWER_BOUND + 0x9D0)
1583 #define IWM_FH_SRVC_CHNL_SRAM_ADDR_REG(_chnl) \
1584                 (IWM_FH_SRVC_LOWER_BOUND + ((_chnl) - 9) * 0x4)
1585
1586 #define IWM_FH_TX_CHICKEN_BITS_REG      (IWM_FH_MEM_LOWER_BOUND + 0xE98)
1587 #define IWM_FH_TX_TRB_REG(_chan)        (IWM_FH_MEM_LOWER_BOUND + 0x958 + \
1588                                         (_chan) * 4)
1589
1590 /* Instruct FH to increment the retry count of a packet when
1591  * it is brought from the memory to TX-FIFO
1592  */
1593 #define IWM_FH_TX_CHICKEN_BITS_SCD_AUTO_RETRY_EN        (0x00000002)
1594
1595 #define IWM_RX_QUEUE_SIZE                         256
1596 #define IWM_RX_QUEUE_MASK                         255
1597 #define IWM_RX_QUEUE_SIZE_LOG                     8
1598
1599 /*
1600  * RX related structures and functions
1601  */
1602 #define IWM_RX_FREE_BUFFERS 64
1603 #define IWM_RX_LOW_WATERMARK 8
1604
1605 /**
1606  * struct iwm_rb_status - reseve buffer status
1607  *      host memory mapped FH registers
1608  * @closed_rb_num [0:11] - Indicates the index of the RB which was closed
1609  * @closed_fr_num [0:11] - Indicates the index of the RX Frame which was closed
1610  * @finished_rb_num [0:11] - Indicates the index of the current RB
1611  *      in which the last frame was written to
1612  * @finished_fr_num [0:11] - Indicates the index of the RX Frame
1613  *      which was transferred
1614  */
1615 struct iwm_rb_status {
1616         uint16_t closed_rb_num;
1617         uint16_t closed_fr_num;
1618         uint16_t finished_rb_num;
1619         uint16_t finished_fr_nam;
1620         uint32_t unused;
1621 } __packed;
1622
1623
1624 #define IWM_TFD_QUEUE_SIZE_MAX          (256)
1625 #define IWM_TFD_QUEUE_SIZE_BC_DUP       (64)
1626 #define IWM_TFD_QUEUE_BC_SIZE           (IWM_TFD_QUEUE_SIZE_MAX + \
1627                                         IWM_TFD_QUEUE_SIZE_BC_DUP)
1628 #define IWM_TX_DMA_MASK        DMA_BIT_MASK(36)
1629 #define IWM_NUM_OF_TBS          20
1630
1631 static inline uint8_t iwm_get_dma_hi_addr(bus_addr_t addr)
1632 {
1633         return (sizeof(addr) > sizeof(uint32_t) ? (addr >> 16) >> 16 : 0) & 0xF;
1634 }
1635 /**
1636  * struct iwm_tfd_tb transmit buffer descriptor within transmit frame descriptor
1637  *
1638  * This structure contains dma address and length of transmission address
1639  *
1640  * @lo: low [31:0] portion of the dma address of TX buffer
1641  *      every even is unaligned on 16 bit boundary
1642  * @hi_n_len 0-3 [35:32] portion of dma
1643  *           4-15 length of the tx buffer
1644  */
1645 struct iwm_tfd_tb {
1646         uint32_t lo;
1647         uint16_t hi_n_len;
1648 } __packed;
1649
1650 /**
1651  * struct iwm_tfd
1652  *
1653  * Transmit Frame Descriptor (TFD)
1654  *
1655  * @ __reserved1[3] reserved
1656  * @ num_tbs 0-4 number of active tbs
1657  *           5   reserved
1658  *           6-7 padding (not used)
1659  * @ tbs[20]    transmit frame buffer descriptors
1660  * @ __pad      padding
1661  *
1662  * Each Tx queue uses a circular buffer of 256 TFDs stored in host DRAM.
1663  * Both driver and device share these circular buffers, each of which must be
1664  * contiguous 256 TFDs x 128 bytes-per-TFD = 32 KBytes
1665  *
1666  * Driver must indicate the physical address of the base of each
1667  * circular buffer via the IWM_FH_MEM_CBBC_QUEUE registers.
1668  *
1669  * Each TFD contains pointer/size information for up to 20 data buffers
1670  * in host DRAM.  These buffers collectively contain the (one) frame described
1671  * by the TFD.  Each buffer must be a single contiguous block of memory within
1672  * itself, but buffers may be scattered in host DRAM.  Each buffer has max size
1673  * of (4K - 4).  The concatenates all of a TFD's buffers into a single
1674  * Tx frame, up to 8 KBytes in size.
1675  *
1676  * A maximum of 255 (not 256!) TFDs may be on a queue waiting for Tx.
1677  */
1678 struct iwm_tfd {
1679         uint8_t __reserved1[3];
1680         uint8_t num_tbs;
1681         struct iwm_tfd_tb tbs[IWM_NUM_OF_TBS];
1682         uint32_t __pad;
1683 } __packed;
1684
1685 /* Keep Warm Size */
1686 #define IWM_KW_SIZE 0x1000      /* 4k */
1687
1688 /* Fixed (non-configurable) rx data from phy */
1689
1690 /**
1691  * struct iwm_agn_schedq_bc_tbl scheduler byte count table
1692  *      base physical address provided by IWM_SCD_DRAM_BASE_ADDR
1693  * @tfd_offset  0-12 - tx command byte count
1694  *             12-16 - station index
1695  */
1696 struct iwm_agn_scd_bc_tbl {
1697         uint16_t tfd_offset[IWM_TFD_QUEUE_BC_SIZE];
1698 } __packed;
1699
1700 /*
1701  * END iwl-fh.h
1702  */
1703
1704 /*
1705  * BEGIN mvm/fw-api.h
1706  */
1707
1708 /* Maximum number of Tx queues. */
1709 #define IWM_MVM_MAX_QUEUES      31
1710
1711 /* Tx queue numbers */
1712 enum {
1713         IWM_MVM_OFFCHANNEL_QUEUE = 8,
1714         IWM_MVM_CMD_QUEUE = 9,
1715         IWM_MVM_AUX_QUEUE = 15,
1716 };
1717
1718 enum iwm_mvm_tx_fifo {
1719         IWM_MVM_TX_FIFO_BK = 0,
1720         IWM_MVM_TX_FIFO_BE,
1721         IWM_MVM_TX_FIFO_VI,
1722         IWM_MVM_TX_FIFO_VO,
1723         IWM_MVM_TX_FIFO_MCAST = 5,
1724         IWM_MVM_TX_FIFO_CMD = 7,
1725 };
1726
1727 #define IWM_MVM_STATION_COUNT   16
1728
1729 /* commands */
1730 enum {
1731         IWM_MVM_ALIVE = 0x1,
1732         IWM_REPLY_ERROR = 0x2,
1733
1734         IWM_INIT_COMPLETE_NOTIF = 0x4,
1735
1736         /* PHY context commands */
1737         IWM_PHY_CONTEXT_CMD = 0x8,
1738         IWM_DBG_CFG = 0x9,
1739
1740         /* UMAC scan commands */
1741         IWM_SCAN_ITERATION_COMPLETE_UMAC = 0xb5,
1742         IWM_SCAN_CFG_CMD = 0xc,
1743         IWM_SCAN_REQ_UMAC = 0xd,
1744         IWM_SCAN_ABORT_UMAC = 0xe,
1745         IWM_SCAN_COMPLETE_UMAC = 0xf,
1746
1747         /* station table */
1748         IWM_ADD_STA_KEY = 0x17,
1749         IWM_ADD_STA = 0x18,
1750         IWM_REMOVE_STA = 0x19,
1751
1752         /* TX */
1753         IWM_TX_CMD = 0x1c,
1754         IWM_TXPATH_FLUSH = 0x1e,
1755         IWM_MGMT_MCAST_KEY = 0x1f,
1756
1757         /* scheduler config */
1758         IWM_SCD_QUEUE_CFG = 0x1d,
1759
1760         /* global key */
1761         IWM_WEP_KEY = 0x20,
1762
1763         /* MAC and Binding commands */
1764         IWM_MAC_CONTEXT_CMD = 0x28,
1765         IWM_TIME_EVENT_CMD = 0x29, /* both CMD and response */
1766         IWM_TIME_EVENT_NOTIFICATION = 0x2a,
1767         IWM_BINDING_CONTEXT_CMD = 0x2b,
1768         IWM_TIME_QUOTA_CMD = 0x2c,
1769         IWM_NON_QOS_TX_COUNTER_CMD = 0x2d,
1770
1771         IWM_LQ_CMD = 0x4e,
1772
1773         /* paging block to FW cpu2 */
1774         IWM_FW_PAGING_BLOCK_CMD = 0x4f,
1775
1776         /* Scan offload */
1777         IWM_SCAN_OFFLOAD_REQUEST_CMD = 0x51,
1778         IWM_SCAN_OFFLOAD_ABORT_CMD = 0x52,
1779         IWM_HOT_SPOT_CMD = 0x53,
1780         IWM_SCAN_OFFLOAD_COMPLETE = 0x6d,
1781         IWM_SCAN_OFFLOAD_UPDATE_PROFILES_CMD = 0x6e,
1782         IWM_SCAN_OFFLOAD_CONFIG_CMD = 0x6f,
1783         IWM_MATCH_FOUND_NOTIFICATION = 0xd9,
1784         IWM_SCAN_ITERATION_COMPLETE = 0xe7,
1785
1786         /* Phy */
1787         IWM_PHY_CONFIGURATION_CMD = 0x6a,
1788         IWM_CALIB_RES_NOTIF_PHY_DB = 0x6b,
1789         IWM_PHY_DB_CMD = 0x6c,
1790
1791         /* Power - legacy power table command */
1792         IWM_POWER_TABLE_CMD = 0x77,
1793         IWM_PSM_UAPSD_AP_MISBEHAVING_NOTIFICATION = 0x78,
1794         IWM_LTR_CONFIG = 0xee,
1795
1796         /* Thermal Throttling*/
1797         IWM_REPLY_THERMAL_MNG_BACKOFF = 0x7e,
1798
1799         /* NVM */
1800         IWM_NVM_ACCESS_CMD = 0x88,
1801
1802         IWM_SET_CALIB_DEFAULT_CMD = 0x8e,
1803
1804         IWM_BEACON_NOTIFICATION = 0x90,
1805         IWM_BEACON_TEMPLATE_CMD = 0x91,
1806         IWM_TX_ANT_CONFIGURATION_CMD = 0x98,
1807         IWM_BT_CONFIG = 0x9b,
1808         IWM_STATISTICS_NOTIFICATION = 0x9d,
1809         IWM_REDUCE_TX_POWER_CMD = 0x9f,
1810
1811         /* RF-KILL commands and notifications */
1812         IWM_CARD_STATE_CMD = 0xa0,
1813         IWM_CARD_STATE_NOTIFICATION = 0xa1,
1814
1815         IWM_MISSED_BEACONS_NOTIFICATION = 0xa2,
1816
1817         IWM_MFUART_LOAD_NOTIFICATION = 0xb1,
1818
1819         /* Power - new power table command */
1820         IWM_MAC_PM_POWER_TABLE = 0xa9,
1821
1822         IWM_REPLY_RX_PHY_CMD = 0xc0,
1823         IWM_REPLY_RX_MPDU_CMD = 0xc1,
1824         IWM_BA_NOTIF = 0xc5,
1825
1826         /* Location Aware Regulatory */
1827         IWM_MCC_UPDATE_CMD = 0xc8,
1828         IWM_MCC_CHUB_UPDATE_CMD = 0xc9,
1829
1830         /* BT Coex */
1831         IWM_BT_COEX_PRIO_TABLE = 0xcc,
1832         IWM_BT_COEX_PROT_ENV = 0xcd,
1833         IWM_BT_PROFILE_NOTIFICATION = 0xce,
1834         IWM_BT_COEX_CI = 0x5d,
1835
1836         IWM_REPLY_SF_CFG_CMD = 0xd1,
1837         IWM_REPLY_BEACON_FILTERING_CMD = 0xd2,
1838
1839         /* DTS measurements */
1840         IWM_CMD_DTS_MEASUREMENT_TRIGGER = 0xdc,
1841         IWM_DTS_MEASUREMENT_NOTIFICATION = 0xdd,
1842
1843         IWM_REPLY_DEBUG_CMD = 0xf0,
1844         IWM_DEBUG_LOG_MSG = 0xf7,
1845
1846         IWM_MCAST_FILTER_CMD = 0xd0,
1847
1848         /* D3 commands/notifications */
1849         IWM_D3_CONFIG_CMD = 0xd3,
1850         IWM_PROT_OFFLOAD_CONFIG_CMD = 0xd4,
1851         IWM_OFFLOADS_QUERY_CMD = 0xd5,
1852         IWM_REMOTE_WAKE_CONFIG_CMD = 0xd6,
1853
1854         /* for WoWLAN in particular */
1855         IWM_WOWLAN_PATTERNS = 0xe0,
1856         IWM_WOWLAN_CONFIGURATION = 0xe1,
1857         IWM_WOWLAN_TSC_RSC_PARAM = 0xe2,
1858         IWM_WOWLAN_TKIP_PARAM = 0xe3,
1859         IWM_WOWLAN_KEK_KCK_MATERIAL = 0xe4,
1860         IWM_WOWLAN_GET_STATUSES = 0xe5,
1861         IWM_WOWLAN_TX_POWER_PER_DB = 0xe6,
1862
1863         /* and for NetDetect */
1864         IWM_NET_DETECT_CONFIG_CMD = 0x54,
1865         IWM_NET_DETECT_PROFILES_QUERY_CMD = 0x56,
1866         IWM_NET_DETECT_PROFILES_CMD = 0x57,
1867         IWM_NET_DETECT_HOTSPOTS_CMD = 0x58,
1868         IWM_NET_DETECT_HOTSPOTS_QUERY_CMD = 0x59,
1869
1870         IWM_REPLY_MAX = 0xff,
1871 };
1872
1873 enum iwm_phy_ops_subcmd_ids {
1874         IWM_CMD_DTS_MEASUREMENT_TRIGGER_WIDE = 0x0,
1875         IWM_CTDP_CONFIG_CMD = 0x03,
1876         IWM_TEMP_REPORTING_THRESHOLDS_CMD = 0x04,
1877         IWM_CT_KILL_NOTIFICATION = 0xFE,
1878         IWM_DTS_MEASUREMENT_NOTIF_WIDE = 0xFF,
1879 };
1880
1881 /* command groups */
1882 enum {
1883         IWM_LEGACY_GROUP = 0x0,
1884         IWM_LONG_GROUP = 0x1,
1885         IWM_SYSTEM_GROUP = 0x2,
1886         IWM_MAC_CONF_GROUP = 0x3,
1887         IWM_PHY_OPS_GROUP = 0x4,
1888         IWM_DATA_PATH_GROUP = 0x5,
1889         IWM_PROT_OFFLOAD_GROUP = 0xb,
1890 };
1891
1892 /**
1893  * struct iwm_cmd_response - generic response struct for most commands
1894  * @status: status of the command asked, changes for each one
1895  */
1896 struct iwm_cmd_response {
1897         uint32_t status;
1898 };
1899
1900 /*
1901  * struct iwm_tx_ant_cfg_cmd
1902  * @valid: valid antenna configuration
1903  */
1904 struct iwm_tx_ant_cfg_cmd {
1905         uint32_t valid;
1906 } __packed;
1907
1908 /**
1909  * struct iwm_reduce_tx_power_cmd - TX power reduction command
1910  * IWM_REDUCE_TX_POWER_CMD = 0x9f
1911  * @flags: (reserved for future implementation)
1912  * @mac_context_id: id of the mac ctx for which we are reducing TX power.
1913  * @pwr_restriction: TX power restriction in dBms.
1914  */
1915 struct iwm_reduce_tx_power_cmd {
1916         uint8_t flags;
1917         uint8_t mac_context_id;
1918         uint16_t pwr_restriction;
1919 } __packed; /* IWM_TX_REDUCED_POWER_API_S_VER_1 */
1920
1921 enum iwm_dev_tx_power_cmd_mode {
1922         IWM_TX_POWER_MODE_SET_MAC = 0,
1923         IWM_TX_POWER_MODE_SET_DEVICE = 1,
1924         IWM_TX_POWER_MODE_SET_CHAINS = 2,
1925         IWM_TX_POWER_MODE_SET_ACK = 3,
1926 }; /* TX_POWER_REDUCED_FLAGS_TYPE_API_E_VER_4 */;
1927
1928 #define IWM_NUM_CHAIN_LIMITS    2
1929 #define IWM_NUM_SUB_BANDS       5
1930
1931 /**
1932  * struct iwm_dev_tx_power_cmd - TX power reduction command
1933  * @set_mode: see &enum iwl_dev_tx_power_cmd_mode
1934  * @mac_context_id: id of the mac ctx for which we are reducing TX power.
1935  * @pwr_restriction: TX power restriction in 1/8 dBms.
1936  * @dev_24: device TX power restriction in 1/8 dBms
1937  * @dev_52_low: device TX power restriction upper band - low
1938  * @dev_52_high: device TX power restriction upper band - high
1939  * @per_chain_restriction: per chain restrictions
1940  */
1941 struct iwm_dev_tx_power_cmd_v3 {
1942         uint32_t set_mode;
1943         uint32_t mac_context_id;
1944         uint16_t pwr_restriction;
1945         uint16_t dev_24;
1946         uint16_t dev_52_low;
1947         uint16_t dev_52_high;
1948         uint16_t per_chain_restriction[IWM_NUM_CHAIN_LIMITS][IWM_NUM_SUB_BANDS];
1949 } __packed; /* TX_REDUCED_POWER_API_S_VER_3 */
1950
1951 #define IWM_DEV_MAX_TX_POWER 0x7FFF
1952
1953 /**
1954  * struct iwm_dev_tx_power_cmd - TX power reduction command
1955  * @v3: version 3 of the command, embedded here for easier software handling
1956  * @enable_ack_reduction: enable or disable close range ack TX power
1957  *      reduction.
1958  */
1959 struct iwm_dev_tx_power_cmd {
1960         /* v4 is just an extension of v3 - keep this here */
1961         struct iwm_dev_tx_power_cmd_v3 v3;
1962         uint8_t enable_ack_reduction;
1963         uint8_t reserved[3];
1964 } __packed; /* TX_REDUCED_POWER_API_S_VER_4 */
1965
1966 /*
1967  * Calibration control struct.
1968  * Sent as part of the phy configuration command.
1969  * @flow_trigger: bitmap for which calibrations to perform according to
1970  *              flow triggers.
1971  * @event_trigger: bitmap for which calibrations to perform according to
1972  *              event triggers.
1973  */
1974 struct iwm_calib_ctrl {
1975         uint32_t flow_trigger;
1976         uint32_t event_trigger;
1977 } __packed;
1978
1979 /* This enum defines the bitmap of various calibrations to enable in both
1980  * init ucode and runtime ucode through IWM_CALIBRATION_CFG_CMD.
1981  */
1982 enum iwm_calib_cfg {
1983         IWM_CALIB_CFG_XTAL_IDX                  = (1 << 0),
1984         IWM_CALIB_CFG_TEMPERATURE_IDX           = (1 << 1),
1985         IWM_CALIB_CFG_VOLTAGE_READ_IDX          = (1 << 2),
1986         IWM_CALIB_CFG_PAPD_IDX                  = (1 << 3),
1987         IWM_CALIB_CFG_TX_PWR_IDX                = (1 << 4),
1988         IWM_CALIB_CFG_DC_IDX                    = (1 << 5),
1989         IWM_CALIB_CFG_BB_FILTER_IDX             = (1 << 6),
1990         IWM_CALIB_CFG_LO_LEAKAGE_IDX            = (1 << 7),
1991         IWM_CALIB_CFG_TX_IQ_IDX                 = (1 << 8),
1992         IWM_CALIB_CFG_TX_IQ_SKEW_IDX            = (1 << 9),
1993         IWM_CALIB_CFG_RX_IQ_IDX                 = (1 << 10),
1994         IWM_CALIB_CFG_RX_IQ_SKEW_IDX            = (1 << 11),
1995         IWM_CALIB_CFG_SENSITIVITY_IDX           = (1 << 12),
1996         IWM_CALIB_CFG_CHAIN_NOISE_IDX           = (1 << 13),
1997         IWM_CALIB_CFG_DISCONNECTED_ANT_IDX      = (1 << 14),
1998         IWM_CALIB_CFG_ANT_COUPLING_IDX          = (1 << 15),
1999         IWM_CALIB_CFG_DAC_IDX                   = (1 << 16),
2000         IWM_CALIB_CFG_ABS_IDX                   = (1 << 17),
2001         IWM_CALIB_CFG_AGC_IDX                   = (1 << 18),
2002 };
2003
2004 /*
2005  * Phy configuration command.
2006  */
2007 struct iwm_phy_cfg_cmd {
2008         uint32_t        phy_cfg;
2009         struct iwm_calib_ctrl calib_control;
2010 } __packed;
2011
2012 #define IWM_PHY_CFG_RADIO_TYPE  ((1 << 0) | (1 << 1))
2013 #define IWM_PHY_CFG_RADIO_STEP  ((1 << 2) | (1 << 3))
2014 #define IWM_PHY_CFG_RADIO_DASH  ((1 << 4) | (1 << 5))
2015 #define IWM_PHY_CFG_PRODUCT_NUMBER      ((1 << 6) | (1 << 7))
2016 #define IWM_PHY_CFG_TX_CHAIN_A  (1 << 8)
2017 #define IWM_PHY_CFG_TX_CHAIN_B  (1 << 9)
2018 #define IWM_PHY_CFG_TX_CHAIN_C  (1 << 10)
2019 #define IWM_PHY_CFG_RX_CHAIN_A  (1 << 12)
2020 #define IWM_PHY_CFG_RX_CHAIN_B  (1 << 13)
2021 #define IWM_PHY_CFG_RX_CHAIN_C  (1 << 14)
2022
2023
2024 /* Target of the IWM_NVM_ACCESS_CMD */
2025 enum {
2026         IWM_NVM_ACCESS_TARGET_CACHE = 0,
2027         IWM_NVM_ACCESS_TARGET_OTP = 1,
2028         IWM_NVM_ACCESS_TARGET_EEPROM = 2,
2029 };
2030
2031 /* Section types for IWM_NVM_ACCESS_CMD */
2032 enum {
2033         IWM_NVM_SECTION_TYPE_SW = 1,
2034         IWM_NVM_SECTION_TYPE_REGULATORY = 3,
2035         IWM_NVM_SECTION_TYPE_CALIBRATION = 4,
2036         IWM_NVM_SECTION_TYPE_PRODUCTION = 5,
2037         IWM_NVM_SECTION_TYPE_MAC_OVERRIDE = 11,
2038         IWM_NVM_SECTION_TYPE_PHY_SKU = 12,
2039         IWM_NVM_MAX_NUM_SECTIONS = 13,
2040 };
2041
2042 /**
2043  * struct iwm_nvm_access_cmd_ver2 - Request the device to send an NVM section
2044  * @op_code: 0 - read, 1 - write
2045  * @target: IWM_NVM_ACCESS_TARGET_*
2046  * @type: IWM_NVM_SECTION_TYPE_*
2047  * @offset: offset in bytes into the section
2048  * @length: in bytes, to read/write
2049  * @data: if write operation, the data to write. On read its empty
2050  */
2051 struct iwm_nvm_access_cmd {
2052         uint8_t op_code;
2053         uint8_t target;
2054         uint16_t type;
2055         uint16_t offset;
2056         uint16_t length;
2057         uint8_t data[];
2058 } __packed; /* IWM_NVM_ACCESS_CMD_API_S_VER_2 */
2059
2060 #define IWM_NUM_OF_FW_PAGING_BLOCKS 33 /* 32 for data and 1 block for CSS */
2061
2062 /*
2063  * struct iwm_fw_paging_cmd - paging layout
2064  *
2065  * (IWM_FW_PAGING_BLOCK_CMD = 0x4f)
2066  *
2067  * Send to FW the paging layout in the driver.
2068  *
2069  * @flags: various flags for the command
2070  * @block_size: the block size in powers of 2
2071  * @block_num: number of blocks specified in the command.
2072  * @device_phy_addr: virtual addresses from device side
2073 */
2074 struct iwm_fw_paging_cmd {
2075         uint32_t flags;
2076         uint32_t block_size;
2077         uint32_t block_num;
2078         uint32_t device_phy_addr[IWM_NUM_OF_FW_PAGING_BLOCKS];
2079 } __packed; /* IWM_FW_PAGING_BLOCK_CMD_API_S_VER_1 */
2080
2081 /*
2082  * Fw items ID's
2083  *
2084  * @IWM_FW_ITEM_ID_PAGING: Address of the pages that the FW will upload
2085  *      download
2086  */
2087 enum iwm_fw_item_id {
2088         IWM_FW_ITEM_ID_PAGING = 3,
2089 };
2090
2091 /*
2092  * struct iwm_fw_get_item_cmd - get an item from the fw
2093  */
2094 struct iwm_fw_get_item_cmd {
2095         uint32_t item_id;
2096 } __packed; /* IWM_FW_GET_ITEM_CMD_API_S_VER_1 */
2097
2098 /**
2099  * struct iwm_nvm_access_resp_ver2 - response to IWM_NVM_ACCESS_CMD
2100  * @offset: offset in bytes into the section
2101  * @length: in bytes, either how much was written or read
2102  * @type: IWM_NVM_SECTION_TYPE_*
2103  * @status: 0 for success, fail otherwise
2104  * @data: if read operation, the data returned. Empty on write.
2105  */
2106 struct iwm_nvm_access_resp {
2107         uint16_t offset;
2108         uint16_t length;
2109         uint16_t type;
2110         uint16_t status;
2111         uint8_t data[];
2112 } __packed; /* IWM_NVM_ACCESS_CMD_RESP_API_S_VER_2 */
2113
2114 /* IWM_MVM_ALIVE 0x1 */
2115
2116 /* alive response is_valid values */
2117 #define IWM_ALIVE_RESP_UCODE_OK (1 << 0)
2118 #define IWM_ALIVE_RESP_RFKILL   (1 << 1)
2119
2120 /* alive response ver_type values */
2121 enum {
2122         IWM_FW_TYPE_HW = 0,
2123         IWM_FW_TYPE_PROT = 1,
2124         IWM_FW_TYPE_AP = 2,
2125         IWM_FW_TYPE_WOWLAN = 3,
2126         IWM_FW_TYPE_TIMING = 4,
2127         IWM_FW_TYPE_WIPAN = 5
2128 };
2129
2130 /* alive response ver_subtype values */
2131 enum {
2132         IWM_FW_SUBTYPE_FULL_FEATURE = 0,
2133         IWM_FW_SUBTYPE_BOOTSRAP = 1, /* Not valid */
2134         IWM_FW_SUBTYPE_REDUCED = 2,
2135         IWM_FW_SUBTYPE_ALIVE_ONLY = 3,
2136         IWM_FW_SUBTYPE_WOWLAN = 4,
2137         IWM_FW_SUBTYPE_AP_SUBTYPE = 5,
2138         IWM_FW_SUBTYPE_WIPAN = 6,
2139         IWM_FW_SUBTYPE_INITIALIZE = 9
2140 };
2141
2142 #define IWM_ALIVE_STATUS_ERR 0xDEAD
2143 #define IWM_ALIVE_STATUS_OK 0xCAFE
2144
2145 #define IWM_ALIVE_FLG_RFKILL    (1 << 0)
2146
2147 struct iwm_mvm_alive_resp_ver1 {
2148         uint16_t status;
2149         uint16_t flags;
2150         uint8_t ucode_minor;
2151         uint8_t ucode_major;
2152         uint16_t id;
2153         uint8_t api_minor;
2154         uint8_t api_major;
2155         uint8_t ver_subtype;
2156         uint8_t ver_type;
2157         uint8_t mac;
2158         uint8_t opt;
2159         uint16_t reserved2;
2160         uint32_t timestamp;
2161         uint32_t error_event_table_ptr; /* SRAM address for error log */
2162         uint32_t log_event_table_ptr;   /* SRAM address for event log */
2163         uint32_t cpu_register_ptr;
2164         uint32_t dbgm_config_ptr;
2165         uint32_t alive_counter_ptr;
2166         uint32_t scd_base_ptr;          /* SRAM address for SCD */
2167 } __packed; /* IWM_ALIVE_RES_API_S_VER_1 */
2168
2169 struct iwm_mvm_alive_resp_ver2 {
2170         uint16_t status;
2171         uint16_t flags;
2172         uint8_t ucode_minor;
2173         uint8_t ucode_major;
2174         uint16_t id;
2175         uint8_t api_minor;
2176         uint8_t api_major;
2177         uint8_t ver_subtype;
2178         uint8_t ver_type;
2179         uint8_t mac;
2180         uint8_t opt;
2181         uint16_t reserved2;
2182         uint32_t timestamp;
2183         uint32_t error_event_table_ptr; /* SRAM address for error log */
2184         uint32_t log_event_table_ptr;   /* SRAM address for LMAC event log */
2185         uint32_t cpu_register_ptr;
2186         uint32_t dbgm_config_ptr;
2187         uint32_t alive_counter_ptr;
2188         uint32_t scd_base_ptr;          /* SRAM address for SCD */
2189         uint32_t st_fwrd_addr;          /* pointer to Store and forward */
2190         uint32_t st_fwrd_size;
2191         uint8_t umac_minor;             /* UMAC version: minor */
2192         uint8_t umac_major;             /* UMAC version: major */
2193         uint16_t umac_id;               /* UMAC version: id */
2194         uint32_t error_info_addr;       /* SRAM address for UMAC error log */
2195         uint32_t dbg_print_buff_addr;
2196 } __packed; /* ALIVE_RES_API_S_VER_2 */
2197
2198 struct iwm_mvm_alive_resp {
2199         uint16_t status;
2200         uint16_t flags;
2201         uint32_t ucode_minor;
2202         uint32_t ucode_major;
2203         uint8_t ver_subtype;
2204         uint8_t ver_type;
2205         uint8_t mac;
2206         uint8_t opt;
2207         uint32_t timestamp;
2208         uint32_t error_event_table_ptr; /* SRAM address for error log */
2209         uint32_t log_event_table_ptr;   /* SRAM address for LMAC event log */
2210         uint32_t cpu_register_ptr;
2211         uint32_t dbgm_config_ptr;
2212         uint32_t alive_counter_ptr;
2213         uint32_t scd_base_ptr;          /* SRAM address for SCD */
2214         uint32_t st_fwrd_addr;          /* pointer to Store and forward */
2215         uint32_t st_fwrd_size;
2216         uint32_t umac_minor;            /* UMAC version: minor */
2217         uint32_t umac_major;            /* UMAC version: major */
2218         uint32_t error_info_addr;       /* SRAM address for UMAC error log */
2219         uint32_t dbg_print_buff_addr;
2220 } __packed; /* ALIVE_RES_API_S_VER_3 */
2221
2222 /* Error response/notification */
2223 enum {
2224         IWM_FW_ERR_UNKNOWN_CMD = 0x0,
2225         IWM_FW_ERR_INVALID_CMD_PARAM = 0x1,
2226         IWM_FW_ERR_SERVICE = 0x2,
2227         IWM_FW_ERR_ARC_MEMORY = 0x3,
2228         IWM_FW_ERR_ARC_CODE = 0x4,
2229         IWM_FW_ERR_WATCH_DOG = 0x5,
2230         IWM_FW_ERR_WEP_GRP_KEY_INDX = 0x10,
2231         IWM_FW_ERR_WEP_KEY_SIZE = 0x11,
2232         IWM_FW_ERR_OBSOLETE_FUNC = 0x12,
2233         IWM_FW_ERR_UNEXPECTED = 0xFE,
2234         IWM_FW_ERR_FATAL = 0xFF
2235 };
2236
2237 /**
2238  * struct iwm_error_resp - FW error indication
2239  * ( IWM_REPLY_ERROR = 0x2 )
2240  * @error_type: one of IWM_FW_ERR_*
2241  * @cmd_id: the command ID for which the error occurred
2242  * @bad_cmd_seq_num: sequence number of the erroneous command
2243  * @error_service: which service created the error, applicable only if
2244  *      error_type = 2, otherwise 0
2245  * @timestamp: TSF in usecs.
2246  */
2247 struct iwm_error_resp {
2248         uint32_t error_type;
2249         uint8_t cmd_id;
2250         uint8_t reserved1;
2251         uint16_t bad_cmd_seq_num;
2252         uint32_t error_service;
2253         uint64_t timestamp;
2254 } __packed;
2255
2256
2257 /* Common PHY, MAC and Bindings definitions */
2258
2259 #define IWM_MAX_MACS_IN_BINDING (3)
2260 #define IWM_MAX_BINDINGS                (4)
2261 #define IWM_AUX_BINDING_INDEX   (3)
2262 #define IWM_MAX_PHYS            (4)
2263
2264 /* Used to extract ID and color from the context dword */
2265 #define IWM_FW_CTXT_ID_POS        (0)
2266 #define IWM_FW_CTXT_ID_MSK        (0xff << IWM_FW_CTXT_ID_POS)
2267 #define IWM_FW_CTXT_COLOR_POS (8)
2268 #define IWM_FW_CTXT_COLOR_MSK (0xff << IWM_FW_CTXT_COLOR_POS)
2269 #define IWM_FW_CTXT_INVALID       (0xffffffff)
2270
2271 #define IWM_FW_CMD_ID_AND_COLOR(_id, _color) ((_id << IWM_FW_CTXT_ID_POS) |\
2272                                           (_color << IWM_FW_CTXT_COLOR_POS))
2273
2274 /* Possible actions on PHYs, MACs and Bindings */
2275 enum {
2276         IWM_FW_CTXT_ACTION_STUB = 0,
2277         IWM_FW_CTXT_ACTION_ADD,
2278         IWM_FW_CTXT_ACTION_MODIFY,
2279         IWM_FW_CTXT_ACTION_REMOVE,
2280         IWM_FW_CTXT_ACTION_NUM
2281 }; /* COMMON_CONTEXT_ACTION_API_E_VER_1 */
2282
2283 /* Time Events */
2284
2285 /* Time Event types, according to MAC type */
2286 enum iwm_time_event_type {
2287         /* BSS Station Events */
2288         IWM_TE_BSS_STA_AGGRESSIVE_ASSOC,
2289         IWM_TE_BSS_STA_ASSOC,
2290         IWM_TE_BSS_EAP_DHCP_PROT,
2291         IWM_TE_BSS_QUIET_PERIOD,
2292
2293         /* P2P Device Events */
2294         IWM_TE_P2P_DEVICE_DISCOVERABLE,
2295         IWM_TE_P2P_DEVICE_LISTEN,
2296         IWM_TE_P2P_DEVICE_ACTION_SCAN,
2297         IWM_TE_P2P_DEVICE_FULL_SCAN,
2298
2299         /* P2P Client Events */
2300         IWM_TE_P2P_CLIENT_AGGRESSIVE_ASSOC,
2301         IWM_TE_P2P_CLIENT_ASSOC,
2302         IWM_TE_P2P_CLIENT_QUIET_PERIOD,
2303
2304         /* P2P GO Events */
2305         IWM_TE_P2P_GO_ASSOC_PROT,
2306         IWM_TE_P2P_GO_REPETITIVE_NOA,
2307         IWM_TE_P2P_GO_CT_WINDOW,
2308
2309         /* WiDi Sync Events */
2310         IWM_TE_WIDI_TX_SYNC,
2311
2312         IWM_TE_MAX
2313 }; /* IWM_MAC_EVENT_TYPE_API_E_VER_1 */
2314
2315
2316
2317 /* Time event - defines for command API v1 */
2318
2319 /*
2320  * @IWM_TE_V1_FRAG_NONE: fragmentation of the time event is NOT allowed.
2321  * @IWM_TE_V1_FRAG_SINGLE: fragmentation of the time event is allowed, but only
2322  *      the first fragment is scheduled.
2323  * @IWM_TE_V1_FRAG_DUAL: fragmentation of the time event is allowed, but only
2324  *      the first 2 fragments are scheduled.
2325  * @IWM_TE_V1_FRAG_ENDLESS: fragmentation of the time event is allowed, and any
2326  *      number of fragments are valid.
2327  *
2328  * Other than the constant defined above, specifying a fragmentation value 'x'
2329  * means that the event can be fragmented but only the first 'x' will be
2330  * scheduled.
2331  */
2332 enum {
2333         IWM_TE_V1_FRAG_NONE = 0,
2334         IWM_TE_V1_FRAG_SINGLE = 1,
2335         IWM_TE_V1_FRAG_DUAL = 2,
2336         IWM_TE_V1_FRAG_ENDLESS = 0xffffffff
2337 };
2338
2339 /* If a Time Event can be fragmented, this is the max number of fragments */
2340 #define IWM_TE_V1_FRAG_MAX_MSK          0x0fffffff
2341 /* Repeat the time event endlessly (until removed) */
2342 #define IWM_TE_V1_REPEAT_ENDLESS        0xffffffff
2343 /* If a Time Event has bounded repetitions, this is the maximal value */
2344 #define IWM_TE_V1_REPEAT_MAX_MSK_V1     0x0fffffff
2345
2346 /* Time Event dependencies: none, on another TE, or in a specific time */
2347 enum {
2348         IWM_TE_V1_INDEPENDENT           = 0,
2349         IWM_TE_V1_DEP_OTHER             = (1 << 0),
2350         IWM_TE_V1_DEP_TSF               = (1 << 1),
2351         IWM_TE_V1_EVENT_SOCIOPATHIC     = (1 << 2),
2352 }; /* IWM_MAC_EVENT_DEPENDENCY_POLICY_API_E_VER_2 */
2353
2354 /*
2355  * @IWM_TE_V1_NOTIF_NONE: no notifications
2356  * @IWM_TE_V1_NOTIF_HOST_EVENT_START: request/receive notification on event start
2357  * @IWM_TE_V1_NOTIF_HOST_EVENT_END:request/receive notification on event end
2358  * @IWM_TE_V1_NOTIF_INTERNAL_EVENT_START: internal FW use
2359  * @IWM_TE_V1_NOTIF_INTERNAL_EVENT_END: internal FW use.
2360  * @IWM_TE_V1_NOTIF_HOST_FRAG_START: request/receive notification on frag start
2361  * @IWM_TE_V1_NOTIF_HOST_FRAG_END:request/receive notification on frag end
2362  * @IWM_TE_V1_NOTIF_INTERNAL_FRAG_START: internal FW use.
2363  * @IWM_TE_V1_NOTIF_INTERNAL_FRAG_END: internal FW use.
2364  *
2365  * Supported Time event notifications configuration.
2366  * A notification (both event and fragment) includes a status indicating weather
2367  * the FW was able to schedule the event or not. For fragment start/end
2368  * notification the status is always success. There is no start/end fragment
2369  * notification for monolithic events.
2370  */
2371 enum {
2372         IWM_TE_V1_NOTIF_NONE = 0,
2373         IWM_TE_V1_NOTIF_HOST_EVENT_START = (1 << 0),
2374         IWM_TE_V1_NOTIF_HOST_EVENT_END = (1 << 1),
2375         IWM_TE_V1_NOTIF_INTERNAL_EVENT_START = (1 << 2),
2376         IWM_TE_V1_NOTIF_INTERNAL_EVENT_END = (1 << 3),
2377         IWM_TE_V1_NOTIF_HOST_FRAG_START = (1 << 4),
2378         IWM_TE_V1_NOTIF_HOST_FRAG_END = (1 << 5),
2379         IWM_TE_V1_NOTIF_INTERNAL_FRAG_START = (1 << 6),
2380         IWM_TE_V1_NOTIF_INTERNAL_FRAG_END = (1 << 7),
2381         IWM_T2_V2_START_IMMEDIATELY = (1 << 11),
2382 }; /* IWM_MAC_EVENT_ACTION_API_E_VER_2 */
2383
2384 /* Time event - defines for command API */
2385
2386 /*
2387  * @IWM_TE_V2_FRAG_NONE: fragmentation of the time event is NOT allowed.
2388  * @IWM_TE_V2_FRAG_SINGLE: fragmentation of the time event is allowed, but only
2389  *  the first fragment is scheduled.
2390  * @IWM_TE_V2_FRAG_DUAL: fragmentation of the time event is allowed, but only
2391  *  the first 2 fragments are scheduled.
2392  * @IWM_TE_V2_FRAG_ENDLESS: fragmentation of the time event is allowed, and any
2393  *  number of fragments are valid.
2394  *
2395  * Other than the constant defined above, specifying a fragmentation value 'x'
2396  * means that the event can be fragmented but only the first 'x' will be
2397  * scheduled.
2398  */
2399 enum {
2400         IWM_TE_V2_FRAG_NONE = 0,
2401         IWM_TE_V2_FRAG_SINGLE = 1,
2402         IWM_TE_V2_FRAG_DUAL = 2,
2403         IWM_TE_V2_FRAG_MAX = 0xfe,
2404         IWM_TE_V2_FRAG_ENDLESS = 0xff
2405 };
2406
2407 /* Repeat the time event endlessly (until removed) */
2408 #define IWM_TE_V2_REPEAT_ENDLESS        0xff
2409 /* If a Time Event has bounded repetitions, this is the maximal value */
2410 #define IWM_TE_V2_REPEAT_MAX    0xfe
2411
2412 #define IWM_TE_V2_PLACEMENT_POS 12
2413 #define IWM_TE_V2_ABSENCE_POS   15
2414
2415 /* Time event policy values
2416  * A notification (both event and fragment) includes a status indicating weather
2417  * the FW was able to schedule the event or not. For fragment start/end
2418  * notification the status is always success. There is no start/end fragment
2419  * notification for monolithic events.
2420  *
2421  * @IWM_TE_V2_DEFAULT_POLICY: independent, social, present, unoticable
2422  * @IWM_TE_V2_NOTIF_HOST_EVENT_START: request/receive notification on event start
2423  * @IWM_TE_V2_NOTIF_HOST_EVENT_END:request/receive notification on event end
2424  * @IWM_TE_V2_NOTIF_INTERNAL_EVENT_START: internal FW use
2425  * @IWM_TE_V2_NOTIF_INTERNAL_EVENT_END: internal FW use.
2426  * @IWM_TE_V2_NOTIF_HOST_FRAG_START: request/receive notification on frag start
2427  * @IWM_TE_V2_NOTIF_HOST_FRAG_END:request/receive notification on frag end
2428  * @IWM_TE_V2_NOTIF_INTERNAL_FRAG_START: internal FW use.
2429  * @IWM_TE_V2_NOTIF_INTERNAL_FRAG_END: internal FW use.
2430  * @IWM_TE_V2_DEP_OTHER: depends on another time event
2431  * @IWM_TE_V2_DEP_TSF: depends on a specific time
2432  * @IWM_TE_V2_EVENT_SOCIOPATHIC: can't co-exist with other events of tha same MAC
2433  * @IWM_TE_V2_ABSENCE: are we present or absent during the Time Event.
2434  */
2435 enum {
2436         IWM_TE_V2_DEFAULT_POLICY = 0x0,
2437
2438         /* notifications (event start/stop, fragment start/stop) */
2439         IWM_TE_V2_NOTIF_HOST_EVENT_START = (1 << 0),
2440         IWM_TE_V2_NOTIF_HOST_EVENT_END = (1 << 1),
2441         IWM_TE_V2_NOTIF_INTERNAL_EVENT_START = (1 << 2),
2442         IWM_TE_V2_NOTIF_INTERNAL_EVENT_END = (1 << 3),
2443
2444         IWM_TE_V2_NOTIF_HOST_FRAG_START = (1 << 4),
2445         IWM_TE_V2_NOTIF_HOST_FRAG_END = (1 << 5),
2446         IWM_TE_V2_NOTIF_INTERNAL_FRAG_START = (1 << 6),
2447         IWM_TE_V2_NOTIF_INTERNAL_FRAG_END = (1 << 7),
2448
2449         IWM_TE_V2_NOTIF_MSK = 0xff,
2450
2451         /* placement characteristics */
2452         IWM_TE_V2_DEP_OTHER = (1 << IWM_TE_V2_PLACEMENT_POS),
2453         IWM_TE_V2_DEP_TSF = (1 << (IWM_TE_V2_PLACEMENT_POS + 1)),
2454         IWM_TE_V2_EVENT_SOCIOPATHIC = (1 << (IWM_TE_V2_PLACEMENT_POS + 2)),
2455
2456         /* are we present or absent during the Time Event. */
2457         IWM_TE_V2_ABSENCE = (1 << IWM_TE_V2_ABSENCE_POS),
2458 };
2459
2460 /**
2461  * struct iwm_time_event_cmd_api - configuring Time Events
2462  * with struct IWM_MAC_TIME_EVENT_DATA_API_S_VER_2 (see also
2463  * with version 1. determined by IWM_UCODE_TLV_FLAGS)
2464  * ( IWM_TIME_EVENT_CMD = 0x29 )
2465  * @id_and_color: ID and color of the relevant MAC
2466  * @action: action to perform, one of IWM_FW_CTXT_ACTION_*
2467  * @id: this field has two meanings, depending on the action:
2468  *      If the action is ADD, then it means the type of event to add.
2469  *      For all other actions it is the unique event ID assigned when the
2470  *      event was added by the FW.
2471  * @apply_time: When to start the Time Event (in GP2)
2472  * @max_delay: maximum delay to event's start (apply time), in TU
2473  * @depends_on: the unique ID of the event we depend on (if any)
2474  * @interval: interval between repetitions, in TU
2475  * @duration: duration of event in TU
2476  * @repeat: how many repetitions to do, can be IWM_TE_REPEAT_ENDLESS
2477  * @max_frags: maximal number of fragments the Time Event can be divided to
2478  * @policy: defines whether uCode shall notify the host or other uCode modules
2479  *      on event and/or fragment start and/or end
2480  *      using one of IWM_TE_INDEPENDENT, IWM_TE_DEP_OTHER, IWM_TE_DEP_TSF
2481  *      IWM_TE_EVENT_SOCIOPATHIC
2482  *      using IWM_TE_ABSENCE and using IWM_TE_NOTIF_*
2483  */
2484 struct iwm_time_event_cmd {
2485         /* COMMON_INDEX_HDR_API_S_VER_1 */
2486         uint32_t id_and_color;
2487         uint32_t action;
2488         uint32_t id;
2489         /* IWM_MAC_TIME_EVENT_DATA_API_S_VER_2 */
2490         uint32_t apply_time;
2491         uint32_t max_delay;
2492         uint32_t depends_on;
2493         uint32_t interval;
2494         uint32_t duration;
2495         uint8_t repeat;
2496         uint8_t max_frags;
2497         uint16_t policy;
2498 } __packed; /* IWM_MAC_TIME_EVENT_CMD_API_S_VER_2 */
2499
2500 /**
2501  * struct iwm_time_event_resp - response structure to iwm_time_event_cmd
2502  * @status: bit 0 indicates success, all others specify errors
2503  * @id: the Time Event type
2504  * @unique_id: the unique ID assigned (in ADD) or given (others) to the TE
2505  * @id_and_color: ID and color of the relevant MAC
2506  */
2507 struct iwm_time_event_resp {
2508         uint32_t status;
2509         uint32_t id;
2510         uint32_t unique_id;
2511         uint32_t id_and_color;
2512 } __packed; /* IWM_MAC_TIME_EVENT_RSP_API_S_VER_1 */
2513
2514 /**
2515  * struct iwm_time_event_notif - notifications of time event start/stop
2516  * ( IWM_TIME_EVENT_NOTIFICATION = 0x2a )
2517  * @timestamp: action timestamp in GP2
2518  * @session_id: session's unique id
2519  * @unique_id: unique id of the Time Event itself
2520  * @id_and_color: ID and color of the relevant MAC
2521  * @action: one of IWM_TE_NOTIF_START or IWM_TE_NOTIF_END
2522  * @status: true if scheduled, false otherwise (not executed)
2523  */
2524 struct iwm_time_event_notif {
2525         uint32_t timestamp;
2526         uint32_t session_id;
2527         uint32_t unique_id;
2528         uint32_t id_and_color;
2529         uint32_t action;
2530         uint32_t status;
2531 } __packed; /* IWM_MAC_TIME_EVENT_NTFY_API_S_VER_1 */
2532
2533
2534 /* Bindings and Time Quota */
2535
2536 /**
2537  * struct iwm_binding_cmd - configuring bindings
2538  * ( IWM_BINDING_CONTEXT_CMD = 0x2b )
2539  * @id_and_color: ID and color of the relevant Binding
2540  * @action: action to perform, one of IWM_FW_CTXT_ACTION_*
2541  * @macs: array of MAC id and colors which belong to the binding
2542  * @phy: PHY id and color which belongs to the binding
2543  */
2544 struct iwm_binding_cmd {
2545         /* COMMON_INDEX_HDR_API_S_VER_1 */
2546         uint32_t id_and_color;
2547         uint32_t action;
2548         /* IWM_BINDING_DATA_API_S_VER_1 */
2549         uint32_t macs[IWM_MAX_MACS_IN_BINDING];
2550         uint32_t phy;
2551 } __packed; /* IWM_BINDING_CMD_API_S_VER_1 */
2552
2553 /* The maximal number of fragments in the FW's schedule session */
2554 #define IWM_MVM_MAX_QUOTA 128
2555
2556 /**
2557  * struct iwm_time_quota_data - configuration of time quota per binding
2558  * @id_and_color: ID and color of the relevant Binding
2559  * @quota: absolute time quota in TU. The scheduler will try to divide the
2560  *      remainig quota (after Time Events) according to this quota.
2561  * @max_duration: max uninterrupted context duration in TU
2562  */
2563 struct iwm_time_quota_data {
2564         uint32_t id_and_color;
2565         uint32_t quota;
2566         uint32_t max_duration;
2567 } __packed; /* IWM_TIME_QUOTA_DATA_API_S_VER_1 */
2568
2569 /**
2570  * struct iwm_time_quota_cmd - configuration of time quota between bindings
2571  * ( IWM_TIME_QUOTA_CMD = 0x2c )
2572  * @quotas: allocations per binding
2573  */
2574 struct iwm_time_quota_cmd {
2575         struct iwm_time_quota_data quotas[IWM_MAX_BINDINGS];
2576 } __packed; /* IWM_TIME_QUOTA_ALLOCATION_CMD_API_S_VER_1 */
2577
2578
2579 /* PHY context */
2580
2581 /* Supported bands */
2582 #define IWM_PHY_BAND_5  (0)
2583 #define IWM_PHY_BAND_24 (1)
2584
2585 /* Supported channel width, vary if there is VHT support */
2586 #define IWM_PHY_VHT_CHANNEL_MODE20      (0x0)
2587 #define IWM_PHY_VHT_CHANNEL_MODE40      (0x1)
2588 #define IWM_PHY_VHT_CHANNEL_MODE80      (0x2)
2589 #define IWM_PHY_VHT_CHANNEL_MODE160     (0x3)
2590
2591 /*
2592  * Control channel position:
2593  * For legacy set bit means upper channel, otherwise lower.
2594  * For VHT - bit-2 marks if the control is lower/upper relative to center-freq
2595  *   bits-1:0 mark the distance from the center freq. for 20Mhz, offset is 0.
2596  *                                   center_freq
2597  *                                        |
2598  * 40Mhz                          |_______|_______|
2599  * 80Mhz                  |_______|_______|_______|_______|
2600  * 160Mhz |_______|_______|_______|_______|_______|_______|_______|_______|
2601  * code      011     010     001     000  |  100     101     110    111
2602  */
2603 #define IWM_PHY_VHT_CTRL_POS_1_BELOW  (0x0)
2604 #define IWM_PHY_VHT_CTRL_POS_2_BELOW  (0x1)
2605 #define IWM_PHY_VHT_CTRL_POS_3_BELOW  (0x2)
2606 #define IWM_PHY_VHT_CTRL_POS_4_BELOW  (0x3)
2607 #define IWM_PHY_VHT_CTRL_POS_1_ABOVE  (0x4)
2608 #define IWM_PHY_VHT_CTRL_POS_2_ABOVE  (0x5)
2609 #define IWM_PHY_VHT_CTRL_POS_3_ABOVE  (0x6)
2610 #define IWM_PHY_VHT_CTRL_POS_4_ABOVE  (0x7)
2611
2612 /*
2613  * @band: IWM_PHY_BAND_*
2614  * @channel: channel number
2615  * @width: PHY_[VHT|LEGACY]_CHANNEL_*
2616  * @ctrl channel: PHY_[VHT|LEGACY]_CTRL_*
2617  */
2618 struct iwm_fw_channel_info {
2619         uint8_t band;
2620         uint8_t channel;
2621         uint8_t width;
2622         uint8_t ctrl_pos;
2623 } __packed;
2624
2625 #define IWM_PHY_RX_CHAIN_DRIVER_FORCE_POS       (0)
2626 #define IWM_PHY_RX_CHAIN_DRIVER_FORCE_MSK \
2627         (0x1 << IWM_PHY_RX_CHAIN_DRIVER_FORCE_POS)
2628 #define IWM_PHY_RX_CHAIN_VALID_POS              (1)
2629 #define IWM_PHY_RX_CHAIN_VALID_MSK \
2630         (0x7 << IWM_PHY_RX_CHAIN_VALID_POS)
2631 #define IWM_PHY_RX_CHAIN_FORCE_SEL_POS  (4)
2632 #define IWM_PHY_RX_CHAIN_FORCE_SEL_MSK \
2633         (0x7 << IWM_PHY_RX_CHAIN_FORCE_SEL_POS)
2634 #define IWM_PHY_RX_CHAIN_FORCE_MIMO_SEL_POS     (7)
2635 #define IWM_PHY_RX_CHAIN_FORCE_MIMO_SEL_MSK \
2636         (0x7 << IWM_PHY_RX_CHAIN_FORCE_MIMO_SEL_POS)
2637 #define IWM_PHY_RX_CHAIN_CNT_POS                (10)
2638 #define IWM_PHY_RX_CHAIN_CNT_MSK \
2639         (0x3 << IWM_PHY_RX_CHAIN_CNT_POS)
2640 #define IWM_PHY_RX_CHAIN_MIMO_CNT_POS   (12)
2641 #define IWM_PHY_RX_CHAIN_MIMO_CNT_MSK \
2642         (0x3 << IWM_PHY_RX_CHAIN_MIMO_CNT_POS)
2643 #define IWM_PHY_RX_CHAIN_MIMO_FORCE_POS (14)
2644 #define IWM_PHY_RX_CHAIN_MIMO_FORCE_MSK \
2645         (0x1 << IWM_PHY_RX_CHAIN_MIMO_FORCE_POS)
2646
2647 /* TODO: fix the value, make it depend on firmware at runtime? */
2648 #define IWM_NUM_PHY_CTX 3
2649
2650 /* TODO: complete missing documentation */
2651 /**
2652  * struct iwm_phy_context_cmd - config of the PHY context
2653  * ( IWM_PHY_CONTEXT_CMD = 0x8 )
2654  * @id_and_color: ID and color of the relevant Binding
2655  * @action: action to perform, one of IWM_FW_CTXT_ACTION_*
2656  * @apply_time: 0 means immediate apply and context switch.
2657  *      other value means apply new params after X usecs
2658  * @tx_param_color: ???
2659  * @channel_info:
2660  * @txchain_info: ???
2661  * @rxchain_info: ???
2662  * @acquisition_data: ???
2663  * @dsp_cfg_flags: set to 0
2664  */
2665 struct iwm_phy_context_cmd {
2666         /* COMMON_INDEX_HDR_API_S_VER_1 */
2667         uint32_t id_and_color;
2668         uint32_t action;
2669         /* IWM_PHY_CONTEXT_DATA_API_S_VER_1 */
2670         uint32_t apply_time;
2671         uint32_t tx_param_color;
2672         struct iwm_fw_channel_info ci;
2673         uint32_t txchain_info;
2674         uint32_t rxchain_info;
2675         uint32_t acquisition_data;
2676         uint32_t dsp_cfg_flags;
2677 } __packed; /* IWM_PHY_CONTEXT_CMD_API_VER_1 */
2678
2679 #define IWM_RX_INFO_PHY_CNT 8
2680 #define IWM_RX_INFO_ENERGY_ANT_ABC_IDX 1
2681 #define IWM_RX_INFO_ENERGY_ANT_A_MSK 0x000000ff
2682 #define IWM_RX_INFO_ENERGY_ANT_B_MSK 0x0000ff00
2683 #define IWM_RX_INFO_ENERGY_ANT_C_MSK 0x00ff0000
2684 #define IWM_RX_INFO_ENERGY_ANT_A_POS 0
2685 #define IWM_RX_INFO_ENERGY_ANT_B_POS 8
2686 #define IWM_RX_INFO_ENERGY_ANT_C_POS 16
2687
2688 #define IWM_RX_INFO_AGC_IDX 1
2689 #define IWM_RX_INFO_RSSI_AB_IDX 2
2690 #define IWM_OFDM_AGC_A_MSK 0x0000007f
2691 #define IWM_OFDM_AGC_A_POS 0
2692 #define IWM_OFDM_AGC_B_MSK 0x00003f80
2693 #define IWM_OFDM_AGC_B_POS 7
2694 #define IWM_OFDM_AGC_CODE_MSK 0x3fe00000
2695 #define IWM_OFDM_AGC_CODE_POS 20
2696 #define IWM_OFDM_RSSI_INBAND_A_MSK 0x00ff
2697 #define IWM_OFDM_RSSI_A_POS 0
2698 #define IWM_OFDM_RSSI_ALLBAND_A_MSK 0xff00
2699 #define IWM_OFDM_RSSI_ALLBAND_A_POS 8
2700 #define IWM_OFDM_RSSI_INBAND_B_MSK 0xff0000
2701 #define IWM_OFDM_RSSI_B_POS 16
2702 #define IWM_OFDM_RSSI_ALLBAND_B_MSK 0xff000000
2703 #define IWM_OFDM_RSSI_ALLBAND_B_POS 24
2704
2705 /**
2706  * struct iwm_rx_phy_info - phy info
2707  * (IWM_REPLY_RX_PHY_CMD = 0xc0)
2708  * @non_cfg_phy_cnt: non configurable DSP phy data byte count
2709  * @cfg_phy_cnt: configurable DSP phy data byte count
2710  * @stat_id: configurable DSP phy data set ID
2711  * @reserved1:
2712  * @system_timestamp: GP2  at on air rise
2713  * @timestamp: TSF at on air rise
2714  * @beacon_time_stamp: beacon at on-air rise
2715  * @phy_flags: general phy flags: band, modulation, ...
2716  * @channel: channel number
2717  * @non_cfg_phy_buf: for various implementations of non_cfg_phy
2718  * @rate_n_flags: IWM_RATE_MCS_*
2719  * @byte_count: frame's byte-count
2720  * @frame_time: frame's time on the air, based on byte count and frame rate
2721  *      calculation
2722  * @mac_active_msk: what MACs were active when the frame was received
2723  *
2724  * Before each Rx, the device sends this data. It contains PHY information
2725  * about the reception of the packet.
2726  */
2727 struct iwm_rx_phy_info {
2728         uint8_t non_cfg_phy_cnt;
2729         uint8_t cfg_phy_cnt;
2730         uint8_t stat_id;
2731         uint8_t reserved1;
2732         uint32_t system_timestamp;
2733         uint64_t timestamp;
2734         uint32_t beacon_time_stamp;
2735         uint16_t phy_flags;
2736 #define IWM_PHY_INFO_FLAG_SHPREAMBLE    (1 << 2)
2737         uint16_t channel;
2738         uint32_t non_cfg_phy[IWM_RX_INFO_PHY_CNT];
2739         uint8_t rate;
2740         uint8_t rflags;
2741         uint16_t xrflags;
2742         uint32_t byte_count;
2743         uint16_t mac_active_msk;
2744         uint16_t frame_time;
2745 } __packed;
2746
2747 struct iwm_rx_mpdu_res_start {
2748         uint16_t byte_count;
2749         uint16_t reserved;
2750 } __packed;
2751
2752 /**
2753  * enum iwm_rx_phy_flags - to parse %iwm_rx_phy_info phy_flags
2754  * @IWM_RX_RES_PHY_FLAGS_BAND_24: true if the packet was received on 2.4 band
2755  * @IWM_RX_RES_PHY_FLAGS_MOD_CCK:
2756  * @IWM_RX_RES_PHY_FLAGS_SHORT_PREAMBLE: true if packet's preamble was short
2757  * @IWM_RX_RES_PHY_FLAGS_NARROW_BAND:
2758  * @IWM_RX_RES_PHY_FLAGS_ANTENNA: antenna on which the packet was received
2759  * @IWM_RX_RES_PHY_FLAGS_AGG: set if the packet was part of an A-MPDU
2760  * @IWM_RX_RES_PHY_FLAGS_OFDM_HT: The frame was an HT frame
2761  * @IWM_RX_RES_PHY_FLAGS_OFDM_GF: The frame used GF preamble
2762  * @IWM_RX_RES_PHY_FLAGS_OFDM_VHT: The frame was a VHT frame
2763  */
2764 enum iwm_rx_phy_flags {
2765         IWM_RX_RES_PHY_FLAGS_BAND_24            = (1 << 0),
2766         IWM_RX_RES_PHY_FLAGS_MOD_CCK            = (1 << 1),
2767         IWM_RX_RES_PHY_FLAGS_SHORT_PREAMBLE     = (1 << 2),
2768         IWM_RX_RES_PHY_FLAGS_NARROW_BAND        = (1 << 3),
2769         IWM_RX_RES_PHY_FLAGS_ANTENNA            = (0x7 << 4),
2770         IWM_RX_RES_PHY_FLAGS_ANTENNA_POS        = 4,
2771         IWM_RX_RES_PHY_FLAGS_AGG                = (1 << 7),
2772         IWM_RX_RES_PHY_FLAGS_OFDM_HT            = (1 << 8),
2773         IWM_RX_RES_PHY_FLAGS_OFDM_GF            = (1 << 9),
2774         IWM_RX_RES_PHY_FLAGS_OFDM_VHT           = (1 << 10),
2775 };
2776
2777 /**
2778  * enum iwm_mvm_rx_status - written by fw for each Rx packet
2779  * @IWM_RX_MPDU_RES_STATUS_CRC_OK: CRC is fine
2780  * @IWM_RX_MPDU_RES_STATUS_OVERRUN_OK: there was no RXE overflow
2781  * @IWM_RX_MPDU_RES_STATUS_SRC_STA_FOUND:
2782  * @IWM_RX_MPDU_RES_STATUS_KEY_VALID:
2783  * @IWM_RX_MPDU_RES_STATUS_KEY_PARAM_OK:
2784  * @IWM_RX_MPDU_RES_STATUS_ICV_OK: ICV is fine, if not, the packet is destroyed
2785  * @IWM_RX_MPDU_RES_STATUS_MIC_OK: used for CCM alg only. TKIP MIC is checked
2786  *      in the driver.
2787  * @IWM_RX_MPDU_RES_STATUS_TTAK_OK: TTAK is fine
2788  * @IWM_RX_MPDU_RES_STATUS_MNG_FRAME_REPLAY_ERR:  valid for alg = CCM_CMAC or
2789  *      alg = CCM only. Checks replay attack for 11w frames. Relevant only if
2790  *      %IWM_RX_MPDU_RES_STATUS_ROBUST_MNG_FRAME is set.
2791  * @IWM_RX_MPDU_RES_STATUS_SEC_NO_ENC: this frame is not encrypted
2792  * @IWM_RX_MPDU_RES_STATUS_SEC_WEP_ENC: this frame is encrypted using WEP
2793  * @IWM_RX_MPDU_RES_STATUS_SEC_CCM_ENC: this frame is encrypted using CCM
2794  * @IWM_RX_MPDU_RES_STATUS_SEC_TKIP_ENC: this frame is encrypted using TKIP
2795  * @IWM_RX_MPDU_RES_STATUS_SEC_CCM_CMAC_ENC: this frame is encrypted using CCM_CMAC
2796  * @IWM_RX_MPDU_RES_STATUS_SEC_ENC_ERR: this frame couldn't be decrypted
2797  * @IWM_RX_MPDU_RES_STATUS_SEC_ENC_MSK: bitmask of the encryption algorithm
2798  * @IWM_RX_MPDU_RES_STATUS_DEC_DONE: this frame has been successfully decrypted
2799  * @IWM_RX_MPDU_RES_STATUS_PROTECT_FRAME_BIT_CMP:
2800  * @IWM_RX_MPDU_RES_STATUS_EXT_IV_BIT_CMP:
2801  * @IWM_RX_MPDU_RES_STATUS_KEY_ID_CMP_BIT:
2802  * @IWM_RX_MPDU_RES_STATUS_ROBUST_MNG_FRAME: this frame is an 11w management frame
2803  * @IWM_RX_MPDU_RES_STATUS_HASH_INDEX_MSK:
2804  * @IWM_RX_MPDU_RES_STATUS_STA_ID_MSK:
2805  * @IWM_RX_MPDU_RES_STATUS_RRF_KILL:
2806  * @IWM_RX_MPDU_RES_STATUS_FILTERING_MSK:
2807  * @IWM_RX_MPDU_RES_STATUS2_FILTERING_MSK:
2808  */
2809 enum iwm_mvm_rx_status {
2810         IWM_RX_MPDU_RES_STATUS_CRC_OK                   = (1 << 0),
2811         IWM_RX_MPDU_RES_STATUS_OVERRUN_OK               = (1 << 1),
2812         IWM_RX_MPDU_RES_STATUS_SRC_STA_FOUND            = (1 << 2),
2813         IWM_RX_MPDU_RES_STATUS_KEY_VALID                = (1 << 3),
2814         IWM_RX_MPDU_RES_STATUS_KEY_PARAM_OK             = (1 << 4),
2815         IWM_RX_MPDU_RES_STATUS_ICV_OK                   = (1 << 5),
2816         IWM_RX_MPDU_RES_STATUS_MIC_OK                   = (1 << 6),
2817         IWM_RX_MPDU_RES_STATUS_TTAK_OK                  = (1 << 7),
2818         IWM_RX_MPDU_RES_STATUS_MNG_FRAME_REPLAY_ERR     = (1 << 7),
2819         IWM_RX_MPDU_RES_STATUS_SEC_NO_ENC               = (0 << 8),
2820         IWM_RX_MPDU_RES_STATUS_SEC_WEP_ENC              = (1 << 8),
2821         IWM_RX_MPDU_RES_STATUS_SEC_CCM_ENC              = (2 << 8),
2822         IWM_RX_MPDU_RES_STATUS_SEC_TKIP_ENC             = (3 << 8),
2823         IWM_RX_MPDU_RES_STATUS_SEC_EXT_ENC              = (4 << 8),
2824         IWM_RX_MPDU_RES_STATUS_SEC_CCM_CMAC_ENC         = (6 << 8),
2825         IWM_RX_MPDU_RES_STATUS_SEC_ENC_ERR              = (7 << 8),
2826         IWM_RX_MPDU_RES_STATUS_SEC_ENC_MSK              = (7 << 8),
2827         IWM_RX_MPDU_RES_STATUS_DEC_DONE                 = (1 << 11),
2828         IWM_RX_MPDU_RES_STATUS_PROTECT_FRAME_BIT_CMP    = (1 << 12),
2829         IWM_RX_MPDU_RES_STATUS_EXT_IV_BIT_CMP           = (1 << 13),
2830         IWM_RX_MPDU_RES_STATUS_KEY_ID_CMP_BIT           = (1 << 14),
2831         IWM_RX_MPDU_RES_STATUS_ROBUST_MNG_FRAME         = (1 << 15),
2832         IWM_RX_MPDU_RES_STATUS_HASH_INDEX_MSK           = (0x3F0000),
2833         IWM_RX_MPDU_RES_STATUS_STA_ID_MSK               = (0x1f000000),
2834         IWM_RX_MPDU_RES_STATUS_RRF_KILL                 = (1 << 29),
2835         IWM_RX_MPDU_RES_STATUS_FILTERING_MSK            = (0xc00000),
2836         IWM_RX_MPDU_RES_STATUS2_FILTERING_MSK           = (0xc0000000),
2837 };
2838
2839 /**
2840  * struct iwm_radio_version_notif - information on the radio version
2841  * ( IWM_RADIO_VERSION_NOTIFICATION = 0x68 )
2842  * @radio_flavor:
2843  * @radio_step:
2844  * @radio_dash:
2845  */
2846 struct iwm_radio_version_notif {
2847         uint32_t radio_flavor;
2848         uint32_t radio_step;
2849         uint32_t radio_dash;
2850 } __packed; /* IWM_RADIO_VERSION_NOTOFICATION_S_VER_1 */
2851
2852 enum iwm_card_state_flags {
2853         IWM_CARD_ENABLED                = 0x00,
2854         IWM_HW_CARD_DISABLED    = 0x01,
2855         IWM_SW_CARD_DISABLED    = 0x02,
2856         IWM_CT_KILL_CARD_DISABLED       = 0x04,
2857         IWM_HALT_CARD_DISABLED  = 0x08,
2858         IWM_CARD_DISABLED_MSK   = 0x0f,
2859         IWM_CARD_IS_RX_ON               = 0x10,
2860 };
2861
2862 /**
2863  * struct iwm_radio_version_notif - information on the radio version
2864  * (IWM_CARD_STATE_NOTIFICATION = 0xa1 )
2865  * @flags: %iwm_card_state_flags
2866  */
2867 struct iwm_card_state_notif {
2868         uint32_t flags;
2869 } __packed; /* CARD_STATE_NTFY_API_S_VER_1 */
2870
2871 /**
2872  * struct iwm_missed_beacons_notif - information on missed beacons
2873  * ( IWM_MISSED_BEACONS_NOTIFICATION = 0xa2 )
2874  * @mac_id: interface ID
2875  * @consec_missed_beacons_since_last_rx: number of consecutive missed
2876  *      beacons since last RX.
2877  * @consec_missed_beacons: number of consecutive missed beacons
2878  * @num_expected_beacons:
2879  * @num_recvd_beacons:
2880  */
2881 struct iwm_missed_beacons_notif {
2882         uint32_t mac_id;
2883         uint32_t consec_missed_beacons_since_last_rx;
2884         uint32_t consec_missed_beacons;
2885         uint32_t num_expected_beacons;
2886         uint32_t num_recvd_beacons;
2887 } __packed; /* IWM_MISSED_BEACON_NTFY_API_S_VER_3 */
2888
2889 /**
2890  * struct iwm_mfuart_load_notif - mfuart image version & status
2891  * ( IWM_MFUART_LOAD_NOTIFICATION = 0xb1 )
2892  * @installed_ver: installed image version
2893  * @external_ver: external image version
2894  * @status: MFUART loading status
2895  * @duration: MFUART loading time
2896 */
2897 struct iwm_mfuart_load_notif {
2898         uint32_t installed_ver;
2899         uint32_t external_ver;
2900         uint32_t status;
2901         uint32_t duration;
2902 } __packed; /*MFU_LOADER_NTFY_API_S_VER_1*/
2903
2904 /**
2905  * struct iwm_set_calib_default_cmd - set default value for calibration.
2906  * ( IWM_SET_CALIB_DEFAULT_CMD = 0x8e )
2907  * @calib_index: the calibration to set value for
2908  * @length: of data
2909  * @data: the value to set for the calibration result
2910  */
2911 struct iwm_set_calib_default_cmd {
2912         uint16_t calib_index;
2913         uint16_t length;
2914         uint8_t data[0];
2915 } __packed; /* IWM_PHY_CALIB_OVERRIDE_VALUES_S */
2916
2917 #define IWM_MAX_PORT_ID_NUM     2
2918 #define IWM_MAX_MCAST_FILTERING_ADDRESSES 256
2919
2920 /**
2921  * struct iwm_mcast_filter_cmd - configure multicast filter.
2922  * @filter_own: Set 1 to filter out multicast packets sent by station itself
2923  * @port_id:    Multicast MAC addresses array specifier. This is a strange way
2924  *              to identify network interface adopted in host-device IF.
2925  *              It is used by FW as index in array of addresses. This array has
2926  *              IWM_MAX_PORT_ID_NUM members.
2927  * @count:      Number of MAC addresses in the array
2928  * @pass_all:   Set 1 to pass all multicast packets.
2929  * @bssid:      current association BSSID.
2930  * @addr_list:  Place holder for array of MAC addresses.
2931  *              IMPORTANT: add padding if necessary to ensure DWORD alignment.
2932  */
2933 struct iwm_mcast_filter_cmd {
2934         uint8_t filter_own;
2935         uint8_t port_id;
2936         uint8_t count;
2937         uint8_t pass_all;
2938         uint8_t bssid[6];
2939         uint8_t reserved[2];
2940         uint8_t addr_list[0];
2941 } __packed; /* IWM_MCAST_FILTERING_CMD_API_S_VER_1 */
2942
2943 /*
2944  * The first MAC indices (starting from 0)
2945  * are available to the driver, AUX follows
2946  */
2947 #define IWM_MAC_INDEX_AUX               4
2948 #define IWM_MAC_INDEX_MIN_DRIVER        0
2949 #define IWM_NUM_MAC_INDEX_DRIVER        IWM_MAC_INDEX_AUX
2950 #define IWM_NUM_MAC_INDEX               (IWM_MAC_INDEX_AUX + 1)
2951
2952 /***********************************
2953  * Statistics API
2954  ***********************************/
2955 struct iwm_mvm_statistics_dbg {
2956         uint32_t burst_check;
2957         uint32_t burst_count;
2958         uint32_t wait_for_silence_timeout_cnt;
2959         uint32_t reserved[3];
2960 } __packed; /* IWM_STATISTICS_DEBUG_API_S_VER_2 */
2961
2962 struct iwm_mvm_statistics_div {
2963         uint32_t tx_on_a;
2964         uint32_t tx_on_b;
2965         uint32_t exec_time;
2966         uint32_t probe_time;
2967         uint32_t rssi_ant;
2968         uint32_t reserved2;
2969 } __packed; /* IWM_STATISTICS_SLOW_DIV_API_S_VER_2 */
2970
2971 struct iwm_mvm_statistics_rx_non_phy {
2972         uint32_t bogus_cts;     /* CTS received when not expecting CTS */
2973         uint32_t bogus_ack;     /* ACK received when not expecting ACK */
2974         uint32_t non_bssid_frames;      /* number of frames with BSSID that
2975                                          * doesn't belong to the STA BSSID */
2976         uint32_t filtered_frames;       /* count frames that were dumped in the
2977                                  * filtering process */
2978         uint32_t non_channel_beacons;   /* beacons with our bss id but not on
2979                                          * our serving channel */
2980         uint32_t channel_beacons;       /* beacons with our bss id and in our
2981                                  * serving channel */
2982         uint32_t num_missed_bcon;       /* number of missed beacons */
2983         uint32_t adc_rx_saturation_time;        /* count in 0.8us units the time the
2984                                          * ADC was in saturation */
2985         uint32_t ina_detection_search_time;/* total time (in 0.8us) searched
2986                                           * for INA */
2987         uint32_t beacon_silence_rssi[3];/* RSSI silence after beacon frame */
2988         uint32_t interference_data_flag;        /* flag for interference data
2989                                          * availability. 1 when data is
2990                                          * available. */
2991         uint32_t channel_load;          /* counts RX Enable time in uSec */
2992         uint32_t dsp_false_alarms;      /* DSP false alarm (both OFDM
2993                                          * and CCK) counter */
2994         uint32_t beacon_rssi_a;
2995         uint32_t beacon_rssi_b;
2996         uint32_t beacon_rssi_c;
2997         uint32_t beacon_energy_a;
2998         uint32_t beacon_energy_b;
2999         uint32_t beacon_energy_c;
3000         uint32_t num_bt_kills;
3001         uint32_t mac_id;
3002         uint32_t directed_data_mpdu;
3003 } __packed; /* IWM_STATISTICS_RX_NON_PHY_API_S_VER_3 */
3004
3005 struct iwm_mvm_statistics_rx_phy {
3006         uint32_t ina_cnt;
3007         uint32_t fina_cnt;
3008         uint32_t plcp_err;
3009         uint32_t crc32_err;
3010         uint32_t overrun_err;
3011         uint32_t early_overrun_err;
3012         uint32_t crc32_good;
3013         uint32_t false_alarm_cnt;
3014         uint32_t fina_sync_err_cnt;
3015         uint32_t sfd_timeout;
3016         uint32_t fina_timeout;
3017         uint32_t unresponded_rts;
3018         uint32_t rxe_frame_limit_overrun;
3019         uint32_t sent_ack_cnt;
3020         uint32_t sent_cts_cnt;
3021         uint32_t sent_ba_rsp_cnt;
3022         uint32_t dsp_self_kill;
3023         uint32_t mh_format_err;
3024         uint32_t re_acq_main_rssi_sum;
3025         uint32_t reserved;
3026 } __packed; /* IWM_STATISTICS_RX_PHY_API_S_VER_2 */
3027
3028 struct iwm_mvm_statistics_rx_ht_phy {
3029         uint32_t plcp_err;
3030         uint32_t overrun_err;
3031         uint32_t early_overrun_err;
3032         uint32_t crc32_good;
3033         uint32_t crc32_err;
3034         uint32_t mh_format_err;
3035         uint32_t agg_crc32_good;
3036         uint32_t agg_mpdu_cnt;
3037         uint32_t agg_cnt;
3038         uint32_t unsupport_mcs;
3039 } __packed;  /* IWM_STATISTICS_HT_RX_PHY_API_S_VER_1 */
3040
3041 struct iwm_mvm_statistics_tx_non_phy {
3042         uint32_t preamble_cnt;
3043         uint32_t rx_detected_cnt;
3044         uint32_t bt_prio_defer_cnt;
3045         uint32_t bt_prio_kill_cnt;
3046         uint32_t few_bytes_cnt;
3047         uint32_t cts_timeout;
3048         uint32_t ack_timeout;
3049         uint32_t expected_ack_cnt;
3050         uint32_t actual_ack_cnt;
3051         uint32_t dump_msdu_cnt;
3052         uint32_t burst_abort_next_frame_mismatch_cnt;
3053         uint32_t burst_abort_missing_next_frame_cnt;
3054         uint32_t cts_timeout_collision;
3055         uint32_t ack_or_ba_timeout_collision;
3056 } __packed; /* IWM_STATISTICS_TX_NON_PHY_API_S_VER_3 */
3057
3058 #define IWM_MAX_CHAINS 3
3059
3060 struct iwm_mvm_statistics_tx_non_phy_agg {
3061         uint32_t ba_timeout;
3062         uint32_t ba_reschedule_frames;
3063         uint32_t scd_query_agg_frame_cnt;
3064         uint32_t scd_query_no_agg;
3065         uint32_t scd_query_agg;
3066         uint32_t scd_query_mismatch;
3067         uint32_t frame_not_ready;
3068         uint32_t underrun;
3069         uint32_t bt_prio_kill;
3070         uint32_t rx_ba_rsp_cnt;
3071         int8_t txpower[IWM_MAX_CHAINS];
3072         int8_t reserved;
3073         uint32_t reserved2;
3074 } __packed; /* IWM_STATISTICS_TX_NON_PHY_AGG_API_S_VER_1 */
3075
3076 struct iwm_mvm_statistics_tx_channel_width {
3077         uint32_t ext_cca_narrow_ch20[1];
3078         uint32_t ext_cca_narrow_ch40[2];
3079         uint32_t ext_cca_narrow_ch80[3];
3080         uint32_t ext_cca_narrow_ch160[4];
3081         uint32_t last_tx_ch_width_indx;
3082         uint32_t rx_detected_per_ch_width[4];
3083         uint32_t success_per_ch_width[4];
3084         uint32_t fail_per_ch_width[4];
3085 }; /* IWM_STATISTICS_TX_CHANNEL_WIDTH_API_S_VER_1 */
3086
3087 struct iwm_mvm_statistics_tx {
3088         struct iwm_mvm_statistics_tx_non_phy general;
3089         struct iwm_mvm_statistics_tx_non_phy_agg agg;
3090         struct iwm_mvm_statistics_tx_channel_width channel_width;
3091 } __packed; /* IWM_STATISTICS_TX_API_S_VER_4 */
3092
3093
3094 struct iwm_mvm_statistics_bt_activity {
3095         uint32_t hi_priority_tx_req_cnt;
3096         uint32_t hi_priority_tx_denied_cnt;
3097         uint32_t lo_priority_tx_req_cnt;
3098         uint32_t lo_priority_tx_denied_cnt;
3099         uint32_t hi_priority_rx_req_cnt;
3100         uint32_t hi_priority_rx_denied_cnt;
3101         uint32_t lo_priority_rx_req_cnt;
3102         uint32_t lo_priority_rx_denied_cnt;
3103 } __packed;  /* IWM_STATISTICS_BT_ACTIVITY_API_S_VER_1 */
3104
3105 struct iwm_mvm_statistics_general_v8 {
3106         uint32_t radio_temperature;
3107         uint32_t radio_voltage;
3108         struct iwm_mvm_statistics_dbg dbg;
3109         uint32_t sleep_time;
3110         uint32_t slots_out;
3111         uint32_t slots_idle;
3112         uint32_t ttl_timestamp;
3113         struct iwm_mvm_statistics_div slow_div;
3114         uint32_t rx_enable_counter;
3115         /*
3116          * num_of_sos_states:
3117          *  count the number of times we have to re-tune
3118          *  in order to get out of bad PHY status
3119          */
3120         uint32_t num_of_sos_states;
3121         uint32_t beacon_filtered;
3122         uint32_t missed_beacons;
3123         uint8_t beacon_filter_average_energy;
3124         uint8_t beacon_filter_reason;
3125         uint8_t beacon_filter_current_energy;
3126         uint8_t beacon_filter_reserved;
3127         uint32_t beacon_filter_delta_time;
3128         struct iwm_mvm_statistics_bt_activity bt_activity;
3129         uint64_t rx_time;
3130         uint64_t on_time_rf;
3131         uint64_t on_time_scan;
3132         uint64_t tx_time;
3133         uint32_t beacon_counter[IWM_NUM_MAC_INDEX];
3134         uint8_t beacon_average_energy[IWM_NUM_MAC_INDEX];
3135         uint8_t reserved[4 - (IWM_NUM_MAC_INDEX % 4)];
3136 } __packed; /* IWM_STATISTICS_GENERAL_API_S_VER_8 */
3137
3138 struct iwm_mvm_statistics_rx {
3139         struct iwm_mvm_statistics_rx_phy ofdm;
3140         struct iwm_mvm_statistics_rx_phy cck;
3141         struct iwm_mvm_statistics_rx_non_phy general;
3142         struct iwm_mvm_statistics_rx_ht_phy ofdm_ht;
3143 } __packed; /* IWM_STATISTICS_RX_API_S_VER_3 */
3144
3145 /*
3146  * IWM_STATISTICS_NOTIFICATION = 0x9d (notification only, not a command)
3147  *
3148  * By default, uCode issues this notification after receiving a beacon
3149  * while associated.  To disable this behavior, set DISABLE_NOTIF flag in the
3150  * IWM_STATISTICS_CMD (0x9c), below.
3151  */
3152
3153 struct iwm_notif_statistics_v10 {
3154         uint32_t flag;
3155         struct iwm_mvm_statistics_rx rx;
3156         struct iwm_mvm_statistics_tx tx;
3157         struct iwm_mvm_statistics_general_v8 general;
3158 } __packed; /* IWM_STATISTICS_NTFY_API_S_VER_10 */
3159
3160 #define IWM_STATISTICS_FLG_CLEAR                0x1
3161 #define IWM_STATISTICS_FLG_DISABLE_NOTIF        0x2
3162
3163 struct iwm_statistics_cmd {
3164         uint32_t flags;
3165 } __packed; /* IWM_STATISTICS_CMD_API_S_VER_1 */
3166
3167 /***********************************
3168  * Smart Fifo API
3169  ***********************************/
3170 /* Smart Fifo state */
3171 enum iwm_sf_state {
3172         IWM_SF_LONG_DELAY_ON = 0, /* should never be called by driver */
3173         IWM_SF_FULL_ON,
3174         IWM_SF_UNINIT,
3175         IWM_SF_INIT_OFF,
3176         IWM_SF_HW_NUM_STATES
3177 };
3178
3179 /* Smart Fifo possible scenario */
3180 enum iwm_sf_scenario {
3181         IWM_SF_SCENARIO_SINGLE_UNICAST,
3182         IWM_SF_SCENARIO_AGG_UNICAST,
3183         IWM_SF_SCENARIO_MULTICAST,
3184         IWM_SF_SCENARIO_BA_RESP,
3185         IWM_SF_SCENARIO_TX_RESP,
3186         IWM_SF_NUM_SCENARIO
3187 };
3188
3189 #define IWM_SF_TRANSIENT_STATES_NUMBER 2 /* IWM_SF_LONG_DELAY_ON and IWM_SF_FULL_ON */
3190 #define IWM_SF_NUM_TIMEOUT_TYPES 2      /* Aging timer and Idle timer */
3191
3192 /* smart FIFO default values */
3193 #define IWM_SF_W_MARK_SISO 4096
3194 #define IWM_SF_W_MARK_MIMO2 8192
3195 #define IWM_SF_W_MARK_MIMO3 6144
3196 #define IWM_SF_W_MARK_LEGACY 4096
3197 #define IWM_SF_W_MARK_SCAN 4096
3198
3199 /* SF Scenarios timers for default configuration (aligned to 32 uSec) */
3200 #define IWM_SF_SINGLE_UNICAST_IDLE_TIMER_DEF 160        /* 150 uSec  */
3201 #define IWM_SF_SINGLE_UNICAST_AGING_TIMER_DEF 400       /* 0.4 mSec */
3202 #define IWM_SF_AGG_UNICAST_IDLE_TIMER_DEF 160           /* 150 uSec */
3203 #define IWM_SF_AGG_UNICAST_AGING_TIMER_DEF 400          /* 0.4 mSec */
3204 #define IWM_SF_MCAST_IDLE_TIMER_DEF 160                 /* 150 uSec */
3205 #define IWM_SF_MCAST_AGING_TIMER_DEF 400                /* 0.4 mSec */
3206 #define IWM_SF_BA_IDLE_TIMER_DEF 160                    /* 150 uSec */
3207 #define IWM_SF_BA_AGING_TIMER_DEF 400                   /* 0.4 mSec */
3208 #define IWM_SF_TX_RE_IDLE_TIMER_DEF 160                 /* 150 uSec */
3209 #define IWM_SF_TX_RE_AGING_TIMER_DEF 400                /* 0.4 mSec */
3210
3211 /* SF Scenarios timers for FULL_ON state (aligned to 32 uSec) */
3212 #define IWM_SF_SINGLE_UNICAST_IDLE_TIMER 320    /* 300 uSec  */
3213 #define IWM_SF_SINGLE_UNICAST_AGING_TIMER 2016  /* 2 mSec */
3214 #define IWM_SF_AGG_UNICAST_IDLE_TIMER 320       /* 300 uSec */
3215 #define IWM_SF_AGG_UNICAST_AGING_TIMER 2016     /* 2 mSec */
3216 #define IWM_SF_MCAST_IDLE_TIMER 2016            /* 2 mSec */
3217 #define IWM_SF_MCAST_AGING_TIMER 10016          /* 10 mSec */
3218 #define IWM_SF_BA_IDLE_TIMER 320                /* 300 uSec */
3219 #define IWM_SF_BA_AGING_TIMER 2016              /* 2 mSec */
3220 #define IWM_SF_TX_RE_IDLE_TIMER 320             /* 300 uSec */
3221 #define IWM_SF_TX_RE_AGING_TIMER 2016           /* 2 mSec */
3222
3223 #define IWM_SF_LONG_DELAY_AGING_TIMER 1000000   /* 1 Sec */
3224
3225 #define IWM_SF_CFG_DUMMY_NOTIF_OFF      (1 << 16)
3226
3227 /**
3228  * Smart Fifo configuration command.
3229  * @state: smart fifo state, types listed in iwm_sf_state.
3230  * @watermark: Minimum allowed available free space in RXF for transient state.
3231  * @long_delay_timeouts: aging and idle timer values for each scenario
3232  * in long delay state.
3233  * @full_on_timeouts: timer values for each scenario in full on state.
3234  */
3235 struct iwm_sf_cfg_cmd {
3236         uint32_t state;
3237         uint32_t watermark[IWM_SF_TRANSIENT_STATES_NUMBER];
3238         uint32_t long_delay_timeouts[IWM_SF_NUM_SCENARIO][IWM_SF_NUM_TIMEOUT_TYPES];
3239         uint32_t full_on_timeouts[IWM_SF_NUM_SCENARIO][IWM_SF_NUM_TIMEOUT_TYPES];
3240 } __packed; /* IWM_SF_CFG_API_S_VER_2 */
3241
3242 /*
3243  * END mvm/fw-api.h
3244  */
3245
3246 /*
3247  * BEGIN mvm/fw-api-mac.h
3248  */
3249
3250 enum iwm_ac {
3251         IWM_AC_BK,
3252         IWM_AC_BE,
3253         IWM_AC_VI,
3254         IWM_AC_VO,
3255         IWM_AC_NUM,
3256 };
3257
3258 /**
3259  * enum iwm_mac_protection_flags - MAC context flags
3260  * @IWM_MAC_PROT_FLG_TGG_PROTECT: 11g protection when transmitting OFDM frames,
3261  *      this will require CCK RTS/CTS2self.
3262  *      RTS/CTS will protect full burst time.
3263  * @IWM_MAC_PROT_FLG_HT_PROT: enable HT protection
3264  * @IWM_MAC_PROT_FLG_FAT_PROT: protect 40 MHz transmissions
3265  * @IWM_MAC_PROT_FLG_SELF_CTS_EN: allow CTS2self
3266  */
3267 enum iwm_mac_protection_flags {
3268         IWM_MAC_PROT_FLG_TGG_PROTECT    = (1 << 3),
3269         IWM_MAC_PROT_FLG_HT_PROT                = (1 << 23),
3270         IWM_MAC_PROT_FLG_FAT_PROT               = (1 << 24),
3271         IWM_MAC_PROT_FLG_SELF_CTS_EN    = (1 << 30),
3272 };
3273
3274 #define IWM_MAC_FLG_SHORT_SLOT          (1 << 4)
3275 #define IWM_MAC_FLG_SHORT_PREAMBLE              (1 << 5)
3276
3277 /**
3278  * enum iwm_mac_types - Supported MAC types
3279  * @IWM_FW_MAC_TYPE_FIRST: lowest supported MAC type
3280  * @IWM_FW_MAC_TYPE_AUX: Auxiliary MAC (internal)
3281  * @IWM_FW_MAC_TYPE_LISTENER: monitor MAC type (?)
3282  * @IWM_FW_MAC_TYPE_PIBSS: Pseudo-IBSS
3283  * @IWM_FW_MAC_TYPE_IBSS: IBSS
3284  * @IWM_FW_MAC_TYPE_BSS_STA: BSS (managed) station
3285  * @IWM_FW_MAC_TYPE_P2P_DEVICE: P2P Device
3286  * @IWM_FW_MAC_TYPE_P2P_STA: P2P client
3287  * @IWM_FW_MAC_TYPE_GO: P2P GO
3288  * @IWM_FW_MAC_TYPE_TEST: ?
3289  * @IWM_FW_MAC_TYPE_MAX: highest support MAC type
3290  */
3291 enum iwm_mac_types {
3292         IWM_FW_MAC_TYPE_FIRST = 1,
3293         IWM_FW_MAC_TYPE_AUX = IWM_FW_MAC_TYPE_FIRST,
3294         IWM_FW_MAC_TYPE_LISTENER,
3295         IWM_FW_MAC_TYPE_PIBSS,
3296         IWM_FW_MAC_TYPE_IBSS,
3297         IWM_FW_MAC_TYPE_BSS_STA,
3298         IWM_FW_MAC_TYPE_P2P_DEVICE,
3299         IWM_FW_MAC_TYPE_P2P_STA,
3300         IWM_FW_MAC_TYPE_GO,
3301         IWM_FW_MAC_TYPE_TEST,
3302         IWM_FW_MAC_TYPE_MAX = IWM_FW_MAC_TYPE_TEST
3303 }; /* IWM_MAC_CONTEXT_TYPE_API_E_VER_1 */
3304
3305 /**
3306  * enum iwm_tsf_id - TSF hw timer ID
3307  * @IWM_TSF_ID_A: use TSF A
3308  * @IWM_TSF_ID_B: use TSF B
3309  * @IWM_TSF_ID_C: use TSF C
3310  * @IWM_TSF_ID_D: use TSF D
3311  * @IWM_NUM_TSF_IDS: number of TSF timers available
3312  */
3313 enum iwm_tsf_id {
3314         IWM_TSF_ID_A = 0,
3315         IWM_TSF_ID_B = 1,
3316         IWM_TSF_ID_C = 2,
3317         IWM_TSF_ID_D = 3,
3318         IWM_NUM_TSF_IDS = 4,
3319 }; /* IWM_TSF_ID_API_E_VER_1 */
3320
3321 /**
3322  * struct iwm_mac_data_ap - configuration data for AP MAC context
3323  * @beacon_time: beacon transmit time in system time
3324  * @beacon_tsf: beacon transmit time in TSF
3325  * @bi: beacon interval in TU
3326  * @bi_reciprocal: 2^32 / bi
3327  * @dtim_interval: dtim transmit time in TU
3328  * @dtim_reciprocal: 2^32 / dtim_interval
3329  * @mcast_qid: queue ID for multicast traffic
3330  * @beacon_template: beacon template ID
3331  */
3332 struct iwm_mac_data_ap {
3333         uint32_t beacon_time;
3334         uint64_t beacon_tsf;
3335         uint32_t bi;
3336         uint32_t bi_reciprocal;
3337         uint32_t dtim_interval;
3338         uint32_t dtim_reciprocal;
3339         uint32_t mcast_qid;
3340         uint32_t beacon_template;
3341 } __packed; /* AP_MAC_DATA_API_S_VER_1 */
3342
3343 /**
3344  * struct iwm_mac_data_ibss - configuration data for IBSS MAC context
3345  * @beacon_time: beacon transmit time in system time
3346  * @beacon_tsf: beacon transmit time in TSF
3347  * @bi: beacon interval in TU
3348  * @bi_reciprocal: 2^32 / bi
3349  * @beacon_template: beacon template ID
3350  */
3351 struct iwm_mac_data_ibss {
3352         uint32_t beacon_time;
3353         uint64_t beacon_tsf;
3354         uint32_t bi;
3355         uint32_t bi_reciprocal;
3356         uint32_t beacon_template;
3357 } __packed; /* IBSS_MAC_DATA_API_S_VER_1 */
3358
3359 /**
3360  * struct iwm_mac_data_sta - configuration data for station MAC context
3361  * @is_assoc: 1 for associated state, 0 otherwise
3362  * @dtim_time: DTIM arrival time in system time
3363  * @dtim_tsf: DTIM arrival time in TSF
3364  * @bi: beacon interval in TU, applicable only when associated
3365  * @bi_reciprocal: 2^32 / bi , applicable only when associated
3366  * @dtim_interval: DTIM interval in TU, applicable only when associated
3367  * @dtim_reciprocal: 2^32 / dtim_interval , applicable only when associated
3368  * @listen_interval: in beacon intervals, applicable only when associated
3369  * @assoc_id: unique ID assigned by the AP during association
3370  */
3371 struct iwm_mac_data_sta {
3372         uint32_t is_assoc;
3373         uint32_t dtim_time;
3374         uint64_t dtim_tsf;
3375         uint32_t bi;
3376         uint32_t bi_reciprocal;
3377         uint32_t dtim_interval;
3378         uint32_t dtim_reciprocal;
3379         uint32_t listen_interval;
3380         uint32_t assoc_id;
3381         uint32_t assoc_beacon_arrive_time;
3382 } __packed; /* IWM_STA_MAC_DATA_API_S_VER_1 */
3383
3384 /**
3385  * struct iwm_mac_data_go - configuration data for P2P GO MAC context
3386  * @ap: iwm_mac_data_ap struct with most config data
3387  * @ctwin: client traffic window in TU (period after TBTT when GO is present).
3388  *      0 indicates that there is no CT window.
3389  * @opp_ps_enabled: indicate that opportunistic PS allowed
3390  */
3391 struct iwm_mac_data_go {
3392         struct iwm_mac_data_ap ap;
3393         uint32_t ctwin;
3394         uint32_t opp_ps_enabled;
3395 } __packed; /* GO_MAC_DATA_API_S_VER_1 */
3396
3397 /**
3398  * struct iwm_mac_data_p2p_sta - configuration data for P2P client MAC context
3399  * @sta: iwm_mac_data_sta struct with most config data
3400  * @ctwin: client traffic window in TU (period after TBTT when GO is present).
3401  *      0 indicates that there is no CT window.
3402  */
3403 struct iwm_mac_data_p2p_sta {
3404         struct iwm_mac_data_sta sta;
3405         uint32_t ctwin;
3406 } __packed; /* P2P_STA_MAC_DATA_API_S_VER_1 */
3407
3408 /**
3409  * struct iwm_mac_data_pibss - Pseudo IBSS config data
3410  * @stats_interval: interval in TU between statistics notifications to host.
3411  */
3412 struct iwm_mac_data_pibss {
3413         uint32_t stats_interval;
3414 } __packed; /* PIBSS_MAC_DATA_API_S_VER_1 */
3415
3416 /*
3417  * struct iwm_mac_data_p2p_dev - configuration data for the P2P Device MAC
3418  * context.
3419  * @is_disc_extended: if set to true, P2P Device discoverability is enabled on
3420  *      other channels as well. This should be to true only in case that the
3421  *      device is discoverable and there is an active GO. Note that setting this
3422  *      field when not needed, will increase the number of interrupts and have
3423  *      effect on the platform power, as this setting opens the Rx filters on
3424  *      all macs.
3425  */
3426 struct iwm_mac_data_p2p_dev {
3427         uint32_t is_disc_extended;
3428 } __packed; /* _P2P_DEV_MAC_DATA_API_S_VER_1 */
3429
3430 /**
3431  * enum iwm_mac_filter_flags - MAC context filter flags
3432  * @IWM_MAC_FILTER_IN_PROMISC: accept all data frames
3433  * @IWM_MAC_FILTER_IN_CONTROL_AND_MGMT: pass all mangement and
3434  *      control frames to the host
3435  * @IWM_MAC_FILTER_ACCEPT_GRP: accept multicast frames
3436  * @IWM_MAC_FILTER_DIS_DECRYPT: don't decrypt unicast frames
3437  * @IWM_MAC_FILTER_DIS_GRP_DECRYPT: don't decrypt multicast frames
3438  * @IWM_MAC_FILTER_IN_BEACON: transfer foreign BSS's beacons to host
3439  *      (in station mode when associated)
3440  * @IWM_MAC_FILTER_OUT_BCAST: filter out all broadcast frames
3441  * @IWM_MAC_FILTER_IN_CRC32: extract FCS and append it to frames
3442  * @IWM_MAC_FILTER_IN_PROBE_REQUEST: pass probe requests to host
3443  */
3444 enum iwm_mac_filter_flags {
3445         IWM_MAC_FILTER_IN_PROMISC               = (1 << 0),
3446         IWM_MAC_FILTER_IN_CONTROL_AND_MGMT      = (1 << 1),
3447         IWM_MAC_FILTER_ACCEPT_GRP               = (1 << 2),
3448         IWM_MAC_FILTER_DIS_DECRYPT              = (1 << 3),
3449         IWM_MAC_FILTER_DIS_GRP_DECRYPT          = (1 << 4),
3450         IWM_MAC_FILTER_IN_BEACON                = (1 << 6),
3451         IWM_MAC_FILTER_OUT_BCAST                = (1 << 8),
3452         IWM_MAC_FILTER_IN_CRC32                 = (1 << 11),
3453         IWM_MAC_FILTER_IN_PROBE_REQUEST         = (1 << 12),
3454 };
3455
3456 /**
3457  * enum iwm_mac_qos_flags - QoS flags
3458  * @IWM_MAC_QOS_FLG_UPDATE_EDCA: ?
3459  * @IWM_MAC_QOS_FLG_TGN: HT is enabled
3460  * @IWM_MAC_QOS_FLG_TXOP_TYPE: ?
3461  *
3462  */
3463 enum iwm_mac_qos_flags {
3464         IWM_MAC_QOS_FLG_UPDATE_EDCA     = (1 << 0),
3465         IWM_MAC_QOS_FLG_TGN             = (1 << 1),
3466         IWM_MAC_QOS_FLG_TXOP_TYPE       = (1 << 4),
3467 };
3468
3469 /**
3470  * struct iwm_ac_qos - QOS timing params for IWM_MAC_CONTEXT_CMD
3471  * @cw_min: Contention window, start value in numbers of slots.
3472  *      Should be a power-of-2, minus 1.  Device's default is 0x0f.
3473  * @cw_max: Contention window, max value in numbers of slots.
3474  *      Should be a power-of-2, minus 1.  Device's default is 0x3f.
3475  * @aifsn:  Number of slots in Arbitration Interframe Space (before
3476  *      performing random backoff timing prior to Tx).  Device default 1.
3477  * @fifos_mask: FIFOs used by this MAC for this AC
3478  * @edca_txop:  Length of Tx opportunity, in uSecs.  Device default is 0.
3479  *
3480  * One instance of this config struct for each of 4 EDCA access categories
3481  * in struct iwm_qosparam_cmd.
3482  *
3483  * Device will automatically increase contention window by (2*CW) + 1 for each
3484  * transmission retry.  Device uses cw_max as a bit mask, ANDed with new CW
3485  * value, to cap the CW value.
3486  */
3487 struct iwm_ac_qos {
3488         uint16_t cw_min;
3489         uint16_t cw_max;
3490         uint8_t aifsn;
3491         uint8_t fifos_mask;
3492         uint16_t edca_txop;
3493 } __packed; /* IWM_AC_QOS_API_S_VER_2 */
3494
3495 /**
3496  * struct iwm_mac_ctx_cmd - command structure to configure MAC contexts
3497  * ( IWM_MAC_CONTEXT_CMD = 0x28 )
3498  * @id_and_color: ID and color of the MAC
3499  * @action: action to perform, one of IWM_FW_CTXT_ACTION_*
3500  * @mac_type: one of IWM_FW_MAC_TYPE_*
3501  * @tsd_id: TSF HW timer, one of IWM_TSF_ID_*
3502  * @node_addr: MAC address
3503  * @bssid_addr: BSSID
3504  * @cck_rates: basic rates available for CCK
3505  * @ofdm_rates: basic rates available for OFDM
3506  * @protection_flags: combination of IWM_MAC_PROT_FLG_FLAG_*
3507  * @cck_short_preamble: 0x20 for enabling short preamble, 0 otherwise
3508  * @short_slot: 0x10 for enabling short slots, 0 otherwise
3509  * @filter_flags: combination of IWM_MAC_FILTER_*
3510  * @qos_flags: from IWM_MAC_QOS_FLG_*
3511  * @ac: one iwm_mac_qos configuration for each AC
3512  * @mac_specific: one of struct iwm_mac_data_*, according to mac_type
3513  */
3514 struct iwm_mac_ctx_cmd {
3515         /* COMMON_INDEX_HDR_API_S_VER_1 */
3516         uint32_t id_and_color;
3517         uint32_t action;
3518         /* IWM_MAC_CONTEXT_COMMON_DATA_API_S_VER_1 */
3519         uint32_t mac_type;
3520         uint32_t tsf_id;
3521         uint8_t node_addr[6];
3522         uint16_t reserved_for_node_addr;
3523         uint8_t bssid_addr[6];
3524         uint16_t reserved_for_bssid_addr;
3525         uint32_t cck_rates;
3526         uint32_t ofdm_rates;
3527         uint32_t protection_flags;
3528         uint32_t cck_short_preamble;
3529         uint32_t short_slot;
3530         uint32_t filter_flags;
3531         /* IWM_MAC_QOS_PARAM_API_S_VER_1 */
3532         uint32_t qos_flags;
3533         struct iwm_ac_qos ac[IWM_AC_NUM+1];
3534         /* IWM_MAC_CONTEXT_COMMON_DATA_API_S */
3535         union {
3536                 struct iwm_mac_data_ap ap;
3537                 struct iwm_mac_data_go go;
3538                 struct iwm_mac_data_sta sta;
3539                 struct iwm_mac_data_p2p_sta p2p_sta;
3540                 struct iwm_mac_data_p2p_dev p2p_dev;
3541                 struct iwm_mac_data_pibss pibss;
3542                 struct iwm_mac_data_ibss ibss;
3543         };
3544 } __packed; /* IWM_MAC_CONTEXT_CMD_API_S_VER_1 */
3545
3546 static inline uint32_t iwm_mvm_reciprocal(uint32_t v)
3547 {
3548         if (!v)
3549                 return 0;
3550         return 0xFFFFFFFF / v;
3551 }
3552
3553 #define IWM_NONQOS_SEQ_GET      0x1
3554 #define IWM_NONQOS_SEQ_SET      0x2
3555 struct iwm_nonqos_seq_query_cmd {
3556         uint32_t get_set_flag;
3557         uint32_t mac_id_n_color;
3558         uint16_t value;
3559         uint16_t reserved;
3560 } __packed; /* IWM_NON_QOS_TX_COUNTER_GET_SET_API_S_VER_1 */
3561
3562 /*
3563  * END mvm/fw-api-mac.h
3564  */
3565
3566 /*
3567  * BEGIN mvm/fw-api-power.h
3568  */
3569
3570 /* Power Management Commands, Responses, Notifications */
3571
3572 /**
3573  * enum iwm_ltr_config_flags - masks for LTR config command flags
3574  * @IWM_LTR_CFG_FLAG_FEATURE_ENABLE: Feature operational status
3575  * @IWM_LTR_CFG_FLAG_HW_DIS_ON_SHADOW_REG_ACCESS: allow LTR change on shadow
3576  *      memory access
3577  * @IWM_LTR_CFG_FLAG_HW_EN_SHRT_WR_THROUGH: allow LTR msg send on ANY LTR
3578  *      reg change
3579  * @IWM_LTR_CFG_FLAG_HW_DIS_ON_D0_2_D3: allow LTR msg send on transition from
3580  *      D0 to D3
3581  * @IWM_LTR_CFG_FLAG_SW_SET_SHORT: fixed static short LTR register
3582  * @IWM_LTR_CFG_FLAG_SW_SET_LONG: fixed static short LONG register
3583  * @IWM_LTR_CFG_FLAG_DENIE_C10_ON_PD: allow going into C10 on PD
3584  */
3585 enum iwm_ltr_config_flags {
3586         IWM_LTR_CFG_FLAG_FEATURE_ENABLE = (1 << 0),
3587         IWM_LTR_CFG_FLAG_HW_DIS_ON_SHADOW_REG_ACCESS = (1 << 1),
3588         IWM_LTR_CFG_FLAG_HW_EN_SHRT_WR_THROUGH = (1 << 2),
3589         IWM_LTR_CFG_FLAG_HW_DIS_ON_D0_2_D3 = (1 << 3),
3590         IWM_LTR_CFG_FLAG_SW_SET_SHORT = (1 << 4),
3591         IWM_LTR_CFG_FLAG_SW_SET_LONG = (1 << 5),
3592         IWM_LTR_CFG_FLAG_DENIE_C10_ON_PD = (1 << 6),
3593 };
3594
3595 /**
3596  * struct iwm_ltr_config_cmd_v1 - configures the LTR
3597  * @flags: See %enum iwm_ltr_config_flags
3598  */
3599 struct iwm_ltr_config_cmd_v1 {
3600         uint32_t flags;
3601         uint32_t static_long;
3602         uint32_t static_short;
3603 } __packed; /* LTR_CAPABLE_API_S_VER_1 */
3604
3605 #define IWM_LTR_VALID_STATES_NUM 4
3606
3607 /**
3608  * struct iwm_ltr_config_cmd - configures the LTR
3609  * @flags: See %enum iwm_ltr_config_flags
3610  * @static_long:
3611  * @static_short:
3612  * @ltr_cfg_values:
3613  * @ltr_short_idle_timeout:
3614  */
3615 struct iwm_ltr_config_cmd {
3616         uint32_t flags;
3617         uint32_t static_long;
3618         uint32_t static_short;
3619         uint32_t ltr_cfg_values[IWM_LTR_VALID_STATES_NUM];
3620         uint32_t ltr_short_idle_timeout;
3621 } __packed; /* LTR_CAPABLE_API_S_VER_2 */
3622
3623 /* Radio LP RX Energy Threshold measured in dBm */
3624 #define IWM_POWER_LPRX_RSSI_THRESHOLD   75
3625 #define IWM_POWER_LPRX_RSSI_THRESHOLD_MAX       94
3626 #define IWM_POWER_LPRX_RSSI_THRESHOLD_MIN       30
3627
3628 /**
3629  * enum iwm_scan_flags - masks for power table command flags
3630  * @IWM_POWER_FLAGS_POWER_SAVE_ENA_MSK: '1' Allow to save power by turning off
3631  *              receiver and transmitter. '0' - does not allow.
3632  * @IWM_POWER_FLAGS_POWER_MANAGEMENT_ENA_MSK: '0' Driver disables power management,
3633  *              '1' Driver enables PM (use rest of parameters)
3634  * @IWM_POWER_FLAGS_SKIP_OVER_DTIM_MSK: '0' PM have to walk up every DTIM,
3635  *              '1' PM could sleep over DTIM till listen Interval.
3636  * @IWM_POWER_FLAGS_SNOOZE_ENA_MSK: Enable snoozing only if uAPSD is enabled and all
3637  *              access categories are both delivery and trigger enabled.
3638  * @IWM_POWER_FLAGS_BT_SCO_ENA: Enable BT SCO coex only if uAPSD and
3639  *              PBW Snoozing enabled
3640  * @IWM_POWER_FLAGS_ADVANCE_PM_ENA_MSK: Advanced PM (uAPSD) enable mask
3641  * @IWM_POWER_FLAGS_LPRX_ENA_MSK: Low Power RX enable.
3642  * @IWM_POWER_FLAGS_AP_UAPSD_MISBEHAVING_ENA_MSK: AP/GO's uAPSD misbehaving
3643  *              detection enablement
3644 */
3645 enum iwm_power_flags {
3646         IWM_POWER_FLAGS_POWER_SAVE_ENA_MSK              = (1 << 0),
3647         IWM_POWER_FLAGS_POWER_MANAGEMENT_ENA_MSK        = (1 << 1),
3648         IWM_POWER_FLAGS_SKIP_OVER_DTIM_MSK              = (1 << 2),
3649         IWM_POWER_FLAGS_SNOOZE_ENA_MSK          = (1 << 5),
3650         IWM_POWER_FLAGS_BT_SCO_ENA                      = (1 << 8),
3651         IWM_POWER_FLAGS_ADVANCE_PM_ENA_MSK              = (1 << 9),
3652         IWM_POWER_FLAGS_LPRX_ENA_MSK            = (1 << 11),
3653         IWM_POWER_FLAGS_UAPSD_MISBEHAVING_ENA_MSK       = (1 << 12),
3654 };
3655
3656 #define IWM_POWER_VEC_SIZE 5
3657
3658 /**
3659  * struct iwm_powertable_cmd - legacy power command. Beside old API support this
3660  *      is used also with a new power API for device wide power settings.
3661  * IWM_POWER_TABLE_CMD = 0x77 (command, has simple generic response)
3662  *
3663  * @flags:              Power table command flags from IWM_POWER_FLAGS_*
3664  * @keep_alive_seconds: Keep alive period in seconds. Default - 25 sec.
3665  *                      Minimum allowed:- 3 * DTIM. Keep alive period must be
3666  *                      set regardless of power scheme or current power state.
3667  *                      FW use this value also when PM is disabled.
3668  * @rx_data_timeout:    Minimum time (usec) from last Rx packet for AM to
3669  *                      PSM transition - legacy PM
3670  * @tx_data_timeout:    Minimum time (usec) from last Tx packet for AM to
3671  *                      PSM transition - legacy PM
3672  * @sleep_interval:     not in use
3673  * @skip_dtim_periods:  Number of DTIM periods to skip if Skip over DTIM flag
3674  *                      is set. For example, if it is required to skip over
3675  *                      one DTIM, this value need to be set to 2 (DTIM periods).
3676  * @lprx_rssi_threshold: Signal strength up to which LP RX can be enabled.
3677  *                      Default: 80dbm
3678  */
3679 struct iwm_powertable_cmd {
3680         /* PM_POWER_TABLE_CMD_API_S_VER_6 */
3681         uint16_t flags;
3682         uint8_t keep_alive_seconds;
3683         uint8_t debug_flags;
3684         uint32_t rx_data_timeout;
3685         uint32_t tx_data_timeout;
3686         uint32_t sleep_interval[IWM_POWER_VEC_SIZE];
3687         uint32_t skip_dtim_periods;
3688         uint32_t lprx_rssi_threshold;
3689 } __packed;
3690
3691 /**
3692  * enum iwm_device_power_flags - masks for device power command flags
3693  * @IWM_DEVICE_POWER_FLAGS_POWER_SAVE_ENA_MSK: '1' Allow to save power by turning off
3694  *      receiver and transmitter. '0' - does not allow.
3695  */
3696 enum iwm_device_power_flags {
3697         IWM_DEVICE_POWER_FLAGS_POWER_SAVE_ENA_MSK       = (1 << 0),
3698 };
3699
3700 /**
3701  * struct iwm_device_power_cmd - device wide power command.
3702  * IWM_DEVICE_POWER_CMD = 0x77 (command, has simple generic response)
3703  *
3704  * @flags:      Power table command flags from IWM_DEVICE_POWER_FLAGS_*
3705  */
3706 struct iwm_device_power_cmd {
3707         /* PM_POWER_TABLE_CMD_API_S_VER_6 */
3708         uint16_t flags;
3709         uint16_t reserved;
3710 } __packed;
3711
3712 /**
3713  * struct iwm_mac_power_cmd - New power command containing uAPSD support
3714  * IWM_MAC_PM_POWER_TABLE = 0xA9 (command, has simple generic response)
3715  * @id_and_color:       MAC contex identifier
3716  * @flags:              Power table command flags from POWER_FLAGS_*
3717  * @keep_alive_seconds: Keep alive period in seconds. Default - 25 sec.
3718  *                      Minimum allowed:- 3 * DTIM. Keep alive period must be
3719  *                      set regardless of power scheme or current power state.
3720  *                      FW use this value also when PM is disabled.
3721  * @rx_data_timeout:    Minimum time (usec) from last Rx packet for AM to
3722  *                      PSM transition - legacy PM
3723  * @tx_data_timeout:    Minimum time (usec) from last Tx packet for AM to
3724  *                      PSM transition - legacy PM
3725  * @sleep_interval:     not in use
3726  * @skip_dtim_periods:  Number of DTIM periods to skip if Skip over DTIM flag
3727  *                      is set. For example, if it is required to skip over
3728  *                      one DTIM, this value need to be set to 2 (DTIM periods).
3729  * @rx_data_timeout_uapsd: Minimum time (usec) from last Rx packet for AM to
3730  *                      PSM transition - uAPSD
3731  * @tx_data_timeout_uapsd: Minimum time (usec) from last Tx packet for AM to
3732  *                      PSM transition - uAPSD
3733  * @lprx_rssi_threshold: Signal strength up to which LP RX can be enabled.
3734  *                      Default: 80dbm
3735  * @num_skip_dtim:      Number of DTIMs to skip if Skip over DTIM flag is set
3736  * @snooze_interval:    Maximum time between attempts to retrieve buffered data
3737  *                      from the AP [msec]
3738  * @snooze_window:      A window of time in which PBW snoozing insures that all
3739  *                      packets received. It is also the minimum time from last
3740  *                      received unicast RX packet, before client stops snoozing
3741  *                      for data. [msec]
3742  * @snooze_step:        TBD
3743  * @qndp_tid:           TID client shall use for uAPSD QNDP triggers
3744  * @uapsd_ac_flags:     Set trigger-enabled and delivery-enabled indication for
3745  *                      each corresponding AC.
3746  *                      Use IEEE80211_WMM_IE_STA_QOSINFO_AC* for correct values.
3747  * @uapsd_max_sp:       Use IEEE80211_WMM_IE_STA_QOSINFO_SP_* for correct
3748  *                      values.
3749  * @heavy_tx_thld_packets:      TX threshold measured in number of packets
3750  * @heavy_rx_thld_packets:      RX threshold measured in number of packets
3751  * @heavy_tx_thld_percentage:   TX threshold measured in load's percentage
3752  * @heavy_rx_thld_percentage:   RX threshold measured in load's percentage
3753  * @limited_ps_threshold:
3754 */
3755 struct iwm_mac_power_cmd {
3756         /* CONTEXT_DESC_API_T_VER_1 */
3757         uint32_t id_and_color;
3758
3759         /* CLIENT_PM_POWER_TABLE_S_VER_1 */
3760         uint16_t flags;
3761         uint16_t keep_alive_seconds;
3762         uint32_t rx_data_timeout;
3763         uint32_t tx_data_timeout;
3764         uint32_t rx_data_timeout_uapsd;
3765         uint32_t tx_data_timeout_uapsd;
3766         uint8_t lprx_rssi_threshold;
3767         uint8_t skip_dtim_periods;
3768         uint16_t snooze_interval;
3769         uint16_t snooze_window;
3770         uint8_t snooze_step;
3771         uint8_t qndp_tid;
3772         uint8_t uapsd_ac_flags;
3773         uint8_t uapsd_max_sp;
3774         uint8_t heavy_tx_thld_packets;
3775         uint8_t heavy_rx_thld_packets;
3776         uint8_t heavy_tx_thld_percentage;
3777         uint8_t heavy_rx_thld_percentage;
3778         uint8_t limited_ps_threshold;
3779         uint8_t reserved;
3780 } __packed;
3781
3782 /*
3783  * struct iwm_uapsd_misbehaving_ap_notif - FW sends this notification when
3784  * associated AP is identified as improperly implementing uAPSD protocol.
3785  * IWM_PSM_UAPSD_AP_MISBEHAVING_NOTIFICATION = 0x78
3786  * @sta_id: index of station in uCode's station table - associated AP ID in
3787  *          this context.
3788  */
3789 struct iwm_uapsd_misbehaving_ap_notif {
3790         uint32_t sta_id;
3791         uint8_t mac_id;
3792         uint8_t reserved[3];
3793 } __packed;
3794
3795 /**
3796  * struct iwm_beacon_filter_cmd
3797  * IWM_REPLY_BEACON_FILTERING_CMD = 0xd2 (command)
3798  * @id_and_color: MAC contex identifier
3799  * @bf_energy_delta: Used for RSSI filtering, if in 'normal' state. Send beacon
3800  *      to driver if delta in Energy values calculated for this and last
3801  *      passed beacon is greater than this threshold. Zero value means that
3802  *      the Energy change is ignored for beacon filtering, and beacon will
3803  *      not be forced to be sent to driver regardless of this delta. Typical
3804  *      energy delta 5dB.
3805  * @bf_roaming_energy_delta: Used for RSSI filtering, if in 'roaming' state.
3806  *      Send beacon to driver if delta in Energy values calculated for this
3807  *      and last passed beacon is greater than this threshold. Zero value
3808  *      means that the Energy change is ignored for beacon filtering while in
3809  *      Roaming state, typical energy delta 1dB.
3810  * @bf_roaming_state: Used for RSSI filtering. If absolute Energy values
3811  *      calculated for current beacon is less than the threshold, use
3812  *      Roaming Energy Delta Threshold, otherwise use normal Energy Delta
3813  *      Threshold. Typical energy threshold is -72dBm.
3814  * @bf_temp_threshold: This threshold determines the type of temperature
3815  *      filtering (Slow or Fast) that is selected (Units are in Celsuis):
3816  *      If the current temperature is above this threshold - Fast filter
3817  *      will be used, If the current temperature is below this threshold -
3818  *      Slow filter will be used.
3819  * @bf_temp_fast_filter: Send Beacon to driver if delta in temperature values
3820  *      calculated for this and the last passed beacon is greater than this
3821  *      threshold. Zero value means that the temperature change is ignored for
3822  *      beacon filtering; beacons will not be  forced to be sent to driver
3823  *      regardless of whether its temperature has been changed.
3824  * @bf_temp_slow_filter: Send Beacon to driver if delta in temperature values
3825  *      calculated for this and the last passed beacon is greater than this
3826  *      threshold. Zero value means that the temperature change is ignored for
3827  *      beacon filtering; beacons will not be forced to be sent to driver
3828  *      regardless of whether its temperature has been changed.
3829  * @bf_enable_beacon_filter: 1, beacon filtering is enabled; 0, disabled.
3830  * @bf_filter_escape_timer: Send beacons to the driver if no beacons were passed
3831  *      for a specific period of time. Units: Beacons.
3832  * @ba_escape_timer: Fully receive and parse beacon if no beacons were passed
3833  *      for a longer period of time then this escape-timeout. Units: Beacons.
3834  * @ba_enable_beacon_abort: 1, beacon abort is enabled; 0, disabled.
3835  */
3836 struct iwm_beacon_filter_cmd {
3837         uint32_t bf_energy_delta;
3838         uint32_t bf_roaming_energy_delta;
3839         uint32_t bf_roaming_state;
3840         uint32_t bf_temp_threshold;
3841         uint32_t bf_temp_fast_filter;
3842         uint32_t bf_temp_slow_filter;
3843         uint32_t bf_enable_beacon_filter;
3844         uint32_t bf_debug_flag;
3845         uint32_t bf_escape_timer;
3846         uint32_t ba_escape_timer;
3847         uint32_t ba_enable_beacon_abort;
3848 } __packed;
3849
3850 /* Beacon filtering and beacon abort */
3851 #define IWM_BF_ENERGY_DELTA_DEFAULT 5
3852 #define IWM_BF_ENERGY_DELTA_MAX 255
3853 #define IWM_BF_ENERGY_DELTA_MIN 0
3854
3855 #define IWM_BF_ROAMING_ENERGY_DELTA_DEFAULT 1
3856 #define IWM_BF_ROAMING_ENERGY_DELTA_MAX 255
3857 #define IWM_BF_ROAMING_ENERGY_DELTA_MIN 0
3858
3859 #define IWM_BF_ROAMING_STATE_DEFAULT 72
3860 #define IWM_BF_ROAMING_STATE_MAX 255
3861 #define IWM_BF_ROAMING_STATE_MIN 0
3862
3863 #define IWM_BF_TEMP_THRESHOLD_DEFAULT 112
3864 #define IWM_BF_TEMP_THRESHOLD_MAX 255
3865 #define IWM_BF_TEMP_THRESHOLD_MIN 0
3866
3867 #define IWM_BF_TEMP_FAST_FILTER_DEFAULT 1
3868 #define IWM_BF_TEMP_FAST_FILTER_MAX 255
3869 #define IWM_BF_TEMP_FAST_FILTER_MIN 0
3870
3871 #define IWM_BF_TEMP_SLOW_FILTER_DEFAULT 5
3872 #define IWM_BF_TEMP_SLOW_FILTER_MAX 255
3873 #define IWM_BF_TEMP_SLOW_FILTER_MIN 0
3874
3875 #define IWM_BF_ENABLE_BEACON_FILTER_DEFAULT 1
3876
3877 #define IWM_BF_DEBUG_FLAG_DEFAULT 0
3878
3879 #define IWM_BF_ESCAPE_TIMER_DEFAULT 50
3880 #define IWM_BF_ESCAPE_TIMER_MAX 1024
3881 #define IWM_BF_ESCAPE_TIMER_MIN 0
3882
3883 #define IWM_BA_ESCAPE_TIMER_DEFAULT 6
3884 #define IWM_BA_ESCAPE_TIMER_D3 9
3885 #define IWM_BA_ESCAPE_TIMER_MAX 1024
3886 #define IWM_BA_ESCAPE_TIMER_MIN 0
3887
3888 #define IWM_BA_ENABLE_BEACON_ABORT_DEFAULT 1
3889
3890 #define IWM_BF_CMD_CONFIG_DEFAULTS                                           \
3891         .bf_energy_delta = htole32(IWM_BF_ENERGY_DELTA_DEFAULT),             \
3892         .bf_roaming_energy_delta =                                           \
3893                 htole32(IWM_BF_ROAMING_ENERGY_DELTA_DEFAULT),        \
3894         .bf_roaming_state = htole32(IWM_BF_ROAMING_STATE_DEFAULT),           \
3895         .bf_temp_threshold = htole32(IWM_BF_TEMP_THRESHOLD_DEFAULT),     \
3896         .bf_temp_fast_filter = htole32(IWM_BF_TEMP_FAST_FILTER_DEFAULT), \
3897         .bf_temp_slow_filter = htole32(IWM_BF_TEMP_SLOW_FILTER_DEFAULT), \
3898         .bf_debug_flag = htole32(IWM_BF_DEBUG_FLAG_DEFAULT),         \
3899         .bf_escape_timer = htole32(IWM_BF_ESCAPE_TIMER_DEFAULT),             \
3900         .ba_escape_timer = htole32(IWM_BA_ESCAPE_TIMER_DEFAULT)
3901
3902 /*
3903  * END mvm/fw-api-power.h
3904  */
3905
3906 /*
3907  * BEGIN mvm/fw-api-rs.h
3908  */
3909
3910 /*
3911  * These serve as indexes into
3912  * struct iwm_rate_info fw_rate_idx_to_plcp[IWM_RATE_COUNT];
3913  * TODO: avoid overlap between legacy and HT rates
3914  */
3915 enum {
3916         IWM_RATE_1M_INDEX = 0,
3917         IWM_FIRST_CCK_RATE = IWM_RATE_1M_INDEX,
3918         IWM_RATE_2M_INDEX,
3919         IWM_RATE_5M_INDEX,
3920         IWM_RATE_11M_INDEX,
3921         IWM_LAST_CCK_RATE = IWM_RATE_11M_INDEX,
3922         IWM_RATE_6M_INDEX,
3923         IWM_FIRST_OFDM_RATE = IWM_RATE_6M_INDEX,
3924         IWM_RATE_MCS_0_INDEX = IWM_RATE_6M_INDEX,
3925         IWM_FIRST_HT_RATE = IWM_RATE_MCS_0_INDEX,
3926         IWM_FIRST_VHT_RATE = IWM_RATE_MCS_0_INDEX,
3927         IWM_RATE_9M_INDEX,
3928         IWM_RATE_12M_INDEX,
3929         IWM_RATE_MCS_1_INDEX = IWM_RATE_12M_INDEX,
3930         IWM_RATE_18M_INDEX,
3931         IWM_RATE_MCS_2_INDEX = IWM_RATE_18M_INDEX,
3932         IWM_RATE_24M_INDEX,
3933         IWM_RATE_MCS_3_INDEX = IWM_RATE_24M_INDEX,
3934         IWM_RATE_36M_INDEX,
3935         IWM_RATE_MCS_4_INDEX = IWM_RATE_36M_INDEX,
3936         IWM_RATE_48M_INDEX,
3937         IWM_RATE_MCS_5_INDEX = IWM_RATE_48M_INDEX,
3938         IWM_RATE_54M_INDEX,
3939         IWM_RATE_MCS_6_INDEX = IWM_RATE_54M_INDEX,
3940         IWM_LAST_NON_HT_RATE = IWM_RATE_54M_INDEX,
3941         IWM_RATE_60M_INDEX,
3942         IWM_RATE_MCS_7_INDEX = IWM_RATE_60M_INDEX,
3943         IWM_LAST_HT_RATE = IWM_RATE_MCS_7_INDEX,
3944         IWM_RATE_MCS_8_INDEX,
3945         IWM_RATE_MCS_9_INDEX,
3946         IWM_LAST_VHT_RATE = IWM_RATE_MCS_9_INDEX,
3947         IWM_RATE_COUNT_LEGACY = IWM_LAST_NON_HT_RATE + 1,
3948         IWM_RATE_COUNT = IWM_LAST_VHT_RATE + 1,
3949 };
3950
3951 #define IWM_RATE_BIT_MSK(r) (1 << (IWM_RATE_##r##M_INDEX))
3952
3953 /* fw API values for legacy bit rates, both OFDM and CCK */
3954 enum {
3955         IWM_RATE_6M_PLCP  = 13,
3956         IWM_RATE_9M_PLCP  = 15,
3957         IWM_RATE_12M_PLCP = 5,
3958         IWM_RATE_18M_PLCP = 7,
3959         IWM_RATE_24M_PLCP = 9,
3960         IWM_RATE_36M_PLCP = 11,
3961         IWM_RATE_48M_PLCP = 1,
3962         IWM_RATE_54M_PLCP = 3,
3963         IWM_RATE_1M_PLCP  = 10,
3964         IWM_RATE_2M_PLCP  = 20,
3965         IWM_RATE_5M_PLCP  = 55,
3966         IWM_RATE_11M_PLCP = 110,
3967         IWM_RATE_INVM_PLCP = -1,
3968 };
3969
3970 /*
3971  * rate_n_flags bit fields
3972  *
3973  * The 32-bit value has different layouts in the low 8 bites depending on the
3974  * format. There are three formats, HT, VHT and legacy (11abg, with subformats
3975  * for CCK and OFDM).
3976  *
3977  * High-throughput (HT) rate format
3978  *      bit 8 is 1, bit 26 is 0, bit 9 is 0 (OFDM)
3979  * Very High-throughput (VHT) rate format
3980  *      bit 8 is 0, bit 26 is 1, bit 9 is 0 (OFDM)
3981  * Legacy OFDM rate format for bits 7:0
3982  *      bit 8 is 0, bit 26 is 0, bit 9 is 0 (OFDM)
3983  * Legacy CCK rate format for bits 7:0:
3984  *      bit 8 is 0, bit 26 is 0, bit 9 is 1 (CCK)
3985  */
3986
3987 /* Bit 8: (1) HT format, (0) legacy or VHT format */
3988 #define IWM_RATE_MCS_HT_POS 8
3989 #define IWM_RATE_MCS_HT_MSK (1 << IWM_RATE_MCS_HT_POS)
3990
3991 /* Bit 9: (1) CCK, (0) OFDM.  HT (bit 8) must be "0" for this bit to be valid */
3992 #define IWM_RATE_MCS_CCK_POS 9
3993 #define IWM_RATE_MCS_CCK_MSK (1 << IWM_RATE_MCS_CCK_POS)
3994
3995 /* Bit 26: (1) VHT format, (0) legacy format in bits 8:0 */
3996 #define IWM_RATE_MCS_VHT_POS 26
3997 #define IWM_RATE_MCS_VHT_MSK (1 << IWM_RATE_MCS_VHT_POS)
3998
3999
4000 /*
4001  * High-throughput (HT) rate format for bits 7:0
4002  *
4003  *  2-0:  MCS rate base
4004  *        0)   6 Mbps
4005  *        1)  12 Mbps
4006  *        2)  18 Mbps
4007  *        3)  24 Mbps
4008  *        4)  36 Mbps
4009  *        5)  48 Mbps
4010  *        6)  54 Mbps
4011  *        7)  60 Mbps
4012  *  4-3:  0)  Single stream (SISO)
4013  *        1)  Dual stream (MIMO)
4014  *        2)  Triple stream (MIMO)
4015  *    5:  Value of 0x20 in bits 7:0 indicates 6 Mbps HT40 duplicate data
4016  *  (bits 7-6 are zero)
4017  *
4018  * Together the low 5 bits work out to the MCS index because we don't
4019  * support MCSes above 15/23, and 0-7 have one stream, 8-15 have two
4020  * streams and 16-23 have three streams. We could also support MCS 32
4021  * which is the duplicate 20 MHz MCS (bit 5 set, all others zero.)
4022  */
4023 #define IWM_RATE_HT_MCS_RATE_CODE_MSK   0x7
4024 #define IWM_RATE_HT_MCS_NSS_POS             3
4025 #define IWM_RATE_HT_MCS_NSS_MSK             (3 << IWM_RATE_HT_MCS_NSS_POS)
4026
4027 /* Bit 10: (1) Use Green Field preamble */
4028 #define IWM_RATE_HT_MCS_GF_POS          10
4029 #define IWM_RATE_HT_MCS_GF_MSK          (1 << IWM_RATE_HT_MCS_GF_POS)
4030
4031 #define IWM_RATE_HT_MCS_INDEX_MSK               0x3f
4032
4033 /*
4034  * Very High-throughput (VHT) rate format for bits 7:0
4035  *
4036  *  3-0:  VHT MCS (0-9)
4037  *  5-4:  number of streams - 1:
4038  *        0)  Single stream (SISO)
4039  *        1)  Dual stream (MIMO)
4040  *        2)  Triple stream (MIMO)
4041  */
4042
4043 /* Bit 4-5: (0) SISO, (1) MIMO2 (2) MIMO3 */
4044 #define IWM_RATE_VHT_MCS_RATE_CODE_MSK  0xf
4045 #define IWM_RATE_VHT_MCS_NSS_POS                4
4046 #define IWM_RATE_VHT_MCS_NSS_MSK                (3 << IWM_RATE_VHT_MCS_NSS_POS)
4047
4048 /*
4049  * Legacy OFDM rate format for bits 7:0
4050  *
4051  *  3-0:  0xD)   6 Mbps
4052  *        0xF)   9 Mbps
4053  *        0x5)  12 Mbps
4054  *        0x7)  18 Mbps
4055  *        0x9)  24 Mbps
4056  *        0xB)  36 Mbps
4057  *        0x1)  48 Mbps
4058  *        0x3)  54 Mbps
4059  * (bits 7-4 are 0)
4060  *
4061  * Legacy CCK rate format for bits 7:0:
4062  * bit 8 is 0, bit 26 is 0, bit 9 is 1 (CCK):
4063  *
4064  *  6-0:   10)  1 Mbps
4065  *         20)  2 Mbps
4066  *         55)  5.5 Mbps
4067  *        110)  11 Mbps
4068  * (bit 7 is 0)
4069  */
4070 #define IWM_RATE_LEGACY_RATE_MSK 0xff
4071
4072
4073 /*
4074  * Bit 11-12: (0) 20MHz, (1) 40MHz, (2) 80MHz, (3) 160MHz
4075  * 0 and 1 are valid for HT and VHT, 2 and 3 only for VHT
4076  */
4077 #define IWM_RATE_MCS_CHAN_WIDTH_POS     11
4078 #define IWM_RATE_MCS_CHAN_WIDTH_MSK     (3 << IWM_RATE_MCS_CHAN_WIDTH_POS)
4079 #define IWM_RATE_MCS_CHAN_WIDTH_20      (0 << IWM_RATE_MCS_CHAN_WIDTH_POS)
4080 #define IWM_RATE_MCS_CHAN_WIDTH_40      (1 << IWM_RATE_MCS_CHAN_WIDTH_POS)
4081 #define IWM_RATE_MCS_CHAN_WIDTH_80      (2 << IWM_RATE_MCS_CHAN_WIDTH_POS)
4082 #define IWM_RATE_MCS_CHAN_WIDTH_160     (3 << IWM_RATE_MCS_CHAN_WIDTH_POS)
4083
4084 /* Bit 13: (1) Short guard interval (0.4 usec), (0) normal GI (0.8 usec) */
4085 #define IWM_RATE_MCS_SGI_POS            13
4086 #define IWM_RATE_MCS_SGI_MSK            (1 << IWM_RATE_MCS_SGI_POS)
4087
4088 /* Bit 14-16: Antenna selection (1) Ant A, (2) Ant B, (4) Ant C */
4089 #define IWM_RATE_MCS_ANT_POS            14
4090 #define IWM_RATE_MCS_ANT_A_MSK          (1 << IWM_RATE_MCS_ANT_POS)
4091 #define IWM_RATE_MCS_ANT_B_MSK          (2 << IWM_RATE_MCS_ANT_POS)
4092 #define IWM_RATE_MCS_ANT_C_MSK          (4 << IWM_RATE_MCS_ANT_POS)
4093 #define IWM_RATE_MCS_ANT_AB_MSK         (IWM_RATE_MCS_ANT_A_MSK | \
4094                                          IWM_RATE_MCS_ANT_B_MSK)
4095 #define IWM_RATE_MCS_ANT_ABC_MSK        (IWM_RATE_MCS_ANT_AB_MSK | \
4096                                          IWM_RATE_MCS_ANT_C_MSK)
4097 #define IWM_RATE_MCS_ANT_MSK            IWM_RATE_MCS_ANT_ABC_MSK
4098 #define IWM_RATE_MCS_ANT_NUM 3
4099
4100 /* Bit 17-18: (0) SS, (1) SS*2 */
4101 #define IWM_RATE_MCS_STBC_POS           17
4102 #define IWM_RATE_MCS_STBC_MSK           (1 << IWM_RATE_MCS_STBC_POS)
4103
4104 /* Bit 19: (0) Beamforming is off, (1) Beamforming is on */
4105 #define IWM_RATE_MCS_BF_POS             19
4106 #define IWM_RATE_MCS_BF_MSK             (1 << IWM_RATE_MCS_BF_POS)
4107
4108 /* Bit 20: (0) ZLF is off, (1) ZLF is on */
4109 #define IWM_RATE_MCS_ZLF_POS            20
4110 #define IWM_RATE_MCS_ZLF_MSK            (1 << IWM_RATE_MCS_ZLF_POS)
4111
4112 /* Bit 24-25: (0) 20MHz (no dup), (1) 2x20MHz, (2) 4x20MHz, 3 8x20MHz */
4113 #define IWM_RATE_MCS_DUP_POS            24
4114 #define IWM_RATE_MCS_DUP_MSK            (3 << IWM_RATE_MCS_DUP_POS)
4115
4116 /* Bit 27: (1) LDPC enabled, (0) LDPC disabled */
4117 #define IWM_RATE_MCS_LDPC_POS           27
4118 #define IWM_RATE_MCS_LDPC_MSK           (1 << IWM_RATE_MCS_LDPC_POS)
4119
4120
4121 /* Link Quality definitions */
4122
4123 /* # entries in rate scale table to support Tx retries */
4124 #define  IWM_LQ_MAX_RETRY_NUM 16
4125
4126 /* Link quality command flags bit fields */
4127
4128 /* Bit 0: (0) Don't use RTS (1) Use RTS */
4129 #define IWM_LQ_FLAG_USE_RTS_POS         0
4130 #define IWM_LQ_FLAG_USE_RTS_MSK         (1 << IWM_LQ_FLAG_USE_RTS_POS)
4131
4132 /* Bit 1-3: LQ command color. Used to match responses to LQ commands */
4133 #define IWM_LQ_FLAG_COLOR_POS           1
4134 #define IWM_LQ_FLAG_COLOR_MSK           (7 << IWM_LQ_FLAG_COLOR_POS)
4135
4136 /* Bit 4-5: Tx RTS BW Signalling
4137  * (0) No RTS BW signalling
4138  * (1) Static BW signalling
4139  * (2) Dynamic BW signalling
4140  */
4141 #define IWM_LQ_FLAG_RTS_BW_SIG_POS      4
4142 #define IWM_LQ_FLAG_RTS_BW_SIG_NONE     (0 << IWM_LQ_FLAG_RTS_BW_SIG_POS)
4143 #define IWM_LQ_FLAG_RTS_BW_SIG_STATIC   (1 << IWM_LQ_FLAG_RTS_BW_SIG_POS)
4144 #define IWM_LQ_FLAG_RTS_BW_SIG_DYNAMIC  (2 << IWM_LQ_FLAG_RTS_BW_SIG_POS)
4145
4146 /* Bit 6: (0) No dynamic BW selection (1) Allow dynamic BW selection
4147  * Dyanmic BW selection allows Tx with narrower BW then requested in rates
4148  */
4149 #define IWM_LQ_FLAG_DYNAMIC_BW_POS      6
4150 #define IWM_LQ_FLAG_DYNAMIC_BW_MSK      (1 << IWM_LQ_FLAG_DYNAMIC_BW_POS)
4151
4152 /* Single Stream Tx Parameters (lq_cmd->ss_params)
4153  * Flags to control a smart FW decision about whether BFER/STBC/SISO will be
4154  * used for single stream Tx.
4155  */
4156
4157 /* Bit 0-1: Max STBC streams allowed. Can be 0-3.
4158  * (0) - No STBC allowed
4159  * (1) - 2x1 STBC allowed (HT/VHT)
4160  * (2) - 4x2 STBC allowed (HT/VHT)
4161  * (3) - 3x2 STBC allowed (HT only)
4162  * All our chips are at most 2 antennas so only (1) is valid for now.
4163  */
4164 #define IWM_LQ_SS_STBC_ALLOWED_POS      0
4165 #define IWM_LQ_SS_STBC_ALLOWED_MSK      (3 << IWM_LQ_SS_STBC_ALLOWED_MSK)
4166
4167 /* 2x1 STBC is allowed */
4168 #define IWM_LQ_SS_STBC_1SS_ALLOWED      (1 << IWM_LQ_SS_STBC_ALLOWED_POS)
4169
4170 /* Bit 2: Beamformer (VHT only) is allowed */
4171 #define IWM_LQ_SS_BFER_ALLOWED_POS      2
4172 #define IWM_LQ_SS_BFER_ALLOWED          (1 << IWM_LQ_SS_BFER_ALLOWED_POS)
4173
4174 /* Bit 3: Force BFER or STBC for testing
4175  * If this is set:
4176  * If BFER is allowed then force the ucode to choose BFER else
4177  * If STBC is allowed then force the ucode to choose STBC over SISO
4178  */
4179 #define IWM_LQ_SS_FORCE_POS             3
4180 #define IWM_LQ_SS_FORCE                 (1 << IWM_LQ_SS_FORCE_POS)
4181
4182 /* Bit 31: ss_params field is valid. Used for FW backward compatibility
4183  * with other drivers which don't support the ss_params API yet
4184  */
4185 #define IWM_LQ_SS_PARAMS_VALID_POS      31
4186 #define IWM_LQ_SS_PARAMS_VALID          (1 << IWM_LQ_SS_PARAMS_VALID_POS)
4187
4188 /**
4189  * struct iwm_lq_cmd - link quality command
4190  * @sta_id: station to update
4191  * @control: not used
4192  * @flags: combination of IWM_LQ_FLAG_*
4193  * @mimo_delim: the first SISO index in rs_table, which separates MIMO
4194  *      and SISO rates
4195  * @single_stream_ant_msk: best antenna for SISO (can be dual in CDD).
4196  *      Should be ANT_[ABC]
4197  * @dual_stream_ant_msk: best antennas for MIMO, combination of ANT_[ABC]
4198  * @initial_rate_index: first index from rs_table per AC category
4199  * @agg_time_limit: aggregation max time threshold in usec/100, meaning
4200  *      value of 100 is one usec. Range is 100 to 8000
4201  * @agg_disable_start_th: try-count threshold for starting aggregation.
4202  *      If a frame has higher try-count, it should not be selected for
4203  *      starting an aggregation sequence.
4204  * @agg_frame_cnt_limit: max frame count in an aggregation.
4205  *      0: no limit
4206  *      1: no aggregation (one frame per aggregation)
4207  *      2 - 0x3f: maximal number of frames (up to 3f == 63)
4208  * @rs_table: array of rates for each TX try, each is rate_n_flags,
4209  *      meaning it is a combination of IWM_RATE_MCS_* and IWM_RATE_*_PLCP
4210  * @ss_params: single stream features. declare whether STBC or BFER are allowed.
4211  */
4212 struct iwm_lq_cmd {
4213         uint8_t sta_id;
4214         uint8_t reduced_tpc;
4215         uint16_t control;
4216         /* LINK_QUAL_GENERAL_PARAMS_API_S_VER_1 */
4217         uint8_t flags;
4218         uint8_t mimo_delim;
4219         uint8_t single_stream_ant_msk;
4220         uint8_t dual_stream_ant_msk;
4221         uint8_t initial_rate_index[IWM_AC_NUM];
4222         /* LINK_QUAL_AGG_PARAMS_API_S_VER_1 */
4223         uint16_t agg_time_limit;
4224         uint8_t agg_disable_start_th;
4225         uint8_t agg_frame_cnt_limit;
4226         uint32_t reserved2;
4227         uint32_t rs_table[IWM_LQ_MAX_RETRY_NUM];
4228         uint32_t ss_params;
4229 }; /* LINK_QUALITY_CMD_API_S_VER_1 */
4230
4231 /*
4232  * END mvm/fw-api-rs.h
4233  */
4234
4235 /*
4236  * BEGIN mvm/fw-api-tx.h
4237  */
4238
4239 /**
4240  * enum iwm_tx_flags - bitmasks for tx_flags in TX command
4241  * @IWM_TX_CMD_FLG_PROT_REQUIRE: use RTS or CTS-to-self to protect the frame
4242  * @IWM_TX_CMD_FLG_ACK: expect ACK from receiving station
4243  * @IWM_TX_CMD_FLG_STA_RATE: use RS table with initial index from the TX command.
4244  *      Otherwise, use rate_n_flags from the TX command
4245  * @IWM_TX_CMD_FLG_BA: this frame is a block ack
4246  * @IWM_TX_CMD_FLG_BAR: this frame is a BA request, immediate BAR is expected
4247  *      Must set IWM_TX_CMD_FLG_ACK with this flag.
4248  * @IWM_TX_CMD_FLG_TXOP_PROT: protect frame with full TXOP protection
4249  * @IWM_TX_CMD_FLG_VHT_NDPA: mark frame is NDPA for VHT beamformer sequence
4250  * @IWM_TX_CMD_FLG_HT_NDPA: mark frame is NDPA for HT beamformer sequence
4251  * @IWM_TX_CMD_FLG_CSI_FDBK2HOST: mark to send feedback to host (only if good CRC)
4252  * @IWM_TX_CMD_FLG_BT_DIS: disable BT priority for this frame
4253  * @IWM_TX_CMD_FLG_SEQ_CTL: set if FW should override the sequence control.
4254  *      Should be set for mgmt, non-QOS data, mcast, bcast and in scan command
4255  * @IWM_TX_CMD_FLG_MORE_FRAG: this frame is non-last MPDU
4256  * @IWM_TX_CMD_FLG_NEXT_FRAME: this frame includes information of the next frame
4257  * @IWM_TX_CMD_FLG_TSF: FW should calculate and insert TSF in the frame
4258  *      Should be set for beacons and probe responses
4259  * @IWM_TX_CMD_FLG_CALIB: activate PA TX power calibrations
4260  * @IWM_TX_CMD_FLG_KEEP_SEQ_CTL: if seq_ctl is set, don't increase inner seq count
4261  * @IWM_TX_CMD_FLG_AGG_START: allow this frame to start aggregation
4262  * @IWM_TX_CMD_FLG_MH_PAD: driver inserted 2 byte padding after MAC header.
4263  *      Should be set for 26/30 length MAC headers
4264  * @IWM_TX_CMD_FLG_RESP_TO_DRV: zero this if the response should go only to FW
4265  * @IWM_TX_CMD_FLG_TKIP_MIC_DONE: FW already performed TKIP MIC calculation
4266  * @IWM_TX_CMD_FLG_DUR: disable duration overwriting used in PS-Poll Assoc-id
4267  * @IWM_TX_CMD_FLG_FW_DROP: FW should mark frame to be dropped
4268  * @IWM_TX_CMD_FLG_EXEC_PAPD: execute PAPD
4269  * @IWM_TX_CMD_FLG_PAPD_TYPE: 0 for reference power, 1 for nominal power
4270  * @IWM_TX_CMD_FLG_HCCA_CHUNK: mark start of TSPEC chunk
4271  */
4272 enum iwm_tx_flags {
4273         IWM_TX_CMD_FLG_PROT_REQUIRE     = (1 << 0),
4274         IWM_TX_CMD_FLG_ACK              = (1 << 3),
4275         IWM_TX_CMD_FLG_STA_RATE         = (1 << 4),
4276         IWM_TX_CMD_FLG_BA               = (1 << 5),
4277         IWM_TX_CMD_FLG_BAR              = (1 << 6),
4278         IWM_TX_CMD_FLG_TXOP_PROT        = (1 << 7),
4279         IWM_TX_CMD_FLG_VHT_NDPA         = (1 << 8),
4280         IWM_TX_CMD_FLG_HT_NDPA          = (1 << 9),
4281         IWM_TX_CMD_FLG_CSI_FDBK2HOST    = (1 << 10),
4282         IWM_TX_CMD_FLG_BT_DIS           = (1 << 12),
4283         IWM_TX_CMD_FLG_SEQ_CTL          = (1 << 13),
4284         IWM_TX_CMD_FLG_MORE_FRAG        = (1 << 14),
4285         IWM_TX_CMD_FLG_NEXT_FRAME       = (1 << 15),
4286         IWM_TX_CMD_FLG_TSF              = (1 << 16),
4287         IWM_TX_CMD_FLG_CALIB            = (1 << 17),
4288         IWM_TX_CMD_FLG_KEEP_SEQ_CTL     = (1 << 18),
4289         IWM_TX_CMD_FLG_AGG_START        = (1 << 19),
4290         IWM_TX_CMD_FLG_MH_PAD           = (1 << 20),
4291         IWM_TX_CMD_FLG_RESP_TO_DRV      = (1 << 21),
4292         IWM_TX_CMD_FLG_TKIP_MIC_DONE    = (1 << 23),
4293         IWM_TX_CMD_FLG_DUR              = (1 << 25),
4294         IWM_TX_CMD_FLG_FW_DROP          = (1 << 26),
4295         IWM_TX_CMD_FLG_EXEC_PAPD        = (1 << 27),
4296         IWM_TX_CMD_FLG_PAPD_TYPE        = (1 << 28),
4297         IWM_TX_CMD_FLG_HCCA_CHUNK       = (1 << 31)
4298 }; /* IWM_TX_FLAGS_BITS_API_S_VER_1 */
4299
4300 /**
4301  * enum iwm_tx_pm_timeouts - pm timeout values in TX command
4302  * @IWM_PM_FRAME_NONE: no need to suspend sleep mode
4303  * @IWM_PM_FRAME_MGMT: fw suspend sleep mode for 100TU
4304  * @IWM_PM_FRAME_ASSOC: fw suspend sleep mode for 10sec
4305  */
4306 enum iwm_tx_pm_timeouts {
4307         IWM_PM_FRAME_NONE           = 0,
4308         IWM_PM_FRAME_MGMT           = 2,
4309         IWM_PM_FRAME_ASSOC          = 3,
4310 };
4311
4312 /*
4313  * TX command security control
4314  */
4315 #define IWM_TX_CMD_SEC_WEP              0x01
4316 #define IWM_TX_CMD_SEC_CCM              0x02
4317 #define IWM_TX_CMD_SEC_TKIP             0x03
4318 #define IWM_TX_CMD_SEC_EXT              0x04
4319 #define IWM_TX_CMD_SEC_MSK              0x07
4320 #define IWM_TX_CMD_SEC_WEP_KEY_IDX_POS  6
4321 #define IWM_TX_CMD_SEC_WEP_KEY_IDX_MSK  0xc0
4322 #define IWM_TX_CMD_SEC_KEY128           0x08
4323
4324 /* TODO: how does these values are OK with only 16 bit variable??? */
4325 /*
4326  * TX command next frame info
4327  *
4328  * bits 0:2 - security control (IWM_TX_CMD_SEC_*)
4329  * bit 3 - immediate ACK required
4330  * bit 4 - rate is taken from STA table
4331  * bit 5 - frame belongs to BA stream
4332  * bit 6 - immediate BA response expected
4333  * bit 7 - unused
4334  * bits 8:15 - Station ID
4335  * bits 16:31 - rate
4336  */
4337 #define IWM_TX_CMD_NEXT_FRAME_ACK_MSK           (0x8)
4338 #define IWM_TX_CMD_NEXT_FRAME_STA_RATE_MSK      (0x10)
4339 #define IWM_TX_CMD_NEXT_FRAME_BA_MSK            (0x20)
4340 #define IWM_TX_CMD_NEXT_FRAME_IMM_BA_RSP_MSK    (0x40)
4341 #define IWM_TX_CMD_NEXT_FRAME_FLAGS_MSK         (0xf8)
4342 #define IWM_TX_CMD_NEXT_FRAME_STA_ID_MSK        (0xff00)
4343 #define IWM_TX_CMD_NEXT_FRAME_STA_ID_POS        (8)
4344 #define IWM_TX_CMD_NEXT_FRAME_RATE_MSK          (0xffff0000)
4345 #define IWM_TX_CMD_NEXT_FRAME_RATE_POS          (16)
4346
4347 /*
4348  * TX command Frame life time in us - to be written in pm_frame_timeout
4349  */
4350 #define IWM_TX_CMD_LIFE_TIME_INFINITE   0xFFFFFFFF
4351 #define IWM_TX_CMD_LIFE_TIME_DEFAULT    2000000 /* 2000 ms*/
4352 #define IWM_TX_CMD_LIFE_TIME_PROBE_RESP 40000 /* 40 ms */
4353 #define IWM_TX_CMD_LIFE_TIME_EXPIRED_FRAME      0
4354
4355 /*
4356  * TID for non QoS frames - to be written in tid_tspec
4357  */
4358 #define IWM_TID_NON_QOS IWM_MAX_TID_COUNT
4359
4360 /*
4361  * Limits on the retransmissions - to be written in {data,rts}_retry_limit
4362  */
4363 #define IWM_DEFAULT_TX_RETRY                    15
4364 #define IWM_MGMT_DFAULT_RETRY_LIMIT             3
4365 #define IWM_RTS_DFAULT_RETRY_LIMIT              60
4366 #define IWM_BAR_DFAULT_RETRY_LIMIT              60
4367 #define IWM_LOW_RETRY_LIMIT                     7
4368
4369 /* TODO: complete documentation for try_cnt and btkill_cnt */
4370 /**
4371  * struct iwm_tx_cmd - TX command struct to FW
4372  * ( IWM_TX_CMD = 0x1c )
4373  * @len: in bytes of the payload, see below for details
4374  * @next_frame_len: same as len, but for next frame (0 if not applicable)
4375  *      Used for fragmentation and bursting, but not in 11n aggregation.
4376  * @tx_flags: combination of IWM_TX_CMD_FLG_*
4377  * @rate_n_flags: rate for *all* Tx attempts, if IWM_TX_CMD_FLG_STA_RATE_MSK is
4378  *      cleared. Combination of IWM_RATE_MCS_*
4379  * @sta_id: index of destination station in FW station table
4380  * @sec_ctl: security control, IWM_TX_CMD_SEC_*
4381  * @initial_rate_index: index into the rate table for initial TX attempt.
4382  *      Applied if IWM_TX_CMD_FLG_STA_RATE_MSK is set, normally 0 for data frames.
4383  * @key: security key
4384  * @next_frame_flags: IWM_TX_CMD_SEC_* and IWM_TX_CMD_NEXT_FRAME_*
4385  * @life_time: frame life time (usecs??)
4386  * @dram_lsb_ptr: Physical address of scratch area in the command (try_cnt +
4387  *      btkill_cnd + reserved), first 32 bits. "0" disables usage.
4388  * @dram_msb_ptr: upper bits of the scratch physical address
4389  * @rts_retry_limit: max attempts for RTS
4390  * @data_retry_limit: max attempts to send the data packet
4391  * @tid_spec: TID/tspec
4392  * @pm_frame_timeout: PM TX frame timeout
4393  * @driver_txop: duration od EDCA TXOP, in 32-usec units. Set this if not
4394  *      specified by HCCA protocol
4395  *
4396  * The byte count (both len and next_frame_len) includes MAC header
4397  * (24/26/30/32 bytes)
4398  * + 2 bytes pad if 26/30 header size
4399  * + 8 byte IV for CCM or TKIP (not used for WEP)
4400  * + Data payload
4401  * + 8-byte MIC (not used for CCM/WEP)
4402  * It does not include post-MAC padding, i.e.,
4403  * MIC (CCM) 8 bytes, ICV (WEP/TKIP/CKIP) 4 bytes, CRC 4 bytes.
4404  * Range of len: 14-2342 bytes.
4405  *
4406  * After the struct fields the MAC header is placed, plus any padding,
4407  * and then the actial payload.
4408  */
4409 struct iwm_tx_cmd {
4410         uint16_t len;
4411         uint16_t next_frame_len;
4412         uint32_t tx_flags;
4413         struct {
4414                 uint8_t try_cnt;
4415                 uint8_t btkill_cnt;
4416                 uint16_t reserved;
4417         } scratch; /* DRAM_SCRATCH_API_U_VER_1 */
4418         uint32_t rate_n_flags;
4419         uint8_t sta_id;
4420         uint8_t sec_ctl;
4421         uint8_t initial_rate_index;
4422         uint8_t reserved2;
4423         uint8_t key[16];
4424         uint16_t next_frame_flags;
4425         uint16_t reserved3;
4426         uint32_t life_time;
4427         uint32_t dram_lsb_ptr;
4428         uint8_t dram_msb_ptr;
4429         uint8_t rts_retry_limit;
4430         uint8_t data_retry_limit;
4431         uint8_t tid_tspec;
4432         uint16_t pm_frame_timeout;
4433         uint16_t driver_txop;
4434         uint8_t payload[0];
4435         struct ieee80211_frame hdr[0];
4436 } __packed; /* IWM_TX_CMD_API_S_VER_3 */
4437
4438 /*
4439  * TX response related data
4440  */
4441
4442 /*
4443  * enum iwm_tx_status - status that is returned by the fw after attempts to Tx
4444  * @IWM_TX_STATUS_SUCCESS:
4445  * @IWM_TX_STATUS_DIRECT_DONE:
4446  * @IWM_TX_STATUS_POSTPONE_DELAY:
4447  * @IWM_TX_STATUS_POSTPONE_FEW_BYTES:
4448  * @IWM_TX_STATUS_POSTPONE_BT_PRIO:
4449  * @IWM_TX_STATUS_POSTPONE_QUIET_PERIOD:
4450  * @IWM_TX_STATUS_POSTPONE_CALC_TTAK:
4451  * @IWM_TX_STATUS_FAIL_INTERNAL_CROSSED_RETRY:
4452  * @IWM_TX_STATUS_FAIL_SHORT_LIMIT:
4453  * @IWM_TX_STATUS_FAIL_LONG_LIMIT:
4454  * @IWM_TX_STATUS_FAIL_UNDERRUN:
4455  * @IWM_TX_STATUS_FAIL_DRAIN_FLOW:
4456  * @IWM_TX_STATUS_FAIL_RFKILL_FLUSH:
4457  * @IWM_TX_STATUS_FAIL_LIFE_EXPIRE:
4458  * @IWM_TX_STATUS_FAIL_DEST_PS:
4459  * @IWM_TX_STATUS_FAIL_HOST_ABORTED:
4460  * @IWM_TX_STATUS_FAIL_BT_RETRY:
4461  * @IWM_TX_STATUS_FAIL_STA_INVALID:
4462  * @IWM_TX_TATUS_FAIL_FRAG_DROPPED:
4463  * @IWM_TX_STATUS_FAIL_TID_DISABLE:
4464  * @IWM_TX_STATUS_FAIL_FIFO_FLUSHED:
4465  * @IWM_TX_STATUS_FAIL_SMALL_CF_POLL:
4466  * @IWM_TX_STATUS_FAIL_FW_DROP:
4467  * @IWM_TX_STATUS_FAIL_STA_COLOR_MISMATCH: mismatch between color of Tx cmd and
4468  *      STA table
4469  * @IWM_TX_FRAME_STATUS_INTERNAL_ABORT:
4470  * @IWM_TX_MODE_MSK:
4471  * @IWM_TX_MODE_NO_BURST:
4472  * @IWM_TX_MODE_IN_BURST_SEQ:
4473  * @IWM_TX_MODE_FIRST_IN_BURST:
4474  * @IWM_TX_QUEUE_NUM_MSK:
4475  *
4476  * Valid only if frame_count =1
4477  * TODO: complete documentation
4478  */
4479 enum iwm_tx_status {
4480         IWM_TX_STATUS_MSK = 0x000000ff,
4481         IWM_TX_STATUS_SUCCESS = 0x01,
4482         IWM_TX_STATUS_DIRECT_DONE = 0x02,
4483         /* postpone TX */
4484         IWM_TX_STATUS_POSTPONE_DELAY = 0x40,
4485         IWM_TX_STATUS_POSTPONE_FEW_BYTES = 0x41,
4486         IWM_TX_STATUS_POSTPONE_BT_PRIO = 0x42,
4487         IWM_TX_STATUS_POSTPONE_QUIET_PERIOD = 0x43,
4488         IWM_TX_STATUS_POSTPONE_CALC_TTAK = 0x44,
4489         /* abort TX */
4490         IWM_TX_STATUS_FAIL_INTERNAL_CROSSED_RETRY = 0x81,
4491         IWM_TX_STATUS_FAIL_SHORT_LIMIT = 0x82,
4492         IWM_TX_STATUS_FAIL_LONG_LIMIT = 0x83,
4493         IWM_TX_STATUS_FAIL_UNDERRUN = 0x84,
4494         IWM_TX_STATUS_FAIL_DRAIN_FLOW = 0x85,
4495         IWM_TX_STATUS_FAIL_RFKILL_FLUSH = 0x86,
4496         IWM_TX_STATUS_FAIL_LIFE_EXPIRE = 0x87,
4497         IWM_TX_STATUS_FAIL_DEST_PS = 0x88,
4498         IWM_TX_STATUS_FAIL_HOST_ABORTED = 0x89,
4499         IWM_TX_STATUS_FAIL_BT_RETRY = 0x8a,
4500         IWM_TX_STATUS_FAIL_STA_INVALID = 0x8b,
4501         IWM_TX_STATUS_FAIL_FRAG_DROPPED = 0x8c,
4502         IWM_TX_STATUS_FAIL_TID_DISABLE = 0x8d,
4503         IWM_TX_STATUS_FAIL_FIFO_FLUSHED = 0x8e,
4504         IWM_TX_STATUS_FAIL_SMALL_CF_POLL = 0x8f,
4505         IWM_TX_STATUS_FAIL_FW_DROP = 0x90,
4506         IWM_TX_STATUS_FAIL_STA_COLOR_MISMATCH = 0x91,
4507         IWM_TX_STATUS_INTERNAL_ABORT = 0x92,
4508         IWM_TX_MODE_MSK = 0x00000f00,
4509         IWM_TX_MODE_NO_BURST = 0x00000000,
4510         IWM_TX_MODE_IN_BURST_SEQ = 0x00000100,
4511         IWM_TX_MODE_FIRST_IN_BURST = 0x00000200,
4512         IWM_TX_QUEUE_NUM_MSK = 0x0001f000,
4513         IWM_TX_NARROW_BW_MSK = 0x00060000,
4514         IWM_TX_NARROW_BW_1DIV2 = 0x00020000,
4515         IWM_TX_NARROW_BW_1DIV4 = 0x00040000,
4516         IWM_TX_NARROW_BW_1DIV8 = 0x00060000,
4517 };
4518
4519 /*
4520  * enum iwm_tx_agg_status - TX aggregation status
4521  * @IWM_AGG_TX_STATE_STATUS_MSK:
4522  * @IWM_AGG_TX_STATE_TRANSMITTED:
4523  * @IWM_AGG_TX_STATE_UNDERRUN:
4524  * @IWM_AGG_TX_STATE_BT_PRIO:
4525  * @IWM_AGG_TX_STATE_FEW_BYTES:
4526  * @IWM_AGG_TX_STATE_ABORT:
4527  * @IWM_AGG_TX_STATE_LAST_SENT_TTL:
4528  * @IWM_AGG_TX_STATE_LAST_SENT_TRY_CNT:
4529  * @IWM_AGG_TX_STATE_LAST_SENT_BT_KILL:
4530  * @IWM_AGG_TX_STATE_SCD_QUERY:
4531  * @IWM_AGG_TX_STATE_TEST_BAD_CRC32:
4532  * @IWM_AGG_TX_STATE_RESPONSE:
4533  * @IWM_AGG_TX_STATE_DUMP_TX:
4534  * @IWM_AGG_TX_STATE_DELAY_TX:
4535  * @IWM_AGG_TX_STATE_TRY_CNT_MSK: Retry count for 1st frame in aggregation (retries
4536  *      occur if tx failed for this frame when it was a member of a previous
4537  *      aggregation block). If rate scaling is used, retry count indicates the
4538  *      rate table entry used for all frames in the new agg.
4539  *@ IWM_AGG_TX_STATE_SEQ_NUM_MSK: Command ID and sequence number of Tx command for
4540  *      this frame
4541  *
4542  * TODO: complete documentation
4543  */
4544 enum iwm_tx_agg_status {
4545         IWM_AGG_TX_STATE_STATUS_MSK = 0x00fff,
4546         IWM_AGG_TX_STATE_TRANSMITTED = 0x000,
4547         IWM_AGG_TX_STATE_UNDERRUN = 0x001,
4548         IWM_AGG_TX_STATE_BT_PRIO = 0x002,
4549         IWM_AGG_TX_STATE_FEW_BYTES = 0x004,
4550         IWM_AGG_TX_STATE_ABORT = 0x008,
4551         IWM_AGG_TX_STATE_LAST_SENT_TTL = 0x010,
4552         IWM_AGG_TX_STATE_LAST_SENT_TRY_CNT = 0x020,
4553         IWM_AGG_TX_STATE_LAST_SENT_BT_KILL = 0x040,
4554         IWM_AGG_TX_STATE_SCD_QUERY = 0x080,
4555         IWM_AGG_TX_STATE_TEST_BAD_CRC32 = 0x0100,
4556         IWM_AGG_TX_STATE_RESPONSE = 0x1ff,
4557         IWM_AGG_TX_STATE_DUMP_TX = 0x200,
4558         IWM_AGG_TX_STATE_DELAY_TX = 0x400,
4559         IWM_AGG_TX_STATE_TRY_CNT_POS = 12,
4560         IWM_AGG_TX_STATE_TRY_CNT_MSK = 0xf << IWM_AGG_TX_STATE_TRY_CNT_POS,
4561 };
4562
4563 #define IWM_AGG_TX_STATE_LAST_SENT_MSK  (IWM_AGG_TX_STATE_LAST_SENT_TTL| \
4564                                      IWM_AGG_TX_STATE_LAST_SENT_TRY_CNT| \
4565                                      IWM_AGG_TX_STATE_LAST_SENT_BT_KILL)
4566
4567 /*
4568  * The mask below describes a status where we are absolutely sure that the MPDU
4569  * wasn't sent. For BA/Underrun we cannot be that sure. All we know that we've
4570  * written the bytes to the TXE, but we know nothing about what the DSP did.
4571  */
4572 #define IWM_AGG_TX_STAT_FRAME_NOT_SENT (IWM_AGG_TX_STATE_FEW_BYTES | \
4573                                     IWM_AGG_TX_STATE_ABORT | \
4574                                     IWM_AGG_TX_STATE_SCD_QUERY)
4575
4576 /*
4577  * IWM_REPLY_TX = 0x1c (response)
4578  *
4579  * This response may be in one of two slightly different formats, indicated
4580  * by the frame_count field:
4581  *
4582  * 1)   No aggregation (frame_count == 1).  This reports Tx results for a single
4583  *      frame. Multiple attempts, at various bit rates, may have been made for
4584  *      this frame.
4585  *
4586  * 2)   Aggregation (frame_count > 1).  This reports Tx results for two or more
4587  *      frames that used block-acknowledge.  All frames were transmitted at
4588  *      same rate. Rate scaling may have been used if first frame in this new
4589  *      agg block failed in previous agg block(s).
4590  *
4591  *      Note that, for aggregation, ACK (block-ack) status is not delivered
4592  *      here; block-ack has not been received by the time the device records
4593  *      this status.
4594  *      This status relates to reasons the tx might have been blocked or aborted
4595  *      within the device, rather than whether it was received successfully by
4596  *      the destination station.
4597  */
4598
4599 /**
4600  * struct iwm_agg_tx_status - per packet TX aggregation status
4601  * @status: enum iwm_tx_agg_status
4602  * @sequence: Sequence # for this frame's Tx cmd (not SSN!)
4603  */
4604 struct iwm_agg_tx_status {
4605         uint16_t status;
4606         uint16_t sequence;
4607 } __packed;
4608
4609 /*
4610  * definitions for initial rate index field
4611  * bits [3:0] initial rate index
4612  * bits [6:4] rate table color, used for the initial rate
4613  * bit-7 invalid rate indication
4614  */
4615 #define IWM_TX_RES_INIT_RATE_INDEX_MSK 0x0f
4616 #define IWM_TX_RES_RATE_TABLE_COLOR_MSK 0x70
4617 #define IWM_TX_RES_INV_RATE_INDEX_MSK 0x80
4618
4619 #define IWM_MVM_TX_RES_GET_TID(_ra_tid) ((_ra_tid) & 0x0f)
4620 #define IWM_MVM_TX_RES_GET_RA(_ra_tid) ((_ra_tid) >> 4)
4621
4622 /**
4623  * struct iwm_mvm_tx_resp - notifies that fw is TXing a packet
4624  * ( IWM_REPLY_TX = 0x1c )
4625  * @frame_count: 1 no aggregation, >1 aggregation
4626  * @bt_kill_count: num of times blocked by bluetooth (unused for agg)
4627  * @failure_rts: num of failures due to unsuccessful RTS
4628  * @failure_frame: num failures due to no ACK (unused for agg)
4629  * @initial_rate: for non-agg: rate of the successful Tx. For agg: rate of the
4630  *      Tx of all the batch. IWM_RATE_MCS_*
4631  * @wireless_media_time: for non-agg: RTS + CTS + frame tx attempts time + ACK.
4632  *      for agg: RTS + CTS + aggregation tx time + block-ack time.
4633  *      in usec.
4634  * @pa_status: tx power info
4635  * @pa_integ_res_a: tx power info
4636  * @pa_integ_res_b: tx power info
4637  * @pa_integ_res_c: tx power info
4638  * @measurement_req_id: tx power info
4639  * @tfd_info: TFD information set by the FH
4640  * @seq_ctl: sequence control from the Tx cmd
4641  * @byte_cnt: byte count from the Tx cmd
4642  * @tlc_info: TLC rate info
4643  * @ra_tid: bits [3:0] = ra, bits [7:4] = tid
4644  * @frame_ctrl: frame control
4645  * @status: for non-agg:  frame status IWM_TX_STATUS_*
4646  *      for agg: status of 1st frame, IWM_AGG_TX_STATE_*; other frame status fields
4647  *      follow this one, up to frame_count.
4648  *
4649  * After the array of statuses comes the SSN of the SCD. Look at
4650  * %iwm_mvm_get_scd_ssn for more details.
4651  */
4652 struct iwm_mvm_tx_resp {
4653         uint8_t frame_count;
4654         uint8_t bt_kill_count;
4655         uint8_t failure_rts;
4656         uint8_t failure_frame;
4657         uint32_t initial_rate;
4658         uint16_t wireless_media_time;
4659
4660         uint8_t pa_status;
4661         uint8_t pa_integ_res_a[3];
4662         uint8_t pa_integ_res_b[3];
4663         uint8_t pa_integ_res_c[3];
4664         uint16_t measurement_req_id;
4665         uint8_t reduced_tpc;
4666         uint8_t reserved;
4667
4668         uint32_t tfd_info;
4669         uint16_t seq_ctl;
4670         uint16_t byte_cnt;
4671         uint8_t tlc_info;
4672         uint8_t ra_tid;
4673         uint16_t frame_ctrl;
4674
4675         struct iwm_agg_tx_status status;
4676 } __packed; /* IWM_TX_RSP_API_S_VER_3 */
4677
4678 /**
4679  * struct iwm_mvm_ba_notif - notifies about reception of BA
4680  * ( IWM_BA_NOTIF = 0xc5 )
4681  * @sta_addr_lo32: lower 32 bits of the MAC address
4682  * @sta_addr_hi16: upper 16 bits of the MAC address
4683  * @sta_id: Index of recipient (BA-sending) station in fw's station table
4684  * @tid: tid of the session
4685  * @seq_ctl:
4686  * @bitmap: the bitmap of the BA notification as seen in the air
4687  * @scd_flow: the tx queue this BA relates to
4688  * @scd_ssn: the index of the last contiguously sent packet
4689  * @txed: number of Txed frames in this batch
4690  * @txed_2_done: number of Acked frames in this batch
4691  */
4692 struct iwm_mvm_ba_notif {
4693         uint32_t sta_addr_lo32;
4694         uint16_t sta_addr_hi16;
4695         uint16_t reserved;
4696
4697         uint8_t sta_id;
4698         uint8_t tid;
4699         uint16_t seq_ctl;
4700         uint64_t bitmap;
4701         uint16_t scd_flow;
4702         uint16_t scd_ssn;
4703         uint8_t txed;
4704         uint8_t txed_2_done;
4705         uint16_t reserved1;
4706 } __packed;
4707
4708 /*
4709  * struct iwm_mac_beacon_cmd - beacon template command
4710  * @tx: the tx commands associated with the beacon frame
4711  * @template_id: currently equal to the mac context id of the coresponding
4712  *  mac.
4713  * @tim_idx: the offset of the tim IE in the beacon
4714  * @tim_size: the length of the tim IE
4715  * @frame: the template of the beacon frame
4716  */
4717 struct iwm_mac_beacon_cmd {
4718         struct iwm_tx_cmd tx;
4719         uint32_t template_id;
4720         uint32_t tim_idx;
4721         uint32_t tim_size;
4722         struct ieee80211_frame frame[0];
4723 } __packed;
4724
4725 struct iwm_beacon_notif {
4726         struct iwm_mvm_tx_resp beacon_notify_hdr;
4727         uint64_t tsf;
4728         uint32_t ibss_mgr_status;
4729 } __packed;
4730
4731 /**
4732  * enum iwm_dump_control - dump (flush) control flags
4733  * @IWM_DUMP_TX_FIFO_FLUSH: Dump MSDUs until the FIFO is empty
4734  *      and the TFD queues are empty.
4735  */
4736 enum iwm_dump_control {
4737         IWM_DUMP_TX_FIFO_FLUSH  = (1 << 1),
4738 };
4739
4740 /**
4741  * struct iwm_tx_path_flush_cmd -- queue/FIFO flush command
4742  * @queues_ctl: bitmap of queues to flush
4743  * @flush_ctl: control flags
4744  * @reserved: reserved
4745  */
4746 struct iwm_tx_path_flush_cmd {
4747         uint32_t queues_ctl;
4748         uint16_t flush_ctl;
4749         uint16_t reserved;
4750 } __packed; /* IWM_TX_PATH_FLUSH_CMD_API_S_VER_1 */
4751
4752 /**
4753  * iwm_mvm_get_scd_ssn - returns the SSN of the SCD
4754  * @tx_resp: the Tx response from the fw (agg or non-agg)
4755  *
4756  * When the fw sends an AMPDU, it fetches the MPDUs one after the other. Since
4757  * it can't know that everything will go well until the end of the AMPDU, it
4758  * can't know in advance the number of MPDUs that will be sent in the current
4759  * batch. This is why it writes the agg Tx response while it fetches the MPDUs.
4760  * Hence, it can't know in advance what the SSN of the SCD will be at the end
4761  * of the batch. This is why the SSN of the SCD is written at the end of the
4762  * whole struct at a variable offset. This function knows how to cope with the
4763  * variable offset and returns the SSN of the SCD.
4764  */
4765 static inline uint32_t iwm_mvm_get_scd_ssn(struct iwm_mvm_tx_resp *tx_resp)
4766 {
4767         return le32_to_cpup((uint32_t *)&tx_resp->status +
4768                             tx_resp->frame_count) & 0xfff;
4769 }
4770
4771 /*
4772  * END mvm/fw-api-tx.h
4773  */
4774
4775 /*
4776  * BEGIN mvm/fw-api-scan.h
4777  */
4778
4779 /**
4780  * struct iwm_scd_txq_cfg_cmd - New txq hw scheduler config command
4781  * @token:
4782  * @sta_id: station id
4783  * @tid:
4784  * @scd_queue: scheduler queue to confiug
4785  * @enable: 1 queue enable, 0 queue disable
4786  * @aggregate: 1 aggregated queue, 0 otherwise
4787  * @tx_fifo: %enum iwm_mvm_tx_fifo
4788  * @window: BA window size
4789  * @ssn: SSN for the BA agreement
4790  */
4791 struct iwm_scd_txq_cfg_cmd {
4792         uint8_t token;
4793         uint8_t sta_id;
4794         uint8_t tid;
4795         uint8_t scd_queue;
4796         uint8_t enable;
4797         uint8_t aggregate;
4798         uint8_t tx_fifo;
4799         uint8_t window;
4800         uint16_t ssn;
4801         uint16_t reserved;
4802 } __packed; /* SCD_QUEUE_CFG_CMD_API_S_VER_1 */
4803
4804 /**
4805  * struct iwm_scd_txq_cfg_rsp
4806  * @token: taken from the command
4807  * @sta_id: station id from the command
4808  * @tid: tid from the command
4809  * @scd_queue: scd_queue from the command
4810  */
4811 struct iwm_scd_txq_cfg_rsp {
4812         uint8_t token;
4813         uint8_t sta_id;
4814         uint8_t tid;
4815         uint8_t scd_queue;
4816 } __packed; /* SCD_QUEUE_CFG_RSP_API_S_VER_1 */
4817
4818
4819 /* Scan Commands, Responses, Notifications */
4820
4821 /* Masks for iwm_scan_channel.type flags */
4822 #define IWM_SCAN_CHANNEL_TYPE_ACTIVE    (1 << 0)
4823 #define IWM_SCAN_CHANNEL_NSSIDS(x)      (((1 << (x)) - 1) << 1)
4824
4825 /* Max number of IEs for direct SSID scans in a command */
4826 #define IWM_PROBE_OPTION_MAX            20
4827
4828 /**
4829  * struct iwm_ssid_ie - directed scan network information element
4830  *
4831  * Up to 20 of these may appear in IWM_REPLY_SCAN_CMD,
4832  * selected by "type" bit field in struct iwm_scan_channel;
4833  * each channel may select different ssids from among the 20 entries.
4834  * SSID IEs get transmitted in reverse order of entry.
4835  */
4836 struct iwm_ssid_ie {
4837         uint8_t id;
4838         uint8_t len;
4839         uint8_t ssid[IEEE80211_NWID_LEN];
4840 } __packed; /* IWM_SCAN_DIRECT_SSID_IE_API_S_VER_1 */
4841
4842 /* scan offload */
4843 #define IWM_SCAN_MAX_BLACKLIST_LEN      64
4844 #define IWM_SCAN_SHORT_BLACKLIST_LEN    16
4845 #define IWM_SCAN_MAX_PROFILES           11
4846 #define IWM_SCAN_OFFLOAD_PROBE_REQ_SIZE 512
4847
4848 /* Default watchdog (in MS) for scheduled scan iteration */
4849 #define IWM_SCHED_SCAN_WATCHDOG cpu_to_le16(15000)
4850
4851 #define IWM_GOOD_CRC_TH_DEFAULT cpu_to_le16(1)
4852 #define IWM_CAN_ABORT_STATUS 1
4853
4854 #define IWM_FULL_SCAN_MULTIPLIER 5
4855 #define IWM_FAST_SCHED_SCAN_ITERATIONS 3
4856 #define IWM_MAX_SCHED_SCAN_PLANS 2
4857
4858 /**
4859  * iwm_scan_schedule_lmac - schedule of scan offload
4860  * @delay:              delay between iterations, in seconds.
4861  * @iterations:         num of scan iterations
4862  * @full_scan_mul:      number of partial scans before each full scan
4863  */
4864 struct iwm_scan_schedule_lmac {
4865         uint16_t delay;
4866         uint8_t iterations;
4867         uint8_t full_scan_mul;
4868 } __packed; /* SCAN_SCHEDULE_API_S */
4869
4870 /**
4871  * iwm_scan_req_tx_cmd - SCAN_REQ_TX_CMD_API_S
4872  * @tx_flags: combination of TX_CMD_FLG_*
4873  * @rate_n_flags: rate for *all* Tx attempts, if TX_CMD_FLG_STA_RATE_MSK is
4874  *      cleared. Combination of RATE_MCS_*
4875  * @sta_id: index of destination station in FW station table
4876  * @reserved: for alignment and future use
4877  */
4878 struct iwm_scan_req_tx_cmd {
4879         uint32_t tx_flags;
4880         uint32_t rate_n_flags;
4881         uint8_t sta_id;
4882         uint8_t reserved[3];
4883 } __packed;
4884
4885 enum iwm_scan_channel_flags_lmac {
4886         IWM_UNIFIED_SCAN_CHANNEL_FULL           = (1 << 27),
4887         IWM_UNIFIED_SCAN_CHANNEL_PARTIAL        = (1 << 28),
4888 };
4889
4890 /**
4891  * iwm_scan_channel_cfg_lmac - SCAN_CHANNEL_CFG_S_VER2
4892  * @flags:              bits 1-20: directed scan to i'th ssid
4893  *                      other bits &enum iwm_scan_channel_flags_lmac
4894  * @channel_number:     channel number 1-13 etc
4895  * @iter_count:         scan iteration on this channel
4896  * @iter_interval:      interval in seconds between iterations on one channel
4897  */
4898 struct iwm_scan_channel_cfg_lmac {
4899         uint32_t flags;
4900         uint16_t channel_num;
4901         uint16_t iter_count;
4902         uint32_t iter_interval;
4903 } __packed;
4904
4905 /*
4906  * iwm_scan_probe_segment - PROBE_SEGMENT_API_S_VER_1
4907  * @offset: offset in the data block
4908  * @len: length of the segment
4909  */
4910 struct iwm_scan_probe_segment {
4911         uint16_t offset;
4912         uint16_t len;
4913 } __packed;
4914
4915 /* iwm_scan_probe_req - PROBE_REQUEST_FRAME_API_S_VER_2
4916  * @mac_header: first (and common) part of the probe
4917  * @band_data: band specific data
4918  * @common_data: last (and common) part of the probe
4919  * @buf: raw data block
4920  */
4921 struct iwm_scan_probe_req {
4922         struct iwm_scan_probe_segment mac_header;
4923         struct iwm_scan_probe_segment band_data[2];
4924         struct iwm_scan_probe_segment common_data;
4925         uint8_t buf[IWM_SCAN_OFFLOAD_PROBE_REQ_SIZE];
4926 } __packed;
4927
4928 enum iwm_scan_channel_flags {
4929         IWM_SCAN_CHANNEL_FLAG_EBS               = (1 << 0),
4930         IWM_SCAN_CHANNEL_FLAG_EBS_ACCURATE      = (1 << 1),
4931         IWM_SCAN_CHANNEL_FLAG_CACHE_ADD         = (1 << 2),
4932 };
4933
4934 /* iwm_scan_channel_opt - CHANNEL_OPTIMIZATION_API_S
4935  * @flags: enum iwm_scan_channel_flags
4936  * @non_ebs_ratio: defines the ratio of number of scan iterations where EBS is
4937  *      involved.
4938  *      1 - EBS is disabled.
4939  *      2 - every second scan will be full scan(and so on).
4940  */
4941 struct iwm_scan_channel_opt {
4942         uint16_t flags;
4943         uint16_t non_ebs_ratio;
4944 } __packed;
4945
4946 /**
4947  * iwm_mvm_lmac_scan_flags
4948  * @IWM_MVM_LMAC_SCAN_FLAG_PASS_ALL: pass all beacons and probe responses
4949  *      without filtering.
4950  * @IWM_MVM_LMAC_SCAN_FLAG_PASSIVE: force passive scan on all channels
4951  * @IWM_MVM_LMAC_SCAN_FLAG_PRE_CONNECTION: single channel scan
4952  * @IWM_MVM_LMAC_SCAN_FLAG_ITER_COMPLETE: send iteration complete notification
4953  * @IWM_MVM_LMAC_SCAN_FLAG_MULTIPLE_SSIDS multiple SSID matching
4954  * @IWM_MVM_LMAC_SCAN_FLAG_FRAGMENTED: all passive scans will be fragmented
4955  * @IWM_MVM_LMAC_SCAN_FLAGS_RRM_ENABLED: insert WFA vendor-specific TPC report
4956  *      and DS parameter set IEs into probe requests.
4957  * @IWM_MVM_LMAC_SCAN_FLAG_EXTENDED_DWELL: use extended dwell time on channels
4958  *      1, 6 and 11.
4959  * @IWM_MVM_LMAC_SCAN_FLAG_MATCH: Send match found notification on matches
4960  */
4961 enum iwm_mvm_lmac_scan_flags {
4962         IWM_MVM_LMAC_SCAN_FLAG_PASS_ALL         = (1 << 0),
4963         IWM_MVM_LMAC_SCAN_FLAG_PASSIVE          = (1 << 1),
4964         IWM_MVM_LMAC_SCAN_FLAG_PRE_CONNECTION   = (1 << 2),
4965         IWM_MVM_LMAC_SCAN_FLAG_ITER_COMPLETE    = (1 << 3),
4966         IWM_MVM_LMAC_SCAN_FLAG_MULTIPLE_SSIDS   = (1 << 4),
4967         IWM_MVM_LMAC_SCAN_FLAG_FRAGMENTED       = (1 << 5),
4968         IWM_MVM_LMAC_SCAN_FLAGS_RRM_ENABLED     = (1 << 6),
4969         IWM_MVM_LMAC_SCAN_FLAG_EXTENDED_DWELL   = (1 << 7),
4970         IWM_MVM_LMAC_SCAN_FLAG_MATCH            = (1 << 9),
4971 };
4972
4973 enum iwm_scan_priority {
4974         IWM_SCAN_PRIORITY_LOW,
4975         IWM_SCAN_PRIORITY_MEDIUM,
4976         IWM_SCAN_PRIORITY_HIGH,
4977 };
4978
4979 /**
4980  * iwm_scan_req_lmac - SCAN_REQUEST_CMD_API_S_VER_1
4981  * @reserved1: for alignment and future use
4982  * @channel_num: num of channels to scan
4983  * @active-dwell: dwell time for active channels
4984  * @passive-dwell: dwell time for passive channels
4985  * @fragmented-dwell: dwell time for fragmented passive scan
4986  * @extended_dwell: dwell time for channels 1, 6 and 11 (in certain cases)
4987  * @reserved2: for alignment and future use
4988  * @rx_chain_selct: PHY_RX_CHAIN_* flags
4989  * @scan_flags: &enum iwm_mvm_lmac_scan_flags
4990  * @max_out_time: max time (in TU) to be out of associated channel
4991  * @suspend_time: pause scan this long (TUs) when returning to service channel
4992  * @flags: RXON flags
4993  * @filter_flags: RXON filter
4994  * @tx_cmd: tx command for active scan; for 2GHz and for 5GHz
4995  * @direct_scan: list of SSIDs for directed active scan
4996  * @scan_prio: enum iwm_scan_priority
4997  * @iter_num: number of scan iterations
4998  * @delay: delay in seconds before first iteration
4999  * @schedule: two scheduling plans. The first one is finite, the second one can
5000  *      be infinite.
5001  * @channel_opt: channel optimization options, for full and partial scan
5002  * @data: channel configuration and probe request packet.
5003  */
5004 struct iwm_scan_req_lmac {
5005         /* SCAN_REQUEST_FIXED_PART_API_S_VER_7 */
5006         uint32_t reserved1;
5007         uint8_t n_channels;
5008         uint8_t active_dwell;
5009         uint8_t passive_dwell;
5010         uint8_t fragmented_dwell;
5011         uint8_t extended_dwell;
5012         uint8_t reserved2;
5013         uint16_t rx_chain_select;
5014         uint32_t scan_flags;
5015         uint32_t max_out_time;
5016         uint32_t suspend_time;
5017         /* RX_ON_FLAGS_API_S_VER_1 */
5018         uint32_t flags;
5019         uint32_t filter_flags;
5020         struct iwm_scan_req_tx_cmd tx_cmd[2];
5021         struct iwm_ssid_ie direct_scan[IWM_PROBE_OPTION_MAX];
5022         uint32_t scan_prio;
5023         /* SCAN_REQ_PERIODIC_PARAMS_API_S */
5024         uint32_t iter_num;
5025         uint32_t delay;
5026         struct iwm_scan_schedule_lmac schedule[IWM_MAX_SCHED_SCAN_PLANS];
5027         struct iwm_scan_channel_opt channel_opt[2];
5028         uint8_t data[];
5029 } __packed;
5030
5031 /**
5032  * iwm_scan_offload_complete - PERIODIC_SCAN_COMPLETE_NTF_API_S_VER_2
5033  * @last_schedule_line: last schedule line executed (fast or regular)
5034  * @last_schedule_iteration: last scan iteration executed before scan abort
5035  * @status: enum iwm_scan_offload_complete_status
5036  * @ebs_status: EBS success status &enum iwm_scan_ebs_status
5037  * @time_after_last_iter; time in seconds elapsed after last iteration
5038  */
5039 struct iwm_periodic_scan_complete {
5040         uint8_t last_schedule_line;
5041         uint8_t last_schedule_iteration;
5042         uint8_t status;
5043         uint8_t ebs_status;
5044         uint32_t time_after_last_iter;
5045         uint32_t reserved;
5046 } __packed;
5047
5048 /**
5049  * struct iwm_scan_results_notif - scan results for one channel -
5050  *      SCAN_RESULT_NTF_API_S_VER_3
5051  * @channel: which channel the results are from
5052  * @band: 0 for 5.2 GHz, 1 for 2.4 GHz
5053  * @probe_status: IWM_SCAN_PROBE_STATUS_*, indicates success of probe request
5054  * @num_probe_not_sent: # of request that weren't sent due to not enough time
5055  * @duration: duration spent in channel, in usecs
5056  */
5057 struct iwm_scan_results_notif {
5058         uint8_t channel;
5059         uint8_t band;
5060         uint8_t probe_status;
5061         uint8_t num_probe_not_sent;
5062         uint32_t duration;
5063 } __packed;
5064
5065 enum iwm_scan_framework_client {
5066         IWM_SCAN_CLIENT_SCHED_SCAN      = (1 << 0),
5067         IWM_SCAN_CLIENT_NETDETECT       = (1 << 1),
5068         IWM_SCAN_CLIENT_ASSET_TRACKING  = (1 << 2),
5069 };
5070
5071 /**
5072  * iwm_scan_offload_blacklist - IWM_SCAN_OFFLOAD_BLACKLIST_S
5073  * @ssid:               MAC address to filter out
5074  * @reported_rssi:      AP rssi reported to the host
5075  * @client_bitmap: clients ignore this entry  - enum scan_framework_client
5076  */
5077 struct iwm_scan_offload_blacklist {
5078         uint8_t ssid[IEEE80211_ADDR_LEN];
5079         uint8_t reported_rssi;
5080         uint8_t client_bitmap;
5081 } __packed;
5082
5083 enum iwm_scan_offload_network_type {
5084         IWM_NETWORK_TYPE_BSS    = 1,
5085         IWM_NETWORK_TYPE_IBSS   = 2,
5086         IWM_NETWORK_TYPE_ANY    = 3,
5087 };
5088
5089 enum iwm_scan_offload_band_selection {
5090         IWM_SCAN_OFFLOAD_SELECT_2_4     = 0x4,
5091         IWM_SCAN_OFFLOAD_SELECT_5_2     = 0x8,
5092         IWM_SCAN_OFFLOAD_SELECT_ANY     = 0xc,
5093 };
5094
5095 /**
5096  * iwm_scan_offload_profile - IWM_SCAN_OFFLOAD_PROFILE_S
5097  * @ssid_index:         index to ssid list in fixed part
5098  * @unicast_cipher:     encryption olgorithm to match - bitmap
5099  * @aut_alg:            authentication olgorithm to match - bitmap
5100  * @network_type:       enum iwm_scan_offload_network_type
5101  * @band_selection:     enum iwm_scan_offload_band_selection
5102  * @client_bitmap:      clients waiting for match - enum scan_framework_client
5103  */
5104 struct iwm_scan_offload_profile {
5105         uint8_t ssid_index;
5106         uint8_t unicast_cipher;
5107         uint8_t auth_alg;
5108         uint8_t network_type;
5109         uint8_t band_selection;
5110         uint8_t client_bitmap;
5111         uint8_t reserved[2];
5112 } __packed;
5113
5114 /**
5115  * iwm_scan_offload_profile_cfg - IWM_SCAN_OFFLOAD_PROFILES_CFG_API_S_VER_1
5116  * @blaclist:           AP list to filter off from scan results
5117  * @profiles:           profiles to search for match
5118  * @blacklist_len:      length of blacklist
5119  * @num_profiles:       num of profiles in the list
5120  * @match_notify:       clients waiting for match found notification
5121  * @pass_match:         clients waiting for the results
5122  * @active_clients:     active clients bitmap - enum scan_framework_client
5123  * @any_beacon_notify:  clients waiting for match notification without match
5124  */
5125 struct iwm_scan_offload_profile_cfg {
5126         struct iwm_scan_offload_profile profiles[IWM_SCAN_MAX_PROFILES];
5127         uint8_t blacklist_len;
5128         uint8_t num_profiles;
5129         uint8_t match_notify;
5130         uint8_t pass_match;
5131         uint8_t active_clients;
5132         uint8_t any_beacon_notify;
5133         uint8_t reserved[2];
5134 } __packed;
5135
5136 enum iwm_scan_offload_complete_status {
5137         IWM_SCAN_OFFLOAD_COMPLETED      = 1,
5138         IWM_SCAN_OFFLOAD_ABORTED        = 2,
5139 };
5140
5141 enum iwm_scan_ebs_status {
5142         IWM_SCAN_EBS_SUCCESS,
5143         IWM_SCAN_EBS_FAILED,
5144         IWM_SCAN_EBS_CHAN_NOT_FOUND,
5145         IWM_SCAN_EBS_INACTIVE,
5146 };
5147
5148 /**
5149  * struct iwm_lmac_scan_complete_notif - notifies end of scanning (all channels)
5150  *      SCAN_COMPLETE_NTF_API_S_VER_3
5151  * @scanned_channels: number of channels scanned (and number of valid results)
5152  * @status: one of SCAN_COMP_STATUS_*
5153  * @bt_status: BT on/off status
5154  * @last_channel: last channel that was scanned
5155  * @tsf_low: TSF timer (lower half) in usecs
5156  * @tsf_high: TSF timer (higher half) in usecs
5157  * @results: an array of scan results, only "scanned_channels" of them are valid
5158  */
5159 struct iwm_lmac_scan_complete_notif {
5160         uint8_t scanned_channels;
5161         uint8_t status;
5162         uint8_t bt_status;
5163         uint8_t last_channel;
5164         uint32_t tsf_low;
5165         uint32_t tsf_high;
5166         struct iwm_scan_results_notif results[];
5167 } __packed;
5168
5169
5170 /*
5171  * END mvm/fw-api-scan.h
5172  */
5173
5174 /*
5175  * BEGIN mvm/fw-api-sta.h
5176  */
5177
5178 /* UMAC Scan API */
5179
5180 /* The maximum of either of these cannot exceed 8, because we use an
5181  * 8-bit mask (see IWM_MVM_SCAN_MASK).
5182  */
5183 #define IWM_MVM_MAX_UMAC_SCANS 8
5184 #define IWM_MVM_MAX_LMAC_SCANS 1
5185
5186 enum iwm_scan_config_flags {
5187         IWM_SCAN_CONFIG_FLAG_ACTIVATE                   = (1 << 0),
5188         IWM_SCAN_CONFIG_FLAG_DEACTIVATE                 = (1 << 1),
5189         IWM_SCAN_CONFIG_FLAG_FORBID_CHUB_REQS           = (1 << 2),
5190         IWM_SCAN_CONFIG_FLAG_ALLOW_CHUB_REQS            = (1 << 3),
5191         IWM_SCAN_CONFIG_FLAG_SET_TX_CHAINS              = (1 << 8),
5192         IWM_SCAN_CONFIG_FLAG_SET_RX_CHAINS              = (1 << 9),
5193         IWM_SCAN_CONFIG_FLAG_SET_AUX_STA_ID             = (1 << 10),
5194         IWM_SCAN_CONFIG_FLAG_SET_ALL_TIMES              = (1 << 11),
5195         IWM_SCAN_CONFIG_FLAG_SET_EFFECTIVE_TIMES        = (1 << 12),
5196         IWM_SCAN_CONFIG_FLAG_SET_CHANNEL_FLAGS          = (1 << 13),
5197         IWM_SCAN_CONFIG_FLAG_SET_LEGACY_RATES           = (1 << 14),
5198         IWM_SCAN_CONFIG_FLAG_SET_MAC_ADDR               = (1 << 15),
5199         IWM_SCAN_CONFIG_FLAG_SET_FRAGMENTED             = (1 << 16),
5200         IWM_SCAN_CONFIG_FLAG_CLEAR_FRAGMENTED           = (1 << 17),
5201         IWM_SCAN_CONFIG_FLAG_SET_CAM_MODE               = (1 << 18),
5202         IWM_SCAN_CONFIG_FLAG_CLEAR_CAM_MODE             = (1 << 19),
5203         IWM_SCAN_CONFIG_FLAG_SET_PROMISC_MODE           = (1 << 20),
5204         IWM_SCAN_CONFIG_FLAG_CLEAR_PROMISC_MODE         = (1 << 21),
5205
5206         /* Bits 26-31 are for num of channels in channel_array */
5207 #define IWM_SCAN_CONFIG_N_CHANNELS(n) ((n) << 26)
5208 };
5209
5210 enum iwm_scan_config_rates {
5211         /* OFDM basic rates */
5212         IWM_SCAN_CONFIG_RATE_6M         = (1 << 0),
5213         IWM_SCAN_CONFIG_RATE_9M         = (1 << 1),
5214         IWM_SCAN_CONFIG_RATE_12M        = (1 << 2),
5215         IWM_SCAN_CONFIG_RATE_18M        = (1 << 3),
5216         IWM_SCAN_CONFIG_RATE_24M        = (1 << 4),
5217         IWM_SCAN_CONFIG_RATE_36M        = (1 << 5),
5218         IWM_SCAN_CONFIG_RATE_48M        = (1 << 6),
5219         IWM_SCAN_CONFIG_RATE_54M        = (1 << 7),
5220         /* CCK basic rates */
5221         IWM_SCAN_CONFIG_RATE_1M         = (1 << 8),
5222         IWM_SCAN_CONFIG_RATE_2M         = (1 << 9),
5223         IWM_SCAN_CONFIG_RATE_5M         = (1 << 10),
5224         IWM_SCAN_CONFIG_RATE_11M        = (1 << 11),
5225
5226         /* Bits 16-27 are for supported rates */
5227 #define IWM_SCAN_CONFIG_SUPPORTED_RATE(rate)    ((rate) << 16)
5228 };
5229
5230 enum iwm_channel_flags {
5231         IWM_CHANNEL_FLAG_EBS                            = (1 << 0),
5232         IWM_CHANNEL_FLAG_ACCURATE_EBS                   = (1 << 1),
5233         IWM_CHANNEL_FLAG_EBS_ADD                        = (1 << 2),
5234         IWM_CHANNEL_FLAG_PRE_SCAN_PASSIVE2ACTIVE        = (1 << 3),
5235 };
5236
5237 /**
5238  * struct iwm_scan_config
5239  * @flags:                      enum scan_config_flags
5240  * @tx_chains:                  valid_tx antenna - ANT_* definitions
5241  * @rx_chains:                  valid_rx antenna - ANT_* definitions
5242  * @legacy_rates:               default legacy rates - enum scan_config_rates
5243  * @out_of_channel_time:        default max out of serving channel time
5244  * @suspend_time:               default max suspend time
5245  * @dwell_active:               default dwell time for active scan
5246  * @dwell_passive:              default dwell time for passive scan
5247  * @dwell_fragmented:           default dwell time for fragmented scan
5248  * @dwell_extended:             default dwell time for channels 1, 6 and 11
5249  * @mac_addr:                   default mac address to be used in probes
5250  * @bcast_sta_id:               the index of the station in the fw
5251  * @channel_flags:              default channel flags - enum iwm_channel_flags
5252  *                              scan_config_channel_flag
5253  * @channel_array:              default supported channels
5254  */
5255 struct iwm_scan_config {
5256         uint32_t flags;
5257         uint32_t tx_chains;
5258         uint32_t rx_chains;
5259         uint32_t legacy_rates;
5260         uint32_t out_of_channel_time;
5261         uint32_t suspend_time;
5262         uint8_t dwell_active;
5263         uint8_t dwell_passive;
5264         uint8_t dwell_fragmented;
5265         uint8_t dwell_extended;
5266         uint8_t mac_addr[IEEE80211_ADDR_LEN];
5267         uint8_t bcast_sta_id;
5268         uint8_t channel_flags;
5269         uint8_t channel_array[];
5270 } __packed; /* SCAN_CONFIG_DB_CMD_API_S */
5271
5272 /**
5273  * iwm_umac_scan_flags
5274  *@IWM_UMAC_SCAN_FLAG_PREEMPTIVE: scan process triggered by this scan request
5275  *      can be preempted by other scan requests with higher priority.
5276  *      The low priority scan will be resumed when the higher proirity scan is
5277  *      completed.
5278  *@IWM_UMAC_SCAN_FLAG_START_NOTIF: notification will be sent to the driver
5279  *      when scan starts.
5280  */
5281 enum iwm_umac_scan_flags {
5282         IWM_UMAC_SCAN_FLAG_PREEMPTIVE           = (1 << 0),
5283         IWM_UMAC_SCAN_FLAG_START_NOTIF          = (1 << 1),
5284 };
5285
5286 enum iwm_umac_scan_uid_offsets {
5287         IWM_UMAC_SCAN_UID_TYPE_OFFSET           = 0,
5288         IWM_UMAC_SCAN_UID_SEQ_OFFSET            = 8,
5289 };
5290
5291 enum iwm_umac_scan_general_flags {
5292         IWM_UMAC_SCAN_GEN_FLAGS_PERIODIC        = (1 << 0),
5293         IWM_UMAC_SCAN_GEN_FLAGS_OVER_BT         = (1 << 1),
5294         IWM_UMAC_SCAN_GEN_FLAGS_PASS_ALL        = (1 << 2),
5295         IWM_UMAC_SCAN_GEN_FLAGS_PASSIVE         = (1 << 3),
5296         IWM_UMAC_SCAN_GEN_FLAGS_PRE_CONNECT     = (1 << 4),
5297         IWM_UMAC_SCAN_GEN_FLAGS_ITER_COMPLETE   = (1 << 5),
5298         IWM_UMAC_SCAN_GEN_FLAGS_MULTIPLE_SSID   = (1 << 6),
5299         IWM_UMAC_SCAN_GEN_FLAGS_FRAGMENTED      = (1 << 7),
5300         IWM_UMAC_SCAN_GEN_FLAGS_RRM_ENABLED     = (1 << 8),
5301         IWM_UMAC_SCAN_GEN_FLAGS_MATCH           = (1 << 9),
5302         IWM_UMAC_SCAN_GEN_FLAGS_EXTENDED_DWELL  = (1 << 10),
5303 };
5304
5305 /**
5306  * struct iwm_scan_channel_cfg_umac
5307  * @flags:              bitmap - 0-19:  directed scan to i'th ssid.
5308  * @channel_num:        channel number 1-13 etc.
5309  * @iter_count:         repetition count for the channel.
5310  * @iter_interval:      interval between two scan iterations on one channel.
5311  */
5312 struct iwm_scan_channel_cfg_umac {
5313         uint32_t flags;
5314 #define IWM_SCAN_CHANNEL_UMAC_NSSIDS(x)         ((1 << (x)) - 1)
5315
5316         uint8_t channel_num;
5317         uint8_t iter_count;
5318         uint16_t iter_interval;
5319 } __packed; /* SCAN_CHANNEL_CFG_S_VER2 */
5320
5321 /**
5322  * struct iwm_scan_umac_schedule
5323  * @interval: interval in seconds between scan iterations
5324  * @iter_count: num of scan iterations for schedule plan, 0xff for infinite loop
5325  * @reserved: for alignment and future use
5326  */
5327 struct iwm_scan_umac_schedule {
5328         uint16_t interval;
5329         uint8_t iter_count;
5330         uint8_t reserved;
5331 } __packed; /* SCAN_SCHED_PARAM_API_S_VER_1 */
5332
5333 /**
5334  * struct iwm_scan_req_umac_tail - the rest of the UMAC scan request command
5335  *      parameters following channels configuration array.
5336  * @schedule: two scheduling plans.
5337  * @delay: delay in TUs before starting the first scan iteration
5338  * @reserved: for future use and alignment
5339  * @preq: probe request with IEs blocks
5340  * @direct_scan: list of SSIDs for directed active scan
5341  */
5342 struct iwm_scan_req_umac_tail {
5343         /* SCAN_PERIODIC_PARAMS_API_S_VER_1 */
5344         struct iwm_scan_umac_schedule schedule[IWM_MAX_SCHED_SCAN_PLANS];
5345         uint16_t delay;
5346         uint16_t reserved;
5347         /* SCAN_PROBE_PARAMS_API_S_VER_1 */
5348         struct iwm_scan_probe_req preq;
5349         struct iwm_ssid_ie direct_scan[IWM_PROBE_OPTION_MAX];
5350 } __packed;
5351
5352 /**
5353  * struct iwm_scan_req_umac
5354  * @flags: &enum iwm_umac_scan_flags
5355  * @uid: scan id, &enum iwm_umac_scan_uid_offsets
5356  * @ooc_priority: out of channel priority - &enum iwm_scan_priority
5357  * @general_flags: &enum iwm_umac_scan_general_flags
5358  * @extended_dwell: dwell time for channels 1, 6 and 11
5359  * @active_dwell: dwell time for active scan
5360  * @passive_dwell: dwell time for passive scan
5361  * @fragmented_dwell: dwell time for fragmented passive scan
5362  * @max_out_time: max out of serving channel time
5363  * @suspend_time: max suspend time
5364  * @scan_priority: scan internal prioritization &enum iwm_scan_priority
5365  * @channel_flags: &enum iwm_scan_channel_flags
5366  * @n_channels: num of channels in scan request
5367  * @reserved: for future use and alignment
5368  * @data: &struct iwm_scan_channel_cfg_umac and
5369  *      &struct iwm_scan_req_umac_tail
5370  */
5371 struct iwm_scan_req_umac {
5372         uint32_t flags;
5373         uint32_t uid;
5374         uint32_t ooc_priority;
5375         /* SCAN_GENERAL_PARAMS_API_S_VER_1 */
5376         uint32_t general_flags;
5377         uint8_t extended_dwell;
5378         uint8_t active_dwell;
5379         uint8_t passive_dwell;
5380         uint8_t fragmented_dwell;
5381         uint32_t max_out_time;
5382         uint32_t suspend_time;
5383         uint32_t scan_priority;
5384         /* SCAN_CHANNEL_PARAMS_API_S_VER_1 */
5385         uint8_t channel_flags;
5386         uint8_t n_channels;
5387         uint16_t reserved;
5388         uint8_t data[];
5389 } __packed; /* SCAN_REQUEST_CMD_UMAC_API_S_VER_1 */
5390
5391 /**
5392  * struct iwm_umac_scan_abort
5393  * @uid: scan id, &enum iwm_umac_scan_uid_offsets
5394  * @flags: reserved
5395  */
5396 struct iwm_umac_scan_abort {
5397         uint32_t uid;
5398         uint32_t flags;
5399 } __packed; /* SCAN_ABORT_CMD_UMAC_API_S_VER_1 */
5400
5401 /**
5402  * struct iwm_umac_scan_complete
5403  * @uid: scan id, &enum iwm_umac_scan_uid_offsets
5404  * @last_schedule: last scheduling line
5405  * @last_iter:  last scan iteration number
5406  * @scan status: &enum iwm_scan_offload_complete_status
5407  * @ebs_status: &enum iwm_scan_ebs_status
5408  * @time_from_last_iter: time elapsed from last iteration
5409  * @reserved: for future use
5410  */
5411 struct iwm_umac_scan_complete {
5412         uint32_t uid;
5413         uint8_t last_schedule;
5414         uint8_t last_iter;
5415         uint8_t status;
5416         uint8_t ebs_status;
5417         uint32_t time_from_last_iter;
5418         uint32_t reserved;
5419 } __packed; /* SCAN_COMPLETE_NTF_UMAC_API_S_VER_1 */
5420
5421 #define IWM_SCAN_OFFLOAD_MATCHING_CHANNELS_LEN 5
5422 /**
5423  * struct iwm_scan_offload_profile_match - match information
5424  * @bssid: matched bssid
5425  * @channel: channel where the match occurred
5426  * @energy:
5427  * @matching_feature:
5428  * @matching_channels: bitmap of channels that matched, referencing
5429  *      the channels passed in tue scan offload request
5430  */
5431 struct iwm_scan_offload_profile_match {
5432         uint8_t bssid[IEEE80211_ADDR_LEN];
5433         uint16_t reserved;
5434         uint8_t channel;
5435         uint8_t energy;
5436         uint8_t matching_feature;
5437         uint8_t matching_channels[IWM_SCAN_OFFLOAD_MATCHING_CHANNELS_LEN];
5438 } __packed; /* SCAN_OFFLOAD_PROFILE_MATCH_RESULTS_S_VER_1 */
5439
5440 /**
5441  * struct iwm_scan_offload_profiles_query - match results query response
5442  * @matched_profiles: bitmap of matched profiles, referencing the
5443  *      matches passed in the scan offload request
5444  * @last_scan_age: age of the last offloaded scan
5445  * @n_scans_done: number of offloaded scans done
5446  * @gp2_d0u: GP2 when D0U occurred
5447  * @gp2_invoked: GP2 when scan offload was invoked
5448  * @resume_while_scanning: not used
5449  * @self_recovery: obsolete
5450  * @reserved: reserved
5451  * @matches: array of match information, one for each match
5452  */
5453 struct iwm_scan_offload_profiles_query {
5454         uint32_t matched_profiles;
5455         uint32_t last_scan_age;
5456         uint32_t n_scans_done;
5457         uint32_t gp2_d0u;
5458         uint32_t gp2_invoked;
5459         uint8_t resume_while_scanning;
5460         uint8_t self_recovery;
5461         uint16_t reserved;
5462         struct iwm_scan_offload_profile_match matches[IWM_SCAN_MAX_PROFILES];
5463 } __packed; /* SCAN_OFFLOAD_PROFILES_QUERY_RSP_S_VER_2 */
5464
5465 /**
5466  * struct iwm_umac_scan_iter_complete_notif - notifies end of scanning iteration
5467  * @uid: scan id, &enum iwm_umac_scan_uid_offsets
5468  * @scanned_channels: number of channels scanned and number of valid elements in
5469  *      results array
5470  * @status: one of SCAN_COMP_STATUS_*
5471  * @bt_status: BT on/off status
5472  * @last_channel: last channel that was scanned
5473  * @tsf_low: TSF timer (lower half) in usecs
5474  * @tsf_high: TSF timer (higher half) in usecs
5475  * @results: array of scan results, only "scanned_channels" of them are valid
5476  */
5477 struct iwm_umac_scan_iter_complete_notif {
5478         uint32_t uid;
5479         uint8_t scanned_channels;
5480         uint8_t status;
5481         uint8_t bt_status;
5482         uint8_t last_channel;
5483         uint32_t tsf_low;
5484         uint32_t tsf_high;
5485         struct iwm_scan_results_notif results[];
5486 } __packed; /* SCAN_ITER_COMPLETE_NTF_UMAC_API_S_VER_1 */
5487
5488 /* Please keep this enum *SORTED* by hex value.
5489  * Needed for binary search, otherwise a warning will be triggered.
5490  */
5491 enum iwm_scan_subcmd_ids {
5492         IWM_GSCAN_START_CMD = 0x0,
5493         IWM_GSCAN_STOP_CMD = 0x1,
5494         IWM_GSCAN_SET_HOTLIST_CMD = 0x2,
5495         IWM_GSCAN_RESET_HOTLIST_CMD = 0x3,
5496         IWM_GSCAN_SET_SIGNIFICANT_CHANGE_CMD = 0x4,
5497         IWM_GSCAN_RESET_SIGNIFICANT_CHANGE_CMD = 0x5,
5498         IWM_GSCAN_SIGNIFICANT_CHANGE_EVENT = 0xFD,
5499         IWM_GSCAN_HOTLIST_CHANGE_EVENT = 0xFE,
5500         IWM_GSCAN_RESULTS_AVAILABLE_EVENT = 0xFF,
5501 };
5502
5503 /* STA API */
5504
5505 /**
5506  * enum iwm_sta_flags - flags for the ADD_STA host command
5507  * @IWM_STA_FLG_REDUCED_TX_PWR_CTRL:
5508  * @IWM_STA_FLG_REDUCED_TX_PWR_DATA:
5509  * @IWM_STA_FLG_DISABLE_TX: set if TX should be disabled
5510  * @IWM_STA_FLG_PS: set if STA is in Power Save
5511  * @IWM_STA_FLG_INVALID: set if STA is invalid
5512  * @IWM_STA_FLG_DLP_EN: Direct Link Protocol is enabled
5513  * @IWM_STA_FLG_SET_ALL_KEYS: the current key applies to all key IDs
5514  * @IWM_STA_FLG_DRAIN_FLOW: drain flow
5515  * @IWM_STA_FLG_PAN: STA is for PAN interface
5516  * @IWM_STA_FLG_CLASS_AUTH:
5517  * @IWM_STA_FLG_CLASS_ASSOC:
5518  * @IWM_STA_FLG_CLASS_MIMO_PROT:
5519  * @IWM_STA_FLG_MAX_AGG_SIZE_MSK: maximal size for A-MPDU
5520  * @IWM_STA_FLG_AGG_MPDU_DENS_MSK: maximal MPDU density for Tx aggregation
5521  * @IWM_STA_FLG_FAT_EN_MSK: support for channel width (for Tx). This flag is
5522  *      initialised by driver and can be updated by fw upon reception of
5523  *      action frames that can change the channel width. When cleared the fw
5524  *      will send all the frames in 20MHz even when FAT channel is requested.
5525  * @IWM_STA_FLG_MIMO_EN_MSK: support for MIMO. This flag is initialised by the
5526  *      driver and can be updated by fw upon reception of action frames.
5527  * @IWM_STA_FLG_MFP_EN: Management Frame Protection
5528  */
5529 enum iwm_sta_flags {
5530         IWM_STA_FLG_REDUCED_TX_PWR_CTRL = (1 << 3),
5531         IWM_STA_FLG_REDUCED_TX_PWR_DATA = (1 << 6),
5532
5533         IWM_STA_FLG_DISABLE_TX          = (1 << 4),
5534
5535         IWM_STA_FLG_PS                  = (1 << 8),
5536         IWM_STA_FLG_DRAIN_FLOW          = (1 << 12),
5537         IWM_STA_FLG_PAN                 = (1 << 13),
5538         IWM_STA_FLG_CLASS_AUTH          = (1 << 14),
5539         IWM_STA_FLG_CLASS_ASSOC         = (1 << 15),
5540         IWM_STA_FLG_RTS_MIMO_PROT       = (1 << 17),
5541
5542         IWM_STA_FLG_MAX_AGG_SIZE_SHIFT  = 19,
5543         IWM_STA_FLG_MAX_AGG_SIZE_8K     = (0 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5544         IWM_STA_FLG_MAX_AGG_SIZE_16K    = (1 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5545         IWM_STA_FLG_MAX_AGG_SIZE_32K    = (2 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5546         IWM_STA_FLG_MAX_AGG_SIZE_64K    = (3 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5547         IWM_STA_FLG_MAX_AGG_SIZE_128K   = (4 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5548         IWM_STA_FLG_MAX_AGG_SIZE_256K   = (5 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5549         IWM_STA_FLG_MAX_AGG_SIZE_512K   = (6 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5550         IWM_STA_FLG_MAX_AGG_SIZE_1024K  = (7 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5551         IWM_STA_FLG_MAX_AGG_SIZE_MSK    = (7 << IWM_STA_FLG_MAX_AGG_SIZE_SHIFT),
5552
5553         IWM_STA_FLG_AGG_MPDU_DENS_SHIFT = 23,
5554         IWM_STA_FLG_AGG_MPDU_DENS_2US   = (4 << IWM_STA_FLG_AGG_MPDU_DENS_SHIFT),
5555         IWM_STA_FLG_AGG_MPDU_DENS_4US   = (5 << IWM_STA_FLG_AGG_MPDU_DENS_SHIFT),
5556         IWM_STA_FLG_AGG_MPDU_DENS_8US   = (6 << IWM_STA_FLG_AGG_MPDU_DENS_SHIFT),
5557         IWM_STA_FLG_AGG_MPDU_DENS_16US  = (7 << IWM_STA_FLG_AGG_MPDU_DENS_SHIFT),
5558         IWM_STA_FLG_AGG_MPDU_DENS_MSK   = (7 << IWM_STA_FLG_AGG_MPDU_DENS_SHIFT),
5559
5560         IWM_STA_FLG_FAT_EN_20MHZ        = (0 << 26),
5561         IWM_STA_FLG_FAT_EN_40MHZ        = (1 << 26),
5562         IWM_STA_FLG_FAT_EN_80MHZ        = (2 << 26),
5563         IWM_STA_FLG_FAT_EN_160MHZ       = (3 << 26),
5564         IWM_STA_FLG_FAT_EN_MSK          = (3 << 26),
5565
5566         IWM_STA_FLG_MIMO_EN_SISO        = (0 << 28),
5567         IWM_STA_FLG_MIMO_EN_MIMO2       = (1 << 28),
5568         IWM_STA_FLG_MIMO_EN_MIMO3       = (2 << 28),
5569         IWM_STA_FLG_MIMO_EN_MSK         = (3 << 28),
5570 };
5571
5572 /**
5573  * enum iwm_sta_key_flag - key flags for the ADD_STA host command
5574  * @IWM_STA_KEY_FLG_NO_ENC: no encryption
5575  * @IWM_STA_KEY_FLG_WEP: WEP encryption algorithm
5576  * @IWM_STA_KEY_FLG_CCM: CCMP encryption algorithm
5577  * @IWM_STA_KEY_FLG_TKIP: TKIP encryption algorithm
5578  * @IWM_STA_KEY_FLG_EXT: extended cipher algorithm (depends on the FW support)
5579  * @IWM_STA_KEY_FLG_CMAC: CMAC encryption algorithm
5580  * @IWM_STA_KEY_FLG_ENC_UNKNOWN: unknown encryption algorithm
5581  * @IWM_STA_KEY_FLG_EN_MSK: mask for encryption algorithmi value
5582  * @IWM_STA_KEY_FLG_WEP_KEY_MAP: wep is either a group key (0 - legacy WEP) or from
5583  *      station info array (1 - n 1X mode)
5584  * @IWM_STA_KEY_FLG_KEYID_MSK: the index of the key
5585  * @IWM_STA_KEY_NOT_VALID: key is invalid
5586  * @IWM_STA_KEY_FLG_WEP_13BYTES: set for 13 bytes WEP key
5587  * @IWM_STA_KEY_MULTICAST: set for multical key
5588  * @IWM_STA_KEY_MFP: key is used for Management Frame Protection
5589  */
5590 enum iwm_sta_key_flag {
5591         IWM_STA_KEY_FLG_NO_ENC          = (0 << 0),
5592         IWM_STA_KEY_FLG_WEP             = (1 << 0),
5593         IWM_STA_KEY_FLG_CCM             = (2 << 0),
5594         IWM_STA_KEY_FLG_TKIP            = (3 << 0),
5595         IWM_STA_KEY_FLG_EXT             = (4 << 0),
5596         IWM_STA_KEY_FLG_CMAC            = (6 << 0),
5597         IWM_STA_KEY_FLG_ENC_UNKNOWN     = (7 << 0),
5598         IWM_STA_KEY_FLG_EN_MSK          = (7 << 0),
5599
5600         IWM_STA_KEY_FLG_WEP_KEY_MAP     = (1 << 3),
5601         IWM_STA_KEY_FLG_KEYID_POS       = 8,
5602         IWM_STA_KEY_FLG_KEYID_MSK       = (3 << IWM_STA_KEY_FLG_KEYID_POS),
5603         IWM_STA_KEY_NOT_VALID           = (1 << 11),
5604         IWM_STA_KEY_FLG_WEP_13BYTES     = (1 << 12),
5605         IWM_STA_KEY_MULTICAST           = (1 << 14),
5606         IWM_STA_KEY_MFP                 = (1 << 15),
5607 };
5608
5609 /**
5610  * enum iwm_sta_modify_flag - indicate to the fw what flag are being changed
5611  * @IWM_STA_MODIFY_QUEUE_REMOVAL: this command removes a queue
5612  * @IWM_STA_MODIFY_TID_DISABLE_TX: this command modifies %tid_disable_tx
5613  * @IWM_STA_MODIFY_TX_RATE: unused
5614  * @IWM_STA_MODIFY_ADD_BA_TID: this command modifies %add_immediate_ba_tid
5615  * @IWM_STA_MODIFY_REMOVE_BA_TID: this command modifies %remove_immediate_ba_tid
5616  * @IWM_STA_MODIFY_SLEEPING_STA_TX_COUNT: this command modifies %sleep_tx_count
5617  * @IWM_STA_MODIFY_PROT_TH:
5618  * @IWM_STA_MODIFY_QUEUES: modify the queues used by this station
5619  */
5620 enum iwm_sta_modify_flag {
5621         IWM_STA_MODIFY_QUEUE_REMOVAL            = (1 << 0),
5622         IWM_STA_MODIFY_TID_DISABLE_TX           = (1 << 1),
5623         IWM_STA_MODIFY_TX_RATE                  = (1 << 2),
5624         IWM_STA_MODIFY_ADD_BA_TID               = (1 << 3),
5625         IWM_STA_MODIFY_REMOVE_BA_TID            = (1 << 4),
5626         IWM_STA_MODIFY_SLEEPING_STA_TX_COUNT    = (1 << 5),
5627         IWM_STA_MODIFY_PROT_TH                  = (1 << 6),
5628         IWM_STA_MODIFY_QUEUES                   = (1 << 7),
5629 };
5630
5631 #define IWM_STA_MODE_MODIFY     1
5632
5633 /**
5634  * enum iwm_sta_sleep_flag - type of sleep of the station
5635  * @IWM_STA_SLEEP_STATE_AWAKE:
5636  * @IWM_STA_SLEEP_STATE_PS_POLL:
5637  * @IWM_STA_SLEEP_STATE_UAPSD:
5638  * @IWM_STA_SLEEP_STATE_MOREDATA: set more-data bit on
5639  *      (last) released frame
5640  */
5641 enum iwm_sta_sleep_flag {
5642         IWM_STA_SLEEP_STATE_AWAKE       = 0,
5643         IWM_STA_SLEEP_STATE_PS_POLL     = (1 << 0),
5644         IWM_STA_SLEEP_STATE_UAPSD       = (1 << 1),
5645         IWM_STA_SLEEP_STATE_MOREDATA    = (1 << 2),
5646 };
5647
5648 /* STA ID and color bits definitions */
5649 #define IWM_STA_ID_SEED         (0x0f)
5650 #define IWM_STA_ID_POS          (0)
5651 #define IWM_STA_ID_MSK          (IWM_STA_ID_SEED << IWM_STA_ID_POS)
5652
5653 #define IWM_STA_COLOR_SEED      (0x7)
5654 #define IWM_STA_COLOR_POS       (4)
5655 #define IWM_STA_COLOR_MSK       (IWM_STA_COLOR_SEED << IWM_STA_COLOR_POS)
5656
5657 #define IWM_STA_ID_N_COLOR_GET_COLOR(id_n_color) \
5658         (((id_n_color) & IWM_STA_COLOR_MSK) >> IWM_STA_COLOR_POS)
5659 #define IWM_STA_ID_N_COLOR_GET_ID(id_n_color)    \
5660         (((id_n_color) & IWM_STA_ID_MSK) >> IWM_STA_ID_POS)
5661
5662 #define IWM_STA_KEY_MAX_NUM (16)
5663 #define IWM_STA_KEY_IDX_INVALID (0xff)
5664 #define IWM_STA_KEY_MAX_DATA_KEY_NUM (4)
5665 #define IWM_MAX_GLOBAL_KEYS (4)
5666 #define IWM_STA_KEY_LEN_WEP40 (5)
5667 #define IWM_STA_KEY_LEN_WEP104 (13)
5668
5669 /**
5670  * struct iwm_mvm_keyinfo - key information
5671  * @key_flags: type %iwm_sta_key_flag
5672  * @tkip_rx_tsc_byte2: TSC[2] for key mix ph1 detection
5673  * @tkip_rx_ttak: 10-byte unicast TKIP TTAK for Rx
5674  * @key_offset: key offset in the fw's key table
5675  * @key: 16-byte unicast decryption key
5676  * @tx_secur_seq_cnt: initial RSC / PN needed for replay check
5677  * @hw_tkip_mic_rx_key: byte: MIC Rx Key - used for TKIP only
5678  * @hw_tkip_mic_tx_key: byte: MIC Tx Key - used for TKIP only
5679  */
5680 struct iwm_mvm_keyinfo {
5681         uint16_t key_flags;
5682         uint8_t tkip_rx_tsc_byte2;
5683         uint8_t reserved1;
5684         uint16_t tkip_rx_ttak[5];
5685         uint8_t key_offset;
5686         uint8_t reserved2;
5687         uint8_t key[16];
5688         uint64_t tx_secur_seq_cnt;
5689         uint64_t hw_tkip_mic_rx_key;
5690         uint64_t hw_tkip_mic_tx_key;
5691 } __packed;
5692
5693 #define IWM_ADD_STA_STATUS_MASK         0xFF
5694 #define IWM_ADD_STA_BAID_VALID_MASK     0x8000
5695 #define IWM_ADD_STA_BAID_MASK           0x7F00
5696 #define IWM_ADD_STA_BAID_SHIFT          8
5697
5698 /**
5699  * struct iwm_mvm_add_sta_cmd - Add/modify a station in the fw's sta table.
5700  * ( REPLY_ADD_STA = 0x18 )
5701  * @add_modify: 1: modify existing, 0: add new station
5702  * @awake_acs:
5703  * @tid_disable_tx: is tid BIT(tid) enabled for Tx. Clear BIT(x) to enable
5704  *      AMPDU for tid x. Set %IWM_STA_MODIFY_TID_DISABLE_TX to change this field.
5705  * @mac_id_n_color: the Mac context this station belongs to
5706  * @addr[IEEE80211_ADDR_LEN]: station's MAC address
5707  * @sta_id: index of station in uCode's station table
5708  * @modify_mask: IWM_STA_MODIFY_*, selects which parameters to modify vs. leave
5709  *      alone. 1 - modify, 0 - don't change.
5710  * @station_flags: look at %iwm_sta_flags
5711  * @station_flags_msk: what of %station_flags have changed
5712  * @add_immediate_ba_tid: tid for which to add block-ack support (Rx)
5713  *      Set %IWM_STA_MODIFY_ADD_BA_TID to use this field, and also set
5714  *      add_immediate_ba_ssn.
5715  * @remove_immediate_ba_tid: tid for which to remove block-ack support (Rx)
5716  *      Set %IWM_STA_MODIFY_REMOVE_BA_TID to use this field
5717  * @add_immediate_ba_ssn: ssn for the Rx block-ack session. Used together with
5718  *      add_immediate_ba_tid.
5719  * @sleep_tx_count: number of packets to transmit to station even though it is
5720  *      asleep. Used to synchronise PS-poll and u-APSD responses while ucode
5721  *      keeps track of STA sleep state.
5722  * @sleep_state_flags: Look at %iwm_sta_sleep_flag.
5723  * @assoc_id: assoc_id to be sent in VHT PLCP (9-bit), for grp use 0, for AP
5724  *      mac-addr.
5725  * @beamform_flags: beam forming controls
5726  * @tfd_queue_msk: tfd queues used by this station
5727  *
5728  * The device contains an internal table of per-station information, with info
5729  * on security keys, aggregation parameters, and Tx rates for initial Tx
5730  * attempt and any retries (set by IWM_REPLY_TX_LINK_QUALITY_CMD).
5731  *
5732  * ADD_STA sets up the table entry for one station, either creating a new
5733  * entry, or modifying a pre-existing one.
5734  */
5735 struct iwm_mvm_add_sta_cmd {
5736         uint8_t add_modify;
5737         uint8_t awake_acs;
5738         uint16_t tid_disable_tx;
5739         uint32_t mac_id_n_color;
5740         uint8_t addr[IEEE80211_ADDR_LEN]; /* _STA_ID_MODIFY_INFO_API_S_VER_1 */
5741         uint16_t reserved2;
5742         uint8_t sta_id;
5743         uint8_t modify_mask;
5744         uint16_t reserved3;
5745         uint32_t station_flags;
5746         uint32_t station_flags_msk;
5747         uint8_t add_immediate_ba_tid;
5748         uint8_t remove_immediate_ba_tid;
5749         uint16_t add_immediate_ba_ssn;
5750         uint16_t sleep_tx_count;
5751         uint16_t sleep_state_flags;
5752         uint16_t assoc_id;
5753         uint16_t beamform_flags;
5754         uint32_t tfd_queue_msk;
5755 } __packed; /* ADD_STA_CMD_API_S_VER_7 */
5756
5757 /**
5758  * struct iwm_mvm_add_sta_key_cmd - add/modify sta key
5759  * ( IWM_REPLY_ADD_STA_KEY = 0x17 )
5760  * @sta_id: index of station in uCode's station table
5761  * @key_offset: key offset in key storage
5762  * @key_flags: type %iwm_sta_key_flag
5763  * @key: key material data
5764  * @key2: key material data
5765  * @rx_secur_seq_cnt: RX security sequence counter for the key
5766  * @tkip_rx_tsc_byte2: TSC[2] for key mix ph1 detection
5767  * @tkip_rx_ttak: 10-byte unicast TKIP TTAK for Rx
5768  */
5769 struct iwm_mvm_add_sta_key_cmd {
5770         uint8_t sta_id;
5771         uint8_t key_offset;
5772         uint16_t key_flags;
5773         uint8_t key[16];
5774         uint8_t key2[16];
5775         uint8_t rx_secur_seq_cnt[16];
5776         uint8_t tkip_rx_tsc_byte2;
5777         uint8_t reserved;
5778         uint16_t tkip_rx_ttak[5];
5779 } __packed; /* IWM_ADD_MODIFY_STA_KEY_API_S_VER_1 */
5780
5781 /**
5782  * enum iwm_mvm_add_sta_rsp_status - status in the response to ADD_STA command
5783  * @IWM_ADD_STA_SUCCESS: operation was executed successfully
5784  * @IWM_ADD_STA_STATIONS_OVERLOAD: no room left in the fw's station table
5785  * @IWM_ADD_STA_IMMEDIATE_BA_FAILURE: can't add Rx block ack session
5786  * @IWM_ADD_STA_MODIFY_NON_EXISTING_STA: driver requested to modify a station
5787  *      that doesn't exist.
5788  */
5789 enum iwm_mvm_add_sta_rsp_status {
5790         IWM_ADD_STA_SUCCESS                     = 0x1,
5791         IWM_ADD_STA_STATIONS_OVERLOAD           = 0x2,
5792         IWM_ADD_STA_IMMEDIATE_BA_FAILURE        = 0x4,
5793         IWM_ADD_STA_MODIFY_NON_EXISTING_STA     = 0x8,
5794 };
5795
5796 /**
5797  * struct iwm_mvm_rm_sta_cmd - Add / modify a station in the fw's station table
5798  * ( IWM_REMOVE_STA = 0x19 )
5799  * @sta_id: the station id of the station to be removed
5800  */
5801 struct iwm_mvm_rm_sta_cmd {
5802         uint8_t sta_id;
5803         uint8_t reserved[3];
5804 } __packed; /* IWM_REMOVE_STA_CMD_API_S_VER_2 */
5805
5806 /**
5807  * struct iwm_mvm_mgmt_mcast_key_cmd
5808  * ( IWM_MGMT_MCAST_KEY = 0x1f )
5809  * @ctrl_flags: %iwm_sta_key_flag
5810  * @IGTK:
5811  * @K1: IGTK master key
5812  * @K2: IGTK sub key
5813  * @sta_id: station ID that support IGTK
5814  * @key_id:
5815  * @receive_seq_cnt: initial RSC/PN needed for replay check
5816  */
5817 struct iwm_mvm_mgmt_mcast_key_cmd {
5818         uint32_t ctrl_flags;
5819         uint8_t IGTK[16];
5820         uint8_t K1[16];
5821         uint8_t K2[16];
5822         uint32_t key_id;
5823         uint32_t sta_id;
5824         uint64_t receive_seq_cnt;
5825 } __packed; /* SEC_MGMT_MULTICAST_KEY_CMD_API_S_VER_1 */
5826
5827 struct iwm_mvm_wep_key {
5828         uint8_t key_index;
5829         uint8_t key_offset;
5830         uint16_t reserved1;
5831         uint8_t key_size;
5832         uint8_t reserved2[3];
5833         uint8_t key[16];
5834 } __packed;
5835
5836 struct iwm_mvm_wep_key_cmd {
5837         uint32_t mac_id_n_color;
5838         uint8_t num_keys;
5839         uint8_t decryption_type;
5840         uint8_t flags;
5841         uint8_t reserved;
5842         struct iwm_mvm_wep_key wep_key[0];
5843 } __packed; /* SEC_CURR_WEP_KEY_CMD_API_S_VER_2 */
5844
5845 /*
5846  * END mvm/fw-api-sta.h
5847  */
5848
5849 /*
5850  * BT coex
5851  */
5852
5853 enum iwm_bt_coex_mode {
5854         IWM_BT_COEX_DISABLE             = 0x0,
5855         IWM_BT_COEX_NW                  = 0x1,
5856         IWM_BT_COEX_BT                  = 0x2,
5857         IWM_BT_COEX_WIFI                = 0x3,
5858 }; /* BT_COEX_MODES_E */
5859
5860 enum iwm_bt_coex_enabled_modules {
5861         IWM_BT_COEX_MPLUT_ENABLED       = (1 << 0),
5862         IWM_BT_COEX_MPLUT_BOOST_ENABLED = (1 << 1),
5863         IWM_BT_COEX_SYNC2SCO_ENABLED    = (1 << 2),
5864         IWM_BT_COEX_CORUN_ENABLED       = (1 << 3),
5865         IWM_BT_COEX_HIGH_BAND_RET       = (1 << 4),
5866 }; /* BT_COEX_MODULES_ENABLE_E_VER_1 */
5867
5868 /**
5869  * struct iwm_bt_coex_cmd - bt coex configuration command
5870  * @mode: enum %iwm_bt_coex_mode
5871  * @enabled_modules: enum %iwm_bt_coex_enabled_modules
5872  *
5873  * The structure is used for the BT_COEX command.
5874  */
5875 struct iwm_bt_coex_cmd {
5876         uint32_t mode;
5877         uint32_t enabled_modules;
5878 } __packed; /* BT_COEX_CMD_API_S_VER_6 */
5879
5880
5881 /*
5882  * Location Aware Regulatory (LAR) API - MCC updates
5883  */
5884
5885 /**
5886  * struct iwm_mcc_update_cmd_v1 - Request the device to update geographic
5887  * regulatory profile according to the given MCC (Mobile Country Code).
5888  * The MCC is two letter-code, ascii upper case[A-Z] or '00' for world domain.
5889  * 'ZZ' MCC will be used to switch to NVM default profile; in this case, the
5890  * MCC in the cmd response will be the relevant MCC in the NVM.
5891  * @mcc: given mobile country code
5892  * @source_id: the source from where we got the MCC, see iwm_mcc_source
5893  * @reserved: reserved for alignment
5894  */
5895 struct iwm_mcc_update_cmd_v1 {
5896         uint16_t mcc;
5897         uint8_t source_id;
5898         uint8_t reserved;
5899 } __packed; /* LAR_UPDATE_MCC_CMD_API_S_VER_1 */
5900
5901 /**
5902  * struct iwm_mcc_update_cmd - Request the device to update geographic
5903  * regulatory profile according to the given MCC (Mobile Country Code).
5904  * The MCC is two letter-code, ascii upper case[A-Z] or '00' for world domain.
5905  * 'ZZ' MCC will be used to switch to NVM default profile; in this case, the
5906  * MCC in the cmd response will be the relevant MCC in the NVM.
5907  * @mcc: given mobile country code
5908  * @source_id: the source from where we got the MCC, see iwm_mcc_source
5909  * @reserved: reserved for alignment
5910  * @key: integrity key for MCC API OEM testing
5911  * @reserved2: reserved
5912  */
5913 struct iwm_mcc_update_cmd {
5914         uint16_t mcc;
5915         uint8_t source_id;
5916         uint8_t reserved;
5917         uint32_t key;
5918         uint32_t reserved2[5];
5919 } __packed; /* LAR_UPDATE_MCC_CMD_API_S_VER_2 */
5920
5921 /**
5922  * iwm_mcc_update_resp_v1  - response to MCC_UPDATE_CMD.
5923  * Contains the new channel control profile map, if changed, and the new MCC
5924  * (mobile country code).
5925  * The new MCC may be different than what was requested in MCC_UPDATE_CMD.
5926  * @status: see &enum iwm_mcc_update_status
5927  * @mcc: the new applied MCC
5928  * @cap: capabilities for all channels which matches the MCC
5929  * @source_id: the MCC source, see iwm_mcc_source
5930  * @n_channels: number of channels in @channels_data (may be 14, 39, 50 or 51
5931  *              channels, depending on platform)
5932  * @channels: channel control data map, DWORD for each channel. Only the first
5933  *      16bits are used.
5934  */
5935 struct iwm_mcc_update_resp_v1  {
5936         uint32_t status;
5937         uint16_t mcc;
5938         uint8_t cap;
5939         uint8_t source_id;
5940         uint32_t n_channels;
5941         uint32_t channels[0];
5942 } __packed; /* LAR_UPDATE_MCC_CMD_RESP_S_VER_1 */
5943
5944 /**
5945  * iwm_mcc_update_resp - response to MCC_UPDATE_CMD.
5946  * Contains the new channel control profile map, if changed, and the new MCC
5947  * (mobile country code).
5948  * The new MCC may be different than what was requested in MCC_UPDATE_CMD.
5949  * @status: see &enum iwm_mcc_update_status
5950  * @mcc: the new applied MCC
5951  * @cap: capabilities for all channels which matches the MCC
5952  * @source_id: the MCC source, see iwm_mcc_source
5953  * @time: time elapsed from the MCC test start (in 30 seconds TU)
5954  * @reserved: reserved.
5955  * @n_channels: number of channels in @channels_data (may be 14, 39, 50 or 51
5956  *              channels, depending on platform)
5957  * @channels: channel control data map, DWORD for each channel. Only the first
5958  *      16bits are used.
5959  */
5960 struct iwm_mcc_update_resp {
5961         uint32_t status;
5962         uint16_t mcc;
5963         uint8_t cap;
5964         uint8_t source_id;
5965         uint16_t time;
5966         uint16_t reserved;
5967         uint32_t n_channels;
5968         uint32_t channels[0];
5969 } __packed; /* LAR_UPDATE_MCC_CMD_RESP_S_VER_2 */
5970
5971 /**
5972  * struct iwm_mcc_chub_notif - chub notifies of mcc change
5973  * (MCC_CHUB_UPDATE_CMD = 0xc9)
5974  * The Chub (Communication Hub, CommsHUB) is a HW component that connects to
5975  * the cellular and connectivity cores that gets updates of the mcc, and
5976  * notifies the ucode directly of any mcc change.
5977  * The ucode requests the driver to request the device to update geographic
5978  * regulatory  profile according to the given MCC (Mobile Country Code).
5979  * The MCC is two letter-code, ascii upper case[A-Z] or '00' for world domain.
5980  * 'ZZ' MCC will be used to switch to NVM default profile; in this case, the
5981  * MCC in the cmd response will be the relevant MCC in the NVM.
5982  * @mcc: given mobile country code
5983  * @source_id: identity of the change originator, see iwm_mcc_source
5984  * @reserved1: reserved for alignment
5985  */
5986 struct iwm_mcc_chub_notif {
5987         uint16_t mcc;
5988         uint8_t source_id;
5989         uint8_t reserved1;
5990 } __packed; /* LAR_MCC_NOTIFY_S */
5991
5992 enum iwm_mcc_update_status {
5993         IWM_MCC_RESP_NEW_CHAN_PROFILE,
5994         IWM_MCC_RESP_SAME_CHAN_PROFILE,
5995         IWM_MCC_RESP_INVALID,
5996         IWM_MCC_RESP_NVM_DISABLED,
5997         IWM_MCC_RESP_ILLEGAL,
5998         IWM_MCC_RESP_LOW_PRIORITY,
5999         IWM_MCC_RESP_TEST_MODE_ACTIVE,
6000         IWM_MCC_RESP_TEST_MODE_NOT_ACTIVE,
6001         IWM_MCC_RESP_TEST_MODE_DENIAL_OF_SERVICE,
6002 };
6003
6004 enum iwm_mcc_source {
6005         IWM_MCC_SOURCE_OLD_FW = 0,
6006         IWM_MCC_SOURCE_ME = 1,
6007         IWM_MCC_SOURCE_BIOS = 2,
6008         IWM_MCC_SOURCE_3G_LTE_HOST = 3,
6009         IWM_MCC_SOURCE_3G_LTE_DEVICE = 4,
6010         IWM_MCC_SOURCE_WIFI = 5,
6011         IWM_MCC_SOURCE_RESERVED = 6,
6012         IWM_MCC_SOURCE_DEFAULT = 7,
6013         IWM_MCC_SOURCE_UNINITIALIZED = 8,
6014         IWM_MCC_SOURCE_MCC_API = 9,
6015         IWM_MCC_SOURCE_GET_CURRENT = 0x10,
6016         IWM_MCC_SOURCE_GETTING_MCC_TEST_MODE = 0x11,
6017 };
6018
6019 /**
6020  * struct iwm_dts_measurement_notif_v1 - measurements notification
6021  *
6022  * @temp: the measured temperature
6023  * @voltage: the measured voltage
6024  */
6025 struct iwm_dts_measurement_notif_v1 {
6026         int32_t temp;
6027         int32_t voltage;
6028 } __packed; /* TEMPERATURE_MEASUREMENT_TRIGGER_NTFY_S_VER_1*/
6029
6030 /**
6031  * struct iwm_dts_measurement_notif_v2 - measurements notification
6032  *
6033  * @temp: the measured temperature
6034  * @voltage: the measured voltage
6035  * @threshold_idx: the trip index that was crossed
6036  */
6037 struct iwm_dts_measurement_notif_v2 {
6038         int32_t temp;
6039         int32_t voltage;
6040         int32_t threshold_idx;
6041 } __packed; /* TEMPERATURE_MEASUREMENT_TRIGGER_NTFY_S_VER_2 */
6042
6043 /*
6044  * Some cherry-picked definitions
6045  */
6046
6047 #define IWM_FRAME_LIMIT 64
6048
6049 /*
6050  * These functions retrieve specific information from the id field in
6051  * the iwm_host_cmd struct which contains the command id, the group id,
6052  * and the version of the command and vice versa.
6053 */
6054 static inline uint8_t
6055 iwm_cmd_opcode(uint32_t cmdid)
6056 {
6057         return cmdid & 0xff;
6058 }
6059
6060 static inline uint8_t
6061 iwm_cmd_groupid(uint32_t cmdid)
6062 {
6063         return ((cmdid & 0xff00) >> 8);
6064 }
6065
6066 static inline uint8_t
6067 iwm_cmd_version(uint32_t cmdid)
6068 {
6069         return ((cmdid & 0xff0000) >> 16);
6070 }
6071
6072 static inline uint32_t
6073 iwm_cmd_id(uint8_t opcode, uint8_t groupid, uint8_t version)
6074 {
6075         return opcode + (groupid << 8) + (version << 16);
6076 }
6077
6078 /* make uint16_t wide id out of uint8_t group and opcode */
6079 #define IWM_WIDE_ID(grp, opcode) ((grp << 8) | opcode)
6080
6081 /* due to the conversion, this group is special */
6082 #define IWM_ALWAYS_LONG_GROUP   1
6083
6084 struct iwm_cmd_header {
6085         uint8_t code;
6086         uint8_t flags;
6087         uint8_t idx;
6088         uint8_t qid;
6089 } __packed;
6090
6091 struct iwm_cmd_header_wide {
6092         uint8_t opcode;
6093         uint8_t group_id;
6094         uint8_t idx;
6095         uint8_t qid;
6096         uint16_t length;
6097         uint8_t reserved;
6098         uint8_t version;
6099 } __packed;
6100
6101 /**
6102  * enum iwm_power_scheme
6103  * @IWM_POWER_LEVEL_CAM - Continuously Active Mode
6104  * @IWM_POWER_LEVEL_BPS - Balanced Power Save (default)
6105  * @IWM_POWER_LEVEL_LP  - Low Power
6106  */
6107 enum iwm_power_scheme {
6108         IWM_POWER_SCHEME_CAM = 1,
6109         IWM_POWER_SCHEME_BPS,
6110         IWM_POWER_SCHEME_LP
6111 };
6112
6113 #define IWM_DEF_CMD_PAYLOAD_SIZE 320
6114 #define IWM_MAX_CMD_PAYLOAD_SIZE ((4096 - 4) - sizeof(struct iwm_cmd_header))
6115 #define IWM_CMD_FAILED_MSK 0x40
6116
6117 /**
6118  * struct iwm_device_cmd
6119  *
6120  * For allocation of the command and tx queues, this establishes the overall
6121  * size of the largest command we send to uCode, except for commands that
6122  * aren't fully copied and use other TFD space.
6123  */
6124 struct iwm_device_cmd {
6125         union {
6126                 struct {
6127                         struct iwm_cmd_header hdr;
6128                         uint8_t data[IWM_DEF_CMD_PAYLOAD_SIZE];
6129                 };
6130                 struct {
6131                         struct iwm_cmd_header_wide hdr_wide;
6132                         uint8_t data_wide[IWM_DEF_CMD_PAYLOAD_SIZE -
6133                                         sizeof(struct iwm_cmd_header_wide) +
6134                                         sizeof(struct iwm_cmd_header)];
6135                 };
6136         };
6137 } __packed;
6138
6139 struct iwm_rx_packet {
6140         /*
6141          * The first 4 bytes of the RX frame header contain both the RX frame
6142          * size and some flags.
6143          * Bit fields:
6144          * 31:    flag flush RB request
6145          * 30:    flag ignore TC (terminal counter) request
6146          * 29:    flag fast IRQ request
6147          * 28-14: Reserved
6148          * 13-00: RX frame size
6149          */
6150         uint32_t len_n_flags;
6151         struct iwm_cmd_header hdr;
6152         uint8_t data[];
6153 } __packed;
6154
6155 #define IWM_FH_RSCSR_FRAME_SIZE_MSK     0x00003fff
6156 #define IWM_FH_RSCSR_FRAME_INVALID      0x55550000
6157 #define IWM_FH_RSCSR_FRAME_ALIGN        0x40
6158
6159 static inline uint32_t
6160 iwm_rx_packet_len(const struct iwm_rx_packet *pkt)
6161 {
6162
6163         return le32toh(pkt->len_n_flags) & IWM_FH_RSCSR_FRAME_SIZE_MSK;
6164 }
6165
6166 static inline uint32_t
6167 iwm_rx_packet_payload_len(const struct iwm_rx_packet *pkt)
6168 {
6169
6170         return iwm_rx_packet_len(pkt) - sizeof(pkt->hdr);
6171 }
6172
6173
6174 #define IWM_MIN_DBM     -100
6175 #define IWM_MAX_DBM     -33     /* realistic guess */
6176
6177 #define IWM_READ(sc, reg)                                               \
6178         bus_space_read_4((sc)->sc_st, (sc)->sc_sh, (reg))
6179
6180 #define IWM_WRITE(sc, reg, val)                                         \
6181         bus_space_write_4((sc)->sc_st, (sc)->sc_sh, (reg), (val))
6182
6183 #define IWM_WRITE_1(sc, reg, val)                                       \
6184         bus_space_write_1((sc)->sc_st, (sc)->sc_sh, (reg), (val))
6185
6186 #define IWM_SETBITS(sc, reg, mask)                                      \
6187         IWM_WRITE(sc, reg, IWM_READ(sc, reg) | (mask))
6188
6189 #define IWM_CLRBITS(sc, reg, mask)                                      \
6190         IWM_WRITE(sc, reg, IWM_READ(sc, reg) & ~(mask))
6191
6192 #define IWM_BARRIER_WRITE(sc)                                           \
6193         bus_space_barrier((sc)->sc_st, (sc)->sc_sh, 0, (sc)->sc_sz,     \
6194             BUS_SPACE_BARRIER_WRITE)
6195
6196 #define IWM_BARRIER_READ_WRITE(sc)                                      \
6197         bus_space_barrier((sc)->sc_st, (sc)->sc_sh, 0, (sc)->sc_sz,     \
6198             BUS_SPACE_BARRIER_READ | BUS_SPACE_BARRIER_WRITE)
6199
6200 #endif  /* __IF_IWM_REG_H__ */