]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/i386/i386/mp_machdep.c
Implement vector callback for PVHVM and unify event channel implementations
[FreeBSD/FreeBSD.git] / sys / i386 / i386 / mp_machdep.c
1 /*-
2  * Copyright (c) 1996, by Steve Passe
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. The name of the developer may NOT be used to endorse or promote products
11  *    derived from this software without specific prior written permission.
12  *
13  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
14  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
15  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
16  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
17  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
18  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
19  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
20  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
21  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
22  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
23  * SUCH DAMAGE.
24  */
25
26 #include <sys/cdefs.h>
27 __FBSDID("$FreeBSD$");
28
29 #include "opt_apic.h"
30 #include "opt_cpu.h"
31 #include "opt_kstack_pages.h"
32 #include "opt_pmap.h"
33 #include "opt_sched.h"
34 #include "opt_smp.h"
35
36 #if !defined(lint)
37 #if !defined(SMP)
38 #error How did you get here?
39 #endif
40
41 #ifndef DEV_APIC
42 #error The apic device is required for SMP, add "device apic" to your config file.
43 #endif
44 #if defined(CPU_DISABLE_CMPXCHG) && !defined(COMPILING_LINT)
45 #error SMP not supported with CPU_DISABLE_CMPXCHG
46 #endif
47 #endif /* not lint */
48
49 #include <sys/param.h>
50 #include <sys/systm.h>
51 #include <sys/bus.h>
52 #include <sys/cons.h>   /* cngetc() */
53 #include <sys/cpuset.h>
54 #ifdef GPROF 
55 #include <sys/gmon.h>
56 #endif
57 #include <sys/kernel.h>
58 #include <sys/ktr.h>
59 #include <sys/lock.h>
60 #include <sys/malloc.h>
61 #include <sys/memrange.h>
62 #include <sys/mutex.h>
63 #include <sys/pcpu.h>
64 #include <sys/proc.h>
65 #include <sys/sched.h>
66 #include <sys/smp.h>
67 #include <sys/sysctl.h>
68
69 #include <vm/vm.h>
70 #include <vm/vm_param.h>
71 #include <vm/pmap.h>
72 #include <vm/vm_kern.h>
73 #include <vm/vm_extern.h>
74
75 #include <x86/apicreg.h>
76 #include <machine/clock.h>
77 #include <machine/cputypes.h>
78 #include <x86/mca.h>
79 #include <machine/md_var.h>
80 #include <machine/pcb.h>
81 #include <machine/psl.h>
82 #include <machine/smp.h>
83 #include <machine/specialreg.h>
84
85 #ifdef XENHVM
86 #include <xen/hvm.h>
87 #endif
88
89 #define WARMBOOT_TARGET         0
90 #define WARMBOOT_OFF            (KERNBASE + 0x0467)
91 #define WARMBOOT_SEG            (KERNBASE + 0x0469)
92
93 #define CMOS_REG                (0x70)
94 #define CMOS_DATA               (0x71)
95 #define BIOS_RESET              (0x0f)
96 #define BIOS_WARM               (0x0a)
97
98 /*
99  * this code MUST be enabled here and in mpboot.s.
100  * it follows the very early stages of AP boot by placing values in CMOS ram.
101  * it NORMALLY will never be needed and thus the primitive method for enabling.
102  *
103 #define CHECK_POINTS
104  */
105
106 #if defined(CHECK_POINTS) && !defined(PC98)
107 #define CHECK_READ(A)    (outb(CMOS_REG, (A)), inb(CMOS_DATA))
108 #define CHECK_WRITE(A,D) (outb(CMOS_REG, (A)), outb(CMOS_DATA, (D)))
109
110 #define CHECK_INIT(D);                          \
111         CHECK_WRITE(0x34, (D));                 \
112         CHECK_WRITE(0x35, (D));                 \
113         CHECK_WRITE(0x36, (D));                 \
114         CHECK_WRITE(0x37, (D));                 \
115         CHECK_WRITE(0x38, (D));                 \
116         CHECK_WRITE(0x39, (D));
117
118 #define CHECK_PRINT(S);                         \
119         printf("%s: %d, %d, %d, %d, %d, %d\n",  \
120            (S),                                 \
121            CHECK_READ(0x34),                    \
122            CHECK_READ(0x35),                    \
123            CHECK_READ(0x36),                    \
124            CHECK_READ(0x37),                    \
125            CHECK_READ(0x38),                    \
126            CHECK_READ(0x39));
127
128 #else                           /* CHECK_POINTS */
129
130 #define CHECK_INIT(D)
131 #define CHECK_PRINT(S)
132 #define CHECK_WRITE(A, D)
133
134 #endif                          /* CHECK_POINTS */
135
136 /* lock region used by kernel profiling */
137 int     mcount_lock;
138
139 int     mp_naps;                /* # of Applications processors */
140 int     boot_cpu_id = -1;       /* designated BSP */
141
142 extern  struct pcpu __pcpu[];
143
144 /* AP uses this during bootstrap.  Do not staticize.  */
145 char *bootSTK;
146 static int bootAP;
147
148 /* Free these after use */
149 void *bootstacks[MAXCPU];
150 static void *dpcpu;
151
152 struct pcb stoppcbs[MAXCPU];
153 struct pcb **susppcbs = NULL;
154
155 /* Variables needed for SMP tlb shootdown. */
156 vm_offset_t smp_tlb_addr1;
157 vm_offset_t smp_tlb_addr2;
158 volatile int smp_tlb_wait;
159
160 #ifdef COUNT_IPIS
161 /* Interrupt counts. */
162 static u_long *ipi_preempt_counts[MAXCPU];
163 static u_long *ipi_ast_counts[MAXCPU];
164 u_long *ipi_invltlb_counts[MAXCPU];
165 u_long *ipi_invlrng_counts[MAXCPU];
166 u_long *ipi_invlpg_counts[MAXCPU];
167 u_long *ipi_invlcache_counts[MAXCPU];
168 u_long *ipi_rendezvous_counts[MAXCPU];
169 u_long *ipi_lazypmap_counts[MAXCPU];
170 static u_long *ipi_hardclock_counts[MAXCPU];
171 #endif
172
173 /*
174  * Local data and functions.
175  */
176
177 static volatile cpuset_t ipi_nmi_pending;
178
179 /* used to hold the AP's until we are ready to release them */
180 static struct mtx ap_boot_mtx;
181
182 /* Set to 1 once we're ready to let the APs out of the pen. */
183 static volatile int aps_ready = 0;
184
185 /*
186  * Store data from cpu_add() until later in the boot when we actually setup
187  * the APs.
188  */
189 struct cpu_info {
190         int     cpu_present:1;
191         int     cpu_bsp:1;
192         int     cpu_disabled:1;
193         int     cpu_hyperthread:1;
194 } static cpu_info[MAX_APIC_ID + 1];
195 int cpu_apic_ids[MAXCPU];
196 int apic_cpuids[MAX_APIC_ID + 1];
197
198 /* Holds pending bitmap based IPIs per CPU */
199 static volatile u_int cpu_ipi_pending[MAXCPU];
200
201 static u_int boot_address;
202 static int cpu_logical;                 /* logical cpus per core */
203 static int cpu_cores;                   /* cores per package */
204
205 static void     assign_cpu_ids(void);
206 static void     install_ap_tramp(void);
207 static void     set_interrupt_apic_ids(void);
208 static int      start_all_aps(void);
209 static int      start_ap(int apic_id);
210 static void     release_aps(void *dummy);
211
212 static u_int    hyperthreading_cpus;    /* logical cpus sharing L1 cache */
213 static int      hyperthreading_allowed = 1;
214
215 static void
216 mem_range_AP_init(void)
217 {
218         if (mem_range_softc.mr_op && mem_range_softc.mr_op->initAP)
219                 mem_range_softc.mr_op->initAP(&mem_range_softc);
220 }
221
222 static void
223 topo_probe_amd(void)
224 {
225         int core_id_bits;
226         int id;
227
228         /* AMD processors do not support HTT. */
229         cpu_logical = 1;
230
231         if ((amd_feature2 & AMDID2_CMP) == 0) {
232                 cpu_cores = 1;
233                 return;
234         }
235
236         core_id_bits = (cpu_procinfo2 & AMDID_COREID_SIZE) >>
237             AMDID_COREID_SIZE_SHIFT;
238         if (core_id_bits == 0) {
239                 cpu_cores = (cpu_procinfo2 & AMDID_CMP_CORES) + 1;
240                 return;
241         }
242
243         /* Fam 10h and newer should get here. */
244         for (id = 0; id <= MAX_APIC_ID; id++) {
245                 /* Check logical CPU availability. */
246                 if (!cpu_info[id].cpu_present || cpu_info[id].cpu_disabled)
247                         continue;
248                 /* Check if logical CPU has the same package ID. */
249                 if ((id >> core_id_bits) != (boot_cpu_id >> core_id_bits))
250                         continue;
251                 cpu_cores++;
252         }
253 }
254
255 /*
256  * Round up to the next power of two, if necessary, and then
257  * take log2.
258  * Returns -1 if argument is zero.
259  */
260 static __inline int
261 mask_width(u_int x)
262 {
263
264         return (fls(x << (1 - powerof2(x))) - 1);
265 }
266
267 static void
268 topo_probe_0x4(void)
269 {
270         u_int p[4];
271         int pkg_id_bits;
272         int core_id_bits;
273         int max_cores;
274         int max_logical;
275         int id;
276
277         /* Both zero and one here mean one logical processor per package. */
278         max_logical = (cpu_feature & CPUID_HTT) != 0 ?
279             (cpu_procinfo & CPUID_HTT_CORES) >> 16 : 1;
280         if (max_logical <= 1)
281                 return;
282
283         /*
284          * Because of uniformity assumption we examine only
285          * those logical processors that belong to the same
286          * package as BSP.  Further, we count number of
287          * logical processors that belong to the same core
288          * as BSP thus deducing number of threads per core.
289          */
290         if (cpu_high >= 0x4) {
291                 cpuid_count(0x04, 0, p);
292                 max_cores = ((p[0] >> 26) & 0x3f) + 1;
293         } else
294                 max_cores = 1;
295         core_id_bits = mask_width(max_logical/max_cores);
296         if (core_id_bits < 0)
297                 return;
298         pkg_id_bits = core_id_bits + mask_width(max_cores);
299
300         for (id = 0; id <= MAX_APIC_ID; id++) {
301                 /* Check logical CPU availability. */
302                 if (!cpu_info[id].cpu_present || cpu_info[id].cpu_disabled)
303                         continue;
304                 /* Check if logical CPU has the same package ID. */
305                 if ((id >> pkg_id_bits) != (boot_cpu_id >> pkg_id_bits))
306                         continue;
307                 cpu_cores++;
308                 /* Check if logical CPU has the same package and core IDs. */
309                 if ((id >> core_id_bits) == (boot_cpu_id >> core_id_bits))
310                         cpu_logical++;
311         }
312
313         KASSERT(cpu_cores >= 1 && cpu_logical >= 1,
314             ("topo_probe_0x4 couldn't find BSP"));
315
316         cpu_cores /= cpu_logical;
317         hyperthreading_cpus = cpu_logical;
318 }
319
320 static void
321 topo_probe_0xb(void)
322 {
323         u_int p[4];
324         int bits;
325         int cnt;
326         int i;
327         int logical;
328         int type;
329         int x;
330
331         /* We only support three levels for now. */
332         for (i = 0; i < 3; i++) {
333                 cpuid_count(0x0b, i, p);
334
335                 /* Fall back if CPU leaf 11 doesn't really exist. */
336                 if (i == 0 && p[1] == 0) {
337                         topo_probe_0x4();
338                         return;
339                 }
340
341                 bits = p[0] & 0x1f;
342                 logical = p[1] &= 0xffff;
343                 type = (p[2] >> 8) & 0xff;
344                 if (type == 0 || logical == 0)
345                         break;
346                 /*
347                  * Because of uniformity assumption we examine only
348                  * those logical processors that belong to the same
349                  * package as BSP.
350                  */
351                 for (cnt = 0, x = 0; x <= MAX_APIC_ID; x++) {
352                         if (!cpu_info[x].cpu_present ||
353                             cpu_info[x].cpu_disabled)
354                                 continue;
355                         if (x >> bits == boot_cpu_id >> bits)
356                                 cnt++;
357                 }
358                 if (type == CPUID_TYPE_SMT)
359                         cpu_logical = cnt;
360                 else if (type == CPUID_TYPE_CORE)
361                         cpu_cores = cnt;
362         }
363         if (cpu_logical == 0)
364                 cpu_logical = 1;
365         cpu_cores /= cpu_logical;
366 }
367
368 /*
369  * Both topology discovery code and code that consumes topology
370  * information assume top-down uniformity of the topology.
371  * That is, all physical packages must be identical and each
372  * core in a package must have the same number of threads.
373  * Topology information is queried only on BSP, on which this
374  * code runs and for which it can query CPUID information.
375  * Then topology is extrapolated on all packages using the
376  * uniformity assumption.
377  */
378 static void
379 topo_probe(void)
380 {
381         static int cpu_topo_probed = 0;
382
383         if (cpu_topo_probed)
384                 return;
385
386         CPU_ZERO(&logical_cpus_mask);
387         if (mp_ncpus <= 1)
388                 cpu_cores = cpu_logical = 1;
389         else if (cpu_vendor_id == CPU_VENDOR_AMD)
390                 topo_probe_amd();
391         else if (cpu_vendor_id == CPU_VENDOR_INTEL) {
392                 /*
393                  * See Intel(R) 64 Architecture Processor
394                  * Topology Enumeration article for details.
395                  *
396                  * Note that 0x1 <= cpu_high < 4 case should be
397                  * compatible with topo_probe_0x4() logic when
398                  * CPUID.1:EBX[23:16] > 0 (cpu_cores will be 1)
399                  * or it should trigger the fallback otherwise.
400                  */
401                 if (cpu_high >= 0xb)
402                         topo_probe_0xb();
403                 else if (cpu_high >= 0x1)
404                         topo_probe_0x4();
405         }
406
407         /*
408          * Fallback: assume each logical CPU is in separate
409          * physical package.  That is, no multi-core, no SMT.
410          */
411         if (cpu_cores == 0 || cpu_logical == 0)
412                 cpu_cores = cpu_logical = 1;
413         cpu_topo_probed = 1;
414 }
415
416 struct cpu_group *
417 cpu_topo(void)
418 {
419         int cg_flags;
420
421         /*
422          * Determine whether any threading flags are
423          * necessry.
424          */
425         topo_probe();
426         if (cpu_logical > 1 && hyperthreading_cpus)
427                 cg_flags = CG_FLAG_HTT;
428         else if (cpu_logical > 1)
429                 cg_flags = CG_FLAG_SMT;
430         else
431                 cg_flags = 0;
432         if (mp_ncpus % (cpu_cores * cpu_logical) != 0) {
433                 printf("WARNING: Non-uniform processors.\n");
434                 printf("WARNING: Using suboptimal topology.\n");
435                 return (smp_topo_none());
436         }
437         /*
438          * No multi-core or hyper-threaded.
439          */
440         if (cpu_logical * cpu_cores == 1)
441                 return (smp_topo_none());
442         /*
443          * Only HTT no multi-core.
444          */
445         if (cpu_logical > 1 && cpu_cores == 1)
446                 return (smp_topo_1level(CG_SHARE_L1, cpu_logical, cg_flags));
447         /*
448          * Only multi-core no HTT.
449          */
450         if (cpu_cores > 1 && cpu_logical == 1)
451                 return (smp_topo_1level(CG_SHARE_L2, cpu_cores, cg_flags));
452         /*
453          * Both HTT and multi-core.
454          */
455         return (smp_topo_2level(CG_SHARE_L2, cpu_cores,
456             CG_SHARE_L1, cpu_logical, cg_flags));
457 }
458
459
460 /*
461  * Calculate usable address in base memory for AP trampoline code.
462  */
463 u_int
464 mp_bootaddress(u_int basemem)
465 {
466
467         boot_address = trunc_page(basemem);     /* round down to 4k boundary */
468         if ((basemem - boot_address) < bootMP_size)
469                 boot_address -= PAGE_SIZE;      /* not enough, lower by 4k */
470
471         return boot_address;
472 }
473
474 void
475 cpu_add(u_int apic_id, char boot_cpu)
476 {
477
478         if (apic_id > MAX_APIC_ID) {
479                 panic("SMP: APIC ID %d too high", apic_id);
480                 return;
481         }
482         KASSERT(cpu_info[apic_id].cpu_present == 0, ("CPU %d added twice",
483             apic_id));
484         cpu_info[apic_id].cpu_present = 1;
485         if (boot_cpu) {
486                 KASSERT(boot_cpu_id == -1,
487                     ("CPU %d claims to be BSP, but CPU %d already is", apic_id,
488                     boot_cpu_id));
489                 boot_cpu_id = apic_id;
490                 cpu_info[apic_id].cpu_bsp = 1;
491         }
492         if (mp_ncpus < MAXCPU) {
493                 mp_ncpus++;
494                 mp_maxid = mp_ncpus - 1;
495         }
496         if (bootverbose)
497                 printf("SMP: Added CPU %d (%s)\n", apic_id, boot_cpu ? "BSP" :
498                     "AP");
499 }
500
501 void
502 cpu_mp_setmaxid(void)
503 {
504
505         /*
506          * mp_maxid should be already set by calls to cpu_add().
507          * Just sanity check its value here.
508          */
509         if (mp_ncpus == 0)
510                 KASSERT(mp_maxid == 0,
511                     ("%s: mp_ncpus is zero, but mp_maxid is not", __func__));
512         else if (mp_ncpus == 1)
513                 mp_maxid = 0;
514         else
515                 KASSERT(mp_maxid >= mp_ncpus - 1,
516                     ("%s: counters out of sync: max %d, count %d", __func__,
517                         mp_maxid, mp_ncpus));
518 }
519
520 int
521 cpu_mp_probe(void)
522 {
523
524         /*
525          * Always record BSP in CPU map so that the mbuf init code works
526          * correctly.
527          */
528         CPU_SETOF(0, &all_cpus);
529         if (mp_ncpus == 0) {
530                 /*
531                  * No CPUs were found, so this must be a UP system.  Setup
532                  * the variables to represent a system with a single CPU
533                  * with an id of 0.
534                  */
535                 mp_ncpus = 1;
536                 return (0);
537         }
538
539         /* At least one CPU was found. */
540         if (mp_ncpus == 1) {
541                 /*
542                  * One CPU was found, so this must be a UP system with
543                  * an I/O APIC.
544                  */
545                 mp_maxid = 0;
546                 return (0);
547         }
548
549         /* At least two CPUs were found. */
550         return (1);
551 }
552
553 /*
554  * Initialize the IPI handlers and start up the AP's.
555  */
556 void
557 cpu_mp_start(void)
558 {
559         int i;
560
561         /* Initialize the logical ID to APIC ID table. */
562         for (i = 0; i < MAXCPU; i++) {
563                 cpu_apic_ids[i] = -1;
564                 cpu_ipi_pending[i] = 0;
565         }
566
567         /* Install an inter-CPU IPI for TLB invalidation */
568         setidt(IPI_INVLTLB, IDTVEC(invltlb),
569                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
570         setidt(IPI_INVLPG, IDTVEC(invlpg),
571                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
572         setidt(IPI_INVLRNG, IDTVEC(invlrng),
573                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
574
575         /* Install an inter-CPU IPI for cache invalidation. */
576         setidt(IPI_INVLCACHE, IDTVEC(invlcache),
577                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
578
579         /* Install an inter-CPU IPI for lazy pmap release */
580         setidt(IPI_LAZYPMAP, IDTVEC(lazypmap),
581                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
582
583         /* Install an inter-CPU IPI for all-CPU rendezvous */
584         setidt(IPI_RENDEZVOUS, IDTVEC(rendezvous),
585                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
586
587         /* Install generic inter-CPU IPI handler */
588         setidt(IPI_BITMAP_VECTOR, IDTVEC(ipi_intr_bitmap_handler),
589                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
590
591         /* Install an inter-CPU IPI for CPU stop/restart */
592         setidt(IPI_STOP, IDTVEC(cpustop),
593                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
594
595         /* Install an inter-CPU IPI for CPU suspend/resume */
596         setidt(IPI_SUSPEND, IDTVEC(cpususpend),
597                SDT_SYS386IGT, SEL_KPL, GSEL(GCODE_SEL, SEL_KPL));
598
599         /* Set boot_cpu_id if needed. */
600         if (boot_cpu_id == -1) {
601                 boot_cpu_id = PCPU_GET(apic_id);
602                 cpu_info[boot_cpu_id].cpu_bsp = 1;
603         } else
604                 KASSERT(boot_cpu_id == PCPU_GET(apic_id),
605                     ("BSP's APIC ID doesn't match boot_cpu_id"));
606
607         /* Probe logical/physical core configuration. */
608         topo_probe();
609
610         assign_cpu_ids();
611
612         /* Start each Application Processor */
613         start_all_aps();
614
615         set_interrupt_apic_ids();
616 }
617
618
619 /*
620  * Print various information about the SMP system hardware and setup.
621  */
622 void
623 cpu_mp_announce(void)
624 {
625         const char *hyperthread;
626         int i;
627
628         printf("FreeBSD/SMP: %d package(s) x %d core(s)",
629             mp_ncpus / (cpu_cores * cpu_logical), cpu_cores);
630         if (hyperthreading_cpus > 1)
631             printf(" x %d HTT threads", cpu_logical);
632         else if (cpu_logical > 1)
633             printf(" x %d SMT threads", cpu_logical);
634         printf("\n");
635
636         /* List active CPUs first. */
637         printf(" cpu0 (BSP): APIC ID: %2d\n", boot_cpu_id);
638         for (i = 1; i < mp_ncpus; i++) {
639                 if (cpu_info[cpu_apic_ids[i]].cpu_hyperthread)
640                         hyperthread = "/HT";
641                 else
642                         hyperthread = "";
643                 printf(" cpu%d (AP%s): APIC ID: %2d\n", i, hyperthread,
644                     cpu_apic_ids[i]);
645         }
646
647         /* List disabled CPUs last. */
648         for (i = 0; i <= MAX_APIC_ID; i++) {
649                 if (!cpu_info[i].cpu_present || !cpu_info[i].cpu_disabled)
650                         continue;
651                 if (cpu_info[i].cpu_hyperthread)
652                         hyperthread = "/HT";
653                 else
654                         hyperthread = "";
655                 printf("  cpu (AP%s): APIC ID: %2d (disabled)\n", hyperthread,
656                     i);
657         }
658 }
659
660 /*
661  * AP CPU's call this to initialize themselves.
662  */
663 void
664 init_secondary(void)
665 {
666         struct pcpu *pc;
667         vm_offset_t addr;
668         int     gsel_tss;
669         int     x, myid;
670         u_int   cpuid, cr0;
671
672         /* bootAP is set in start_ap() to our ID. */
673         myid = bootAP;
674
675         /* Get per-cpu data */
676         pc = &__pcpu[myid];
677
678         /* prime data page for it to use */
679         pcpu_init(pc, myid, sizeof(struct pcpu));
680         dpcpu_init(dpcpu, myid);
681         pc->pc_apic_id = cpu_apic_ids[myid];
682         pc->pc_prvspace = pc;
683         pc->pc_curthread = 0;
684
685         gdt_segs[GPRIV_SEL].ssd_base = (int) pc;
686         gdt_segs[GPROC0_SEL].ssd_base = (int) &pc->pc_common_tss;
687
688         for (x = 0; x < NGDT; x++) {
689                 ssdtosd(&gdt_segs[x], &gdt[myid * NGDT + x].sd);
690         }
691
692         r_gdt.rd_limit = NGDT * sizeof(gdt[0]) - 1;
693         r_gdt.rd_base = (int) &gdt[myid * NGDT];
694         lgdt(&r_gdt);                   /* does magic intra-segment return */
695
696         lidt(&r_idt);
697
698         lldt(_default_ldt);
699         PCPU_SET(currentldt, _default_ldt);
700
701         gsel_tss = GSEL(GPROC0_SEL, SEL_KPL);
702         gdt[myid * NGDT + GPROC0_SEL].sd.sd_type = SDT_SYS386TSS;
703         PCPU_SET(common_tss.tss_esp0, 0); /* not used until after switch */
704         PCPU_SET(common_tss.tss_ss0, GSEL(GDATA_SEL, SEL_KPL));
705         PCPU_SET(common_tss.tss_ioopt, (sizeof (struct i386tss)) << 16);
706         PCPU_SET(tss_gdt, &gdt[myid * NGDT + GPROC0_SEL].sd);
707         PCPU_SET(common_tssd, *PCPU_GET(tss_gdt));
708         ltr(gsel_tss);
709
710         PCPU_SET(fsgs_gdt, &gdt[myid * NGDT + GUFS_SEL].sd);
711
712         /*
713          * Set to a known state:
714          * Set by mpboot.s: CR0_PG, CR0_PE
715          * Set by cpu_setregs: CR0_NE, CR0_MP, CR0_TS, CR0_WP, CR0_AM
716          */
717         cr0 = rcr0();
718         cr0 &= ~(CR0_CD | CR0_NW | CR0_EM);
719         load_cr0(cr0);
720         CHECK_WRITE(0x38, 5);
721         
722         /* Disable local APIC just to be sure. */
723         lapic_disable();
724
725         /* signal our startup to the BSP. */
726         mp_naps++;
727         CHECK_WRITE(0x39, 6);
728
729         /* Spin until the BSP releases the AP's. */
730         while (!aps_ready)
731                 ia32_pause();
732
733         /* BSP may have changed PTD while we were waiting */
734         invltlb();
735         for (addr = 0; addr < NKPT * NBPDR - 1; addr += PAGE_SIZE)
736                 invlpg(addr);
737
738 #if defined(I586_CPU) && !defined(NO_F00F_HACK)
739         lidt(&r_idt);
740 #endif
741
742         /* Initialize the PAT MSR if present. */
743         pmap_init_pat();
744
745         /* set up CPU registers and state */
746         cpu_setregs();
747
748         /* set up FPU state on the AP */
749         npxinit();
750
751         /* set up SSE registers */
752         enable_sse();
753
754 #ifdef XENHVM
755         /* register vcpu_info area */
756         xen_hvm_init_cpu();
757 #endif
758
759 #ifdef PAE
760         /* Enable the PTE no-execute bit. */
761         if ((amd_feature & AMDID_NX) != 0) {
762                 uint64_t msr;
763
764                 msr = rdmsr(MSR_EFER) | EFER_NXE;
765                 wrmsr(MSR_EFER, msr);
766         }
767 #endif
768
769         /* A quick check from sanity claus */
770         cpuid = PCPU_GET(cpuid);
771         if (PCPU_GET(apic_id) != lapic_id()) {
772                 printf("SMP: cpuid = %d\n", cpuid);
773                 printf("SMP: actual apic_id = %d\n", lapic_id());
774                 printf("SMP: correct apic_id = %d\n", PCPU_GET(apic_id));
775                 panic("cpuid mismatch! boom!!");
776         }
777
778         /* Initialize curthread. */
779         KASSERT(PCPU_GET(idlethread) != NULL, ("no idle thread"));
780         PCPU_SET(curthread, PCPU_GET(idlethread));
781
782         mca_init();
783
784         mtx_lock_spin(&ap_boot_mtx);
785
786         /* Init local apic for irq's */
787         lapic_setup(1);
788
789         /* Set memory range attributes for this CPU to match the BSP */
790         mem_range_AP_init();
791
792         smp_cpus++;
793
794         CTR1(KTR_SMP, "SMP: AP CPU #%d Launched", cpuid);
795         printf("SMP: AP CPU #%d Launched!\n", cpuid);
796
797         /* Determine if we are a logical CPU. */
798         /* XXX Calculation depends on cpu_logical being a power of 2, e.g. 2 */
799         if (cpu_logical > 1 && PCPU_GET(apic_id) % cpu_logical != 0)
800                 CPU_SET(cpuid, &logical_cpus_mask);
801
802         if (bootverbose)
803                 lapic_dump("AP");
804
805         if (smp_cpus == mp_ncpus) {
806                 /* enable IPI's, tlb shootdown, freezes etc */
807                 atomic_store_rel_int(&smp_started, 1);
808                 smp_active = 1;  /* historic */
809         }
810
811         mtx_unlock_spin(&ap_boot_mtx);
812
813         /* Wait until all the AP's are up. */
814         while (smp_started == 0)
815                 ia32_pause();
816
817         /* Start per-CPU event timers. */
818         cpu_initclocks_ap();
819
820         /* Enter the scheduler. */
821         sched_throw(NULL);
822
823         panic("scheduler returned us to %s", __func__);
824         /* NOTREACHED */
825 }
826
827 /*******************************************************************
828  * local functions and data
829  */
830
831 /*
832  * We tell the I/O APIC code about all the CPUs we want to receive
833  * interrupts.  If we don't want certain CPUs to receive IRQs we
834  * can simply not tell the I/O APIC code about them in this function.
835  * We also do not tell it about the BSP since it tells itself about
836  * the BSP internally to work with UP kernels and on UP machines.
837  */
838 static void
839 set_interrupt_apic_ids(void)
840 {
841         u_int i, apic_id;
842
843         for (i = 0; i < MAXCPU; i++) {
844                 apic_id = cpu_apic_ids[i];
845                 if (apic_id == -1)
846                         continue;
847                 if (cpu_info[apic_id].cpu_bsp)
848                         continue;
849                 if (cpu_info[apic_id].cpu_disabled)
850                         continue;
851
852                 /* Don't let hyperthreads service interrupts. */
853                 if (hyperthreading_cpus > 1 &&
854                     apic_id % hyperthreading_cpus != 0)
855                         continue;
856
857                 intr_add_cpu(i);
858         }
859 }
860
861 /*
862  * Assign logical CPU IDs to local APICs.
863  */
864 static void
865 assign_cpu_ids(void)
866 {
867         u_int i;
868
869         TUNABLE_INT_FETCH("machdep.hyperthreading_allowed",
870             &hyperthreading_allowed);
871
872         /* Check for explicitly disabled CPUs. */
873         for (i = 0; i <= MAX_APIC_ID; i++) {
874                 if (!cpu_info[i].cpu_present || cpu_info[i].cpu_bsp)
875                         continue;
876
877                 if (hyperthreading_cpus > 1 && i % hyperthreading_cpus != 0) {
878                         cpu_info[i].cpu_hyperthread = 1;
879
880                         /*
881                          * Don't use HT CPU if it has been disabled by a
882                          * tunable.
883                          */
884                         if (hyperthreading_allowed == 0) {
885                                 cpu_info[i].cpu_disabled = 1;
886                                 continue;
887                         }
888                 }
889
890                 /* Don't use this CPU if it has been disabled by a tunable. */
891                 if (resource_disabled("lapic", i)) {
892                         cpu_info[i].cpu_disabled = 1;
893                         continue;
894                 }
895         }
896
897         if (hyperthreading_allowed == 0 && hyperthreading_cpus > 1) {
898                 hyperthreading_cpus = 0;
899                 cpu_logical = 1;
900         }
901
902         /*
903          * Assign CPU IDs to local APIC IDs and disable any CPUs
904          * beyond MAXCPU.  CPU 0 is always assigned to the BSP.
905          *
906          * To minimize confusion for userland, we attempt to number
907          * CPUs such that all threads and cores in a package are
908          * grouped together.  For now we assume that the BSP is always
909          * the first thread in a package and just start adding APs
910          * starting with the BSP's APIC ID.
911          */
912         mp_ncpus = 1;
913         cpu_apic_ids[0] = boot_cpu_id;
914         apic_cpuids[boot_cpu_id] = 0;
915         for (i = boot_cpu_id + 1; i != boot_cpu_id;
916              i == MAX_APIC_ID ? i = 0 : i++) {
917                 if (!cpu_info[i].cpu_present || cpu_info[i].cpu_bsp ||
918                     cpu_info[i].cpu_disabled)
919                         continue;
920
921                 if (mp_ncpus < MAXCPU) {
922                         cpu_apic_ids[mp_ncpus] = i;
923                         apic_cpuids[i] = mp_ncpus;
924                         mp_ncpus++;
925                 } else
926                         cpu_info[i].cpu_disabled = 1;
927         }
928         KASSERT(mp_maxid >= mp_ncpus - 1,
929             ("%s: counters out of sync: max %d, count %d", __func__, mp_maxid,
930             mp_ncpus));         
931 }
932
933 /*
934  * start each AP in our list
935  */
936 /* Lowest 1MB is already mapped: don't touch*/
937 #define TMPMAP_START 1
938 static int
939 start_all_aps(void)
940 {
941 #ifndef PC98
942         u_char mpbiosreason;
943 #endif
944         u_int32_t mpbioswarmvec;
945         int apic_id, cpu, i;
946
947         mtx_init(&ap_boot_mtx, "ap boot", NULL, MTX_SPIN);
948
949         /* install the AP 1st level boot code */
950         install_ap_tramp();
951
952         /* save the current value of the warm-start vector */
953         mpbioswarmvec = *((u_int32_t *) WARMBOOT_OFF);
954 #ifndef PC98
955         outb(CMOS_REG, BIOS_RESET);
956         mpbiosreason = inb(CMOS_DATA);
957 #endif
958
959         /* set up temporary P==V mapping for AP boot */
960         /* XXX this is a hack, we should boot the AP on its own stack/PTD */
961         for (i = TMPMAP_START; i < NKPT; i++)
962                 PTD[i] = PTD[KPTDI + i];
963         invltlb();
964
965         /* start each AP */
966         for (cpu = 1; cpu < mp_ncpus; cpu++) {
967                 apic_id = cpu_apic_ids[cpu];
968
969                 /* allocate and set up a boot stack data page */
970                 bootstacks[cpu] =
971                     (char *)kmem_malloc(kernel_arena, KSTACK_PAGES * PAGE_SIZE,
972                     M_WAITOK | M_ZERO);
973                 dpcpu = (void *)kmem_malloc(kernel_arena, DPCPU_SIZE,
974                     M_WAITOK | M_ZERO);
975                 /* setup a vector to our boot code */
976                 *((volatile u_short *) WARMBOOT_OFF) = WARMBOOT_TARGET;
977                 *((volatile u_short *) WARMBOOT_SEG) = (boot_address >> 4);
978 #ifndef PC98
979                 outb(CMOS_REG, BIOS_RESET);
980                 outb(CMOS_DATA, BIOS_WARM);     /* 'warm-start' */
981 #endif
982
983                 bootSTK = (char *)bootstacks[cpu] + KSTACK_PAGES * PAGE_SIZE - 4;
984                 bootAP = cpu;
985
986                 /* attempt to start the Application Processor */
987                 CHECK_INIT(99); /* setup checkpoints */
988                 if (!start_ap(apic_id)) {
989                         printf("AP #%d (PHY# %d) failed!\n", cpu, apic_id);
990                         CHECK_PRINT("trace");   /* show checkpoints */
991                         /* better panic as the AP may be running loose */
992                         printf("panic y/n? [y] ");
993                         if (cngetc() != 'n')
994                                 panic("bye-bye");
995                 }
996                 CHECK_PRINT("trace");           /* show checkpoints */
997
998                 CPU_SET(cpu, &all_cpus);        /* record AP in CPU map */
999         }
1000
1001         /* restore the warmstart vector */
1002         *(u_int32_t *) WARMBOOT_OFF = mpbioswarmvec;
1003
1004 #ifndef PC98
1005         outb(CMOS_REG, BIOS_RESET);
1006         outb(CMOS_DATA, mpbiosreason);
1007 #endif
1008
1009         /* Undo V==P hack from above */
1010         for (i = TMPMAP_START; i < NKPT; i++)
1011                 PTD[i] = 0;
1012         pmap_invalidate_range(kernel_pmap, 0, NKPT * NBPDR - 1);
1013
1014         /* number of APs actually started */
1015         return mp_naps;
1016 }
1017
1018 /*
1019  * load the 1st level AP boot code into base memory.
1020  */
1021
1022 /* targets for relocation */
1023 extern void bigJump(void);
1024 extern void bootCodeSeg(void);
1025 extern void bootDataSeg(void);
1026 extern void MPentry(void);
1027 extern u_int MP_GDT;
1028 extern u_int mp_gdtbase;
1029
1030 static void
1031 install_ap_tramp(void)
1032 {
1033         int     x;
1034         int     size = *(int *) ((u_long) & bootMP_size);
1035         vm_offset_t va = boot_address + KERNBASE;
1036         u_char *src = (u_char *) ((u_long) bootMP);
1037         u_char *dst = (u_char *) va;
1038         u_int   boot_base = (u_int) bootMP;
1039         u_int8_t *dst8;
1040         u_int16_t *dst16;
1041         u_int32_t *dst32;
1042
1043         KASSERT (size <= PAGE_SIZE,
1044             ("'size' do not fit into PAGE_SIZE, as expected."));
1045         pmap_kenter(va, boot_address);
1046         pmap_invalidate_page (kernel_pmap, va);
1047         for (x = 0; x < size; ++x)
1048                 *dst++ = *src++;
1049
1050         /*
1051          * modify addresses in code we just moved to basemem. unfortunately we
1052          * need fairly detailed info about mpboot.s for this to work.  changes
1053          * to mpboot.s might require changes here.
1054          */
1055
1056         /* boot code is located in KERNEL space */
1057         dst = (u_char *) va;
1058
1059         /* modify the lgdt arg */
1060         dst32 = (u_int32_t *) (dst + ((u_int) & mp_gdtbase - boot_base));
1061         *dst32 = boot_address + ((u_int) & MP_GDT - boot_base);
1062
1063         /* modify the ljmp target for MPentry() */
1064         dst32 = (u_int32_t *) (dst + ((u_int) bigJump - boot_base) + 1);
1065         *dst32 = ((u_int) MPentry - KERNBASE);
1066
1067         /* modify the target for boot code segment */
1068         dst16 = (u_int16_t *) (dst + ((u_int) bootCodeSeg - boot_base));
1069         dst8 = (u_int8_t *) (dst16 + 1);
1070         *dst16 = (u_int) boot_address & 0xffff;
1071         *dst8 = ((u_int) boot_address >> 16) & 0xff;
1072
1073         /* modify the target for boot data segment */
1074         dst16 = (u_int16_t *) (dst + ((u_int) bootDataSeg - boot_base));
1075         dst8 = (u_int8_t *) (dst16 + 1);
1076         *dst16 = (u_int) boot_address & 0xffff;
1077         *dst8 = ((u_int) boot_address >> 16) & 0xff;
1078 }
1079
1080 /*
1081  * This function starts the AP (application processor) identified
1082  * by the APIC ID 'physicalCpu'.  It does quite a "song and dance"
1083  * to accomplish this.  This is necessary because of the nuances
1084  * of the different hardware we might encounter.  It isn't pretty,
1085  * but it seems to work.
1086  */
1087 static int
1088 start_ap(int apic_id)
1089 {
1090         int vector, ms;
1091         int cpus;
1092
1093         /* calculate the vector */
1094         vector = (boot_address >> 12) & 0xff;
1095
1096         /* used as a watchpoint to signal AP startup */
1097         cpus = mp_naps;
1098
1099         ipi_startup(apic_id, vector);
1100
1101         /* Wait up to 5 seconds for it to start. */
1102         for (ms = 0; ms < 5000; ms++) {
1103                 if (mp_naps > cpus)
1104                         return 1;       /* return SUCCESS */
1105                 DELAY(1000);
1106         }
1107         return 0;               /* return FAILURE */
1108 }
1109
1110 #ifdef COUNT_XINVLTLB_HITS
1111 u_int xhits_gbl[MAXCPU];
1112 u_int xhits_pg[MAXCPU];
1113 u_int xhits_rng[MAXCPU];
1114 static SYSCTL_NODE(_debug, OID_AUTO, xhits, CTLFLAG_RW, 0, "");
1115 SYSCTL_OPAQUE(_debug_xhits, OID_AUTO, global, CTLFLAG_RW, &xhits_gbl,
1116     sizeof(xhits_gbl), "IU", "");
1117 SYSCTL_OPAQUE(_debug_xhits, OID_AUTO, page, CTLFLAG_RW, &xhits_pg,
1118     sizeof(xhits_pg), "IU", "");
1119 SYSCTL_OPAQUE(_debug_xhits, OID_AUTO, range, CTLFLAG_RW, &xhits_rng,
1120     sizeof(xhits_rng), "IU", "");
1121
1122 u_int ipi_global;
1123 u_int ipi_page;
1124 u_int ipi_range;
1125 u_int ipi_range_size;
1126 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_global, CTLFLAG_RW, &ipi_global, 0, "");
1127 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_page, CTLFLAG_RW, &ipi_page, 0, "");
1128 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_range, CTLFLAG_RW, &ipi_range, 0, "");
1129 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_range_size, CTLFLAG_RW, &ipi_range_size,
1130     0, "");
1131
1132 u_int ipi_masked_global;
1133 u_int ipi_masked_page;
1134 u_int ipi_masked_range;
1135 u_int ipi_masked_range_size;
1136 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_masked_global, CTLFLAG_RW,
1137     &ipi_masked_global, 0, "");
1138 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_masked_page, CTLFLAG_RW,
1139     &ipi_masked_page, 0, "");
1140 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_masked_range, CTLFLAG_RW,
1141     &ipi_masked_range, 0, "");
1142 SYSCTL_INT(_debug_xhits, OID_AUTO, ipi_masked_range_size, CTLFLAG_RW,
1143     &ipi_masked_range_size, 0, "");
1144 #endif /* COUNT_XINVLTLB_HITS */
1145
1146 /*
1147  * Init and startup IPI.
1148  */
1149 void
1150 ipi_startup(int apic_id, int vector)
1151 {
1152
1153         /*
1154          * first we do an INIT IPI: this INIT IPI might be run, resetting
1155          * and running the target CPU. OR this INIT IPI might be latched (P5
1156          * bug), CPU waiting for STARTUP IPI. OR this INIT IPI might be
1157          * ignored.
1158          */
1159         lapic_ipi_raw(APIC_DEST_DESTFLD | APIC_TRIGMOD_EDGE |
1160             APIC_LEVEL_ASSERT | APIC_DESTMODE_PHY | APIC_DELMODE_INIT, apic_id);
1161         lapic_ipi_wait(-1);
1162         DELAY(10000);           /* wait ~10mS */
1163
1164         /*
1165          * next we do a STARTUP IPI: the previous INIT IPI might still be
1166          * latched, (P5 bug) this 1st STARTUP would then terminate
1167          * immediately, and the previously started INIT IPI would continue. OR
1168          * the previous INIT IPI has already run. and this STARTUP IPI will
1169          * run. OR the previous INIT IPI was ignored. and this STARTUP IPI
1170          * will run.
1171          */
1172         lapic_ipi_raw(APIC_DEST_DESTFLD | APIC_TRIGMOD_EDGE |
1173             APIC_LEVEL_DEASSERT | APIC_DESTMODE_PHY | APIC_DELMODE_STARTUP |
1174             vector, apic_id);
1175         lapic_ipi_wait(-1);
1176         DELAY(200);             /* wait ~200uS */
1177
1178         /*
1179          * finally we do a 2nd STARTUP IPI: this 2nd STARTUP IPI should run IF
1180          * the previous STARTUP IPI was cancelled by a latched INIT IPI. OR
1181          * this STARTUP IPI will be ignored, as only ONE STARTUP IPI is
1182          * recognized after hardware RESET or INIT IPI.
1183          */
1184         lapic_ipi_raw(APIC_DEST_DESTFLD | APIC_TRIGMOD_EDGE |
1185             APIC_LEVEL_DEASSERT | APIC_DESTMODE_PHY | APIC_DELMODE_STARTUP |
1186             vector, apic_id);
1187         lapic_ipi_wait(-1);
1188         DELAY(200);             /* wait ~200uS */
1189 }
1190
1191 /*
1192  * Send an IPI to specified CPU handling the bitmap logic.
1193  */
1194 static void
1195 ipi_send_cpu(int cpu, u_int ipi)
1196 {
1197         u_int bitmap, old_pending, new_pending;
1198
1199         KASSERT(cpu_apic_ids[cpu] != -1, ("IPI to non-existent CPU %d", cpu));
1200
1201         if (IPI_IS_BITMAPED(ipi)) {
1202                 bitmap = 1 << ipi;
1203                 ipi = IPI_BITMAP_VECTOR;
1204                 do {
1205                         old_pending = cpu_ipi_pending[cpu];
1206                         new_pending = old_pending | bitmap;
1207                 } while  (!atomic_cmpset_int(&cpu_ipi_pending[cpu],
1208                     old_pending, new_pending)); 
1209                 if (old_pending)
1210                         return;
1211         }
1212         lapic_ipi_vectored(ipi, cpu_apic_ids[cpu]);
1213 }
1214
1215 /*
1216  * Flush the TLB on all other CPU's
1217  */
1218 static void
1219 smp_tlb_shootdown(u_int vector, vm_offset_t addr1, vm_offset_t addr2)
1220 {
1221         u_int ncpu;
1222
1223         ncpu = mp_ncpus - 1;    /* does not shootdown self */
1224         if (ncpu < 1)
1225                 return;         /* no other cpus */
1226         if (!(read_eflags() & PSL_I))
1227                 panic("%s: interrupts disabled", __func__);
1228         mtx_lock_spin(&smp_ipi_mtx);
1229         smp_tlb_addr1 = addr1;
1230         smp_tlb_addr2 = addr2;
1231         atomic_store_rel_int(&smp_tlb_wait, 0);
1232         ipi_all_but_self(vector);
1233         while (smp_tlb_wait < ncpu)
1234                 ia32_pause();
1235         mtx_unlock_spin(&smp_ipi_mtx);
1236 }
1237
1238 static void
1239 smp_targeted_tlb_shootdown(cpuset_t mask, u_int vector, vm_offset_t addr1, vm_offset_t addr2)
1240 {
1241         int cpu, ncpu, othercpus;
1242
1243         othercpus = mp_ncpus - 1;
1244         if (CPU_ISFULLSET(&mask)) {
1245                 if (othercpus < 1)
1246                         return;
1247         } else {
1248                 CPU_CLR(PCPU_GET(cpuid), &mask);
1249                 if (CPU_EMPTY(&mask))
1250                         return;
1251         }
1252         if (!(read_eflags() & PSL_I))
1253                 panic("%s: interrupts disabled", __func__);
1254         mtx_lock_spin(&smp_ipi_mtx);
1255         smp_tlb_addr1 = addr1;
1256         smp_tlb_addr2 = addr2;
1257         atomic_store_rel_int(&smp_tlb_wait, 0);
1258         if (CPU_ISFULLSET(&mask)) {
1259                 ncpu = othercpus;
1260                 ipi_all_but_self(vector);
1261         } else {
1262                 ncpu = 0;
1263                 while ((cpu = CPU_FFS(&mask)) != 0) {
1264                         cpu--;
1265                         CPU_CLR(cpu, &mask);
1266                         CTR3(KTR_SMP, "%s: cpu: %d ipi: %x", __func__, cpu,
1267                             vector);
1268                         ipi_send_cpu(cpu, vector);
1269                         ncpu++;
1270                 }
1271         }
1272         while (smp_tlb_wait < ncpu)
1273                 ia32_pause();
1274         mtx_unlock_spin(&smp_ipi_mtx);
1275 }
1276
1277 void
1278 smp_cache_flush(void)
1279 {
1280
1281         if (smp_started)
1282                 smp_tlb_shootdown(IPI_INVLCACHE, 0, 0);
1283 }
1284
1285 void
1286 smp_invltlb(void)
1287 {
1288
1289         if (smp_started) {
1290                 smp_tlb_shootdown(IPI_INVLTLB, 0, 0);
1291 #ifdef COUNT_XINVLTLB_HITS
1292                 ipi_global++;
1293 #endif
1294         }
1295 }
1296
1297 void
1298 smp_invlpg(vm_offset_t addr)
1299 {
1300
1301         if (smp_started) {
1302                 smp_tlb_shootdown(IPI_INVLPG, addr, 0);
1303 #ifdef COUNT_XINVLTLB_HITS
1304                 ipi_page++;
1305 #endif
1306         }
1307 }
1308
1309 void
1310 smp_invlpg_range(vm_offset_t addr1, vm_offset_t addr2)
1311 {
1312
1313         if (smp_started) {
1314                 smp_tlb_shootdown(IPI_INVLRNG, addr1, addr2);
1315 #ifdef COUNT_XINVLTLB_HITS
1316                 ipi_range++;
1317                 ipi_range_size += (addr2 - addr1) / PAGE_SIZE;
1318 #endif
1319         }
1320 }
1321
1322 void
1323 smp_masked_invltlb(cpuset_t mask)
1324 {
1325
1326         if (smp_started) {
1327                 smp_targeted_tlb_shootdown(mask, IPI_INVLTLB, 0, 0);
1328 #ifdef COUNT_XINVLTLB_HITS
1329                 ipi_masked_global++;
1330 #endif
1331         }
1332 }
1333
1334 void
1335 smp_masked_invlpg(cpuset_t mask, vm_offset_t addr)
1336 {
1337
1338         if (smp_started) {
1339                 smp_targeted_tlb_shootdown(mask, IPI_INVLPG, addr, 0);
1340 #ifdef COUNT_XINVLTLB_HITS
1341                 ipi_masked_page++;
1342 #endif
1343         }
1344 }
1345
1346 void
1347 smp_masked_invlpg_range(cpuset_t mask, vm_offset_t addr1, vm_offset_t addr2)
1348 {
1349
1350         if (smp_started) {
1351                 smp_targeted_tlb_shootdown(mask, IPI_INVLRNG, addr1, addr2);
1352 #ifdef COUNT_XINVLTLB_HITS
1353                 ipi_masked_range++;
1354                 ipi_masked_range_size += (addr2 - addr1) / PAGE_SIZE;
1355 #endif
1356         }
1357 }
1358
1359 void
1360 ipi_bitmap_handler(struct trapframe frame)
1361 {
1362         struct trapframe *oldframe;
1363         struct thread *td;
1364         int cpu = PCPU_GET(cpuid);
1365         u_int ipi_bitmap;
1366
1367         critical_enter();
1368         td = curthread;
1369         td->td_intr_nesting_level++;
1370         oldframe = td->td_intr_frame;
1371         td->td_intr_frame = &frame;
1372         ipi_bitmap = atomic_readandclear_int(&cpu_ipi_pending[cpu]);
1373         if (ipi_bitmap & (1 << IPI_PREEMPT)) {
1374 #ifdef COUNT_IPIS
1375                 (*ipi_preempt_counts[cpu])++;
1376 #endif
1377                 sched_preempt(td);
1378         }
1379         if (ipi_bitmap & (1 << IPI_AST)) {
1380 #ifdef COUNT_IPIS
1381                 (*ipi_ast_counts[cpu])++;
1382 #endif
1383                 /* Nothing to do for AST */
1384         }
1385         if (ipi_bitmap & (1 << IPI_HARDCLOCK)) {
1386 #ifdef COUNT_IPIS
1387                 (*ipi_hardclock_counts[cpu])++;
1388 #endif
1389                 hardclockintr();
1390         }
1391         td->td_intr_frame = oldframe;
1392         td->td_intr_nesting_level--;
1393         critical_exit();
1394 }
1395
1396 /*
1397  * send an IPI to a set of cpus.
1398  */
1399 void
1400 ipi_selected(cpuset_t cpus, u_int ipi)
1401 {
1402         int cpu;
1403
1404         /*
1405          * IPI_STOP_HARD maps to a NMI and the trap handler needs a bit
1406          * of help in order to understand what is the source.
1407          * Set the mask of receiving CPUs for this purpose.
1408          */
1409         if (ipi == IPI_STOP_HARD)
1410                 CPU_OR_ATOMIC(&ipi_nmi_pending, &cpus);
1411
1412         while ((cpu = CPU_FFS(&cpus)) != 0) {
1413                 cpu--;
1414                 CPU_CLR(cpu, &cpus);
1415                 CTR3(KTR_SMP, "%s: cpu: %d ipi: %x", __func__, cpu, ipi);
1416                 ipi_send_cpu(cpu, ipi);
1417         }
1418 }
1419
1420 /*
1421  * send an IPI to a specific CPU.
1422  */
1423 void
1424 ipi_cpu(int cpu, u_int ipi)
1425 {
1426
1427         /*
1428          * IPI_STOP_HARD maps to a NMI and the trap handler needs a bit
1429          * of help in order to understand what is the source.
1430          * Set the mask of receiving CPUs for this purpose.
1431          */
1432         if (ipi == IPI_STOP_HARD)
1433                 CPU_SET_ATOMIC(cpu, &ipi_nmi_pending);
1434
1435         CTR3(KTR_SMP, "%s: cpu: %d ipi: %x", __func__, cpu, ipi);
1436         ipi_send_cpu(cpu, ipi);
1437 }
1438
1439 /*
1440  * send an IPI to all CPUs EXCEPT myself
1441  */
1442 void
1443 ipi_all_but_self(u_int ipi)
1444 {
1445         cpuset_t other_cpus;
1446
1447         other_cpus = all_cpus;
1448         CPU_CLR(PCPU_GET(cpuid), &other_cpus);
1449         if (IPI_IS_BITMAPED(ipi)) {
1450                 ipi_selected(other_cpus, ipi);
1451                 return;
1452         }
1453
1454         /*
1455          * IPI_STOP_HARD maps to a NMI and the trap handler needs a bit
1456          * of help in order to understand what is the source.
1457          * Set the mask of receiving CPUs for this purpose.
1458          */
1459         if (ipi == IPI_STOP_HARD)
1460                 CPU_OR_ATOMIC(&ipi_nmi_pending, &other_cpus);
1461
1462         CTR2(KTR_SMP, "%s: ipi: %x", __func__, ipi);
1463         lapic_ipi_vectored(ipi, APIC_IPI_DEST_OTHERS);
1464 }
1465
1466 int
1467 ipi_nmi_handler()
1468 {
1469         u_int cpuid;
1470
1471         /*
1472          * As long as there is not a simple way to know about a NMI's
1473          * source, if the bitmask for the current CPU is present in
1474          * the global pending bitword an IPI_STOP_HARD has been issued
1475          * and should be handled.
1476          */
1477         cpuid = PCPU_GET(cpuid);
1478         if (!CPU_ISSET(cpuid, &ipi_nmi_pending))
1479                 return (1);
1480
1481         CPU_CLR_ATOMIC(cpuid, &ipi_nmi_pending);
1482         cpustop_handler();
1483         return (0);
1484 }
1485
1486 /*
1487  * Handle an IPI_STOP by saving our current context and spinning until we
1488  * are resumed.
1489  */
1490 void
1491 cpustop_handler(void)
1492 {
1493         u_int cpu;
1494
1495         cpu = PCPU_GET(cpuid);
1496
1497         savectx(&stoppcbs[cpu]);
1498
1499         /* Indicate that we are stopped */
1500         CPU_SET_ATOMIC(cpu, &stopped_cpus);
1501
1502         /* Wait for restart */
1503         while (!CPU_ISSET(cpu, &started_cpus))
1504             ia32_pause();
1505
1506         CPU_CLR_ATOMIC(cpu, &started_cpus);
1507         CPU_CLR_ATOMIC(cpu, &stopped_cpus);
1508
1509         if (cpu == 0 && cpustop_restartfunc != NULL) {
1510                 cpustop_restartfunc();
1511                 cpustop_restartfunc = NULL;
1512         }
1513 }
1514
1515 /*
1516  * Handle an IPI_SUSPEND by saving our current context and spinning until we
1517  * are resumed.
1518  */
1519 void
1520 cpususpend_handler(void)
1521 {
1522         u_int cpu;
1523
1524         cpu = PCPU_GET(cpuid);
1525
1526         if (savectx(susppcbs[cpu])) {
1527                 wbinvd();
1528                 CPU_SET_ATOMIC(cpu, &suspended_cpus);
1529         } else {
1530                 pmap_init_pat();
1531                 PCPU_SET(switchtime, 0);
1532                 PCPU_SET(switchticks, ticks);
1533
1534                 /* Indicate that we are resumed */
1535                 CPU_CLR_ATOMIC(cpu, &suspended_cpus);
1536         }
1537
1538         /* Wait for resume */
1539         while (!CPU_ISSET(cpu, &started_cpus))
1540                 ia32_pause();
1541
1542         /* Resume MCA and local APIC */
1543         mca_resume();
1544         lapic_setup(0);
1545
1546         CPU_CLR_ATOMIC(cpu, &started_cpus);
1547 }
1548 /*
1549  * This is called once the rest of the system is up and running and we're
1550  * ready to let the AP's out of the pen.
1551  */
1552 static void
1553 release_aps(void *dummy __unused)
1554 {
1555
1556         if (mp_ncpus == 1) 
1557                 return;
1558         atomic_store_rel_int(&aps_ready, 1);
1559         while (smp_started == 0)
1560                 ia32_pause();
1561 }
1562 SYSINIT(start_aps, SI_SUB_SMP, SI_ORDER_FIRST, release_aps, NULL);
1563
1564 #ifdef COUNT_IPIS
1565 /*
1566  * Setup interrupt counters for IPI handlers.
1567  */
1568 static void
1569 mp_ipi_intrcnt(void *dummy)
1570 {
1571         char buf[64];
1572         int i;
1573
1574         CPU_FOREACH(i) {
1575                 snprintf(buf, sizeof(buf), "cpu%d:invltlb", i);
1576                 intrcnt_add(buf, &ipi_invltlb_counts[i]);
1577                 snprintf(buf, sizeof(buf), "cpu%d:invlrng", i);
1578                 intrcnt_add(buf, &ipi_invlrng_counts[i]);
1579                 snprintf(buf, sizeof(buf), "cpu%d:invlpg", i);
1580                 intrcnt_add(buf, &ipi_invlpg_counts[i]);
1581                 snprintf(buf, sizeof(buf), "cpu%d:invlcache", i);
1582                 intrcnt_add(buf, &ipi_invlcache_counts[i]);
1583                 snprintf(buf, sizeof(buf), "cpu%d:preempt", i);
1584                 intrcnt_add(buf, &ipi_preempt_counts[i]);
1585                 snprintf(buf, sizeof(buf), "cpu%d:ast", i);
1586                 intrcnt_add(buf, &ipi_ast_counts[i]);
1587                 snprintf(buf, sizeof(buf), "cpu%d:rendezvous", i);
1588                 intrcnt_add(buf, &ipi_rendezvous_counts[i]);
1589                 snprintf(buf, sizeof(buf), "cpu%d:lazypmap", i);
1590                 intrcnt_add(buf, &ipi_lazypmap_counts[i]);
1591                 snprintf(buf, sizeof(buf), "cpu%d:hardclock", i);
1592                 intrcnt_add(buf, &ipi_hardclock_counts[i]);
1593         }               
1594 }
1595 SYSINIT(mp_ipi_intrcnt, SI_SUB_INTR, SI_ORDER_MIDDLE, mp_ipi_intrcnt, NULL);
1596 #endif