]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/powerpc/include/pio.h
Enable enabling ASLR on non-x86 architectures.
[FreeBSD/FreeBSD.git] / sys / powerpc / include / pio.h
1 /*-
2  * SPDX-License-Identifier: BSD-4-Clause
3  *
4  * Copyright (c) 1997 Per Fogelstrom, Opsycon AB and RTMX Inc, USA.
5  * 
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  * 3. All advertising materials mentioning features or use of this software
15  *    must display the following acknowledgement:
16  *      This product includes software developed under OpenBSD by
17  *      Per Fogelstrom Opsycon AB for RTMX Inc, North Carolina, USA.
18  * 4. The name of the author may not be used to endorse or promote products
19  *    derived from this software without specific prior written permission.
20  *
21  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS
22  * OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
23  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
24  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY
25  * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
26  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
27  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
28  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
29  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
30  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
31  * SUCH DAMAGE.
32  *
33  *      $NetBSD: pio.h,v 1.1 1998/05/15 10:15:54 tsubai Exp $
34  *      $OpenBSD: pio.h,v 1.1 1997/10/13 10:53:47 pefo Exp $
35  * $FreeBSD$
36  */
37
38 #ifndef _MACHINE_PIO_H_
39 #define _MACHINE_PIO_H_
40 /*
41  * I/O macros.
42  */
43
44 /*
45  * Use sync so that bus space operations cannot sneak out the bottom of
46  * mutex-protected sections (mutex release does not guarantee completion of
47  * accesses to caching-inhibited memory on some systems)
48  */
49 #define powerpc_iomb() __asm __volatile("sync" : : : "memory")
50
51 static __inline void
52 __outb(volatile u_int8_t *a, u_int8_t v)
53 {
54         *a = v;
55         powerpc_iomb();
56 }
57
58 static __inline void
59 __outw(volatile u_int16_t *a, u_int16_t v)
60 {
61         *a = v;
62         powerpc_iomb();
63 }
64
65 static __inline void
66 __outl(volatile u_int32_t *a, u_int32_t v)
67 {
68         *a = v;
69         powerpc_iomb();
70 }
71
72 static __inline void
73 __outll(volatile u_int64_t *a, u_int64_t v)
74 {
75         *a = v;
76         powerpc_iomb();
77 }
78
79 static __inline void
80 __outwrb(volatile u_int16_t *a, u_int16_t v)
81 {
82         __asm__ volatile("sthbrx %0, 0, %1" :: "r"(v), "r"(a));
83         powerpc_iomb();
84 }
85
86 static __inline void
87 __outlrb(volatile u_int32_t *a, u_int32_t v)
88 {
89         __asm__ volatile("stwbrx %0, 0, %1" :: "r"(v), "r"(a));
90         powerpc_iomb();
91 }
92
93 static __inline u_int8_t
94 __inb(volatile u_int8_t *a)
95 {
96         u_int8_t _v_;
97
98         _v_ = *a;
99         powerpc_iomb();
100         return _v_;
101 }
102
103 static __inline u_int16_t
104 __inw(volatile u_int16_t *a)
105 {
106         u_int16_t _v_;
107
108         _v_ = *a;
109         powerpc_iomb();
110         return _v_;
111 }
112
113 static __inline u_int32_t
114 __inl(volatile u_int32_t *a)
115 {
116         u_int32_t _v_;
117
118         _v_ = *a;
119         powerpc_iomb();
120         return _v_;
121 }
122
123 static __inline u_int64_t
124 __inll(volatile u_int64_t *a)
125 {
126         u_int64_t _v_;
127
128         _v_ = *a;
129         powerpc_iomb();
130         return _v_;
131 }
132
133 static __inline u_int16_t
134 __inwrb(volatile u_int16_t *a)
135 {
136         u_int16_t _v_;
137
138         __asm__ volatile("lhbrx %0, 0, %1" : "=r"(_v_) : "r"(a));
139         powerpc_iomb();
140         return _v_;
141 }
142
143 static __inline u_int32_t
144 __inlrb(volatile u_int32_t *a)
145 {
146         u_int32_t _v_;
147
148         __asm__ volatile("lwbrx %0, 0, %1" : "=r"(_v_) : "r"(a));
149         powerpc_iomb();
150         return _v_;
151 }
152
153 #define outb(a,v)       (__outb((volatile u_int8_t *)(a), v))
154 #define out8(a,v)       outb(a,v)
155 #define outw(a,v)       (__outw((volatile u_int16_t *)(a), v))
156 #define out16(a,v)      outw(a,v)
157 #define outl(a,v)       (__outl((volatile u_int32_t *)(a), v))
158 #define out32(a,v)      outl(a,v)
159 #define outll(a,v)      (__outll((volatile u_int64_t *)(a), v))
160 #define out64(a,v)      outll(a,v)
161 #define inb(a)          (__inb((volatile u_int8_t *)(a)))
162 #define in8(a)          inb(a)
163 #define inw(a)          (__inw((volatile u_int16_t *)(a)))
164 #define in16(a)         inw(a)
165 #define inl(a)          (__inl((volatile u_int32_t *)(a)))
166 #define in32(a)         inl(a)
167 #define inll(a)         (__inll((volatile u_int64_t *)(a)))
168 #define in64(a)         inll(a)
169
170 #define out8rb(a,v)     outb(a,v)
171 #define outwrb(a,v)     (__outwrb((volatile u_int16_t *)(a), v))
172 #define out16rb(a,v)    outwrb(a,v)
173 #define outlrb(a,v)     (__outlrb((volatile u_int32_t *)(a), v))
174 #define out32rb(a,v)    outlrb(a,v)
175 #define in8rb(a)        inb(a)
176 #define inwrb(a)        (__inwrb((volatile u_int16_t *)(a)))
177 #define in16rb(a)       inwrb(a)
178 #define inlrb(a)        (__inlrb((volatile u_int32_t *)(a)))
179 #define in32rb(a)       inlrb(a)
180
181
182 static __inline void
183 __outsb(volatile u_int8_t *a, const u_int8_t *s, size_t c)
184 {
185         while (c--)
186                 *a = *s++;
187         powerpc_iomb();
188 }
189
190 static __inline void
191 __outsw(volatile u_int16_t *a, const u_int16_t *s, size_t c)
192 {
193         while (c--)
194                 *a = *s++;
195         powerpc_iomb();
196 }
197
198 static __inline void
199 __outsl(volatile u_int32_t *a, const u_int32_t *s, size_t c)
200 {
201         while (c--)
202                 *a = *s++;
203         powerpc_iomb();
204 }
205
206 static __inline void
207 __outsll(volatile u_int64_t *a, const u_int64_t *s, size_t c)
208 {
209         while (c--)
210                 *a = *s++;
211         powerpc_iomb();
212 }
213
214 static __inline void
215 __outswrb(volatile u_int16_t *a, const u_int16_t *s, size_t c)
216 {
217         while (c--)
218                 __asm__ volatile("sthbrx %0, 0, %1" :: "r"(*s++), "r"(a));
219         powerpc_iomb();
220 }
221
222 static __inline void
223 __outslrb(volatile u_int32_t *a, const u_int32_t *s, size_t c)
224 {
225         while (c--)
226                 __asm__ volatile("stwbrx %0, 0, %1" :: "r"(*s++), "r"(a));
227         powerpc_iomb();
228 }
229
230 static __inline void
231 __insb(volatile u_int8_t *a, u_int8_t *d, size_t c)
232 {
233         while (c--)
234                 *d++ = *a;
235         powerpc_iomb();
236 }
237
238 static __inline void
239 __insw(volatile u_int16_t *a, u_int16_t *d, size_t c)
240 {
241         while (c--)
242                 *d++ = *a;
243         powerpc_iomb();
244 }
245
246 static __inline void
247 __insl(volatile u_int32_t *a, u_int32_t *d, size_t c)
248 {
249         while (c--)
250                 *d++ = *a;
251         powerpc_iomb();
252 }
253
254 static __inline void
255 __insll(volatile u_int64_t *a, u_int64_t *d, size_t c)
256 {
257         while (c--)
258                 *d++ = *a;
259         powerpc_iomb();
260 }
261
262 static __inline void
263 __inswrb(volatile u_int16_t *a, u_int16_t *d, size_t c)
264 {
265         while (c--)
266                 __asm__ volatile("lhbrx %0, 0, %1" : "=r"(*d++) : "r"(a));
267         powerpc_iomb();
268 }
269
270 static __inline void
271 __inslrb(volatile u_int32_t *a, u_int32_t *d, size_t c)
272 {
273         while (c--)
274                 __asm__ volatile("lwbrx %0, 0, %1" : "=r"(*d++) : "r"(a));
275         powerpc_iomb();
276 }
277
278 #define outsb(a,s,c)    (__outsb((volatile u_int8_t *)(a), s, c))
279 #define outs8(a,s,c)    outsb(a,s,c)
280 #define outsw(a,s,c)    (__outsw((volatile u_int16_t *)(a), s, c))
281 #define outs16(a,s,c)   outsw(a,s,c)
282 #define outsl(a,s,c)    (__outsl((volatile u_int32_t *)(a), s, c))
283 #define outs32(a,s,c)   outsl(a,s,c)
284 #define outsll(a,s,c)   (__outsll((volatile u_int64_t *)(a), s, c))
285 #define outs64(a,s,c)   outsll(a,s,c)
286 #define insb(a,d,c)     (__insb((volatile u_int8_t *)(a), d, c))
287 #define ins8(a,d,c)     insb(a,d,c)
288 #define insw(a,d,c)     (__insw((volatile u_int16_t *)(a), d, c))
289 #define ins16(a,d,c)    insw(a,d,c)
290 #define insl(a,d,c)     (__insl((volatile u_int32_t *)(a), d, c))
291 #define ins32(a,d,c)    insl(a,d,c)
292 #define insll(a,d,c)    (__insll((volatile u_int64_t *)(a), d, c))
293 #define ins64(a,d,c)    insll(a,d,c)
294
295 #define outs8rb(a,s,c)  outsb(a,s,c)
296 #define outswrb(a,s,c)  (__outswrb((volatile u_int16_t *)(a), s, c))
297 #define outs16rb(a,s,c) outswrb(a,s,c)
298 #define outslrb(a,s,c)  (__outslrb((volatile u_int32_t *)(a), s, c))
299 #define outs32rb(a,s,c) outslrb(a,s,c)
300 #define ins8rb(a,d,c)   insb(a,d,c)
301 #define inswrb(a,d,c)   (__inswrb((volatile u_int16_t *)(a), d, c))
302 #define ins16rb(a,d,c)  inswrb(a,d,c)
303 #define inslrb(a,d,c)   (__inslrb((volatile u_int32_t *)(a), d, c))
304 #define ins32rb(a,d,c)  inslrb(a,d,c)
305
306 #endif /*_MACHINE_PIO_H_*/