]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/sparc64/pci/fire.c
4478 dtrace_dof_maxsize is far too small
[FreeBSD/FreeBSD.git] / sys / sparc64 / pci / fire.c
1 /*-
2  * Copyright (c) 1999, 2000 Matthew R. Green
3  * Copyright (c) 2001 - 2003 by Thomas Moestl <tmm@FreeBSD.org>
4  * Copyright (c) 2009 by Marius Strobl <marius@FreeBSD.org>
5  * All rights reserved.
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 1. Redistributions of source code must retain the above copyright
11  *    notice, this list of conditions and the following disclaimer.
12  * 2. Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  * 3. The name of the author may not be used to endorse or promote products
16  *    derived from this software without specific prior written permission.
17  *
18  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
19  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
20  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
21  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
22  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING,
23  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
24  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
25  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
26  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
27  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
28  * SUCH DAMAGE.
29  *
30  *      from: NetBSD: psycho.c,v 1.39 2001/10/07 20:30:41 eeh Exp
31  *      from: FreeBSD: psycho.c 183152 2008-09-18 19:45:22Z marius
32  */
33
34 #include <sys/cdefs.h>
35 __FBSDID("$FreeBSD$");
36
37 /*
38  * Driver for `Fire' JBus to PCI Express and `Oberon' Uranus to PCI Express
39  * bridges
40  */
41
42 #include "opt_fire.h"
43 #include "opt_ofw_pci.h"
44
45 #include <sys/param.h>
46 #include <sys/systm.h>
47 #include <sys/bus.h>
48 #include <sys/interrupt.h>
49 #include <sys/kernel.h>
50 #include <sys/lock.h>
51 #include <sys/malloc.h>
52 #include <sys/module.h>
53 #include <sys/mutex.h>
54 #include <sys/pciio.h>
55 #include <sys/pcpu.h>
56 #include <sys/rman.h>
57 #include <sys/smp.h>
58 #include <sys/sysctl.h>
59 #include <sys/timetc.h>
60
61 #include <dev/ofw/ofw_bus.h>
62 #include <dev/ofw/ofw_pci.h>
63 #include <dev/ofw/openfirm.h>
64
65 #include <vm/vm.h>
66 #include <vm/pmap.h>
67
68 #include <machine/bus.h>
69 #include <machine/bus_common.h>
70 #include <machine/bus_private.h>
71 #include <machine/fsr.h>
72 #include <machine/iommureg.h>
73 #include <machine/iommuvar.h>
74 #include <machine/pmap.h>
75 #include <machine/resource.h>
76
77 #include <dev/pci/pcireg.h>
78 #include <dev/pci/pcivar.h>
79
80 #include <sparc64/pci/ofw_pci.h>
81 #include <sparc64/pci/firereg.h>
82 #include <sparc64/pci/firevar.h>
83
84 #include "pcib_if.h"
85
86 struct fire_msiqarg;
87
88 static const struct fire_desc *fire_get_desc(device_t dev);
89 static void fire_dmamap_sync(bus_dma_tag_t dt __unused, bus_dmamap_t map,
90     bus_dmasync_op_t op);
91 static int fire_get_intrmap(struct fire_softc *sc, u_int ino,
92     bus_addr_t *intrmapptr, bus_addr_t *intrclrptr);
93 static void fire_intr_assign(void *arg);
94 static void fire_intr_clear(void *arg);
95 static void fire_intr_disable(void *arg);
96 static void fire_intr_enable(void *arg);
97 static int fire_intr_register(struct fire_softc *sc, u_int ino);
98 static inline void fire_msiq_common(struct intr_vector *iv,
99     struct fire_msiqarg *fmqa);
100 static void fire_msiq_filter(void *cookie);
101 static void fire_msiq_handler(void *cookie);
102 static void fire_set_intr(struct fire_softc *sc, u_int index, u_int ino,
103     driver_filter_t handler, void *arg);
104 static timecounter_get_t fire_get_timecount;
105
106 /* Interrupt handlers */
107 static driver_filter_t fire_dmc_pec;
108 static driver_filter_t fire_pcie;
109 static driver_filter_t fire_xcb;
110
111 /*
112  * Methods
113  */
114 static bus_activate_resource_t fire_activate_resource;
115 static bus_adjust_resource_t fire_adjust_resource;
116 static pcib_alloc_msi_t fire_alloc_msi;
117 static pcib_alloc_msix_t fire_alloc_msix;
118 static bus_alloc_resource_t fire_alloc_resource;
119 static device_attach_t fire_attach;
120 static bus_get_dma_tag_t fire_get_dma_tag;
121 static ofw_bus_get_node_t fire_get_node;
122 static pcib_map_msi_t fire_map_msi;
123 static pcib_maxslots_t fire_maxslots;
124 static device_probe_t fire_probe;
125 static pcib_read_config_t fire_read_config;
126 static bus_read_ivar_t fire_read_ivar;
127 static pcib_release_msi_t fire_release_msi;
128 static pcib_release_msix_t fire_release_msix;
129 static pcib_route_interrupt_t fire_route_interrupt;
130 static bus_setup_intr_t fire_setup_intr;
131 static bus_teardown_intr_t fire_teardown_intr;
132 static pcib_write_config_t fire_write_config;
133
134 static device_method_t fire_methods[] = {
135         /* Device interface */
136         DEVMETHOD(device_probe,         fire_probe),
137         DEVMETHOD(device_attach,        fire_attach),
138         DEVMETHOD(device_shutdown,      bus_generic_shutdown),
139         DEVMETHOD(device_suspend,       bus_generic_suspend),
140         DEVMETHOD(device_resume,        bus_generic_resume),
141
142         /* Bus interface */
143         DEVMETHOD(bus_read_ivar,        fire_read_ivar),
144         DEVMETHOD(bus_setup_intr,       fire_setup_intr),
145         DEVMETHOD(bus_teardown_intr,    fire_teardown_intr),
146         DEVMETHOD(bus_alloc_resource,   fire_alloc_resource),
147         DEVMETHOD(bus_activate_resource, fire_activate_resource),
148         DEVMETHOD(bus_deactivate_resource, bus_generic_deactivate_resource),
149         DEVMETHOD(bus_adjust_resource,  fire_adjust_resource),
150         DEVMETHOD(bus_release_resource, bus_generic_release_resource),
151         DEVMETHOD(bus_get_dma_tag,      fire_get_dma_tag),
152
153         /* pcib interface */
154         DEVMETHOD(pcib_maxslots,        fire_maxslots),
155         DEVMETHOD(pcib_read_config,     fire_read_config),
156         DEVMETHOD(pcib_write_config,    fire_write_config),
157         DEVMETHOD(pcib_route_interrupt, fire_route_interrupt),
158         DEVMETHOD(pcib_alloc_msi,       fire_alloc_msi),
159         DEVMETHOD(pcib_release_msi,     fire_release_msi),
160         DEVMETHOD(pcib_alloc_msix,      fire_alloc_msix),
161         DEVMETHOD(pcib_release_msix,    fire_release_msix),
162         DEVMETHOD(pcib_map_msi,         fire_map_msi),
163
164         /* ofw_bus interface */
165         DEVMETHOD(ofw_bus_get_node,     fire_get_node),
166
167         DEVMETHOD_END
168 };
169
170 static devclass_t fire_devclass;
171
172 DEFINE_CLASS_0(pcib, fire_driver, fire_methods, sizeof(struct fire_softc));
173 EARLY_DRIVER_MODULE(fire, nexus, fire_driver, fire_devclass, 0, 0,
174     BUS_PASS_BUS);
175 MODULE_DEPEND(fire, nexus, 1, 1, 1);
176
177 static const struct intr_controller fire_ic = {
178         fire_intr_enable,
179         fire_intr_disable,
180         fire_intr_assign,
181         fire_intr_clear
182 };
183
184 struct fire_icarg {
185         struct fire_softc       *fica_sc;
186         bus_addr_t              fica_map;
187         bus_addr_t              fica_clr;
188 };
189
190 static const struct intr_controller fire_msiqc_filter = {
191         fire_intr_enable,
192         fire_intr_disable,
193         fire_intr_assign,
194         NULL
195 };
196
197 struct fire_msiqarg {
198         struct fire_icarg       fmqa_fica;
199         struct mtx              fmqa_mtx;
200         struct fo_msiq_record   *fmqa_base;
201         uint64_t                fmqa_head;
202         uint64_t                fmqa_tail;
203         uint32_t                fmqa_msiq;
204         uint32_t                fmqa_msi;
205 };
206
207 #define FIRE_PERF_CNT_QLTY      100
208
209 #define FIRE_SPC_BARRIER(spc, sc, offs, len, flags)                     \
210         bus_barrier((sc)->sc_mem_res[(spc)], (offs), (len), (flags))
211 #define FIRE_SPC_READ_8(spc, sc, offs)                                  \
212         bus_read_8((sc)->sc_mem_res[(spc)], (offs))
213 #define FIRE_SPC_WRITE_8(spc, sc, offs, v)                              \
214         bus_write_8((sc)->sc_mem_res[(spc)], (offs), (v))
215
216 #ifndef FIRE_DEBUG
217 #define FIRE_SPC_SET(spc, sc, offs, reg, v)                             \
218         FIRE_SPC_WRITE_8((spc), (sc), (offs), (v))
219 #else
220 #define FIRE_SPC_SET(spc, sc, offs, reg, v) do {                        \
221         device_printf((sc)->sc_dev, reg " 0x%016llx -> 0x%016llx\n",    \
222             (unsigned long long)FIRE_SPC_READ_8((spc), (sc), (offs)),   \
223             (unsigned long long)(v));                                   \
224         FIRE_SPC_WRITE_8((spc), (sc), (offs), (v));                     \
225         } while (0)
226 #endif
227
228 #define FIRE_PCI_BARRIER(sc, offs, len, flags)                          \
229         FIRE_SPC_BARRIER(FIRE_PCI, (sc), (offs), len, flags)
230 #define FIRE_PCI_READ_8(sc, offs)                                       \
231         FIRE_SPC_READ_8(FIRE_PCI, (sc), (offs))
232 #define FIRE_PCI_WRITE_8(sc, offs, v)                                   \
233         FIRE_SPC_WRITE_8(FIRE_PCI, (sc), (offs), (v))
234 #define FIRE_CTRL_BARRIER(sc, offs, len, flags)                         \
235         FIRE_SPC_BARRIER(FIRE_CTRL, (sc), (offs), len, flags)
236 #define FIRE_CTRL_READ_8(sc, offs)                                      \
237         FIRE_SPC_READ_8(FIRE_CTRL, (sc), (offs))
238 #define FIRE_CTRL_WRITE_8(sc, offs, v)                                  \
239         FIRE_SPC_WRITE_8(FIRE_CTRL, (sc), (offs), (v))
240
241 #define FIRE_PCI_SET(sc, offs, v)                                       \
242         FIRE_SPC_SET(FIRE_PCI, (sc), (offs), # offs, (v))
243 #define FIRE_CTRL_SET(sc, offs, v)                                      \
244         FIRE_SPC_SET(FIRE_CTRL, (sc), (offs), # offs, (v))
245
246 struct fire_desc {
247         const char      *fd_string;
248         int             fd_mode;
249         const char      *fd_name;
250 };
251
252 static const struct fire_desc fire_compats[] = {
253         { "pciex108e,80f0",     FIRE_MODE_FIRE,         "Fire" },
254 #if 0
255         { "pciex108e,80f8",     FIRE_MODE_OBERON,       "Oberon" },
256 #endif
257         { NULL,                 0,                      NULL }
258 };
259
260 static const struct fire_desc *
261 fire_get_desc(device_t dev)
262 {
263         const struct fire_desc *desc;
264         const char *compat;
265
266         compat = ofw_bus_get_compat(dev);
267         if (compat == NULL)
268                 return (NULL);
269         for (desc = fire_compats; desc->fd_string != NULL; desc++)
270                 if (strcmp(desc->fd_string, compat) == 0)
271                         return (desc);
272         return (NULL);
273 }
274
275 static int
276 fire_probe(device_t dev)
277 {
278         const char *dtype;
279
280         dtype = ofw_bus_get_type(dev);
281         if (dtype != NULL && strcmp(dtype, OFW_TYPE_PCIE) == 0 &&
282             fire_get_desc(dev) != NULL) {
283                 device_set_desc(dev, "Sun Host-PCIe bridge");
284                 return (BUS_PROBE_GENERIC);
285         }
286         return (ENXIO);
287 }
288
289 static int
290 fire_attach(device_t dev)
291 {
292         struct fire_softc *sc;
293         const struct fire_desc *desc;
294         struct ofw_pci_msi_ranges msi_ranges;
295         struct ofw_pci_msi_addr_ranges msi_addr_ranges;
296         struct ofw_pci_msi_eq_to_devino msi_eq_to_devino;
297         struct fire_msiqarg *fmqa;
298         struct timecounter *tc;
299         struct ofw_pci_ranges *range;
300         uint64_t ino_bitmap, val;
301         phandle_t node;
302         uint32_t prop, prop_array[2];
303         int i, j, mode;
304         u_int lw;
305         uint16_t mps;
306
307         sc = device_get_softc(dev);
308         node = ofw_bus_get_node(dev);
309         desc = fire_get_desc(dev);
310         mode = desc->fd_mode;
311
312         sc->sc_dev = dev;
313         sc->sc_node = node;
314         sc->sc_mode = mode;
315         sc->sc_flags = 0;
316
317         mtx_init(&sc->sc_msi_mtx, "msi_mtx", NULL, MTX_DEF);
318         mtx_init(&sc->sc_pcib_mtx, "pcib_mtx", NULL, MTX_SPIN);
319
320         /*
321          * Fire and Oberon have two register banks:
322          * (0) per-PBM PCI Express configuration and status registers
323          * (1) (shared) Fire/Oberon controller configuration and status
324          *     registers
325          */
326         for (i = 0; i < FIRE_NREG; i++) {
327                 j = i;
328                 sc->sc_mem_res[i] = bus_alloc_resource_any(dev,
329                     SYS_RES_MEMORY, &j, RF_ACTIVE);
330                 if (sc->sc_mem_res[i] == NULL)
331                         panic("%s: could not allocate register bank %d",
332                             __func__, i);
333         }
334
335         if (OF_getprop(node, "portid", &sc->sc_ign, sizeof(sc->sc_ign)) == -1)
336                 panic("%s: could not determine IGN", __func__);
337         if (OF_getprop(node, "module-revision#", &prop, sizeof(prop)) == -1)
338                 panic("%s: could not determine module-revision", __func__);
339
340         device_printf(dev, "%s, module-revision %d, IGN %#x\n",
341             desc->fd_name, prop, sc->sc_ign);
342
343         /*
344          * Hunt through all the interrupt mapping regs and register
345          * the interrupt controller for our interrupt vectors.  We do
346          * this early in order to be able to catch stray interrupts.
347          */
348         i = OF_getprop(node, "ino-bitmap", (void *)prop_array,
349             sizeof(prop_array));
350         if (i == -1)
351                 panic("%s: could not get ino-bitmap", __func__);
352         ino_bitmap = ((uint64_t)prop_array[1] << 32) | prop_array[0];
353         for (i = 0; i <= FO_MAX_INO; i++) {
354                 if ((ino_bitmap & (1ULL << i)) == 0)
355                         continue;
356                 j = fire_intr_register(sc, i);
357                 if (j != 0)
358                         device_printf(dev, "could not register interrupt "
359                             "controller for INO %d (%d)\n", i, j);
360         }
361
362         /* JBC/UBC module initialization */
363         FIRE_CTRL_SET(sc, FO_XBC_ERR_LOG_EN, ~0ULL);
364         FIRE_CTRL_SET(sc, FO_XBC_ERR_STAT_CLR, ~0ULL);
365         /* not enabled by OpenSolaris */
366         FIRE_CTRL_SET(sc, FO_XBC_INT_EN, ~0ULL);
367         if (sc->sc_mode == FIRE_MODE_FIRE) {
368                 FIRE_CTRL_SET(sc, FIRE_JBUS_PAR_CTRL,
369                     FIRE_JBUS_PAR_CTRL_P_EN);
370                 FIRE_CTRL_SET(sc, FIRE_JBC_FATAL_RST_EN,
371                     ((1ULL << FIRE_JBC_FATAL_RST_EN_SPARE_P_INT_SHFT) &
372                     FIRE_JBC_FATAL_RST_EN_SPARE_P_INT_MASK) |
373                     FIRE_JBC_FATAL_RST_EN_MB_PEA_P_INT |
374                     FIRE_JBC_FATAL_RST_EN_CPE_P_INT |
375                     FIRE_JBC_FATAL_RST_EN_APE_P_INT |
376                     FIRE_JBC_FATAL_RST_EN_PIO_CPE_INT |
377                     FIRE_JBC_FATAL_RST_EN_JTCEEW_P_INT |
378                     FIRE_JBC_FATAL_RST_EN_JTCEEI_P_INT |
379                     FIRE_JBC_FATAL_RST_EN_JTCEER_P_INT);
380                 FIRE_CTRL_SET(sc, FIRE_JBC_CORE_BLOCK_INT_EN, ~0ULL);
381         }
382
383         /* TLU initialization */
384         FIRE_PCI_SET(sc, FO_PCI_TLU_OEVENT_STAT_CLR,
385             FO_PCI_TLU_OEVENT_S_MASK | FO_PCI_TLU_OEVENT_P_MASK);
386         /* not enabled by OpenSolaris */
387         FIRE_PCI_SET(sc, FO_PCI_TLU_OEVENT_INT_EN,
388             FO_PCI_TLU_OEVENT_S_MASK | FO_PCI_TLU_OEVENT_P_MASK);
389         FIRE_PCI_SET(sc, FO_PCI_TLU_UERR_STAT_CLR,
390             FO_PCI_TLU_UERR_INT_S_MASK | FO_PCI_TLU_UERR_INT_P_MASK);
391         /* not enabled by OpenSolaris */
392         FIRE_PCI_SET(sc, FO_PCI_TLU_UERR_INT_EN,
393             FO_PCI_TLU_UERR_INT_S_MASK | FO_PCI_TLU_UERR_INT_P_MASK);
394         FIRE_PCI_SET(sc, FO_PCI_TLU_CERR_STAT_CLR,
395             FO_PCI_TLU_CERR_INT_S_MASK | FO_PCI_TLU_CERR_INT_P_MASK);
396         /* not enabled by OpenSolaris */
397         FIRE_PCI_SET(sc, FO_PCI_TLU_CERR_INT_EN,
398             FO_PCI_TLU_CERR_INT_S_MASK | FO_PCI_TLU_CERR_INT_P_MASK);
399         val = FIRE_PCI_READ_8(sc, FO_PCI_TLU_CTRL) |
400             ((FO_PCI_TLU_CTRL_L0S_TIM_DFLT << FO_PCI_TLU_CTRL_L0S_TIM_SHFT) &
401             FO_PCI_TLU_CTRL_L0S_TIM_MASK) |
402             ((FO_PCI_TLU_CTRL_CFG_DFLT << FO_PCI_TLU_CTRL_CFG_SHFT) &
403             FO_PCI_TLU_CTRL_CFG_MASK);
404         if (sc->sc_mode == FIRE_MODE_OBERON)
405                 val &= ~FO_PCI_TLU_CTRL_NWPR_EN;
406         val |= FO_PCI_TLU_CTRL_CFG_REMAIN_DETECT_QUIET;
407         FIRE_PCI_SET(sc, FO_PCI_TLU_CTRL, val);
408         FIRE_PCI_SET(sc, FO_PCI_TLU_DEV_CTRL, 0);
409         FIRE_PCI_SET(sc, FO_PCI_TLU_LNK_CTRL, FO_PCI_TLU_LNK_CTRL_CLK);
410
411         /* DLU/LPU initialization */
412         if (sc->sc_mode == FIRE_MODE_OBERON)
413                 FIRE_PCI_SET(sc, FO_PCI_LPU_INT_MASK, 0);
414         else
415                 FIRE_PCI_SET(sc, FO_PCI_LPU_RST, 0);
416         FIRE_PCI_SET(sc, FO_PCI_LPU_LNK_LYR_CFG,
417             FO_PCI_LPU_LNK_LYR_CFG_VC0_EN);
418         FIRE_PCI_SET(sc, FO_PCI_LPU_FLW_CTRL_UPDT_CTRL,
419             FO_PCI_LPU_FLW_CTRL_UPDT_CTRL_FC0_NP_EN |
420             FO_PCI_LPU_FLW_CTRL_UPDT_CTRL_FC0_P_EN);
421         if (sc->sc_mode == FIRE_MODE_OBERON)
422                 FIRE_PCI_SET(sc, FO_PCI_LPU_TXLNK_RPLY_TMR_THRS,
423                     (OBERON_PCI_LPU_TXLNK_RPLY_TMR_THRS_DFLT <<
424                     FO_PCI_LPU_TXLNK_RPLY_TMR_THRS_SHFT) &
425                     FO_PCI_LPU_TXLNK_RPLY_TMR_THRS_MASK);
426         else {
427                 switch ((FIRE_PCI_READ_8(sc, FO_PCI_TLU_LNK_STAT) &
428                     FO_PCI_TLU_LNK_STAT_WDTH_MASK) >>
429                     FO_PCI_TLU_LNK_STAT_WDTH_SHFT) {
430                 case 1:
431                         lw = 0;
432                         break;
433                 case 4:
434                         lw = 1;
435                         break;
436                 case 8:
437                         lw = 2;
438                         break;
439                 case 16:
440                         lw = 3;
441                         break;
442                 default:
443                         lw = 0;
444                 }
445                 mps = (FIRE_PCI_READ_8(sc, FO_PCI_TLU_CTRL) &
446                     FO_PCI_TLU_CTRL_CFG_MPS_MASK) >>
447                     FO_PCI_TLU_CTRL_CFG_MPS_SHFT;
448                 i = sizeof(fire_freq_nak_tmr_thrs) /
449                     sizeof(*fire_freq_nak_tmr_thrs);
450                 if (mps >= i)
451                         mps = i - 1;
452                 FIRE_PCI_SET(sc, FO_PCI_LPU_TXLNK_FREQ_LAT_TMR_THRS,
453                     (fire_freq_nak_tmr_thrs[mps][lw] <<
454                     FO_PCI_LPU_TXLNK_FREQ_LAT_TMR_THRS_SHFT) &
455                     FO_PCI_LPU_TXLNK_FREQ_LAT_TMR_THRS_MASK);
456                 FIRE_PCI_SET(sc, FO_PCI_LPU_TXLNK_RPLY_TMR_THRS,
457                     (fire_rply_tmr_thrs[mps][lw] <<
458                     FO_PCI_LPU_TXLNK_RPLY_TMR_THRS_SHFT) &
459                     FO_PCI_LPU_TXLNK_RPLY_TMR_THRS_MASK);
460                 FIRE_PCI_SET(sc, FO_PCI_LPU_TXLNK_RTR_FIFO_PTR,
461                     ((FO_PCI_LPU_TXLNK_RTR_FIFO_PTR_TL_DFLT <<
462                     FO_PCI_LPU_TXLNK_RTR_FIFO_PTR_TL_SHFT) &
463                     FO_PCI_LPU_TXLNK_RTR_FIFO_PTR_TL_MASK) |
464                     ((FO_PCI_LPU_TXLNK_RTR_FIFO_PTR_HD_DFLT <<
465                     FO_PCI_LPU_TXLNK_RTR_FIFO_PTR_HD_SHFT) &
466                     FO_PCI_LPU_TXLNK_RTR_FIFO_PTR_HD_MASK));
467                 FIRE_PCI_SET(sc, FO_PCI_LPU_LTSSM_CFG2,
468                     (FO_PCI_LPU_LTSSM_CFG2_12_TO_DFLT <<
469                     FO_PCI_LPU_LTSSM_CFG2_12_TO_SHFT) &
470                     FO_PCI_LPU_LTSSM_CFG2_12_TO_MASK);
471                 FIRE_PCI_SET(sc, FO_PCI_LPU_LTSSM_CFG3,
472                     (FO_PCI_LPU_LTSSM_CFG3_2_TO_DFLT <<
473                     FO_PCI_LPU_LTSSM_CFG3_2_TO_SHFT) &
474                     FO_PCI_LPU_LTSSM_CFG3_2_TO_MASK);
475                 FIRE_PCI_SET(sc, FO_PCI_LPU_LTSSM_CFG4,
476                     ((FO_PCI_LPU_LTSSM_CFG4_DATA_RATE_DFLT <<
477                     FO_PCI_LPU_LTSSM_CFG4_DATA_RATE_SHFT) &
478                     FO_PCI_LPU_LTSSM_CFG4_DATA_RATE_MASK) |
479                     ((FO_PCI_LPU_LTSSM_CFG4_N_FTS_DFLT <<
480                     FO_PCI_LPU_LTSSM_CFG4_N_FTS_SHFT) &
481                     FO_PCI_LPU_LTSSM_CFG4_N_FTS_MASK));
482                 FIRE_PCI_SET(sc, FO_PCI_LPU_LTSSM_CFG5, 0);
483         }
484
485         /* ILU initialization */
486         FIRE_PCI_SET(sc, FO_PCI_ILU_ERR_STAT_CLR, ~0ULL);
487         /* not enabled by OpenSolaris */
488         FIRE_PCI_SET(sc, FO_PCI_ILU_INT_EN, ~0ULL);
489
490         /* IMU initialization */
491         FIRE_PCI_SET(sc, FO_PCI_IMU_ERR_STAT_CLR, ~0ULL);
492         FIRE_PCI_SET(sc, FO_PCI_IMU_INT_EN,
493             FIRE_PCI_READ_8(sc, FO_PCI_IMU_INT_EN) &
494             ~(FO_PCI_IMU_ERR_INT_FATAL_MES_NOT_EN_S |
495             FO_PCI_IMU_ERR_INT_NFATAL_MES_NOT_EN_S |
496             FO_PCI_IMU_ERR_INT_COR_MES_NOT_EN_S |
497             FO_PCI_IMU_ERR_INT_FATAL_MES_NOT_EN_P |
498             FO_PCI_IMU_ERR_INT_NFATAL_MES_NOT_EN_P |
499             FO_PCI_IMU_ERR_INT_COR_MES_NOT_EN_P));
500
501         /* MMU initialization */
502         FIRE_PCI_SET(sc, FO_PCI_MMU_ERR_STAT_CLR,
503             FO_PCI_MMU_ERR_INT_S_MASK | FO_PCI_MMU_ERR_INT_P_MASK);
504         /* not enabled by OpenSolaris */
505         FIRE_PCI_SET(sc, FO_PCI_MMU_INT_EN,
506             FO_PCI_MMU_ERR_INT_S_MASK | FO_PCI_MMU_ERR_INT_P_MASK);
507
508         /* DMC initialization */
509         FIRE_PCI_SET(sc, FO_PCI_DMC_CORE_BLOCK_INT_EN, ~0ULL);
510         FIRE_PCI_SET(sc, FO_PCI_DMC_DBG_SEL_PORTA, 0);
511         FIRE_PCI_SET(sc, FO_PCI_DMC_DBG_SEL_PORTB, 0);
512
513         /* PEC initialization */
514         FIRE_PCI_SET(sc, FO_PCI_PEC_CORE_BLOCK_INT_EN, ~0ULL);
515
516         /* Establish handlers for interesting interrupts. */
517         if ((ino_bitmap & (1ULL << FO_DMC_PEC_INO)) != 0)
518                 fire_set_intr(sc, 1, FO_DMC_PEC_INO, fire_dmc_pec, sc);
519         if ((ino_bitmap & (1ULL << FO_XCB_INO)) != 0)
520                 fire_set_intr(sc, 0, FO_XCB_INO, fire_xcb, sc);
521
522         /* MSI/MSI-X support */
523         if (OF_getprop(node, "#msi", &sc->sc_msi_count,
524             sizeof(sc->sc_msi_count)) == -1)
525                 panic("%s: could not determine MSI count", __func__);
526         if (OF_getprop(node, "msi-ranges", &msi_ranges,
527             sizeof(msi_ranges)) == -1)
528                 sc->sc_msi_first = 0;
529         else
530                 sc->sc_msi_first = msi_ranges.first;
531         if (OF_getprop(node, "msi-data-mask", &sc->sc_msi_data_mask,
532             sizeof(sc->sc_msi_data_mask)) == -1)
533                 panic("%s: could not determine MSI data mask", __func__);
534         if (OF_getprop(node, "msix-data-width", &sc->sc_msix_data_width,
535             sizeof(sc->sc_msix_data_width)) > 0)
536                 sc->sc_flags |= FIRE_MSIX;
537         if (OF_getprop(node, "msi-address-ranges", &msi_addr_ranges,
538             sizeof(msi_addr_ranges)) == -1)
539                 panic("%s: could not determine MSI address ranges", __func__);
540         sc->sc_msi_addr32 = OFW_PCI_MSI_ADDR_RANGE_32(&msi_addr_ranges);
541         sc->sc_msi_addr64 = OFW_PCI_MSI_ADDR_RANGE_64(&msi_addr_ranges);
542         if (OF_getprop(node, "#msi-eqs", &sc->sc_msiq_count,
543             sizeof(sc->sc_msiq_count)) == -1)
544                 panic("%s: could not determine MSI event queue count",
545                     __func__);
546         if (OF_getprop(node, "msi-eq-size", &sc->sc_msiq_size,
547             sizeof(sc->sc_msiq_size)) == -1)
548                 panic("%s: could not determine MSI event queue size",
549                     __func__);
550         if (OF_getprop(node, "msi-eq-to-devino", &msi_eq_to_devino,
551             sizeof(msi_eq_to_devino)) == -1 &&
552             OF_getprop(node, "msi-eq-devino", &msi_eq_to_devino,
553             sizeof(msi_eq_to_devino)) == -1) {
554                 sc->sc_msiq_first = 0;
555                 sc->sc_msiq_ino_first = FO_EQ_FIRST_INO;
556         } else {
557                 sc->sc_msiq_first = msi_eq_to_devino.eq_first;
558                 sc->sc_msiq_ino_first = msi_eq_to_devino.devino_first;
559         }
560         if (sc->sc_msiq_ino_first < FO_EQ_FIRST_INO ||
561             sc->sc_msiq_ino_first + sc->sc_msiq_count - 1 > FO_EQ_LAST_INO)
562                 panic("%s: event queues exceed INO range", __func__);
563         sc->sc_msi_bitmap = malloc(roundup2(sc->sc_msi_count, NBBY) / NBBY,
564             M_DEVBUF, M_NOWAIT | M_ZERO);
565         if (sc->sc_msi_bitmap == NULL)
566                 panic("%s: could not malloc MSI bitmap", __func__);
567         sc->sc_msi_msiq_table = malloc(sc->sc_msi_count *
568             sizeof(*sc->sc_msi_msiq_table), M_DEVBUF, M_NOWAIT | M_ZERO);
569         if (sc->sc_msi_msiq_table == NULL)
570                 panic("%s: could not malloc MSI-MSI event queue table",
571                     __func__);
572         sc->sc_msiq_bitmap = malloc(roundup2(sc->sc_msiq_count, NBBY) / NBBY,
573             M_DEVBUF, M_NOWAIT | M_ZERO);
574         if (sc->sc_msiq_bitmap == NULL)
575                 panic("%s: could not malloc MSI event queue bitmap", __func__);
576         j = FO_EQ_RECORD_SIZE * FO_EQ_NRECORDS * sc->sc_msiq_count;
577         sc->sc_msiq = contigmalloc(j, M_DEVBUF, M_NOWAIT, 0, ~0UL,
578             FO_EQ_ALIGNMENT, 0);
579         if (sc->sc_msiq == NULL)
580                 panic("%s: could not contigmalloc MSI event queue", __func__);
581         memset(sc->sc_msiq, 0, j);
582         FIRE_PCI_SET(sc, FO_PCI_EQ_BASE_ADDR, FO_PCI_EQ_BASE_ADDR_BYPASS |
583             (pmap_kextract((vm_offset_t)sc->sc_msiq) &
584             FO_PCI_EQ_BASE_ADDR_MASK));
585         for (i = 0; i < sc->sc_msi_count; i++) {
586                 j = (i + sc->sc_msi_first) << 3;
587                 FIRE_PCI_WRITE_8(sc, FO_PCI_MSI_MAP_BASE + j,
588                     FIRE_PCI_READ_8(sc, FO_PCI_MSI_MAP_BASE + j) &
589                     ~FO_PCI_MSI_MAP_V);
590         }
591         for (i = 0; i < sc->sc_msiq_count; i++) {
592                 j = i + sc->sc_msiq_ino_first;
593                 if ((ino_bitmap & (1ULL << j)) == 0) {
594                         mtx_lock(&sc->sc_msi_mtx);
595                         setbit(sc->sc_msiq_bitmap, i);
596                         mtx_unlock(&sc->sc_msi_mtx);
597                 }
598                 fmqa = intr_vectors[INTMAP_VEC(sc->sc_ign, j)].iv_icarg;
599                 mtx_init(&fmqa->fmqa_mtx, "msiq_mtx", NULL, MTX_SPIN);
600                 fmqa->fmqa_base =
601                     (struct fo_msiq_record *)((caddr_t)sc->sc_msiq +
602                     (FO_EQ_RECORD_SIZE * FO_EQ_NRECORDS * i));
603                 j = i + sc->sc_msiq_first;
604                 fmqa->fmqa_msiq = j;
605                 j <<= 3;
606                 fmqa->fmqa_head = FO_PCI_EQ_HD_BASE + j;
607                 fmqa->fmqa_tail = FO_PCI_EQ_TL_BASE + j;
608                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_CTRL_CLR_BASE + j,
609                     FO_PCI_EQ_CTRL_CLR_COVERR | FO_PCI_EQ_CTRL_CLR_E2I |
610                     FO_PCI_EQ_CTRL_CLR_DIS);
611                 FIRE_PCI_WRITE_8(sc, fmqa->fmqa_tail,
612                     (0 << FO_PCI_EQ_TL_SHFT) & FO_PCI_EQ_TL_MASK);
613                 FIRE_PCI_WRITE_8(sc, fmqa->fmqa_head,
614                     (0 << FO_PCI_EQ_HD_SHFT) & FO_PCI_EQ_HD_MASK);
615         }
616         FIRE_PCI_SET(sc, FO_PCI_MSI_32_BIT_ADDR, sc->sc_msi_addr32 &
617             FO_PCI_MSI_32_BIT_ADDR_MASK);
618         FIRE_PCI_SET(sc, FO_PCI_MSI_64_BIT_ADDR, sc->sc_msi_addr64 &
619             FO_PCI_MSI_64_BIT_ADDR_MASK);
620
621         /*
622          * Establish a handler for interesting PCIe messages and disable
623          * unintersting ones.
624          */
625         mtx_lock(&sc->sc_msi_mtx);
626         for (i = 0; i < sc->sc_msiq_count; i++) {
627                 if (isclr(sc->sc_msiq_bitmap, i) != 0) {
628                         j = i;
629                         break;
630                 }
631         }
632         if (i == sc->sc_msiq_count) {
633                 mtx_unlock(&sc->sc_msi_mtx);
634                 panic("%s: no spare event queue for PCIe messages", __func__);
635         }
636         setbit(sc->sc_msiq_bitmap, j);
637         mtx_unlock(&sc->sc_msi_mtx);
638         i = INTMAP_VEC(sc->sc_ign, j + sc->sc_msiq_ino_first);
639         if (bus_set_resource(dev, SYS_RES_IRQ, 2, i, 1) != 0)
640                 panic("%s: failed to add interrupt for PCIe messages",
641                     __func__);
642         fire_set_intr(sc, 2, INTINO(i), fire_pcie, intr_vectors[i].iv_icarg);
643         j += sc->sc_msiq_first;
644         /*
645          * "Please note that setting the EQNUM field to a value larger than
646          * 35 will yield unpredictable results."
647          */
648         if (j > 35)
649                 panic("%s: invalid queue for PCIe messages (%d)",
650                     __func__, j);
651         FIRE_PCI_SET(sc, FO_PCI_ERR_COR, FO_PCI_ERR_PME_V |
652             ((j << FO_PCI_ERR_PME_EQNUM_SHFT) & FO_PCI_ERR_PME_EQNUM_MASK));
653         FIRE_PCI_SET(sc, FO_PCI_ERR_NONFATAL, FO_PCI_ERR_PME_V |
654             ((j << FO_PCI_ERR_PME_EQNUM_SHFT) & FO_PCI_ERR_PME_EQNUM_MASK));
655         FIRE_PCI_SET(sc, FO_PCI_ERR_FATAL, FO_PCI_ERR_PME_V |
656             ((j << FO_PCI_ERR_PME_EQNUM_SHFT) & FO_PCI_ERR_PME_EQNUM_MASK));
657         FIRE_PCI_SET(sc, FO_PCI_PM_PME, 0);
658         FIRE_PCI_SET(sc, FO_PCI_PME_TO_ACK, 0);
659         FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_CTRL_SET_BASE + (j << 3),
660             FO_PCI_EQ_CTRL_SET_EN);
661
662 #define TC_COUNTER_MAX_MASK     0xffffffff
663
664         /*
665          * Setup JBC/UBC performance counter 0 in bus cycle counting
666          * mode as timecounter.
667          */
668         if (device_get_unit(dev) == 0) {
669                 FIRE_CTRL_SET(sc, FO_XBC_PRF_CNT0, 0);
670                 FIRE_CTRL_SET(sc, FO_XBC_PRF_CNT1, 0);
671                 FIRE_CTRL_SET(sc, FO_XBC_PRF_CNT_SEL,
672                     (FO_XBC_PRF_CNT_NONE << FO_XBC_PRF_CNT_CNT1_SHFT) |
673                     (FO_XBC_PRF_CNT_XB_CLK << FO_XBC_PRF_CNT_CNT0_SHFT));
674                 tc = malloc(sizeof(*tc), M_DEVBUF, M_NOWAIT | M_ZERO);
675                 if (tc == NULL)
676                         panic("%s: could not malloc timecounter", __func__);
677                 tc->tc_get_timecount = fire_get_timecount;
678                 tc->tc_counter_mask = TC_COUNTER_MAX_MASK;
679                 if (OF_getprop(OF_peer(0), "clock-frequency", &prop,
680                     sizeof(prop)) == -1)
681                         panic("%s: could not determine clock frequency",
682                             __func__);
683                 tc->tc_frequency = prop;
684                 tc->tc_name = strdup(device_get_nameunit(dev), M_DEVBUF);
685                 tc->tc_priv = sc;
686                 /*
687                  * Due to initial problems with the JBus-driven performance
688                  * counters not advancing which might be firmware dependent
689                  * ensure that it actually works.
690                  */
691                 if (fire_get_timecount(tc) - fire_get_timecount(tc) != 0)
692                         tc->tc_quality = FIRE_PERF_CNT_QLTY;
693                 else
694                         tc->tc_quality = -FIRE_PERF_CNT_QLTY;
695                 tc_init(tc);
696         }
697
698         /*
699          * Set up the IOMMU.  Both Fire and Oberon have one per PBM, but
700          * neither has a streaming buffer.
701          */
702         memcpy(&sc->sc_dma_methods, &iommu_dma_methods,
703             sizeof(sc->sc_dma_methods));
704         sc->sc_is.is_flags = IOMMU_FIRE | IOMMU_PRESERVE_PROM;
705         if (sc->sc_mode == FIRE_MODE_OBERON) {
706                 sc->sc_is.is_flags |= IOMMU_FLUSH_CACHE;
707                 sc->sc_is.is_pmaxaddr = IOMMU_MAXADDR(OBERON_IOMMU_BITS);
708         } else {
709                 sc->sc_dma_methods.dm_dmamap_sync = fire_dmamap_sync;
710                 sc->sc_is.is_pmaxaddr = IOMMU_MAXADDR(FIRE_IOMMU_BITS);
711         }
712         sc->sc_is.is_sb[0] = sc->sc_is.is_sb[1] = 0;
713         /* Punch in our copies. */
714         sc->sc_is.is_bustag = rman_get_bustag(sc->sc_mem_res[FIRE_PCI]);
715         sc->sc_is.is_bushandle = rman_get_bushandle(sc->sc_mem_res[FIRE_PCI]);
716         sc->sc_is.is_iommu = FO_PCI_MMU;
717         val = FIRE_PCI_READ_8(sc, FO_PCI_MMU + IMR_CTL);
718         iommu_init(device_get_nameunit(sc->sc_dev), &sc->sc_is, 7, -1, 0);
719 #ifdef FIRE_DEBUG
720         device_printf(dev, "FO_PCI_MMU + IMR_CTL 0x%016llx -> 0x%016llx\n",
721             (long long unsigned)val, (long long unsigned)sc->sc_is.is_cr);
722 #endif
723
724         /* Initialize memory and I/O rmans. */
725         sc->sc_pci_io_rman.rm_type = RMAN_ARRAY;
726         sc->sc_pci_io_rman.rm_descr = "Fire PCI I/O Ports";
727         if (rman_init(&sc->sc_pci_io_rman) != 0 ||
728             rman_manage_region(&sc->sc_pci_io_rman, 0, FO_IO_SIZE) != 0)
729                 panic("%s: failed to set up I/O rman", __func__);
730         sc->sc_pci_mem_rman.rm_type = RMAN_ARRAY;
731         sc->sc_pci_mem_rman.rm_descr = "Fire PCI Memory";
732         if (rman_init(&sc->sc_pci_mem_rman) != 0 ||
733             rman_manage_region(&sc->sc_pci_mem_rman, 0, FO_MEM_SIZE) != 0)
734                 panic("%s: failed to set up memory rman", __func__);
735
736         i = OF_getprop_alloc(node, "ranges", sizeof(*range), (void **)&range);
737         /*
738          * Make sure that the expected ranges are present.  The
739          * OFW_PCI_CS_MEM64 one is not currently used though.
740          */
741         if (i != FIRE_NRANGE)
742                 panic("%s: unsupported number of ranges", __func__);
743         /*
744          * Find the addresses of the various bus spaces.
745          * There should not be multiple ones of one kind.
746          * The physical start addresses of the ranges are the configuration,
747          * memory and I/O handles.
748          */
749         for (i = 0; i < FIRE_NRANGE; i++) {
750                 j = OFW_PCI_RANGE_CS(&range[i]);
751                 if (sc->sc_pci_bh[j] != 0)
752                         panic("%s: duplicate range for space %d",
753                             __func__, j);
754                 sc->sc_pci_bh[j] = OFW_PCI_RANGE_PHYS(&range[i]);
755         }
756         free(range, M_OFWPROP);
757
758         /* Allocate our tags. */
759         sc->sc_pci_iot = sparc64_alloc_bus_tag(NULL, PCI_IO_BUS_SPACE);
760         if (sc->sc_pci_iot == NULL)
761                 panic("%s: could not allocate PCI I/O tag", __func__);
762         sc->sc_pci_cfgt = sparc64_alloc_bus_tag(NULL, PCI_CONFIG_BUS_SPACE);
763         if (sc->sc_pci_cfgt == NULL)
764                 panic("%s: could not allocate PCI configuration space tag",
765                     __func__);
766         if (bus_dma_tag_create(bus_get_dma_tag(dev), 8, 0x100000000,
767             sc->sc_is.is_pmaxaddr, ~0, NULL, NULL, sc->sc_is.is_pmaxaddr,
768             0xff, 0xffffffff, 0, NULL, NULL, &sc->sc_pci_dmat) != 0)
769                 panic("%s: could not create PCI DMA tag", __func__);
770         /* Customize the tag. */
771         sc->sc_pci_dmat->dt_cookie = &sc->sc_is;
772         sc->sc_pci_dmat->dt_mt = &sc->sc_dma_methods;
773
774         /*
775          * Get the bus range from the firmware.
776          * NB: Neither Fire nor Oberon support PCI bus reenumeration.
777          */
778         i = OF_getprop(node, "bus-range", (void *)prop_array,
779             sizeof(prop_array));
780         if (i == -1)
781                 panic("%s: could not get bus-range", __func__);
782         if (i != sizeof(prop_array))
783                 panic("%s: broken bus-range (%d)", __func__, i);
784         sc->sc_pci_secbus = prop_array[0];
785         sc->sc_pci_subbus = prop_array[1];
786         if (bootverbose != 0)
787                 device_printf(dev, "bus range %u to %u; PCI bus %d\n",
788                     sc->sc_pci_secbus, sc->sc_pci_subbus, sc->sc_pci_secbus);
789
790         ofw_bus_setup_iinfo(node, &sc->sc_pci_iinfo, sizeof(ofw_pci_intr_t));
791
792 #define FIRE_SYSCTL_ADD_UINT(name, arg, desc)                           \
793         SYSCTL_ADD_UINT(device_get_sysctl_ctx(dev),                     \
794             SYSCTL_CHILDREN(device_get_sysctl_tree(dev)), OID_AUTO,     \
795             (name), CTLFLAG_RD, (arg), 0, (desc))
796
797         FIRE_SYSCTL_ADD_UINT("ilu_err", &sc->sc_stats_ilu_err,
798             "ILU unknown errors");
799         FIRE_SYSCTL_ADD_UINT("jbc_ce_async", &sc->sc_stats_jbc_ce_async,
800             "JBC correctable errors");
801         FIRE_SYSCTL_ADD_UINT("jbc_unsol_int", &sc->sc_stats_jbc_unsol_int,
802             "JBC unsolicited interrupt ACK/NACK errors");
803         FIRE_SYSCTL_ADD_UINT("jbc_unsol_rd", &sc->sc_stats_jbc_unsol_rd,
804             "JBC unsolicited read response errors");
805         FIRE_SYSCTL_ADD_UINT("mmu_err", &sc->sc_stats_mmu_err, "MMU errors");
806         FIRE_SYSCTL_ADD_UINT("tlu_ce", &sc->sc_stats_tlu_ce,
807             "DLU/TLU correctable errors");
808         FIRE_SYSCTL_ADD_UINT("tlu_oe_non_fatal",
809             &sc->sc_stats_tlu_oe_non_fatal,
810             "DLU/TLU other event non-fatal errors summary"),
811         FIRE_SYSCTL_ADD_UINT("tlu_oe_rx_err", &sc->sc_stats_tlu_oe_rx_err,
812             "DLU/TLU receive other event errors"),
813         FIRE_SYSCTL_ADD_UINT("tlu_oe_tx_err", &sc->sc_stats_tlu_oe_tx_err,
814             "DLU/TLU transmit other event errors"),
815         FIRE_SYSCTL_ADD_UINT("ubc_dmardue", &sc->sc_stats_ubc_dmardue,
816             "UBC DMARDUE erros");
817
818 #undef FIRE_SYSCTL_ADD_UINT
819
820         device_add_child(dev, "pci", -1);
821         return (bus_generic_attach(dev));
822 }
823
824 static void
825 fire_set_intr(struct fire_softc *sc, u_int index, u_int ino,
826     driver_filter_t handler, void *arg)
827 {
828         u_long vec;
829         int rid;
830
831         rid = index;
832         sc->sc_irq_res[index] = bus_alloc_resource_any(sc->sc_dev,
833             SYS_RES_IRQ, &rid, RF_ACTIVE);
834         if (sc->sc_irq_res[index] == NULL ||
835             INTINO(vec = rman_get_start(sc->sc_irq_res[index])) != ino ||
836             INTIGN(vec) != sc->sc_ign ||
837             intr_vectors[vec].iv_ic != &fire_ic ||
838             bus_setup_intr(sc->sc_dev, sc->sc_irq_res[index],
839             INTR_TYPE_MISC | INTR_BRIDGE, handler, NULL, arg,
840             &sc->sc_ihand[index]) != 0)
841                 panic("%s: failed to set up interrupt %d", __func__, index);
842 }
843
844 static int
845 fire_intr_register(struct fire_softc *sc, u_int ino)
846 {
847         struct fire_icarg *fica;
848         bus_addr_t intrclr, intrmap;
849         int error;
850
851         if (fire_get_intrmap(sc, ino, &intrmap, &intrclr) == 0)
852                 return (ENXIO);
853         fica = malloc((ino >= FO_EQ_FIRST_INO && ino <= FO_EQ_LAST_INO) ?
854             sizeof(struct fire_msiqarg) : sizeof(struct fire_icarg), M_DEVBUF,
855             M_NOWAIT | M_ZERO);
856         if (fica == NULL)
857                 return (ENOMEM);
858         fica->fica_sc = sc;
859         fica->fica_map = intrmap;
860         fica->fica_clr = intrclr;
861         error = (intr_controller_register(INTMAP_VEC(sc->sc_ign, ino),
862             &fire_ic, fica));
863         if (error != 0)
864                 free(fica, M_DEVBUF);
865         return (error);
866 }
867
868 static int
869 fire_get_intrmap(struct fire_softc *sc, u_int ino, bus_addr_t *intrmapptr,
870     bus_addr_t *intrclrptr)
871 {
872
873         if (ino > FO_MAX_INO) {
874                 device_printf(sc->sc_dev, "out of range INO %d requested\n",
875                     ino);
876                 return (0);
877         }
878
879         ino <<= 3;
880         if (intrmapptr != NULL)
881                 *intrmapptr = FO_PCI_INT_MAP_BASE + ino;
882         if (intrclrptr != NULL)
883                 *intrclrptr = FO_PCI_INT_CLR_BASE + ino;
884         return (1);
885 }
886
887 /*
888  * Interrupt handlers
889  */
890 static int
891 fire_dmc_pec(void *arg)
892 {
893         struct fire_softc *sc;
894         device_t dev;
895         uint64_t cestat, dmcstat, ilustat, imustat, mcstat, mmustat, mmutfar;
896         uint64_t mmutfsr, oestat, pecstat, uestat, val;
897         u_int fatal, oenfatal;
898
899         fatal = 0;
900         sc = arg;
901         dev = sc->sc_dev;
902         mtx_lock_spin(&sc->sc_pcib_mtx);
903         mcstat = FIRE_PCI_READ_8(sc, FO_PCI_MULTI_CORE_ERR_STAT);
904         if ((mcstat & FO_PCI_MULTI_CORE_ERR_STAT_DMC) != 0) {
905                 dmcstat = FIRE_PCI_READ_8(sc, FO_PCI_DMC_CORE_BLOCK_ERR_STAT);
906                 if ((dmcstat & FO_PCI_DMC_CORE_BLOCK_INT_EN_IMU) != 0) {
907                         imustat = FIRE_PCI_READ_8(sc, FO_PCI_IMU_INT_STAT);
908                         device_printf(dev, "IMU error %#llx\n",
909                             (unsigned long long)imustat);
910                         if ((imustat &
911                             FO_PCI_IMU_ERR_INT_EQ_NOT_EN_P) != 0) {
912                                 fatal = 1;
913                                 val = FIRE_PCI_READ_8(sc,
914                                     FO_PCI_IMU_SCS_ERR_LOG);
915                                 device_printf(dev, "SCS error log %#llx\n",
916                                     (unsigned long long)val);
917                         }
918                         if ((imustat & FO_PCI_IMU_ERR_INT_EQ_OVER_P) != 0) {
919                                 fatal = 1;
920                                 val = FIRE_PCI_READ_8(sc,
921                                     FO_PCI_IMU_EQS_ERR_LOG);
922                                 device_printf(dev, "EQS error log %#llx\n",
923                                     (unsigned long long)val);
924                         }
925                         if ((imustat & (FO_PCI_IMU_ERR_INT_MSI_MAL_ERR_P |
926                             FO_PCI_IMU_ERR_INT_MSI_PAR_ERR_P |
927                             FO_PCI_IMU_ERR_INT_PMEACK_MES_NOT_EN_P |
928                             FO_PCI_IMU_ERR_INT_PMPME_MES_NOT_EN_P |
929                             FO_PCI_IMU_ERR_INT_FATAL_MES_NOT_EN_P |
930                             FO_PCI_IMU_ERR_INT_NFATAL_MES_NOT_EN_P |
931                             FO_PCI_IMU_ERR_INT_COR_MES_NOT_EN_P |
932                             FO_PCI_IMU_ERR_INT_MSI_NOT_EN_P)) != 0) {
933                                 fatal = 1;
934                                 val = FIRE_PCI_READ_8(sc,
935                                     FO_PCI_IMU_RDS_ERR_LOG);
936                                 device_printf(dev, "RDS error log %#llx\n",
937                                     (unsigned long long)val);
938                         }
939                 }
940                 if ((dmcstat & FO_PCI_DMC_CORE_BLOCK_INT_EN_MMU) != 0) {
941                         fatal = 1;
942                         mmustat = FIRE_PCI_READ_8(sc, FO_PCI_MMU_INT_STAT);
943                         mmutfar = FIRE_PCI_READ_8(sc,
944                             FO_PCI_MMU_TRANS_FAULT_ADDR);
945                         mmutfsr = FIRE_PCI_READ_8(sc,
946                             FO_PCI_MMU_TRANS_FAULT_STAT);
947                         if ((mmustat & (FO_PCI_MMU_ERR_INT_TBW_DPE_P |
948                             FO_PCI_MMU_ERR_INT_TBW_ERR_P |
949                             FO_PCI_MMU_ERR_INT_TBW_UDE_P |
950                             FO_PCI_MMU_ERR_INT_TBW_DME_P |
951                             FO_PCI_MMU_ERR_INT_TTC_CAE_P |
952                             FIRE_PCI_MMU_ERR_INT_TTC_DPE_P |
953                             OBERON_PCI_MMU_ERR_INT_TTC_DUE_P |
954                             FO_PCI_MMU_ERR_INT_TRN_ERR_P)) != 0)
955                                 fatal = 1;
956                         else {
957                                 sc->sc_stats_mmu_err++;
958                                 FIRE_PCI_WRITE_8(sc, FO_PCI_MMU_ERR_STAT_CLR,
959                                     mmustat);
960                         }
961                         device_printf(dev,
962                             "MMU error %#llx: TFAR %#llx TFSR %#llx\n",
963                             (unsigned long long)mmustat,
964                             (unsigned long long)mmutfar,
965                             (unsigned long long)mmutfsr);
966                 }
967         }
968         if ((mcstat & FO_PCI_MULTI_CORE_ERR_STAT_PEC) != 0) {
969                 pecstat = FIRE_PCI_READ_8(sc, FO_PCI_PEC_CORE_BLOCK_INT_STAT);
970                 if ((pecstat & FO_PCI_PEC_CORE_BLOCK_INT_STAT_UERR) != 0) {
971                         fatal = 1;
972                         uestat = FIRE_PCI_READ_8(sc,
973                             FO_PCI_TLU_UERR_INT_STAT);
974                         device_printf(dev,
975                             "DLU/TLU uncorrectable error %#llx\n",
976                             (unsigned long long)uestat);
977                         if ((uestat & (FO_PCI_TLU_UERR_INT_UR_P |
978                             OBERON_PCI_TLU_UERR_INT_POIS_P |
979                             FO_PCI_TLU_UERR_INT_MFP_P |
980                             FO_PCI_TLU_UERR_INT_ROF_P |
981                             FO_PCI_TLU_UERR_INT_UC_P |
982                             FIRE_PCI_TLU_UERR_INT_PP_P |
983                             OBERON_PCI_TLU_UERR_INT_POIS_P)) != 0) {
984                                 val = FIRE_PCI_READ_8(sc,
985                                     FO_PCI_TLU_RX_UERR_HDR1_LOG);
986                                 device_printf(dev,
987                                     "receive header log %#llx\n",
988                                     (unsigned long long)val);
989                                 val = FIRE_PCI_READ_8(sc,
990                                     FO_PCI_TLU_RX_UERR_HDR2_LOG);
991                                 device_printf(dev,
992                                     "receive header log 2 %#llx\n",
993                                     (unsigned long long)val);
994                         }
995                         if ((uestat & FO_PCI_TLU_UERR_INT_CTO_P) != 0) {
996                                 val = FIRE_PCI_READ_8(sc,
997                                     FO_PCI_TLU_TX_UERR_HDR1_LOG);
998                                 device_printf(dev,
999                                     "transmit header log %#llx\n",
1000                                     (unsigned long long)val);
1001                                 val = FIRE_PCI_READ_8(sc,
1002                                     FO_PCI_TLU_TX_UERR_HDR2_LOG);
1003                                 device_printf(dev,
1004                                     "transmit header log 2 %#llx\n",
1005                                     (unsigned long long)val);
1006                         }
1007                         if ((uestat & FO_PCI_TLU_UERR_INT_DLP_P) != 0) {
1008                                 val = FIRE_PCI_READ_8(sc,
1009                                     FO_PCI_LPU_LNK_LYR_INT_STAT);
1010                                 device_printf(dev,
1011                                     "link layer interrupt and status %#llx\n",
1012                                     (unsigned long long)val);
1013                         }
1014                         if ((uestat & FO_PCI_TLU_UERR_INT_TE_P) != 0) {
1015                                 val = FIRE_PCI_READ_8(sc,
1016                                     FO_PCI_LPU_PHY_LYR_INT_STAT);
1017                                 device_printf(dev,
1018                                     "phy layer interrupt and status %#llx\n",
1019                                     (unsigned long long)val);
1020                         }
1021                 }
1022                 if ((pecstat & FO_PCI_PEC_CORE_BLOCK_INT_STAT_CERR) != 0) {
1023                         sc->sc_stats_tlu_ce++;
1024                         cestat = FIRE_PCI_READ_8(sc,
1025                             FO_PCI_TLU_CERR_INT_STAT);
1026                         device_printf(dev,
1027                             "DLU/TLU correctable error %#llx\n",
1028                             (unsigned long long)cestat);
1029                         val = FIRE_PCI_READ_8(sc,
1030                             FO_PCI_LPU_LNK_LYR_INT_STAT);
1031                         device_printf(dev,
1032                             "link layer interrupt and status %#llx\n",
1033                             (unsigned long long)val);
1034                         if ((cestat & FO_PCI_TLU_CERR_INT_RE_P) != 0) {
1035                                 FIRE_PCI_WRITE_8(sc,
1036                                     FO_PCI_LPU_LNK_LYR_INT_STAT, val);
1037                                 val = FIRE_PCI_READ_8(sc,
1038                                     FO_PCI_LPU_PHY_LYR_INT_STAT);
1039                                 device_printf(dev,
1040                                     "phy layer interrupt and status %#llx\n",
1041                                     (unsigned long long)val);
1042                         }
1043                         FIRE_PCI_WRITE_8(sc, FO_PCI_TLU_CERR_STAT_CLR,
1044                             cestat);
1045                 }
1046                 if ((pecstat & FO_PCI_PEC_CORE_BLOCK_INT_STAT_OEVENT) != 0) {
1047                         oenfatal = 0;
1048                         oestat = FIRE_PCI_READ_8(sc,
1049                             FO_PCI_TLU_OEVENT_INT_STAT);
1050                         device_printf(dev, "DLU/TLU other event %#llx\n",
1051                             (unsigned long long)oestat);
1052                         if ((oestat & (FO_PCI_TLU_OEVENT_MFC_P |
1053                             FO_PCI_TLU_OEVENT_MRC_P |
1054                             FO_PCI_TLU_OEVENT_WUC_P |
1055                             FO_PCI_TLU_OEVENT_RUC_P |
1056                             FO_PCI_TLU_OEVENT_CRS_P)) != 0) {
1057                                 val = FIRE_PCI_READ_8(sc,
1058                                     FO_PCI_TLU_RX_OEVENT_HDR1_LOG);
1059                                 device_printf(dev,
1060                                     "receive header log %#llx\n",
1061                                     (unsigned long long)val);
1062                                 val = FIRE_PCI_READ_8(sc,
1063                                     FO_PCI_TLU_RX_OEVENT_HDR2_LOG);
1064                                 device_printf(dev,
1065                                     "receive header log 2 %#llx\n",
1066                                     (unsigned long long)val);
1067                                 if ((oestat & (FO_PCI_TLU_OEVENT_MFC_P |
1068                                     FO_PCI_TLU_OEVENT_MRC_P |
1069                                     FO_PCI_TLU_OEVENT_WUC_P |
1070                                     FO_PCI_TLU_OEVENT_RUC_P)) != 0)
1071                                         fatal = 1;
1072                                 else {
1073                                         sc->sc_stats_tlu_oe_rx_err++;
1074                                         oenfatal = 1;
1075                                 }
1076                         }
1077                         if ((oestat & (FO_PCI_TLU_OEVENT_MFC_P |
1078                             FO_PCI_TLU_OEVENT_CTO_P |
1079                             FO_PCI_TLU_OEVENT_WUC_P |
1080                             FO_PCI_TLU_OEVENT_RUC_P)) != 0) {
1081                                 val = FIRE_PCI_READ_8(sc,
1082                                     FO_PCI_TLU_TX_OEVENT_HDR1_LOG);
1083                                 device_printf(dev,
1084                                     "transmit header log %#llx\n",
1085                                     (unsigned long long)val);
1086                                 val = FIRE_PCI_READ_8(sc,
1087                                     FO_PCI_TLU_TX_OEVENT_HDR2_LOG);
1088                                 device_printf(dev,
1089                                     "transmit header log 2 %#llx\n",
1090                                     (unsigned long long)val);
1091                                 if ((oestat & (FO_PCI_TLU_OEVENT_MFC_P |
1092                                     FO_PCI_TLU_OEVENT_CTO_P |
1093                                     FO_PCI_TLU_OEVENT_WUC_P |
1094                                     FO_PCI_TLU_OEVENT_RUC_P)) != 0)
1095                                         fatal = 1;
1096                                 else {
1097                                         sc->sc_stats_tlu_oe_tx_err++;
1098                                         oenfatal = 1;
1099                                 }
1100                         }
1101                         if ((oestat & (FO_PCI_TLU_OEVENT_ERO_P |
1102                             FO_PCI_TLU_OEVENT_EMP_P |
1103                             FO_PCI_TLU_OEVENT_EPE_P |
1104                             FIRE_PCI_TLU_OEVENT_ERP_P |
1105                             OBERON_PCI_TLU_OEVENT_ERBU_P |
1106                             FIRE_PCI_TLU_OEVENT_EIP_P |
1107                             OBERON_PCI_TLU_OEVENT_EIUE_P)) != 0) {
1108                                 fatal = 1;
1109                                 val = FIRE_PCI_READ_8(sc,
1110                                     FO_PCI_LPU_LNK_LYR_INT_STAT);
1111                                 device_printf(dev,
1112                                     "link layer interrupt and status %#llx\n",
1113                                     (unsigned long long)val);
1114                         }
1115                         if ((oestat & (FO_PCI_TLU_OEVENT_IIP_P |
1116                             FO_PCI_TLU_OEVENT_EDP_P |
1117                             FIRE_PCI_TLU_OEVENT_EHP_P |
1118                             OBERON_PCI_TLU_OEVENT_TLUEITMO_S |
1119                             FO_PCI_TLU_OEVENT_ERU_P)) != 0)
1120                                 fatal = 1;
1121                         if ((oestat & (FO_PCI_TLU_OEVENT_NFP_P |
1122                             FO_PCI_TLU_OEVENT_LWC_P |
1123                             FO_PCI_TLU_OEVENT_LIN_P |
1124                             FO_PCI_TLU_OEVENT_LRS_P |
1125                             FO_PCI_TLU_OEVENT_LDN_P |
1126                             FO_PCI_TLU_OEVENT_LUP_P)) != 0)
1127                                 oenfatal = 1;
1128                         if (oenfatal != 0) {
1129                                 sc->sc_stats_tlu_oe_non_fatal++;
1130                                 FIRE_PCI_WRITE_8(sc,
1131                                     FO_PCI_TLU_OEVENT_STAT_CLR, oestat);
1132                                 if ((oestat & FO_PCI_TLU_OEVENT_LIN_P) != 0)
1133                                         FIRE_PCI_WRITE_8(sc,
1134                                             FO_PCI_LPU_LNK_LYR_INT_STAT,
1135                                             FIRE_PCI_READ_8(sc,
1136                                             FO_PCI_LPU_LNK_LYR_INT_STAT));
1137                         }
1138                 }
1139                 if ((pecstat & FO_PCI_PEC_CORE_BLOCK_INT_STAT_ILU) != 0) {
1140                         ilustat = FIRE_PCI_READ_8(sc, FO_PCI_ILU_INT_STAT);
1141                         device_printf(dev, "ILU error %#llx\n",
1142                             (unsigned long long)ilustat);
1143                         if ((ilustat & (FIRE_PCI_ILU_ERR_INT_IHB_PE_P |
1144                             FIRE_PCI_ILU_ERR_INT_IHB_PE_P)) != 0)
1145                             fatal = 1;
1146                         else {
1147                                 sc->sc_stats_ilu_err++;
1148                                 FIRE_PCI_WRITE_8(sc, FO_PCI_ILU_INT_STAT,
1149                                     ilustat);
1150                         }
1151                 }
1152         }
1153         mtx_unlock_spin(&sc->sc_pcib_mtx);
1154         if (fatal != 0)
1155                 panic("%s: fatal DMC/PEC error",
1156                     device_get_nameunit(sc->sc_dev));
1157         return (FILTER_HANDLED);
1158 }
1159
1160 static int
1161 fire_xcb(void *arg)
1162 {
1163         struct fire_softc *sc;
1164         device_t dev;
1165         uint64_t errstat, intstat, val;
1166         u_int fatal;
1167
1168         fatal = 0;
1169         sc = arg;
1170         dev = sc->sc_dev;
1171         mtx_lock_spin(&sc->sc_pcib_mtx);
1172         if (sc->sc_mode == FIRE_MODE_OBERON) {
1173                 intstat = FIRE_CTRL_READ_8(sc, FO_XBC_INT_STAT);
1174                 device_printf(dev, "UBC error: interrupt status %#llx\n",
1175                     (unsigned long long)intstat);
1176                 if ((intstat & ~(OBERON_UBC_ERR_INT_DMARDUEB_P |
1177                     OBERON_UBC_ERR_INT_DMARDUEA_P)) != 0)
1178                         fatal = 1;
1179                 else
1180                         sc->sc_stats_ubc_dmardue++;
1181                 if (fatal != 0) {
1182                         mtx_unlock_spin(&sc->sc_pcib_mtx);
1183                         panic("%s: fatal UBC core block error",
1184                             device_get_nameunit(sc->sc_dev));
1185                 } else {
1186                         FIRE_CTRL_SET(sc, FO_XBC_ERR_STAT_CLR, ~0ULL);
1187                         mtx_unlock_spin(&sc->sc_pcib_mtx);
1188                 }
1189         } else {
1190                 errstat = FIRE_CTRL_READ_8(sc, FIRE_JBC_CORE_BLOCK_ERR_STAT);
1191                 if ((errstat & (FIRE_JBC_CORE_BLOCK_ERR_STAT_MERGE |
1192                     FIRE_JBC_CORE_BLOCK_ERR_STAT_JBCINT |
1193                     FIRE_JBC_CORE_BLOCK_ERR_STAT_DMCINT)) != 0) {
1194                         intstat = FIRE_CTRL_READ_8(sc, FO_XBC_INT_STAT);
1195                         device_printf(dev, "JBC interrupt status %#llx\n",
1196                             (unsigned long long)intstat);
1197                         if ((intstat & FIRE_JBC_ERR_INT_EBUS_TO_P) != 0) {
1198                                 val = FIRE_CTRL_READ_8(sc,
1199                                     FIRE_JBC_CSR_ERR_LOG);
1200                                 device_printf(dev, "CSR error log %#llx\n",
1201                                     (unsigned long long)val);
1202                         }
1203                         if ((intstat & (FIRE_JBC_ERR_INT_UNSOL_RD_P |
1204                             FIRE_JBC_ERR_INT_UNSOL_INT_P)) != 0) {
1205                                 if ((intstat &
1206                                     FIRE_JBC_ERR_INT_UNSOL_RD_P) != 0)
1207                                         sc->sc_stats_jbc_unsol_rd++;
1208                                 if ((intstat &
1209                                     FIRE_JBC_ERR_INT_UNSOL_INT_P) != 0)
1210                                         sc->sc_stats_jbc_unsol_int++;
1211                                 val = FIRE_CTRL_READ_8(sc,
1212                                     FIRE_DMCINT_IDC_ERR_LOG);
1213                                 device_printf(dev,
1214                                     "DMCINT IDC error log %#llx\n",
1215                                     (unsigned long long)val);
1216                         }
1217                         if ((intstat & (FIRE_JBC_ERR_INT_MB_PER_P |
1218                             FIRE_JBC_ERR_INT_MB_PEW_P)) != 0) {
1219                                 fatal = 1;
1220                                 val = FIRE_CTRL_READ_8(sc,
1221                                     FIRE_MERGE_TRANS_ERR_LOG);
1222                                 device_printf(dev,
1223                                     "merge transaction error log %#llx\n",
1224                                     (unsigned long long)val);
1225                         }
1226                         if ((intstat & FIRE_JBC_ERR_INT_IJP_P) != 0) {
1227                                 fatal = 1;
1228                                 val = FIRE_CTRL_READ_8(sc,
1229                                     FIRE_JBCINT_OTRANS_ERR_LOG);
1230                                 device_printf(dev,
1231                                     "JBCINT out transaction error log "
1232                                     "%#llx\n", (unsigned long long)val);
1233                                 val = FIRE_CTRL_READ_8(sc,
1234                                     FIRE_JBCINT_OTRANS_ERR_LOG2);
1235                                 device_printf(dev,
1236                                     "JBCINT out transaction error log 2 "
1237                                     "%#llx\n", (unsigned long long)val);
1238                         }
1239                         if ((intstat & (FIRE_JBC_ERR_INT_UE_ASYN_P |
1240                             FIRE_JBC_ERR_INT_CE_ASYN_P |
1241                             FIRE_JBC_ERR_INT_JTE_P | FIRE_JBC_ERR_INT_JBE_P |
1242                             FIRE_JBC_ERR_INT_JUE_P |
1243                             FIRE_JBC_ERR_INT_ICISE_P |
1244                             FIRE_JBC_ERR_INT_WR_DPE_P |
1245                             FIRE_JBC_ERR_INT_RD_DPE_P |
1246                             FIRE_JBC_ERR_INT_ILL_BMW_P |
1247                             FIRE_JBC_ERR_INT_ILL_BMR_P |
1248                             FIRE_JBC_ERR_INT_BJC_P)) != 0) {
1249                                 if ((intstat & (FIRE_JBC_ERR_INT_UE_ASYN_P |
1250                                     FIRE_JBC_ERR_INT_JTE_P |
1251                                     FIRE_JBC_ERR_INT_JBE_P |
1252                                     FIRE_JBC_ERR_INT_JUE_P |
1253                                     FIRE_JBC_ERR_INT_ICISE_P |
1254                                     FIRE_JBC_ERR_INT_WR_DPE_P |
1255                                     FIRE_JBC_ERR_INT_RD_DPE_P |
1256                                     FIRE_JBC_ERR_INT_ILL_BMW_P |
1257                                     FIRE_JBC_ERR_INT_ILL_BMR_P |
1258                                     FIRE_JBC_ERR_INT_BJC_P)) != 0)
1259                                         fatal = 1;
1260                                 else
1261                                         sc->sc_stats_jbc_ce_async++;
1262                                 val = FIRE_CTRL_READ_8(sc,
1263                                     FIRE_JBCINT_ITRANS_ERR_LOG);
1264                                 device_printf(dev,
1265                                     "JBCINT in transaction error log %#llx\n",
1266                                     (unsigned long long)val);
1267                                 val = FIRE_CTRL_READ_8(sc,
1268                                     FIRE_JBCINT_ITRANS_ERR_LOG2);
1269                                 device_printf(dev,
1270                                     "JBCINT in transaction error log 2 "
1271                                     "%#llx\n", (unsigned long long)val);
1272                         }
1273                         if ((intstat & (FIRE_JBC_ERR_INT_PIO_UNMAP_RD_P |
1274                             FIRE_JBC_ERR_INT_ILL_ACC_RD_P |
1275                             FIRE_JBC_ERR_INT_PIO_UNMAP_P |
1276                             FIRE_JBC_ERR_INT_PIO_DPE_P |
1277                             FIRE_JBC_ERR_INT_PIO_CPE_P |
1278                             FIRE_JBC_ERR_INT_ILL_ACC_P)) != 0) {
1279                                 fatal = 1;
1280                                 val = FIRE_CTRL_READ_8(sc,
1281                                     FIRE_JBC_CSR_ERR_LOG);
1282                                 device_printf(dev,
1283                                     "DMCINT ODCD error log %#llx\n",
1284                                     (unsigned long long)val);
1285                         }
1286                         if ((intstat & (FIRE_JBC_ERR_INT_MB_PEA_P |
1287                             FIRE_JBC_ERR_INT_CPE_P | FIRE_JBC_ERR_INT_APE_P |
1288                             FIRE_JBC_ERR_INT_PIO_CPE_P |
1289                             FIRE_JBC_ERR_INT_JTCEEW_P |
1290                             FIRE_JBC_ERR_INT_JTCEEI_P |
1291                             FIRE_JBC_ERR_INT_JTCEER_P)) != 0) {
1292                                 fatal = 1;
1293                                 val = FIRE_CTRL_READ_8(sc,
1294                                     FIRE_FATAL_ERR_LOG);
1295                                 device_printf(dev, "fatal error log %#llx\n",
1296                                     (unsigned long long)val);
1297                                 val = FIRE_CTRL_READ_8(sc,
1298                                     FIRE_FATAL_ERR_LOG2);
1299                                 device_printf(dev, "fatal error log 2 "
1300                                     "%#llx\n", (unsigned long long)val);
1301                         }
1302                         if (fatal != 0) {
1303                                 mtx_unlock_spin(&sc->sc_pcib_mtx);
1304                                 panic("%s: fatal JBC core block error",
1305                                     device_get_nameunit(sc->sc_dev));
1306                         } else {
1307                                 FIRE_CTRL_SET(sc, FO_XBC_ERR_STAT_CLR, ~0ULL);
1308                                 mtx_unlock_spin(&sc->sc_pcib_mtx);
1309                         }
1310                 } else {
1311                         mtx_unlock_spin(&sc->sc_pcib_mtx);
1312                         panic("%s: unknown JCB core block error status %#llx",
1313                             device_get_nameunit(sc->sc_dev),
1314                             (unsigned long long)errstat);
1315                 }
1316         }
1317         return (FILTER_HANDLED);
1318 }
1319
1320 static int
1321 fire_pcie(void *arg)
1322 {
1323         struct fire_msiqarg *fmqa;
1324         struct fire_softc *sc;
1325         struct fo_msiq_record *qrec;
1326         device_t dev;
1327         uint64_t word0;
1328         u_int head, msg, msiq;
1329
1330         fmqa = arg;
1331         sc = fmqa->fmqa_fica.fica_sc;
1332         dev = sc->sc_dev;
1333         msiq = fmqa->fmqa_msiq;
1334         mtx_lock_spin(&fmqa->fmqa_mtx);
1335         head = (FIRE_PCI_READ_8(sc, fmqa->fmqa_head) & FO_PCI_EQ_HD_MASK) >>
1336             FO_PCI_EQ_HD_SHFT;
1337         qrec = &fmqa->fmqa_base[head];
1338         word0 = qrec->fomqr_word0;
1339         for (;;) {
1340                 KASSERT((word0 & FO_MQR_WORD0_FMT_TYPE_MSG) != 0,
1341                     ("%s: received non-PCIe message in event queue %d "
1342                     "(word0 %#llx)", device_get_nameunit(dev), msiq,
1343                     (unsigned long long)word0));
1344                 msg = (word0 & FO_MQR_WORD0_DATA0_MASK) >>
1345                     FO_MQR_WORD0_DATA0_SHFT;
1346
1347 #define PCIE_MSG_CODE_ERR_COR           0x30
1348 #define PCIE_MSG_CODE_ERR_NONFATAL      0x31
1349 #define PCIE_MSG_CODE_ERR_FATAL         0x33
1350
1351                 if (msg == PCIE_MSG_CODE_ERR_COR)
1352                         device_printf(dev, "correctable PCIe error\n");
1353                 else if (msg == PCIE_MSG_CODE_ERR_NONFATAL ||
1354                     msg == PCIE_MSG_CODE_ERR_FATAL)
1355                         panic("%s: %sfatal PCIe error",
1356                             device_get_nameunit(dev),
1357                             msg == PCIE_MSG_CODE_ERR_NONFATAL ? "non-" : "");
1358                 else
1359                         panic("%s: received unknown PCIe message %#x",
1360                             device_get_nameunit(dev), msg);
1361                 qrec->fomqr_word0 &= ~FO_MQR_WORD0_FMT_TYPE_MASK;
1362                 head = (head + 1) % sc->sc_msiq_size;
1363                 qrec = &fmqa->fmqa_base[head];
1364                 word0 = qrec->fomqr_word0;
1365                 if (__predict_true((word0 & FO_MQR_WORD0_FMT_TYPE_MASK) == 0))
1366                         break;
1367         }
1368         FIRE_PCI_WRITE_8(sc, fmqa->fmqa_head, (head & FO_PCI_EQ_HD_MASK) <<
1369             FO_PCI_EQ_HD_SHFT);
1370         if ((FIRE_PCI_READ_8(sc, fmqa->fmqa_tail) &
1371             FO_PCI_EQ_TL_OVERR) != 0) {
1372                 device_printf(dev, "event queue %d overflow\n", msiq);
1373                 msiq <<= 3;
1374                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_CTRL_CLR_BASE + msiq,
1375                     FIRE_PCI_READ_8(sc, FO_PCI_EQ_CTRL_CLR_BASE + msiq) |
1376                     FO_PCI_EQ_CTRL_CLR_COVERR);
1377         }
1378         mtx_unlock_spin(&fmqa->fmqa_mtx);
1379         return (FILTER_HANDLED);
1380 }
1381
1382 static int
1383 fire_maxslots(device_t dev)
1384 {
1385
1386         return (1);
1387 }
1388
1389 static uint32_t
1390 fire_read_config(device_t dev, u_int bus, u_int slot, u_int func, u_int reg,
1391     int width)
1392 {
1393         struct fire_softc *sc;
1394         bus_space_handle_t bh;
1395         u_long offset = 0;
1396         uint32_t r, wrd;
1397         int i;
1398         uint16_t shrt;
1399         uint8_t byte;
1400
1401         sc = device_get_softc(dev);
1402         if (bus < sc->sc_pci_secbus || bus > sc->sc_pci_subbus ||
1403             slot > PCI_SLOTMAX || func > PCI_FUNCMAX || reg > PCIE_REGMAX)
1404                 return (-1);
1405
1406         offset = FO_CONF_OFF(bus, slot, func, reg);
1407         bh = sc->sc_pci_bh[OFW_PCI_CS_CONFIG];
1408         switch (width) {
1409         case 1:
1410                 i = bus_space_peek_1(sc->sc_pci_cfgt, bh, offset, &byte);
1411                 r = byte;
1412                 break;
1413         case 2:
1414                 i = bus_space_peek_2(sc->sc_pci_cfgt, bh, offset, &shrt);
1415                 r = shrt;
1416                 break;
1417         case 4:
1418                 i = bus_space_peek_4(sc->sc_pci_cfgt, bh, offset, &wrd);
1419                 r = wrd;
1420                 break;
1421         default:
1422                 panic("%s: bad width", __func__);
1423                 /* NOTREACHED */
1424         }
1425
1426         if (i) {
1427 #ifdef FIRE_DEBUG
1428                 printf("%s: read data error reading: %d.%d.%d: 0x%x\n",
1429                     __func__, bus, slot, func, reg);
1430 #endif
1431                 r = -1;
1432         }
1433         return (r);
1434 }
1435
1436 static void
1437 fire_write_config(device_t dev, u_int bus, u_int slot, u_int func, u_int reg,
1438     uint32_t val, int width)
1439 {
1440         struct fire_softc *sc;
1441         bus_space_handle_t bh;
1442         u_long offset = 0;
1443
1444         sc = device_get_softc(dev);
1445         if (bus < sc->sc_pci_secbus || bus > sc->sc_pci_subbus ||
1446             slot > PCI_SLOTMAX || func > PCI_FUNCMAX || reg > PCIE_REGMAX)
1447                 return;
1448
1449         offset = FO_CONF_OFF(bus, slot, func, reg);
1450         bh = sc->sc_pci_bh[OFW_PCI_CS_CONFIG];
1451         switch (width) {
1452         case 1:
1453                 bus_space_write_1(sc->sc_pci_cfgt, bh, offset, val);
1454                 break;
1455         case 2:
1456                 bus_space_write_2(sc->sc_pci_cfgt, bh, offset, val);
1457                 break;
1458         case 4:
1459                 bus_space_write_4(sc->sc_pci_cfgt, bh, offset, val);
1460                 break;
1461         default:
1462                 panic("%s: bad width", __func__);
1463                 /* NOTREACHED */
1464         }
1465 }
1466
1467 static int
1468 fire_route_interrupt(device_t bridge, device_t dev, int pin)
1469 {
1470         struct fire_softc *sc;
1471         struct ofw_pci_register reg;
1472         ofw_pci_intr_t pintr, mintr;
1473
1474         sc = device_get_softc(bridge);
1475         pintr = pin;
1476         if (ofw_bus_lookup_imap(ofw_bus_get_node(dev), &sc->sc_pci_iinfo,
1477             &reg, sizeof(reg), &pintr, sizeof(pintr), &mintr, sizeof(mintr),
1478             NULL) != 0)
1479                 return (mintr);
1480
1481         device_printf(bridge, "could not route pin %d for device %d.%d\n",
1482             pin, pci_get_slot(dev), pci_get_function(dev));
1483         return (PCI_INVALID_IRQ);
1484 }
1485
1486 static int
1487 fire_read_ivar(device_t dev, device_t child, int which, uintptr_t *result)
1488 {
1489         struct fire_softc *sc;
1490
1491         sc = device_get_softc(dev);
1492         switch (which) {
1493         case PCIB_IVAR_DOMAIN:
1494                 *result = device_get_unit(dev);
1495                 return (0);
1496         case PCIB_IVAR_BUS:
1497                 *result = sc->sc_pci_secbus;
1498                 return (0);
1499         }
1500         return (ENOENT);
1501 }
1502
1503 static void
1504 fire_dmamap_sync(bus_dma_tag_t dt __unused, bus_dmamap_t map,
1505     bus_dmasync_op_t op)
1506 {
1507         static u_char buf[VIS_BLOCKSIZE] __aligned(VIS_BLOCKSIZE);
1508         register_t reg, s;
1509
1510         if ((map->dm_flags & DMF_LOADED) == 0)
1511                 return;
1512
1513         if ((op & BUS_DMASYNC_POSTREAD) != 0) {
1514                 s = intr_disable();
1515                 reg = rd(fprs);
1516                 wr(fprs, reg | FPRS_FEF, 0);
1517                 __asm __volatile("stda %%f0, [%0] %1"
1518                     : : "r" (buf), "n" (ASI_BLK_COMMIT_S));
1519                 membar(Sync);
1520                 wr(fprs, reg, 0);
1521                 intr_restore(s);
1522         } else if ((op & BUS_DMASYNC_PREWRITE) != 0)
1523                 membar(Sync);
1524 }
1525
1526 static void
1527 fire_intr_enable(void *arg)
1528 {
1529         struct intr_vector *iv;
1530         struct fire_icarg *fica;
1531         struct fire_softc *sc;
1532         struct pcpu *pc;
1533         uint64_t mr;
1534         u_int ctrl, i;
1535
1536         iv = arg;
1537         fica = iv->iv_icarg;
1538         sc = fica->fica_sc;
1539         mr = FO_PCI_IMAP_V;
1540         if (sc->sc_mode == FIRE_MODE_OBERON)
1541                 mr |= (iv->iv_mid << OBERON_PCI_IMAP_T_DESTID_SHFT) &
1542                     OBERON_PCI_IMAP_T_DESTID_MASK;
1543         else
1544                 mr |= (iv->iv_mid << FIRE_PCI_IMAP_T_JPID_SHFT) &
1545                     FIRE_PCI_IMAP_T_JPID_MASK;
1546         /*
1547          * Given that all mondos for the same target are required to use the
1548          * same interrupt controller we just use the CPU ID for indexing the
1549          * latter.
1550          */
1551         ctrl = 0;
1552         for (i = 0; i < mp_ncpus; ++i) {
1553                 pc = pcpu_find(i);
1554                 if (pc == NULL || iv->iv_mid != pc->pc_mid)
1555                         continue;
1556                 ctrl = pc->pc_cpuid % 4;
1557                 break;
1558         }
1559         mr |= (1ULL << ctrl) << FO_PCI_IMAP_INT_CTRL_NUM_SHFT &
1560             FO_PCI_IMAP_INT_CTRL_NUM_MASK;
1561         FIRE_PCI_WRITE_8(sc, fica->fica_map, mr);
1562 }
1563
1564 static void
1565 fire_intr_disable(void *arg)
1566 {
1567         struct intr_vector *iv;
1568         struct fire_icarg *fica;
1569         struct fire_softc *sc;
1570
1571         iv = arg;
1572         fica = iv->iv_icarg;
1573         sc = fica->fica_sc;
1574         FIRE_PCI_WRITE_8(sc, fica->fica_map,
1575             FIRE_PCI_READ_8(sc, fica->fica_map) & ~FO_PCI_IMAP_V);
1576 }
1577
1578 static void
1579 fire_intr_assign(void *arg)
1580 {
1581         struct intr_vector *iv;
1582         struct fire_icarg *fica;
1583         struct fire_softc *sc;
1584         uint64_t mr;
1585
1586         iv = arg;
1587         fica = iv->iv_icarg;
1588         sc = fica->fica_sc;
1589         mr = FIRE_PCI_READ_8(sc, fica->fica_map);
1590         if ((mr & FO_PCI_IMAP_V) != 0) {
1591                 FIRE_PCI_WRITE_8(sc, fica->fica_map, mr & ~FO_PCI_IMAP_V);
1592                 FIRE_PCI_BARRIER(sc, fica->fica_map, 8,
1593                     BUS_SPACE_BARRIER_READ | BUS_SPACE_BARRIER_WRITE);
1594         }
1595         while (FIRE_PCI_READ_8(sc, fica->fica_clr) != INTCLR_IDLE)
1596                 ;
1597         if ((mr & FO_PCI_IMAP_V) != 0)
1598                 fire_intr_enable(arg);
1599 }
1600
1601 static void
1602 fire_intr_clear(void *arg)
1603 {
1604         struct intr_vector *iv;
1605         struct fire_icarg *fica;
1606
1607         iv = arg;
1608         fica = iv->iv_icarg;
1609         FIRE_PCI_WRITE_8(fica->fica_sc, fica->fica_clr, INTCLR_IDLE);
1610 }
1611
1612 /*
1613  * Given that the event queue implementation matches our current MD and MI
1614  * interrupt frameworks like square pegs fit into round holes we are generous
1615  * and use one event queue per MSI for now, which limits us to 35 MSIs/MSI-Xs
1616  * per Host-PCIe-bridge (we use one event queue for the PCIe error messages).
1617  * This seems tolerable as long as most devices just use one MSI/MSI-X anyway.
1618  * Adding knowledge about MSIs/MSI-Xs to the MD interrupt code should allow us
1619  * to decouple the 1:1 mapping at the cost of no longer being able to bind
1620  * MSIs/MSI-Xs to specific CPUs as we currently have no reliable way to
1621  * quiesce a device while we move its MSIs/MSI-Xs to another event queue.
1622  */
1623
1624 static int
1625 fire_alloc_msi(device_t dev, device_t child, int count, int maxcount __unused,
1626     int *irqs)
1627 {
1628         struct fire_softc *sc;
1629         u_int i, j, msiqrun;
1630
1631         if (powerof2(count) == 0 || count > 32)
1632                 return (EINVAL);
1633
1634         sc = device_get_softc(dev);
1635         mtx_lock(&sc->sc_msi_mtx);
1636         msiqrun = 0;
1637         for (i = 0; i < sc->sc_msiq_count; i++) {
1638                 for (j = i; j < i + count; j++) {
1639                         if (isclr(sc->sc_msiq_bitmap, j) == 0)
1640                                 break;
1641                 }
1642                 if (j == i + count) {
1643                         msiqrun = i;
1644                         break;
1645                 }
1646         }
1647         if (i == sc->sc_msiq_count) {
1648                 mtx_unlock(&sc->sc_msi_mtx);
1649                 return (ENXIO);
1650         }
1651         for (i = 0; i + count < sc->sc_msi_count; i += count) {
1652                 for (j = i; j < i + count; j++)
1653                         if (isclr(sc->sc_msi_bitmap, j) == 0)
1654                                 break;
1655                 if (j == i + count) {
1656                         for (j = 0; j < count; j++) {
1657                                 setbit(sc->sc_msiq_bitmap, msiqrun + j);
1658                                 setbit(sc->sc_msi_bitmap, i + j);
1659                                 sc->sc_msi_msiq_table[i + j] = msiqrun + j;
1660                                 irqs[j] = sc->sc_msi_first + i + j;
1661                         }
1662                         mtx_unlock(&sc->sc_msi_mtx);
1663                         return (0);
1664                 }
1665         }
1666         mtx_unlock(&sc->sc_msi_mtx);
1667         return (ENXIO);
1668 }
1669
1670 static int
1671 fire_release_msi(device_t dev, device_t child, int count, int *irqs)
1672 {
1673         struct fire_softc *sc;
1674         u_int i;
1675
1676         sc = device_get_softc(dev);
1677         mtx_lock(&sc->sc_msi_mtx);
1678         for (i = 0; i < count; i++) {
1679                 clrbit(sc->sc_msiq_bitmap,
1680                     sc->sc_msi_msiq_table[irqs[i] - sc->sc_msi_first]);
1681                 clrbit(sc->sc_msi_bitmap, irqs[i] - sc->sc_msi_first);
1682         }
1683         mtx_unlock(&sc->sc_msi_mtx);
1684         return (0);
1685 }
1686
1687 static int
1688 fire_alloc_msix(device_t dev, device_t child, int *irq)
1689 {
1690         struct fire_softc *sc;
1691         int i, msiq;
1692
1693         sc = device_get_softc(dev);
1694         if ((sc->sc_flags & FIRE_MSIX) == 0)
1695                 return (ENXIO);
1696         mtx_lock(&sc->sc_msi_mtx);
1697         msiq = 0;
1698         for (i = 0; i < sc->sc_msiq_count; i++) {
1699                 if (isclr(sc->sc_msiq_bitmap, i) != 0) {
1700                         msiq = i;
1701                         break;
1702                 }
1703         }
1704         if (i == sc->sc_msiq_count) {
1705                 mtx_unlock(&sc->sc_msi_mtx);
1706                 return (ENXIO);
1707         }
1708         for (i = sc->sc_msi_count - 1; i >= 0; i--) {
1709                 if (isclr(sc->sc_msi_bitmap, i) != 0) {
1710                         setbit(sc->sc_msiq_bitmap, msiq);
1711                         setbit(sc->sc_msi_bitmap, i);
1712                         sc->sc_msi_msiq_table[i] = msiq;
1713                         *irq = sc->sc_msi_first + i;
1714                         mtx_unlock(&sc->sc_msi_mtx);
1715                         return (0);
1716                 }
1717         }
1718         mtx_unlock(&sc->sc_msi_mtx);
1719         return (ENXIO);
1720 }
1721
1722 static int
1723 fire_release_msix(device_t dev, device_t child, int irq)
1724 {
1725         struct fire_softc *sc;
1726
1727         sc = device_get_softc(dev);
1728         if ((sc->sc_flags & FIRE_MSIX) == 0)
1729                 return (ENXIO);
1730         mtx_lock(&sc->sc_msi_mtx);
1731         clrbit(sc->sc_msiq_bitmap,
1732             sc->sc_msi_msiq_table[irq - sc->sc_msi_first]);
1733         clrbit(sc->sc_msi_bitmap, irq - sc->sc_msi_first);
1734         mtx_unlock(&sc->sc_msi_mtx);
1735         return (0);
1736 }
1737
1738 static int
1739 fire_map_msi(device_t dev, device_t child, int irq, uint64_t *addr,
1740     uint32_t *data)
1741 {
1742         struct fire_softc *sc;
1743         struct pci_devinfo *dinfo;
1744
1745         sc = device_get_softc(dev);
1746         dinfo = device_get_ivars(child);
1747         if (dinfo->cfg.msi.msi_alloc > 0) {
1748                 if ((irq & ~sc->sc_msi_data_mask) != 0) {
1749                         device_printf(dev, "invalid MSI 0x%x\n", irq);
1750                         return (EINVAL);
1751                 }
1752         } else {
1753                 if ((sc->sc_flags & FIRE_MSIX) == 0)
1754                         return (ENXIO);
1755                 if (fls(irq) > sc->sc_msix_data_width) {
1756                         device_printf(dev, "invalid MSI-X 0x%x\n", irq);
1757                         return (EINVAL);
1758                 }
1759         }
1760         if (dinfo->cfg.msi.msi_alloc > 0 &&
1761             (dinfo->cfg.msi.msi_ctrl & PCIM_MSICTRL_64BIT) == 0)
1762                 *addr = sc->sc_msi_addr32;
1763         else
1764                 *addr = sc->sc_msi_addr64;
1765         *data = irq;
1766         return (0);
1767 }
1768
1769 static void
1770 fire_msiq_handler(void *cookie)
1771 {
1772         struct intr_vector *iv;
1773         struct fire_msiqarg *fmqa;
1774
1775         iv = cookie;
1776         fmqa = iv->iv_icarg;
1777         /*
1778          * Note that since fire_intr_clear() will clear the event queue
1779          * interrupt after the handler associated with the MSI [sic] has
1780          * been executed we have to protect the access to the event queue as
1781          * otherwise nested event queue interrupts cause corruption of the
1782          * event queue on MP machines.  Obviously especially when abandoning
1783          * the 1:1 mapping it would be better to not clear the event queue
1784          * interrupt after each handler invocation but only once when the
1785          * outstanding MSIs have been processed but unfortunately that
1786          * doesn't work well and leads to interrupt storms with controllers/
1787          * drivers which don't mask interrupts while the handler is executed.
1788          * Maybe delaying clearing the MSI until after the handler has been
1789          * executed could be used to work around this but that's not the
1790          * intended usage and might in turn cause lost MSIs.
1791          */
1792         mtx_lock_spin(&fmqa->fmqa_mtx);
1793         fire_msiq_common(iv, fmqa);
1794         mtx_unlock_spin(&fmqa->fmqa_mtx);
1795 }
1796
1797 static void
1798 fire_msiq_filter(void *cookie)
1799 {
1800         struct intr_vector *iv;
1801         struct fire_msiqarg *fmqa;
1802
1803         iv = cookie;
1804         fmqa = iv->iv_icarg;
1805         /*
1806          * For filters we don't use fire_intr_clear() since it would clear
1807          * the event queue interrupt while we're still processing the event
1808          * queue as filters and associated post-filter handler are executed
1809          * directly, which in turn would lead to lost MSIs.  So we clear the
1810          * event queue interrupt only once after processing the event queue.
1811          * Given that this still guarantees the filters to not be executed
1812          * concurrently and no other CPU can clear the event queue interrupt
1813          * while the event queue is still processed, we don't even need to
1814          * interlock the access to the event queue in this case.
1815          */
1816         critical_enter();
1817         fire_msiq_common(iv, fmqa);
1818         FIRE_PCI_WRITE_8(fmqa->fmqa_fica.fica_sc, fmqa->fmqa_fica.fica_clr,
1819             INTCLR_IDLE);
1820         critical_exit();
1821 }
1822
1823 static inline void
1824 fire_msiq_common(struct intr_vector *iv, struct fire_msiqarg *fmqa)
1825 {
1826         struct fire_softc *sc;
1827         struct fo_msiq_record *qrec;
1828         device_t dev;
1829         uint64_t word0;
1830         u_int head, msi, msiq;
1831
1832         sc = fmqa->fmqa_fica.fica_sc;
1833         dev = sc->sc_dev;
1834         msiq = fmqa->fmqa_msiq;
1835         head = (FIRE_PCI_READ_8(sc, fmqa->fmqa_head) & FO_PCI_EQ_HD_MASK) >>
1836             FO_PCI_EQ_HD_SHFT;
1837         qrec = &fmqa->fmqa_base[head];
1838         word0 = qrec->fomqr_word0;
1839         for (;;) {
1840                 if (__predict_false((word0 & FO_MQR_WORD0_FMT_TYPE_MASK) == 0))
1841                         break;
1842                 KASSERT((word0 & FO_MQR_WORD0_FMT_TYPE_MSI64) != 0 ||
1843                     (word0 & FO_MQR_WORD0_FMT_TYPE_MSI32) != 0,
1844                     ("%s: received non-MSI/MSI-X message in event queue %d "
1845                     "(word0 %#llx)", device_get_nameunit(dev), msiq,
1846                     (unsigned long long)word0));
1847                 msi = (word0 & FO_MQR_WORD0_DATA0_MASK) >>
1848                     FO_MQR_WORD0_DATA0_SHFT;
1849                 /*
1850                  * Sanity check the MSI/MSI-X as long as we use a 1:1 mapping.
1851                  */
1852                 KASSERT(msi == fmqa->fmqa_msi,
1853                     ("%s: received non-matching MSI/MSI-X in event queue %d "
1854                     "(%d versus %d)", device_get_nameunit(dev), msiq, msi,
1855                     fmqa->fmqa_msi));
1856                 FIRE_PCI_WRITE_8(sc, FO_PCI_MSI_CLR_BASE + (msi << 3),
1857                     FO_PCI_MSI_CLR_EQWR_N);
1858                 if (__predict_false(intr_event_handle(iv->iv_event,
1859                     NULL) != 0))
1860                         printf("stray MSI/MSI-X in event queue %d\n", msiq);
1861                 qrec->fomqr_word0 &= ~FO_MQR_WORD0_FMT_TYPE_MASK;
1862                 head = (head + 1) % sc->sc_msiq_size;
1863                 qrec = &fmqa->fmqa_base[head];
1864                 word0 = qrec->fomqr_word0;
1865         }
1866         FIRE_PCI_WRITE_8(sc, fmqa->fmqa_head, (head & FO_PCI_EQ_HD_MASK) <<
1867             FO_PCI_EQ_HD_SHFT);
1868         if (__predict_false((FIRE_PCI_READ_8(sc, fmqa->fmqa_tail) &
1869             FO_PCI_EQ_TL_OVERR) != 0)) {
1870                 device_printf(dev, "event queue %d overflow\n", msiq);
1871                 msiq <<= 3;
1872                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_CTRL_CLR_BASE + msiq,
1873                     FIRE_PCI_READ_8(sc, FO_PCI_EQ_CTRL_CLR_BASE + msiq) |
1874                     FO_PCI_EQ_CTRL_CLR_COVERR);
1875         }
1876 }
1877
1878 static int
1879 fire_setup_intr(device_t dev, device_t child, struct resource *ires,
1880     int flags, driver_filter_t *filt, driver_intr_t *intr, void *arg,
1881     void **cookiep)
1882 {
1883         struct fire_softc *sc;
1884         struct fire_msiqarg *fmqa;
1885         u_long vec;
1886         int error;
1887         u_int msi, msiq;
1888
1889         sc = device_get_softc(dev);
1890         /*
1891          * XXX this assumes that a device only has one INTx, while in fact
1892          * Cassini+ and Saturn can use all four the firmware has assigned
1893          * to them, but so does pci(4).
1894          */
1895         if (rman_get_rid(ires) != 0) {
1896                 msi = rman_get_start(ires);
1897                 msiq = sc->sc_msi_msiq_table[msi - sc->sc_msi_first];
1898                 vec = INTMAP_VEC(sc->sc_ign, sc->sc_msiq_ino_first + msiq);
1899                 msiq += sc->sc_msiq_first;
1900                 if (intr_vectors[vec].iv_ic != &fire_ic) {
1901                         device_printf(dev,
1902                             "invalid interrupt controller for vector 0x%lx\n",
1903                             vec);
1904                         return (EINVAL);
1905                 }
1906                 /*
1907                  * The MD interrupt code needs the vector rather than the MSI.
1908                  */
1909                 rman_set_start(ires, vec);
1910                 rman_set_end(ires, vec);
1911                 error = bus_generic_setup_intr(dev, child, ires, flags, filt,
1912                     intr, arg, cookiep);
1913                 rman_set_start(ires, msi);
1914                 rman_set_end(ires, msi);
1915                 if (error != 0)
1916                         return (error);
1917                 fmqa = intr_vectors[vec].iv_icarg;
1918                 /*
1919                  * XXX inject our event queue handler.
1920                  */
1921                 if (filt != NULL) {
1922                         intr_vectors[vec].iv_func = fire_msiq_filter;
1923                         intr_vectors[vec].iv_ic = &fire_msiqc_filter;
1924                         /*
1925                          * Ensure the event queue interrupt is cleared, it
1926                          * might have triggered before.  Given we supply NULL
1927                          * as ic_clear, inthand_add() won't do this for us.
1928                          */
1929                         FIRE_PCI_WRITE_8(sc, fmqa->fmqa_fica.fica_clr,
1930                             INTCLR_IDLE);
1931                 } else
1932                         intr_vectors[vec].iv_func = fire_msiq_handler;
1933                 /* Record the MSI/MSI-X as long as we we use a 1:1 mapping. */
1934                 fmqa->fmqa_msi = msi;
1935                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_CTRL_SET_BASE + (msiq << 3),
1936                     FO_PCI_EQ_CTRL_SET_EN);
1937                 msi <<= 3;
1938                 FIRE_PCI_WRITE_8(sc, FO_PCI_MSI_MAP_BASE + msi,
1939                     (FIRE_PCI_READ_8(sc, FO_PCI_MSI_MAP_BASE + msi) &
1940                     ~FO_PCI_MSI_MAP_EQNUM_MASK) |
1941                     ((msiq << FO_PCI_MSI_MAP_EQNUM_SHFT) &
1942                     FO_PCI_MSI_MAP_EQNUM_MASK));
1943                 FIRE_PCI_WRITE_8(sc, FO_PCI_MSI_CLR_BASE + msi,
1944                     FO_PCI_MSI_CLR_EQWR_N);
1945                 FIRE_PCI_WRITE_8(sc, FO_PCI_MSI_MAP_BASE + msi,
1946                     FIRE_PCI_READ_8(sc, FO_PCI_MSI_MAP_BASE + msi) |
1947                     FO_PCI_MSI_MAP_V);
1948                 return (error);
1949         }
1950
1951         /*
1952          * Make sure the vector is fully specified and we registered
1953          * our interrupt controller for it.
1954          */
1955         vec = rman_get_start(ires);
1956         if (INTIGN(vec) != sc->sc_ign) {
1957                 device_printf(dev, "invalid interrupt vector 0x%lx\n", vec);
1958                 return (EINVAL);
1959         }
1960         if (intr_vectors[vec].iv_ic != &fire_ic) {
1961                 device_printf(dev,
1962                     "invalid interrupt controller for vector 0x%lx\n", vec);
1963                 return (EINVAL);
1964         }
1965         return (bus_generic_setup_intr(dev, child, ires, flags, filt, intr,
1966             arg, cookiep));
1967 }
1968
1969 static int
1970 fire_teardown_intr(device_t dev, device_t child, struct resource *ires,
1971     void *cookie)
1972 {
1973         struct fire_softc *sc;
1974         u_long vec;
1975         int error;
1976         u_int msi, msiq;
1977
1978         sc = device_get_softc(dev);
1979         if (rman_get_rid(ires) != 0) {
1980                 msi = rman_get_start(ires);
1981                 msiq = sc->sc_msi_msiq_table[msi - sc->sc_msi_first];
1982                 vec = INTMAP_VEC(sc->sc_ign, msiq + sc->sc_msiq_ino_first);
1983                 msiq += sc->sc_msiq_first;
1984                 msi <<= 3;
1985                 FIRE_PCI_WRITE_8(sc, FO_PCI_MSI_MAP_BASE + msi,
1986                     FIRE_PCI_READ_8(sc, FO_PCI_MSI_MAP_BASE + msi) &
1987                     ~FO_PCI_MSI_MAP_V);
1988                 msiq <<= 3;
1989                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_CTRL_CLR_BASE + msiq,
1990                     FO_PCI_EQ_CTRL_CLR_COVERR | FO_PCI_EQ_CTRL_CLR_E2I |
1991                     FO_PCI_EQ_CTRL_CLR_DIS);
1992                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_TL_BASE + msiq,
1993                     (0 << FO_PCI_EQ_TL_SHFT) & FO_PCI_EQ_TL_MASK);
1994                 FIRE_PCI_WRITE_8(sc, FO_PCI_EQ_HD_BASE + msiq,
1995                     (0 << FO_PCI_EQ_HD_SHFT) & FO_PCI_EQ_HD_MASK);
1996                 intr_vectors[vec].iv_ic = &fire_ic;
1997                 /*
1998                  * The MD interrupt code needs the vector rather than the MSI.
1999                  */
2000                 rman_set_start(ires, vec);
2001                 rman_set_end(ires, vec);
2002                 error = bus_generic_teardown_intr(dev, child, ires, cookie);
2003                 msi >>= 3;
2004                 rman_set_start(ires, msi);
2005                 rman_set_end(ires, msi);
2006                 return (error);
2007         }
2008         return (bus_generic_teardown_intr(dev, child, ires, cookie));
2009 }
2010
2011 static struct resource *
2012 fire_alloc_resource(device_t bus, device_t child, int type, int *rid,
2013     u_long start, u_long end, u_long count, u_int flags)
2014 {
2015         struct fire_softc *sc;
2016         struct resource *rv;
2017         struct rman *rm;
2018
2019         sc = device_get_softc(bus);
2020         switch (type) {
2021         case SYS_RES_IRQ:
2022                 /*
2023                  * XXX: Don't accept blank ranges for now, only single
2024                  * interrupts.  The other case should not happen with
2025                  * the MI PCI code...
2026                  * XXX: This may return a resource that is out of the
2027                  * range that was specified.  Is this correct...?
2028                  */
2029                 if (start != end)
2030                         panic("%s: XXX: interrupt range", __func__);
2031                 if (*rid == 0)
2032                         start = end = INTMAP_VEC(sc->sc_ign, end);
2033                 return (bus_generic_alloc_resource(bus, child, type, rid,
2034                     start, end, count, flags));
2035         case SYS_RES_MEMORY:
2036                 rm = &sc->sc_pci_mem_rman;
2037                 break;
2038         case SYS_RES_IOPORT:
2039                 rm = &sc->sc_pci_io_rman;
2040                 break;
2041         default:
2042                 return (NULL);
2043         }
2044
2045         rv = rman_reserve_resource(rm, start, end, count, flags & ~RF_ACTIVE,
2046             child);
2047         if (rv == NULL)
2048                 return (NULL);
2049         rman_set_rid(rv, *rid);
2050
2051         if ((flags & RF_ACTIVE) != 0 && bus_activate_resource(child, type,
2052             *rid, rv) != 0) {
2053                 rman_release_resource(rv);
2054                 return (NULL);
2055         }
2056         return (rv);
2057 }
2058
2059 static int
2060 fire_activate_resource(device_t bus, device_t child, int type, int rid,
2061     struct resource *r)
2062 {
2063         struct fire_softc *sc;
2064         struct bus_space_tag *tag;
2065
2066         sc = device_get_softc(bus);
2067         switch (type) {
2068         case SYS_RES_IRQ:
2069                 return (bus_generic_activate_resource(bus, child, type, rid,
2070                     r));
2071         case SYS_RES_MEMORY:
2072                 tag = sparc64_alloc_bus_tag(r, PCI_MEMORY_BUS_SPACE);
2073                 if (tag == NULL)
2074                         return (ENOMEM);
2075                 rman_set_bustag(r, tag);
2076                 rman_set_bushandle(r, sc->sc_pci_bh[OFW_PCI_CS_MEM32] +
2077                     rman_get_start(r));
2078                 break;
2079         case SYS_RES_IOPORT:
2080                 rman_set_bustag(r, sc->sc_pci_iot);
2081                 rman_set_bushandle(r, sc->sc_pci_bh[OFW_PCI_CS_IO] +
2082                     rman_get_start(r));
2083                 break;
2084         }
2085         return (rman_activate_resource(r));
2086 }
2087
2088 static int
2089 fire_adjust_resource(device_t bus, device_t child, int type,
2090     struct resource *r, u_long start, u_long end)
2091 {
2092         struct fire_softc *sc;
2093         struct rman *rm;
2094
2095         sc = device_get_softc(bus);
2096         switch (type) {
2097         case SYS_RES_IRQ:
2098                 return (bus_generic_adjust_resource(bus, child, type, r,
2099                     start, end));
2100         case SYS_RES_MEMORY:
2101                 rm = &sc->sc_pci_mem_rman;
2102                 break;
2103         case SYS_RES_IOPORT:
2104                 rm = &sc->sc_pci_io_rman;
2105                 break;
2106         default:
2107                 return (EINVAL);
2108         }
2109         if (rman_is_region_manager(r, rm) == 0)
2110                 return (EINVAL);
2111         return (rman_adjust_resource(r, start, end));
2112 }
2113
2114 static bus_dma_tag_t
2115 fire_get_dma_tag(device_t bus, device_t child __unused)
2116 {
2117         struct fire_softc *sc;
2118
2119         sc = device_get_softc(bus);
2120         return (sc->sc_pci_dmat);
2121 }
2122
2123 static phandle_t
2124 fire_get_node(device_t bus, device_t child __unused)
2125 {
2126         struct fire_softc *sc;
2127
2128         sc = device_get_softc(bus);
2129         /* We only have one child, the PCI bus, which needs our own node. */
2130         return (sc->sc_node);
2131 }
2132
2133 static u_int
2134 fire_get_timecount(struct timecounter *tc)
2135 {
2136         struct fire_softc *sc;
2137
2138         sc = tc->tc_priv;
2139         return (FIRE_CTRL_READ_8(sc, FO_XBC_PRF_CNT0) & TC_COUNTER_MAX_MASK);
2140 }