]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - sys/sys/pmc.h
Merge llvm, clang, compiler-rt, libc++, libunwind, lld, lldb and openmp
[FreeBSD/FreeBSD.git] / sys / sys / pmc.h
1 /*-
2  * SPDX-License-Identifier: BSD-2-Clause-FreeBSD
3  *
4  * Copyright (c) 2003-2008, Joseph Koshy
5  * Copyright (c) 2007 The FreeBSD Foundation
6  * All rights reserved.
7  *
8  * Portions of this software were developed by A. Joseph Koshy under
9  * sponsorship from the FreeBSD Foundation and Google, Inc.
10  *
11  * Redistribution and use in source and binary forms, with or without
12  * modification, are permitted provided that the following conditions
13  * are met:
14  * 1. Redistributions of source code must retain the above copyright
15  *    notice, this list of conditions and the following disclaimer.
16  * 2. Redistributions in binary form must reproduce the above copyright
17  *    notice, this list of conditions and the following disclaimer in the
18  *    documentation and/or other materials provided with the distribution.
19  *
20  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
21  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
24  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
25  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
26  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
27  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
28  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
29  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
30  * SUCH DAMAGE.
31  *
32  * $FreeBSD$
33  */
34
35 #ifndef _SYS_PMC_H_
36 #define _SYS_PMC_H_
37
38 #include <dev/hwpmc/pmc_events.h>
39 #include <sys/proc.h>
40 #include <sys/counter.h>
41 #include <machine/pmc_mdep.h>
42 #include <machine/profile.h>
43 #ifdef _KERNEL
44 #include <sys/epoch.h>
45 #include <ck_queue.h>
46 #endif
47
48 #define PMC_MODULE_NAME         "hwpmc"
49 #define PMC_NAME_MAX            64 /* HW counter name size */
50 #define PMC_CLASS_MAX           8  /* max #classes of PMCs per-system */
51
52 /*
53  * Kernel<->userland API version number [MMmmpppp]
54  *
55  * Major numbers are to be incremented when an incompatible change to
56  * the ABI occurs that older clients will not be able to handle.
57  *
58  * Minor numbers are incremented when a backwards compatible change
59  * occurs that allows older correct programs to run unchanged.  For
60  * example, when support for a new PMC type is added.
61  *
62  * The patch version is incremented for every bug fix.
63  */
64 #define PMC_VERSION_MAJOR       0x09
65 #define PMC_VERSION_MINOR       0x03
66 #define PMC_VERSION_PATCH       0x0000
67
68 #define PMC_VERSION             (PMC_VERSION_MAJOR << 24 |              \
69         PMC_VERSION_MINOR << 16 | PMC_VERSION_PATCH)
70
71 #define PMC_CPUID_LEN 64
72 /* cpu model name for pmu lookup */
73 extern char pmc_cpuid[PMC_CPUID_LEN];
74
75 /*
76  * Kinds of CPUs known.
77  *
78  * We keep track of CPU variants that need to be distinguished in
79  * some way for PMC operations.  CPU names are grouped by manufacturer
80  * and numbered sparsely in order to minimize changes to the ABI involved
81  * when new CPUs are added.
82  */
83
84 #define __PMC_CPUS()                                            \
85         __PMC_CPU(AMD_K7,       0x00,   "AMD K7")               \
86         __PMC_CPU(AMD_K8,       0x01,   "AMD K8")               \
87         __PMC_CPU(INTEL_P5,     0x80,   "Intel Pentium")        \
88         __PMC_CPU(INTEL_P6,     0x81,   "Intel Pentium Pro")    \
89         __PMC_CPU(INTEL_CL,     0x82,   "Intel Celeron")        \
90         __PMC_CPU(INTEL_PII,    0x83,   "Intel Pentium II")     \
91         __PMC_CPU(INTEL_PIII,   0x84,   "Intel Pentium III")    \
92         __PMC_CPU(INTEL_PM,     0x85,   "Intel Pentium M")      \
93         __PMC_CPU(INTEL_PIV,    0x86,   "Intel Pentium IV")     \
94         __PMC_CPU(INTEL_CORE,   0x87,   "Intel Core Solo/Duo")  \
95         __PMC_CPU(INTEL_CORE2,  0x88,   "Intel Core2")          \
96         __PMC_CPU(INTEL_CORE2EXTREME,   0x89,   "Intel Core2 Extreme")  \
97         __PMC_CPU(INTEL_ATOM,   0x8A,   "Intel Atom")           \
98         __PMC_CPU(INTEL_COREI7, 0x8B,   "Intel Core i7")        \
99         __PMC_CPU(INTEL_WESTMERE, 0x8C,   "Intel Westmere")     \
100         __PMC_CPU(INTEL_SANDYBRIDGE, 0x8D,   "Intel Sandy Bridge")      \
101         __PMC_CPU(INTEL_IVYBRIDGE, 0x8E,   "Intel Ivy Bridge")  \
102         __PMC_CPU(INTEL_SANDYBRIDGE_XEON, 0x8F,   "Intel Sandy Bridge Xeon")    \
103         __PMC_CPU(INTEL_IVYBRIDGE_XEON, 0x90,   "Intel Ivy Bridge Xeon")        \
104         __PMC_CPU(INTEL_HASWELL, 0x91,   "Intel Haswell")       \
105         __PMC_CPU(INTEL_ATOM_SILVERMONT, 0x92,  "Intel Atom Silvermont")    \
106         __PMC_CPU(INTEL_NEHALEM_EX, 0x93,   "Intel Nehalem Xeon 7500")  \
107         __PMC_CPU(INTEL_WESTMERE_EX, 0x94,   "Intel Westmere Xeon E7")  \
108         __PMC_CPU(INTEL_HASWELL_XEON, 0x95,   "Intel Haswell Xeon E5 v3") \
109         __PMC_CPU(INTEL_BROADWELL, 0x96,   "Intel Broadwell") \
110         __PMC_CPU(INTEL_BROADWELL_XEON, 0x97,   "Intel Broadwell Xeon") \
111         __PMC_CPU(INTEL_SKYLAKE, 0x98,   "Intel Skylake")               \
112         __PMC_CPU(INTEL_SKYLAKE_XEON, 0x99,   "Intel Skylake Xeon")     \
113         __PMC_CPU(INTEL_ATOM_GOLDMONT, 0x9A,   "Intel Atom Goldmont")   \
114         __PMC_CPU(INTEL_XSCALE, 0x100,  "Intel XScale")         \
115         __PMC_CPU(MIPS_24K,     0x200,  "MIPS 24K")             \
116         __PMC_CPU(MIPS_OCTEON,  0x201,  "Cavium Octeon")        \
117         __PMC_CPU(MIPS_74K,     0x202,  "MIPS 74K")             \
118         __PMC_CPU(MIPS_BERI,    0x203,  "BERI")                 \
119         __PMC_CPU(PPC_7450,     0x300,  "PowerPC MPC7450")      \
120         __PMC_CPU(PPC_E500,     0x340,  "PowerPC e500 Core")    \
121         __PMC_CPU(PPC_970,      0x380,  "IBM PowerPC 970")      \
122         __PMC_CPU(GENERIC,      0x400,  "Generic")              \
123         __PMC_CPU(ARMV7_CORTEX_A5,      0x500,  "ARMv7 Cortex A5")      \
124         __PMC_CPU(ARMV7_CORTEX_A7,      0x501,  "ARMv7 Cortex A7")      \
125         __PMC_CPU(ARMV7_CORTEX_A8,      0x502,  "ARMv7 Cortex A8")      \
126         __PMC_CPU(ARMV7_CORTEX_A9,      0x503,  "ARMv7 Cortex A9")      \
127         __PMC_CPU(ARMV7_CORTEX_A15,     0x504,  "ARMv7 Cortex A15")     \
128         __PMC_CPU(ARMV7_CORTEX_A17,     0x505,  "ARMv7 Cortex A17")     \
129         __PMC_CPU(ARMV8_CORTEX_A53,     0x600,  "ARMv8 Cortex A53")     \
130         __PMC_CPU(ARMV8_CORTEX_A57,     0x601,  "ARMv8 Cortex A57")     \
131         __PMC_CPU(ARMV8_CORTEX_A76,     0x602,  "ARMv8 Cortex A76")
132
133 enum pmc_cputype {
134 #undef  __PMC_CPU
135 #define __PMC_CPU(S,V,D)        PMC_CPU_##S = V,
136         __PMC_CPUS()
137 };
138
139 #define PMC_CPU_FIRST   PMC_CPU_AMD_K7
140 #define PMC_CPU_LAST    PMC_CPU_GENERIC
141
142 /*
143  * Classes of PMCs
144  */
145
146 #define __PMC_CLASSES()                                                 \
147         __PMC_CLASS(TSC,        0x00,   "CPU Timestamp counter")        \
148         __PMC_CLASS(K7,         0x01,   "AMD K7 performance counters")  \
149         __PMC_CLASS(K8,         0x02,   "AMD K8 performance counters")  \
150         __PMC_CLASS(P5,         0x03,   "Intel Pentium counters")       \
151         __PMC_CLASS(P6,         0x04,   "Intel Pentium Pro counters")   \
152         __PMC_CLASS(P4,         0x05,   "Intel Pentium-IV counters")    \
153         __PMC_CLASS(IAF,        0x06,   "Intel Core2/Atom, fixed function") \
154         __PMC_CLASS(IAP,        0x07,   "Intel Core...Atom, programmable") \
155         __PMC_CLASS(UCF,        0x08,   "Intel Uncore fixed function")  \
156         __PMC_CLASS(UCP,        0x09,   "Intel Uncore programmable")    \
157         __PMC_CLASS(XSCALE,     0x0A,   "Intel XScale counters")        \
158         __PMC_CLASS(MIPS24K,    0x0B,   "MIPS 24K")                     \
159         __PMC_CLASS(OCTEON,     0x0C,   "Cavium Octeon")                \
160         __PMC_CLASS(PPC7450,    0x0D,   "Motorola MPC7450 class")       \
161         __PMC_CLASS(PPC970,     0x0E,   "IBM PowerPC 970 class")        \
162         __PMC_CLASS(SOFT,       0x0F,   "Software events")              \
163         __PMC_CLASS(ARMV7,      0x10,   "ARMv7")                        \
164         __PMC_CLASS(ARMV8,      0x11,   "ARMv8")                        \
165         __PMC_CLASS(MIPS74K,    0x12,   "MIPS 74K")                     \
166         __PMC_CLASS(E500,       0x13,   "Freescale e500 class")         \
167         __PMC_CLASS(BERI,       0x14,   "MIPS BERI")
168
169 enum pmc_class {
170 #undef  __PMC_CLASS
171 #define __PMC_CLASS(S,V,D)      PMC_CLASS_##S = V,
172         __PMC_CLASSES()
173 };
174
175 #define PMC_CLASS_FIRST PMC_CLASS_TSC
176 #define PMC_CLASS_LAST  PMC_CLASS_E500
177
178 /*
179  * A PMC can be in the following states:
180  *
181  * Hardware states:
182  *   DISABLED   -- administratively prohibited from being used.
183  *   FREE       -- HW available for use
184  * Software states:
185  *   ALLOCATED  -- allocated
186  *   STOPPED    -- allocated, but not counting events
187  *   RUNNING    -- allocated, and in operation; 'pm_runcount'
188  *                 holds the number of CPUs using this PMC at
189  *                 a given instant
190  *   DELETED    -- being destroyed
191  */
192
193 #define __PMC_HWSTATES()                        \
194         __PMC_STATE(DISABLED)                   \
195         __PMC_STATE(FREE)
196
197 #define __PMC_SWSTATES()                        \
198         __PMC_STATE(ALLOCATED)                  \
199         __PMC_STATE(STOPPED)                    \
200         __PMC_STATE(RUNNING)                    \
201         __PMC_STATE(DELETED)
202
203 #define __PMC_STATES()                          \
204         __PMC_HWSTATES()                        \
205         __PMC_SWSTATES()
206
207 enum pmc_state {
208 #undef  __PMC_STATE
209 #define __PMC_STATE(S)  PMC_STATE_##S,
210         __PMC_STATES()
211         __PMC_STATE(MAX)
212 };
213
214 #define PMC_STATE_FIRST PMC_STATE_DISABLED
215 #define PMC_STATE_LAST  PMC_STATE_DELETED
216
217 /*
218  * An allocated PMC may used as a 'global' counter or as a
219  * 'thread-private' one.  Each such mode of use can be in either
220  * statistical sampling mode or in counting mode.  Thus a PMC in use
221  *
222  * SS i.e., SYSTEM STATISTICAL  -- system-wide statistical profiling
223  * SC i.e., SYSTEM COUNTER      -- system-wide counting mode
224  * TS i.e., THREAD STATISTICAL  -- thread virtual, statistical profiling
225  * TC i.e., THREAD COUNTER      -- thread virtual, counting mode
226  *
227  * Statistical profiling modes rely on the PMC periodically delivering
228  * a interrupt to the CPU (when the configured number of events have
229  * been measured), so the PMC must have the ability to generate
230  * interrupts.
231  *
232  * In counting modes, the PMC counts its configured events, with the
233  * value of the PMC being read whenever needed by its owner process.
234  *
235  * The thread specific modes "virtualize" the PMCs -- the PMCs appear
236  * to be thread private and count events only when the profiled thread
237  * actually executes on the CPU.
238  *
239  * The system-wide "global" modes keep the PMCs running all the time
240  * and are used to measure the behaviour of the whole system.
241  */
242
243 #define __PMC_MODES()                           \
244         __PMC_MODE(SS,  0)                      \
245         __PMC_MODE(SC,  1)                      \
246         __PMC_MODE(TS,  2)                      \
247         __PMC_MODE(TC,  3)
248
249 enum pmc_mode {
250 #undef  __PMC_MODE
251 #define __PMC_MODE(M,N) PMC_MODE_##M = N,
252         __PMC_MODES()
253 };
254
255 #define PMC_MODE_FIRST  PMC_MODE_SS
256 #define PMC_MODE_LAST   PMC_MODE_TC
257
258 #define PMC_IS_COUNTING_MODE(mode)                              \
259         ((mode) == PMC_MODE_SC || (mode) == PMC_MODE_TC)
260 #define PMC_IS_SYSTEM_MODE(mode)                                \
261         ((mode) == PMC_MODE_SS || (mode) == PMC_MODE_SC)
262 #define PMC_IS_SAMPLING_MODE(mode)                              \
263         ((mode) == PMC_MODE_SS || (mode) == PMC_MODE_TS)
264 #define PMC_IS_VIRTUAL_MODE(mode)                               \
265         ((mode) == PMC_MODE_TS || (mode) == PMC_MODE_TC)
266
267 /*
268  * PMC row disposition
269  */
270
271 #define __PMC_DISPOSITIONS(N)                                   \
272         __PMC_DISP(STANDALONE)  /* global/disabled counters */  \
273         __PMC_DISP(FREE)        /* free/available */            \
274         __PMC_DISP(THREAD)      /* thread-virtual PMCs */       \
275         __PMC_DISP(UNKNOWN)     /* sentinel */
276
277 enum pmc_disp {
278 #undef  __PMC_DISP
279 #define __PMC_DISP(D)   PMC_DISP_##D ,
280         __PMC_DISPOSITIONS()
281 };
282
283 #define PMC_DISP_FIRST  PMC_DISP_STANDALONE
284 #define PMC_DISP_LAST   PMC_DISP_THREAD
285
286 /*
287  * Counter capabilities
288  *
289  * __PMC_CAPS(NAME, VALUE, DESCRIPTION)
290  */
291
292 #define __PMC_CAPS()                                                    \
293         __PMC_CAP(INTERRUPT,    0, "generate interrupts")               \
294         __PMC_CAP(USER,         1, "count user-mode events")            \
295         __PMC_CAP(SYSTEM,       2, "count system-mode events")          \
296         __PMC_CAP(EDGE,         3, "do edge detection of events")       \
297         __PMC_CAP(THRESHOLD,    4, "ignore events below a threshold")   \
298         __PMC_CAP(READ,         5, "read PMC counter")                  \
299         __PMC_CAP(WRITE,        6, "reprogram PMC counter")             \
300         __PMC_CAP(INVERT,       7, "invert comparison sense")           \
301         __PMC_CAP(QUALIFIER,    8, "further qualify monitored events")  \
302         __PMC_CAP(PRECISE,      9, "perform precise sampling")          \
303         __PMC_CAP(TAGGING,      10, "tag upstream events")              \
304         __PMC_CAP(CASCADE,      11, "cascade counters")
305
306 enum pmc_caps
307 {
308 #undef  __PMC_CAP
309 #define __PMC_CAP(NAME, VALUE, DESCR)   PMC_CAP_##NAME = (1 << VALUE) ,
310         __PMC_CAPS()
311 };
312
313 #define PMC_CAP_FIRST           PMC_CAP_INTERRUPT
314 #define PMC_CAP_LAST            PMC_CAP_CASCADE
315
316 /*
317  * PMC Event Numbers
318  *
319  * These are generated from the definitions in "dev/hwpmc/pmc_events.h".
320  */
321
322 enum pmc_event {
323 #undef  __PMC_EV
324 #undef  __PMC_EV_BLOCK
325 #define __PMC_EV_BLOCK(C,V)     PMC_EV_ ## C ## __BLOCK_START = (V) - 1 ,
326 #define __PMC_EV(C,N)           PMC_EV_ ## C ## _ ## N ,
327         __PMC_EVENTS()
328 };
329
330 /*
331  * PMC SYSCALL INTERFACE
332  */
333
334 /*
335  * "PMC_OPS" -- these are the commands recognized by the kernel
336  * module, and are used when performing a system call from userland.
337  */
338 #define __PMC_OPS()                                                     \
339         __PMC_OP(CONFIGURELOG, "Set log file")                          \
340         __PMC_OP(FLUSHLOG, "Flush log file")                            \
341         __PMC_OP(GETCPUINFO, "Get system CPU information")              \
342         __PMC_OP(GETDRIVERSTATS, "Get driver statistics")               \
343         __PMC_OP(GETMODULEVERSION, "Get module version")                \
344         __PMC_OP(GETPMCINFO, "Get per-cpu PMC information")             \
345         __PMC_OP(PMCADMIN, "Set PMC state")                             \
346         __PMC_OP(PMCALLOCATE, "Allocate and configure a PMC")           \
347         __PMC_OP(PMCATTACH, "Attach a PMC to a process")                \
348         __PMC_OP(PMCDETACH, "Detach a PMC from a process")              \
349         __PMC_OP(PMCGETMSR, "Get a PMC's hardware address")             \
350         __PMC_OP(PMCRELEASE, "Release a PMC")                           \
351         __PMC_OP(PMCRW, "Read/Set a PMC")                               \
352         __PMC_OP(PMCSETCOUNT, "Set initial count/sampling rate")        \
353         __PMC_OP(PMCSTART, "Start a PMC")                               \
354         __PMC_OP(PMCSTOP, "Stop a PMC")                                 \
355         __PMC_OP(WRITELOG, "Write a cookie to the log file")            \
356         __PMC_OP(CLOSELOG, "Close log file")                            \
357         __PMC_OP(GETDYNEVENTINFO, "Get dynamic events list")
358
359
360 enum pmc_ops {
361 #undef  __PMC_OP
362 #define __PMC_OP(N, D)  PMC_OP_##N,
363         __PMC_OPS()
364 };
365
366
367 /*
368  * Flags used in operations on PMCs.
369  */
370
371 #define PMC_F_UNUSED1           0x00000001 /* unused */
372 #define PMC_F_DESCENDANTS       0x00000002 /*OP ALLOCATE track descendants */
373 #define PMC_F_LOG_PROCCSW       0x00000004 /*OP ALLOCATE track ctx switches */
374 #define PMC_F_LOG_PROCEXIT      0x00000008 /*OP ALLOCATE log proc exits */
375 #define PMC_F_NEWVALUE          0x00000010 /*OP RW write new value */
376 #define PMC_F_OLDVALUE          0x00000020 /*OP RW get old value */
377
378 /* V2 API */
379 #define PMC_F_CALLCHAIN         0x00000080 /*OP ALLOCATE capture callchains */
380 #define PMC_F_USERCALLCHAIN     0x00000100 /*OP ALLOCATE use userspace stack */
381
382 /* internal flags */
383 #define PMC_F_ATTACHED_TO_OWNER 0x00010000 /*attached to owner*/
384 #define PMC_F_NEEDS_LOGFILE     0x00020000 /*needs log file */
385 #define PMC_F_ATTACH_DONE       0x00040000 /*attached at least once */
386
387 #define PMC_CALLCHAIN_DEPTH_MAX 512
388
389 #define PMC_CC_F_USERSPACE      0x01       /*userspace callchain*/
390
391 /*
392  * Cookies used to denote allocated PMCs, and the values of PMCs.
393  */
394
395 typedef uint32_t        pmc_id_t;
396 typedef uint64_t        pmc_value_t;
397
398 #define PMC_ID_INVALID          (~ (pmc_id_t) 0)
399
400 /*
401  * PMC IDs have the following format:
402  *
403  * +-----------------------+-------+-----------+
404  * |   CPU      | PMC MODE | CLASS | ROW INDEX |
405  * +-----------------------+-------+-----------+
406  *
407  * where CPU is 12 bits, MODE 8, CLASS 4, and ROW INDEX 8  Field 'CPU'
408  * is set to the requested CPU for system-wide PMCs or PMC_CPU_ANY for
409  * process-mode PMCs.  Field 'PMC MODE' is the allocated PMC mode.
410  * Field 'PMC CLASS' is the class of the PMC.  Field 'ROW INDEX' is the
411  * row index for the PMC.
412  *
413  * The 'ROW INDEX' ranges over 0..NWPMCS where NHWPMCS is the total
414  * number of hardware PMCs on this cpu.
415  */
416
417
418 #define PMC_ID_TO_ROWINDEX(ID)  ((ID) & 0xFF)
419 #define PMC_ID_TO_CLASS(ID)     (((ID) & 0xF00) >> 8)
420 #define PMC_ID_TO_MODE(ID)      (((ID) & 0xFF000) >> 12)
421 #define PMC_ID_TO_CPU(ID)       (((ID) & 0xFFF00000) >> 20)
422 #define PMC_ID_MAKE_ID(CPU,MODE,CLASS,ROWINDEX)                 \
423         ((((CPU) & 0xFFF) << 20) | (((MODE) & 0xFF) << 12) |    \
424         (((CLASS) & 0xF) << 8) | ((ROWINDEX) & 0xFF))
425
426 /*
427  * Data structures for system calls supported by the pmc driver.
428  */
429
430 /*
431  * OP PMCALLOCATE
432  *
433  * Allocate a PMC on the named CPU.
434  */
435
436 #define PMC_CPU_ANY     ~0
437
438 struct pmc_op_pmcallocate {
439         uint32_t        pm_caps;        /* PMC_CAP_* */
440         uint32_t        pm_cpu;         /* CPU number or PMC_CPU_ANY */
441         enum pmc_class  pm_class;       /* class of PMC desired */
442         enum pmc_event  pm_ev;          /* [enum pmc_event] desired */
443         uint32_t        pm_flags;       /* additional modifiers PMC_F_* */
444         enum pmc_mode   pm_mode;        /* desired mode */
445         pmc_id_t        pm_pmcid;       /* [return] process pmc id */
446         pmc_value_t     pm_count;       /* initial/sample count */
447
448         union pmc_md_op_pmcallocate pm_md; /* MD layer extensions */
449 };
450
451 /*
452  * OP PMCADMIN
453  *
454  * Set the administrative state (i.e., whether enabled or disabled) of
455  * a PMC 'pm_pmc' on CPU 'pm_cpu'.  Note that 'pm_pmc' specifies an
456  * absolute PMC number and need not have been first allocated by the
457  * calling process.
458  */
459
460 struct pmc_op_pmcadmin {
461         int             pm_cpu;         /* CPU# */
462         uint32_t        pm_flags;       /* flags */
463         int             pm_pmc;         /* PMC# */
464         enum pmc_state  pm_state;       /* desired state */
465 };
466
467 /*
468  * OP PMCATTACH / OP PMCDETACH
469  *
470  * Attach/detach a PMC and a process.
471  */
472
473 struct pmc_op_pmcattach {
474         pmc_id_t        pm_pmc;         /* PMC to attach to */
475         pid_t           pm_pid;         /* target process */
476 };
477
478 /*
479  * OP PMCSETCOUNT
480  *
481  * Set the sampling rate (i.e., the reload count) for statistical counters.
482  * 'pm_pmcid' need to have been previously allocated using PMCALLOCATE.
483  */
484
485 struct pmc_op_pmcsetcount {
486         pmc_value_t     pm_count;       /* initial/sample count */
487         pmc_id_t        pm_pmcid;       /* PMC id to set */
488 };
489
490
491 /*
492  * OP PMCRW
493  *
494  * Read the value of a PMC named by 'pm_pmcid'.  'pm_pmcid' needs
495  * to have been previously allocated using PMCALLOCATE.
496  */
497
498
499 struct pmc_op_pmcrw {
500         uint32_t        pm_flags;       /* PMC_F_{OLD,NEW}VALUE*/
501         pmc_id_t        pm_pmcid;       /* pmc id */
502         pmc_value_t     pm_value;       /* new&returned value */
503 };
504
505
506 /*
507  * OP GETPMCINFO
508  *
509  * retrieve PMC state for a named CPU.  The caller is expected to
510  * allocate 'npmc' * 'struct pmc_info' bytes of space for the return
511  * values.
512  */
513
514 struct pmc_info {
515         char            pm_name[PMC_NAME_MAX]; /* pmc name */
516         enum pmc_class  pm_class;       /* enum pmc_class */
517         int             pm_enabled;     /* whether enabled */
518         enum pmc_disp   pm_rowdisp;     /* FREE, THREAD or STANDLONE */
519         pid_t           pm_ownerpid;    /* owner, or -1 */
520         enum pmc_mode   pm_mode;        /* current mode [enum pmc_mode] */
521         enum pmc_event  pm_event;       /* current event */
522         uint32_t        pm_flags;       /* current flags */
523         pmc_value_t     pm_reloadcount; /* sampling counters only */
524 };
525
526 struct pmc_op_getpmcinfo {
527         int32_t         pm_cpu;         /* 0 <= cpu < mp_maxid */
528         struct pmc_info pm_pmcs[];      /* space for 'npmc' structures */
529 };
530
531
532 /*
533  * OP GETCPUINFO
534  *
535  * Retrieve system CPU information.
536  */
537
538
539 struct pmc_classinfo {
540         enum pmc_class  pm_class;       /* class id */
541         uint32_t        pm_caps;        /* counter capabilities */
542         uint32_t        pm_width;       /* width of the PMC */
543         uint32_t        pm_num;         /* number of PMCs in class */
544 };
545
546 struct pmc_op_getcpuinfo {
547         enum pmc_cputype pm_cputype; /* what kind of CPU */
548         uint32_t        pm_ncpu;    /* max CPU number */
549         uint32_t        pm_npmc;    /* #PMCs per CPU */
550         uint32_t        pm_nclass;  /* #classes of PMCs */
551         struct pmc_classinfo  pm_classes[PMC_CLASS_MAX];
552 };
553
554 /*
555  * OP CONFIGURELOG
556  *
557  * Configure a log file for writing system-wide statistics to.
558  */
559
560 struct pmc_op_configurelog {
561         int             pm_flags;
562         int             pm_logfd;   /* logfile fd (or -1) */
563 };
564
565 /*
566  * OP GETDRIVERSTATS
567  *
568  * Retrieve pmc(4) driver-wide statistics.
569  */
570 #ifdef _KERNEL
571 struct pmc_driverstats {
572         counter_u64_t   pm_intr_ignored;        /* #interrupts ignored */
573         counter_u64_t   pm_intr_processed;      /* #interrupts processed */
574         counter_u64_t   pm_intr_bufferfull;     /* #interrupts with ENOSPC */
575         counter_u64_t   pm_syscalls;            /* #syscalls */
576         counter_u64_t   pm_syscall_errors;      /* #syscalls with errors */
577         counter_u64_t   pm_buffer_requests;     /* #buffer requests */
578         counter_u64_t   pm_buffer_requests_failed; /* #failed buffer requests */
579         counter_u64_t   pm_log_sweeps;          /* #sample buffer processing
580                                                    passes */
581         counter_u64_t   pm_merges;              /* merged k+u */
582         counter_u64_t   pm_overwrites;          /* UR overwrites */
583 };
584 #endif
585
586 struct pmc_op_getdriverstats {
587         unsigned int    pm_intr_ignored;        /* #interrupts ignored */
588         unsigned int    pm_intr_processed;      /* #interrupts processed */
589         unsigned int    pm_intr_bufferfull;     /* #interrupts with ENOSPC */
590         unsigned int    pm_syscalls;            /* #syscalls */
591         unsigned int    pm_syscall_errors;      /* #syscalls with errors */
592         unsigned int    pm_buffer_requests;     /* #buffer requests */
593         unsigned int    pm_buffer_requests_failed; /* #failed buffer requests */
594         unsigned int    pm_log_sweeps;          /* #sample buffer processing
595                                                    passes */
596 };
597
598 /*
599  * OP RELEASE / OP START / OP STOP
600  *
601  * Simple operations on a PMC id.
602  */
603
604 struct pmc_op_simple {
605         pmc_id_t        pm_pmcid;
606 };
607
608 /*
609  * OP WRITELOG
610  *
611  * Flush the current log buffer and write 4 bytes of user data to it.
612  */
613
614 struct pmc_op_writelog {
615         uint32_t        pm_userdata;
616 };
617
618 /*
619  * OP GETMSR
620  *
621  * Retrieve the machine specific address associated with the allocated
622  * PMC.  This number can be used subsequently with a read-performance-counter
623  * instruction.
624  */
625
626 struct pmc_op_getmsr {
627         uint32_t        pm_msr;         /* machine specific address */
628         pmc_id_t        pm_pmcid;       /* allocated pmc id */
629 };
630
631 /*
632  * OP GETDYNEVENTINFO
633  *
634  * Retrieve a PMC dynamic class events list.
635  */
636
637 struct pmc_dyn_event_descr {
638         char            pm_ev_name[PMC_NAME_MAX];
639         enum pmc_event  pm_ev_code;
640 };
641
642 struct pmc_op_getdyneventinfo {
643         enum pmc_class                  pm_class;
644         unsigned int                    pm_nevent;
645         struct pmc_dyn_event_descr      pm_events[PMC_EV_DYN_COUNT];
646 };
647
648 #ifdef _KERNEL
649
650 #include <sys/malloc.h>
651 #include <sys/sysctl.h>
652 #include <sys/_cpuset.h>
653
654 #include <machine/frame.h>
655
656 #define PMC_HASH_SIZE                           1024
657 #define PMC_MTXPOOL_SIZE                        2048
658 #define PMC_LOG_BUFFER_SIZE                     256
659 #define PMC_NLOGBUFFERS_PCPU                    32
660 #define PMC_NSAMPLES                            256
661 #define PMC_CALLCHAIN_DEPTH                     128
662 #define PMC_THREADLIST_MAX                      128
663
664 #define PMC_SYSCTL_NAME_PREFIX "kern." PMC_MODULE_NAME "."
665
666 /*
667  * Locking keys
668  *
669  * (b) - pmc_bufferlist_mtx (spin lock)
670  * (k) - pmc_kthread_mtx (sleep lock)
671  * (o) - po->po_mtx (spin lock)
672  * (g) - global_epoch_preempt (epoch)
673  * (p) - pmc_sx (sx)
674  */
675
676 /*
677  * PMC commands
678  */
679
680 struct pmc_syscall_args {
681         register_t      pmop_code;      /* one of PMC_OP_* */
682         void            *pmop_data;     /* syscall parameter */
683 };
684
685 /*
686  * Interface to processor specific s1tuff
687  */
688
689 /*
690  * struct pmc_descr
691  *
692  * Machine independent (i.e., the common parts) of a human readable
693  * PMC description.
694  */
695
696 struct pmc_descr {
697         char            pd_name[PMC_NAME_MAX]; /* name */
698         uint32_t        pd_caps;        /* capabilities */
699         enum pmc_class  pd_class;       /* class of the PMC */
700         uint32_t        pd_width;       /* width in bits */
701 };
702
703 /*
704  * struct pmc_target
705  *
706  * This structure records all the target processes associated with a
707  * PMC.
708  */
709
710 struct pmc_target {
711         LIST_ENTRY(pmc_target)  pt_next;
712         struct pmc_process      *pt_process; /* target descriptor */
713 };
714
715 /*
716  * struct pmc
717  *
718  * Describes each allocated PMC.
719  *
720  * Each PMC has precisely one owner, namely the process that allocated
721  * the PMC.
722  *
723  * A PMC may be attached to multiple target processes.  The
724  * 'pm_targets' field links all the target processes being monitored
725  * by this PMC.
726  *
727  * The 'pm_savedvalue' field is protected by a mutex.
728  *
729  * On a multi-cpu machine, multiple target threads associated with a
730  * process-virtual PMC could be concurrently executing on different
731  * CPUs.  The 'pm_runcount' field is atomically incremented every time
732  * the PMC gets scheduled on a CPU and atomically decremented when it
733  * get descheduled.  Deletion of a PMC is only permitted when this
734  * field is '0'.
735  *
736  */
737 struct pmc_pcpu_state {
738         uint8_t pps_stalled;
739         uint8_t pps_cpustate;
740 } __aligned(CACHE_LINE_SIZE);
741 struct pmc {
742         LIST_HEAD(,pmc_target)  pm_targets;     /* list of target processes */
743         LIST_ENTRY(pmc)         pm_next;        /* owner's list */
744
745         /*
746          * System-wide PMCs are allocated on a CPU and are not moved
747          * around.  For system-wide PMCs we record the CPU the PMC was
748          * allocated on in the 'CPU' field of the pmc ID.
749          *
750          * Virtual PMCs run on whichever CPU is currently executing
751          * their targets' threads.  For these PMCs we need to save
752          * their current PMC counter values when they are taken off
753          * CPU.
754          */
755
756         union {
757                 pmc_value_t     pm_savedvalue;  /* Virtual PMCS */
758         } pm_gv;
759
760         /*
761          * For sampling mode PMCs, we keep track of the PMC's "reload
762          * count", which is the counter value to be loaded in when
763          * arming the PMC for the next counting session.  For counting
764          * modes on PMCs that are read-only (e.g., the x86 TSC), we
765          * keep track of the initial value at the start of
766          * counting-mode operation.
767          */
768
769         union {
770                 pmc_value_t     pm_reloadcount; /* sampling PMC modes */
771                 pmc_value_t     pm_initial;     /* counting PMC modes */
772         } pm_sc;
773
774         struct pmc_pcpu_state *pm_pcpu_state;
775         volatile cpuset_t pm_cpustate;  /* CPUs where PMC should be active */
776         uint32_t        pm_caps;        /* PMC capabilities */
777         enum pmc_event  pm_event;       /* event being measured */
778         uint32_t        pm_flags;       /* additional flags PMC_F_... */
779         struct pmc_owner *pm_owner;     /* owner thread state */
780         counter_u64_t           pm_runcount;    /* #cpus currently on */
781         enum pmc_state  pm_state;       /* current PMC state */
782         uint32_t        pm_overflowcnt; /* count overflow interrupts */
783
784         /*
785          * The PMC ID field encodes the row-index for the PMC, its
786          * mode, class and the CPU# associated with the PMC.
787          */
788
789         pmc_id_t        pm_id;          /* allocated PMC id */
790         enum pmc_class pm_class;
791
792         /* md extensions */
793         union pmc_md_pmc        pm_md;
794 };
795
796 /*
797  * Accessor macros for 'struct pmc'
798  */
799
800 #define PMC_TO_MODE(P)          PMC_ID_TO_MODE((P)->pm_id)
801 #define PMC_TO_CLASS(P)         PMC_ID_TO_CLASS((P)->pm_id)
802 #define PMC_TO_ROWINDEX(P)      PMC_ID_TO_ROWINDEX((P)->pm_id)
803 #define PMC_TO_CPU(P)           PMC_ID_TO_CPU((P)->pm_id)
804
805 /*
806  * struct pmc_threadpmcstate
807  *
808  * Record per-PMC, per-thread state.
809  */
810 struct pmc_threadpmcstate {
811         pmc_value_t     pt_pmcval;      /* per-thread reload count */
812 };
813
814 /*
815  * struct pmc_thread
816  *
817  * Record a 'target' thread being profiled.
818  */
819 struct pmc_thread {
820         LIST_ENTRY(pmc_thread) pt_next;         /* linked list */
821         struct thread   *pt_td;                 /* target thread */
822         struct pmc_threadpmcstate pt_pmcs[];    /* per-PMC state */
823 };
824
825 /*
826  * struct pmc_process
827  *
828  * Record a 'target' process being profiled.
829  *
830  * The target process being profiled could be different from the owner
831  * process which allocated the PMCs.  Each target process descriptor
832  * is associated with NHWPMC 'struct pmc *' pointers.  Each PMC at a
833  * given hardware row-index 'n' will use slot 'n' of the 'pp_pmcs[]'
834  * array.  The size of this structure is thus PMC architecture
835  * dependent.
836  *
837  */
838
839 struct pmc_targetstate {
840         struct pmc      *pp_pmc;   /* target PMC */
841         pmc_value_t     pp_pmcval; /* per-process value */
842 };
843
844 struct pmc_process {
845         LIST_ENTRY(pmc_process) pp_next;        /* hash chain */
846         LIST_HEAD(,pmc_thread) pp_tds;          /* list of threads */
847         struct mtx      *pp_tdslock;            /* lock on pp_tds thread list */
848         int             pp_refcnt;              /* reference count */
849         uint32_t        pp_flags;               /* flags PMC_PP_* */
850         struct proc     *pp_proc;               /* target process */
851         struct pmc_targetstate pp_pmcs[];       /* NHWPMCs */
852 };
853
854 #define PMC_PP_ENABLE_MSR_ACCESS        0x00000001
855
856 /*
857  * struct pmc_owner
858  *
859  * We associate a PMC with an 'owner' process.
860  *
861  * A process can be associated with 0..NCPUS*NHWPMC PMCs during its
862  * lifetime, where NCPUS is the numbers of CPUS in the system and
863  * NHWPMC is the number of hardware PMCs per CPU.  These are
864  * maintained in the list headed by the 'po_pmcs' to save on space.
865  *
866  */
867
868 struct pmc_owner  {
869         LIST_ENTRY(pmc_owner)   po_next;        /* hash chain */
870         CK_LIST_ENTRY(pmc_owner)        po_ssnext;      /* (g/p) list of SS PMC owners */
871         LIST_HEAD(, pmc)        po_pmcs;        /* owned PMC list */
872         TAILQ_HEAD(, pmclog_buffer) po_logbuffers; /* (o) logbuffer list */
873         struct mtx              po_mtx;         /* spin lock for (o) */
874         struct proc             *po_owner;      /* owner proc */
875         uint32_t                po_flags;       /* (k) flags PMC_PO_* */
876         struct proc             *po_kthread;    /* (k) helper kthread */
877         struct file             *po_file;       /* file reference */
878         int                     po_error;       /* recorded error */
879         short                   po_sscount;     /* # SS PMCs owned */
880         short                   po_logprocmaps; /* global mappings done */
881         struct pmclog_buffer    *po_curbuf[MAXCPU];     /* current log buffer */
882 };
883
884 #define PMC_PO_OWNS_LOGFILE             0x00000001 /* has a log file */
885 #define PMC_PO_SHUTDOWN                 0x00000010 /* in the process of shutdown */
886 #define PMC_PO_INITIAL_MAPPINGS_DONE    0x00000020
887
888 /*
889  * struct pmc_hw -- describe the state of the PMC hardware
890  *
891  * When in use, a HW PMC is associated with one allocated 'struct pmc'
892  * pointed to by field 'phw_pmc'.  When inactive, this field is NULL.
893  *
894  * On an SMP box, one or more HW PMC's in process virtual mode with
895  * the same 'phw_pmc' could be executing on different CPUs.  In order
896  * to handle this case correctly, we need to ensure that only
897  * incremental counts get added to the saved value in the associated
898  * 'struct pmc'.  The 'phw_save' field is used to keep the saved PMC
899  * value at the time the hardware is started during this context
900  * switch (i.e., the difference between the new (hardware) count and
901  * the saved count is atomically added to the count field in 'struct
902  * pmc' at context switch time).
903  *
904  */
905
906 struct pmc_hw {
907         uint32_t        phw_state;      /* see PHW_* macros below */
908         struct pmc      *phw_pmc;       /* current thread PMC */
909 };
910
911 #define PMC_PHW_RI_MASK         0x000000FF
912 #define PMC_PHW_CPU_SHIFT       8
913 #define PMC_PHW_CPU_MASK        0x0000FF00
914 #define PMC_PHW_FLAGS_SHIFT     16
915 #define PMC_PHW_FLAGS_MASK      0xFFFF0000
916
917 #define PMC_PHW_INDEX_TO_STATE(ri)      ((ri) & PMC_PHW_RI_MASK)
918 #define PMC_PHW_STATE_TO_INDEX(state)   ((state) & PMC_PHW_RI_MASK)
919 #define PMC_PHW_CPU_TO_STATE(cpu)       (((cpu) << PMC_PHW_CPU_SHIFT) & \
920         PMC_PHW_CPU_MASK)
921 #define PMC_PHW_STATE_TO_CPU(state)     (((state) & PMC_PHW_CPU_MASK) >> \
922         PMC_PHW_CPU_SHIFT)
923 #define PMC_PHW_FLAGS_TO_STATE(flags)   (((flags) << PMC_PHW_FLAGS_SHIFT) & \
924         PMC_PHW_FLAGS_MASK)
925 #define PMC_PHW_STATE_TO_FLAGS(state)   (((state) & PMC_PHW_FLAGS_MASK) >> \
926         PMC_PHW_FLAGS_SHIFT)
927 #define PMC_PHW_FLAG_IS_ENABLED         (PMC_PHW_FLAGS_TO_STATE(0x01))
928 #define PMC_PHW_FLAG_IS_SHAREABLE       (PMC_PHW_FLAGS_TO_STATE(0x02))
929
930 /*
931  * struct pmc_sample
932  *
933  * Space for N (tunable) PC samples and associated control data.
934  */
935
936 struct pmc_sample {
937         uint16_t                ps_nsamples;    /* callchain depth */
938         uint16_t                ps_nsamples_actual;
939         uint16_t                ps_cpu;         /* cpu number */
940         uint16_t                ps_flags;       /* other flags */
941         lwpid_t                 ps_tid;         /* thread id */
942         pid_t                   ps_pid;         /* process PID or -1 */
943         int             ps_ticks; /* ticks at sample time */
944         /* pad */
945         struct thread           *ps_td;         /* which thread */
946         struct pmc              *ps_pmc;        /* interrupting PMC */
947         uintptr_t               *ps_pc;         /* (const) callchain start */
948         uint64_t                ps_tsc;         /* tsc value */
949 };
950
951 #define         PMC_SAMPLE_FREE         ((uint16_t) 0)
952 #define         PMC_USER_CALLCHAIN_PENDING      ((uint16_t) 0xFFFF)
953
954 struct pmc_samplebuffer {
955         volatile uint64_t               ps_prodidx; /* producer index */
956         volatile uint64_t               ps_considx; /* consumer index */
957         uintptr_t               *ps_callchains; /* all saved call chains */
958         struct pmc_sample       ps_samples[];   /* array of sample entries */
959 };
960
961 #define PMC_CONS_SAMPLE(psb)                                    \
962         (&(psb)->ps_samples[(psb)->ps_considx & pmc_sample_mask])
963
964 #define PMC_CONS_SAMPLE_OFF(psb, off)                                                   \
965         (&(psb)->ps_samples[(off) & pmc_sample_mask])
966
967 #define PMC_PROD_SAMPLE(psb)                                    \
968         (&(psb)->ps_samples[(psb)->ps_prodidx & pmc_sample_mask])
969
970 /*
971  * struct pmc_cpustate
972  *
973  * A CPU is modelled as a collection of HW PMCs with space for additional
974  * flags.
975  */
976
977 struct pmc_cpu {
978         uint32_t        pc_state;       /* physical cpu number + flags */
979         struct pmc_samplebuffer *pc_sb[3]; /* space for samples */
980         struct pmc_hw   *pc_hwpmcs[];   /* 'npmc' pointers */
981 };
982
983 #define PMC_PCPU_CPU_MASK               0x000000FF
984 #define PMC_PCPU_FLAGS_MASK             0xFFFFFF00
985 #define PMC_PCPU_FLAGS_SHIFT            8
986 #define PMC_PCPU_STATE_TO_CPU(S)        ((S) & PMC_PCPU_CPU_MASK)
987 #define PMC_PCPU_STATE_TO_FLAGS(S)      (((S) & PMC_PCPU_FLAGS_MASK) >> PMC_PCPU_FLAGS_SHIFT)
988 #define PMC_PCPU_FLAGS_TO_STATE(F)      (((F) << PMC_PCPU_FLAGS_SHIFT) & PMC_PCPU_FLAGS_MASK)
989 #define PMC_PCPU_CPU_TO_STATE(C)        ((C) & PMC_PCPU_CPU_MASK)
990 #define PMC_PCPU_FLAG_HTT               (PMC_PCPU_FLAGS_TO_STATE(0x1))
991
992 /*
993  * struct pmc_binding
994  *
995  * CPU binding information.
996  */
997
998 struct pmc_binding {
999         int     pb_bound;       /* is bound? */
1000         int     pb_cpu;         /* if so, to which CPU */
1001 };
1002
1003
1004 struct pmc_mdep;
1005
1006 /*
1007  * struct pmc_classdep
1008  *
1009  * PMC class-dependent operations.
1010  */
1011 struct pmc_classdep {
1012         uint32_t        pcd_caps;       /* class capabilities */
1013         enum pmc_class  pcd_class;      /* class id */
1014         int             pcd_num;        /* number of PMCs */
1015         int             pcd_ri;         /* row index of the first PMC in class */
1016         int             pcd_width;      /* width of the PMC */
1017
1018         /* configuring/reading/writing the hardware PMCs */
1019         int (*pcd_config_pmc)(int _cpu, int _ri, struct pmc *_pm);
1020         int (*pcd_get_config)(int _cpu, int _ri, struct pmc **_ppm);
1021         int (*pcd_read_pmc)(int _cpu, int _ri, pmc_value_t *_value);
1022         int (*pcd_write_pmc)(int _cpu, int _ri, pmc_value_t _value);
1023
1024         /* pmc allocation/release */
1025         int (*pcd_allocate_pmc)(int _cpu, int _ri, struct pmc *_t,
1026                 const struct pmc_op_pmcallocate *_a);
1027         int (*pcd_release_pmc)(int _cpu, int _ri, struct pmc *_pm);
1028
1029         /* starting and stopping PMCs */
1030         int (*pcd_start_pmc)(int _cpu, int _ri);
1031         int (*pcd_stop_pmc)(int _cpu, int _ri);
1032
1033         /* description */
1034         int (*pcd_describe)(int _cpu, int _ri, struct pmc_info *_pi,
1035                 struct pmc **_ppmc);
1036
1037         /* class-dependent initialization & finalization */
1038         int (*pcd_pcpu_init)(struct pmc_mdep *_md, int _cpu);
1039         int (*pcd_pcpu_fini)(struct pmc_mdep *_md, int _cpu);
1040
1041         /* machine-specific interface */
1042         int (*pcd_get_msr)(int _ri, uint32_t *_msr);
1043 };
1044
1045 /*
1046  * struct pmc_mdep
1047  *
1048  * Machine dependent bits needed per CPU type.
1049  */
1050
1051 struct pmc_mdep  {
1052         uint32_t        pmd_cputype;    /* from enum pmc_cputype */
1053         uint32_t        pmd_npmc;       /* number of PMCs per CPU */
1054         uint32_t        pmd_nclass;     /* number of PMC classes present */
1055
1056         /*
1057          * Machine dependent methods.
1058          */
1059
1060         /* per-cpu initialization and finalization */
1061         int (*pmd_pcpu_init)(struct pmc_mdep *_md, int _cpu);
1062         int (*pmd_pcpu_fini)(struct pmc_mdep *_md, int _cpu);
1063
1064         /* thread context switch in/out */
1065         int (*pmd_switch_in)(struct pmc_cpu *_p, struct pmc_process *_pp);
1066         int (*pmd_switch_out)(struct pmc_cpu *_p, struct pmc_process *_pp);
1067
1068         /* handle a PMC interrupt */
1069         int (*pmd_intr)(struct trapframe *_tf);
1070
1071         /*
1072          * PMC class dependent information.
1073          */
1074         struct pmc_classdep pmd_classdep[];
1075 };
1076
1077 /*
1078  * Per-CPU state.  This is an array of 'mp_ncpu' pointers
1079  * to struct pmc_cpu descriptors.
1080  */
1081
1082 extern struct pmc_cpu **pmc_pcpu;
1083
1084 /* driver statistics */
1085 extern struct pmc_driverstats pmc_stats;
1086
1087 #if     defined(HWPMC_DEBUG)
1088 #include <sys/ktr.h>
1089
1090 /* debug flags, major flag groups */
1091 struct pmc_debugflags {
1092         int     pdb_CPU;
1093         int     pdb_CSW;
1094         int     pdb_LOG;
1095         int     pdb_MDP;
1096         int     pdb_MOD;
1097         int     pdb_OWN;
1098         int     pdb_PMC;
1099         int     pdb_PRC;
1100         int     pdb_SAM;
1101 };
1102
1103 extern struct pmc_debugflags pmc_debugflags;
1104
1105 #define KTR_PMC                 KTR_SUBSYS
1106
1107 #define PMC_DEBUG_STRSIZE               128
1108 #define PMC_DEBUG_DEFAULT_FLAGS         { 0, 0, 0, 0, 0, 0, 0, 0, 0 }
1109
1110 #define PMCDBG0(M, N, L, F) do {                                        \
1111         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1112                 CTR0(KTR_PMC, #M ":" #N ":" #L  ": " F);                \
1113 } while (0)
1114 #define PMCDBG1(M, N, L, F, p1) do {                                    \
1115         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1116                 CTR1(KTR_PMC, #M ":" #N ":" #L  ": " F, p1);            \
1117 } while (0)
1118 #define PMCDBG2(M, N, L, F, p1, p2) do {                                \
1119         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1120                 CTR2(KTR_PMC, #M ":" #N ":" #L  ": " F, p1, p2);        \
1121 } while (0)
1122 #define PMCDBG3(M, N, L, F, p1, p2, p3) do {                            \
1123         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1124                 CTR3(KTR_PMC, #M ":" #N ":" #L  ": " F, p1, p2, p3);    \
1125 } while (0)
1126 #define PMCDBG4(M, N, L, F, p1, p2, p3, p4) do {                        \
1127         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1128                 CTR4(KTR_PMC, #M ":" #N ":" #L  ": " F, p1, p2, p3, p4);\
1129 } while (0)
1130 #define PMCDBG5(M, N, L, F, p1, p2, p3, p4, p5) do {                    \
1131         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1132                 CTR5(KTR_PMC, #M ":" #N ":" #L  ": " F, p1, p2, p3, p4, \
1133                     p5);                                                \
1134 } while (0)
1135 #define PMCDBG6(M, N, L, F, p1, p2, p3, p4, p5, p6) do {                \
1136         if (pmc_debugflags.pdb_ ## M & (1 << PMC_DEBUG_MIN_ ## N))      \
1137                 CTR6(KTR_PMC, #M ":" #N ":" #L  ": " F, p1, p2, p3, p4, \
1138                     p5, p6);                                            \
1139 } while (0)
1140         
1141 /* Major numbers */
1142 #define PMC_DEBUG_MAJ_CPU               0 /* cpu switches */
1143 #define PMC_DEBUG_MAJ_CSW               1 /* context switches */
1144 #define PMC_DEBUG_MAJ_LOG               2 /* logging */
1145 #define PMC_DEBUG_MAJ_MDP               3 /* machine dependent */
1146 #define PMC_DEBUG_MAJ_MOD               4 /* misc module infrastructure */
1147 #define PMC_DEBUG_MAJ_OWN               5 /* owner */
1148 #define PMC_DEBUG_MAJ_PMC               6 /* pmc management */
1149 #define PMC_DEBUG_MAJ_PRC               7 /* processes */
1150 #define PMC_DEBUG_MAJ_SAM               8 /* sampling */
1151
1152 /* Minor numbers */
1153
1154 /* Common (8 bits) */
1155 #define PMC_DEBUG_MIN_ALL               0 /* allocation */
1156 #define PMC_DEBUG_MIN_REL               1 /* release */
1157 #define PMC_DEBUG_MIN_OPS               2 /* ops: start, stop, ... */
1158 #define PMC_DEBUG_MIN_INI               3 /* init */
1159 #define PMC_DEBUG_MIN_FND               4 /* find */
1160
1161 /* MODULE */
1162 #define PMC_DEBUG_MIN_PMH              14 /* pmc_hook */
1163 #define PMC_DEBUG_MIN_PMS              15 /* pmc_syscall */
1164
1165 /* OWN */
1166 #define PMC_DEBUG_MIN_ORM               8 /* owner remove */
1167 #define PMC_DEBUG_MIN_OMR               9 /* owner maybe remove */
1168
1169 /* PROCESSES */
1170 #define PMC_DEBUG_MIN_TLK               8 /* link target */
1171 #define PMC_DEBUG_MIN_TUL               9 /* unlink target */
1172 #define PMC_DEBUG_MIN_EXT              10 /* process exit */
1173 #define PMC_DEBUG_MIN_EXC              11 /* process exec */
1174 #define PMC_DEBUG_MIN_FRK              12 /* process fork */
1175 #define PMC_DEBUG_MIN_ATT              13 /* attach/detach */
1176 #define PMC_DEBUG_MIN_SIG              14 /* signalling */
1177
1178 /* CONTEXT SWITCHES */
1179 #define PMC_DEBUG_MIN_SWI               8 /* switch in */
1180 #define PMC_DEBUG_MIN_SWO               9 /* switch out */
1181
1182 /* PMC */
1183 #define PMC_DEBUG_MIN_REG               8 /* pmc register */
1184 #define PMC_DEBUG_MIN_ALR               9 /* allocate row */
1185
1186 /* MACHINE DEPENDENT LAYER */
1187 #define PMC_DEBUG_MIN_REA               8 /* read */
1188 #define PMC_DEBUG_MIN_WRI               9 /* write */
1189 #define PMC_DEBUG_MIN_CFG              10 /* config */
1190 #define PMC_DEBUG_MIN_STA              11 /* start */
1191 #define PMC_DEBUG_MIN_STO              12 /* stop */
1192 #define PMC_DEBUG_MIN_INT              13 /* interrupts */
1193
1194 /* CPU */
1195 #define PMC_DEBUG_MIN_BND               8 /* bind */
1196 #define PMC_DEBUG_MIN_SEL               9 /* select */
1197
1198 /* LOG */
1199 #define PMC_DEBUG_MIN_GTB               8 /* get buf */
1200 #define PMC_DEBUG_MIN_SIO               9 /* schedule i/o */
1201 #define PMC_DEBUG_MIN_FLS              10 /* flush */
1202 #define PMC_DEBUG_MIN_SAM              11 /* sample */
1203 #define PMC_DEBUG_MIN_CLO              12 /* close */
1204
1205 #else
1206 #define PMCDBG0(M, N, L, F)             /* nothing */
1207 #define PMCDBG1(M, N, L, F, p1)
1208 #define PMCDBG2(M, N, L, F, p1, p2)
1209 #define PMCDBG3(M, N, L, F, p1, p2, p3)
1210 #define PMCDBG4(M, N, L, F, p1, p2, p3, p4)
1211 #define PMCDBG5(M, N, L, F, p1, p2, p3, p4, p5)
1212 #define PMCDBG6(M, N, L, F, p1, p2, p3, p4, p5, p6)
1213 #endif
1214
1215 /* declare a dedicated memory pool */
1216 MALLOC_DECLARE(M_PMC);
1217
1218 /*
1219  * Functions
1220  */
1221
1222 struct pmc_mdep *pmc_md_initialize(void);       /* MD init function */
1223 void    pmc_md_finalize(struct pmc_mdep *_md);  /* MD fini function */
1224 int     pmc_getrowdisp(int _ri);
1225 int     pmc_process_interrupt(int _ring, struct pmc *_pm, struct trapframe *_tf);
1226 int     pmc_save_kernel_callchain(uintptr_t *_cc, int _maxsamples,
1227     struct trapframe *_tf);
1228 int     pmc_save_user_callchain(uintptr_t *_cc, int _maxsamples,
1229     struct trapframe *_tf);
1230 struct pmc_mdep *pmc_mdep_alloc(int nclasses);
1231 void pmc_mdep_free(struct pmc_mdep *md);
1232 uint64_t pmc_rdtsc(void);
1233 #endif /* _KERNEL */
1234 #endif /* _SYS_PMC_H_ */