]> CyberLeo.Net >> Repos - FreeBSD/FreeBSD.git/blob - test/CodeGen/AMDGPU/llvm.amdgcn.update.dpp.ll
Vendor import of llvm trunk r351319 (just before the release_80 branch
[FreeBSD/FreeBSD.git] / test / CodeGen / AMDGPU / llvm.amdgcn.update.dpp.ll
1 ; RUN: llc -march=amdgcn -mcpu=tonga -mattr=-flat-for-global -amdgpu-dpp-combine=false -verify-machineinstrs -show-mc-encoding < %s | FileCheck -check-prefix=VI -check-prefix=VI-OPT %s
2 ; RUN: llc -O0 -march=amdgcn -mcpu=tonga -mattr=-flat-for-global -amdgpu-dpp-combine=false -verify-machineinstrs -show-mc-encoding < %s | FileCheck -check-prefix=VI -check-prefix=VI-NOOPT %s
3
4 ; VI-LABEL: {{^}}dpp_test:
5 ; VI: v_mov_b32_e32 v0, s{{[0-9]+}}
6 ; VI: v_mov_b32_e32 v1, s{{[0-9]+}}
7 ; VI-OPT: s_nop 1
8 ; VI-NOOPT: s_nop 0
9 ; VI-NOOPT: s_nop 0
10 ; VI: v_mov_b32_dpp v0, v1 quad_perm:[1,0,0,0] row_mask:0x1 bank_mask:0x1 bound_ctrl:0 ; encoding: [0xfa,0x02,0x00,0x7e,0x01,0x01,0x08,0x11]
11 define amdgpu_kernel void @dpp_test(i32 addrspace(1)* %out, i32 %in1, i32 %in2) {
12   %tmp0 = call i32 @llvm.amdgcn.update.dpp.i32(i32 %in1, i32 %in2, i32 1, i32 1, i32 1, i1 1) #0
13   store i32 %tmp0, i32 addrspace(1)* %out
14   ret void
15 }
16
17 ; VI-LABEL: {{^}}dpp_test1:
18 ; VI: v_add_u32_e32 [[REG:v[0-9]+]], vcc, v{{[0-9]+}}, v{{[0-9]+}}
19 ; VI-NOOPT: v_mov_b32_e32 v{{[0-9]+}}, 0
20 ; VI-NEXT: s_nop 0
21 ; VI-NEXT: s_nop 0
22 ; VI-NEXT: v_mov_b32_dpp {{v[0-9]+}}, [[REG]] quad_perm:[1,0,3,2] row_mask:0xf bank_mask:0xf
23 @0 = internal unnamed_addr addrspace(3) global [448 x i32] undef, align 4
24 define weak_odr amdgpu_kernel void @dpp_test1(i32* %arg) local_unnamed_addr {
25 bb:
26   %tmp = tail call i32 @llvm.amdgcn.workitem.id.x()
27   %tmp1 = zext i32 %tmp to i64
28   %tmp2 = getelementptr inbounds [448 x i32], [448 x i32] addrspace(3)* @0, i32 0, i32 %tmp
29   %tmp3 = load i32, i32 addrspace(3)* %tmp2, align 4
30   fence syncscope("workgroup") release
31   tail call void @llvm.amdgcn.s.barrier()
32   fence syncscope("workgroup") acquire
33   %tmp4 = add nsw i32 %tmp3, %tmp3
34   %tmp5 = tail call i32 @llvm.amdgcn.update.dpp.i32(i32 0, i32 %tmp4, i32 177, i32 15, i32 15, i1 zeroext false)
35   %tmp6 = add nsw i32 %tmp5, %tmp4
36   %tmp7 = getelementptr inbounds i32, i32* %arg, i64 %tmp1
37   store i32 %tmp6, i32* %tmp7, align 4
38   ret void
39 }
40
41 declare i32 @llvm.amdgcn.workitem.id.x()
42 declare void @llvm.amdgcn.s.barrier()
43 declare i32 @llvm.amdgcn.update.dpp.i32(i32, i32, i32, i32, i32, i1) #0
44
45 attributes #0 = { nounwind readnone convergent }