]> CyberLeo.Net >> Repos - FreeBSD/releng/10.2.git/blob - contrib/llvm/lib/Target/Mips/MipsInstrFPU.td
- Copy stable/10@285827 to releng/10.2 in preparation for 10.2-RC1
[FreeBSD/releng/10.2.git] / contrib / llvm / lib / Target / Mips / MipsInstrFPU.td
1 //===-- MipsInstrFPU.td - Mips FPU Instruction Information -*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the Mips FPU instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 //===----------------------------------------------------------------------===//
15 // Floating Point Instructions
16 // ------------------------
17 // * 64bit fp:
18 //    - 32 64-bit registers (default mode)
19 //    - 16 even 32-bit registers (32-bit compatible mode) for
20 //      single and double access.
21 // * 32bit fp:
22 //    - 16 even 32-bit registers - single and double (aliased)
23 //    - 32 32-bit registers (within single-only mode)
24 //===----------------------------------------------------------------------===//
25
26 // Floating Point Compare and Branch
27 def SDT_MipsFPBrcond : SDTypeProfile<0, 3, [SDTCisInt<0>,
28                                             SDTCisVT<1, i32>,
29                                             SDTCisVT<2, OtherVT>]>;
30 def SDT_MipsFPCmp : SDTypeProfile<0, 3, [SDTCisSameAs<0, 1>, SDTCisFP<1>,
31                                          SDTCisVT<2, i32>]>;
32 def SDT_MipsCMovFP : SDTypeProfile<1, 3, [SDTCisSameAs<0, 1>, SDTCisVT<2, i32>,
33                                           SDTCisSameAs<1, 3>]>;
34 def SDT_MipsTruncIntFP : SDTypeProfile<1, 1, [SDTCisFP<0>, SDTCisFP<1>]>;
35 def SDT_MipsBuildPairF64 : SDTypeProfile<1, 2, [SDTCisVT<0, f64>,
36                                                 SDTCisVT<1, i32>,
37                                                 SDTCisSameAs<1, 2>]>;
38 def SDT_MipsExtractElementF64 : SDTypeProfile<1, 2, [SDTCisVT<0, i32>,
39                                                      SDTCisVT<1, f64>,
40                                                      SDTCisVT<2, i32>]>;
41
42 def MipsFPCmp : SDNode<"MipsISD::FPCmp", SDT_MipsFPCmp, [SDNPOutGlue]>;
43 def MipsCMovFP_T : SDNode<"MipsISD::CMovFP_T", SDT_MipsCMovFP, [SDNPInGlue]>;
44 def MipsCMovFP_F : SDNode<"MipsISD::CMovFP_F", SDT_MipsCMovFP, [SDNPInGlue]>;
45 def MipsFPBrcond : SDNode<"MipsISD::FPBrcond", SDT_MipsFPBrcond,
46                           [SDNPHasChain, SDNPOptInGlue]>;
47 def MipsTruncIntFP : SDNode<"MipsISD::TruncIntFP", SDT_MipsTruncIntFP>;
48 def MipsBuildPairF64 : SDNode<"MipsISD::BuildPairF64", SDT_MipsBuildPairF64>;
49 def MipsExtractElementF64 : SDNode<"MipsISD::ExtractElementF64",
50                                    SDT_MipsExtractElementF64>;
51
52 // Operand for printing out a condition code.
53 let PrintMethod = "printFCCOperand", DecoderMethod = "DecodeCondCode" in
54   def condcode : Operand<i32>;
55
56 //===----------------------------------------------------------------------===//
57 // Feature predicates.
58 //===----------------------------------------------------------------------===//
59
60 def IsFP64bit        : Predicate<"Subtarget.isFP64bit()">,
61                        AssemblerPredicate<"FeatureFP64Bit">;
62 def NotFP64bit       : Predicate<"!Subtarget.isFP64bit()">,
63                        AssemblerPredicate<"!FeatureFP64Bit">;
64 def IsSingleFloat    : Predicate<"Subtarget.isSingleFloat()">,
65                        AssemblerPredicate<"FeatureSingleFloat">;
66 def IsNotSingleFloat : Predicate<"!Subtarget.isSingleFloat()">,
67                        AssemblerPredicate<"!FeatureSingleFloat">;
68
69 // FP immediate patterns.
70 def fpimm0 : PatLeaf<(fpimm), [{
71   return N->isExactlyValue(+0.0);
72 }]>;
73
74 def fpimm0neg : PatLeaf<(fpimm), [{
75   return N->isExactlyValue(-0.0);
76 }]>;
77
78 //===----------------------------------------------------------------------===//
79 // Instruction Class Templates
80 //
81 // A set of multiclasses is used to address the register usage.
82 //
83 // S32 - single precision in 16 32bit even fp registers
84 //       single precision in 32 32bit fp registers in SingleOnly mode
85 // S64 - single precision in 32 64bit fp registers (In64BitMode)
86 // D32 - double precision in 16 32bit even fp registers
87 // D64 - double precision in 32 64bit fp registers (In64BitMode)
88 //
89 // Only S32 and D32 are supported right now.
90 //===----------------------------------------------------------------------===//
91
92 class ADDS_FT<string opstr, RegisterOperand RC, InstrItinClass Itin, bit IsComm,
93               SDPatternOperator OpNode= null_frag> :
94   InstSE<(outs RC:$fd), (ins RC:$fs, RC:$ft),
95          !strconcat(opstr, "\t$fd, $fs, $ft"),
96          [(set RC:$fd, (OpNode RC:$fs, RC:$ft))], Itin, FrmFR> {
97   let isCommutable = IsComm;
98 }
99
100 multiclass ADDS_M<string opstr, InstrItinClass Itin, bit IsComm,
101                   SDPatternOperator OpNode = null_frag> {
102   def _D32 : ADDS_FT<opstr, AFGR64Opnd, Itin, IsComm, OpNode>,
103              Requires<[NotFP64bit, HasStdEnc]>;
104   def _D64 : ADDS_FT<opstr, FGR64Opnd, Itin, IsComm, OpNode>,
105              Requires<[IsFP64bit, HasStdEnc]> {
106     string DecoderNamespace = "Mips64";
107   }
108 }
109
110 class ABSS_FT<string opstr, RegisterOperand DstRC, RegisterOperand SrcRC,
111               InstrItinClass Itin, SDPatternOperator OpNode= null_frag> :
112   InstSE<(outs DstRC:$fd), (ins SrcRC:$fs), !strconcat(opstr, "\t$fd, $fs"),
113          [(set DstRC:$fd, (OpNode SrcRC:$fs))], Itin, FrmFR>,
114   NeverHasSideEffects;
115
116 multiclass ABSS_M<string opstr, InstrItinClass Itin,
117                   SDPatternOperator OpNode= null_frag> {
118   def _D32 : ABSS_FT<opstr, AFGR64Opnd, AFGR64Opnd, Itin, OpNode>,
119              Requires<[NotFP64bit, HasStdEnc]>;
120   def _D64 : ABSS_FT<opstr, FGR64Opnd, FGR64Opnd, Itin, OpNode>,
121              Requires<[IsFP64bit, HasStdEnc]> {
122     string DecoderNamespace = "Mips64";
123   }
124 }
125
126 multiclass ROUND_M<string opstr, InstrItinClass Itin> {
127   def _D32 : ABSS_FT<opstr, FGR32Opnd, AFGR64Opnd, Itin>,
128              Requires<[NotFP64bit, HasStdEnc]>;
129   def _D64 : ABSS_FT<opstr, FGR32Opnd, FGR64Opnd, Itin>,
130              Requires<[IsFP64bit, HasStdEnc]> {
131     let DecoderNamespace = "Mips64";
132   }
133 }
134
135 class MFC1_FT<string opstr, RegisterOperand DstRC, RegisterOperand SrcRC,
136               InstrItinClass Itin, SDPatternOperator OpNode= null_frag> :
137   InstSE<(outs DstRC:$rt), (ins SrcRC:$fs), !strconcat(opstr, "\t$rt, $fs"),
138          [(set DstRC:$rt, (OpNode SrcRC:$fs))], Itin, FrmFR>;
139
140 class MTC1_FT<string opstr, RegisterOperand DstRC, RegisterOperand SrcRC,
141               InstrItinClass Itin, SDPatternOperator OpNode= null_frag> :
142   InstSE<(outs DstRC:$fs), (ins SrcRC:$rt), !strconcat(opstr, "\t$rt, $fs"),
143          [(set DstRC:$fs, (OpNode SrcRC:$rt))], Itin, FrmFR>;
144
145 class LW_FT<string opstr, RegisterOperand RC, InstrItinClass Itin,
146             SDPatternOperator OpNode= null_frag> :
147   InstSE<(outs RC:$rt), (ins mem:$addr), !strconcat(opstr, "\t$rt, $addr"),
148          [(set RC:$rt, (OpNode addrDefault:$addr))], Itin, FrmFI> {
149   let DecoderMethod = "DecodeFMem";
150   let mayLoad = 1;
151 }
152
153 class SW_FT<string opstr, RegisterOperand RC, InstrItinClass Itin,
154             SDPatternOperator OpNode= null_frag> :
155   InstSE<(outs), (ins RC:$rt, mem:$addr), !strconcat(opstr, "\t$rt, $addr"),
156          [(OpNode RC:$rt, addrDefault:$addr)], Itin, FrmFI> {
157   let DecoderMethod = "DecodeFMem";
158   let mayStore = 1;
159 }
160
161 class MADDS_FT<string opstr, RegisterOperand RC, InstrItinClass Itin,
162                SDPatternOperator OpNode = null_frag> :
163   InstSE<(outs RC:$fd), (ins RC:$fr, RC:$fs, RC:$ft),
164          !strconcat(opstr, "\t$fd, $fr, $fs, $ft"),
165          [(set RC:$fd, (OpNode (fmul RC:$fs, RC:$ft), RC:$fr))], Itin, FrmFR>;
166
167 class NMADDS_FT<string opstr, RegisterOperand RC, InstrItinClass Itin,
168                 SDPatternOperator OpNode = null_frag> :
169   InstSE<(outs RC:$fd), (ins RC:$fr, RC:$fs, RC:$ft),
170          !strconcat(opstr, "\t$fd, $fr, $fs, $ft"),
171          [(set RC:$fd, (fsub fpimm0, (OpNode (fmul RC:$fs, RC:$ft), RC:$fr)))],
172          Itin, FrmFR>;
173
174 class LWXC1_FT<string opstr, RegisterOperand DRC,
175                InstrItinClass Itin, SDPatternOperator OpNode = null_frag> :
176   InstSE<(outs DRC:$fd), (ins PtrRC:$base, PtrRC:$index),
177          !strconcat(opstr, "\t$fd, ${index}(${base})"),
178          [(set DRC:$fd, (OpNode (add iPTR:$base, iPTR:$index)))], Itin, FrmFI> {
179   let AddedComplexity = 20;
180 }
181
182 class SWXC1_FT<string opstr, RegisterOperand DRC,
183                InstrItinClass Itin, SDPatternOperator OpNode = null_frag> :
184   InstSE<(outs), (ins DRC:$fs, PtrRC:$base, PtrRC:$index),
185          !strconcat(opstr, "\t$fs, ${index}(${base})"),
186          [(OpNode DRC:$fs, (add iPTR:$base, iPTR:$index))], Itin, FrmFI> {
187   let AddedComplexity = 20;
188 }
189
190 class BC1F_FT<string opstr, InstrItinClass Itin,
191               SDPatternOperator Op = null_frag>  :
192   InstSE<(outs), (ins FCCRegsOpnd:$fcc, brtarget:$offset),
193          !strconcat(opstr, "\t$fcc, $offset"),
194          [(MipsFPBrcond Op, FCCRegsOpnd:$fcc, bb:$offset)], Itin, FrmFI> {
195   let isBranch = 1;
196   let isTerminator = 1;
197   let hasDelaySlot = 1;
198   let Defs = [AT];
199 }
200
201 class CEQS_FT<string typestr, RegisterClass RC, InstrItinClass Itin,
202               SDPatternOperator OpNode = null_frag>  :
203   InstSE<(outs), (ins RC:$fs, RC:$ft, condcode:$cond),
204          !strconcat("c.$cond.", typestr, "\t$fs, $ft"),
205          [(OpNode RC:$fs, RC:$ft, imm:$cond)], Itin, FrmFR> {
206   let Defs = [FCC0];
207   let isCodeGenOnly = 1;
208 }
209
210 class C_COND_FT<string CondStr, string Typestr, RegisterOperand RC>  :
211    InstSE<(outs), (ins RC:$fs, RC:$ft),
212           !strconcat("c.", CondStr, ".", Typestr, "\t$fs, $ft"), [], IIFcmp,
213           FrmFR>;
214
215 multiclass C_COND_M<string TypeStr, RegisterOperand RC, bits<5> fmt> {
216   def C_F_#NAME : C_COND_FT<"f", TypeStr, RC>, C_COND_FM<fmt, 0>;
217   def C_UN_#NAME : C_COND_FT<"un", TypeStr, RC>, C_COND_FM<fmt, 1>;
218   def C_EQ_#NAME : C_COND_FT<"eq", TypeStr, RC>, C_COND_FM<fmt, 2>;
219   def C_UEQ_#NAME : C_COND_FT<"ueq", TypeStr, RC>, C_COND_FM<fmt, 3>;
220   def C_OLT_#NAME : C_COND_FT<"olt", TypeStr, RC>, C_COND_FM<fmt, 4>;
221   def C_ULT_#NAME : C_COND_FT<"ult", TypeStr, RC>, C_COND_FM<fmt, 5>;
222   def C_OLE_#NAME : C_COND_FT<"ole", TypeStr, RC>, C_COND_FM<fmt, 6>;
223   def C_ULE_#NAME : C_COND_FT<"ule", TypeStr, RC>, C_COND_FM<fmt, 7>;
224   def C_SF_#NAME : C_COND_FT<"sf", TypeStr, RC>, C_COND_FM<fmt, 8>;
225   def C_NGLE_#NAME : C_COND_FT<"ngle", TypeStr, RC>, C_COND_FM<fmt, 9>;
226   def C_SEQ_#NAME : C_COND_FT<"seq", TypeStr, RC>, C_COND_FM<fmt, 10>;
227   def C_NGL_#NAME : C_COND_FT<"ngl", TypeStr, RC>, C_COND_FM<fmt, 11>;
228   def C_LT_#NAME : C_COND_FT<"lt", TypeStr, RC>, C_COND_FM<fmt, 12>;
229   def C_NGE_#NAME : C_COND_FT<"nge", TypeStr, RC>, C_COND_FM<fmt, 13>;
230   def C_LE_#NAME : C_COND_FT<"le", TypeStr, RC>, C_COND_FM<fmt, 14>;
231   def C_NGT_#NAME : C_COND_FT<"ngt", TypeStr, RC>, C_COND_FM<fmt, 15>;
232 }
233
234 defm S : C_COND_M<"s", FGR32Opnd, 16>;
235 defm D32 : C_COND_M<"d", AFGR64Opnd, 17>,
236                     Requires<[NotFP64bit, HasStdEnc]>;
237 let DecoderNamespace = "Mips64" in
238 defm D64 : C_COND_M<"d", FGR64Opnd, 17>, Requires<[IsFP64bit, HasStdEnc]>;
239
240 //===----------------------------------------------------------------------===//
241 // Floating Point Instructions
242 //===----------------------------------------------------------------------===//
243 def ROUND_W_S  : ABSS_FT<"round.w.s", FGR32Opnd, FGR32Opnd, IIFcvt>,
244                  ABSS_FM<0xc, 16>;
245 def TRUNC_W_S  : ABSS_FT<"trunc.w.s", FGR32Opnd, FGR32Opnd, IIFcvt>,
246                  ABSS_FM<0xd, 16>;
247 def CEIL_W_S   : ABSS_FT<"ceil.w.s", FGR32Opnd, FGR32Opnd, IIFcvt>,
248                  ABSS_FM<0xe, 16>;
249 def FLOOR_W_S  : ABSS_FT<"floor.w.s", FGR32Opnd, FGR32Opnd, IIFcvt>,
250                  ABSS_FM<0xf, 16>;
251 def CVT_W_S    : ABSS_FT<"cvt.w.s", FGR32Opnd, FGR32Opnd, IIFcvt>,
252                  ABSS_FM<0x24, 16>;
253
254 defm ROUND_W : ROUND_M<"round.w.d", IIFcvt>, ABSS_FM<0xc, 17>;
255 defm TRUNC_W : ROUND_M<"trunc.w.d", IIFcvt>, ABSS_FM<0xd, 17>;
256 defm CEIL_W  : ROUND_M<"ceil.w.d", IIFcvt>, ABSS_FM<0xe, 17>;
257 defm FLOOR_W : ROUND_M<"floor.w.d", IIFcvt>, ABSS_FM<0xf, 17>;
258 defm CVT_W   : ROUND_M<"cvt.w.d", IIFcvt>, ABSS_FM<0x24, 17>;
259
260 let Predicates = [IsFP64bit, HasStdEnc], DecoderNamespace = "Mips64" in {
261   def ROUND_L_S : ABSS_FT<"round.l.s", FGR64Opnd, FGR32Opnd, IIFcvt>,
262                   ABSS_FM<0x8, 16>;
263   def ROUND_L_D64 : ABSS_FT<"round.l.d", FGR64Opnd, FGR64Opnd, IIFcvt>,
264                     ABSS_FM<0x8, 17>;
265   def TRUNC_L_S : ABSS_FT<"trunc.l.s", FGR64Opnd, FGR32Opnd, IIFcvt>,
266                   ABSS_FM<0x9, 16>;
267   def TRUNC_L_D64 : ABSS_FT<"trunc.l.d", FGR64Opnd, FGR64Opnd, IIFcvt>,
268                     ABSS_FM<0x9, 17>;
269   def CEIL_L_S  : ABSS_FT<"ceil.l.s", FGR64Opnd, FGR32Opnd, IIFcvt>,
270                   ABSS_FM<0xa, 16>;
271   def CEIL_L_D64 : ABSS_FT<"ceil.l.d", FGR64Opnd, FGR64Opnd, IIFcvt>,
272                    ABSS_FM<0xa, 17>;
273   def FLOOR_L_S : ABSS_FT<"floor.l.s", FGR64Opnd, FGR32Opnd, IIFcvt>,
274                   ABSS_FM<0xb, 16>;
275   def FLOOR_L_D64 : ABSS_FT<"floor.l.d", FGR64Opnd, FGR64Opnd, IIFcvt>,
276                     ABSS_FM<0xb, 17>;
277 }
278
279 def CVT_S_W : ABSS_FT<"cvt.s.w", FGR32Opnd, FGR32Opnd, IIFcvt>,
280               ABSS_FM<0x20, 20>;
281 def CVT_L_S : ABSS_FT<"cvt.l.s", FGR64Opnd, FGR32Opnd, IIFcvt>,
282               ABSS_FM<0x25, 16>;
283 def CVT_L_D64: ABSS_FT<"cvt.l.d", FGR64Opnd, FGR64Opnd, IIFcvt>,
284                ABSS_FM<0x25, 17>;
285
286 let Predicates = [NotFP64bit, HasStdEnc] in {
287   def CVT_S_D32 : ABSS_FT<"cvt.s.d", FGR32Opnd, AFGR64Opnd, IIFcvt>,
288                   ABSS_FM<0x20, 17>;
289   def CVT_D32_W : ABSS_FT<"cvt.d.w", AFGR64Opnd, FGR32Opnd, IIFcvt>,
290                   ABSS_FM<0x21, 20>;
291   def CVT_D32_S : ABSS_FT<"cvt.d.s", AFGR64Opnd, FGR32Opnd, IIFcvt>,
292                   ABSS_FM<0x21, 16>;
293 }
294
295 let Predicates = [IsFP64bit, HasStdEnc], DecoderNamespace = "Mips64" in {
296   def CVT_S_D64 : ABSS_FT<"cvt.s.d", FGR32Opnd, FGR64Opnd, IIFcvt>,
297                   ABSS_FM<0x20, 17>;
298   def CVT_S_L   : ABSS_FT<"cvt.s.l", FGR32Opnd, FGR64Opnd, IIFcvt>,
299                   ABSS_FM<0x20, 21>;
300   def CVT_D64_W : ABSS_FT<"cvt.d.w", FGR64Opnd, FGR32Opnd, IIFcvt>,
301                   ABSS_FM<0x21, 20>;
302   def CVT_D64_S : ABSS_FT<"cvt.d.s", FGR64Opnd, FGR32Opnd, IIFcvt>,
303                   ABSS_FM<0x21, 16>;
304   def CVT_D64_L : ABSS_FT<"cvt.d.l", FGR64Opnd, FGR64Opnd, IIFcvt>,
305                   ABSS_FM<0x21, 21>;
306 }
307
308 let isPseudo = 1, isCodeGenOnly = 1 in {
309   def PseudoCVT_S_W : ABSS_FT<"", FGR32Opnd, GPR32Opnd, IIFcvt>;
310   def PseudoCVT_D32_W : ABSS_FT<"", AFGR64Opnd, GPR32Opnd, IIFcvt>;
311   def PseudoCVT_S_L : ABSS_FT<"", FGR64Opnd, GPR64Opnd, IIFcvt>;
312   def PseudoCVT_D64_W : ABSS_FT<"", FGR64Opnd, GPR32Opnd, IIFcvt>;
313   def PseudoCVT_D64_L : ABSS_FT<"", FGR64Opnd, GPR64Opnd, IIFcvt>;
314 }
315
316 let Predicates = [NoNaNsFPMath, HasStdEnc] in {
317   def FABS_S : ABSS_FT<"abs.s", FGR32Opnd, FGR32Opnd, IIFcvt, fabs>,
318                ABSS_FM<0x5, 16>;
319   def FNEG_S : ABSS_FT<"neg.s", FGR32Opnd, FGR32Opnd, IIFcvt, fneg>,
320                ABSS_FM<0x7, 16>;
321   defm FABS : ABSS_M<"abs.d", IIFcvt, fabs>, ABSS_FM<0x5, 17>;
322   defm FNEG : ABSS_M<"neg.d", IIFcvt, fneg>, ABSS_FM<0x7, 17>;
323 }
324
325 def  FSQRT_S : ABSS_FT<"sqrt.s", FGR32Opnd, FGR32Opnd, IIFsqrtSingle,
326                fsqrt>, ABSS_FM<0x4, 16>;
327 defm FSQRT : ABSS_M<"sqrt.d", IIFsqrtDouble, fsqrt>, ABSS_FM<0x4, 17>;
328
329 // The odd-numbered registers are only referenced when doing loads,
330 // stores, and moves between floating-point and integer registers.
331 // When defining instructions, we reference all 32-bit registers,
332 // regardless of register aliasing.
333
334 /// Move Control Registers From/To CPU Registers
335 def CFC1 : MFC1_FT<"cfc1", GPR32Opnd, CCROpnd, IIFmove>, MFC1_FM<2>;
336 def CTC1 : MTC1_FT<"ctc1", CCROpnd, GPR32Opnd, IIFmove>, MFC1_FM<6>;
337 def MFC1 : MFC1_FT<"mfc1", GPR32Opnd, FGR32Opnd, IIFmoveC1, bitconvert>,
338            MFC1_FM<0>;
339 def MTC1 : MTC1_FT<"mtc1", FGR32Opnd, GPR32Opnd, IIFmoveC1, bitconvert>,
340            MFC1_FM<4>;
341 def MFHC1 : MFC1_FT<"mfhc1", GPR32Opnd, FGRH32Opnd, IIFmoveC1>,
342             MFC1_FM<3>;
343 def MTHC1 : MTC1_FT<"mthc1", FGRH32Opnd, GPR32Opnd, IIFmoveC1>,
344             MFC1_FM<7>;
345 def DMFC1 : MFC1_FT<"dmfc1", GPR64Opnd, FGR64Opnd, IIFmoveC1,
346             bitconvert>, MFC1_FM<1>;
347 def DMTC1 : MTC1_FT<"dmtc1", FGR64Opnd, GPR64Opnd, IIFmoveC1,
348             bitconvert>, MFC1_FM<5>;
349
350 def FMOV_S   : ABSS_FT<"mov.s", FGR32Opnd, FGR32Opnd, IIFmove>,
351                ABSS_FM<0x6, 16>;
352 def FMOV_D32 : ABSS_FT<"mov.d", AFGR64Opnd, AFGR64Opnd, IIFmove>,
353                ABSS_FM<0x6, 17>, Requires<[NotFP64bit, HasStdEnc]>;
354 def FMOV_D64 : ABSS_FT<"mov.d", FGR64Opnd, FGR64Opnd, IIFmove>,
355                ABSS_FM<0x6, 17>, Requires<[IsFP64bit, HasStdEnc]> {
356                  let DecoderNamespace = "Mips64";
357 }
358
359 /// Floating Point Memory Instructions
360 let Predicates = [HasStdEnc] in {
361   def LWC1 : LW_FT<"lwc1", FGR32Opnd, IIFLoad, load>, LW_FM<0x31>;
362   def SWC1 : SW_FT<"swc1", FGR32Opnd, IIFStore, store>, LW_FM<0x39>;
363 }
364
365 let Predicates = [IsFP64bit, HasStdEnc], DecoderNamespace = "Mips64" in {
366   def LDC164 : LW_FT<"ldc1", FGR64Opnd, IIFLoad, load>, LW_FM<0x35>;
367   def SDC164 : SW_FT<"sdc1", FGR64Opnd, IIFStore, store>, LW_FM<0x3d>;
368 }
369
370 let Predicates = [NotFP64bit, HasStdEnc] in {
371   def LDC1 : LW_FT<"ldc1", AFGR64Opnd, IIFLoad, load>, LW_FM<0x35>;
372   def SDC1 : SW_FT<"sdc1", AFGR64Opnd, IIFStore, store>, LW_FM<0x3d>;
373 }
374
375 /// Cop2 Memory Instructions
376 let Predicates = [HasStdEnc] in {
377   def LWC2 : LW_FT<"lwc2", COP2Opnd, NoItinerary, load>, LW_FM<0x32>;
378   def SWC2 : SW_FT<"swc2", COP2Opnd, NoItinerary, store>, LW_FM<0x3a>;
379   def LDC2 : LW_FT<"ldc2", COP2Opnd, NoItinerary, load>, LW_FM<0x36>;
380   def SDC2 : SW_FT<"sdc2", COP2Opnd, NoItinerary, store>, LW_FM<0x3e>;
381 }
382
383 // Indexed loads and stores.
384 let Predicates = [HasFPIdx, HasStdEnc] in {
385   def LWXC1 : LWXC1_FT<"lwxc1", FGR32Opnd, IIFLoad, load>, LWXC1_FM<0>;
386   def SWXC1 : SWXC1_FT<"swxc1", FGR32Opnd, IIFStore, store>, SWXC1_FM<8>;
387 }
388
389 let Predicates = [HasFPIdx, NotFP64bit, HasStdEnc] in {
390   def LDXC1 : LWXC1_FT<"ldxc1", AFGR64Opnd, IIFLoad, load>, LWXC1_FM<1>;
391   def SDXC1 : SWXC1_FT<"sdxc1", AFGR64Opnd, IIFStore, store>, SWXC1_FM<9>;
392 }
393
394 let Predicates = [HasFPIdx, IsFP64bit, HasStdEnc],
395     DecoderNamespace="Mips64" in {
396   def LDXC164 : LWXC1_FT<"ldxc1", FGR64Opnd, IIFLoad, load>, LWXC1_FM<1>;
397   def SDXC164 : SWXC1_FT<"sdxc1", FGR64Opnd, IIFStore, store>, SWXC1_FM<9>;
398 }
399
400 // Load/store doubleword indexed unaligned.
401 let Predicates = [NotFP64bit, HasStdEnc] in {
402   def LUXC1 : LWXC1_FT<"luxc1", AFGR64Opnd, IIFLoad>, LWXC1_FM<0x5>;
403   def SUXC1 : SWXC1_FT<"suxc1", AFGR64Opnd, IIFStore>, SWXC1_FM<0xd>;
404 }
405
406 let Predicates = [IsFP64bit, HasStdEnc], DecoderNamespace="Mips64" in {
407   def LUXC164 : LWXC1_FT<"luxc1", FGR64Opnd, IIFLoad>, LWXC1_FM<0x5>;
408   def SUXC164 : SWXC1_FT<"suxc1", FGR64Opnd, IIFStore>, SWXC1_FM<0xd>;
409 }
410
411 /// Floating-point Aritmetic
412 def FADD_S : ADDS_FT<"add.s", FGR32Opnd, IIFadd, 1, fadd>,
413              ADDS_FM<0x00, 16>;
414 defm FADD :  ADDS_M<"add.d", IIFadd, 1, fadd>, ADDS_FM<0x00, 17>;
415 def FDIV_S : ADDS_FT<"div.s", FGR32Opnd, IIFdivSingle, 0, fdiv>,
416              ADDS_FM<0x03, 16>;
417 defm FDIV :  ADDS_M<"div.d", IIFdivDouble, 0, fdiv>, ADDS_FM<0x03, 17>;
418 def FMUL_S : ADDS_FT<"mul.s", FGR32Opnd, IIFmulSingle, 1, fmul>,
419              ADDS_FM<0x02, 16>;
420 defm FMUL :  ADDS_M<"mul.d", IIFmulDouble, 1, fmul>, ADDS_FM<0x02, 17>;
421 def FSUB_S : ADDS_FT<"sub.s", FGR32Opnd, IIFadd, 0, fsub>,
422              ADDS_FM<0x01, 16>;
423 defm FSUB :  ADDS_M<"sub.d", IIFadd, 0, fsub>, ADDS_FM<0x01, 17>;
424
425 let Predicates = [HasMips32r2, HasStdEnc] in {
426   def MADD_S : MADDS_FT<"madd.s", FGR32Opnd, IIFmulSingle, fadd>,
427                MADDS_FM<4, 0>;
428   def MSUB_S : MADDS_FT<"msub.s", FGR32Opnd, IIFmulSingle, fsub>,
429                MADDS_FM<5, 0>;
430 }
431
432 let Predicates = [HasMips32r2, NoNaNsFPMath, HasStdEnc] in {
433   def NMADD_S : NMADDS_FT<"nmadd.s", FGR32Opnd, IIFmulSingle, fadd>,
434                 MADDS_FM<6, 0>;
435   def NMSUB_S : NMADDS_FT<"nmsub.s", FGR32Opnd, IIFmulSingle, fsub>,
436                 MADDS_FM<7, 0>;
437 }
438
439 let Predicates = [HasMips32r2, NotFP64bit, HasStdEnc] in {
440   def MADD_D32 : MADDS_FT<"madd.d", AFGR64Opnd, IIFmulDouble, fadd>,
441                  MADDS_FM<4, 1>;
442   def MSUB_D32 : MADDS_FT<"msub.d", AFGR64Opnd, IIFmulDouble, fsub>,
443                  MADDS_FM<5, 1>;
444 }
445
446 let Predicates = [HasMips32r2, NotFP64bit, NoNaNsFPMath, HasStdEnc] in {
447   def NMADD_D32 : NMADDS_FT<"nmadd.d", AFGR64Opnd, IIFmulDouble, fadd>,
448                   MADDS_FM<6, 1>;
449   def NMSUB_D32 : NMADDS_FT<"nmsub.d", AFGR64Opnd, IIFmulDouble, fsub>,
450                   MADDS_FM<7, 1>;
451 }
452
453 let Predicates = [HasMips32r2, IsFP64bit, HasStdEnc], isCodeGenOnly=1 in {
454   def MADD_D64 : MADDS_FT<"madd.d", FGR64Opnd, IIFmulDouble, fadd>,
455                  MADDS_FM<4, 1>;
456   def MSUB_D64 : MADDS_FT<"msub.d", FGR64Opnd, IIFmulDouble, fsub>,
457                  MADDS_FM<5, 1>;
458 }
459
460 let Predicates = [HasMips32r2, IsFP64bit, NoNaNsFPMath, HasStdEnc],
461     isCodeGenOnly=1 in {
462   def NMADD_D64 : NMADDS_FT<"nmadd.d", FGR64Opnd, IIFmulDouble, fadd>,
463                   MADDS_FM<6, 1>;
464   def NMSUB_D64 : NMADDS_FT<"nmsub.d", FGR64Opnd, IIFmulDouble, fsub>,
465                   MADDS_FM<7, 1>;
466 }
467
468 //===----------------------------------------------------------------------===//
469 // Floating Point Branch Codes
470 //===----------------------------------------------------------------------===//
471 // Mips branch codes. These correspond to condcode in MipsInstrInfo.h.
472 // They must be kept in synch.
473 def MIPS_BRANCH_F  : PatLeaf<(i32 0)>;
474 def MIPS_BRANCH_T  : PatLeaf<(i32 1)>;
475
476 def BC1F : BC1F_FT<"bc1f", IIBranch, MIPS_BRANCH_F>, BC1F_FM<0, 0>;
477 def BC1T : BC1F_FT<"bc1t", IIBranch, MIPS_BRANCH_T>, BC1F_FM<0, 1>;
478
479 //===----------------------------------------------------------------------===//
480 // Floating Point Flag Conditions
481 //===----------------------------------------------------------------------===//
482 // Mips condition codes. They must correspond to condcode in MipsInstrInfo.h.
483 // They must be kept in synch.
484 def MIPS_FCOND_F    : PatLeaf<(i32 0)>;
485 def MIPS_FCOND_UN   : PatLeaf<(i32 1)>;
486 def MIPS_FCOND_OEQ  : PatLeaf<(i32 2)>;
487 def MIPS_FCOND_UEQ  : PatLeaf<(i32 3)>;
488 def MIPS_FCOND_OLT  : PatLeaf<(i32 4)>;
489 def MIPS_FCOND_ULT  : PatLeaf<(i32 5)>;
490 def MIPS_FCOND_OLE  : PatLeaf<(i32 6)>;
491 def MIPS_FCOND_ULE  : PatLeaf<(i32 7)>;
492 def MIPS_FCOND_SF   : PatLeaf<(i32 8)>;
493 def MIPS_FCOND_NGLE : PatLeaf<(i32 9)>;
494 def MIPS_FCOND_SEQ  : PatLeaf<(i32 10)>;
495 def MIPS_FCOND_NGL  : PatLeaf<(i32 11)>;
496 def MIPS_FCOND_LT   : PatLeaf<(i32 12)>;
497 def MIPS_FCOND_NGE  : PatLeaf<(i32 13)>;
498 def MIPS_FCOND_LE   : PatLeaf<(i32 14)>;
499 def MIPS_FCOND_NGT  : PatLeaf<(i32 15)>;
500
501 /// Floating Point Compare
502 def FCMP_S32 : CEQS_FT<"s", FGR32, IIFcmp, MipsFPCmp>, CEQS_FM<16>;
503 def FCMP_D32 : CEQS_FT<"d", AFGR64, IIFcmp, MipsFPCmp>, CEQS_FM<17>,
504                Requires<[NotFP64bit, HasStdEnc]>;
505 let DecoderNamespace = "Mips64" in
506 def FCMP_D64 : CEQS_FT<"d", FGR64, IIFcmp, MipsFPCmp>, CEQS_FM<17>,
507                Requires<[IsFP64bit, HasStdEnc]>;
508
509 //===----------------------------------------------------------------------===//
510 // Floating Point Pseudo-Instructions
511 //===----------------------------------------------------------------------===//
512
513 // This pseudo instr gets expanded into 2 mtc1 instrs after register
514 // allocation.
515 class BuildPairF64Base<RegisterOperand RO> :
516   PseudoSE<(outs RO:$dst), (ins GPR32Opnd:$lo, GPR32Opnd:$hi),
517            [(set RO:$dst, (MipsBuildPairF64 GPR32Opnd:$lo, GPR32Opnd:$hi))]>;
518
519 def BuildPairF64 : BuildPairF64Base<AFGR64Opnd>,
520                    Requires<[NotFP64bit, HasStdEnc]>;
521 def BuildPairF64_64 : BuildPairF64Base<FGR64Opnd>,
522                       Requires<[IsFP64bit, HasStdEnc]>;
523
524 // This pseudo instr gets expanded into 2 mfc1 instrs after register
525 // allocation.
526 // if n is 0, lower part of src is extracted.
527 // if n is 1, higher part of src is extracted.
528 class ExtractElementF64Base<RegisterOperand RO> :
529   PseudoSE<(outs GPR32Opnd:$dst), (ins RO:$src, i32imm:$n),
530            [(set GPR32Opnd:$dst, (MipsExtractElementF64 RO:$src, imm:$n))]>;
531
532 def ExtractElementF64 : ExtractElementF64Base<AFGR64Opnd>,
533                         Requires<[NotFP64bit, HasStdEnc]>;
534 def ExtractElementF64_64 : ExtractElementF64Base<FGR64Opnd>,
535                            Requires<[IsFP64bit, HasStdEnc]>;
536
537 //===----------------------------------------------------------------------===//
538 // InstAliases.
539 //===----------------------------------------------------------------------===//
540 def : InstAlias<"bc1t $offset", (BC1T FCC0, brtarget:$offset)>;
541 def : InstAlias<"bc1f $offset", (BC1F FCC0, brtarget:$offset)>;
542
543 //===----------------------------------------------------------------------===//
544 // Floating Point Patterns
545 //===----------------------------------------------------------------------===//
546 def : MipsPat<(f32 fpimm0), (MTC1 ZERO)>;
547 def : MipsPat<(f32 fpimm0neg), (FNEG_S (MTC1 ZERO))>;
548
549 def : MipsPat<(f32 (sint_to_fp GPR32Opnd:$src)),
550               (PseudoCVT_S_W GPR32Opnd:$src)>;
551 def : MipsPat<(MipsTruncIntFP FGR32Opnd:$src),
552               (TRUNC_W_S FGR32Opnd:$src)>;
553
554 let Predicates = [NotFP64bit, HasStdEnc] in {
555   def : MipsPat<(f64 (sint_to_fp GPR32Opnd:$src)),
556                 (PseudoCVT_D32_W GPR32Opnd:$src)>;
557   def : MipsPat<(MipsTruncIntFP AFGR64Opnd:$src),
558                 (TRUNC_W_D32 AFGR64Opnd:$src)>;
559   def : MipsPat<(f32 (fround AFGR64Opnd:$src)),
560                 (CVT_S_D32 AFGR64Opnd:$src)>;
561   def : MipsPat<(f64 (fextend FGR32Opnd:$src)),
562                 (CVT_D32_S FGR32Opnd:$src)>;
563 }
564
565 let Predicates = [IsFP64bit, HasStdEnc] in {
566   def : MipsPat<(f64 fpimm0), (DMTC1 ZERO_64)>;
567   def : MipsPat<(f64 fpimm0neg), (FNEG_D64 (DMTC1 ZERO_64))>;
568
569   def : MipsPat<(f64 (sint_to_fp GPR32Opnd:$src)),
570                 (PseudoCVT_D64_W GPR32Opnd:$src)>;
571   def : MipsPat<(f32 (sint_to_fp GPR64Opnd:$src)),
572                 (EXTRACT_SUBREG (PseudoCVT_S_L GPR64Opnd:$src), sub_lo)>;
573   def : MipsPat<(f64 (sint_to_fp GPR64Opnd:$src)),
574                 (PseudoCVT_D64_L GPR64Opnd:$src)>;
575
576   def : MipsPat<(MipsTruncIntFP FGR64Opnd:$src),
577                 (TRUNC_W_D64 FGR64Opnd:$src)>;
578   def : MipsPat<(MipsTruncIntFP FGR32Opnd:$src),
579                 (TRUNC_L_S FGR32Opnd:$src)>;
580   def : MipsPat<(MipsTruncIntFP FGR64Opnd:$src),
581                 (TRUNC_L_D64 FGR64Opnd:$src)>;
582
583   def : MipsPat<(f32 (fround FGR64Opnd:$src)),
584                 (CVT_S_D64 FGR64Opnd:$src)>;
585   def : MipsPat<(f64 (fextend FGR32Opnd:$src)),
586                 (CVT_D64_S FGR32Opnd:$src)>;
587 }
588
589 // Patterns for loads/stores with a reg+imm operand.
590 let AddedComplexity = 40 in {
591   let Predicates = [HasStdEnc] in {
592     def : LoadRegImmPat<LWC1, f32, load>;
593     def : StoreRegImmPat<SWC1, f32>;
594   }
595
596   let Predicates = [IsFP64bit, HasStdEnc] in {
597     def : LoadRegImmPat<LDC164, f64, load>;
598     def : StoreRegImmPat<SDC164, f64>;
599   }
600
601   let Predicates = [NotFP64bit, HasStdEnc] in {
602     def : LoadRegImmPat<LDC1, f64, load>;
603     def : StoreRegImmPat<SDC1, f64>;
604   }
605 }