]> CyberLeo.Net >> Repos - FreeBSD/releng/10.3.git/blob - contrib/gcc/doc/gcc.1
- Copy stable/10@296371 to releng/10.3 in preparation for 10.3-RC1
[FreeBSD/releng/10.3.git] / contrib / gcc / doc / gcc.1
1 .\" Automatically generated by Pod::Man v1.37, Pod::Parser v1.14
2 .\"
3 .\" Standard preamble:
4 .\" ========================================================================
5 .de Sh \" Subsection heading
6 .br
7 .if t .Sp
8 .ne 5
9 .PP
10 \fB\\$1\fR
11 .PP
12 ..
13 .de Sp \" Vertical space (when we can't use .PP)
14 .if t .sp .5v
15 .if n .sp
16 ..
17 .de Vb \" Begin verbatim text
18 .ft CW
19 .nf
20 .ne \\$1
21 ..
22 .de Ve \" End verbatim text
23 .ft R
24 .fi
25 ..
26 .\" Set up some character translations and predefined strings.  \*(-- will
27 .\" give an unbreakable dash, \*(PI will give pi, \*(L" will give a left
28 .\" double quote, and \*(R" will give a right double quote.  | will give a
29 .\" real vertical bar.  \*(C+ will give a nicer C++.  Capital omega is used to
30 .\" do unbreakable dashes and therefore won't be available.  \*(C` and \*(C'
31 .\" expand to `' in nroff, nothing in troff, for use with C<>.
32 .tr \(*W-|\(bv\*(Tr
33 .ds C+ C\v'-.1v'\h'-1p'\s-2+\h'-1p'+\s0\v'.1v'\h'-1p'
34 .ie n \{\
35 .    ds -- \(*W-
36 .    ds PI pi
37 .    if (\n(.H=4u)&(1m=24u) .ds -- \(*W\h'-12u'\(*W\h'-12u'-\" diablo 10 pitch
38 .    if (\n(.H=4u)&(1m=20u) .ds -- \(*W\h'-12u'\(*W\h'-8u'-\"  diablo 12 pitch
39 .    ds L" ""
40 .    ds R" ""
41 .    ds C` ""
42 .    ds C' ""
43 'br\}
44 .el\{\
45 .    ds -- \|\(em\|
46 .    ds PI \(*p
47 .    ds L" ``
48 .    ds R" ''
49 'br\}
50 .\"
51 .\" If the F register is turned on, we'll generate index entries on stderr for
52 .\" titles (.TH), headers (.SH), subsections (.Sh), items (.Ip), and index
53 .\" entries marked with X<> in POD.  Of course, you'll have to process the
54 .\" output yourself in some meaningful fashion.
55 .if \nF \{\
56 .    de IX
57 .    tm Index:\\$1\t\\n%\t"\\$2"
58 ..
59 .    nr % 0
60 .    rr F
61 .\}
62 .\"
63 .\" For nroff, turn off justification.  Always turn off hyphenation; it makes
64 .\" way too many mistakes in technical documents.
65 .hy 0
66 .if n .na
67 .\"
68 .\" Accent mark definitions (@(#)ms.acc 1.5 88/02/08 SMI; from UCB 4.2).
69 .\" Fear.  Run.  Save yourself.  No user-serviceable parts.
70 .    \" fudge factors for nroff and troff
71 .if n \{\
72 .    ds #H 0
73 .    ds #V .8m
74 .    ds #F .3m
75 .    ds #[ \f1
76 .    ds #] \fP
77 .\}
78 .if t \{\
79 .    ds #H ((1u-(\\\\n(.fu%2u))*.13m)
80 .    ds #V .6m
81 .    ds #F 0
82 .    ds #[ \&
83 .    ds #] \&
84 .\}
85 .    \" simple accents for nroff and troff
86 .if n \{\
87 .    ds ' \&
88 .    ds ` \&
89 .    ds ^ \&
90 .    ds , \&
91 .    ds ~ ~
92 .    ds /
93 .\}
94 .if t \{\
95 .    ds ' \\k:\h'-(\\n(.wu*8/10-\*(#H)'\'\h"|\\n:u"
96 .    ds ` \\k:\h'-(\\n(.wu*8/10-\*(#H)'\`\h'|\\n:u'
97 .    ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'^\h'|\\n:u'
98 .    ds , \\k:\h'-(\\n(.wu*8/10)',\h'|\\n:u'
99 .    ds ~ \\k:\h'-(\\n(.wu-\*(#H-.1m)'~\h'|\\n:u'
100 .    ds / \\k:\h'-(\\n(.wu*8/10-\*(#H)'\z\(sl\h'|\\n:u'
101 .\}
102 .    \" troff and (daisy-wheel) nroff accents
103 .ds : \\k:\h'-(\\n(.wu*8/10-\*(#H+.1m+\*(#F)'\v'-\*(#V'\z.\h'.2m+\*(#F'.\h'|\\n:u'\v'\*(#V'
104 .ds 8 \h'\*(#H'\(*b\h'-\*(#H'
105 .ds o \\k:\h'-(\\n(.wu+\w'\(de'u-\*(#H)/2u'\v'-.3n'\*(#[\z\(de\v'.3n'\h'|\\n:u'\*(#]
106 .ds d- \h'\*(#H'\(pd\h'-\w'~'u'\v'-.25m'\f2\(hy\fP\v'.25m'\h'-\*(#H'
107 .ds D- D\\k:\h'-\w'D'u'\v'-.11m'\z\(hy\v'.11m'\h'|\\n:u'
108 .ds th \*(#[\v'.3m'\s+1I\s-1\v'-.3m'\h'-(\w'I'u*2/3)'\s-1o\s+1\*(#]
109 .ds Th \*(#[\s+2I\s-2\h'-\w'I'u*3/5'\v'-.3m'o\v'.3m'\*(#]
110 .ds ae a\h'-(\w'a'u*4/10)'e
111 .ds Ae A\h'-(\w'A'u*4/10)'E
112 .    \" corrections for vroff
113 .if v .ds ~ \\k:\h'-(\\n(.wu*9/10-\*(#H)'\s-2\u~\d\s+2\h'|\\n:u'
114 .if v .ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'\v'-.4m'^\v'.4m'\h'|\\n:u'
115 .    \" for low resolution devices (crt and lpr)
116 .if \n(.H>23 .if \n(.V>19 \
117 \{\
118 .    ds : e
119 .    ds 8 ss
120 .    ds o a
121 .    ds d- d\h'-1'\(ga
122 .    ds D- D\h'-1'\(hy
123 .    ds th \o'bp'
124 .    ds Th \o'LP'
125 .    ds ae ae
126 .    ds Ae AE
127 .\}
128 .rm #[ #] #H #V #F C
129 .\" ========================================================================
130 .\"
131 .IX Title "GCC 1"
132 .TH GCC 1 "2011-03-07" "gcc-4.2.1" "GNU"
133 .SH "NAME"
134 gcc \- GNU project C and C++ compiler
135 .SH "SYNOPSIS"
136 .IX Header "SYNOPSIS"
137 gcc [\fB\-c\fR|\fB\-S\fR|\fB\-E\fR] [\fB\-std=\fR\fIstandard\fR]
138     [\fB\-g\fR] [\fB\-pg\fR] [\fB\-O\fR\fIlevel\fR]
139     [\fB\-W\fR\fIwarn\fR...] [\fB\-pedantic\fR]
140     [\fB\-I\fR\fIdir\fR...] [\fB\-L\fR\fIdir\fR...]
141     [\fB\-D\fR\fImacro\fR[=\fIdefn\fR]...] [\fB\-U\fR\fImacro\fR]
142     [\fB\-f\fR\fIoption\fR...] [\fB\-m\fR\fImachine-option\fR...]
143     [\fB\-o\fR \fIoutfile\fR] [@\fIfile\fR] \fIinfile\fR...
144 .PP
145 Only the most useful options are listed here; see below for the
146 remainder.  \fBg++\fR accepts mostly the same options as \fBgcc\fR.
147 .SH "DESCRIPTION"
148 .IX Header "DESCRIPTION"
149 When you invoke \s-1GCC\s0, it normally does preprocessing, compilation,
150 assembly and linking.  The \*(L"overall options\*(R" allow you to stop this
151 process at an intermediate stage.  For example, the \fB\-c\fR option
152 says not to run the linker.  Then the output consists of object files
153 output by the assembler.
154 .PP
155 Other options are passed on to one stage of processing.  Some options
156 control the preprocessor and others the compiler itself.  Yet other
157 options control the assembler and linker; most of these are not
158 documented here, since you rarely need to use any of them.
159 .PP
160 Most of the command line options that you can use with \s-1GCC\s0 are useful
161 for C programs; when an option is only useful with another language
162 (usually \*(C+), the explanation says so explicitly.  If the description
163 for a particular option does not mention a source language, you can use
164 that option with all supported languages.
165 .PP
166 The \fBgcc\fR program accepts options and file names as operands.  Many
167 options have multi-letter names; therefore multiple single-letter options
168 may \fInot\fR be grouped: \fB\-dr\fR is very different from \fB\-d\ \-r\fR.
169 .PP
170 You can mix options and other arguments.  For the most part, the order
171 you use doesn't matter.  Order does matter when you use several options
172 of the same kind; for example, if you specify \fB\-L\fR more than once,
173 the directories are searched in the order specified.
174 .PP
175 Many options have long names starting with \fB\-f\fR or with
176 \&\fB\-W\fR\-\-\-for example, 
177 \&\fB\-fmove\-loop\-invariants\fR, \fB\-Wformat\fR and so on.  Most of
178 these have both positive and negative forms; the negative form of
179 \&\fB\-ffoo\fR would be \fB\-fno\-foo\fR.  This manual documents
180 only one of these two forms, whichever one is not the default.
181 .SH "OPTIONS"
182 .IX Header "OPTIONS"
183 .Sh "Option Summary"
184 .IX Subsection "Option Summary"
185 Here is a summary of all the options, grouped by type.  Explanations are
186 in the following sections.
187 .IP "\fIOverall Options\fR" 4
188 .IX Item "Overall Options"
189 \&\fB\-c  \-S  \-E  \-o\fR \fIfile\fR  \fB\-combine \-pipe  \-pass\-exit\-codes  
190 \&\-x\fR \fIlanguage\fR  \fB\-v  \-###  \-\-help  \-\-target\-help  \-\-version @\fR\fIfile\fR
191 .IP "\fIC Language Options\fR" 4
192 .IX Item "C Language Options"
193 \&\fB\-ansi  \-std=\fR\fIstandard\fR  \fB\-fgnu89\-inline 
194 \&\-aux\-info\fR \fIfilename\fR 
195 \&\fB\-fno\-asm  \-fno\-builtin  \-fno\-builtin\-\fR\fIfunction\fR 
196 \&\fB\-fhosted  \-ffreestanding \-fopenmp \-fms\-extensions 
197 \&\-trigraphs  \-no\-integrated\-cpp  \-traditional  \-traditional\-cpp 
198 \&\-fallow\-single\-precision  \-fcond\-mismatch 
199 \&\-fsigned\-bitfields  \-fsigned\-char 
200 \&\-funsigned\-bitfields  \-funsigned\-char\fR
201 .IP "\fI\*(C+ Language Options\fR" 4
202 .IX Item " Language Options"
203 \&\fB\-fabi\-version=\fR\fIn\fR  \fB\-fno\-access\-control  \-fcheck\-new 
204 \&\-fconserve\-space  \-ffriend\-injection 
205 \&\-fno\-elide\-constructors 
206 \&\-fno\-enforce\-eh\-specs 
207 \&\-ffor\-scope  \-fno\-for\-scope  \-fno\-gnu\-keywords 
208 \&\-fno\-implicit\-templates 
209 \&\-fno\-implicit\-inline\-templates 
210 \&\-fno\-implement\-inlines  \-fms\-extensions 
211 \&\-fno\-nonansi\-builtins  \-fno\-operator\-names 
212 \&\-fno\-optional\-diags  \-fpermissive 
213 \&\-frepo  \-fno\-rtti  \-fstats  \-ftemplate\-depth\-\fR\fIn\fR 
214 \&\fB\-fno\-threadsafe\-statics \-fuse\-cxa\-atexit  \-fno\-weak  \-nostdinc++ 
215 \&\-fno\-default\-inline  \-fvisibility\-inlines\-hidden 
216 \&\-Wabi  \-Wctor\-dtor\-privacy 
217 \&\-Wnon\-virtual\-dtor  \-Wreorder 
218 \&\-Weffc++  \-Wno\-deprecated  \-Wstrict\-null\-sentinel 
219 \&\-Wno\-non\-template\-friend  \-Wold\-style\-cast 
220 \&\-Woverloaded\-virtual  \-Wno\-pmf\-conversions 
221 \&\-Wsign\-promo\fR
222 .IP "\fILanguage Independent Options\fR" 4
223 .IX Item "Language Independent Options"
224 \&\fB\-fmessage\-length=\fR\fIn\fR  
225 \&\fB\-fdiagnostics\-show\-location=\fR[\fBonce\fR|\fBevery-line\fR]  
226 \&\fB\-fdiagnostics\-show\-option\fR
227 .IP "\fIWarning Options\fR" 4
228 .IX Item "Warning Options"
229 \&\fB\-fsyntax\-only  \-pedantic  \-pedantic\-errors 
230 \&\-w  \-Wextra  \-Wall  \-Waddress  \-Waggregate\-return \-Wno\-attributes 
231 \&\-Wc++\-compat \-Wcast\-align  \-Wcast\-qual  \-Wchar\-subscripts  \-Wcomment 
232 \&\-Wconversion  \-Wno\-deprecated\-declarations 
233 \&\-Wdisabled\-optimization  \-Wno\-div\-by\-zero  \-Wno\-endif\-labels 
234 \&\-Werror  \-Werror=* \-Werror\-implicit\-function\-declaration 
235 \&\-Wfatal\-errors  \-Wfloat\-equal  \-Wformat  \-Wformat=2 
236 \&\-Wno\-format\-extra\-args \-Wformat\-nonliteral 
237 \&\-Wformat\-security  \-Wformat\-y2k 
238 \&\-Wimplicit  \-Wimplicit\-function\-declaration  \-Wimplicit\-int 
239 \&\-Wimport  \-Wno\-import  \-Winit\-self  \-Winline 
240 \&\-Wno\-int\-to\-pointer\-cast 
241 \&\-Wno\-invalid\-offsetof  \-Winvalid\-pch 
242 \&\-Wlarger\-than\-\fR\fIlen\fR  \fB\-Wunsafe\-loop\-optimizations  \-Wlong\-long 
243 \&\-Wmain  \-Wmissing\-braces  \-Wmissing\-field\-initializers 
244 \&\-Wmissing\-format\-attribute  \-Wmissing\-include\-dirs 
245 \&\-Wmissing\-noreturn 
246 \&\-Wno\-multichar  \-Wnonnull  \-Wno\-overflow 
247 \&\-Woverlength\-strings  \-Wpacked  \-Wpadded 
248 \&\-Wparentheses  \-Wpointer\-arith  \-Wno\-pointer\-to\-int\-cast 
249 \&\-Wredundant\-decls 
250 \&\-Wreturn\-type  \-Wsequence\-point  \-Wshadow 
251 \&\-Wsign\-compare  \-Wstack\-protector 
252 \&\-Wstrict\-aliasing \-Wstrict\-aliasing=2 
253 \&\-Wstrict\-overflow \-Wstrict\-overflow=\fR\fIn\fR 
254 \&\fB\-Wswitch  \-Wswitch\-default  \-Wswitch\-enum 
255 \&\-Wsystem\-headers  \-Wtrigraphs  \-Wundef  \-Wuninitialized 
256 \&\-Wunknown\-pragmas  \-Wno\-pragmas \-Wunreachable\-code 
257 \&\-Wunused  \-Wunused\-function  \-Wunused\-label  \-Wunused\-parameter 
258 \&\-Wunused\-value  \-Wunused\-variable  \-Wvariadic\-macros 
259 \&\-Wvolatile\-register\-var  \-Wwrite\-strings\fR
260 .IP "\fIC\-only Warning Options\fR" 4
261 .IX Item "C-only Warning Options"
262 \&\fB\-Wbad\-function\-cast  \-Wmissing\-declarations 
263 \&\-Wmissing\-prototypes  \-Wnested\-externs  \-Wold\-style\-definition 
264 \&\-Wstrict\-prototypes  \-Wtraditional 
265 \&\-Wdeclaration\-after\-statement \-Wpointer\-sign\fR
266 .IP "\fIDebugging Options\fR" 4
267 .IX Item "Debugging Options"
268 \&\fB\-d\fR\fIletters\fR  \fB\-dumpspecs  \-dumpmachine  \-dumpversion 
269 \&\-fdump\-noaddr \-fdump\-unnumbered  \-fdump\-translation\-unit\fR[\fB\-\fR\fIn\fR] 
270 \&\fB\-fdump\-class\-hierarchy\fR[\fB\-\fR\fIn\fR] 
271 \&\fB\-fdump\-ipa\-all \-fdump\-ipa\-cgraph 
272 \&\-fdump\-tree\-all 
273 \&\-fdump\-tree\-original\fR[\fB\-\fR\fIn\fR]  
274 \&\fB\-fdump\-tree\-optimized\fR[\fB\-\fR\fIn\fR] 
275 \&\fB\-fdump\-tree\-inlined\fR[\fB\-\fR\fIn\fR] 
276 \&\fB\-fdump\-tree\-cfg \-fdump\-tree\-vcg \-fdump\-tree\-alias 
277 \&\-fdump\-tree\-ch 
278 \&\-fdump\-tree\-ssa\fR[\fB\-\fR\fIn\fR] \fB\-fdump\-tree\-pre\fR[\fB\-\fR\fIn\fR] 
279 \&\fB\-fdump\-tree\-ccp\fR[\fB\-\fR\fIn\fR] \fB\-fdump\-tree\-dce\fR[\fB\-\fR\fIn\fR] 
280 \&\fB\-fdump\-tree\-gimple\fR[\fB\-raw\fR] \fB\-fdump\-tree\-mudflap\fR[\fB\-\fR\fIn\fR] 
281 \&\fB\-fdump\-tree\-dom\fR[\fB\-\fR\fIn\fR] 
282 \&\fB\-fdump\-tree\-dse\fR[\fB\-\fR\fIn\fR] 
283 \&\fB\-fdump\-tree\-phiopt\fR[\fB\-\fR\fIn\fR] 
284 \&\fB\-fdump\-tree\-forwprop\fR[\fB\-\fR\fIn\fR] 
285 \&\fB\-fdump\-tree\-copyrename\fR[\fB\-\fR\fIn\fR] 
286 \&\fB\-fdump\-tree\-nrv \-fdump\-tree\-vect 
287 \&\-fdump\-tree\-sink 
288 \&\-fdump\-tree\-sra\fR[\fB\-\fR\fIn\fR] 
289 \&\fB\-fdump\-tree\-salias 
290 \&\-fdump\-tree\-fre\fR[\fB\-\fR\fIn\fR] 
291 \&\fB\-fdump\-tree\-vrp\fR[\fB\-\fR\fIn\fR] 
292 \&\fB\-ftree\-vectorizer\-verbose=\fR\fIn\fR 
293 \&\fB\-fdump\-tree\-storeccp\fR[\fB\-\fR\fIn\fR] 
294 \&\fB\-feliminate\-dwarf2\-dups \-feliminate\-unused\-debug\-types 
295 \&\-feliminate\-unused\-debug\-symbols \-femit\-class\-debug\-always 
296 \&\-fmem\-report \-fprofile\-arcs 
297 \&\-frandom\-seed=\fR\fIstring\fR \fB\-fsched\-verbose=\fR\fIn\fR 
298 \&\fB\-ftest\-coverage  \-ftime\-report \-fvar\-tracking 
299 \&\-g  \-g\fR\fIlevel\fR  \fB\-gcoff \-gdwarf\-2 
300 \&\-ggdb  \-gstabs  \-gstabs+  \-gvms  \-gxcoff  \-gxcoff+ 
301 \&\-p  \-pg  \-print\-file\-name=\fR\fIlibrary\fR  \fB\-print\-libgcc\-file\-name 
302 \&\-print\-multi\-directory  \-print\-multi\-lib 
303 \&\-print\-prog\-name=\fR\fIprogram\fR  \fB\-print\-search\-dirs  \-Q 
304 \&\-save\-temps  \-time\fR
305 .IP "\fIOptimization Options\fR" 4
306 .IX Item "Optimization Options"
307 \&\fB\-falign\-functions=\fR\fIn\fR  \fB\-falign\-jumps=\fR\fIn\fR 
308 \&\fB\-falign\-labels=\fR\fIn\fR  \fB\-falign\-loops=\fR\fIn\fR  
309 \&\fB\-fbounds\-check \-fmudflap \-fmudflapth \-fmudflapir 
310 \&\-fbranch\-probabilities \-fprofile\-values \-fvpt \-fbranch\-target\-load\-optimize 
311 \&\-fbranch\-target\-load\-optimize2 \-fbtr\-bb\-exclusive 
312 \&\-fcaller\-saves  \-fcprop\-registers  \-fcse\-follow\-jumps 
313 \&\-fcse\-skip\-blocks  \-fcx\-limited\-range  \-fdata\-sections 
314 \&\-fdelayed\-branch  \-fdelete\-null\-pointer\-checks \-fearly\-inlining 
315 \&\-fexpensive\-optimizations  \-ffast\-math  \-ffloat\-store 
316 \&\-fforce\-addr  \-ffunction\-sections 
317 \&\-fgcse  \-fgcse\-lm  \-fgcse\-sm  \-fgcse\-las  \-fgcse\-after\-reload 
318 \&\-fcrossjumping  \-fif\-conversion  \-fif\-conversion2 
319 \&\-finline\-functions  \-finline\-functions\-called\-once 
320 \&\-finline\-limit=\fR\fIn\fR  \fB\-fkeep\-inline\-functions 
321 \&\-fkeep\-static\-consts  \-fmerge\-constants  \-fmerge\-all\-constants 
322 \&\-fmodulo\-sched \-fno\-branch\-count\-reg 
323 \&\-fno\-default\-inline  \-fno\-defer\-pop \-fmove\-loop\-invariants 
324 \&\-fno\-function\-cse  \-fno\-guess\-branch\-probability 
325 \&\-fno\-inline  \-fno\-math\-errno  \-fno\-peephole  \-fno\-peephole2 
326 \&\-funsafe\-math\-optimizations  \-funsafe\-loop\-optimizations  \-ffinite\-math\-only 
327 \&\-fno\-toplevel\-reorder \-fno\-trapping\-math  \-fno\-zero\-initialized\-in\-bss 
328 \&\-fomit\-frame\-pointer  \-foptimize\-register\-move 
329 \&\-foptimize\-sibling\-calls  \-fprefetch\-loop\-arrays 
330 \&\-fprofile\-generate \-fprofile\-use 
331 \&\-fregmove  \-frename\-registers 
332 \&\-freorder\-blocks  \-freorder\-blocks\-and\-partition \-freorder\-functions 
333 \&\-frerun\-cse\-after\-loop 
334 \&\-frounding\-math \-frtl\-abstract\-sequences 
335 \&\-fschedule\-insns  \-fschedule\-insns2 
336 \&\-fno\-sched\-interblock  \-fno\-sched\-spec  \-fsched\-spec\-load 
337 \&\-fsched\-spec\-load\-dangerous  
338 \&\-fsched\-stalled\-insns=\fR\fIn\fR \fB\-fsched\-stalled\-insns\-dep=\fR\fIn\fR 
339 \&\fB\-fsched2\-use\-superblocks 
340 \&\-fsched2\-use\-traces \-fsee \-freschedule\-modulo\-scheduled\-loops 
341 \&\-fsection\-anchors  \-fsignaling\-nans  \-fsingle\-precision\-constant 
342 \&\-fstack\-protector  \-fstack\-protector\-all   \-fstack\-protector\-strong
343 \&\-fstrict\-aliasing  \-fstrict\-overflow  \-ftracer  \-fthread\-jumps 
344 \&\-funroll\-all\-loops  \-funroll\-loops  \-fpeel\-loops 
345 \&\-fsplit\-ivs\-in\-unroller \-funswitch\-loops 
346 \&\-fvariable\-expansion\-in\-unroller 
347 \&\-ftree\-pre  \-ftree\-ccp  \-ftree\-dce \-ftree\-loop\-optimize 
348 \&\-ftree\-loop\-linear \-ftree\-loop\-im \-ftree\-loop\-ivcanon \-fivopts 
349 \&\-ftree\-dominator\-opts \-ftree\-dse \-ftree\-copyrename \-ftree\-sink 
350 \&\-ftree\-ch \-ftree\-sra \-ftree\-ter \-ftree\-lrs \-ftree\-fre \-ftree\-vectorize 
351 \&\-ftree\-vect\-loop\-version \-ftree\-salias \-fipa\-pta \-fweb 
352 \&\-ftree\-copy\-prop \-ftree\-store\-ccp \-ftree\-store\-copy\-prop \-fwhole\-program 
353 \&\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR
354 \&\fB\-O  \-O0  \-O1  \-O2  \-O3  \-Os\fR
355 .IP "\fIPreprocessor Options\fR" 4
356 .IX Item "Preprocessor Options"
357 \&\fB\-A\fR\fIquestion\fR\fB=\fR\fIanswer\fR 
358 \&\fB\-A\-\fR\fIquestion\fR[\fB=\fR\fIanswer\fR] 
359 \&\fB\-C  \-dD  \-dI  \-dM  \-dN 
360 \&\-D\fR\fImacro\fR[\fB=\fR\fIdefn\fR]  \fB\-E  \-H 
361 \&\-idirafter\fR \fIdir\fR 
362 \&\fB\-include\fR \fIfile\fR  \fB\-imacros\fR \fIfile\fR 
363 \&\fB\-iprefix\fR \fIfile\fR  \fB\-iwithprefix\fR \fIdir\fR 
364 \&\fB\-iwithprefixbefore\fR \fIdir\fR  \fB\-isystem\fR \fIdir\fR 
365 \&\fB\-imultilib\fR \fIdir\fR \fB\-isysroot\fR \fIdir\fR 
366 \&\fB\-M  \-MM  \-MF  \-MG  \-MP  \-MQ  \-MT  \-nostdinc  
367 \&\-P  \-fworking\-directory  \-remap 
368 \&\-trigraphs  \-undef  \-U\fR\fImacro\fR  \fB\-Wp,\fR\fIoption\fR 
369 \&\fB\-Xpreprocessor\fR \fIoption\fR
370 .IP "\fIAssembler Option\fR" 4
371 .IX Item "Assembler Option"
372 \&\fB\-Wa,\fR\fIoption\fR  \fB\-Xassembler\fR \fIoption\fR
373 .IP "\fILinker Options\fR" 4
374 .IX Item "Linker Options"
375 \&\fIobject-file-name\fR  \fB\-l\fR\fIlibrary\fR 
376 \&\fB\-nostartfiles  \-nodefaultlibs  \-nostdlib \-pie \-rdynamic 
377 \&\-s  \-static  \-static\-libgcc  \-shared  \-shared\-libgcc  \-symbolic 
378 \&\-Wl,\fR\fIoption\fR  \fB\-Xlinker\fR \fIoption\fR 
379 \&\fB\-u\fR \fIsymbol\fR
380 .IP "\fIDirectory Options\fR" 4
381 .IX Item "Directory Options"
382 \&\fB\-B\fR\fIprefix\fR  \fB\-I\fR\fIdir\fR  \fB\-iquote\fR\fIdir\fR  \fB\-L\fR\fIdir\fR
383 \&\fB\-specs=\fR\fIfile\fR  \fB\-I\- \-\-sysroot=\fR\fIdir\fR
384 .IP "\fITarget Options\fR" 4
385 .IX Item "Target Options"
386 \&\fB\-V\fR \fIversion\fR  \fB\-b\fR \fImachine\fR
387 .IP "\fIMachine Dependent Options\fR" 4
388 .IX Item "Machine Dependent Options"
389 \&\fI\s-1ARC\s0 Options\fR
390 \&\fB\-EB  \-EL 
391 \&\-mmangle\-cpu  \-mcpu=\fR\fIcpu\fR  \fB\-mtext=\fR\fItext-section\fR 
392 \&\fB\-mdata=\fR\fIdata-section\fR  \fB\-mrodata=\fR\fIreadonly-data-section\fR
393 .Sp
394 \&\fI\s-1ARM\s0 Options\fR
395 \&\fB\-mapcs\-frame  \-mno\-apcs\-frame 
396 \&\-mabi=\fR\fIname\fR 
397 \&\fB\-mapcs\-stack\-check  \-mno\-apcs\-stack\-check 
398 \&\-mapcs\-float  \-mno\-apcs\-float 
399 \&\-mapcs\-reentrant  \-mno\-apcs\-reentrant 
400 \&\-msched\-prolog  \-mno\-sched\-prolog 
401 \&\-mlittle\-endian  \-mbig\-endian  \-mwords\-little\-endian 
402 \&\-mfloat\-abi=\fR\fIname\fR  \fB\-msoft\-float  \-mhard\-float  \-mfpe 
403 \&\-mthumb\-interwork  \-mno\-thumb\-interwork 
404 \&\-mcpu=\fR\fIname\fR  \fB\-march=\fR\fIname\fR  \fB\-mfpu=\fR\fIname\fR  
405 \&\fB\-mstructure\-size\-boundary=\fR\fIn\fR 
406 \&\fB\-mabort\-on\-noreturn 
407 \&\-mlong\-calls  \-mno\-long\-calls 
408 \&\-msingle\-pic\-base  \-mno\-single\-pic\-base 
409 \&\-mpic\-register=\fR\fIreg\fR 
410 \&\fB\-mnop\-fun\-dllimport 
411 \&\-mcirrus\-fix\-invalid\-insns \-mno\-cirrus\-fix\-invalid\-insns 
412 \&\-mpoke\-function\-name 
413 \&\-mthumb  \-marm 
414 \&\-mtpcs\-frame  \-mtpcs\-leaf\-frame 
415 \&\-mcaller\-super\-interworking  \-mcallee\-super\-interworking 
416 \&\-mtp=\fR\fIname\fR
417 .Sp
418 \&\fI\s-1AVR\s0 Options\fR
419 \&\fB\-mmcu=\fR\fImcu\fR  \fB\-msize  \-minit\-stack=\fR\fIn\fR  \fB\-mno\-interrupts 
420 \&\-mcall\-prologues  \-mno\-tablejump  \-mtiny\-stack  \-mint8\fR
421 .Sp
422 \&\fIBlackfin Options\fR
423 \&\fB\-momit\-leaf\-frame\-pointer \-mno\-omit\-leaf\-frame\-pointer 
424 \&\-mspecld\-anomaly \-mno\-specld\-anomaly \-mcsync\-anomaly \-mno\-csync\-anomaly 
425 \&\-mlow\-64k \-mno\-low64k \-mid\-shared\-library 
426 \&\-mno\-id\-shared\-library \-mshared\-library\-id=\fR\fIn\fR 
427 \&\fB\-mlong\-calls  \-mno\-long\-calls\fR
428 .Sp
429 \&\fI\s-1CRIS\s0 Options\fR
430 \&\fB\-mcpu=\fR\fIcpu\fR  \fB\-march=\fR\fIcpu\fR  \fB\-mtune=\fR\fIcpu\fR 
431 \&\fB\-mmax\-stack\-frame=\fR\fIn\fR  \fB\-melinux\-stacksize=\fR\fIn\fR 
432 \&\fB\-metrax4  \-metrax100  \-mpdebug  \-mcc\-init  \-mno\-side\-effects 
433 \&\-mstack\-align  \-mdata\-align  \-mconst\-align 
434 \&\-m32\-bit  \-m16\-bit  \-m8\-bit  \-mno\-prologue\-epilogue  \-mno\-gotplt 
435 \&\-melf  \-maout  \-melinux  \-mlinux  \-sim  \-sim2 
436 \&\-mmul\-bug\-workaround  \-mno\-mul\-bug\-workaround\fR
437 .Sp
438 \&\fI\s-1CRX\s0 Options\fR
439 \&\fB\-mmac \-mpush\-args\fR
440 .Sp
441 \&\fIDarwin Options\fR
442 \&\fB\-all_load  \-allowable_client  \-arch  \-arch_errors_fatal 
443 \&\-arch_only  \-bind_at_load  \-bundle  \-bundle_loader 
444 \&\-client_name  \-compatibility_version  \-current_version 
445 \&\-dead_strip 
446 \&\-dependency\-file  \-dylib_file  \-dylinker_install_name 
447 \&\-dynamic  \-dynamiclib  \-exported_symbols_list 
448 \&\-filelist  \-flat_namespace  \-force_cpusubtype_ALL 
449 \&\-force_flat_namespace  \-headerpad_max_install_names 
450 \&\-image_base  \-init  \-install_name  \-keep_private_externs 
451 \&\-multi_module  \-multiply_defined  \-multiply_defined_unused 
452 \&\-noall_load   \-no_dead_strip_inits_and_terms 
453 \&\-nofixprebinding \-nomultidefs  \-noprebind  \-noseglinkedit 
454 \&\-pagezero_size  \-prebind  \-prebind_all_twolevel_modules 
455 \&\-private_bundle  \-read_only_relocs  \-sectalign 
456 \&\-sectobjectsymbols  \-whyload  \-seg1addr 
457 \&\-sectcreate  \-sectobjectsymbols  \-sectorder 
458 \&\-segaddr \-segs_read_only_addr \-segs_read_write_addr 
459 \&\-seg_addr_table  \-seg_addr_table_filename  \-seglinkedit 
460 \&\-segprot  \-segs_read_only_addr  \-segs_read_write_addr 
461 \&\-single_module  \-static  \-sub_library  \-sub_umbrella 
462 \&\-twolevel_namespace  \-umbrella  \-undefined 
463 \&\-unexported_symbols_list  \-weak_reference_mismatches 
464 \&\-whatsloaded \-F \-gused \-gfull \-mmacosx\-version\-min=\fR\fIversion\fR 
465 \&\fB\-mkernel \-mone\-byte\-bool\fR
466 .Sp
467 \&\fI\s-1DEC\s0 Alpha Options\fR
468 \&\fB\-mno\-fp\-regs  \-msoft\-float  \-malpha\-as  \-mgas 
469 \&\-mieee  \-mieee\-with\-inexact  \-mieee\-conformant 
470 \&\-mfp\-trap\-mode=\fR\fImode\fR  \fB\-mfp\-rounding\-mode=\fR\fImode\fR 
471 \&\fB\-mtrap\-precision=\fR\fImode\fR  \fB\-mbuild\-constants 
472 \&\-mcpu=\fR\fIcpu-type\fR  \fB\-mtune=\fR\fIcpu-type\fR 
473 \&\fB\-mbwx  \-mmax  \-mfix  \-mcix 
474 \&\-mfloat\-vax  \-mfloat\-ieee 
475 \&\-mexplicit\-relocs  \-msmall\-data  \-mlarge\-data 
476 \&\-msmall\-text  \-mlarge\-text 
477 \&\-mmemory\-latency=\fR\fItime\fR
478 .Sp
479 \&\fI\s-1DEC\s0 Alpha/VMS Options\fR
480 \&\fB\-mvms\-return\-codes\fR
481 .Sp
482 \&\fI\s-1FRV\s0 Options\fR
483 \&\fB\-mgpr\-32  \-mgpr\-64  \-mfpr\-32  \-mfpr\-64 
484 \&\-mhard\-float  \-msoft\-float 
485 \&\-malloc\-cc  \-mfixed\-cc  \-mdword  \-mno\-dword 
486 \&\-mdouble  \-mno\-double 
487 \&\-mmedia  \-mno\-media  \-mmuladd  \-mno\-muladd 
488 \&\-mfdpic  \-minline\-plt \-mgprel\-ro  \-multilib\-library\-pic 
489 \&\-mlinked\-fp  \-mlong\-calls  \-malign\-labels 
490 \&\-mlibrary\-pic  \-macc\-4  \-macc\-8 
491 \&\-mpack  \-mno\-pack  \-mno\-eflags  \-mcond\-move  \-mno\-cond\-move 
492 \&\-moptimize\-membar \-mno\-optimize\-membar 
493 \&\-mscc  \-mno\-scc  \-mcond\-exec  \-mno\-cond\-exec 
494 \&\-mvliw\-branch  \-mno\-vliw\-branch 
495 \&\-mmulti\-cond\-exec  \-mno\-multi\-cond\-exec  \-mnested\-cond\-exec 
496 \&\-mno\-nested\-cond\-exec  \-mtomcat\-stats 
497 \&\-mTLS \-mtls 
498 \&\-mcpu=\fR\fIcpu\fR
499 .Sp
500 \&\fIGNU/Linux Options\fR
501 \&\fB\-muclibc\fR
502 .Sp
503 \&\fIH8/300 Options\fR
504 \&\fB\-mrelax  \-mh  \-ms  \-mn  \-mint32  \-malign\-300\fR
505 .Sp
506 \&\fI\s-1HPPA\s0 Options\fR
507 \&\fB\-march=\fR\fIarchitecture-type\fR 
508 \&\fB\-mbig\-switch  \-mdisable\-fpregs  \-mdisable\-indexing 
509 \&\-mfast\-indirect\-calls  \-mgas  \-mgnu\-ld   \-mhp\-ld 
510 \&\-mfixed\-range=\fR\fIregister-range\fR 
511 \&\fB\-mjump\-in\-delay \-mlinker\-opt \-mlong\-calls 
512 \&\-mlong\-load\-store  \-mno\-big\-switch  \-mno\-disable\-fpregs 
513 \&\-mno\-disable\-indexing  \-mno\-fast\-indirect\-calls  \-mno\-gas 
514 \&\-mno\-jump\-in\-delay  \-mno\-long\-load\-store 
515 \&\-mno\-portable\-runtime  \-mno\-soft\-float 
516 \&\-mno\-space\-regs  \-msoft\-float  \-mpa\-risc\-1\-0 
517 \&\-mpa\-risc\-1\-1  \-mpa\-risc\-2\-0  \-mportable\-runtime 
518 \&\-mschedule=\fR\fIcpu-type\fR  \fB\-mspace\-regs  \-msio  \-mwsio 
519 \&\-munix=\fR\fIunix-std\fR  \fB\-nolibdld  \-static  \-threads\fR
520 .Sp
521 \&\fIi386 and x86\-64 Options\fR
522 \&\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
523 \&\fB\-mfpmath=\fR\fIunit\fR 
524 \&\fB\-masm=\fR\fIdialect\fR  \fB\-mno\-fancy\-math\-387 
525 \&\-mno\-fp\-ret\-in\-387  \-msoft\-float  \-msvr3\-shlib 
526 \&\-mno\-wide\-multiply  \-mrtd  \-malign\-double 
527 \&\-mpreferred\-stack\-boundary=\fR\fInum\fR 
528 \&\fB\-mmmx  \-msse  \-msse2 \-msse3 \-mssse3 \-m3dnow 
529 \&\-mthreads  \-mno\-align\-stringops  \-minline\-all\-stringops 
530 \&\-mpush\-args  \-maccumulate\-outgoing\-args  \-m128bit\-long\-double 
531 \&\-m96bit\-long\-double  \-mregparm=\fR\fInum\fR  \fB\-msseregparm 
532 \&\-mstackrealign 
533 \&\-momit\-leaf\-frame\-pointer  \-mno\-red\-zone \-mno\-tls\-direct\-seg\-refs 
534 \&\-mcmodel=\fR\fIcode-model\fR 
535 \&\fB\-m32  \-m64 \-mlarge\-data\-threshold=\fR\fInum\fR
536 .Sp
537 \&\fI\s-1IA\-64\s0 Options\fR
538 \&\fB\-mbig\-endian  \-mlittle\-endian  \-mgnu\-as  \-mgnu\-ld  \-mno\-pic 
539 \&\-mvolatile\-asm\-stop  \-mregister\-names  \-mno\-sdata 
540 \&\-mconstant\-gp  \-mauto\-pic  \-minline\-float\-divide\-min\-latency 
541 \&\-minline\-float\-divide\-max\-throughput 
542 \&\-minline\-int\-divide\-min\-latency 
543 \&\-minline\-int\-divide\-max\-throughput  
544 \&\-minline\-sqrt\-min\-latency \-minline\-sqrt\-max\-throughput 
545 \&\-mno\-dwarf2\-asm \-mearly\-stop\-bits 
546 \&\-mfixed\-range=\fR\fIregister-range\fR \fB\-mtls\-size=\fR\fItls-size\fR 
547 \&\fB\-mtune=\fR\fIcpu-type\fR \fB\-mt \-pthread \-milp32 \-mlp64 
548 \&\-mno\-sched\-br\-data\-spec \-msched\-ar\-data\-spec \-mno\-sched\-control\-spec 
549 \&\-msched\-br\-in\-data\-spec \-msched\-ar\-in\-data\-spec \-msched\-in\-control\-spec 
550 \&\-msched\-ldc \-mno\-sched\-control\-ldc \-mno\-sched\-spec\-verbose 
551 \&\-mno\-sched\-prefer\-non\-data\-spec\-insns 
552 \&\-mno\-sched\-prefer\-non\-control\-spec\-insns 
553 \&\-mno\-sched\-count\-spec\-in\-critical\-path\fR
554 .Sp
555 \&\fIM32R/D Options\fR
556 \&\fB\-m32r2 \-m32rx \-m32r 
557 \&\-mdebug 
558 \&\-malign\-loops \-mno\-align\-loops 
559 \&\-missue\-rate=\fR\fInumber\fR 
560 \&\fB\-mbranch\-cost=\fR\fInumber\fR 
561 \&\fB\-mmodel=\fR\fIcode-size-model-type\fR 
562 \&\fB\-msdata=\fR\fIsdata-type\fR 
563 \&\fB\-mno\-flush\-func \-mflush\-func=\fR\fIname\fR 
564 \&\fB\-mno\-flush\-trap \-mflush\-trap=\fR\fInumber\fR 
565 \&\fB\-G\fR \fInum\fR
566 .Sp
567 \&\fIM32C Options\fR
568 \&\fB\-mcpu=\fR\fIcpu\fR \fB\-msim \-memregs=\fR\fInumber\fR
569 .Sp
570 \&\fIM680x0 Options\fR
571 \&\fB\-m68000  \-m68020  \-m68020\-40  \-m68020\-60  \-m68030  \-m68040 
572 \&\-m68060  \-mcpu32  \-m5200  \-mcfv4e \-m68881  \-mbitfield  
573 \&\-mc68000  \-mc68020   
574 \&\-mnobitfield  \-mrtd  \-mshort  \-msoft\-float  \-mpcrel 
575 \&\-malign\-int  \-mstrict\-align  \-msep\-data  \-mno\-sep\-data 
576 \&\-mshared\-library\-id=n  \-mid\-shared\-library  \-mno\-id\-shared\-library\fR
577 .Sp
578 \&\fIM68hc1x Options\fR
579 \&\fB\-m6811  \-m6812  \-m68hc11  \-m68hc12   \-m68hcs12 
580 \&\-mauto\-incdec  \-minmax  \-mlong\-calls  \-mshort 
581 \&\-msoft\-reg\-count=\fR\fIcount\fR
582 .Sp
583 \&\fIMCore Options\fR
584 \&\fB\-mhardlit  \-mno\-hardlit  \-mdiv  \-mno\-div  \-mrelax\-immediates 
585 \&\-mno\-relax\-immediates  \-mwide\-bitfields  \-mno\-wide\-bitfields 
586 \&\-m4byte\-functions  \-mno\-4byte\-functions  \-mcallgraph\-data 
587 \&\-mno\-callgraph\-data  \-mslow\-bytes  \-mno\-slow\-bytes  \-mno\-lsim 
588 \&\-mlittle\-endian  \-mbig\-endian  \-m210  \-m340  \-mstack\-increment\fR
589 .Sp
590 \&\fI\s-1MIPS\s0 Options\fR
591 \&\fB\-EL  \-EB  \-march=\fR\fIarch\fR  \fB\-mtune=\fR\fIarch\fR 
592 \&\fB\-mips1  \-mips2  \-mips3  \-mips4  \-mips32  \-mips32r2  \-mips64 
593 \&\-mips16  \-mno\-mips16  \-mabi=\fR\fIabi\fR  \fB\-mabicalls  \-mno\-abicalls 
594 \&\-mshared  \-mno\-shared  \-mxgot  \-mno\-xgot  \-mgp32  \-mgp64  
595 \&\-mfp32  \-mfp64  \-mhard\-float  \-msoft\-float  
596 \&\-msingle\-float  \-mdouble\-float  \-mdsp  \-mpaired\-single  \-mips3d 
597 \&\-mlong64  \-mlong32  \-msym32  \-mno\-sym32 
598 \&\-G\fR\fInum\fR  \fB\-membedded\-data  \-mno\-embedded\-data 
599 \&\-muninit\-const\-in\-rodata  \-mno\-uninit\-const\-in\-rodata 
600 \&\-msplit\-addresses  \-mno\-split\-addresses  
601 \&\-mexplicit\-relocs  \-mno\-explicit\-relocs  
602 \&\-mcheck\-zero\-division  \-mno\-check\-zero\-division 
603 \&\-mdivide\-traps  \-mdivide\-breaks 
604 \&\-mmemcpy  \-mno\-memcpy  \-mlong\-calls  \-mno\-long\-calls 
605 \&\-mmad  \-mno\-mad  \-mfused\-madd  \-mno\-fused\-madd  \-nocpp 
606 \&\-mfix\-r4000  \-mno\-fix\-r4000  \-mfix\-r4400  \-mno\-fix\-r4400 
607 \&\-mfix\-vr4120  \-mno\-fix\-vr4120  \-mfix\-vr4130 
608 \&\-mfix\-sb1  \-mno\-fix\-sb1 
609 \&\-mflush\-func=\fR\fIfunc\fR  \fB\-mno\-flush\-func 
610 \&\-mbranch\-likely  \-mno\-branch\-likely 
611 \&\-mfp\-exceptions \-mno\-fp\-exceptions 
612 \&\-mvr4130\-align \-mno\-vr4130\-align\fR
613 .Sp
614 \&\fI\s-1MMIX\s0 Options\fR
615 \&\fB\-mlibfuncs  \-mno\-libfuncs  \-mepsilon  \-mno\-epsilon  \-mabi=gnu 
616 \&\-mabi=mmixware  \-mzero\-extend  \-mknuthdiv  \-mtoplevel\-symbols 
617 \&\-melf  \-mbranch\-predict  \-mno\-branch\-predict  \-mbase\-addresses 
618 \&\-mno\-base\-addresses  \-msingle\-exit  \-mno\-single\-exit\fR
619 .Sp
620 \&\fI\s-1MN10300\s0 Options\fR
621 \&\fB\-mmult\-bug  \-mno\-mult\-bug 
622 \&\-mam33  \-mno\-am33 
623 \&\-mam33\-2  \-mno\-am33\-2 
624 \&\-mreturn\-pointer\-on\-d0 
625 \&\-mno\-crt0  \-mrelax\fR
626 .Sp
627 \&\fI\s-1MT\s0 Options\fR
628 \&\fB\-mno\-crt0 \-mbacc \-msim 
629 \&\-march=\fR\fIcpu-type\fR\fB \fR
630 .Sp
631 \&\fI\s-1PDP\-11\s0 Options\fR
632 \&\fB\-mfpu  \-msoft\-float  \-mac0  \-mno\-ac0  \-m40  \-m45  \-m10 
633 \&\-mbcopy  \-mbcopy\-builtin  \-mint32  \-mno\-int16 
634 \&\-mint16  \-mno\-int32  \-mfloat32  \-mno\-float64 
635 \&\-mfloat64  \-mno\-float32  \-mabshi  \-mno\-abshi 
636 \&\-mbranch\-expensive  \-mbranch\-cheap 
637 \&\-msplit  \-mno\-split  \-munix\-asm  \-mdec\-asm\fR
638 .Sp
639 \&\fIPowerPC Options\fR
640 See \s-1RS/6000\s0 and PowerPC Options.
641 .Sp
642 \&\fI\s-1RS/6000\s0 and PowerPC Options\fR
643 \&\fB\-mcpu=\fR\fIcpu-type\fR 
644 \&\fB\-mtune=\fR\fIcpu-type\fR 
645 \&\fB\-mpower  \-mno\-power  \-mpower2  \-mno\-power2 
646 \&\-mpowerpc  \-mpowerpc64  \-mno\-powerpc 
647 \&\-maltivec  \-mno\-altivec 
648 \&\-mpowerpc\-gpopt  \-mno\-powerpc\-gpopt 
649 \&\-mpowerpc\-gfxopt  \-mno\-powerpc\-gfxopt 
650 \&\-mmfcrf  \-mno\-mfcrf  \-mpopcntb  \-mno\-popcntb  \-mfprnd  \-mno\-fprnd 
651 \&\-mnew\-mnemonics  \-mold\-mnemonics 
652 \&\-mfull\-toc   \-mminimal\-toc  \-mno\-fp\-in\-toc  \-mno\-sum\-in\-toc 
653 \&\-m64  \-m32  \-mxl\-compat  \-mno\-xl\-compat  \-mpe 
654 \&\-malign\-power  \-malign\-natural 
655 \&\-msoft\-float  \-mhard\-float  \-mmultiple  \-mno\-multiple 
656 \&\-mstring  \-mno\-string  \-mupdate  \-mno\-update 
657 \&\-mfused\-madd  \-mno\-fused\-madd  \-mbit\-align  \-mno\-bit\-align 
658 \&\-mstrict\-align  \-mno\-strict\-align  \-mrelocatable 
659 \&\-mno\-relocatable  \-mrelocatable\-lib  \-mno\-relocatable\-lib 
660 \&\-mtoc  \-mno\-toc  \-mlittle  \-mlittle\-endian  \-mbig  \-mbig\-endian 
661 \&\-mdynamic\-no\-pic  \-maltivec  \-mswdiv 
662 \&\-mprioritize\-restricted\-insns=\fR\fIpriority\fR 
663 \&\fB\-msched\-costly\-dep=\fR\fIdependence_type\fR 
664 \&\fB\-minsert\-sched\-nops=\fR\fIscheme\fR 
665 \&\fB\-mcall\-sysv  \-mcall\-netbsd 
666 \&\-maix\-struct\-return  \-msvr4\-struct\-return 
667 \&\-mabi=\fR\fIabi-type\fR \fB\-msecure\-plt \-mbss\-plt 
668 \&\-misel \-mno\-isel 
669 \&\-misel=yes  \-misel=no 
670 \&\-mspe \-mno\-spe 
671 \&\-mspe=yes  \-mspe=no 
672 \&\-mvrsave \-mno\-vrsave 
673 \&\-mmulhw \-mno\-mulhw 
674 \&\-mdlmzb \-mno\-dlmzb 
675 \&\-mfloat\-gprs=yes  \-mfloat\-gprs=no \-mfloat\-gprs=single \-mfloat\-gprs=double 
676 \&\-mprototype  \-mno\-prototype 
677 \&\-msim  \-mmvme  \-mads  \-myellowknife  \-memb  \-msdata 
678 \&\-msdata=\fR\fIopt\fR  \fB\-mvxworks  \-mwindiss  \-G\fR \fInum\fR  \fB\-pthread\fR
679 .Sp
680 \&\fIS/390 and zSeries Options\fR
681 \&\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
682 \&\fB\-mhard\-float  \-msoft\-float \-mlong\-double\-64 \-mlong\-double\-128 
683 \&\-mbackchain  \-mno\-backchain \-mpacked\-stack  \-mno\-packed\-stack 
684 \&\-msmall\-exec  \-mno\-small\-exec  \-mmvcle \-mno\-mvcle 
685 \&\-m64  \-m31  \-mdebug  \-mno\-debug  \-mesa  \-mzarch 
686 \&\-mtpf\-trace \-mno\-tpf\-trace  \-mfused\-madd  \-mno\-fused\-madd 
687 \&\-mwarn\-framesize  \-mwarn\-dynamicstack  \-mstack\-size \-mstack\-guard\fR
688 .Sp
689 \&\fIScore Options\fR
690 \&\fB\-meb \-mel 
691 \&\-mnhwloop 
692 \&\-muls 
693 \&\-mmac 
694 \&\-mscore5 \-mscore5u \-mscore7 \-mscore7d\fR
695 .Sp
696 \&\fI\s-1SH\s0 Options\fR
697 \&\fB\-m1  \-m2  \-m2e  \-m3  \-m3e 
698 \&\-m4\-nofpu  \-m4\-single\-only  \-m4\-single  \-m4 
699 \&\-m4a\-nofpu \-m4a\-single\-only \-m4a\-single \-m4a \-m4al 
700 \&\-m5\-64media  \-m5\-64media\-nofpu 
701 \&\-m5\-32media  \-m5\-32media\-nofpu 
702 \&\-m5\-compact  \-m5\-compact\-nofpu 
703 \&\-mb  \-ml  \-mdalign  \-mrelax 
704 \&\-mbigtable  \-mfmovd  \-mhitachi \-mrenesas \-mno\-renesas \-mnomacsave 
705 \&\-mieee  \-misize  \-mpadstruct  \-mspace 
706 \&\-mprefergot  \-musermode \-multcost=\fR\fInumber\fR \fB\-mdiv=\fR\fIstrategy\fR 
707 \&\fB\-mdivsi3_libfunc=\fR\fIname\fR  
708 \&\fB\-madjust\-unroll \-mindexed\-addressing \-mgettrcost=\fR\fInumber\fR \fB\-mpt\-fixed 
709  \-minvalid\-symbols\fR
710 .Sp
711 \&\fI\s-1SPARC\s0 Options\fR
712 \&\fB\-mcpu=\fR\fIcpu-type\fR 
713 \&\fB\-mtune=\fR\fIcpu-type\fR 
714 \&\fB\-mcmodel=\fR\fIcode-model\fR 
715 \&\fB\-m32  \-m64  \-mapp\-regs  \-mno\-app\-regs 
716 \&\-mfaster\-structs  \-mno\-faster\-structs 
717 \&\-mfpu  \-mno\-fpu  \-mhard\-float  \-msoft\-float 
718 \&\-mhard\-quad\-float  \-msoft\-quad\-float 
719 \&\-mimpure\-text  \-mno\-impure\-text  \-mlittle\-endian 
720 \&\-mstack\-bias  \-mno\-stack\-bias 
721 \&\-munaligned\-doubles  \-mno\-unaligned\-doubles 
722 \&\-mv8plus  \-mno\-v8plus  \-mvis  \-mno\-vis
723 \&\-threads \-pthreads \-pthread\fR
724 .Sp
725 \&\fISystem V Options\fR
726 \&\fB\-Qy  \-Qn  \-YP,\fR\fIpaths\fR  \fB\-Ym,\fR\fIdir\fR
727 .Sp
728 \&\fITMS320C3x/C4x Options\fR
729 \&\fB\-mcpu=\fR\fIcpu\fR  \fB\-mbig  \-msmall  \-mregparm  \-mmemparm 
730 \&\-mfast\-fix  \-mmpyi  \-mbk  \-mti  \-mdp\-isr\-reload 
731 \&\-mrpts=\fR\fIcount\fR  \fB\-mrptb  \-mdb  \-mloop\-unsigned 
732 \&\-mparallel\-insns  \-mparallel\-mpy  \-mpreserve\-float\fR
733 .Sp
734 \&\fIV850 Options\fR
735 \&\fB\-mlong\-calls  \-mno\-long\-calls  \-mep  \-mno\-ep 
736 \&\-mprolog\-function  \-mno\-prolog\-function  \-mspace 
737 \&\-mtda=\fR\fIn\fR  \fB\-msda=\fR\fIn\fR  \fB\-mzda=\fR\fIn\fR 
738 \&\fB\-mapp\-regs  \-mno\-app\-regs 
739 \&\-mdisable\-callt  \-mno\-disable\-callt 
740 \&\-mv850e1 
741 \&\-mv850e 
742 \&\-mv850  \-mbig\-switch\fR
743 .Sp
744 \&\fI\s-1VAX\s0 Options\fR
745 \&\fB\-mg  \-mgnu  \-munix\fR
746 .Sp
747 \&\fIx86\-64 Options\fR
748 See i386 and x86\-64 Options.
749 .Sp
750 \&\fIXstormy16 Options\fR
751 \&\fB\-msim\fR
752 .Sp
753 \&\fIXtensa Options\fR
754 \&\fB\-mconst16 \-mno\-const16 
755 \&\-mfused\-madd  \-mno\-fused\-madd 
756 \&\-mtext\-section\-literals  \-mno\-text\-section\-literals 
757 \&\-mtarget\-align  \-mno\-target\-align 
758 \&\-mlongcalls  \-mno\-longcalls\fR
759 .Sp
760 \&\fIzSeries Options\fR
761 See S/390 and zSeries Options.
762 .IP "\fICode Generation Options\fR" 4
763 .IX Item "Code Generation Options"
764 \&\fB\-fcall\-saved\-\fR\fIreg\fR  \fB\-fcall\-used\-\fR\fIreg\fR 
765 \&\fB\-ffixed\-\fR\fIreg\fR  \fB\-fexceptions 
766 \&\-fnon\-call\-exceptions  \-funwind\-tables 
767 \&\-fasynchronous\-unwind\-tables 
768 \&\-finhibit\-size\-directive  \-finstrument\-functions 
769 \&\-fno\-common  \-fno\-ident 
770 \&\-fpcc\-struct\-return  \-fpic  \-fPIC \-fpie \-fPIE 
771 \&\-fno\-jump\-tables 
772 \&\-freg\-struct\-return  \-fshort\-enums 
773 \&\-fshort\-double  \-fshort\-wchar 
774 \&\-fverbose\-asm  \-fpack\-struct[=\fR\fIn\fR\fB]  \-fstack\-check 
775 \&\-fstack\-limit\-register=\fR\fIreg\fR  \fB\-fstack\-limit\-symbol=\fR\fIsym\fR 
776 \&\fB\-fargument\-alias  \-fargument\-noalias 
777 \&\-fargument\-noalias\-global  \-fargument\-noalias\-anything
778 \&\-fleading\-underscore  \-ftls\-model=\fR\fImodel\fR 
779 \&\fB\-ftrapv  \-fwrapv  \-fbounds\-check 
780 \&\-fvisibility\fR
781 .Sh "Options Controlling the Kind of Output"
782 .IX Subsection "Options Controlling the Kind of Output"
783 Compilation can involve up to four stages: preprocessing, compilation
784 proper, assembly and linking, always in that order.  \s-1GCC\s0 is capable of
785 preprocessing and compiling several files either into several
786 assembler input files, or into one assembler input file; then each
787 assembler input file produces an object file, and linking combines all
788 the object files (those newly compiled, and those specified as input)
789 into an executable file.
790 .PP
791 For any given input file, the file name suffix determines what kind of
792 compilation is done:
793 .IP "\fIfile\fR\fB.c\fR" 4
794 .IX Item "file.c"
795 C source code which must be preprocessed.
796 .IP "\fIfile\fR\fB.i\fR" 4
797 .IX Item "file.i"
798 C source code which should not be preprocessed.
799 .IP "\fIfile\fR\fB.ii\fR" 4
800 .IX Item "file.ii"
801 \&\*(C+ source code which should not be preprocessed.
802 .IP "\fIfile\fR\fB.h\fR" 4
803 .IX Item "file.h"
804 C, or \*(C+ header file to be turned into a precompiled header.
805 .IP "\fIfile\fR\fB.cc\fR" 4
806 .IX Item "file.cc"
807 .PD 0
808 .IP "\fIfile\fR\fB.cp\fR" 4
809 .IX Item "file.cp"
810 .IP "\fIfile\fR\fB.cxx\fR" 4
811 .IX Item "file.cxx"
812 .IP "\fIfile\fR\fB.cpp\fR" 4
813 .IX Item "file.cpp"
814 .IP "\fIfile\fR\fB.CPP\fR" 4
815 .IX Item "file.CPP"
816 .IP "\fIfile\fR\fB.c++\fR" 4
817 .IX Item "file.c++"
818 .IP "\fIfile\fR\fB.C\fR" 4
819 .IX Item "file.C"
820 .PD
821 \&\*(C+ source code which must be preprocessed.  Note that in \fB.cxx\fR,
822 the last two letters must both be literally \fBx\fR.  Likewise,
823 \&\fB.C\fR refers to a literal capital C.
824 .IP "\fIfile\fR\fB.hh\fR" 4
825 .IX Item "file.hh"
826 .PD 0
827 .IP "\fIfile\fR\fB.H\fR" 4
828 .IX Item "file.H"
829 .PD
830 \&\*(C+ header file to be turned into a precompiled header.
831 .IP "\fIfile\fR\fB.f\fR" 4
832 .IX Item "file.f"
833 .PD 0
834 .IP "\fIfile\fR\fB.for\fR" 4
835 .IX Item "file.for"
836 .IP "\fIfile\fR\fB.FOR\fR" 4
837 .IX Item "file.FOR"
838 .PD
839 Fixed form Fortran source code which should not be preprocessed.
840 .IP "\fIfile\fR\fB.F\fR" 4
841 .IX Item "file.F"
842 .PD 0
843 .IP "\fIfile\fR\fB.fpp\fR" 4
844 .IX Item "file.fpp"
845 .IP "\fIfile\fR\fB.FPP\fR" 4
846 .IX Item "file.FPP"
847 .PD
848 Fixed form Fortran source code which must be preprocessed (with the traditional
849 preprocessor).
850 .IP "\fIfile\fR\fB.f90\fR" 4
851 .IX Item "file.f90"
852 .PD 0
853 .IP "\fIfile\fR\fB.f95\fR" 4
854 .IX Item "file.f95"
855 .PD
856 Free form Fortran source code which should not be preprocessed.
857 .IP "\fIfile\fR\fB.F90\fR" 4
858 .IX Item "file.F90"
859 .PD 0
860 .IP "\fIfile\fR\fB.F95\fR" 4
861 .IX Item "file.F95"
862 .PD
863 Free form Fortran source code which must be preprocessed (with the
864 traditional preprocessor).
865 .IP "\fIfile\fR\fB.ads\fR" 4
866 .IX Item "file.ads"
867 Ada source code file which contains a library unit declaration (a
868 declaration of a package, subprogram, or generic, or a generic
869 instantiation), or a library unit renaming declaration (a package,
870 generic, or subprogram renaming declaration).  Such files are also
871 called \fIspecs\fR.
872 .IP "\fIfile\fR\fB.adb\fR" 4
873 .IX Item "file.adb"
874 Ada source code file containing a library unit body (a subprogram or
875 package body).  Such files are also called \fIbodies\fR.
876 .IP "\fIfile\fR\fB.s\fR" 4
877 .IX Item "file.s"
878 Assembler code.
879 .IP "\fIfile\fR\fB.S\fR" 4
880 .IX Item "file.S"
881 Assembler code which must be preprocessed.
882 .IP "\fIother\fR" 4
883 .IX Item "other"
884 An object file to be fed straight into linking.
885 Any file name with no recognized suffix is treated this way.
886 .PP
887 You can specify the input language explicitly with the \fB\-x\fR option:
888 .IP "\fB\-x\fR \fIlanguage\fR" 4
889 .IX Item "-x language"
890 Specify explicitly the \fIlanguage\fR for the following input files
891 (rather than letting the compiler choose a default based on the file
892 name suffix).  This option applies to all following input files until
893 the next \fB\-x\fR option.  Possible values for \fIlanguage\fR are:
894 .Sp
895 .Vb 9
896 \&        c  c-header  c-cpp-output
897 \&        c++  c++-header  c++-cpp-output
898 \&        assembler  assembler-with-cpp
899 \&        ada
900 \&        f95  f95-cpp-input
901 \&        java
902 \&        treelang
903 .Ve
904 .IP "\fB\-x none\fR" 4
905 .IX Item "-x none"
906 Turn off any specification of a language, so that subsequent files are
907 handled according to their file name suffixes (as they are if \fB\-x\fR
908 has not been used at all).
909 .IP "\fB\-pass\-exit\-codes\fR" 4
910 .IX Item "-pass-exit-codes"
911 Normally the \fBgcc\fR program will exit with the code of 1 if any
912 phase of the compiler returns a non-success return code.  If you specify
913 \&\fB\-pass\-exit\-codes\fR, the \fBgcc\fR program will instead return with
914 numerically highest error produced by any phase that returned an error
915 indication.  The C, \*(C+, and Fortran frontends return 4, if an internal
916 compiler error is encountered.
917 .PP
918 If you only want some of the stages of compilation, you can use
919 \&\fB\-x\fR (or filename suffixes) to tell \fBgcc\fR where to start, and
920 one of the options \fB\-c\fR, \fB\-S\fR, or \fB\-E\fR to say where
921 \&\fBgcc\fR is to stop.  Note that some combinations (for example,
922 \&\fB\-x cpp-output \-E\fR) instruct \fBgcc\fR to do nothing at all.
923 .IP "\fB\-c\fR" 4
924 .IX Item "-c"
925 Compile or assemble the source files, but do not link.  The linking
926 stage simply is not done.  The ultimate output is in the form of an
927 object file for each source file.
928 .Sp
929 By default, the object file name for a source file is made by replacing
930 the suffix \fB.c\fR, \fB.i\fR, \fB.s\fR, etc., with \fB.o\fR.
931 .Sp
932 Unrecognized input files, not requiring compilation or assembly, are
933 ignored.
934 .IP "\fB\-S\fR" 4
935 .IX Item "-S"
936 Stop after the stage of compilation proper; do not assemble.  The output
937 is in the form of an assembler code file for each non-assembler input
938 file specified.
939 .Sp
940 By default, the assembler file name for a source file is made by
941 replacing the suffix \fB.c\fR, \fB.i\fR, etc., with \fB.s\fR.
942 .Sp
943 Input files that don't require compilation are ignored.
944 .IP "\fB\-E\fR" 4
945 .IX Item "-E"
946 Stop after the preprocessing stage; do not run the compiler proper.  The
947 output is in the form of preprocessed source code, which is sent to the
948 standard output.
949 .Sp
950 Input files which don't require preprocessing are ignored.
951 .IP "\fB\-o\fR \fIfile\fR" 4
952 .IX Item "-o file"
953 Place output in file \fIfile\fR.  This applies regardless to whatever
954 sort of output is being produced, whether it be an executable file,
955 an object file, an assembler file or preprocessed C code.
956 .Sp
957 If \fB\-o\fR is not specified, the default is to put an executable
958 file in \fIa.out\fR, the object file for
959 \&\fI\fIsource\fI.\fIsuffix\fI\fR in \fI\fIsource\fI.o\fR, its
960 assembler file in \fI\fIsource\fI.s\fR, a precompiled header file in
961 \&\fI\fIsource\fI.\fIsuffix\fI.gch\fR, and all preprocessed C source on
962 standard output.
963 .IP "\fB\-v\fR" 4
964 .IX Item "-v"
965 Print (on standard error output) the commands executed to run the stages
966 of compilation.  Also print the version number of the compiler driver
967 program and of the preprocessor and the compiler proper.
968 .IP "\fB\-###\fR" 4
969 .IX Item "-###"
970 Like \fB\-v\fR except the commands are not executed and all command
971 arguments are quoted.  This is useful for shell scripts to capture the
972 driver-generated command lines.
973 .IP "\fB\-pipe\fR" 4
974 .IX Item "-pipe"
975 Use pipes rather than temporary files for communication between the
976 various stages of compilation.  This fails to work on some systems where
977 the assembler is unable to read from a pipe; but the \s-1GNU\s0 assembler has
978 no trouble.
979 .IP "\fB\-combine\fR" 4
980 .IX Item "-combine"
981 If you are compiling multiple source files, this option tells the driver
982 to pass all the source files to the compiler at once (for those
983 languages for which the compiler can handle this).  This will allow
984 intermodule analysis (\s-1IMA\s0) to be performed by the compiler.  Currently the only
985 language for which this is supported is C.  If you pass source files for
986 multiple languages to the driver, using this option, the driver will invoke
987 the compiler(s) that support \s-1IMA\s0 once each, passing each compiler all the
988 source files appropriate for it.  For those languages that do not support
989 \&\s-1IMA\s0 this option will be ignored, and the compiler will be invoked once for
990 each source file in that language.  If you use this option in conjunction
991 with \fB\-save\-temps\fR, the compiler will generate multiple
992 pre-processed files
993 (one for each source file), but only one (combined) \fI.o\fR or
994 \&\fI.s\fR file.
995 .IP "\fB\-\-help\fR" 4
996 .IX Item "--help"
997 Print (on the standard output) a description of the command line options
998 understood by \fBgcc\fR.  If the \fB\-v\fR option is also specified
999 then \fB\-\-help\fR will also be passed on to the various processes
1000 invoked by \fBgcc\fR, so that they can display the command line options
1001 they accept.  If the \fB\-Wextra\fR option is also specified then command
1002 line options which have no documentation associated with them will also
1003 be displayed.
1004 .IP "\fB\-\-target\-help\fR" 4
1005 .IX Item "--target-help"
1006 Print (on the standard output) a description of target specific command
1007 line options for each tool.
1008 .IP "\fB\-\-version\fR" 4
1009 .IX Item "--version"
1010 Display the version number and copyrights of the invoked \s-1GCC\s0.
1011 .IP "\fB@\fR\fIfile\fR" 4
1012 .IX Item "@file"
1013 Read command-line options from \fIfile\fR.  The options read are
1014 inserted in place of the original @\fIfile\fR option.  If \fIfile\fR
1015 does not exist, or cannot be read, then the option will be treated
1016 literally, and not removed.  
1017 .Sp
1018 Options in \fIfile\fR are separated by whitespace.  A whitespace
1019 character may be included in an option by surrounding the entire
1020 option in either single or double quotes.  Any character (including a
1021 backslash) may be included by prefixing the character to be included
1022 with a backslash.  The \fIfile\fR may itself contain additional
1023 @\fIfile\fR options; any such options will be processed recursively.
1024 .Sh "Compiling \*(C+ Programs"
1025 .IX Subsection "Compiling  Programs"
1026 \&\*(C+ source files conventionally use one of the suffixes \fB.C\fR,
1027 \&\fB.cc\fR, \fB.cpp\fR, \fB.CPP\fR, \fB.c++\fR, \fB.cp\fR, or
1028 \&\fB.cxx\fR; \*(C+ header files often use \fB.hh\fR or \fB.H\fR; and
1029 preprocessed \*(C+ files use the suffix \fB.ii\fR.  \s-1GCC\s0 recognizes
1030 files with these names and compiles them as \*(C+ programs even if you
1031 call the compiler the same way as for compiling C programs (usually
1032 with the name \fBgcc\fR).
1033 .PP
1034 However, the use of \fBgcc\fR does not add the \*(C+ library.
1035 \&\fBg++\fR is a program that calls \s-1GCC\s0 and treats \fB.c\fR,
1036 \&\fB.h\fR and \fB.i\fR files as \*(C+ source files instead of C source
1037 files unless \fB\-x\fR is used, and automatically specifies linking
1038 against the \*(C+ library.  This program is also useful when
1039 precompiling a C header file with a \fB.h\fR extension for use in \*(C+
1040 compilations.  On many systems, \fBg++\fR is also installed with
1041 the name \fBc++\fR.
1042 .PP
1043 When you compile \*(C+ programs, you may specify many of the same
1044 command-line options that you use for compiling programs in any
1045 language; or command-line options meaningful for C and related
1046 languages; or options that are meaningful only for \*(C+ programs.
1047 .Sh "Options Controlling C Dialect"
1048 .IX Subsection "Options Controlling C Dialect"
1049 The following options control the dialect of C (or languages derived
1050 from C, such as \*(C+) that the compiler accepts:
1051 .IP "\fB\-ansi\fR" 4
1052 .IX Item "-ansi"
1053 In C mode, support all \s-1ISO\s0 C90 programs.  In \*(C+ mode,
1054 remove \s-1GNU\s0 extensions that conflict with \s-1ISO\s0 \*(C+.
1055 .Sp
1056 This turns off certain features of \s-1GCC\s0 that are incompatible with \s-1ISO\s0
1057 C90 (when compiling C code), or of standard \*(C+ (when compiling \*(C+ code),
1058 such as the \f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`typeof\*(C'\fR keywords, and
1059 predefined macros such as \f(CW\*(C`unix\*(C'\fR and \f(CW\*(C`vax\*(C'\fR that identify the
1060 type of system you are using.  It also enables the undesirable and
1061 rarely used \s-1ISO\s0 trigraph feature.  For the C compiler,
1062 it disables recognition of \*(C+ style \fB//\fR comments as well as
1063 the \f(CW\*(C`inline\*(C'\fR keyword.
1064 .Sp
1065 The alternate keywords \f(CW\*(C`_\|_asm_\|_\*(C'\fR, \f(CW\*(C`_\|_extension_\|_\*(C'\fR,
1066 \&\f(CW\*(C`_\|_inline_\|_\*(C'\fR and \f(CW\*(C`_\|_typeof_\|_\*(C'\fR continue to work despite
1067 \&\fB\-ansi\fR.  You would not want to use them in an \s-1ISO\s0 C program, of
1068 course, but it is useful to put them in header files that might be included
1069 in compilations done with \fB\-ansi\fR.  Alternate predefined macros
1070 such as \f(CW\*(C`_\|_unix_\|_\*(C'\fR and \f(CW\*(C`_\|_vax_\|_\*(C'\fR are also available, with or
1071 without \fB\-ansi\fR.
1072 .Sp
1073 The \fB\-ansi\fR option does not cause non-ISO programs to be
1074 rejected gratuitously.  For that, \fB\-pedantic\fR is required in
1075 addition to \fB\-ansi\fR.  
1076 .Sp
1077 The macro \f(CW\*(C`_\|_STRICT_ANSI_\|_\*(C'\fR is predefined when the \fB\-ansi\fR
1078 option is used.  Some header files may notice this macro and refrain
1079 from declaring certain functions or defining certain macros that the
1080 \&\s-1ISO\s0 standard doesn't call for; this is to avoid interfering with any
1081 programs that might use these names for other things.
1082 .Sp
1083 Functions which would normally be built in but do not have semantics
1084 defined by \s-1ISO\s0 C (such as \f(CW\*(C`alloca\*(C'\fR and \f(CW\*(C`ffs\*(C'\fR) are not built-in
1085 functions with \fB\-ansi\fR is used.  
1086 .IP "\fB\-std=\fR" 4
1087 .IX Item "-std="
1088 Determine the language standard.  This option is currently only
1089 supported when compiling C or \*(C+.  A value for this option must be
1090 provided; possible values are
1091 .RS 4
1092 .IP "\fBc89\fR" 4
1093 .IX Item "c89"
1094 .PD 0
1095 .IP "\fBiso9899:1990\fR" 4
1096 .IX Item "iso9899:1990"
1097 .PD
1098 \&\s-1ISO\s0 C90 (same as \fB\-ansi\fR).
1099 .IP "\fBiso9899:199409\fR" 4
1100 .IX Item "iso9899:199409"
1101 \&\s-1ISO\s0 C90 as modified in amendment 1.
1102 .IP "\fBc99\fR" 4
1103 .IX Item "c99"
1104 .PD 0
1105 .IP "\fBc9x\fR" 4
1106 .IX Item "c9x"
1107 .IP "\fBiso9899:1999\fR" 4
1108 .IX Item "iso9899:1999"
1109 .IP "\fBiso9899:199x\fR" 4
1110 .IX Item "iso9899:199x"
1111 .PD
1112 \&\s-1ISO\s0 C99.  Note that this standard is not yet fully supported; see
1113 <\fBhttp://gcc.gnu.org/gcc\-4.2/c99status.html\fR> for more information.  The
1114 names \fBc9x\fR and \fBiso9899:199x\fR are deprecated.
1115 .IP "\fBgnu89\fR" 4
1116 .IX Item "gnu89"
1117 Default, \s-1ISO\s0 C90 plus \s-1GNU\s0 extensions (including some C99 features).
1118 .IP "\fBgnu99\fR" 4
1119 .IX Item "gnu99"
1120 .PD 0
1121 .IP "\fBgnu9x\fR" 4
1122 .IX Item "gnu9x"
1123 .PD
1124 \&\s-1ISO\s0 C99 plus \s-1GNU\s0 extensions.  When \s-1ISO\s0 C99 is fully implemented in \s-1GCC\s0,
1125 this will become the default.  The name \fBgnu9x\fR is deprecated.
1126 .IP "\fBc++98\fR" 4
1127 .IX Item "c++98"
1128 The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
1129 .IP "\fBgnu++98\fR" 4
1130 .IX Item "gnu++98"
1131 The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
1132 default for \*(C+ code.
1133 .RE
1134 .RS 4
1135 .Sp
1136 Even when this option is not specified, you can still use some of the
1137 features of newer standards in so far as they do not conflict with
1138 previous C standards.  For example, you may use \f(CW\*(C`_\|_restrict_\|_\*(C'\fR even
1139 when \fB\-std=c99\fR is not specified.
1140 .Sp
1141 The \fB\-std\fR options specifying some version of \s-1ISO\s0 C have the same
1142 effects as \fB\-ansi\fR, except that features that were not in \s-1ISO\s0 C90
1143 but are in the specified version (for example, \fB//\fR comments and
1144 the \f(CW\*(C`inline\*(C'\fR keyword in \s-1ISO\s0 C99) are not disabled.
1145 .RE
1146 .IP "\fB\-fgnu89\-inline\fR" 4
1147 .IX Item "-fgnu89-inline"
1148 The option \fB\-fgnu89\-inline\fR tells \s-1GCC\s0 to use the traditional
1149 \&\s-1GNU\s0 semantics for \f(CW\*(C`inline\*(C'\fR functions when in C99 mode.
1150   Using this
1151 option is roughly equivalent to adding the \f(CW\*(C`gnu_inline\*(C'\fR function
1152 attribute to all inline functions.
1153 .Sp
1154 This option is accepted by \s-1GCC\s0 versions 4.1.3 and up.  In \s-1GCC\s0 versions
1155 prior to 4.3, C99 inline semantics are not supported, and thus this
1156 option is effectively assumed to be present regardless of whether or not
1157 it is specified; the only effect of specifying it explicitly is to
1158 disable warnings about using inline functions in C99 mode.  Likewise,
1159 the option \fB\-fno\-gnu89\-inline\fR is not supported in versions of
1160 \&\s-1GCC\s0 before 4.3.  It will be supported only in C99 or gnu99 mode, not in
1161 C89 or gnu89 mode.
1162 .Sp
1163 The preprocesor macros \f(CW\*(C`_\|_GNUC_GNU_INLINE_\|_\*(C'\fR and
1164 \&\f(CW\*(C`_\|_GNUC_STDC_INLINE_\|_\*(C'\fR may be used to check which semantics are
1165 in effect for \f(CW\*(C`inline\*(C'\fR functions.  
1166 .IP "\fB\-aux\-info\fR \fIfilename\fR" 4
1167 .IX Item "-aux-info filename"
1168 Output to the given filename prototyped declarations for all functions
1169 declared and/or defined in a translation unit, including those in header
1170 files.  This option is silently ignored in any language other than C.
1171 .Sp
1172 Besides declarations, the file indicates, in comments, the origin of
1173 each declaration (source file and line), whether the declaration was
1174 implicit, prototyped or unprototyped (\fBI\fR, \fBN\fR for new or
1175 \&\fBO\fR for old, respectively, in the first character after the line
1176 number and the colon), and whether it came from a declaration or a
1177 definition (\fBC\fR or \fBF\fR, respectively, in the following
1178 character).  In the case of function definitions, a K&R\-style list of
1179 arguments followed by their declarations is also provided, inside
1180 comments, after the declaration.
1181 .IP "\fB\-fno\-asm\fR" 4
1182 .IX Item "-fno-asm"
1183 Do not recognize \f(CW\*(C`asm\*(C'\fR, \f(CW\*(C`inline\*(C'\fR or \f(CW\*(C`typeof\*(C'\fR as a
1184 keyword, so that code can use these words as identifiers.  You can use
1185 the keywords \f(CW\*(C`_\|_asm_\|_\*(C'\fR, \f(CW\*(C`_\|_inline_\|_\*(C'\fR and \f(CW\*(C`_\|_typeof_\|_\*(C'\fR
1186 instead.  \fB\-ansi\fR implies \fB\-fno\-asm\fR.
1187 .Sp
1188 In \*(C+, this switch only affects the \f(CW\*(C`typeof\*(C'\fR keyword, since
1189 \&\f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`inline\*(C'\fR are standard keywords.  You may want to
1190 use the \fB\-fno\-gnu\-keywords\fR flag instead, which has the same
1191 effect.  In C99 mode (\fB\-std=c99\fR or \fB\-std=gnu99\fR), this
1192 switch only affects the \f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`typeof\*(C'\fR keywords, since
1193 \&\f(CW\*(C`inline\*(C'\fR is a standard keyword in \s-1ISO\s0 C99.
1194 .IP "\fB\-fno\-builtin\fR" 4
1195 .IX Item "-fno-builtin"
1196 .PD 0
1197 .IP "\fB\-fno\-builtin\-\fR\fIfunction\fR" 4
1198 .IX Item "-fno-builtin-function"
1199 .PD
1200 Don't recognize built-in functions that do not begin with
1201 \&\fB_\|_builtin_\fR as prefix.  
1202 .Sp
1203 \&\s-1GCC\s0 normally generates special code to handle certain built-in functions
1204 more efficiently; for instance, calls to \f(CW\*(C`alloca\*(C'\fR may become single
1205 instructions that adjust the stack directly, and calls to \f(CW\*(C`memcpy\*(C'\fR
1206 may become inline copy loops.  The resulting code is often both smaller
1207 and faster, but since the function calls no longer appear as such, you
1208 cannot set a breakpoint on those calls, nor can you change the behavior
1209 of the functions by linking with a different library.  In addition,
1210 when a function is recognized as a built-in function, \s-1GCC\s0 may use
1211 information about that function to warn about problems with calls to
1212 that function, or to generate more efficient code, even if the
1213 resulting code still contains calls to that function.  For example,
1214 warnings are given with \fB\-Wformat\fR for bad calls to
1215 \&\f(CW\*(C`printf\*(C'\fR, when \f(CW\*(C`printf\*(C'\fR is built in, and \f(CW\*(C`strlen\*(C'\fR is
1216 known not to modify global memory.
1217 .Sp
1218 With the \fB\-fno\-builtin\-\fR\fIfunction\fR option
1219 only the built-in function \fIfunction\fR is
1220 disabled.  \fIfunction\fR must not begin with \fB_\|_builtin_\fR.  If a
1221 function is named this is not built-in in this version of \s-1GCC\s0, this
1222 option is ignored.  There is no corresponding
1223 \&\fB\-fbuiltin\-\fR\fIfunction\fR option; if you wish to enable
1224 built-in functions selectively when using \fB\-fno\-builtin\fR or
1225 \&\fB\-ffreestanding\fR, you may define macros such as:
1226 .Sp
1227 .Vb 2
1228 \&        #define abs(n)          __builtin_abs ((n))
1229 \&        #define strcpy(d, s)    __builtin_strcpy ((d), (s))
1230 .Ve
1231 .IP "\fB\-fhosted\fR" 4
1232 .IX Item "-fhosted"
1233 Assert that compilation takes place in a hosted environment.  This implies
1234 \&\fB\-fbuiltin\fR.  A hosted environment is one in which the
1235 entire standard library is available, and in which \f(CW\*(C`main\*(C'\fR has a return
1236 type of \f(CW\*(C`int\*(C'\fR.  Examples are nearly everything except a kernel.
1237 This is equivalent to \fB\-fno\-freestanding\fR.
1238 .IP "\fB\-ffreestanding\fR" 4
1239 .IX Item "-ffreestanding"
1240 Assert that compilation takes place in a freestanding environment.  This
1241 implies \fB\-fno\-builtin\fR.  A freestanding environment
1242 is one in which the standard library may not exist, and program startup may
1243 not necessarily be at \f(CW\*(C`main\*(C'\fR.  The most obvious example is an \s-1OS\s0 kernel.
1244 This is equivalent to \fB\-fno\-hosted\fR.
1245 .IP "\fB\-fopenmp\fR" 4
1246 .IX Item "-fopenmp"
1247 Enable handling of OpenMP directives \f(CW\*(C`#pragma omp\*(C'\fR in C/\*(C+ and
1248 \&\f(CW\*(C`!$omp\*(C'\fR in Fortran.  When \fB\-fopenmp\fR is specified, the
1249 compiler generates parallel code according to the OpenMP Application
1250 Program Interface v2.5 <\fBhttp://www.openmp.org/\fR>.
1251 .IP "\fB\-fms\-extensions\fR" 4
1252 .IX Item "-fms-extensions"
1253 Accept some non-standard constructs used in Microsoft header files.
1254 .Sp
1255 Some cases of unnamed fields in structures and unions are only
1256 accepted with this option.  
1257 .IP "\fB\-trigraphs\fR" 4
1258 .IX Item "-trigraphs"
1259 Support \s-1ISO\s0 C trigraphs.  The \fB\-ansi\fR option (and \fB\-std\fR
1260 options for strict \s-1ISO\s0 C conformance) implies \fB\-trigraphs\fR.
1261 .IP "\fB\-no\-integrated\-cpp\fR" 4
1262 .IX Item "-no-integrated-cpp"
1263 Performs a compilation in two passes: preprocessing and compiling.  This
1264 option allows a user supplied \*(L"cc1\*(R", \*(L"cc1plus\*(R", or \*(L"cc1obj\*(R" via the
1265 \&\fB\-B\fR option.  The user supplied compilation step can then add in
1266 an additional preprocessing step after normal preprocessing but before
1267 compiling.  The default is to use the integrated cpp (internal cpp)
1268 .Sp
1269 The semantics of this option will change if \*(L"cc1\*(R", \*(L"cc1plus\*(R", and
1270 \&\*(L"cc1obj\*(R" are merged.
1271 .IP "\fB\-traditional\fR" 4
1272 .IX Item "-traditional"
1273 .PD 0
1274 .IP "\fB\-traditional\-cpp\fR" 4
1275 .IX Item "-traditional-cpp"
1276 .PD
1277 Formerly, these options caused \s-1GCC\s0 to attempt to emulate a pre-standard
1278 C compiler.  They are now only supported with the \fB\-E\fR switch.
1279 The preprocessor continues to support a pre-standard mode.  See the \s-1GNU\s0
1280 \&\s-1CPP\s0 manual for details.
1281 .IP "\fB\-fcond\-mismatch\fR" 4
1282 .IX Item "-fcond-mismatch"
1283 Allow conditional expressions with mismatched types in the second and
1284 third arguments.  The value of such an expression is void.  This option
1285 is not supported for \*(C+.
1286 .IP "\fB\-funsigned\-char\fR" 4
1287 .IX Item "-funsigned-char"
1288 Let the type \f(CW\*(C`char\*(C'\fR be unsigned, like \f(CW\*(C`unsigned char\*(C'\fR.
1289 .Sp
1290 Each kind of machine has a default for what \f(CW\*(C`char\*(C'\fR should
1291 be.  It is either like \f(CW\*(C`unsigned char\*(C'\fR by default or like
1292 \&\f(CW\*(C`signed char\*(C'\fR by default.
1293 .Sp
1294 Ideally, a portable program should always use \f(CW\*(C`signed char\*(C'\fR or
1295 \&\f(CW\*(C`unsigned char\*(C'\fR when it depends on the signedness of an object.
1296 But many programs have been written to use plain \f(CW\*(C`char\*(C'\fR and
1297 expect it to be signed, or expect it to be unsigned, depending on the
1298 machines they were written for.  This option, and its inverse, let you
1299 make such a program work with the opposite default.
1300 .Sp
1301 The type \f(CW\*(C`char\*(C'\fR is always a distinct type from each of
1302 \&\f(CW\*(C`signed char\*(C'\fR or \f(CW\*(C`unsigned char\*(C'\fR, even though its behavior
1303 is always just like one of those two.
1304 .IP "\fB\-fsigned\-char\fR" 4
1305 .IX Item "-fsigned-char"
1306 Let the type \f(CW\*(C`char\*(C'\fR be signed, like \f(CW\*(C`signed char\*(C'\fR.
1307 .Sp
1308 Note that this is equivalent to \fB\-fno\-unsigned\-char\fR, which is
1309 the negative form of \fB\-funsigned\-char\fR.  Likewise, the option
1310 \&\fB\-fno\-signed\-char\fR is equivalent to \fB\-funsigned\-char\fR.
1311 .IP "\fB\-fsigned\-bitfields\fR" 4
1312 .IX Item "-fsigned-bitfields"
1313 .PD 0
1314 .IP "\fB\-funsigned\-bitfields\fR" 4
1315 .IX Item "-funsigned-bitfields"
1316 .IP "\fB\-fno\-signed\-bitfields\fR" 4
1317 .IX Item "-fno-signed-bitfields"
1318 .IP "\fB\-fno\-unsigned\-bitfields\fR" 4
1319 .IX Item "-fno-unsigned-bitfields"
1320 .PD
1321 These options control whether a bit-field is signed or unsigned, when the
1322 declaration does not use either \f(CW\*(C`signed\*(C'\fR or \f(CW\*(C`unsigned\*(C'\fR.  By
1323 default, such a bit-field is signed, because this is consistent: the
1324 basic integer types such as \f(CW\*(C`int\*(C'\fR are signed types.
1325 .Sh "Options Controlling \*(C+ Dialect"
1326 .IX Subsection "Options Controlling  Dialect"
1327 This section describes the command-line options that are only meaningful
1328 for \*(C+ programs; but you can also use most of the \s-1GNU\s0 compiler options
1329 regardless of what language your program is in.  For example, you
1330 might compile a file \f(CW\*(C`firstClass.C\*(C'\fR like this:
1331 .PP
1332 .Vb 1
1333 \&        g++ -g -frepo -O -c firstClass.C
1334 .Ve
1335 .PP
1336 In this example, only \fB\-frepo\fR is an option meant
1337 only for \*(C+ programs; you can use the other options with any
1338 language supported by \s-1GCC\s0.
1339 .PP
1340 Here is a list of options that are \fIonly\fR for compiling \*(C+ programs:
1341 .IP "\fB\-fabi\-version=\fR\fIn\fR" 4
1342 .IX Item "-fabi-version=n"
1343 Use version \fIn\fR of the \*(C+ \s-1ABI\s0.  Version 2 is the version of the
1344 \&\*(C+ \s-1ABI\s0 that first appeared in G++ 3.4.  Version 1 is the version of
1345 the \*(C+ \s-1ABI\s0 that first appeared in G++ 3.2.  Version 0 will always be
1346 the version that conforms most closely to the \*(C+ \s-1ABI\s0 specification.
1347 Therefore, the \s-1ABI\s0 obtained using version 0 will change as \s-1ABI\s0 bugs
1348 are fixed.
1349 .Sp
1350 The default is version 2.
1351 .IP "\fB\-fno\-access\-control\fR" 4
1352 .IX Item "-fno-access-control"
1353 Turn off all access checking.  This switch is mainly useful for working
1354 around bugs in the access control code.
1355 .IP "\fB\-fcheck\-new\fR" 4
1356 .IX Item "-fcheck-new"
1357 Check that the pointer returned by \f(CW\*(C`operator new\*(C'\fR is non-null
1358 before attempting to modify the storage allocated.  This check is
1359 normally unnecessary because the \*(C+ standard specifies that
1360 \&\f(CW\*(C`operator new\*(C'\fR will only return \f(CW0\fR if it is declared
1361 \&\fB\f(BIthrow()\fB\fR, in which case the compiler will always check the
1362 return value even without this option.  In all other cases, when
1363 \&\f(CW\*(C`operator new\*(C'\fR has a non-empty exception specification, memory
1364 exhaustion is signalled by throwing \f(CW\*(C`std::bad_alloc\*(C'\fR.  See also
1365 \&\fBnew (nothrow)\fR.
1366 .IP "\fB\-fconserve\-space\fR" 4
1367 .IX Item "-fconserve-space"
1368 Put uninitialized or runtime-initialized global variables into the
1369 common segment, as C does.  This saves space in the executable at the
1370 cost of not diagnosing duplicate definitions.  If you compile with this
1371 flag and your program mysteriously crashes after \f(CW\*(C`main()\*(C'\fR has
1372 completed, you may have an object that is being destroyed twice because
1373 two definitions were merged.
1374 .Sp
1375 This option is no longer useful on most targets, now that support has
1376 been added for putting variables into \s-1BSS\s0 without making them common.
1377 .IP "\fB\-ffriend\-injection\fR" 4
1378 .IX Item "-ffriend-injection"
1379 Inject friend functions into the enclosing namespace, so that they are
1380 visible outside the scope of the class in which they are declared.
1381 Friend functions were documented to work this way in the old Annotated
1382 \&\*(C+ Reference Manual, and versions of G++ before 4.1 always worked
1383 that way.  However, in \s-1ISO\s0 \*(C+ a friend function which is not declared
1384 in an enclosing scope can only be found using argument dependent
1385 lookup.  This option causes friends to be injected as they were in
1386 earlier releases.
1387 .Sp
1388 This option is for compatibility, and may be removed in a future
1389 release of G++.
1390 .IP "\fB\-fno\-elide\-constructors\fR" 4
1391 .IX Item "-fno-elide-constructors"
1392 The \*(C+ standard allows an implementation to omit creating a temporary
1393 which is only used to initialize another object of the same type.
1394 Specifying this option disables that optimization, and forces G++ to
1395 call the copy constructor in all cases.
1396 .IP "\fB\-fno\-enforce\-eh\-specs\fR" 4
1397 .IX Item "-fno-enforce-eh-specs"
1398 Don't generate code to check for violation of exception specifications
1399 at runtime.  This option violates the \*(C+ standard, but may be useful
1400 for reducing code size in production builds, much like defining
1401 \&\fB\s-1NDEBUG\s0\fR.  This does not give user code permission to throw
1402 exceptions in violation of the exception specifications; the compiler
1403 will still optimize based on the specifications, so throwing an
1404 unexpected exception will result in undefined behavior.
1405 .IP "\fB\-ffor\-scope\fR" 4
1406 .IX Item "-ffor-scope"
1407 .PD 0
1408 .IP "\fB\-fno\-for\-scope\fR" 4
1409 .IX Item "-fno-for-scope"
1410 .PD
1411 If \fB\-ffor\-scope\fR is specified, the scope of variables declared in
1412 a \fIfor-init-statement\fR is limited to the \fBfor\fR loop itself,
1413 as specified by the \*(C+ standard.
1414 If \fB\-fno\-for\-scope\fR is specified, the scope of variables declared in
1415 a \fIfor-init-statement\fR extends to the end of the enclosing scope,
1416 as was the case in old versions of G++, and other (traditional)
1417 implementations of \*(C+.
1418 .Sp
1419 The default if neither flag is given to follow the standard,
1420 but to allow and give a warning for old-style code that would
1421 otherwise be invalid, or have different behavior.
1422 .IP "\fB\-fno\-gnu\-keywords\fR" 4
1423 .IX Item "-fno-gnu-keywords"
1424 Do not recognize \f(CW\*(C`typeof\*(C'\fR as a keyword, so that code can use this
1425 word as an identifier.  You can use the keyword \f(CW\*(C`_\|_typeof_\|_\*(C'\fR instead.
1426 \&\fB\-ansi\fR implies \fB\-fno\-gnu\-keywords\fR.
1427 .IP "\fB\-fno\-implicit\-templates\fR" 4
1428 .IX Item "-fno-implicit-templates"
1429 Never emit code for non-inline templates which are instantiated
1430 implicitly (i.e. by use); only emit code for explicit instantiations.
1431 .IP "\fB\-fno\-implicit\-inline\-templates\fR" 4
1432 .IX Item "-fno-implicit-inline-templates"
1433 Don't emit code for implicit instantiations of inline templates, either.
1434 The default is to handle inlines differently so that compiles with and
1435 without optimization will need the same set of explicit instantiations.
1436 .IP "\fB\-fno\-implement\-inlines\fR" 4
1437 .IX Item "-fno-implement-inlines"
1438 To save space, do not emit out-of-line copies of inline functions
1439 controlled by \fB#pragma implementation\fR.  This will cause linker
1440 errors if these functions are not inlined everywhere they are called.
1441 .IP "\fB\-fms\-extensions\fR" 4
1442 .IX Item "-fms-extensions"
1443 Disable pedantic warnings about constructs used in \s-1MFC\s0, such as implicit
1444 int and getting a pointer to member function via non-standard syntax.
1445 .IP "\fB\-fno\-nonansi\-builtins\fR" 4
1446 .IX Item "-fno-nonansi-builtins"
1447 Disable built-in declarations of functions that are not mandated by
1448 \&\s-1ANSI/ISO\s0 C.  These include \f(CW\*(C`ffs\*(C'\fR, \f(CW\*(C`alloca\*(C'\fR, \f(CW\*(C`_exit\*(C'\fR,
1449 \&\f(CW\*(C`index\*(C'\fR, \f(CW\*(C`bzero\*(C'\fR, \f(CW\*(C`conjf\*(C'\fR, and other related functions.
1450 .IP "\fB\-fno\-operator\-names\fR" 4
1451 .IX Item "-fno-operator-names"
1452 Do not treat the operator name keywords \f(CW\*(C`and\*(C'\fR, \f(CW\*(C`bitand\*(C'\fR,
1453 \&\f(CW\*(C`bitor\*(C'\fR, \f(CW\*(C`compl\*(C'\fR, \f(CW\*(C`not\*(C'\fR, \f(CW\*(C`or\*(C'\fR and \f(CW\*(C`xor\*(C'\fR as
1454 synonyms as keywords.
1455 .IP "\fB\-fno\-optional\-diags\fR" 4
1456 .IX Item "-fno-optional-diags"
1457 Disable diagnostics that the standard says a compiler does not need to
1458 issue.  Currently, the only such diagnostic issued by G++ is the one for
1459 a name having multiple meanings within a class.
1460 .IP "\fB\-fpermissive\fR" 4
1461 .IX Item "-fpermissive"
1462 Downgrade some diagnostics about nonconformant code from errors to
1463 warnings.  Thus, using \fB\-fpermissive\fR will allow some
1464 nonconforming code to compile.
1465 .IP "\fB\-frepo\fR" 4
1466 .IX Item "-frepo"
1467 Enable automatic template instantiation at link time.  This option also
1468 implies \fB\-fno\-implicit\-templates\fR.  
1469 .IP "\fB\-fno\-rtti\fR" 4
1470 .IX Item "-fno-rtti"
1471 Disable generation of information about every class with virtual
1472 functions for use by the \*(C+ runtime type identification features
1473 (\fBdynamic_cast\fR and \fBtypeid\fR).  If you don't use those parts
1474 of the language, you can save some space by using this flag.  Note that
1475 exception handling uses the same information, but it will generate it as
1476 needed. The \fBdynamic_cast\fR operator can still be used for casts that
1477 do not require runtime type information, i.e. casts to \f(CW\*(C`void *\*(C'\fR or to
1478 unambiguous base classes.
1479 .IP "\fB\-fstats\fR" 4
1480 .IX Item "-fstats"
1481 Emit statistics about front-end processing at the end of the compilation.
1482 This information is generally only useful to the G++ development team.
1483 .IP "\fB\-ftemplate\-depth\-\fR\fIn\fR" 4
1484 .IX Item "-ftemplate-depth-n"
1485 Set the maximum instantiation depth for template classes to \fIn\fR.
1486 A limit on the template instantiation depth is needed to detect
1487 endless recursions during template class instantiation.  \s-1ANSI/ISO\s0 \*(C+
1488 conforming programs must not rely on a maximum depth greater than 17.
1489 .IP "\fB\-fno\-threadsafe\-statics\fR" 4
1490 .IX Item "-fno-threadsafe-statics"
1491 Do not emit the extra code to use the routines specified in the \*(C+
1492 \&\s-1ABI\s0 for thread-safe initialization of local statics.  You can use this
1493 option to reduce code size slightly in code that doesn't need to be
1494 thread\-safe.
1495 .IP "\fB\-fuse\-cxa\-atexit\fR" 4
1496 .IX Item "-fuse-cxa-atexit"
1497 Register destructors for objects with static storage duration with the
1498 \&\f(CW\*(C`_\|_cxa_atexit\*(C'\fR function rather than the \f(CW\*(C`atexit\*(C'\fR function.
1499 This option is required for fully standards-compliant handling of static
1500 destructors, but will only work if your C library supports
1501 \&\f(CW\*(C`_\|_cxa_atexit\*(C'\fR.
1502 .IP "\fB\-fno\-use\-cxa\-get\-exception\-ptr\fR" 4
1503 .IX Item "-fno-use-cxa-get-exception-ptr"
1504 Don't use the \f(CW\*(C`_\|_cxa_get_exception_ptr\*(C'\fR runtime routine.  This
1505 will cause \f(CW\*(C`std::uncaught_exception\*(C'\fR to be incorrect, but is necessary
1506 if the runtime routine is not available.
1507 .IP "\fB\-fvisibility\-inlines\-hidden\fR" 4
1508 .IX Item "-fvisibility-inlines-hidden"
1509 This switch declares that the user does not attempt to compare
1510 pointers to inline methods where the addresses of the two functions
1511 were taken in different shared objects.
1512 .Sp
1513 The effect of this is that \s-1GCC\s0 may, effectively, mark inline methods with
1514 \&\f(CW\*(C`_\|_attribute_\|_ ((visibility ("hidden")))\*(C'\fR so that they do not
1515 appear in the export table of a \s-1DSO\s0 and do not require a \s-1PLT\s0 indirection
1516 when used within the \s-1DSO\s0.  Enabling this option can have a dramatic effect
1517 on load and link times of a \s-1DSO\s0 as it massively reduces the size of the
1518 dynamic export table when the library makes heavy use of templates.
1519 .Sp
1520 The behaviour of this switch is not quite the same as marking the
1521 methods as hidden directly, because it does not affect static variables
1522 local to the function or cause the compiler to deduce that
1523 the function is defined in only one shared object.
1524 .Sp
1525 You may mark a method as having a visibility explicitly to negate the
1526 effect of the switch for that method.  For example, if you do want to
1527 compare pointers to a particular inline method, you might mark it as
1528 having default visibility.  Marking the enclosing class with explicit
1529 visibility will have no effect.
1530 .Sp
1531 Explicitly instantiated inline methods are unaffected by this option
1532 as their linkage might otherwise cross a shared library boundary.
1533 .IP "\fB\-fno\-weak\fR" 4
1534 .IX Item "-fno-weak"
1535 Do not use weak symbol support, even if it is provided by the linker.
1536 By default, G++ will use weak symbols if they are available.  This
1537 option exists only for testing, and should not be used by end\-users;
1538 it will result in inferior code and has no benefits.  This option may
1539 be removed in a future release of G++.
1540 .IP "\fB\-nostdinc++\fR" 4
1541 .IX Item "-nostdinc++"
1542 Do not search for header files in the standard directories specific to
1543 \&\*(C+, but do still search the other standard directories.  (This option
1544 is used when building the \*(C+ library.)
1545 .PP
1546 In addition, these optimization, warning, and code generation options
1547 have meanings only for \*(C+ programs:
1548 .IP "\fB\-fno\-default\-inline\fR" 4
1549 .IX Item "-fno-default-inline"
1550 Do not assume \fBinline\fR for functions defined inside a class scope.
1551   Note that these
1552 functions will have linkage like inline functions; they just won't be
1553 inlined by default.
1554 .IP "\fB\-Wabi\fR (\*(C+ only)" 4
1555 .IX Item "-Wabi ( only)"
1556 Warn when G++ generates code that is probably not compatible with the
1557 vendor-neutral \*(C+ \s-1ABI\s0.  Although an effort has been made to warn about
1558 all such cases, there are probably some cases that are not warned about,
1559 even though G++ is generating incompatible code.  There may also be
1560 cases where warnings are emitted even though the code that is generated
1561 will be compatible.
1562 .Sp
1563 You should rewrite your code to avoid these warnings if you are
1564 concerned about the fact that code generated by G++ may not be binary
1565 compatible with code generated by other compilers.
1566 .Sp
1567 The known incompatibilities at this point include:
1568 .RS 4
1569 .IP "*" 4
1570 Incorrect handling of tail-padding for bit\-fields.  G++ may attempt to
1571 pack data into the same byte as a base class.  For example:
1572 .Sp
1573 .Vb 2
1574 \&        struct A { virtual void f(); int f1 : 1; };
1575 \&        struct B : public A { int f2 : 1; };
1576 .Ve
1577 .Sp
1578 In this case, G++ will place \f(CW\*(C`B::f2\*(C'\fR into the same byte
1579 as\f(CW\*(C`A::f1\*(C'\fR; other compilers will not.  You can avoid this problem
1580 by explicitly padding \f(CW\*(C`A\*(C'\fR so that its size is a multiple of the
1581 byte size on your platform; that will cause G++ and other compilers to
1582 layout \f(CW\*(C`B\*(C'\fR identically.
1583 .IP "*" 4
1584 Incorrect handling of tail-padding for virtual bases.  G++ does not use
1585 tail padding when laying out virtual bases.  For example:
1586 .Sp
1587 .Vb 3
1588 \&        struct A { virtual void f(); char c1; };
1589 \&        struct B { B(); char c2; };
1590 \&        struct C : public A, public virtual B {};
1591 .Ve
1592 .Sp
1593 In this case, G++ will not place \f(CW\*(C`B\*(C'\fR into the tail-padding for
1594 \&\f(CW\*(C`A\*(C'\fR; other compilers will.  You can avoid this problem by
1595 explicitly padding \f(CW\*(C`A\*(C'\fR so that its size is a multiple of its
1596 alignment (ignoring virtual base classes); that will cause G++ and other
1597 compilers to layout \f(CW\*(C`C\*(C'\fR identically.
1598 .IP "*" 4
1599 Incorrect handling of bit-fields with declared widths greater than that
1600 of their underlying types, when the bit-fields appear in a union.  For
1601 example:
1602 .Sp
1603 .Vb 1
1604 \&        union U { int i : 4096; };
1605 .Ve
1606 .Sp
1607 Assuming that an \f(CW\*(C`int\*(C'\fR does not have 4096 bits, G++ will make the
1608 union too small by the number of bits in an \f(CW\*(C`int\*(C'\fR.
1609 .IP "*" 4
1610 Empty classes can be placed at incorrect offsets.  For example:
1611 .Sp
1612 .Vb 1
1613 \&        struct A {};
1614 .Ve
1615 .Sp
1616 .Vb 4
1617 \&        struct B {
1618 \&          A a;
1619 \&          virtual void f ();
1620 \&        };
1621 .Ve
1622 .Sp
1623 .Vb 1
1624 \&        struct C : public B, public A {};
1625 .Ve
1626 .Sp
1627 G++ will place the \f(CW\*(C`A\*(C'\fR base class of \f(CW\*(C`C\*(C'\fR at a nonzero offset;
1628 it should be placed at offset zero.  G++ mistakenly believes that the
1629 \&\f(CW\*(C`A\*(C'\fR data member of \f(CW\*(C`B\*(C'\fR is already at offset zero.
1630 .IP "*" 4
1631 Names of template functions whose types involve \f(CW\*(C`typename\*(C'\fR or
1632 template template parameters can be mangled incorrectly.
1633 .Sp
1634 .Vb 2
1635 \&        template <typename Q>
1636 \&        void f(typename Q::X) {}
1637 .Ve
1638 .Sp
1639 .Vb 2
1640 \&        template <template <typename> class Q>
1641 \&        void f(typename Q<int>::X) {}
1642 .Ve
1643 .Sp
1644 Instantiations of these templates may be mangled incorrectly.
1645 .RE
1646 .RS 4
1647 .RE
1648 .IP "\fB\-Wctor\-dtor\-privacy\fR (\*(C+ only)" 4
1649 .IX Item "-Wctor-dtor-privacy ( only)"
1650 Warn when a class seems unusable because all the constructors or
1651 destructors in that class are private, and it has neither friends nor
1652 public static member functions.
1653 .IP "\fB\-Wnon\-virtual\-dtor\fR (\*(C+ only)" 4
1654 .IX Item "-Wnon-virtual-dtor ( only)"
1655 Warn when a class appears to be polymorphic, thereby requiring a virtual
1656 destructor, yet it declares a non-virtual one.  This warning is also
1657 enabled if \-Weffc++ is specified.
1658 .IP "\fB\-Wreorder\fR (\*(C+ only)" 4
1659 .IX Item "-Wreorder ( only)"
1660 Warn when the order of member initializers given in the code does not
1661 match the order in which they must be executed.  For instance:
1662 .Sp
1663 .Vb 5
1664 \&        struct A {
1665 \&          int i;
1666 \&          int j;
1667 \&          A(): j (0), i (1) { }
1668 \&        };
1669 .Ve
1670 .Sp
1671 The compiler will rearrange the member initializers for \fBi\fR
1672 and \fBj\fR to match the declaration order of the members, emitting
1673 a warning to that effect.  This warning is enabled by \fB\-Wall\fR.
1674 .PP
1675 The following \fB\-W...\fR options are not affected by \fB\-Wall\fR.
1676 .IP "\fB\-Weffc++\fR (\*(C+ only)" 4
1677 .IX Item "-Weffc++ ( only)"
1678 Warn about violations of the following style guidelines from Scott Meyers'
1679 \&\fIEffective \*(C+\fR book:
1680 .RS 4
1681 .IP "*" 4
1682 Item 11:  Define a copy constructor and an assignment operator for classes
1683 with dynamically allocated memory.
1684 .IP "*" 4
1685 Item 12:  Prefer initialization to assignment in constructors.
1686 .IP "*" 4
1687 Item 14:  Make destructors virtual in base classes.
1688 .IP "*" 4
1689 Item 15:  Have \f(CW\*(C`operator=\*(C'\fR return a reference to \f(CW*this\fR.
1690 .IP "*" 4
1691 Item 23:  Don't try to return a reference when you must return an object.
1692 .RE
1693 .RS 4
1694 .Sp
1695 Also warn about violations of the following style guidelines from
1696 Scott Meyers' \fIMore Effective \*(C+\fR book:
1697 .IP "*" 4
1698 Item 6:  Distinguish between prefix and postfix forms of increment and
1699 decrement operators.
1700 .IP "*" 4
1701 Item 7:  Never overload \f(CW\*(C`&&\*(C'\fR, \f(CW\*(C`||\*(C'\fR, or \f(CW\*(C`,\*(C'\fR.
1702 .RE
1703 .RS 4
1704 .Sp
1705 When selecting this option, be aware that the standard library
1706 headers do not obey all of these guidelines; use \fBgrep \-v\fR
1707 to filter out those warnings.
1708 .RE
1709 .IP "\fB\-Wno\-deprecated\fR (\*(C+ only)" 4
1710 .IX Item "-Wno-deprecated ( only)"
1711 Do not warn about usage of deprecated features.  
1712 .IP "\fB\-Wstrict\-null\-sentinel\fR (\*(C+ only)" 4
1713 .IX Item "-Wstrict-null-sentinel ( only)"
1714 Warn also about the use of an uncasted \f(CW\*(C`NULL\*(C'\fR as sentinel.  When
1715 compiling only with \s-1GCC\s0 this is a valid sentinel, as \f(CW\*(C`NULL\*(C'\fR is defined
1716 to \f(CW\*(C`_\|_null\*(C'\fR.  Although it is a null pointer constant not a null pointer,
1717 it is guaranteed to of the same size as a pointer.  But this use is
1718 not portable across different compilers.
1719 .IP "\fB\-Wno\-non\-template\-friend\fR (\*(C+ only)" 4
1720 .IX Item "-Wno-non-template-friend ( only)"
1721 Disable warnings when non-templatized friend functions are declared
1722 within a template.  Since the advent of explicit template specification
1723 support in G++, if the name of the friend is an unqualified-id (i.e.,
1724 \&\fBfriend foo(int)\fR), the \*(C+ language specification demands that the
1725 friend declare or define an ordinary, nontemplate function.  (Section
1726 14.5.3).  Before G++ implemented explicit specification, unqualified-ids
1727 could be interpreted as a particular specialization of a templatized
1728 function.  Because this non-conforming behavior is no longer the default
1729 behavior for G++, \fB\-Wnon\-template\-friend\fR allows the compiler to
1730 check existing code for potential trouble spots and is on by default.
1731 This new compiler behavior can be turned off with
1732 \&\fB\-Wno\-non\-template\-friend\fR which keeps the conformant compiler code
1733 but disables the helpful warning.
1734 .IP "\fB\-Wold\-style\-cast\fR (\*(C+ only)" 4
1735 .IX Item "-Wold-style-cast ( only)"
1736 Warn if an old-style (C\-style) cast to a non-void type is used within
1737 a \*(C+ program.  The new-style casts (\fBdynamic_cast\fR,
1738 \&\fBstatic_cast\fR, \fBreinterpret_cast\fR, and \fBconst_cast\fR) are
1739 less vulnerable to unintended effects and much easier to search for.
1740 .IP "\fB\-Woverloaded\-virtual\fR (\*(C+ only)" 4
1741 .IX Item "-Woverloaded-virtual ( only)"
1742 Warn when a function declaration hides virtual functions from a
1743 base class.  For example, in:
1744 .Sp
1745 .Vb 3
1746 \&        struct A {
1747 \&          virtual void f();
1748 \&        };
1749 .Ve
1750 .Sp
1751 .Vb 3
1752 \&        struct B: public A {
1753 \&          void f(int);
1754 \&        };
1755 .Ve
1756 .Sp
1757 the \f(CW\*(C`A\*(C'\fR class version of \f(CW\*(C`f\*(C'\fR is hidden in \f(CW\*(C`B\*(C'\fR, and code
1758 like:
1759 .Sp
1760 .Vb 2
1761 \&        B* b;
1762 \&        b->f();
1763 .Ve
1764 .Sp
1765 will fail to compile.
1766 .IP "\fB\-Wno\-pmf\-conversions\fR (\*(C+ only)" 4
1767 .IX Item "-Wno-pmf-conversions ( only)"
1768 Disable the diagnostic for converting a bound pointer to member function
1769 to a plain pointer.
1770 .IP "\fB\-Wsign\-promo\fR (\*(C+ only)" 4
1771 .IX Item "-Wsign-promo ( only)"
1772 Warn when overload resolution chooses a promotion from unsigned or
1773 enumerated type to a signed type, over a conversion to an unsigned type of
1774 the same size.  Previous versions of G++ would try to preserve
1775 unsignedness, but the standard mandates the current behavior.
1776 .Sp
1777 .Vb 4
1778 \&        struct A {
1779 \&          operator int ();
1780 \&          A& operator = (int);
1781 \&        };
1782 .Ve
1783 .Sp
1784 .Vb 5
1785 \&        main ()
1786 \&        {
1787 \&          A a,b;
1788 \&          a = b;
1789 \&        }
1790 .Ve
1791 .Sp
1792 In this example, G++ will synthesize a default \fBA& operator =
1793 (const A&);\fR, while cfront will use the user-defined \fBoperator =\fR.
1794 .Sh "Options to Control Diagnostic Messages Formatting"
1795 .IX Subsection "Options to Control Diagnostic Messages Formatting"
1796 Traditionally, diagnostic messages have been formatted irrespective of
1797 the output device's aspect (e.g. its width, ...).  The options described
1798 below can be used to control the diagnostic messages formatting
1799 algorithm, e.g. how many characters per line, how often source location
1800 information should be reported.  Right now, only the \*(C+ front end can
1801 honor these options.  However it is expected, in the near future, that
1802 the remaining front ends would be able to digest them correctly.
1803 .IP "\fB\-fmessage\-length=\fR\fIn\fR" 4
1804 .IX Item "-fmessage-length=n"
1805 Try to format error messages so that they fit on lines of about \fIn\fR
1806 characters.  The default is 72 characters for \fBg++\fR and 0 for the rest of
1807 the front ends supported by \s-1GCC\s0.  If \fIn\fR is zero, then no
1808 line-wrapping will be done; each error message will appear on a single
1809 line.
1810 .IP "\fB\-fdiagnostics\-show\-location=once\fR" 4
1811 .IX Item "-fdiagnostics-show-location=once"
1812 Only meaningful in line-wrapping mode.  Instructs the diagnostic messages
1813 reporter to emit \fIonce\fR source location information; that is, in
1814 case the message is too long to fit on a single physical line and has to
1815 be wrapped, the source location won't be emitted (as prefix) again,
1816 over and over, in subsequent continuation lines.  This is the default
1817 behavior.
1818 .IP "\fB\-fdiagnostics\-show\-location=every\-line\fR" 4
1819 .IX Item "-fdiagnostics-show-location=every-line"
1820 Only meaningful in line-wrapping mode.  Instructs the diagnostic
1821 messages reporter to emit the same source location information (as
1822 prefix) for physical lines that result from the process of breaking
1823 a message which is too long to fit on a single line.
1824 .IP "\fB\-fdiagnostics\-show\-option\fR" 4
1825 .IX Item "-fdiagnostics-show-option"
1826 This option instructs the diagnostic machinery to add text to each
1827 diagnostic emitted, which indicates which command line option directly
1828 controls that diagnostic, when such an option is known to the
1829 diagnostic machinery.
1830 .Sh "Options to Request or Suppress Warnings"
1831 .IX Subsection "Options to Request or Suppress Warnings"
1832 Warnings are diagnostic messages that report constructions which
1833 are not inherently erroneous but which are risky or suggest there
1834 may have been an error.
1835 .PP
1836 You can request many specific warnings with options beginning \fB\-W\fR,
1837 for example \fB\-Wimplicit\fR to request warnings on implicit
1838 declarations.  Each of these specific warning options also has a
1839 negative form beginning \fB\-Wno\-\fR to turn off warnings;
1840 for example, \fB\-Wno\-implicit\fR.  This manual lists only one of the
1841 two forms, whichever is not the default.
1842 .PP
1843 The following options control the amount and kinds of warnings produced
1844 by \s-1GCC\s0; for further, language-specific options also refer to
1845 \&\fB\*(C+ Dialect Options\fR.
1846 .IP "\fB\-fsyntax\-only\fR" 4
1847 .IX Item "-fsyntax-only"
1848 Check the code for syntax errors, but don't do anything beyond that.
1849 .IP "\fB\-pedantic\fR" 4
1850 .IX Item "-pedantic"
1851 Issue all the warnings demanded by strict \s-1ISO\s0 C and \s-1ISO\s0 \*(C+;
1852 reject all programs that use forbidden extensions, and some other
1853 programs that do not follow \s-1ISO\s0 C and \s-1ISO\s0 \*(C+.  For \s-1ISO\s0 C, follows the
1854 version of the \s-1ISO\s0 C standard specified by any \fB\-std\fR option used.
1855 .Sp
1856 Valid \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ programs should compile properly with or without
1857 this option (though a rare few will require \fB\-ansi\fR or a
1858 \&\fB\-std\fR option specifying the required version of \s-1ISO\s0 C).  However,
1859 without this option, certain \s-1GNU\s0 extensions and traditional C and \*(C+
1860 features are supported as well.  With this option, they are rejected.
1861 .Sp
1862 \&\fB\-pedantic\fR does not cause warning messages for use of the
1863 alternate keywords whose names begin and end with \fB_\|_\fR.  Pedantic
1864 warnings are also disabled in the expression that follows
1865 \&\f(CW\*(C`_\|_extension_\|_\*(C'\fR.  However, only system header files should use
1866 these escape routes; application programs should avoid them.
1867 .Sp
1868 Some users try to use \fB\-pedantic\fR to check programs for strict \s-1ISO\s0
1869 C conformance.  They soon find that it does not do quite what they want:
1870 it finds some non-ISO practices, but not all\-\-\-only those for which
1871 \&\s-1ISO\s0 C \fIrequires\fR a diagnostic, and some others for which
1872 diagnostics have been added.
1873 .Sp
1874 A feature to report any failure to conform to \s-1ISO\s0 C might be useful in
1875 some instances, but would require considerable additional work and would
1876 be quite different from \fB\-pedantic\fR.  We don't have plans to
1877 support such a feature in the near future.
1878 .Sp
1879 Where the standard specified with \fB\-std\fR represents a \s-1GNU\s0
1880 extended dialect of C, such as \fBgnu89\fR or \fBgnu99\fR, there is a
1881 corresponding \fIbase standard\fR, the version of \s-1ISO\s0 C on which the \s-1GNU\s0
1882 extended dialect is based.  Warnings from \fB\-pedantic\fR are given
1883 where they are required by the base standard.  (It would not make sense
1884 for such warnings to be given only for features not in the specified \s-1GNU\s0
1885 C dialect, since by definition the \s-1GNU\s0 dialects of C include all
1886 features the compiler supports with the given option, and there would be
1887 nothing to warn about.)
1888 .IP "\fB\-pedantic\-errors\fR" 4
1889 .IX Item "-pedantic-errors"
1890 Like \fB\-pedantic\fR, except that errors are produced rather than
1891 warnings.
1892 .IP "\fB\-w\fR" 4
1893 .IX Item "-w"
1894 Inhibit all warning messages.
1895 .IP "\fB\-Wno\-import\fR" 4
1896 .IX Item "-Wno-import"
1897 Inhibit warning messages about the use of \fB#import\fR.
1898 .IP "\fB\-Wchar\-subscripts\fR" 4
1899 .IX Item "-Wchar-subscripts"
1900 Warn if an array subscript has type \f(CW\*(C`char\*(C'\fR.  This is a common cause
1901 of error, as programmers often forget that this type is signed on some
1902 machines.
1903 This warning is enabled by \fB\-Wall\fR.
1904 .IP "\fB\-Wcomment\fR" 4
1905 .IX Item "-Wcomment"
1906 Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
1907 comment, or whenever a Backslash-Newline appears in a \fB//\fR comment.
1908 This warning is enabled by \fB\-Wall\fR.
1909 .IP "\fB\-Wfatal\-errors\fR" 4
1910 .IX Item "-Wfatal-errors"
1911 This option causes the compiler to abort compilation on the first error
1912 occurred rather than trying to keep going and printing further error
1913 messages.
1914 .IP "\fB\-Wformat\fR" 4
1915 .IX Item "-Wformat"
1916 Check calls to \f(CW\*(C`printf\*(C'\fR and \f(CW\*(C`scanf\*(C'\fR, etc., to make sure that
1917 the arguments supplied have types appropriate to the format string
1918 specified, and that the conversions specified in the format string make
1919 sense.  This includes standard functions, and others specified by format
1920 attributes, in the \f(CW\*(C`printf\*(C'\fR,
1921 \&\f(CW\*(C`scanf\*(C'\fR, \f(CW\*(C`strftime\*(C'\fR and \f(CW\*(C`strfmon\*(C'\fR (an X/Open extension,
1922 not in the C standard) families (or other target-specific families).
1923 Which functions are checked without format attributes having been
1924 specified depends on the standard version selected, and such checks of
1925 functions without the attribute specified are disabled by
1926 \&\fB\-ffreestanding\fR or \fB\-fno\-builtin\fR.
1927 .Sp
1928 The formats are checked against the format features supported by \s-1GNU\s0
1929 libc version 2.2.  These include all \s-1ISO\s0 C90 and C99 features, as well
1930 as features from the Single Unix Specification and some \s-1BSD\s0 and \s-1GNU\s0
1931 extensions.  Other library implementations may not support all these
1932 features; \s-1GCC\s0 does not support warning about features that go beyond a
1933 particular library's limitations.  However, if \fB\-pedantic\fR is used
1934 with \fB\-Wformat\fR, warnings will be given about format features not
1935 in the selected standard version (but not for \f(CW\*(C`strfmon\*(C'\fR formats,
1936 since those are not in any version of the C standard).  
1937 .Sp
1938 Since \fB\-Wformat\fR also checks for null format arguments for
1939 several functions, \fB\-Wformat\fR also implies \fB\-Wnonnull\fR.
1940 .Sp
1941 \&\fB\-Wformat\fR is included in \fB\-Wall\fR.  For more control over some
1942 aspects of format checking, the options \fB\-Wformat\-y2k\fR,
1943 \&\fB\-Wno\-format\-extra\-args\fR, \fB\-Wno\-format\-zero\-length\fR,
1944 \&\fB\-Wformat\-nonliteral\fR, \fB\-Wformat\-security\fR, and
1945 \&\fB\-Wformat=2\fR are available, but are not included in \fB\-Wall\fR.
1946 .IP "\fB\-Wformat\-y2k\fR" 4
1947 .IX Item "-Wformat-y2k"
1948 If \fB\-Wformat\fR is specified, also warn about \f(CW\*(C`strftime\*(C'\fR
1949 formats which may yield only a two-digit year.
1950 .IP "\fB\-Wno\-format\-extra\-args\fR" 4
1951 .IX Item "-Wno-format-extra-args"
1952 If \fB\-Wformat\fR is specified, do not warn about excess arguments to a
1953 \&\f(CW\*(C`printf\*(C'\fR or \f(CW\*(C`scanf\*(C'\fR format function.  The C standard specifies
1954 that such arguments are ignored.
1955 .Sp
1956 Where the unused arguments lie between used arguments that are
1957 specified with \fB$\fR operand number specifications, normally
1958 warnings are still given, since the implementation could not know what
1959 type to pass to \f(CW\*(C`va_arg\*(C'\fR to skip the unused arguments.  However,
1960 in the case of \f(CW\*(C`scanf\*(C'\fR formats, this option will suppress the
1961 warning if the unused arguments are all pointers, since the Single
1962 Unix Specification says that such unused arguments are allowed.
1963 .IP "\fB\-Wno\-format\-zero\-length\fR" 4
1964 .IX Item "-Wno-format-zero-length"
1965 If \fB\-Wformat\fR is specified, do not warn about zero-length formats.
1966 The C standard specifies that zero-length formats are allowed.
1967 .IP "\fB\-Wformat\-nonliteral\fR" 4
1968 .IX Item "-Wformat-nonliteral"
1969 If \fB\-Wformat\fR is specified, also warn if the format string is not a
1970 string literal and so cannot be checked, unless the format function
1971 takes its format arguments as a \f(CW\*(C`va_list\*(C'\fR.
1972 .IP "\fB\-Wformat\-security\fR" 4
1973 .IX Item "-Wformat-security"
1974 If \fB\-Wformat\fR is specified, also warn about uses of format
1975 functions that represent possible security problems.  At present, this
1976 warns about calls to \f(CW\*(C`printf\*(C'\fR and \f(CW\*(C`scanf\*(C'\fR functions where the
1977 format string is not a string literal and there are no format arguments,
1978 as in \f(CW\*(C`printf (foo);\*(C'\fR.  This may be a security hole if the format
1979 string came from untrusted input and contains \fB%n\fR.  (This is
1980 currently a subset of what \fB\-Wformat\-nonliteral\fR warns about, but
1981 in future warnings may be added to \fB\-Wformat\-security\fR that are not
1982 included in \fB\-Wformat\-nonliteral\fR.)
1983 .IP "\fB\-Wformat=2\fR" 4
1984 .IX Item "-Wformat=2"
1985 Enable \fB\-Wformat\fR plus format checks not included in
1986 \&\fB\-Wformat\fR.  Currently equivalent to \fB\-Wformat
1987 \&\-Wformat\-nonliteral \-Wformat\-security \-Wformat\-y2k\fR.
1988 .IP "\fB\-Wnonnull\fR" 4
1989 .IX Item "-Wnonnull"
1990 Warn about passing a null pointer for arguments marked as
1991 requiring a non-null value by the \f(CW\*(C`nonnull\*(C'\fR function attribute.
1992 .Sp
1993 \&\fB\-Wnonnull\fR is included in \fB\-Wall\fR and \fB\-Wformat\fR.  It
1994 can be disabled with the \fB\-Wno\-nonnull\fR option.
1995 .IP "\fB\-Winit\-self\fR (C, \*(C+ only)" 4
1996 .IX Item "-Winit-self (C, only)"
1997 Warn about uninitialized variables which are initialized with themselves.
1998 Note this option can only be used with the \fB\-Wuninitialized\fR option,
1999 which in turn only works with \fB\-O1\fR and above.
2000 .Sp
2001 For example, \s-1GCC\s0 will warn about \f(CW\*(C`i\*(C'\fR being uninitialized in the
2002 following snippet only when \fB\-Winit\-self\fR has been specified:
2003 .Sp
2004 .Vb 5
2005 \&        int f()
2006 \&        {
2007 \&          int i = i;
2008 \&          return i;
2009 \&        }
2010 .Ve
2011 .IP "\fB\-Wimplicit\-int\fR" 4
2012 .IX Item "-Wimplicit-int"
2013 Warn when a declaration does not specify a type.
2014 This warning is enabled by \fB\-Wall\fR.
2015 .IP "\fB\-Wimplicit\-function\-declaration\fR" 4
2016 .IX Item "-Wimplicit-function-declaration"
2017 .PD 0
2018 .IP "\fB\-Werror\-implicit\-function\-declaration\fR" 4
2019 .IX Item "-Werror-implicit-function-declaration"
2020 .PD
2021 Give a warning (or error) whenever a function is used before being
2022 declared.  The form \fB\-Wno\-error\-implicit\-function\-declaration\fR
2023 is not supported.
2024 This warning is enabled by \fB\-Wall\fR (as a warning, not an error).
2025 .IP "\fB\-Wimplicit\fR" 4
2026 .IX Item "-Wimplicit"
2027 Same as \fB\-Wimplicit\-int\fR and \fB\-Wimplicit\-function\-declaration\fR.
2028 This warning is enabled by \fB\-Wall\fR.
2029 .IP "\fB\-Wmain\fR" 4
2030 .IX Item "-Wmain"
2031 Warn if the type of \fBmain\fR is suspicious.  \fBmain\fR should be a
2032 function with external linkage, returning int, taking either zero
2033 arguments, two, or three arguments of appropriate types.
2034 This warning is enabled by \fB\-Wall\fR.
2035 .IP "\fB\-Wmissing\-braces\fR" 4
2036 .IX Item "-Wmissing-braces"
2037 Warn if an aggregate or union initializer is not fully bracketed.  In
2038 the following example, the initializer for \fBa\fR is not fully
2039 bracketed, but that for \fBb\fR is fully bracketed.
2040 .Sp
2041 .Vb 2
2042 \&        int a[2][2] = { 0, 1, 2, 3 };
2043 \&        int b[2][2] = { { 0, 1 }, { 2, 3 } };
2044 .Ve
2045 .Sp
2046 This warning is enabled by \fB\-Wall\fR.
2047 .IP "\fB\-Wmissing\-include\-dirs\fR (C and \*(C+ only)" 4
2048 .IX Item "-Wmissing-include-dirs (C, only)"
2049 Warn if a user-supplied include directory does not exist.
2050 .IP "\fB\-Wparentheses\fR" 4
2051 .IX Item "-Wparentheses"
2052 Warn if parentheses are omitted in certain contexts, such
2053 as when there is an assignment in a context where a truth value
2054 is expected, or when operators are nested whose precedence people
2055 often get confused about.  Only the warning for an assignment used as
2056 a truth value is supported when compiling \*(C+; the other warnings are
2057 only supported when compiling C.
2058 .Sp
2059 Also warn if a comparison like \fBx<=y<=z\fR appears; this is
2060 equivalent to \fB(x<=y ? 1 : 0) <= z\fR, which is a different
2061 interpretation from that of ordinary mathematical notation.
2062 .Sp
2063 Also warn about constructions where there may be confusion to which
2064 \&\f(CW\*(C`if\*(C'\fR statement an \f(CW\*(C`else\*(C'\fR branch belongs.  Here is an example of
2065 such a case:
2066 .Sp
2067 .Vb 7
2068 \&        {
2069 \&          if (a)
2070 \&            if (b)
2071 \&              foo ();
2072 \&          else
2073 \&            bar ();
2074 \&        }
2075 .Ve
2076 .Sp
2077 In C, every \f(CW\*(C`else\*(C'\fR branch belongs to the innermost possible \f(CW\*(C`if\*(C'\fR
2078 statement, which in this example is \f(CW\*(C`if (b)\*(C'\fR.  This is often not
2079 what the programmer expected, as illustrated in the above example by
2080 indentation the programmer chose.  When there is the potential for this
2081 confusion, \s-1GCC\s0 will issue a warning when this flag is specified.
2082 To eliminate the warning, add explicit braces around the innermost
2083 \&\f(CW\*(C`if\*(C'\fR statement so there is no way the \f(CW\*(C`else\*(C'\fR could belong to
2084 the enclosing \f(CW\*(C`if\*(C'\fR.  The resulting code would look like this:
2085 .Sp
2086 .Vb 9
2087 \&        {
2088 \&          if (a)
2089 \&            {
2090 \&              if (b)
2091 \&                foo ();
2092 \&              else
2093 \&                bar ();
2094 \&            }
2095 \&        }
2096 .Ve
2097 .Sp
2098 This warning is enabled by \fB\-Wall\fR.
2099 .IP "\fB\-Wsequence\-point\fR" 4
2100 .IX Item "-Wsequence-point"
2101 Warn about code that may have undefined semantics because of violations
2102 of sequence point rules in the C and \*(C+ standards.
2103 .Sp
2104 The C and \*(C+ standards defines the order in which expressions in a C/\*(C+
2105 program are evaluated in terms of \fIsequence points\fR, which represent
2106 a partial ordering between the execution of parts of the program: those
2107 executed before the sequence point, and those executed after it.  These
2108 occur after the evaluation of a full expression (one which is not part
2109 of a larger expression), after the evaluation of the first operand of a
2110 \&\f(CW\*(C`&&\*(C'\fR, \f(CW\*(C`||\*(C'\fR, \f(CW\*(C`? :\*(C'\fR or \f(CW\*(C`,\*(C'\fR (comma) operator, before a
2111 function is called (but after the evaluation of its arguments and the
2112 expression denoting the called function), and in certain other places.
2113 Other than as expressed by the sequence point rules, the order of
2114 evaluation of subexpressions of an expression is not specified.  All
2115 these rules describe only a partial order rather than a total order,
2116 since, for example, if two functions are called within one expression
2117 with no sequence point between them, the order in which the functions
2118 are called is not specified.  However, the standards committee have
2119 ruled that function calls do not overlap.
2120 .Sp
2121 It is not specified when between sequence points modifications to the
2122 values of objects take effect.  Programs whose behavior depends on this
2123 have undefined behavior; the C and \*(C+ standards specify that \*(L"Between
2124 the previous and next sequence point an object shall have its stored
2125 value modified at most once by the evaluation of an expression.  
2126 Furthermore, the prior value shall be read only to determine the value
2127 to be stored.\*(R".  If a program breaks these rules, the results on any
2128 particular implementation are entirely unpredictable.
2129 .Sp
2130 Examples of code with undefined behavior are \f(CW\*(C`a = a++;\*(C'\fR, \f(CW\*(C`a[n]
2131 = b[n++]\*(C'\fR and \f(CW\*(C`a[i++] = i;\*(C'\fR.  Some more complicated cases are not
2132 diagnosed by this option, and it may give an occasional false positive
2133 result, but in general it has been found fairly effective at detecting
2134 this sort of problem in programs.
2135 .Sp
2136 The standard is worded confusingly, therefore there is some debate
2137 over the precise meaning of the sequence point rules in subtle cases.
2138 Links to discussions of the problem, including proposed formal
2139 definitions, may be found on the \s-1GCC\s0 readings page, at
2140 <\fBhttp://gcc.gnu.org/readings.html\fR>.
2141 .Sp
2142 This warning is enabled by \fB\-Wall\fR for C and \*(C+.
2143 .IP "\fB\-Wreturn\-type\fR" 4
2144 .IX Item "-Wreturn-type"
2145 Warn whenever a function is defined with a return-type that defaults to
2146 \&\f(CW\*(C`int\*(C'\fR.  Also warn about any \f(CW\*(C`return\*(C'\fR statement with no
2147 return-value in a function whose return-type is not \f(CW\*(C`void\*(C'\fR.
2148 .Sp
2149 For C, also warn if the return type of a function has a type qualifier
2150 such as \f(CW\*(C`const\*(C'\fR.  Such a type qualifier has no effect, since the
2151 value returned by a function is not an lvalue.  \s-1ISO\s0 C prohibits
2152 qualified \f(CW\*(C`void\*(C'\fR return types on function definitions, so such
2153 return types always receive a warning even without this option.
2154 .Sp
2155 For \*(C+, a function without return type always produces a diagnostic
2156 message, even when \fB\-Wno\-return\-type\fR is specified.  The only
2157 exceptions are \fBmain\fR and functions defined in system headers.
2158 .Sp
2159 This warning is enabled by \fB\-Wall\fR.
2160 .IP "\fB\-Wswitch\fR" 4
2161 .IX Item "-Wswitch"
2162 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement has an index of enumerated type
2163 and lacks a \f(CW\*(C`case\*(C'\fR for one or more of the named codes of that
2164 enumeration.  (The presence of a \f(CW\*(C`default\*(C'\fR label prevents this
2165 warning.)  \f(CW\*(C`case\*(C'\fR labels outside the enumeration range also
2166 provoke warnings when this option is used.
2167 This warning is enabled by \fB\-Wall\fR.
2168 .IP "\fB\-Wswitch\-default\fR" 4
2169 .IX Item "-Wswitch-default"
2170 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement does not have a \f(CW\*(C`default\*(C'\fR
2171 case.
2172 .IP "\fB\-Wswitch\-enum\fR" 4
2173 .IX Item "-Wswitch-enum"
2174 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement has an index of enumerated type
2175 and lacks a \f(CW\*(C`case\*(C'\fR for one or more of the named codes of that
2176 enumeration.  \f(CW\*(C`case\*(C'\fR labels outside the enumeration range also
2177 provoke warnings when this option is used.
2178 .IP "\fB\-Wtrigraphs\fR" 4
2179 .IX Item "-Wtrigraphs"
2180 Warn if any trigraphs are encountered that might change the meaning of
2181 the program (trigraphs within comments are not warned about).
2182 This warning is enabled by \fB\-Wall\fR.
2183 .IP "\fB\-Wunused\-function\fR" 4
2184 .IX Item "-Wunused-function"
2185 Warn whenever a static function is declared but not defined or a
2186 non-inline static function is unused.
2187 This warning is enabled by \fB\-Wall\fR.
2188 .IP "\fB\-Wunused\-label\fR" 4
2189 .IX Item "-Wunused-label"
2190 Warn whenever a label is declared but not used.
2191 This warning is enabled by \fB\-Wall\fR.
2192 .Sp
2193 To suppress this warning use the \fBunused\fR attribute.
2194 .IP "\fB\-Wunused\-parameter\fR" 4
2195 .IX Item "-Wunused-parameter"
2196 Warn whenever a function parameter is unused aside from its declaration.
2197 .Sp
2198 To suppress this warning use the \fBunused\fR attribute.
2199 .IP "\fB\-Wunused\-variable\fR" 4
2200 .IX Item "-Wunused-variable"
2201 Warn whenever a local variable or non-constant static variable is unused
2202 aside from its declaration.
2203 This warning is enabled by \fB\-Wall\fR.
2204 .Sp
2205 To suppress this warning use the \fBunused\fR attribute.
2206 .IP "\fB\-Wunused\-value\fR" 4
2207 .IX Item "-Wunused-value"
2208 Warn whenever a statement computes a result that is explicitly not used.
2209 This warning is enabled by \fB\-Wall\fR.
2210 .Sp
2211 To suppress this warning cast the expression to \fBvoid\fR.
2212 .IP "\fB\-Wunused\fR" 4
2213 .IX Item "-Wunused"
2214 All the above \fB\-Wunused\fR options combined.
2215 .Sp
2216 In order to get a warning about an unused function parameter, you must
2217 either specify \fB\-Wextra \-Wunused\fR (note that \fB\-Wall\fR implies
2218 \&\fB\-Wunused\fR), or separately specify \fB\-Wunused\-parameter\fR.
2219 .IP "\fB\-Wuninitialized\fR" 4
2220 .IX Item "-Wuninitialized"
2221 Warn if an automatic variable is used without first being initialized or
2222 if a variable may be clobbered by a \f(CW\*(C`setjmp\*(C'\fR call.
2223 .Sp
2224 These warnings are possible only in optimizing compilation,
2225 because they require data flow information that is computed only
2226 when optimizing.  If you do not specify \fB\-O\fR, you will not get 
2227 these warnings. Instead, \s-1GCC\s0 will issue a warning about \fB\-Wuninitialized\fR
2228 requiring \fB\-O\fR.
2229 .Sp
2230 If you want to warn about code which uses the uninitialized value of the
2231 variable in its own initializer, use the \fB\-Winit\-self\fR option.
2232 .Sp
2233 These warnings occur for individual uninitialized or clobbered
2234 elements of structure, union or array variables as well as for
2235 variables which are uninitialized or clobbered as a whole.  They do
2236 not occur for variables or elements declared \f(CW\*(C`volatile\*(C'\fR.  Because
2237 these warnings depend on optimization, the exact variables or elements
2238 for which there are warnings will depend on the precise optimization
2239 options and version of \s-1GCC\s0 used.
2240 .Sp
2241 Note that there may be no warning about a variable that is used only
2242 to compute a value that itself is never used, because such
2243 computations may be deleted by data flow analysis before the warnings
2244 are printed.
2245 .Sp
2246 These warnings are made optional because \s-1GCC\s0 is not smart
2247 enough to see all the reasons why the code might be correct
2248 despite appearing to have an error.  Here is one example of how
2249 this can happen:
2250 .Sp
2251 .Vb 12
2252 \&        {
2253 \&          int x;
2254 \&          switch (y)
2255 \&            {
2256 \&            case 1: x = 1;
2257 \&              break;
2258 \&            case 2: x = 4;
2259 \&              break;
2260 \&            case 3: x = 5;
2261 \&            }
2262 \&          foo (x);
2263 \&        }
2264 .Ve
2265 .Sp
2266 If the value of \f(CW\*(C`y\*(C'\fR is always 1, 2 or 3, then \f(CW\*(C`x\*(C'\fR is
2267 always initialized, but \s-1GCC\s0 doesn't know this.  Here is
2268 another common case:
2269 .Sp
2270 .Vb 6
2271 \&        {
2272 \&          int save_y;
2273 \&          if (change_y) save_y = y, y = new_y;
2274 \&          ...
2275 \&          if (change_y) y = save_y;
2276 \&        }
2277 .Ve
2278 .Sp
2279 This has no bug because \f(CW\*(C`save_y\*(C'\fR is used only if it is set.
2280 .Sp
2281 This option also warns when a non-volatile automatic variable might be
2282 changed by a call to \f(CW\*(C`longjmp\*(C'\fR.  These warnings as well are possible
2283 only in optimizing compilation.
2284 .Sp
2285 The compiler sees only the calls to \f(CW\*(C`setjmp\*(C'\fR.  It cannot know
2286 where \f(CW\*(C`longjmp\*(C'\fR will be called; in fact, a signal handler could
2287 call it at any point in the code.  As a result, you may get a warning
2288 even when there is in fact no problem because \f(CW\*(C`longjmp\*(C'\fR cannot
2289 in fact be called at the place which would cause a problem.
2290 .Sp
2291 Some spurious warnings can be avoided if you declare all the functions
2292 you use that never return as \f(CW\*(C`noreturn\*(C'\fR.  
2293 .Sp
2294 This warning is enabled by \fB\-Wall\fR.
2295 .IP "\fB\-Wunknown\-pragmas\fR" 4
2296 .IX Item "-Wunknown-pragmas"
2297 Warn when a #pragma directive is encountered which is not understood by
2298 \&\s-1GCC\s0.  If this command line option is used, warnings will even be issued
2299 for unknown pragmas in system header files.  This is not the case if
2300 the warnings were only enabled by the \fB\-Wall\fR command line option.
2301 .IP "\fB\-Wno\-pragmas\fR" 4
2302 .IX Item "-Wno-pragmas"
2303 Do not warn about misuses of pragmas, such as incorrect parameters,
2304 invalid syntax, or conflicts between pragmas.  See also
2305 \&\fB\-Wunknown\-pragmas\fR.
2306 .IP "\fB\-Wstrict\-aliasing\fR" 4
2307 .IX Item "-Wstrict-aliasing"
2308 This option is only active when \fB\-fstrict\-aliasing\fR is active.
2309 It warns about code which might break the strict aliasing rules that the
2310 compiler is using for optimization.  The warning does not catch all
2311 cases, but does attempt to catch the more common pitfalls.  It is
2312 included in \fB\-Wall\fR.
2313 .IP "\fB\-Wstrict\-aliasing=2\fR" 4
2314 .IX Item "-Wstrict-aliasing=2"
2315 This option is only active when \fB\-fstrict\-aliasing\fR is active.
2316 It warns about code which might break the strict aliasing rules that the
2317 compiler is using for optimization.  This warning catches more cases than
2318 \&\fB\-Wstrict\-aliasing\fR, but it will also give a warning for some ambiguous
2319 cases that are safe.
2320 .IP "\fB\-Wstrict\-overflow\fR" 4
2321 .IX Item "-Wstrict-overflow"
2322 .PD 0
2323 .IP "\fB\-Wstrict\-overflow=\fR\fIn\fR" 4
2324 .IX Item "-Wstrict-overflow=n"
2325 .PD
2326 This option is only active when \fB\-fstrict\-overflow\fR is active.
2327 It warns about cases where the compiler optimizes based on the
2328 assumption that signed overflow does not occur.  Note that it does not
2329 warn about all cases where the code might overflow: it only warns
2330 about cases where the compiler implements some optimization.  Thus
2331 this warning depends on the optimization level.
2332 .Sp
2333 An optimization which assumes that signed overflow does not occur is
2334 perfectly safe if the values of the variables involved are such that
2335 overflow never does, in fact, occur.  Therefore this warning can
2336 easily give a false positive: a warning about code which is not
2337 actually a problem.  To help focus on important issues, several
2338 warning levels are defined.  No warnings are issued for the use of
2339 undefined signed overflow when estimating how many iterations a loop
2340 will require, in particular when determining whether a loop will be
2341 executed at all.
2342 .RS 4
2343 .IP "@option<\-Wstrict\-overflow=1>" 4
2344 .IX Item "@option<-Wstrict-overflow=1>"
2345 Warn about cases which are both questionable and easy to avoid.  For
2346 example: \f(CW\*(C`x + 1 > x\*(C'\fR; with \fB\-fstrict\-overflow\fR, the
2347 compiler will simplify this to \f(CW1\fR.  This level of
2348 \&\fB\-Wstrict\-overflow\fR is enabled by \fB\-Wall\fR; higher levels
2349 are not, and must be explicitly requested.
2350 .IP "@option<\-Wstrict\-overflow=2>" 4
2351 .IX Item "@option<-Wstrict-overflow=2>"
2352 Also warn about other cases where a comparison is simplified to a
2353 constant.  For example: \f(CW\*(C`abs (x) >= 0\*(C'\fR.  This can only be
2354 simplified when \fB\-fstrict\-overflow\fR is in effect, because
2355 \&\f(CW\*(C`abs (INT_MIN)\*(C'\fR overflows to \f(CW\*(C`INT_MIN\*(C'\fR, which is less than
2356 zero.  \fB\-Wstrict\-overflow\fR (with no level) is the same as
2357 \&\fB\-Wstrict\-overflow=2\fR.
2358 .IP "@option<\-Wstrict\-overflow=3>" 4
2359 .IX Item "@option<-Wstrict-overflow=3>"
2360 Also warn about other cases where a comparison is simplified.  For
2361 example: \f(CW\*(C`x + 1 > 1\*(C'\fR will be simplified to \f(CW\*(C`x > 0\*(C'\fR.
2362 .IP "@option<\-Wstrict\-overflow=4>" 4
2363 .IX Item "@option<-Wstrict-overflow=4>"
2364 Also warn about other simplifications not covered by the above cases.
2365 For example: \f(CW\*(C`(x * 10) / 5\*(C'\fR will be simplified to \f(CW\*(C`x * 2\*(C'\fR.
2366 .IP "@option<\-Wstrict\-overflow=5>" 4
2367 .IX Item "@option<-Wstrict-overflow=5>"
2368 Also warn about cases where the compiler reduces the magnitude of a
2369 constant involved in a comparison.  For example: \f(CW\*(C`x + 2 > y\*(C'\fR will
2370 be simplified to \f(CW\*(C`x + 1 >= y\*(C'\fR.  This is reported only at the
2371 highest warning level because this simplification applies to many
2372 comparisons, so this warning level will give a very large number of
2373 false positives.
2374 .RE
2375 .RS 4
2376 .RE
2377 .IP "\fB\-Wall\fR" 4
2378 .IX Item "-Wall"
2379 All of the above \fB\-W\fR options combined.  This enables all the
2380 warnings about constructions that some users consider questionable, and
2381 that are easy to avoid (or modify to prevent the warning), even in
2382 conjunction with macros.  This also enables some language-specific
2383 warnings described in \fB\*(C+ Dialect Options\fR.
2384 .PP
2385 The following \fB\-W...\fR options are not implied by \fB\-Wall\fR.
2386 Some of them warn about constructions that users generally do not
2387 consider questionable, but which occasionally you might wish to check
2388 for; others warn about constructions that are necessary or hard to avoid
2389 in some cases, and there is no simple way to modify the code to suppress
2390 the warning.
2391 .IP "\fB\-Wextra\fR" 4
2392 .IX Item "-Wextra"
2393 (This option used to be called \fB\-W\fR.  The older name is still
2394 supported, but the newer name is more descriptive.)  Print extra warning
2395 messages for these events:
2396 .RS 4
2397 .IP "*" 4
2398 A function can return either with or without a value.  (Falling
2399 off the end of the function body is considered returning without
2400 a value.)  For example, this function would evoke such a
2401 warning:
2402 .Sp
2403 .Vb 5
2404 \&        foo (a)
2405 \&        {
2406 \&          if (a > 0)
2407 \&            return a;
2408 \&        }
2409 .Ve
2410 .IP "*" 4
2411 An expression-statement or the left-hand side of a comma expression
2412 contains no side effects.
2413 To suppress the warning, cast the unused expression to void.
2414 For example, an expression such as \fBx[i,j]\fR will cause a warning,
2415 but \fBx[(void)i,j]\fR will not.
2416 .IP "*" 4
2417 An unsigned value is compared against zero with \fB<\fR or \fB>=\fR.
2418 .IP "*" 4
2419 Storage-class specifiers like \f(CW\*(C`static\*(C'\fR are not the first things in
2420 a declaration.  According to the C Standard, this usage is obsolescent.
2421 .IP "*" 4
2422 If \fB\-Wall\fR or \fB\-Wunused\fR is also specified, warn about unused
2423 arguments.
2424 .IP "*" 4
2425 A comparison between signed and unsigned values could produce an
2426 incorrect result when the signed value is converted to unsigned.
2427 (But don't warn if \fB\-Wno\-sign\-compare\fR is also specified.)
2428 .IP "*" 4
2429 An aggregate has an initializer which does not initialize all members.
2430 This warning can be independently controlled by
2431 \&\fB\-Wmissing\-field\-initializers\fR.
2432 .IP "*" 4
2433 An initialized field without side effects is overridden when using
2434 designated initializers.  This warning can be independently controlled by
2435 \&\fB\-Woverride\-init\fR.
2436 .IP "*" 4
2437 A function parameter is declared without a type specifier in K&R\-style
2438 functions:
2439 .Sp
2440 .Vb 1
2441 \&        void foo(bar) { }
2442 .Ve
2443 .IP "*" 4
2444 An empty body occurs in an \fBif\fR or \fBelse\fR statement.
2445 .IP "*" 4
2446 A pointer is compared against integer zero with \fB<\fR, \fB<=\fR,
2447 \&\fB>\fR, or \fB>=\fR.
2448 .IP "*" 4
2449 A variable might be changed by \fBlongjmp\fR or \fBvfork\fR.
2450 .IP "*<(\*(C+ only)>" 4
2451 .IX Item "*<( only)>"
2452 An enumerator and a non-enumerator both appear in a conditional expression.
2453 .IP "*<(\*(C+ only)>" 4
2454 .IX Item "*<( only)>"
2455 A non-static reference or non-static \fBconst\fR member appears in a
2456 class without constructors.
2457 .IP "*<(\*(C+ only)>" 4
2458 .IX Item "*<( only)>"
2459 Ambiguous virtual bases.
2460 .IP "*<(\*(C+ only)>" 4
2461 .IX Item "*<( only)>"
2462 Subscripting an array which has been declared \fBregister\fR.
2463 .IP "*<(\*(C+ only)>" 4
2464 .IX Item "*<( only)>"
2465 Taking the address of a variable which has been declared \fBregister\fR.
2466 .IP "*<(\*(C+ only)>" 4
2467 .IX Item "*<( only)>"
2468 A base class is not initialized in a derived class' copy constructor.
2469 .RE
2470 .RS 4
2471 .RE
2472 .IP "\fB\-Wno\-div\-by\-zero\fR" 4
2473 .IX Item "-Wno-div-by-zero"
2474 Do not warn about compile-time integer division by zero.  Floating point
2475 division by zero is not warned about, as it can be a legitimate way of
2476 obtaining infinities and NaNs.
2477 .IP "\fB\-Wsystem\-headers\fR" 4
2478 .IX Item "-Wsystem-headers"
2479 Print warning messages for constructs found in system header files.
2480 Warnings from system headers are normally suppressed, on the assumption
2481 that they usually do not indicate real problems and would only make the
2482 compiler output harder to read.  Using this command line option tells
2483 \&\s-1GCC\s0 to emit warnings from system headers as if they occurred in user
2484 code.  However, note that using \fB\-Wall\fR in conjunction with this
2485 option will \fInot\fR warn about unknown pragmas in system
2486 headers\-\-\-for that, \fB\-Wunknown\-pragmas\fR must also be used.
2487 .IP "\fB\-Wfloat\-equal\fR" 4
2488 .IX Item "-Wfloat-equal"
2489 Warn if floating point values are used in equality comparisons.
2490 .Sp
2491 The idea behind this is that sometimes it is convenient (for the
2492 programmer) to consider floating-point values as approximations to
2493 infinitely precise real numbers.  If you are doing this, then you need
2494 to compute (by analyzing the code, or in some other way) the maximum or
2495 likely maximum error that the computation introduces, and allow for it
2496 when performing comparisons (and when producing output, but that's a
2497 different problem).  In particular, instead of testing for equality, you
2498 would check to see whether the two values have ranges that overlap; and
2499 this is done with the relational operators, so equality comparisons are
2500 probably mistaken.
2501 .IP "\fB\-Wtraditional\fR (C only)" 4
2502 .IX Item "-Wtraditional (C only)"
2503 Warn about certain constructs that behave differently in traditional and
2504 \&\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
2505 equivalent, and/or problematic constructs which should be avoided.
2506 .RS 4
2507 .IP "*" 4
2508 Macro parameters that appear within string literals in the macro body.
2509 In traditional C macro replacement takes place within string literals,
2510 but does not in \s-1ISO\s0 C.
2511 .IP "*" 4
2512 In traditional C, some preprocessor directives did not exist.
2513 Traditional preprocessors would only consider a line to be a directive
2514 if the \fB#\fR appeared in column 1 on the line.  Therefore
2515 \&\fB\-Wtraditional\fR warns about directives that traditional C
2516 understands but would ignore because the \fB#\fR does not appear as the
2517 first character on the line.  It also suggests you hide directives like
2518 \&\fB#pragma\fR not understood by traditional C by indenting them.  Some
2519 traditional implementations would not recognize \fB#elif\fR, so it
2520 suggests avoiding it altogether.
2521 .IP "*" 4
2522 A function-like macro that appears without arguments.
2523 .IP "*" 4
2524 The unary plus operator.
2525 .IP "*" 4
2526 The \fBU\fR integer constant suffix, or the \fBF\fR or \fBL\fR floating point
2527 constant suffixes.  (Traditional C does support the \fBL\fR suffix on integer
2528 constants.)  Note, these suffixes appear in macros defined in the system
2529 headers of most modern systems, e.g. the \fB_MIN\fR/\fB_MAX\fR macros in \f(CW\*(C`<limits.h>\*(C'\fR.
2530 Use of these macros in user code might normally lead to spurious
2531 warnings, however \s-1GCC\s0's integrated preprocessor has enough context to
2532 avoid warning in these cases.
2533 .IP "*" 4
2534 A function declared external in one block and then used after the end of
2535 the block.
2536 .IP "*" 4
2537 A \f(CW\*(C`switch\*(C'\fR statement has an operand of type \f(CW\*(C`long\*(C'\fR.
2538 .IP "*" 4
2539 A non\-\f(CW\*(C`static\*(C'\fR function declaration follows a \f(CW\*(C`static\*(C'\fR one.
2540 This construct is not accepted by some traditional C compilers.
2541 .IP "*" 4
2542 The \s-1ISO\s0 type of an integer constant has a different width or
2543 signedness from its traditional type.  This warning is only issued if
2544 the base of the constant is ten.  I.e. hexadecimal or octal values, which
2545 typically represent bit patterns, are not warned about.
2546 .IP "*" 4
2547 Usage of \s-1ISO\s0 string concatenation is detected.
2548 .IP "*" 4
2549 Initialization of automatic aggregates.
2550 .IP "*" 4
2551 Identifier conflicts with labels.  Traditional C lacks a separate
2552 namespace for labels.
2553 .IP "*" 4
2554 Initialization of unions.  If the initializer is zero, the warning is
2555 omitted.  This is done under the assumption that the zero initializer in
2556 user code appears conditioned on e.g. \f(CW\*(C`_\|_STDC_\|_\*(C'\fR to avoid missing
2557 initializer warnings and relies on default initialization to zero in the
2558 traditional C case.
2559 .IP "*" 4
2560 Conversions by prototypes between fixed/floating point values and vice
2561 versa.  The absence of these prototypes when compiling with traditional
2562 C would cause serious problems.  This is a subset of the possible
2563 conversion warnings, for the full set use \fB\-Wconversion\fR.
2564 .IP "*" 4
2565 Use of \s-1ISO\s0 C style function definitions.  This warning intentionally is
2566 \&\fInot\fR issued for prototype declarations or variadic functions
2567 because these \s-1ISO\s0 C features will appear in your code when using
2568 libiberty's traditional C compatibility macros, \f(CW\*(C`PARAMS\*(C'\fR and
2569 \&\f(CW\*(C`VPARAMS\*(C'\fR.  This warning is also bypassed for nested functions
2570 because that feature is already a \s-1GCC\s0 extension and thus not relevant to
2571 traditional C compatibility.
2572 .RE
2573 .RS 4
2574 .RE
2575 .IP "\fB\-Wdeclaration\-after\-statement\fR (C only)" 4
2576 .IX Item "-Wdeclaration-after-statement (C only)"
2577 Warn when a declaration is found after a statement in a block.  This
2578 construct, known from \*(C+, was introduced with \s-1ISO\s0 C99 and is by default
2579 allowed in \s-1GCC\s0.  It is not supported by \s-1ISO\s0 C90 and was not supported by
2580 \&\s-1GCC\s0 versions before \s-1GCC\s0 3.0.  
2581 .IP "\fB\-Wundef\fR" 4
2582 .IX Item "-Wundef"
2583 Warn if an undefined identifier is evaluated in an \fB#if\fR directive.
2584 .IP "\fB\-Wno\-endif\-labels\fR" 4
2585 .IX Item "-Wno-endif-labels"
2586 Do not warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
2587 .IP "\fB\-Wshadow\fR" 4
2588 .IX Item "-Wshadow"
2589 Warn whenever a local variable shadows another local variable, parameter or
2590 global variable or whenever a built-in function is shadowed.
2591 .IP "\fB\-Wlarger\-than\-\fR\fIlen\fR" 4
2592 .IX Item "-Wlarger-than-len"
2593 Warn whenever an object of larger than \fIlen\fR bytes is defined.
2594 .IP "\fB\-Wunsafe\-loop\-optimizations\fR" 4
2595 .IX Item "-Wunsafe-loop-optimizations"
2596 Warn if the loop cannot be optimized because the compiler could not
2597 assume anything on the bounds of the loop indices.  With
2598 \&\fB\-funsafe\-loop\-optimizations\fR warn if the compiler made
2599 such assumptions.
2600 .IP "\fB\-Wpointer\-arith\fR" 4
2601 .IX Item "-Wpointer-arith"
2602 Warn about anything that depends on the \*(L"size of\*(R" a function type or
2603 of \f(CW\*(C`void\*(C'\fR.  \s-1GNU\s0 C assigns these types a size of 1, for
2604 convenience in calculations with \f(CW\*(C`void *\*(C'\fR pointers and pointers
2605 to functions.
2606 .IP "\fB\-Wbad\-function\-cast\fR (C only)" 4
2607 .IX Item "-Wbad-function-cast (C only)"
2608 Warn whenever a function call is cast to a non-matching type.
2609 For example, warn if \f(CW\*(C`int malloc()\*(C'\fR is cast to \f(CW\*(C`anything *\*(C'\fR.
2610 .IP "\fB\-Wc++\-compat\fR" 4
2611 .IX Item "-Wc++-compat"
2612 Warn about \s-1ISO\s0 C constructs that are outside of the common subset of
2613 \&\s-1ISO\s0 C and \s-1ISO\s0 \*(C+, e.g. request for implicit conversion from
2614 \&\f(CW\*(C`void *\*(C'\fR to a pointer to non\-\f(CW\*(C`void\*(C'\fR type.
2615 .IP "\fB\-Wcast\-qual\fR" 4
2616 .IX Item "-Wcast-qual"
2617 Warn whenever a pointer is cast so as to remove a type qualifier from
2618 the target type.  For example, warn if a \f(CW\*(C`const char *\*(C'\fR is cast
2619 to an ordinary \f(CW\*(C`char *\*(C'\fR.
2620 .IP "\fB\-Wcast\-align\fR" 4
2621 .IX Item "-Wcast-align"
2622 Warn whenever a pointer is cast such that the required alignment of the
2623 target is increased.  For example, warn if a \f(CW\*(C`char *\*(C'\fR is cast to
2624 an \f(CW\*(C`int *\*(C'\fR on machines where integers can only be accessed at
2625 two\- or four-byte boundaries.
2626 .IP "\fB\-Wwrite\-strings\fR" 4
2627 .IX Item "-Wwrite-strings"
2628 When compiling C, give string constants the type \f(CW\*(C`const
2629 char[\f(CIlength\f(CW]\*(C'\fR so that
2630 copying the address of one into a non\-\f(CW\*(C`const\*(C'\fR \f(CW\*(C`char *\*(C'\fR
2631 pointer will get a warning; when compiling \*(C+, warn about the
2632 deprecated conversion from string literals to \f(CW\*(C`char *\*(C'\fR.  This
2633 warning, by default, is enabled for \*(C+ programs.
2634 These warnings will help you find at
2635 compile time code that can try to write into a string constant, but
2636 only if you have been very careful about using \f(CW\*(C`const\*(C'\fR in
2637 declarations and prototypes.  Otherwise, it will just be a nuisance;
2638 this is why we did not make \fB\-Wall\fR request these warnings.
2639 .IP "\fB\-Wconversion\fR" 4
2640 .IX Item "-Wconversion"
2641 Warn if a prototype causes a type conversion that is different from what
2642 would happen to the same argument in the absence of a prototype.  This
2643 includes conversions of fixed point to floating and vice versa, and
2644 conversions changing the width or signedness of a fixed point argument
2645 except when the same as the default promotion.
2646 .Sp
2647 Also, warn if a negative integer constant expression is implicitly
2648 converted to an unsigned type.  For example, warn about the assignment
2649 \&\f(CW\*(C`x = \-1\*(C'\fR if \f(CW\*(C`x\*(C'\fR is unsigned.  But do not warn about explicit
2650 casts like \f(CW\*(C`(unsigned) \-1\*(C'\fR.
2651 .IP "\fB\-Wsign\-compare\fR" 4
2652 .IX Item "-Wsign-compare"
2653 Warn when a comparison between signed and unsigned values could produce
2654 an incorrect result when the signed value is converted to unsigned.
2655 This warning is also enabled by \fB\-Wextra\fR; to get the other warnings
2656 of \fB\-Wextra\fR without this warning, use \fB\-Wextra \-Wno\-sign\-compare\fR.
2657 .IP "\fB\-Waddress\fR" 4
2658 .IX Item "-Waddress"
2659 Warn about suspicious uses of memory addresses. These include using
2660 the address of a function in a conditional expression, such as
2661 \&\f(CW\*(C`void func(void); if (func)\*(C'\fR, and comparisons against the memory
2662 address of a string literal, such as \f(CW\*(C`if (x == "abc")\*(C'\fR.  Such
2663 uses typically indicate a programmer error: the address of a function
2664 always evaluates to true, so their use in a conditional usually
2665 indicate that the programmer forgot the parentheses in a function
2666 call; and comparisons against string literals result in unspecified
2667 behavior and are not portable in C, so they usually indicate that the
2668 programmer intended to use \f(CW\*(C`strcmp\*(C'\fR.  This warning is enabled by
2669 \&\fB\-Wall\fR.
2670 .IP "\fB\-Waggregate\-return\fR" 4
2671 .IX Item "-Waggregate-return"
2672 Warn if any functions that return structures or unions are defined or
2673 called.  (In languages where you can return an array, this also elicits
2674 a warning.)
2675 .IP "\fB\-Wno\-attributes\fR" 4
2676 .IX Item "-Wno-attributes"
2677 Do not warn if an unexpected \f(CW\*(C`_\|_attribute_\|_\*(C'\fR is used, such as
2678 unrecognized attributes, function attributes applied to variables,
2679 etc.  This will not stop errors for incorrect use of supported
2680 attributes.
2681 .IP "\fB\-Wstrict\-prototypes\fR (C only)" 4
2682 .IX Item "-Wstrict-prototypes (C only)"
2683 Warn if a function is declared or defined without specifying the
2684 argument types.  (An old-style function definition is permitted without
2685 a warning if preceded by a declaration which specifies the argument
2686 types.)
2687 .IP "\fB\-Wold\-style\-definition\fR (C only)" 4
2688 .IX Item "-Wold-style-definition (C only)"
2689 Warn if an old-style function definition is used.  A warning is given
2690 even if there is a previous prototype.
2691 .IP "\fB\-Wmissing\-prototypes\fR (C only)" 4
2692 .IX Item "-Wmissing-prototypes (C only)"
2693 Warn if a global function is defined without a previous prototype
2694 declaration.  This warning is issued even if the definition itself
2695 provides a prototype.  The aim is to detect global functions that fail
2696 to be declared in header files.
2697 .IP "\fB\-Wmissing\-declarations\fR (C only)" 4
2698 .IX Item "-Wmissing-declarations (C only)"
2699 Warn if a global function is defined without a previous declaration.
2700 Do so even if the definition itself provides a prototype.
2701 Use this option to detect global functions that are not declared in
2702 header files.
2703 .IP "\fB\-Wmissing\-field\-initializers\fR" 4
2704 .IX Item "-Wmissing-field-initializers"
2705 Warn if a structure's initializer has some fields missing.  For
2706 example, the following code would cause such a warning, because
2707 \&\f(CW\*(C`x.h\*(C'\fR is implicitly zero:
2708 .Sp
2709 .Vb 2
2710 \&        struct s { int f, g, h; };
2711 \&        struct s x = { 3, 4 };
2712 .Ve
2713 .Sp
2714 This option does not warn about designated initializers, so the following
2715 modification would not trigger a warning:
2716 .Sp
2717 .Vb 2
2718 \&        struct s { int f, g, h; };
2719 \&        struct s x = { .f = 3, .g = 4 };
2720 .Ve
2721 .Sp
2722 This warning is included in \fB\-Wextra\fR.  To get other \fB\-Wextra\fR
2723 warnings without this one, use \fB\-Wextra \-Wno\-missing\-field\-initializers\fR.
2724 .IP "\fB\-Wmissing\-noreturn\fR" 4
2725 .IX Item "-Wmissing-noreturn"
2726 Warn about functions which might be candidates for attribute \f(CW\*(C`noreturn\*(C'\fR.
2727 Note these are only possible candidates, not absolute ones.  Care should
2728 be taken to manually verify functions actually do not ever return before
2729 adding the \f(CW\*(C`noreturn\*(C'\fR attribute, otherwise subtle code generation
2730 bugs could be introduced.  You will not get a warning for \f(CW\*(C`main\*(C'\fR in
2731 hosted C environments.
2732 .IP "\fB\-Wmissing\-format\-attribute\fR" 4
2733 .IX Item "-Wmissing-format-attribute"
2734 Warn about function pointers which might be candidates for \f(CW\*(C`format\*(C'\fR
2735 attributes.  Note these are only possible candidates, not absolute ones.
2736 \&\s-1GCC\s0 will guess that function pointers with \f(CW\*(C`format\*(C'\fR attributes that
2737 are used in assignment, initialization, parameter passing or return
2738 statements should have a corresponding \f(CW\*(C`format\*(C'\fR attribute in the
2739 resulting type.  I.e. the left-hand side of the assignment or
2740 initialization, the type of the parameter variable, or the return type
2741 of the containing function respectively should also have a \f(CW\*(C`format\*(C'\fR
2742 attribute to avoid the warning.
2743 .Sp
2744 \&\s-1GCC\s0 will also warn about function definitions which might be
2745 candidates for \f(CW\*(C`format\*(C'\fR attributes.  Again, these are only
2746 possible candidates.  \s-1GCC\s0 will guess that \f(CW\*(C`format\*(C'\fR attributes
2747 might be appropriate for any function that calls a function like
2748 \&\f(CW\*(C`vprintf\*(C'\fR or \f(CW\*(C`vscanf\*(C'\fR, but this might not always be the
2749 case, and some functions for which \f(CW\*(C`format\*(C'\fR attributes are
2750 appropriate may not be detected.
2751 .IP "\fB\-Wno\-multichar\fR" 4
2752 .IX Item "-Wno-multichar"
2753 Do not warn if a multicharacter constant (\fB'\s-1FOOF\s0'\fR) is used.
2754 Usually they indicate a typo in the user's code, as they have
2755 implementation-defined values, and should not be used in portable code.
2756 .IP "\fB\-Wnormalized=<none|id|nfc|nfkc>\fR" 4
2757 .IX Item "-Wnormalized=<none|id|nfc|nfkc>"
2758 In \s-1ISO\s0 C and \s-1ISO\s0 \*(C+, two identifiers are different if they are
2759 different sequences of characters.  However, sometimes when characters
2760 outside the basic \s-1ASCII\s0 character set are used, you can have two
2761 different character sequences that look the same.  To avoid confusion,
2762 the \s-1ISO\s0 10646 standard sets out some \fInormalization rules\fR which
2763 when applied ensure that two sequences that look the same are turned into
2764 the same sequence.  \s-1GCC\s0 can warn you if you are using identifiers which
2765 have not been normalized; this option controls that warning.
2766 .Sp
2767 There are four levels of warning that \s-1GCC\s0 supports.  The default is
2768 \&\fB\-Wnormalized=nfc\fR, which warns about any identifier which is
2769 not in the \s-1ISO\s0 10646 \*(L"C\*(R" normalized form, \fI\s-1NFC\s0\fR.  \s-1NFC\s0 is the
2770 recommended form for most uses.
2771 .Sp
2772 Unfortunately, there are some characters which \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ allow
2773 in identifiers that when turned into \s-1NFC\s0 aren't allowable as
2774 identifiers.  That is, there's no way to use these symbols in portable
2775 \&\s-1ISO\s0 C or \*(C+ and have all your identifiers in \s-1NFC\s0.
2776 \&\fB\-Wnormalized=id\fR suppresses the warning for these characters.
2777 It is hoped that future versions of the standards involved will correct
2778 this, which is why this option is not the default.
2779 .Sp
2780 You can switch the warning off for all characters by writing
2781 \&\fB\-Wnormalized=none\fR.  You would only want to do this if you
2782 were using some other normalization scheme (like \*(L"D\*(R"), because
2783 otherwise you can easily create bugs that are literally impossible to see.
2784 .Sp
2785 Some characters in \s-1ISO\s0 10646 have distinct meanings but look identical
2786 in some fonts or display methodologies, especially once formatting has
2787 been applied.  For instance \f(CW\*(C`\eu207F\*(C'\fR, \*(L"\s-1SUPERSCRIPT\s0 \s-1LATIN\s0 \s-1SMALL\s0
2788 \&\s-1LETTER\s0 N\*(R", will display just like a regular \f(CW\*(C`n\*(C'\fR which has been
2789 placed in a superscript.  \s-1ISO\s0 10646 defines the \fI\s-1NFKC\s0\fR
2790 normalization scheme to convert all these into a standard form as
2791 well, and \s-1GCC\s0 will warn if your code is not in \s-1NFKC\s0 if you use
2792 \&\fB\-Wnormalized=nfkc\fR.  This warning is comparable to warning
2793 about every identifier that contains the letter O because it might be
2794 confused with the digit 0, and so is not the default, but may be
2795 useful as a local coding convention if the programming environment is
2796 unable to be fixed to display these characters distinctly.
2797 .IP "\fB\-Wno\-deprecated\-declarations\fR" 4
2798 .IX Item "-Wno-deprecated-declarations"
2799 Do not warn about uses of functions,
2800 variables, and types marked as deprecated by using the \f(CW\*(C`deprecated\*(C'\fR
2801 attribute.
2802 .IP "\fB\-Wno\-overflow\fR" 4
2803 .IX Item "-Wno-overflow"
2804 Do not warn about compile-time overflow in constant expressions.
2805 .IP "\fB\-Woverride\-init\fR" 4
2806 .IX Item "-Woverride-init"
2807 Warn if an initialized field without side effects is overridden when
2808 using designated initializers.
2809 .Sp
2810 This warning is included in \fB\-Wextra\fR.  To get other
2811 \&\fB\-Wextra\fR warnings without this one, use \fB\-Wextra
2812 \&\-Wno\-override\-init\fR.
2813 .IP "\fB\-Wpacked\fR" 4
2814 .IX Item "-Wpacked"
2815 Warn if a structure is given the packed attribute, but the packed
2816 attribute has no effect on the layout or size of the structure.
2817 Such structures may be mis-aligned for little benefit.  For
2818 instance, in this code, the variable \f(CW\*(C`f.x\*(C'\fR in \f(CW\*(C`struct bar\*(C'\fR
2819 will be misaligned even though \f(CW\*(C`struct bar\*(C'\fR does not itself
2820 have the packed attribute:
2821 .Sp
2822 .Vb 8
2823 \&        struct foo {
2824 \&          int x;
2825 \&          char a, b, c, d;
2826 \&        } __attribute__((packed));
2827 \&        struct bar {
2828 \&          char z;
2829 \&          struct foo f;
2830 \&        };
2831 .Ve
2832 .IP "\fB\-Wpadded\fR" 4
2833 .IX Item "-Wpadded"
2834 Warn if padding is included in a structure, either to align an element
2835 of the structure or to align the whole structure.  Sometimes when this
2836 happens it is possible to rearrange the fields of the structure to
2837 reduce the padding and so make the structure smaller.
2838 .IP "\fB\-Wredundant\-decls\fR" 4
2839 .IX Item "-Wredundant-decls"
2840 Warn if anything is declared more than once in the same scope, even in
2841 cases where multiple declaration is valid and changes nothing.
2842 .IP "\fB\-Wnested\-externs\fR (C only)" 4
2843 .IX Item "-Wnested-externs (C only)"
2844 Warn if an \f(CW\*(C`extern\*(C'\fR declaration is encountered within a function.
2845 .IP "\fB\-Wunreachable\-code\fR" 4
2846 .IX Item "-Wunreachable-code"
2847 Warn if the compiler detects that code will never be executed.
2848 .Sp
2849 This option is intended to warn when the compiler detects that at
2850 least a whole line of source code will never be executed, because
2851 some condition is never satisfied or because it is after a
2852 procedure that never returns.
2853 .Sp
2854 It is possible for this option to produce a warning even though there
2855 are circumstances under which part of the affected line can be executed,
2856 so care should be taken when removing apparently-unreachable code.
2857 .Sp
2858 For instance, when a function is inlined, a warning may mean that the
2859 line is unreachable in only one inlined copy of the function.
2860 .Sp
2861 This option is not made part of \fB\-Wall\fR because in a debugging
2862 version of a program there is often substantial code which checks
2863 correct functioning of the program and is, hopefully, unreachable
2864 because the program does work.  Another common use of unreachable
2865 code is to provide behavior which is selectable at compile\-time.
2866 .IP "\fB\-Winline\fR" 4
2867 .IX Item "-Winline"
2868 Warn if a function can not be inlined and it was declared as inline.
2869 Even with this option, the compiler will not warn about failures to
2870 inline functions declared in system headers.
2871 .Sp
2872 The compiler uses a variety of heuristics to determine whether or not
2873 to inline a function.  For example, the compiler takes into account
2874 the size of the function being inlined and the amount of inlining
2875 that has already been done in the current function.  Therefore,
2876 seemingly insignificant changes in the source program can cause the
2877 warnings produced by \fB\-Winline\fR to appear or disappear.
2878 .IP "\fB\-Wno\-invalid\-offsetof\fR (\*(C+ only)" 4
2879 .IX Item "-Wno-invalid-offsetof ( only)"
2880 Suppress warnings from applying the \fBoffsetof\fR macro to a non-POD
2881 type.  According to the 1998 \s-1ISO\s0 \*(C+ standard, applying \fBoffsetof\fR
2882 to a non-POD type is undefined.  In existing \*(C+ implementations,
2883 however, \fBoffsetof\fR typically gives meaningful results even when
2884 applied to certain kinds of non-POD types. (Such as a simple
2885 \&\fBstruct\fR that fails to be a \s-1POD\s0 type only by virtue of having a
2886 constructor.)  This flag is for users who are aware that they are
2887 writing nonportable code and who have deliberately chosen to ignore the
2888 warning about it.
2889 .Sp
2890 The restrictions on \fBoffsetof\fR may be relaxed in a future version
2891 of the \*(C+ standard.
2892 .IP "\fB\-Wno\-int\-to\-pointer\-cast\fR (C only)" 4
2893 .IX Item "-Wno-int-to-pointer-cast (C only)"
2894 Suppress warnings from casts to pointer type of an integer of a
2895 different size.
2896 .IP "\fB\-Wno\-pointer\-to\-int\-cast\fR (C only)" 4
2897 .IX Item "-Wno-pointer-to-int-cast (C only)"
2898 Suppress warnings from casts from a pointer to an integer type of a
2899 different size.
2900 .IP "\fB\-Winvalid\-pch\fR" 4
2901 .IX Item "-Winvalid-pch"
2902 Warn if a precompiled header is found in
2903 the search path but can't be used.
2904 .IP "\fB\-Wlong\-long\fR" 4
2905 .IX Item "-Wlong-long"
2906 Warn if \fBlong long\fR type is used.  This is default.  To inhibit
2907 the warning messages, use \fB\-Wno\-long\-long\fR.  Flags
2908 \&\fB\-Wlong\-long\fR and \fB\-Wno\-long\-long\fR are taken into account
2909 only when \fB\-pedantic\fR flag is used.
2910 .IP "\fB\-Wvariadic\-macros\fR" 4
2911 .IX Item "-Wvariadic-macros"
2912 Warn if variadic macros are used in pedantic \s-1ISO\s0 C90 mode, or the \s-1GNU\s0
2913 alternate syntax when in pedantic \s-1ISO\s0 C99 mode.  This is default.
2914 To inhibit the warning messages, use \fB\-Wno\-variadic\-macros\fR.
2915 .IP "\fB\-Wvolatile\-register\-var\fR" 4
2916 .IX Item "-Wvolatile-register-var"
2917 Warn if a register variable is declared volatile.  The volatile
2918 modifier does not inhibit all optimizations that may eliminate reads
2919 and/or writes to register variables.
2920 .IP "\fB\-Wdisabled\-optimization\fR" 4
2921 .IX Item "-Wdisabled-optimization"
2922 Warn if a requested optimization pass is disabled.  This warning does
2923 not generally indicate that there is anything wrong with your code; it
2924 merely indicates that \s-1GCC\s0's optimizers were unable to handle the code
2925 effectively.  Often, the problem is that your code is too big or too
2926 complex; \s-1GCC\s0 will refuse to optimize programs when the optimization
2927 itself is likely to take inordinate amounts of time.
2928 .IP "\fB\-Wpointer\-sign\fR" 4
2929 .IX Item "-Wpointer-sign"
2930 Warn for pointer argument passing or assignment with different signedness.
2931 This option is only supported for C.  It is implied by \&\fB\-Wall\fR
2932 and by \fB\-pedantic\fR, which can be disabled with
2933 \&\fB\-Wno\-pointer\-sign\fR.
2934 .IP "\fB\-Werror\fR" 4
2935 .IX Item "-Werror"
2936 Make all warnings into errors.
2937 .IP "\fB\-Werror=\fR" 4
2938 .IX Item "-Werror="
2939 Make the specified warning into an errors.  The specifier for a
2940 warning is appended, for example \fB\-Werror=switch\fR turns the
2941 warnings controlled by \fB\-Wswitch\fR into errors.  This switch
2942 takes a negative form, to be used to negate \fB\-Werror\fR for
2943 specific warnings, for example \fB\-Wno\-error=switch\fR makes
2944 \&\fB\-Wswitch\fR warnings not be errors, even when \fB\-Werror\fR
2945 is in effect.  You can use the \fB\-fdiagnostics\-show\-option\fR
2946 option to have each controllable warning amended with the option which
2947 controls it, to determine what to use with this option.
2948 .Sp
2949 Note that specifying \fB\-Werror=\fR\fIfoo\fR automatically implies
2950 \&\fB\-W\fR\fIfoo\fR.  However, \fB\-Wno\-error=\fR\fIfoo\fR does not
2951 imply anything.
2952 .IP "\fB\-Wstack\-protector\fR" 4
2953 .IX Item "-Wstack-protector"
2954 This option is only active when \fB\-fstack\-protector\fR is active.  It
2955 warns about functions that will not be protected against stack smashing.
2956 .IP "\fB\-Woverlength\-strings\fR" 4
2957 .IX Item "-Woverlength-strings"
2958 Warn about string constants which are longer than the \*(L"minimum
2959 maximum\*(R" length specified in the C standard.  Modern compilers
2960 generally allow string constants which are much longer than the
2961 standard's minimum limit, but very portable programs should avoid
2962 using longer strings.
2963 .Sp
2964 The limit applies \fIafter\fR string constant concatenation, and does
2965 not count the trailing \s-1NUL\s0.  In C89, the limit was 509 characters; in
2966 C99, it was raised to 4095.  \*(C+98 does not specify a normative
2967 minimum maximum, so we do not diagnose overlength strings in \*(C+.
2968 .Sp
2969 This option is implied by \fB\-pedantic\fR, and can be disabled with
2970 \&\fB\-Wno\-overlength\-strings\fR.
2971 .Sh "Options for Debugging Your Program or \s-1GCC\s0"
2972 .IX Subsection "Options for Debugging Your Program or GCC"
2973 \&\s-1GCC\s0 has various special options that are used for debugging
2974 either your program or \s-1GCC:\s0
2975 .IP "\fB\-g\fR" 4
2976 .IX Item "-g"
2977 Produce debugging information in the operating system's native format
2978 (stabs, \s-1COFF\s0, \s-1XCOFF\s0, or \s-1DWARF\s0 2).  \s-1GDB\s0 can work with this debugging
2979 information.
2980 .Sp
2981 On most systems that use stabs format, \fB\-g\fR enables use of extra
2982 debugging information that only \s-1GDB\s0 can use; this extra information
2983 makes debugging work better in \s-1GDB\s0 but will probably make other debuggers
2984 crash or
2985 refuse to read the program.  If you want to control for certain whether
2986 to generate the extra information, use \fB\-gstabs+\fR, \fB\-gstabs\fR,
2987 \&\fB\-gxcoff+\fR, \fB\-gxcoff\fR, or \fB\-gvms\fR (see below).
2988 .Sp
2989 \&\s-1GCC\s0 allows you to use \fB\-g\fR with
2990 \&\fB\-O\fR.  The shortcuts taken by optimized code may occasionally
2991 produce surprising results: some variables you declared may not exist
2992 at all; flow of control may briefly move where you did not expect it;
2993 some statements may not be executed because they compute constant
2994 results or their values were already at hand; some statements may
2995 execute in different places because they were moved out of loops.
2996 .Sp
2997 Nevertheless it proves possible to debug optimized output.  This makes
2998 it reasonable to use the optimizer for programs that might have bugs.
2999 .Sp
3000 The following options are useful when \s-1GCC\s0 is generated with the
3001 capability for more than one debugging format.
3002 .IP "\fB\-ggdb\fR" 4
3003 .IX Item "-ggdb"
3004 Produce debugging information for use by \s-1GDB\s0.  This means to use the
3005 most expressive format available (\s-1DWARF\s0 2, stabs, or the native format
3006 if neither of those are supported), including \s-1GDB\s0 extensions if at all
3007 possible.
3008 .IP "\fB\-gstabs\fR" 4
3009 .IX Item "-gstabs"
3010 Produce debugging information in stabs format (if that is supported),
3011 without \s-1GDB\s0 extensions.  This is the format used by \s-1DBX\s0 on most \s-1BSD\s0
3012 systems.  On \s-1MIPS\s0, Alpha and System V Release 4 systems this option
3013 produces stabs debugging output which is not understood by \s-1DBX\s0 or \s-1SDB\s0.
3014 On System V Release 4 systems this option requires the \s-1GNU\s0 assembler.
3015 .IP "\fB\-feliminate\-unused\-debug\-symbols\fR" 4
3016 .IX Item "-feliminate-unused-debug-symbols"
3017 Produce debugging information in stabs format (if that is supported),
3018 for only symbols that are actually used.
3019 .IP "\fB\-femit\-class\-debug\-always\fR" 4
3020 .IX Item "-femit-class-debug-always"
3021 Instead of emitting debugging information for a \*(C+ class in only one
3022 object file, emit it in all object files using the class.  This option
3023 should be used only with debuggers that are unable to handle the way \s-1GCC\s0
3024 normally emits debugging information for classes because using this
3025 option will increase the size of debugging information by as much as a
3026 factor of two.
3027 .IP "\fB\-gstabs+\fR" 4
3028 .IX Item "-gstabs+"
3029 Produce debugging information in stabs format (if that is supported),
3030 using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
3031 use of these extensions is likely to make other debuggers crash or
3032 refuse to read the program.
3033 .IP "\fB\-gcoff\fR" 4
3034 .IX Item "-gcoff"
3035 Produce debugging information in \s-1COFF\s0 format (if that is supported).
3036 This is the format used by \s-1SDB\s0 on most System V systems prior to
3037 System V Release 4.
3038 .IP "\fB\-gxcoff\fR" 4
3039 .IX Item "-gxcoff"
3040 Produce debugging information in \s-1XCOFF\s0 format (if that is supported).
3041 This is the format used by the \s-1DBX\s0 debugger on \s-1IBM\s0 \s-1RS/6000\s0 systems.
3042 .IP "\fB\-gxcoff+\fR" 4
3043 .IX Item "-gxcoff+"
3044 Produce debugging information in \s-1XCOFF\s0 format (if that is supported),
3045 using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
3046 use of these extensions is likely to make other debuggers crash or
3047 refuse to read the program, and may cause assemblers other than the \s-1GNU\s0
3048 assembler (\s-1GAS\s0) to fail with an error.
3049 .IP "\fB\-gdwarf\-2\fR" 4
3050 .IX Item "-gdwarf-2"
3051 Produce debugging information in \s-1DWARF\s0 version 2 format (if that is
3052 supported).  This is the format used by \s-1DBX\s0 on \s-1IRIX\s0 6.  With this
3053 option, \s-1GCC\s0 uses features of \s-1DWARF\s0 version 3 when they are useful;
3054 version 3 is upward compatible with version 2, but may still cause
3055 problems for older debuggers.
3056 .IP "\fB\-gvms\fR" 4
3057 .IX Item "-gvms"
3058 Produce debugging information in \s-1VMS\s0 debug format (if that is
3059 supported).  This is the format used by \s-1DEBUG\s0 on \s-1VMS\s0 systems.
3060 .IP "\fB\-g\fR\fIlevel\fR" 4
3061 .IX Item "-glevel"
3062 .PD 0
3063 .IP "\fB\-ggdb\fR\fIlevel\fR" 4
3064 .IX Item "-ggdblevel"
3065 .IP "\fB\-gstabs\fR\fIlevel\fR" 4
3066 .IX Item "-gstabslevel"
3067 .IP "\fB\-gcoff\fR\fIlevel\fR" 4
3068 .IX Item "-gcofflevel"
3069 .IP "\fB\-gxcoff\fR\fIlevel\fR" 4
3070 .IX Item "-gxcofflevel"
3071 .IP "\fB\-gvms\fR\fIlevel\fR" 4
3072 .IX Item "-gvmslevel"
3073 .PD
3074 Request debugging information and also use \fIlevel\fR to specify how
3075 much information.  The default level is 2.
3076 .Sp
3077 Level 1 produces minimal information, enough for making backtraces in
3078 parts of the program that you don't plan to debug.  This includes
3079 descriptions of functions and external variables, but no information
3080 about local variables and no line numbers.
3081 .Sp
3082 Level 3 includes extra information, such as all the macro definitions
3083 present in the program.  Some debuggers support macro expansion when
3084 you use \fB\-g3\fR.
3085 .Sp
3086 \&\fB\-gdwarf\-2\fR does not accept a concatenated debug level, because
3087 \&\s-1GCC\s0 used to support an option \fB\-gdwarf\fR that meant to generate
3088 debug information in version 1 of the \s-1DWARF\s0 format (which is very
3089 different from version 2), and it would have been too confusing.  That
3090 debug format is long obsolete, but the option cannot be changed now.
3091 Instead use an additional \fB\-g\fR\fIlevel\fR option to change the
3092 debug level for \s-1DWARF2\s0.
3093 .IP "\fB\-feliminate\-dwarf2\-dups\fR" 4
3094 .IX Item "-feliminate-dwarf2-dups"
3095 Compress \s-1DWARF2\s0 debugging information by eliminating duplicated
3096 information about each symbol.  This option only makes sense when
3097 generating \s-1DWARF2\s0 debugging information with \fB\-gdwarf\-2\fR.
3098 .IP "\fB\-p\fR" 4
3099 .IX Item "-p"
3100 Generate extra code to write profile information suitable for the
3101 analysis program \fBprof\fR.  You must use this option when compiling
3102 the source files you want data about, and you must also use it when
3103 linking.
3104 .IP "\fB\-pg\fR" 4
3105 .IX Item "-pg"
3106 Generate extra code to write profile information suitable for the
3107 analysis program \fBgprof\fR.  You must use this option when compiling
3108 the source files you want data about, and you must also use it when
3109 linking.
3110 .IP "\fB\-Q\fR" 4
3111 .IX Item "-Q"
3112 Makes the compiler print out each function name as it is compiled, and
3113 print some statistics about each pass when it finishes.
3114 .IP "\fB\-ftime\-report\fR" 4
3115 .IX Item "-ftime-report"
3116 Makes the compiler print some statistics about the time consumed by each
3117 pass when it finishes.
3118 .IP "\fB\-fmem\-report\fR" 4
3119 .IX Item "-fmem-report"
3120 Makes the compiler print some statistics about permanent memory
3121 allocation when it finishes.
3122 .IP "\fB\-fprofile\-arcs\fR" 4
3123 .IX Item "-fprofile-arcs"
3124 Add code so that program flow \fIarcs\fR are instrumented.  During
3125 execution the program records how many times each branch and call is
3126 executed and how many times it is taken or returns.  When the compiled
3127 program exits it saves this data to a file called
3128 \&\fI\fIauxname\fI.gcda\fR for each source file.  The data may be used for
3129 profile-directed optimizations (\fB\-fbranch\-probabilities\fR), or for
3130 test coverage analysis (\fB\-ftest\-coverage\fR).  Each object file's
3131 \&\fIauxname\fR is generated from the name of the output file, if
3132 explicitly specified and it is not the final executable, otherwise it is
3133 the basename of the source file.  In both cases any suffix is removed
3134 (e.g. \fIfoo.gcda\fR for input file \fIdir/foo.c\fR, or
3135 \&\fIdir/foo.gcda\fR for output file specified as \fB\-o dir/foo.o\fR).
3136 .IP "\fB\-\-coverage\fR" 4
3137 .IX Item "--coverage"
3138 This option is used to compile and link code instrumented for coverage
3139 analysis.  The option is a synonym for \fB\-fprofile\-arcs\fR
3140 \&\fB\-ftest\-coverage\fR (when compiling) and \fB\-lgcov\fR (when
3141 linking).  See the documentation for those options for more details.
3142 .RS 4
3143 .IP "*" 4
3144 Compile the source files with \fB\-fprofile\-arcs\fR plus optimization
3145 and code generation options.  For test coverage analysis, use the
3146 additional \fB\-ftest\-coverage\fR option.  You do not need to profile
3147 every source file in a program.
3148 .IP "*" 4
3149 Link your object files with \fB\-lgcov\fR or \fB\-fprofile\-arcs\fR
3150 (the latter implies the former).
3151 .IP "*" 4
3152 Run the program on a representative workload to generate the arc profile
3153 information.  This may be repeated any number of times.  You can run
3154 concurrent instances of your program, and provided that the file system
3155 supports locking, the data files will be correctly updated.  Also
3156 \&\f(CW\*(C`fork\*(C'\fR calls are detected and correctly handled (double counting
3157 will not happen).
3158 .IP "*" 4
3159 For profile-directed optimizations, compile the source files again with
3160 the same optimization and code generation options plus
3161 \&\fB\-fbranch\-probabilities\fR.
3162 .IP "*" 4
3163 For test coverage analysis, use \fBgcov\fR to produce human readable
3164 information from the \fI.gcno\fR and \fI.gcda\fR files.  Refer to the
3165 \&\fBgcov\fR documentation for further information.
3166 .RE
3167 .RS 4
3168 .Sp
3169 With \fB\-fprofile\-arcs\fR, for each function of your program \s-1GCC\s0
3170 creates a program flow graph, then finds a spanning tree for the graph.
3171 Only arcs that are not on the spanning tree have to be instrumented: the
3172 compiler adds code to count the number of times that these arcs are
3173 executed.  When an arc is the only exit or only entrance to a block, the
3174 instrumentation code can be added to the block; otherwise, a new basic
3175 block must be created to hold the instrumentation code.
3176 .RE
3177 .IP "\fB\-ftest\-coverage\fR" 4
3178 .IX Item "-ftest-coverage"
3179 Produce a notes file that the \fBgcov\fR code-coverage utility can use to
3180 show program coverage.  Each source file's note file is called
3181 \&\fI\fIauxname\fI.gcno\fR.  Refer to the \fB\-fprofile\-arcs\fR option
3182 above for a description of \fIauxname\fR and instructions on how to
3183 generate test coverage data.  Coverage data will match the source files
3184 more closely, if you do not optimize.
3185 .IP "\fB\-d\fR\fIletters\fR" 4
3186 .IX Item "-dletters"
3187 .PD 0
3188 .IP "\fB\-fdump\-rtl\-\fR\fIpass\fR" 4
3189 .IX Item "-fdump-rtl-pass"
3190 .PD
3191 Says to make debugging dumps during compilation at times specified by
3192 \&\fIletters\fR.    This is used for debugging the RTL-based passes of the
3193 compiler.  The file names for most of the dumps are made by appending a
3194 pass number and a word to the \fIdumpname\fR.  \fIdumpname\fR is generated
3195 from the name of the output file, if explicitly specified and it is not
3196 an executable, otherwise it is the basename of the source file.
3197 .Sp
3198 Most debug dumps can be enabled either passing a letter to the \fB\-d\fR
3199 option, or with a long \fB\-fdump\-rtl\fR switch; here are the possible
3200 letters for use in \fIletters\fR and \fIpass\fR, and their meanings:
3201 .RS 4
3202 .IP "\fB\-dA\fR" 4
3203 .IX Item "-dA"
3204 Annotate the assembler output with miscellaneous debugging information.
3205 .IP "\fB\-dB\fR" 4
3206 .IX Item "-dB"
3207 .PD 0
3208 .IP "\fB\-fdump\-rtl\-bbro\fR" 4
3209 .IX Item "-fdump-rtl-bbro"
3210 .PD
3211 Dump after block reordering, to \fI\fIfile\fI.148r.bbro\fR.
3212 .IP "\fB\-dc\fR" 4
3213 .IX Item "-dc"
3214 .PD 0
3215 .IP "\fB\-fdump\-rtl\-combine\fR" 4
3216 .IX Item "-fdump-rtl-combine"
3217 .PD
3218 Dump after instruction combination, to the file \fI\fIfile\fI.129r.combine\fR.
3219 .IP "\fB\-dC\fR" 4
3220 .IX Item "-dC"
3221 .PD 0
3222 .IP "\fB\-fdump\-rtl\-ce1\fR" 4
3223 .IX Item "-fdump-rtl-ce1"
3224 .IP "\fB\-fdump\-rtl\-ce2\fR" 4
3225 .IX Item "-fdump-rtl-ce2"
3226 .PD
3227 \&\fB\-dC\fR and \fB\-fdump\-rtl\-ce1\fR enable dumping after the
3228 first if conversion, to the file \fI\fIfile\fI.117r.ce1\fR.  \fB\-dC\fR
3229 and \fB\-fdump\-rtl\-ce2\fR enable dumping after the second if
3230 conversion, to the file \fI\fIfile\fI.130r.ce2\fR.
3231 .IP "\fB\-dd\fR" 4
3232 .IX Item "-dd"
3233 .PD 0
3234 .IP "\fB\-fdump\-rtl\-btl\fR" 4
3235 .IX Item "-fdump-rtl-btl"
3236 .IP "\fB\-fdump\-rtl\-dbr\fR" 4
3237 .IX Item "-fdump-rtl-dbr"
3238 .PD
3239 \&\fB\-dd\fR and \fB\-fdump\-rtl\-btl\fR enable dumping after branch
3240 target load optimization, to \fI\fIfile\fI.31.btl\fR.  \fB\-dd\fR
3241 and \fB\-fdump\-rtl\-dbr\fR enable dumping after delayed branch
3242 scheduling, to \fI\fIfile\fI.36.dbr\fR.
3243 .IP "\fB\-dD\fR" 4
3244 .IX Item "-dD"
3245 Dump all macro definitions, at the end of preprocessing, in addition to
3246 normal output.
3247 .IP "\fB\-dE\fR" 4
3248 .IX Item "-dE"
3249 .PD 0
3250 .IP "\fB\-fdump\-rtl\-ce3\fR" 4
3251 .IX Item "-fdump-rtl-ce3"
3252 .PD
3253 Dump after the third if conversion, to \fI\fIfile\fI.146r.ce3\fR.
3254 .IP "\fB\-df\fR" 4
3255 .IX Item "-df"
3256 .PD 0
3257 .IP "\fB\-fdump\-rtl\-cfg\fR" 4
3258 .IX Item "-fdump-rtl-cfg"
3259 .IP "\fB\-fdump\-rtl\-life\fR" 4
3260 .IX Item "-fdump-rtl-life"
3261 .PD
3262 \&\fB\-df\fR and \fB\-fdump\-rtl\-cfg\fR enable dumping after control
3263 and data flow analysis, to \fI\fIfile\fI.116r.cfg\fR.  \fB\-df\fR
3264 and \fB\-fdump\-rtl\-cfg\fR enable dumping dump after life analysis,
3265 to \fI\fIfile\fI.128r.life1\fR and \fI\fIfile\fI.135r.life2\fR.
3266 .IP "\fB\-dg\fR" 4
3267 .IX Item "-dg"
3268 .PD 0
3269 .IP "\fB\-fdump\-rtl\-greg\fR" 4
3270 .IX Item "-fdump-rtl-greg"
3271 .PD
3272 Dump after global register allocation, to \fI\fIfile\fI.139r.greg\fR.
3273 .IP "\fB\-dG\fR" 4
3274 .IX Item "-dG"
3275 .PD 0
3276 .IP "\fB\-fdump\-rtl\-gcse\fR" 4
3277 .IX Item "-fdump-rtl-gcse"
3278 .IP "\fB\-fdump\-rtl\-bypass\fR" 4
3279 .IX Item "-fdump-rtl-bypass"
3280 .PD
3281 \&\fB\-dG\fR and \fB\-fdump\-rtl\-gcse\fR enable dumping after \s-1GCSE\s0, to
3282 \&\fI\fIfile\fI.114r.gcse\fR.  \fB\-dG\fR and \fB\-fdump\-rtl\-bypass\fR
3283 enable dumping after jump bypassing and control flow optimizations, to
3284 \&\fI\fIfile\fI.115r.bypass\fR.
3285 .IP "\fB\-dh\fR" 4
3286 .IX Item "-dh"
3287 .PD 0
3288 .IP "\fB\-fdump\-rtl\-eh\fR" 4
3289 .IX Item "-fdump-rtl-eh"
3290 .PD
3291 Dump after finalization of \s-1EH\s0 handling code, to \fI\fIfile\fI.02.eh\fR.
3292 .IP "\fB\-di\fR" 4
3293 .IX Item "-di"
3294 .PD 0
3295 .IP "\fB\-fdump\-rtl\-sibling\fR" 4
3296 .IX Item "-fdump-rtl-sibling"
3297 .PD
3298 Dump after sibling call optimizations, to \fI\fIfile\fI.106r.sibling\fR.
3299 .IP "\fB\-dj\fR" 4
3300 .IX Item "-dj"
3301 .PD 0
3302 .IP "\fB\-fdump\-rtl\-jump\fR" 4
3303 .IX Item "-fdump-rtl-jump"
3304 .PD
3305 Dump after the first jump optimization, to \fI\fIfile\fI.112r.jump\fR.
3306 .IP "\fB\-dk\fR" 4
3307 .IX Item "-dk"
3308 .PD 0
3309 .IP "\fB\-fdump\-rtl\-stack\fR" 4
3310 .IX Item "-fdump-rtl-stack"
3311 .PD
3312 Dump after conversion from registers to stack, to \fI\fIfile\fI.152r.stack\fR.
3313 .IP "\fB\-dl\fR" 4
3314 .IX Item "-dl"
3315 .PD 0
3316 .IP "\fB\-fdump\-rtl\-lreg\fR" 4
3317 .IX Item "-fdump-rtl-lreg"
3318 .PD
3319 Dump after local register allocation, to \fI\fIfile\fI.138r.lreg\fR.
3320 .IP "\fB\-dL\fR" 4
3321 .IX Item "-dL"
3322 .PD 0
3323 .IP "\fB\-fdump\-rtl\-loop2\fR" 4
3324 .IX Item "-fdump-rtl-loop2"
3325 .PD
3326 \&\fB\-dL\fR and \fB\-fdump\-rtl\-loop2\fR enable dumping after the
3327 loop optimization pass, to \fI\fIfile\fI.119r.loop2\fR,
3328 \&\fI\fIfile\fI.120r.loop2_init\fR,
3329 \&\fI\fIfile\fI.121r.loop2_invariant\fR, and
3330 \&\fI\fIfile\fI.125r.loop2_done\fR.
3331 .IP "\fB\-dm\fR" 4
3332 .IX Item "-dm"
3333 .PD 0
3334 .IP "\fB\-fdump\-rtl\-sms\fR" 4
3335 .IX Item "-fdump-rtl-sms"
3336 .PD
3337 Dump after modulo scheduling, to \fI\fIfile\fI.136r.sms\fR.
3338 .IP "\fB\-dM\fR" 4
3339 .IX Item "-dM"
3340 .PD 0
3341 .IP "\fB\-fdump\-rtl\-mach\fR" 4
3342 .IX Item "-fdump-rtl-mach"
3343 .PD
3344 Dump after performing the machine dependent reorganization pass, to
3345 \&\fI\fIfile\fI.155r.mach\fR.
3346 .IP "\fB\-dn\fR" 4
3347 .IX Item "-dn"
3348 .PD 0
3349 .IP "\fB\-fdump\-rtl\-rnreg\fR" 4
3350 .IX Item "-fdump-rtl-rnreg"
3351 .PD
3352 Dump after register renumbering, to \fI\fIfile\fI.147r.rnreg\fR.
3353 .IP "\fB\-dN\fR" 4
3354 .IX Item "-dN"
3355 .PD 0
3356 .IP "\fB\-fdump\-rtl\-regmove\fR" 4
3357 .IX Item "-fdump-rtl-regmove"
3358 .PD
3359 Dump after the register move pass, to \fI\fIfile\fI.132r.regmove\fR.
3360 .IP "\fB\-do\fR" 4
3361 .IX Item "-do"
3362 .PD 0
3363 .IP "\fB\-fdump\-rtl\-postreload\fR" 4
3364 .IX Item "-fdump-rtl-postreload"
3365 .PD
3366 Dump after post-reload optimizations, to \fI\fIfile\fI.24.postreload\fR.
3367 .IP "\fB\-dr\fR" 4
3368 .IX Item "-dr"
3369 .PD 0
3370 .IP "\fB\-fdump\-rtl\-expand\fR" 4
3371 .IX Item "-fdump-rtl-expand"
3372 .PD
3373 Dump after \s-1RTL\s0 generation, to \fI\fIfile\fI.104r.expand\fR.
3374 .IP "\fB\-dR\fR" 4
3375 .IX Item "-dR"
3376 .PD 0
3377 .IP "\fB\-fdump\-rtl\-sched2\fR" 4
3378 .IX Item "-fdump-rtl-sched2"
3379 .PD
3380 Dump after the second scheduling pass, to \fI\fIfile\fI.150r.sched2\fR.
3381 .IP "\fB\-ds\fR" 4
3382 .IX Item "-ds"
3383 .PD 0
3384 .IP "\fB\-fdump\-rtl\-cse\fR" 4
3385 .IX Item "-fdump-rtl-cse"
3386 .PD
3387 Dump after \s-1CSE\s0 (including the jump optimization that sometimes follows
3388 \&\s-1CSE\s0), to \fI\fIfile\fI.113r.cse\fR.
3389 .IP "\fB\-dS\fR" 4
3390 .IX Item "-dS"
3391 .PD 0
3392 .IP "\fB\-fdump\-rtl\-sched\fR" 4
3393 .IX Item "-fdump-rtl-sched"
3394 .PD
3395 Dump after the first scheduling pass, to \fI\fIfile\fI.21.sched\fR.
3396 .IP "\fB\-dt\fR" 4
3397 .IX Item "-dt"
3398 .PD 0
3399 .IP "\fB\-fdump\-rtl\-cse2\fR" 4
3400 .IX Item "-fdump-rtl-cse2"
3401 .PD
3402 Dump after the second \s-1CSE\s0 pass (including the jump optimization that
3403 sometimes follows \s-1CSE\s0), to \fI\fIfile\fI.127r.cse2\fR.
3404 .IP "\fB\-dT\fR" 4
3405 .IX Item "-dT"
3406 .PD 0
3407 .IP "\fB\-fdump\-rtl\-tracer\fR" 4
3408 .IX Item "-fdump-rtl-tracer"
3409 .PD
3410 Dump after running tracer, to \fI\fIfile\fI.118r.tracer\fR.
3411 .IP "\fB\-dV\fR" 4
3412 .IX Item "-dV"
3413 .PD 0
3414 .IP "\fB\-fdump\-rtl\-vpt\fR" 4
3415 .IX Item "-fdump-rtl-vpt"
3416 .IP "\fB\-fdump\-rtl\-vartrack\fR" 4
3417 .IX Item "-fdump-rtl-vartrack"
3418 .PD
3419 \&\fB\-dV\fR and \fB\-fdump\-rtl\-vpt\fR enable dumping after the value
3420 profile transformations, to \fI\fIfile\fI.10.vpt\fR.  \fB\-dV\fR
3421 and \fB\-fdump\-rtl\-vartrack\fR enable dumping after variable tracking,
3422 to \fI\fIfile\fI.154r.vartrack\fR.
3423 .IP "\fB\-dw\fR" 4
3424 .IX Item "-dw"
3425 .PD 0
3426 .IP "\fB\-fdump\-rtl\-flow2\fR" 4
3427 .IX Item "-fdump-rtl-flow2"
3428 .PD
3429 Dump after the second flow pass, to \fI\fIfile\fI.142r.flow2\fR.
3430 .IP "\fB\-dz\fR" 4
3431 .IX Item "-dz"
3432 .PD 0
3433 .IP "\fB\-fdump\-rtl\-peephole2\fR" 4
3434 .IX Item "-fdump-rtl-peephole2"
3435 .PD
3436 Dump after the peephole pass, to \fI\fIfile\fI.145r.peephole2\fR.
3437 .IP "\fB\-dZ\fR" 4
3438 .IX Item "-dZ"
3439 .PD 0
3440 .IP "\fB\-fdump\-rtl\-web\fR" 4
3441 .IX Item "-fdump-rtl-web"
3442 .PD
3443 Dump after live range splitting, to \fI\fIfile\fI.126r.web\fR.
3444 .IP "\fB\-da\fR" 4
3445 .IX Item "-da"
3446 .PD 0
3447 .IP "\fB\-fdump\-rtl\-all\fR" 4
3448 .IX Item "-fdump-rtl-all"
3449 .PD
3450 Produce all the dumps listed above.
3451 .IP "\fB\-dH\fR" 4
3452 .IX Item "-dH"
3453 Produce a core dump whenever an error occurs.
3454 .IP "\fB\-dm\fR" 4
3455 .IX Item "-dm"
3456 Print statistics on memory usage, at the end of the run, to
3457 standard error.
3458 .IP "\fB\-dp\fR" 4
3459 .IX Item "-dp"
3460 Annotate the assembler output with a comment indicating which
3461 pattern and alternative was used.  The length of each instruction is
3462 also printed.
3463 .IP "\fB\-dP\fR" 4
3464 .IX Item "-dP"
3465 Dump the \s-1RTL\s0 in the assembler output as a comment before each instruction.
3466 Also turns on \fB\-dp\fR annotation.
3467 .IP "\fB\-dv\fR" 4
3468 .IX Item "-dv"
3469 For each of the other indicated dump files (either with \fB\-d\fR or
3470 \&\fB\-fdump\-rtl\-\fR\fIpass\fR), dump a representation of the control flow
3471 graph suitable for viewing with \s-1VCG\s0 to \fI\fIfile\fI.\fIpass\fI.vcg\fR.
3472 .IP "\fB\-dx\fR" 4
3473 .IX Item "-dx"
3474 Just generate \s-1RTL\s0 for a function instead of compiling it.  Usually used
3475 with \fBr\fR (\fB\-fdump\-rtl\-expand\fR).
3476 .IP "\fB\-dy\fR" 4
3477 .IX Item "-dy"
3478 Dump debugging information during parsing, to standard error.
3479 .RE
3480 .RS 4
3481 .RE
3482 .IP "\fB\-fdump\-noaddr\fR" 4
3483 .IX Item "-fdump-noaddr"
3484 When doing debugging dumps (see \fB\-d\fR option above), suppress
3485 address output.  This makes it more feasible to use diff on debugging
3486 dumps for compiler invocations with different compiler binaries and/or
3487 different text / bss / data / heap / stack / dso start locations.
3488 .IP "\fB\-fdump\-unnumbered\fR" 4
3489 .IX Item "-fdump-unnumbered"
3490 When doing debugging dumps (see \fB\-d\fR option above), suppress instruction
3491 numbers, line number note and address output.  This makes it more feasible to
3492 use diff on debugging dumps for compiler invocations with different
3493 options, in particular with and without \fB\-g\fR.
3494 .IP "\fB\-fdump\-translation\-unit\fR (\*(C+ only)" 4
3495 .IX Item "-fdump-translation-unit ( only)"
3496 .PD 0
3497 .IP "\fB\-fdump\-translation\-unit\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
3498 .IX Item "-fdump-translation-unit-options ( only)"
3499 .PD
3500 Dump a representation of the tree structure for the entire translation
3501 unit to a file.  The file name is made by appending \fI.tu\fR to the
3502 source file name.  If the \fB\-\fR\fIoptions\fR form is used, \fIoptions\fR
3503 controls the details of the dump as described for the
3504 \&\fB\-fdump\-tree\fR options.
3505 .IP "\fB\-fdump\-class\-hierarchy\fR (\*(C+ only)" 4
3506 .IX Item "-fdump-class-hierarchy ( only)"
3507 .PD 0
3508 .IP "\fB\-fdump\-class\-hierarchy\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
3509 .IX Item "-fdump-class-hierarchy-options ( only)"
3510 .PD
3511 Dump a representation of each class's hierarchy and virtual function
3512 table layout to a file.  The file name is made by appending \fI.class\fR
3513 to the source file name.  If the \fB\-\fR\fIoptions\fR form is used,
3514 \&\fIoptions\fR controls the details of the dump as described for the
3515 \&\fB\-fdump\-tree\fR options.
3516 .IP "\fB\-fdump\-ipa\-\fR\fIswitch\fR" 4
3517 .IX Item "-fdump-ipa-switch"
3518 Control the dumping at various stages of inter-procedural analysis
3519 language tree to a file.  The file name is generated by appending a switch
3520 specific suffix to the source file name.  The following dumps are possible:
3521 .RS 4
3522 .IP "\fBall\fR" 4
3523 .IX Item "all"
3524 Enables all inter-procedural analysis dumps; currently the only produced
3525 dump is the \fBcgraph\fR dump.
3526 .IP "\fBcgraph\fR" 4
3527 .IX Item "cgraph"
3528 Dumps information about call-graph optimization, unused function removal,
3529 and inlining decisions.
3530 .RE
3531 .RS 4
3532 .RE
3533 .IP "\fB\-fdump\-tree\-\fR\fIswitch\fR" 4
3534 .IX Item "-fdump-tree-switch"
3535 .PD 0
3536 .IP "\fB\-fdump\-tree\-\fR\fIswitch\fR\fB\-\fR\fIoptions\fR" 4
3537 .IX Item "-fdump-tree-switch-options"
3538 .PD
3539 Control the dumping at various stages of processing the intermediate
3540 language tree to a file.  The file name is generated by appending a switch
3541 specific suffix to the source file name.  If the \fB\-\fR\fIoptions\fR
3542 form is used, \fIoptions\fR is a list of \fB\-\fR separated options that
3543 control the details of the dump.  Not all options are applicable to all
3544 dumps, those which are not meaningful will be ignored.  The following
3545 options are available
3546 .RS 4
3547 .IP "\fBaddress\fR" 4
3548 .IX Item "address"
3549 Print the address of each node.  Usually this is not meaningful as it
3550 changes according to the environment and source file.  Its primary use
3551 is for tying up a dump file with a debug environment.
3552 .IP "\fBslim\fR" 4
3553 .IX Item "slim"
3554 Inhibit dumping of members of a scope or body of a function merely
3555 because that scope has been reached.  Only dump such items when they
3556 are directly reachable by some other path.  When dumping pretty-printed
3557 trees, this option inhibits dumping the bodies of control structures.
3558 .IP "\fBraw\fR" 4
3559 .IX Item "raw"
3560 Print a raw representation of the tree.  By default, trees are
3561 pretty-printed into a C\-like representation.
3562 .IP "\fBdetails\fR" 4
3563 .IX Item "details"
3564 Enable more detailed dumps (not honored by every dump option).
3565 .IP "\fBstats\fR" 4
3566 .IX Item "stats"
3567 Enable dumping various statistics about the pass (not honored by every dump
3568 option).
3569 .IP "\fBblocks\fR" 4
3570 .IX Item "blocks"
3571 Enable showing basic block boundaries (disabled in raw dumps).
3572 .IP "\fBvops\fR" 4
3573 .IX Item "vops"
3574 Enable showing virtual operands for every statement.
3575 .IP "\fBlineno\fR" 4
3576 .IX Item "lineno"
3577 Enable showing line numbers for statements.
3578 .IP "\fBuid\fR" 4
3579 .IX Item "uid"
3580 Enable showing the unique \s-1ID\s0 (\f(CW\*(C`DECL_UID\*(C'\fR) for each variable.
3581 .IP "\fBall\fR" 4
3582 .IX Item "all"
3583 Turn on all options, except \fBraw\fR, \fBslim\fR and \fBlineno\fR.
3584 .RE
3585 .RS 4
3586 .Sp
3587 The following tree dumps are possible:
3588 .IP "\fBoriginal\fR" 4
3589 .IX Item "original"
3590 Dump before any tree based optimization, to \fI\fIfile\fI.original\fR.
3591 .IP "\fBoptimized\fR" 4
3592 .IX Item "optimized"
3593 Dump after all tree based optimization, to \fI\fIfile\fI.optimized\fR.
3594 .IP "\fBinlined\fR" 4
3595 .IX Item "inlined"
3596 Dump after function inlining, to \fI\fIfile\fI.inlined\fR.
3597 .IP "\fBgimple\fR" 4
3598 .IX Item "gimple"
3599 Dump each function before and after the gimplification pass to a file.  The
3600 file name is made by appending \fI.gimple\fR to the source file name.
3601 .IP "\fBcfg\fR" 4
3602 .IX Item "cfg"
3603 Dump the control flow graph of each function to a file.  The file name is
3604 made by appending \fI.cfg\fR to the source file name.
3605 .IP "\fBvcg\fR" 4
3606 .IX Item "vcg"
3607 Dump the control flow graph of each function to a file in \s-1VCG\s0 format.  The
3608 file name is made by appending \fI.vcg\fR to the source file name.  Note
3609 that if the file contains more than one function, the generated file cannot
3610 be used directly by \s-1VCG\s0.  You will need to cut and paste each function's
3611 graph into its own separate file first.
3612 .IP "\fBch\fR" 4
3613 .IX Item "ch"
3614 Dump each function after copying loop headers.  The file name is made by
3615 appending \fI.ch\fR to the source file name.
3616 .IP "\fBssa\fR" 4
3617 .IX Item "ssa"
3618 Dump \s-1SSA\s0 related information to a file.  The file name is made by appending
3619 \&\fI.ssa\fR to the source file name.
3620 .IP "\fBsalias\fR" 4
3621 .IX Item "salias"
3622 Dump structure aliasing variable information to a file.  This file name
3623 is made by appending \fI.salias\fR to the source file name.
3624 .IP "\fBalias\fR" 4
3625 .IX Item "alias"
3626 Dump aliasing information for each function.  The file name is made by
3627 appending \fI.alias\fR to the source file name.
3628 .IP "\fBccp\fR" 4
3629 .IX Item "ccp"
3630 Dump each function after \s-1CCP\s0.  The file name is made by appending
3631 \&\fI.ccp\fR to the source file name.
3632 .IP "\fBstoreccp\fR" 4
3633 .IX Item "storeccp"
3634 Dump each function after \s-1STORE\-CCP\s0.  The file name is made by appending
3635 \&\fI.storeccp\fR to the source file name.
3636 .IP "\fBpre\fR" 4
3637 .IX Item "pre"
3638 Dump trees after partial redundancy elimination.  The file name is made
3639 by appending \fI.pre\fR to the source file name.
3640 .IP "\fBfre\fR" 4
3641 .IX Item "fre"
3642 Dump trees after full redundancy elimination.  The file name is made
3643 by appending \fI.fre\fR to the source file name.
3644 .IP "\fBcopyprop\fR" 4
3645 .IX Item "copyprop"
3646 Dump trees after copy propagation.  The file name is made
3647 by appending \fI.copyprop\fR to the source file name.
3648 .IP "\fBstore_copyprop\fR" 4
3649 .IX Item "store_copyprop"
3650 Dump trees after store copy\-propagation.  The file name is made
3651 by appending \fI.store_copyprop\fR to the source file name.
3652 .IP "\fBdce\fR" 4
3653 .IX Item "dce"
3654 Dump each function after dead code elimination.  The file name is made by
3655 appending \fI.dce\fR to the source file name.
3656 .IP "\fBmudflap\fR" 4
3657 .IX Item "mudflap"
3658 Dump each function after adding mudflap instrumentation.  The file name is
3659 made by appending \fI.mudflap\fR to the source file name.
3660 .IP "\fBsra\fR" 4
3661 .IX Item "sra"
3662 Dump each function after performing scalar replacement of aggregates.  The
3663 file name is made by appending \fI.sra\fR to the source file name.
3664 .IP "\fBsink\fR" 4
3665 .IX Item "sink"
3666 Dump each function after performing code sinking.  The file name is made
3667 by appending \fI.sink\fR to the source file name. 
3668 .IP "\fBdom\fR" 4
3669 .IX Item "dom"
3670 Dump each function after applying dominator tree optimizations.  The file
3671 name is made by appending \fI.dom\fR to the source file name.
3672 .IP "\fBdse\fR" 4
3673 .IX Item "dse"
3674 Dump each function after applying dead store elimination.  The file
3675 name is made by appending \fI.dse\fR to the source file name.
3676 .IP "\fBphiopt\fR" 4
3677 .IX Item "phiopt"
3678 Dump each function after optimizing \s-1PHI\s0 nodes into straightline code.  The file
3679 name is made by appending \fI.phiopt\fR to the source file name.
3680 .IP "\fBforwprop\fR" 4
3681 .IX Item "forwprop"
3682 Dump each function after forward propagating single use variables.  The file
3683 name is made by appending \fI.forwprop\fR to the source file name.
3684 .IP "\fBcopyrename\fR" 4
3685 .IX Item "copyrename"
3686 Dump each function after applying the copy rename optimization.  The file
3687 name is made by appending \fI.copyrename\fR to the source file name.
3688 .IP "\fBnrv\fR" 4
3689 .IX Item "nrv"
3690 Dump each function after applying the named return value optimization on
3691 generic trees.  The file name is made by appending \fI.nrv\fR to the source
3692 file name.
3693 .IP "\fBvect\fR" 4
3694 .IX Item "vect"
3695 Dump each function after applying vectorization of loops.  The file name is
3696 made by appending \fI.vect\fR to the source file name.
3697 .IP "\fBvrp\fR" 4
3698 .IX Item "vrp"
3699 Dump each function after Value Range Propagation (\s-1VRP\s0).  The file name
3700 is made by appending \fI.vrp\fR to the source file name.
3701 .IP "\fBall\fR" 4
3702 .IX Item "all"
3703 Enable all the available tree dumps with the flags provided in this option.
3704 .RE
3705 .RS 4
3706 .RE
3707 .IP "\fB\-ftree\-vectorizer\-verbose=\fR\fIn\fR" 4
3708 .IX Item "-ftree-vectorizer-verbose=n"
3709 This option controls the amount of debugging output the vectorizer prints.
3710 This information is written to standard error, unless 
3711 \&\fB\-fdump\-tree\-all\fR or \fB\-fdump\-tree\-vect\fR is specified, 
3712 in which case it is output to the usual dump listing file, \fI.vect\fR.
3713 For \fIn\fR=0 no diagnostic information is reported.
3714 If \fIn\fR=1 the vectorizer reports each loop that got vectorized, 
3715 and the total number of loops that got vectorized.
3716 If \fIn\fR=2 the vectorizer also reports non-vectorized loops that passed 
3717 the first analysis phase (vect_analyze_loop_form) \- i.e. countable, 
3718 inner\-most, single\-bb, single\-entry/exit loops.  This is the same verbosity 
3719 level that \fB\-fdump\-tree\-vect\-stats\fR uses.
3720 Higher verbosity levels mean either more information dumped for each 
3721 reported loop, or same amount of information reported for more loops:
3722 If \fIn\fR=3, alignment related information is added to the reports.
3723 If \fIn\fR=4, data-references related information (e.g. memory dependences, 
3724 memory access\-patterns) is added to the reports.
3725 If \fIn\fR=5, the vectorizer reports also non-vectorized inner-most loops 
3726 that did not pass the first analysis phase (i.e. may not be countable, or 
3727 may have complicated control\-flow).
3728 If \fIn\fR=6, the vectorizer reports also non-vectorized nested loops.
3729 For \fIn\fR=7, all the information the vectorizer generates during its 
3730 analysis and transformation is reported.  This is the same verbosity level
3731 that \fB\-fdump\-tree\-vect\-details\fR uses.
3732 .IP "\fB\-frandom\-seed=\fR\fIstring\fR" 4
3733 .IX Item "-frandom-seed=string"
3734 This option provides a seed that \s-1GCC\s0 uses when it would otherwise use
3735 random numbers.  It is used to generate certain symbol names
3736 that have to be different in every compiled file.  It is also used to
3737 place unique stamps in coverage data files and the object files that
3738 produce them.  You can use the \fB\-frandom\-seed\fR option to produce
3739 reproducibly identical object files.
3740 .Sp
3741 The \fIstring\fR should be different for every file you compile.
3742 .IP "\fB\-fsched\-verbose=\fR\fIn\fR" 4
3743 .IX Item "-fsched-verbose=n"
3744 On targets that use instruction scheduling, this option controls the
3745 amount of debugging output the scheduler prints.  This information is
3746 written to standard error, unless \fB\-dS\fR or \fB\-dR\fR is
3747 specified, in which case it is output to the usual dump
3748 listing file, \fI.sched\fR or \fI.sched2\fR respectively.  However
3749 for \fIn\fR greater than nine, the output is always printed to standard
3750 error.
3751 .Sp
3752 For \fIn\fR greater than zero, \fB\-fsched\-verbose\fR outputs the
3753 same information as \fB\-dRS\fR.  For \fIn\fR greater than one, it
3754 also output basic block probabilities, detailed ready list information
3755 and unit/insn info.  For \fIn\fR greater than two, it includes \s-1RTL\s0
3756 at abort point, control-flow and regions info.  And for \fIn\fR over
3757 four, \fB\-fsched\-verbose\fR also includes dependence info.
3758 .IP "\fB\-save\-temps\fR" 4
3759 .IX Item "-save-temps"
3760 Store the usual \*(L"temporary\*(R" intermediate files permanently; place them
3761 in the current directory and name them based on the source file.  Thus,
3762 compiling \fIfoo.c\fR with \fB\-c \-save\-temps\fR would produce files
3763 \&\fIfoo.i\fR and \fIfoo.s\fR, as well as \fIfoo.o\fR.  This creates a
3764 preprocessed \fIfoo.i\fR output file even though the compiler now
3765 normally uses an integrated preprocessor.
3766 .Sp
3767 When used in combination with the \fB\-x\fR command line option,
3768 \&\fB\-save\-temps\fR is sensible enough to avoid over writing an
3769 input source file with the same extension as an intermediate file.
3770 The corresponding intermediate file may be obtained by renaming the
3771 source file before using \fB\-save\-temps\fR.
3772 .IP "\fB\-time\fR" 4
3773 .IX Item "-time"
3774 Report the \s-1CPU\s0 time taken by each subprocess in the compilation
3775 sequence.  For C source files, this is the compiler proper and assembler
3776 (plus the linker if linking is done).  The output looks like this:
3777 .Sp
3778 .Vb 2
3779 \&        # cc1 0.12 0.01
3780 \&        # as 0.00 0.01
3781 .Ve
3782 .Sp
3783 The first number on each line is the \*(L"user time\*(R", that is time spent
3784 executing the program itself.  The second number is \*(L"system time\*(R",
3785 time spent executing operating system routines on behalf of the program.
3786 Both numbers are in seconds.
3787 .IP "\fB\-fvar\-tracking\fR" 4
3788 .IX Item "-fvar-tracking"
3789 Run variable tracking pass.  It computes where variables are stored at each
3790 position in code.  Better debugging information is then generated
3791 (if the debugging information format supports this information).
3792 .Sp
3793 It is enabled by default when compiling with optimization (\fB\-Os\fR,
3794 \&\fB\-O\fR, \fB\-O2\fR, ...), debugging information (\fB\-g\fR) and
3795 the debug info format supports it.
3796 .IP "\fB\-print\-file\-name=\fR\fIlibrary\fR" 4
3797 .IX Item "-print-file-name=library"
3798 Print the full absolute name of the library file \fIlibrary\fR that
3799 would be used when linking\-\-\-and don't do anything else.  With this
3800 option, \s-1GCC\s0 does not compile or link anything; it just prints the
3801 file name.
3802 .IP "\fB\-print\-multi\-directory\fR" 4
3803 .IX Item "-print-multi-directory"
3804 Print the directory name corresponding to the multilib selected by any
3805 other switches present in the command line.  This directory is supposed
3806 to exist in \fB\s-1GCC_EXEC_PREFIX\s0\fR.
3807 .IP "\fB\-print\-multi\-lib\fR" 4
3808 .IX Item "-print-multi-lib"
3809 Print the mapping from multilib directory names to compiler switches
3810 that enable them.  The directory name is separated from the switches by
3811 \&\fB;\fR, and each switch starts with an \fB@} instead of the
3812 \&\f(CB@samp\fB{\-\fR, without spaces between multiple switches.  This is supposed to
3813 ease shell\-processing.
3814 .IP "\fB\-print\-prog\-name=\fR\fIprogram\fR" 4
3815 .IX Item "-print-prog-name=program"
3816 Like \fB\-print\-file\-name\fR, but searches for a program such as \fBcpp\fR.
3817 .IP "\fB\-print\-libgcc\-file\-name\fR" 4
3818 .IX Item "-print-libgcc-file-name"
3819 Same as \fB\-print\-file\-name=libgcc.a\fR.
3820 .Sp
3821 This is useful when you use \fB\-nostdlib\fR or \fB\-nodefaultlibs\fR
3822 but you do want to link with \fIlibgcc.a\fR.  You can do
3823 .Sp
3824 .Vb 1
3825 \&        gcc -nostdlib <files>... `gcc -print-libgcc-file-name`
3826 .Ve
3827 .IP "\fB\-print\-search\-dirs\fR" 4
3828 .IX Item "-print-search-dirs"
3829 Print the name of the configured installation directory and a list of
3830 program and library directories \fBgcc\fR will search\-\-\-and don't do anything else.
3831 .Sp
3832 This is useful when \fBgcc\fR prints the error message
3833 \&\fBinstallation problem, cannot exec cpp0: No such file or directory\fR.
3834 To resolve this you either need to put \fIcpp0\fR and the other compiler
3835 components where \fBgcc\fR expects to find them, or you can set the environment
3836 variable \fB\s-1GCC_EXEC_PREFIX\s0\fR to the directory where you installed them.
3837 Don't forget the trailing \fB/\fR.
3838 .IP "\fB\-dumpmachine\fR" 4
3839 .IX Item "-dumpmachine"
3840 Print the compiler's target machine (for example,
3841 \&\fBi686\-pc\-linux\-gnu\fR)\-\-\-and don't do anything else.
3842 .IP "\fB\-dumpversion\fR" 4
3843 .IX Item "-dumpversion"
3844 Print the compiler version (for example, \fB3.0\fR)\-\-\-and don't do
3845 anything else.
3846 .IP "\fB\-dumpspecs\fR" 4
3847 .IX Item "-dumpspecs"
3848 Print the compiler's built-in specs\-\-\-and don't do anything else.  (This
3849 is used when \s-1GCC\s0 itself is being built.)  
3850 .IP "\fB\-feliminate\-unused\-debug\-types\fR" 4
3851 .IX Item "-feliminate-unused-debug-types"
3852 Normally, when producing \s-1DWARF2\s0 output, \s-1GCC\s0 will emit debugging
3853 information for all types declared in a compilation
3854 unit, regardless of whether or not they are actually used
3855 in that compilation unit.  Sometimes this is useful, such as
3856 if, in the debugger, you want to cast a value to a type that is
3857 not actually used in your program (but is declared).  More often,
3858 however, this results in a significant amount of wasted space.
3859 With this option, \s-1GCC\s0 will avoid producing debug symbol output
3860 for types that are nowhere used in the source file being compiled.
3861 .Sh "Options That Control Optimization"
3862 .IX Subsection "Options That Control Optimization"
3863 These options control various sorts of optimizations.
3864 .PP
3865 Without any optimization option, the compiler's goal is to reduce the
3866 cost of compilation and to make debugging produce the expected
3867 results.  Statements are independent: if you stop the program with a
3868 breakpoint between statements, you can then assign a new value to any
3869 variable or change the program counter to any other statement in the
3870 function and get exactly the results you would expect from the source
3871 code.
3872 .PP
3873 Turning on optimization flags makes the compiler attempt to improve
3874 the performance and/or code size at the expense of compilation time
3875 and possibly the ability to debug the program.
3876 .PP
3877 The compiler performs optimization based on the knowledge it has of
3878 the program.  Optimization levels \fB\-O\fR and above, in
3879 particular, enable \fIunit-at-a-time\fR mode, which allows the
3880 compiler to consider information gained from later functions in
3881 the file when compiling a function.  Compiling multiple files at
3882 once to a single output file in \fIunit-at-a-time\fR mode allows
3883 the compiler to use information gained from all of the files when
3884 compiling each of them.
3885 .PP
3886 Not all optimizations are controlled directly by a flag.  Only
3887 optimizations that have a flag are listed.
3888 .IP "\fB\-O\fR" 4
3889 .IX Item "-O"
3890 .PD 0
3891 .IP "\fB\-O1\fR" 4
3892 .IX Item "-O1"
3893 .PD
3894 Optimize.  Optimizing compilation takes somewhat more time, and a lot
3895 more memory for a large function.
3896 .Sp
3897 With \fB\-O\fR, the compiler tries to reduce code size and execution
3898 time, without performing any optimizations that take a great deal of
3899 compilation time.
3900 .Sp
3901 \&\fB\-O\fR turns on the following optimization flags:
3902 \&\fB\-fdefer\-pop 
3903 \&\-fdelayed\-branch 
3904 \&\-fguess\-branch\-probability 
3905 \&\-fcprop\-registers 
3906 \&\-fif\-conversion 
3907 \&\-fif\-conversion2 
3908 \&\-ftree\-ccp 
3909 \&\-ftree\-dce 
3910 \&\-ftree\-dominator\-opts 
3911 \&\-ftree\-dse 
3912 \&\-ftree\-ter 
3913 \&\-ftree\-lrs 
3914 \&\-ftree\-sra 
3915 \&\-ftree\-copyrename 
3916 \&\-ftree\-fre 
3917 \&\-ftree\-ch 
3918 \&\-funit\-at\-a\-time 
3919 \&\-fmerge\-constants\fR
3920 .Sp
3921 \&\fB\-O\fR also turns on \fB\-fomit\-frame\-pointer\fR on machines
3922 where doing so does not interfere with debugging.
3923 .IP "\fB\-O2\fR" 4
3924 .IX Item "-O2"
3925 Optimize even more.  \s-1GCC\s0 performs nearly all supported optimizations
3926 that do not involve a space-speed tradeoff.  The compiler does not
3927 perform loop unrolling or function inlining when you specify \fB\-O2\fR.
3928 As compared to \fB\-O\fR, this option increases both compilation time
3929 and the performance of the generated code.
3930 .Sp
3931 \&\fB\-O2\fR turns on all optimization flags specified by \fB\-O\fR.  It
3932 also turns on the following optimization flags:
3933 \&\fB\-fthread\-jumps 
3934 \&\-fcrossjumping 
3935 \&\-foptimize\-sibling\-calls 
3936 \&\-fcse\-follow\-jumps  \-fcse\-skip\-blocks 
3937 \&\-fgcse  \-fgcse\-lm  
3938 \&\-fexpensive\-optimizations 
3939 \&\-frerun\-cse\-after\-loop  
3940 \&\-fcaller\-saves 
3941 \&\-fpeephole2 
3942 \&\-fschedule\-insns  \-fschedule\-insns2 
3943 \&\-fsched\-interblock  \-fsched\-spec 
3944 \&\-fregmove 
3945 \&\-fstrict\-aliasing \-fstrict\-overflow 
3946 \&\-fdelete\-null\-pointer\-checks 
3947 \&\-freorder\-blocks  \-freorder\-functions 
3948 \&\-falign\-functions  \-falign\-jumps 
3949 \&\-falign\-loops  \-falign\-labels 
3950 \&\-ftree\-vrp 
3951 \&\-ftree\-pre\fR
3952 .Sp
3953 Please note the warning under \fB\-fgcse\fR about
3954 invoking \fB\-O2\fR on programs that use computed gotos.
3955 .Sp
3956 \&\fB\-O2\fR doesn't turn on \fB\-ftree\-vrp\fR for the Ada compiler.
3957 This option must be explicitly specified on the command line to be
3958 enabled for the Ada compiler.
3959 .IP "\fB\-O3\fR" 4
3960 .IX Item "-O3"
3961 Optimize yet more.  \fB\-O3\fR turns on all optimizations specified by
3962 \&\fB\-O2\fR and also turns on the \fB\-finline\-functions\fR,
3963 \&\fB\-funswitch\-loops\fR and \fB\-fgcse\-after\-reload\fR options.
3964 .IP "\fB\-O0\fR" 4
3965 .IX Item "-O0"
3966 Do not optimize.  This is the default.
3967 .IP "\fB\-Os\fR" 4
3968 .IX Item "-Os"
3969 Optimize for size.  \fB\-Os\fR enables all \fB\-O2\fR optimizations that
3970 do not typically increase code size.  It also performs further
3971 optimizations designed to reduce code size.
3972 .Sp
3973 \&\fB\-Os\fR disables the following optimization flags:
3974 \&\fB\-falign\-functions  \-falign\-jumps  \-falign\-loops 
3975 \&\-falign\-labels  \-freorder\-blocks  \-freorder\-blocks\-and\-partition 
3976 \&\-fprefetch\-loop\-arrays  \-ftree\-vect\-loop\-version\fR
3977 .Sp
3978 If you use multiple \fB\-O\fR options, with or without level numbers,
3979 the last such option is the one that is effective.
3980 .PP
3981 Options of the form \fB\-f\fR\fIflag\fR specify machine-independent
3982 flags.  Most flags have both positive and negative forms; the negative
3983 form of \fB\-ffoo\fR would be \fB\-fno\-foo\fR.  In the table
3984 below, only one of the forms is listed\-\-\-the one you typically will
3985 use.  You can figure out the other form by either removing \fBno\-\fR
3986 or adding it.
3987 .PP
3988 The following options control specific optimizations.  They are either
3989 activated by \fB\-O\fR options or are related to ones that are.  You
3990 can use the following flags in the rare cases when \*(L"fine\-tuning\*(R" of
3991 optimizations to be performed is desired.
3992 .IP "\fB\-fno\-default\-inline\fR" 4
3993 .IX Item "-fno-default-inline"
3994 Do not make member functions inline by default merely because they are
3995 defined inside the class scope (\*(C+ only).  Otherwise, when you specify
3996 \&\fB\-O\fR, member functions defined inside class scope are compiled
3997 inline by default; i.e., you don't need to add \fBinline\fR in front of
3998 the member function name.
3999 .IP "\fB\-fno\-defer\-pop\fR" 4
4000 .IX Item "-fno-defer-pop"
4001 Always pop the arguments to each function call as soon as that function
4002 returns.  For machines which must pop arguments after a function call,
4003 the compiler normally lets arguments accumulate on the stack for several
4004 function calls and pops them all at once.
4005 .Sp
4006 Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4007 .IP "\fB\-fforce\-mem\fR" 4
4008 .IX Item "-fforce-mem"
4009 Force memory operands to be copied into registers before doing
4010 arithmetic on them.  This produces better code by making all memory
4011 references potential common subexpressions.  When they are not common
4012 subexpressions, instruction combination should eliminate the separate
4013 register\-load. This option is now a nop and will be removed in 4.3.
4014 .IP "\fB\-fforce\-addr\fR" 4
4015 .IX Item "-fforce-addr"
4016 Force memory address constants to be copied into registers before
4017 doing arithmetic on them.
4018 .IP "\fB\-fomit\-frame\-pointer\fR" 4
4019 .IX Item "-fomit-frame-pointer"
4020 Don't keep the frame pointer in a register for functions that
4021 don't need one.  This avoids the instructions to save, set up and
4022 restore frame pointers; it also makes an extra register available
4023 in many functions.  \fBIt also makes debugging impossible on
4024 some machines.\fR
4025 .Sp
4026 On some machines, such as the \s-1VAX\s0, this flag has no effect, because
4027 the standard calling sequence automatically handles the frame pointer
4028 and nothing is saved by pretending it doesn't exist.  The
4029 machine-description macro \f(CW\*(C`FRAME_POINTER_REQUIRED\*(C'\fR controls
4030 whether a target machine supports this flag.  
4031 .Sp
4032 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4033 .IP "\fB\-foptimize\-sibling\-calls\fR" 4
4034 .IX Item "-foptimize-sibling-calls"
4035 Optimize sibling and tail recursive calls.
4036 .Sp
4037 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4038 .IP "\fB\-fno\-inline\fR" 4
4039 .IX Item "-fno-inline"
4040 Don't pay attention to the \f(CW\*(C`inline\*(C'\fR keyword.  Normally this option
4041 is used to keep the compiler from expanding any functions inline.
4042 Note that if you are not optimizing, no functions can be expanded inline.
4043 .IP "\fB\-finline\-functions\fR" 4
4044 .IX Item "-finline-functions"
4045 Integrate all simple functions into their callers.  The compiler
4046 heuristically decides which functions are simple enough to be worth
4047 integrating in this way.
4048 .Sp
4049 If all calls to a given function are integrated, and the function is
4050 declared \f(CW\*(C`static\*(C'\fR, then the function is normally not output as
4051 assembler code in its own right.
4052 .Sp
4053 Enabled at level \fB\-O3\fR.
4054 .IP "\fB\-finline\-functions\-called\-once\fR" 4
4055 .IX Item "-finline-functions-called-once"
4056 Consider all \f(CW\*(C`static\*(C'\fR functions called once for inlining into their
4057 caller even if they are not marked \f(CW\*(C`inline\*(C'\fR.  If a call to a given
4058 function is integrated, then the function is not output as assembler code
4059 in its own right.
4060 .Sp
4061 Enabled if \fB\-funit\-at\-a\-time\fR is enabled.
4062 .IP "\fB\-fearly\-inlining\fR" 4
4063 .IX Item "-fearly-inlining"
4064 Inline functions marked by \f(CW\*(C`always_inline\*(C'\fR and functions whose body seems
4065 smaller than the function call overhead early before doing
4066 \&\fB\-fprofile\-generate\fR instrumentation and real inlining pass.  Doing so
4067 makes profiling significantly cheaper and usually inlining faster on programs
4068 having large chains of nested wrapper functions.
4069 .Sp
4070 Enabled by default.
4071 .IP "\fB\-finline\-limit=\fR\fIn\fR" 4
4072 .IX Item "-finline-limit=n"
4073 By default, \s-1GCC\s0 limits the size of functions that can be inlined.  This flag
4074 allows the control of this limit for functions that are explicitly marked as
4075 inline (i.e., marked with the inline keyword or defined within the class
4076 definition in c++).  \fIn\fR is the size of functions that can be inlined in
4077 number of pseudo instructions (not counting parameter handling).  The default
4078 value of \fIn\fR is 600.
4079 Increasing this value can result in more inlined code at
4080 the cost of compilation time and memory consumption.  Decreasing usually makes
4081 the compilation faster and less code will be inlined (which presumably
4082 means slower programs).  This option is particularly useful for programs that
4083 use inlining heavily such as those based on recursive templates with \*(C+.
4084 .Sp
4085 Inlining is actually controlled by a number of parameters, which may be
4086 specified individually by using \fB\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR.
4087 The \fB\-finline\-limit=\fR\fIn\fR option sets some of these parameters
4088 as follows:
4089 .RS 4
4090 .IP "\fBmax-inline-insns-single\fR" 4
4091 .IX Item "max-inline-insns-single"
4092 .Vb 1
4093 \& is set to I<n>/2.
4094 .Ve
4095 .IP "\fBmax-inline-insns-auto\fR" 4
4096 .IX Item "max-inline-insns-auto"
4097 .Vb 1
4098 \& is set to I<n>/2.
4099 .Ve
4100 .IP "\fBmin-inline-insns\fR" 4
4101 .IX Item "min-inline-insns"
4102 .Vb 1
4103 \& is set to 130 or I<n>/4, whichever is smaller.
4104 .Ve
4105 .IP "\fBmax-inline-insns-rtl\fR" 4
4106 .IX Item "max-inline-insns-rtl"
4107 .Vb 1
4108 \& is set to I<n>.
4109 .Ve
4110 .RE
4111 .RS 4
4112 .Sp
4113 See below for a documentation of the individual
4114 parameters controlling inlining.
4115 .Sp
4116 \&\fINote:\fR pseudo instruction represents, in this particular context, an
4117 abstract measurement of function's size.  In no way does it represent a count
4118 of assembly instructions and as such its exact meaning might change from one
4119 release to an another.
4120 .RE
4121 .IP "\fB\-fkeep\-inline\-functions\fR" 4
4122 .IX Item "-fkeep-inline-functions"
4123 In C, emit \f(CW\*(C`static\*(C'\fR functions that are declared \f(CW\*(C`inline\*(C'\fR
4124 into the object file, even if the function has been inlined into all
4125 of its callers.  This switch does not affect functions using the
4126 \&\f(CW\*(C`extern inline\*(C'\fR extension in \s-1GNU\s0 C.  In \*(C+, emit any and all
4127 inline functions into the object file.
4128 .IP "\fB\-fkeep\-static\-consts\fR" 4
4129 .IX Item "-fkeep-static-consts"
4130 Emit variables declared \f(CW\*(C`static const\*(C'\fR when optimization isn't turned
4131 on, even if the variables aren't referenced.
4132 .Sp
4133 \&\s-1GCC\s0 enables this option by default.  If you want to force the compiler to
4134 check if the variable was referenced, regardless of whether or not
4135 optimization is turned on, use the \fB\-fno\-keep\-static\-consts\fR option.
4136 .IP "\fB\-fmerge\-constants\fR" 4
4137 .IX Item "-fmerge-constants"
4138 Attempt to merge identical constants (string constants and floating point
4139 constants) across compilation units.
4140 .Sp
4141 This option is the default for optimized compilation if the assembler and
4142 linker support it.  Use \fB\-fno\-merge\-constants\fR to inhibit this
4143 behavior.
4144 .Sp
4145 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4146 .IP "\fB\-fmerge\-all\-constants\fR" 4
4147 .IX Item "-fmerge-all-constants"
4148 Attempt to merge identical constants and identical variables.
4149 .Sp
4150 This option implies \fB\-fmerge\-constants\fR.  In addition to
4151 \&\fB\-fmerge\-constants\fR this considers e.g. even constant initialized
4152 arrays or initialized constant variables with integral or floating point
4153 types.  Languages like C or \*(C+ require each non-automatic variable to
4154 have distinct location, so using this option will result in non-conforming
4155 behavior.
4156 .IP "\fB\-fmodulo\-sched\fR" 4
4157 .IX Item "-fmodulo-sched"
4158 Perform swing modulo scheduling immediately before the first scheduling
4159 pass.  This pass looks at innermost loops and reorders their
4160 instructions by overlapping different iterations.
4161 .IP "\fB\-fno\-branch\-count\-reg\fR" 4
4162 .IX Item "-fno-branch-count-reg"
4163 Do not use \*(L"decrement and branch\*(R" instructions on a count register,
4164 but instead generate a sequence of instructions that decrement a
4165 register, compare it against zero, then branch based upon the result.
4166 This option is only meaningful on architectures that support such
4167 instructions, which include x86, PowerPC, \s-1IA\-64\s0 and S/390.
4168 .Sp
4169 The default is \fB\-fbranch\-count\-reg\fR.
4170 .IP "\fB\-fno\-function\-cse\fR" 4
4171 .IX Item "-fno-function-cse"
4172 Do not put function addresses in registers; make each instruction that
4173 calls a constant function contain the function's address explicitly.
4174 .Sp
4175 This option results in less efficient code, but some strange hacks
4176 that alter the assembler output may be confused by the optimizations
4177 performed when this option is not used.
4178 .Sp
4179 The default is \fB\-ffunction\-cse\fR
4180 .IP "\fB\-fno\-zero\-initialized\-in\-bss\fR" 4
4181 .IX Item "-fno-zero-initialized-in-bss"
4182 If the target supports a \s-1BSS\s0 section, \s-1GCC\s0 by default puts variables that
4183 are initialized to zero into \s-1BSS\s0.  This can save space in the resulting
4184 code.
4185 .Sp
4186 This option turns off this behavior because some programs explicitly
4187 rely on variables going to the data section.  E.g., so that the
4188 resulting executable can find the beginning of that section and/or make
4189 assumptions based on that.
4190 .Sp
4191 The default is \fB\-fzero\-initialized\-in\-bss\fR.
4192 .IP "\fB\-fbounds\-check\fR" 4
4193 .IX Item "-fbounds-check"
4194 For front-ends that support it, generate additional code to check that
4195 indices used to access arrays are within the declared range.  This is
4196 currently only supported by the Java and Fortran front\-ends, where
4197 this option defaults to true and false respectively.
4198 .IP "\fB\-fmudflap \-fmudflapth \-fmudflapir\fR" 4
4199 .IX Item "-fmudflap -fmudflapth -fmudflapir"
4200 For front-ends that support it (C and \*(C+), instrument all risky
4201 pointer/array dereferencing operations, some standard library
4202 string/heap functions, and some other associated constructs with
4203 range/validity tests.  Modules so instrumented should be immune to
4204 buffer overflows, invalid heap use, and some other classes of C/\*(C+
4205 programming errors.  The instrumentation relies on a separate runtime
4206 library (\fIlibmudflap\fR), which will be linked into a program if
4207 \&\fB\-fmudflap\fR is given at link time.  Run-time behavior of the
4208 instrumented program is controlled by the \fB\s-1MUDFLAP_OPTIONS\s0\fR
4209 environment variable.  See \f(CW\*(C`env MUDFLAP_OPTIONS=\-help a.out\*(C'\fR
4210 for its options.
4211 .Sp
4212 Use \fB\-fmudflapth\fR instead of \fB\-fmudflap\fR to compile and to
4213 link if your program is multi\-threaded.  Use \fB\-fmudflapir\fR, in
4214 addition to \fB\-fmudflap\fR or \fB\-fmudflapth\fR, if
4215 instrumentation should ignore pointer reads.  This produces less
4216 instrumentation (and therefore faster execution) and still provides
4217 some protection against outright memory corrupting writes, but allows
4218 erroneously read data to propagate within a program.
4219 .IP "\fB\-fthread\-jumps\fR" 4
4220 .IX Item "-fthread-jumps"
4221 Perform optimizations where we check to see if a jump branches to a
4222 location where another comparison subsumed by the first is found.  If
4223 so, the first branch is redirected to either the destination of the
4224 second branch or a point immediately following it, depending on whether
4225 the condition is known to be true or false.
4226 .Sp
4227 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4228 .IP "\fB\-fcse\-follow\-jumps\fR" 4
4229 .IX Item "-fcse-follow-jumps"
4230 In common subexpression elimination, scan through jump instructions
4231 when the target of the jump is not reached by any other path.  For
4232 example, when \s-1CSE\s0 encounters an \f(CW\*(C`if\*(C'\fR statement with an
4233 \&\f(CW\*(C`else\*(C'\fR clause, \s-1CSE\s0 will follow the jump when the condition
4234 tested is false.
4235 .Sp
4236 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4237 .IP "\fB\-fcse\-skip\-blocks\fR" 4
4238 .IX Item "-fcse-skip-blocks"
4239 This is similar to \fB\-fcse\-follow\-jumps\fR, but causes \s-1CSE\s0 to
4240 follow jumps which conditionally skip over blocks.  When \s-1CSE\s0
4241 encounters a simple \f(CW\*(C`if\*(C'\fR statement with no else clause,
4242 \&\fB\-fcse\-skip\-blocks\fR causes \s-1CSE\s0 to follow the jump around the
4243 body of the \f(CW\*(C`if\*(C'\fR.
4244 .Sp
4245 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4246 .IP "\fB\-frerun\-cse\-after\-loop\fR" 4
4247 .IX Item "-frerun-cse-after-loop"
4248 Re-run common subexpression elimination after loop optimizations has been
4249 performed.
4250 .Sp
4251 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4252 .IP "\fB\-fgcse\fR" 4
4253 .IX Item "-fgcse"
4254 Perform a global common subexpression elimination pass.
4255 This pass also performs global constant and copy propagation.
4256 .Sp
4257 \&\fINote:\fR When compiling a program using computed gotos, a \s-1GCC\s0
4258 extension, you may get better runtime performance if you disable
4259 the global common subexpression elimination pass by adding
4260 \&\fB\-fno\-gcse\fR to the command line.
4261 .Sp
4262 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4263 .IP "\fB\-fgcse\-lm\fR" 4
4264 .IX Item "-fgcse-lm"
4265 When \fB\-fgcse\-lm\fR is enabled, global common subexpression elimination will
4266 attempt to move loads which are only killed by stores into themselves.  This
4267 allows a loop containing a load/store sequence to be changed to a load outside
4268 the loop, and a copy/store within the loop.
4269 .Sp
4270 Enabled by default when gcse is enabled.
4271 .IP "\fB\-fgcse\-sm\fR" 4
4272 .IX Item "-fgcse-sm"
4273 When \fB\-fgcse\-sm\fR is enabled, a store motion pass is run after
4274 global common subexpression elimination.  This pass will attempt to move
4275 stores out of loops.  When used in conjunction with \fB\-fgcse\-lm\fR,
4276 loops containing a load/store sequence can be changed to a load before
4277 the loop and a store after the loop.
4278 .Sp
4279 Not enabled at any optimization level.
4280 .IP "\fB\-fgcse\-las\fR" 4
4281 .IX Item "-fgcse-las"
4282 When \fB\-fgcse\-las\fR is enabled, the global common subexpression
4283 elimination pass eliminates redundant loads that come after stores to the
4284 same memory location (both partial and full redundancies).
4285 .Sp
4286 Not enabled at any optimization level.
4287 .IP "\fB\-fgcse\-after\-reload\fR" 4
4288 .IX Item "-fgcse-after-reload"
4289 When \fB\-fgcse\-after\-reload\fR is enabled, a redundant load elimination
4290 pass is performed after reload.  The purpose of this pass is to cleanup
4291 redundant spilling.
4292 .IP "\fB\-funsafe\-loop\-optimizations\fR" 4
4293 .IX Item "-funsafe-loop-optimizations"
4294 If given, the loop optimizer will assume that loop indices do not
4295 overflow, and that the loops with nontrivial exit condition are not
4296 infinite.  This enables a wider range of loop optimizations even if
4297 the loop optimizer itself cannot prove that these assumptions are valid.
4298 Using \fB\-Wunsafe\-loop\-optimizations\fR, the compiler will warn you
4299 if it finds this kind of loop.
4300 .IP "\fB\-fcrossjumping\fR" 4
4301 .IX Item "-fcrossjumping"
4302 Perform cross-jumping transformation.  This transformation unifies equivalent code and save code size.  The
4303 resulting code may or may not perform better than without cross\-jumping.
4304 .Sp
4305 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4306 .IP "\fB\-fif\-conversion\fR" 4
4307 .IX Item "-fif-conversion"
4308 Attempt to transform conditional jumps into branch-less equivalents.  This
4309 include use of conditional moves, min, max, set flags and abs instructions, and
4310 some tricks doable by standard arithmetics.  The use of conditional execution
4311 on chips where it is available is controlled by \f(CW\*(C`if\-conversion2\*(C'\fR.
4312 .Sp
4313 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4314 .IP "\fB\-fif\-conversion2\fR" 4
4315 .IX Item "-fif-conversion2"
4316 Use conditional execution (where available) to transform conditional jumps into
4317 branch-less equivalents.
4318 .Sp
4319 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4320 .IP "\fB\-fdelete\-null\-pointer\-checks\fR" 4
4321 .IX Item "-fdelete-null-pointer-checks"
4322 Use global dataflow analysis to identify and eliminate useless checks
4323 for null pointers.  The compiler assumes that dereferencing a null
4324 pointer would have halted the program.  If a pointer is checked after
4325 it has already been dereferenced, it cannot be null.
4326 .Sp
4327 In some environments, this assumption is not true, and programs can
4328 safely dereference null pointers.  Use
4329 \&\fB\-fno\-delete\-null\-pointer\-checks\fR to disable this optimization
4330 for programs which depend on that behavior.
4331 .Sp
4332 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4333 .IP "\fB\-fexpensive\-optimizations\fR" 4
4334 .IX Item "-fexpensive-optimizations"
4335 Perform a number of minor optimizations that are relatively expensive.
4336 .Sp
4337 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4338 .IP "\fB\-foptimize\-register\-move\fR" 4
4339 .IX Item "-foptimize-register-move"
4340 .PD 0
4341 .IP "\fB\-fregmove\fR" 4
4342 .IX Item "-fregmove"
4343 .PD
4344 Attempt to reassign register numbers in move instructions and as
4345 operands of other simple instructions in order to maximize the amount of
4346 register tying.  This is especially helpful on machines with two-operand
4347 instructions.
4348 .Sp
4349 Note \fB\-fregmove\fR and \fB\-foptimize\-register\-move\fR are the same
4350 optimization.
4351 .Sp
4352 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4353 .IP "\fB\-fdelayed\-branch\fR" 4
4354 .IX Item "-fdelayed-branch"
4355 If supported for the target machine, attempt to reorder instructions
4356 to exploit instruction slots available after delayed branch
4357 instructions.
4358 .Sp
4359 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4360 .IP "\fB\-fschedule\-insns\fR" 4
4361 .IX Item "-fschedule-insns"
4362 If supported for the target machine, attempt to reorder instructions to
4363 eliminate execution stalls due to required data being unavailable.  This
4364 helps machines that have slow floating point or memory load instructions
4365 by allowing other instructions to be issued until the result of the load
4366 or floating point instruction is required.
4367 .Sp
4368 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4369 .IP "\fB\-fschedule\-insns2\fR" 4
4370 .IX Item "-fschedule-insns2"
4371 Similar to \fB\-fschedule\-insns\fR, but requests an additional pass of
4372 instruction scheduling after register allocation has been done.  This is
4373 especially useful on machines with a relatively small number of
4374 registers and where memory load instructions take more than one cycle.
4375 .Sp
4376 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4377 .IP "\fB\-fno\-sched\-interblock\fR" 4
4378 .IX Item "-fno-sched-interblock"
4379 Don't schedule instructions across basic blocks.  This is normally
4380 enabled by default when scheduling before register allocation, i.e.
4381 with \fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4382 .IP "\fB\-fno\-sched\-spec\fR" 4
4383 .IX Item "-fno-sched-spec"
4384 Don't allow speculative motion of non-load instructions.  This is normally
4385 enabled by default when scheduling before register allocation, i.e.
4386 with \fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4387 .IP "\fB\-fsched\-spec\-load\fR" 4
4388 .IX Item "-fsched-spec-load"
4389 Allow speculative motion of some load instructions.  This only makes
4390 sense when scheduling before register allocation, i.e. with
4391 \&\fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4392 .IP "\fB\-fsched\-spec\-load\-dangerous\fR" 4
4393 .IX Item "-fsched-spec-load-dangerous"
4394 Allow speculative motion of more load instructions.  This only makes
4395 sense when scheduling before register allocation, i.e. with
4396 \&\fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4397 .IP "\fB\-fsched\-stalled\-insns=\fR\fIn\fR" 4
4398 .IX Item "-fsched-stalled-insns=n"
4399 Define how many insns (if any) can be moved prematurely from the queue
4400 of stalled insns into the ready list, during the second scheduling pass.
4401 .IP "\fB\-fsched\-stalled\-insns\-dep=\fR\fIn\fR" 4
4402 .IX Item "-fsched-stalled-insns-dep=n"
4403 Define how many insn groups (cycles) will be examined for a dependency
4404 on a stalled insn that is candidate for premature removal from the queue
4405 of stalled insns.  Has an effect only during the second scheduling pass,
4406 and only if \fB\-fsched\-stalled\-insns\fR is used and its value is not zero.
4407 .IP "\fB\-fsched2\-use\-superblocks\fR" 4
4408 .IX Item "-fsched2-use-superblocks"
4409 When scheduling after register allocation, do use superblock scheduling
4410 algorithm.  Superblock scheduling allows motion across basic block boundaries
4411 resulting on faster schedules.  This option is experimental, as not all machine
4412 descriptions used by \s-1GCC\s0 model the \s-1CPU\s0 closely enough to avoid unreliable
4413 results from the algorithm.
4414 .Sp
4415 This only makes sense when scheduling after register allocation, i.e. with
4416 \&\fB\-fschedule\-insns2\fR or at \fB\-O2\fR or higher.
4417 .IP "\fB\-fsched2\-use\-traces\fR" 4
4418 .IX Item "-fsched2-use-traces"
4419 Use \fB\-fsched2\-use\-superblocks\fR algorithm when scheduling after register
4420 allocation and additionally perform code duplication in order to increase the
4421 size of superblocks using tracer pass.  See \fB\-ftracer\fR for details on
4422 trace formation.
4423 .Sp
4424 This mode should produce faster but significantly longer programs.  Also
4425 without \fB\-fbranch\-probabilities\fR the traces constructed may not
4426 match the reality and hurt the performance.  This only makes
4427 sense when scheduling after register allocation, i.e. with
4428 \&\fB\-fschedule\-insns2\fR or at \fB\-O2\fR or higher.
4429 .IP "\fB\-fsee\fR" 4
4430 .IX Item "-fsee"
4431 Eliminates redundant extension instructions and move the non redundant
4432 ones to optimal placement using \s-1LCM\s0.
4433 .IP "\fB\-freschedule\-modulo\-scheduled\-loops\fR" 4
4434 .IX Item "-freschedule-modulo-scheduled-loops"
4435 The modulo scheduling comes before the traditional scheduling, if a loop was modulo scheduled
4436 we may want to prevent the later scheduling passes from changing its schedule, we use this
4437 option to control that.
4438 .IP "\fB\-fcaller\-saves\fR" 4
4439 .IX Item "-fcaller-saves"
4440 Enable values to be allocated in registers that will be clobbered by
4441 function calls, by emitting extra instructions to save and restore the
4442 registers around such calls.  Such allocation is done only when it
4443 seems to result in better code than would otherwise be produced.
4444 .Sp
4445 This option is always enabled by default on certain machines, usually
4446 those which have no call-preserved registers to use instead.
4447 .Sp
4448 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4449 .IP "\fB\-ftree\-pre\fR" 4
4450 .IX Item "-ftree-pre"
4451 Perform Partial Redundancy Elimination (\s-1PRE\s0) on trees.  This flag is
4452 enabled by default at \fB\-O2\fR and \fB\-O3\fR.
4453 .IP "\fB\-ftree\-fre\fR" 4
4454 .IX Item "-ftree-fre"
4455 Perform Full Redundancy Elimination (\s-1FRE\s0) on trees.  The difference
4456 between \s-1FRE\s0 and \s-1PRE\s0 is that \s-1FRE\s0 only considers expressions
4457 that are computed on all paths leading to the redundant computation.
4458 This analysis faster than \s-1PRE\s0, though it exposes fewer redundancies.
4459 This flag is enabled by default at \fB\-O\fR and higher.
4460 .IP "\fB\-ftree\-copy\-prop\fR" 4
4461 .IX Item "-ftree-copy-prop"
4462 Perform copy propagation on trees.  This pass eliminates unnecessary
4463 copy operations.  This flag is enabled by default at \fB\-O\fR and
4464 higher.
4465 .IP "\fB\-ftree\-store\-copy\-prop\fR" 4
4466 .IX Item "-ftree-store-copy-prop"
4467 Perform copy propagation of memory loads and stores.  This pass
4468 eliminates unnecessary copy operations in memory references
4469 (structures, global variables, arrays, etc).  This flag is enabled by
4470 default at \fB\-O2\fR and higher.
4471 .IP "\fB\-ftree\-salias\fR" 4
4472 .IX Item "-ftree-salias"
4473 Perform structural alias analysis on trees.  This flag
4474 is enabled by default at \fB\-O\fR and higher.
4475 .IP "\fB\-fipa\-pta\fR" 4
4476 .IX Item "-fipa-pta"
4477 Perform interprocedural pointer analysis.
4478 .IP "\fB\-ftree\-sink\fR" 4
4479 .IX Item "-ftree-sink"
4480 Perform forward store motion  on trees.  This flag is
4481 enabled by default at \fB\-O\fR and higher.
4482 .IP "\fB\-ftree\-ccp\fR" 4
4483 .IX Item "-ftree-ccp"
4484 Perform sparse conditional constant propagation (\s-1CCP\s0) on trees.  This
4485 pass only operates on local scalar variables and is enabled by default
4486 at \fB\-O\fR and higher.
4487 .IP "\fB\-ftree\-store\-ccp\fR" 4
4488 .IX Item "-ftree-store-ccp"
4489 Perform sparse conditional constant propagation (\s-1CCP\s0) on trees.  This
4490 pass operates on both local scalar variables and memory stores and
4491 loads (global variables, structures, arrays, etc).  This flag is
4492 enabled by default at \fB\-O2\fR and higher.
4493 .IP "\fB\-ftree\-dce\fR" 4
4494 .IX Item "-ftree-dce"
4495 Perform dead code elimination (\s-1DCE\s0) on trees.  This flag is enabled by
4496 default at \fB\-O\fR and higher.
4497 .IP "\fB\-ftree\-dominator\-opts\fR" 4
4498 .IX Item "-ftree-dominator-opts"
4499 Perform a variety of simple scalar cleanups (constant/copy
4500 propagation, redundancy elimination, range propagation and expression
4501 simplification) based on a dominator tree traversal.  This also
4502 performs jump threading (to reduce jumps to jumps). This flag is
4503 enabled by default at \fB\-O\fR and higher.
4504 .IP "\fB\-ftree\-ch\fR" 4
4505 .IX Item "-ftree-ch"
4506 Perform loop header copying on trees.  This is beneficial since it increases
4507 effectiveness of code motion optimizations.  It also saves one jump.  This flag
4508 is enabled by default at \fB\-O\fR and higher.  It is not enabled
4509 for \fB\-Os\fR, since it usually increases code size.
4510 .IP "\fB\-ftree\-loop\-optimize\fR" 4
4511 .IX Item "-ftree-loop-optimize"
4512 Perform loop optimizations on trees.  This flag is enabled by default
4513 at \fB\-O\fR and higher.
4514 .IP "\fB\-ftree\-loop\-linear\fR" 4
4515 .IX Item "-ftree-loop-linear"
4516 Perform linear loop transformations on tree.  This flag can improve cache
4517 performance and allow further loop optimizations to take place.
4518 .IP "\fB\-ftree\-loop\-im\fR" 4
4519 .IX Item "-ftree-loop-im"
4520 Perform loop invariant motion on trees.  This pass moves only invariants that
4521 would be hard to handle at \s-1RTL\s0 level (function calls, operations that expand to
4522 nontrivial sequences of insns).  With \fB\-funswitch\-loops\fR it also moves
4523 operands of conditions that are invariant out of the loop, so that we can use
4524 just trivial invariantness analysis in loop unswitching.  The pass also includes
4525 store motion.
4526 .IP "\fB\-ftree\-loop\-ivcanon\fR" 4
4527 .IX Item "-ftree-loop-ivcanon"
4528 Create a canonical counter for number of iterations in the loop for that
4529 determining number of iterations requires complicated analysis.  Later
4530 optimizations then may determine the number easily.  Useful especially
4531 in connection with unrolling.
4532 .IP "\fB\-fivopts\fR" 4
4533 .IX Item "-fivopts"
4534 Perform induction variable optimizations (strength reduction, induction
4535 variable merging and induction variable elimination) on trees.
4536 .IP "\fB\-ftree\-sra\fR" 4
4537 .IX Item "-ftree-sra"
4538 Perform scalar replacement of aggregates.  This pass replaces structure
4539 references with scalars to prevent committing structures to memory too
4540 early.  This flag is enabled by default at \fB\-O\fR and higher.
4541 .IP "\fB\-ftree\-copyrename\fR" 4
4542 .IX Item "-ftree-copyrename"
4543 Perform copy renaming on trees.  This pass attempts to rename compiler
4544 temporaries to other variables at copy locations, usually resulting in
4545 variable names which more closely resemble the original variables.  This flag
4546 is enabled by default at \fB\-O\fR and higher.
4547 .IP "\fB\-ftree\-ter\fR" 4
4548 .IX Item "-ftree-ter"
4549 Perform temporary expression replacement during the \s-1SSA\-\s0>normal phase.  Single
4550 use/single def temporaries are replaced at their use location with their
4551 defining expression.  This results in non-GIMPLE code, but gives the expanders
4552 much more complex trees to work on resulting in better \s-1RTL\s0 generation.  This is
4553 enabled by default at \fB\-O\fR and higher.
4554 .IP "\fB\-ftree\-lrs\fR" 4
4555 .IX Item "-ftree-lrs"
4556 Perform live range splitting during the \s-1SSA\-\s0>normal phase.  Distinct live
4557 ranges of a variable are split into unique variables, allowing for better
4558 optimization later.  This is enabled by default at \fB\-O\fR and higher.
4559 .IP "\fB\-ftree\-vectorize\fR" 4
4560 .IX Item "-ftree-vectorize"
4561 Perform loop vectorization on trees.
4562 .IP "\fB\-ftree\-vect\-loop\-version\fR" 4
4563 .IX Item "-ftree-vect-loop-version"
4564 Perform loop versioning when doing loop vectorization on trees.  When a loop
4565 appears to be vectorizable except that data alignment or data dependence cannot
4566 be determined at compile time then vectorized and non-vectorized versions of
4567 the loop are generated along with runtime checks for alignment or dependence
4568 to control which version is executed.  This option is enabled by default
4569 except at level \fB\-Os\fR where it is disabled.
4570 .IP "\fB\-ftree\-vrp\fR" 4
4571 .IX Item "-ftree-vrp"
4572 Perform Value Range Propagation on trees.  This is similar to the
4573 constant propagation pass, but instead of values, ranges of values are
4574 propagated.  This allows the optimizers to remove unnecessary range
4575 checks like array bound checks and null pointer checks.  This is
4576 enabled by default at \fB\-O2\fR and higher.  Null pointer check
4577 elimination is only done if \fB\-fdelete\-null\-pointer\-checks\fR is
4578 enabled.
4579 .IP "\fB\-ftracer\fR" 4
4580 .IX Item "-ftracer"
4581 Perform tail duplication to enlarge superblock size.  This transformation
4582 simplifies the control flow of the function allowing other optimizations to do
4583 better job.
4584 .IP "\fB\-funroll\-loops\fR" 4
4585 .IX Item "-funroll-loops"
4586 Unroll loops whose number of iterations can be determined at compile
4587 time or upon entry to the loop.  \fB\-funroll\-loops\fR implies
4588 \&\fB\-frerun\-cse\-after\-loop\fR.  This option makes code larger,
4589 and may or may not make it run faster.
4590 .IP "\fB\-funroll\-all\-loops\fR" 4
4591 .IX Item "-funroll-all-loops"
4592 Unroll all loops, even if their number of iterations is uncertain when
4593 the loop is entered.  This usually makes programs run more slowly.
4594 \&\fB\-funroll\-all\-loops\fR implies the same options as
4595 \&\fB\-funroll\-loops\fR,
4596 .IP "\fB\-fsplit\-ivs\-in\-unroller\fR" 4
4597 .IX Item "-fsplit-ivs-in-unroller"
4598 Enables expressing of values of induction variables in later iterations
4599 of the unrolled loop using the value in the first iteration.  This breaks
4600 long dependency chains, thus improving efficiency of the scheduling passes.
4601 .Sp
4602 Combination of \fB\-fweb\fR and \s-1CSE\s0 is often sufficient to obtain the
4603 same effect.  However in cases the loop body is more complicated than
4604 a single basic block, this is not reliable.  It also does not work at all
4605 on some of the architectures due to restrictions in the \s-1CSE\s0 pass.
4606 .Sp
4607 This optimization is enabled by default.
4608 .IP "\fB\-fvariable\-expansion\-in\-unroller\fR" 4
4609 .IX Item "-fvariable-expansion-in-unroller"
4610 With this option, the compiler will create multiple copies of some
4611 local variables when unrolling a loop which can result in superior code.
4612 .IP "\fB\-fprefetch\-loop\-arrays\fR" 4
4613 .IX Item "-fprefetch-loop-arrays"
4614 If supported by the target machine, generate instructions to prefetch
4615 memory to improve the performance of loops that access large arrays.
4616 .Sp
4617 This option may generate better or worse code; results are highly
4618 dependent on the structure of loops within the source code.
4619 .Sp
4620 Disabled at level \fB\-Os\fR.
4621 .IP "\fB\-fno\-peephole\fR" 4
4622 .IX Item "-fno-peephole"
4623 .PD 0
4624 .IP "\fB\-fno\-peephole2\fR" 4
4625 .IX Item "-fno-peephole2"
4626 .PD
4627 Disable any machine-specific peephole optimizations.  The difference
4628 between \fB\-fno\-peephole\fR and \fB\-fno\-peephole2\fR is in how they
4629 are implemented in the compiler; some targets use one, some use the
4630 other, a few use both.
4631 .Sp
4632 \&\fB\-fpeephole\fR is enabled by default.
4633 \&\fB\-fpeephole2\fR enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4634 .IP "\fB\-fno\-guess\-branch\-probability\fR" 4
4635 .IX Item "-fno-guess-branch-probability"
4636 Do not guess branch probabilities using heuristics.
4637 .Sp
4638 \&\s-1GCC\s0 will use heuristics to guess branch probabilities if they are
4639 not provided by profiling feedback (\fB\-fprofile\-arcs\fR).  These
4640 heuristics are based on the control flow graph.  If some branch probabilities
4641 are specified by \fB_\|_builtin_expect\fR, then the heuristics will be
4642 used to guess branch probabilities for the rest of the control flow graph,
4643 taking the \fB_\|_builtin_expect\fR info into account.  The interactions
4644 between the heuristics and \fB_\|_builtin_expect\fR can be complex, and in
4645 some cases, it may be useful to disable the heuristics so that the effects
4646 of \fB_\|_builtin_expect\fR are easier to understand.
4647 .Sp
4648 The default is \fB\-fguess\-branch\-probability\fR at levels
4649 \&\fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4650 .IP "\fB\-freorder\-blocks\fR" 4
4651 .IX Item "-freorder-blocks"
4652 Reorder basic blocks in the compiled function in order to reduce number of
4653 taken branches and improve code locality.
4654 .Sp
4655 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4656 .IP "\fB\-freorder\-blocks\-and\-partition\fR" 4
4657 .IX Item "-freorder-blocks-and-partition"
4658 In addition to reordering basic blocks in the compiled function, in order
4659 to reduce number of taken branches, partitions hot and cold basic blocks
4660 into separate sections of the assembly and .o files, to improve
4661 paging and cache locality performance.
4662 .Sp
4663 This optimization is automatically turned off in the presence of
4664 exception handling, for linkonce sections, for functions with a user-defined
4665 section attribute and on any architecture that does not support named
4666 sections.
4667 .IP "\fB\-freorder\-functions\fR" 4
4668 .IX Item "-freorder-functions"
4669 Reorder functions in the object file in order to
4670 improve code locality.  This is implemented by using special
4671 subsections \f(CW\*(C`.text.hot\*(C'\fR for most frequently executed functions and
4672 \&\f(CW\*(C`.text.unlikely\*(C'\fR for unlikely executed functions.  Reordering is done by
4673 the linker so object file format must support named sections and linker must
4674 place them in a reasonable way.
4675 .Sp
4676 Also profile feedback must be available in to make this option effective.  See
4677 \&\fB\-fprofile\-arcs\fR for details.
4678 .Sp
4679 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4680 .IP "\fB\-fstrict\-aliasing\fR" 4
4681 .IX Item "-fstrict-aliasing"
4682 Allows the compiler to assume the strictest aliasing rules applicable to
4683 the language being compiled.  For C (and \*(C+), this activates
4684 optimizations based on the type of expressions.  In particular, an
4685 object of one type is assumed never to reside at the same address as an
4686 object of a different type, unless the types are almost the same.  For
4687 example, an \f(CW\*(C`unsigned int\*(C'\fR can alias an \f(CW\*(C`int\*(C'\fR, but not a
4688 \&\f(CW\*(C`void*\*(C'\fR or a \f(CW\*(C`double\*(C'\fR.  A character type may alias any other
4689 type.
4690 .Sp
4691 Pay special attention to code like this:
4692 .Sp
4693 .Vb 4
4694 \&        union a_union {
4695 \&          int i;
4696 \&          double d;
4697 \&        };
4698 .Ve
4699 .Sp
4700 .Vb 5
4701 \&        int f() {
4702 \&          a_union t;
4703 \&          t.d = 3.0;
4704 \&          return t.i;
4705 \&        }
4706 .Ve
4707 .Sp
4708 The practice of reading from a different union member than the one most
4709 recently written to (called \*(L"type\-punning\*(R") is common.  Even with
4710 \&\fB\-fstrict\-aliasing\fR, type-punning is allowed, provided the memory
4711 is accessed through the union type.  So, the code above will work as
4712 expected.  However, this code might not:
4713 .Sp
4714 .Vb 7
4715 \&        int f() {
4716 \&          a_union t;
4717 \&          int* ip;
4718 \&          t.d = 3.0;
4719 \&          ip = &t.i;
4720 \&          return *ip;
4721 \&        }
4722 .Ve
4723 .Sp
4724 Every language that wishes to perform language-specific alias analysis
4725 should define a function that computes, given an \f(CW\*(C`tree\*(C'\fR
4726 node, an alias set for the node.  Nodes in different alias sets are not
4727 allowed to alias.  For an example, see the C front-end function
4728 \&\f(CW\*(C`c_get_alias_set\*(C'\fR.
4729 .Sp
4730 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4731 .IP "\fB\-fstrict\-overflow\fR" 4
4732 .IX Item "-fstrict-overflow"
4733 Allow the compiler to assume strict signed overflow rules, depending
4734 on the language being compiled.  For C (and \*(C+) this means that
4735 overflow when doing arithmetic with signed numbers is undefined, which
4736 means that the compiler may assume that it will not happen.  This
4737 permits various optimizations.  For example, the compiler will assume
4738 that an expression like \f(CW\*(C`i + 10 > i\*(C'\fR will always be true for
4739 signed \f(CW\*(C`i\*(C'\fR.  This assumption is only valid if signed overflow is
4740 undefined, as the expression is false if \f(CW\*(C`i + 10\*(C'\fR overflows when
4741 using twos complement arithmetic.  When this option is in effect any
4742 attempt to determine whether an operation on signed numbers will
4743 overflow must be written carefully to not actually involve overflow.
4744 .Sp
4745 See also the \fB\-fwrapv\fR option.  Using \fB\-fwrapv\fR means
4746 that signed overflow is fully defined: it wraps.  When
4747 \&\fB\-fwrapv\fR is used, there is no difference between
4748 \&\fB\-fstrict\-overflow\fR and \fB\-fno\-strict\-overflow\fR.  With
4749 \&\fB\-fwrapv\fR certain types of overflow are permitted.  For
4750 example, if the compiler gets an overflow when doing arithmetic on
4751 constants, the overflowed value can still be used with
4752 \&\fB\-fwrapv\fR, but not otherwise.
4753 .Sp
4754 The \fB\-fstrict\-overflow\fR option is enabled at levels
4755 \&\fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4756 .IP "\fB\-falign\-functions\fR" 4
4757 .IX Item "-falign-functions"
4758 .PD 0
4759 .IP "\fB\-falign\-functions=\fR\fIn\fR" 4
4760 .IX Item "-falign-functions=n"
4761 .PD
4762 Align the start of functions to the next power-of-two greater than
4763 \&\fIn\fR, skipping up to \fIn\fR bytes.  For instance,
4764 \&\fB\-falign\-functions=32\fR aligns functions to the next 32\-byte
4765 boundary, but \fB\-falign\-functions=24\fR would align to the next
4766 32\-byte boundary only if this can be done by skipping 23 bytes or less.
4767 .Sp
4768 \&\fB\-fno\-align\-functions\fR and \fB\-falign\-functions=1\fR are
4769 equivalent and mean that functions will not be aligned.
4770 .Sp
4771 Some assemblers only support this flag when \fIn\fR is a power of two;
4772 in that case, it is rounded up.
4773 .Sp
4774 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4775 .Sp
4776 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4777 .IP "\fB\-falign\-labels\fR" 4
4778 .IX Item "-falign-labels"
4779 .PD 0
4780 .IP "\fB\-falign\-labels=\fR\fIn\fR" 4
4781 .IX Item "-falign-labels=n"
4782 .PD
4783 Align all branch targets to a power-of-two boundary, skipping up to
4784 \&\fIn\fR bytes like \fB\-falign\-functions\fR.  This option can easily
4785 make code slower, because it must insert dummy operations for when the
4786 branch target is reached in the usual flow of the code.
4787 .Sp
4788 \&\fB\-fno\-align\-labels\fR and \fB\-falign\-labels=1\fR are
4789 equivalent and mean that labels will not be aligned.
4790 .Sp
4791 If \fB\-falign\-loops\fR or \fB\-falign\-jumps\fR are applicable and
4792 are greater than this value, then their values are used instead.
4793 .Sp
4794 If \fIn\fR is not specified or is zero, use a machine-dependent default
4795 which is very likely to be \fB1\fR, meaning no alignment.
4796 .Sp
4797 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4798 .IP "\fB\-falign\-loops\fR" 4
4799 .IX Item "-falign-loops"
4800 .PD 0
4801 .IP "\fB\-falign\-loops=\fR\fIn\fR" 4
4802 .IX Item "-falign-loops=n"
4803 .PD
4804 Align loops to a power-of-two boundary, skipping up to \fIn\fR bytes
4805 like \fB\-falign\-functions\fR.  The hope is that the loop will be
4806 executed many times, which will make up for any execution of the dummy
4807 operations.
4808 .Sp
4809 \&\fB\-fno\-align\-loops\fR and \fB\-falign\-loops=1\fR are
4810 equivalent and mean that loops will not be aligned.
4811 .Sp
4812 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4813 .Sp
4814 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4815 .IP "\fB\-falign\-jumps\fR" 4
4816 .IX Item "-falign-jumps"
4817 .PD 0
4818 .IP "\fB\-falign\-jumps=\fR\fIn\fR" 4
4819 .IX Item "-falign-jumps=n"
4820 .PD
4821 Align branch targets to a power-of-two boundary, for branch targets
4822 where the targets can only be reached by jumping, skipping up to \fIn\fR
4823 bytes like \fB\-falign\-functions\fR.  In this case, no dummy operations
4824 need be executed.
4825 .Sp
4826 \&\fB\-fno\-align\-jumps\fR and \fB\-falign\-jumps=1\fR are
4827 equivalent and mean that loops will not be aligned.
4828 .Sp
4829 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4830 .Sp
4831 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4832 .IP "\fB\-funit\-at\-a\-time\fR" 4
4833 .IX Item "-funit-at-a-time"
4834 Parse the whole compilation unit before starting to produce code.
4835 This allows some extra optimizations to take place but consumes
4836 more memory (in general).  There are some compatibility issues
4837 with \fIunit-at-a-time\fR mode:
4838 .RS 4
4839 .IP "*" 4
4840 enabling \fIunit-at-a-time\fR mode may change the order
4841 in which functions, variables, and top-level \f(CW\*(C`asm\*(C'\fR statements
4842 are emitted, and will likely break code relying on some particular
4843 ordering.  The majority of such top-level \f(CW\*(C`asm\*(C'\fR statements,
4844 though, can be replaced by \f(CW\*(C`section\*(C'\fR attributes.  The
4845 \&\fBfno-toplevel-reorder\fR option may be used to keep the ordering
4846 used in the input file, at the cost of some optimizations.
4847 .IP "*" 4
4848 \&\fIunit-at-a-time\fR mode removes unreferenced static variables
4849 and functions.  This may result in undefined references
4850 when an \f(CW\*(C`asm\*(C'\fR statement refers directly to variables or functions
4851 that are otherwise unused.  In that case either the variable/function
4852 shall be listed as an operand of the \f(CW\*(C`asm\*(C'\fR statement operand or,
4853 in the case of top-level \f(CW\*(C`asm\*(C'\fR statements the attribute \f(CW\*(C`used\*(C'\fR
4854 shall be used on the declaration.
4855 .IP "*" 4
4856 Static functions now can use non-standard passing conventions that
4857 may break \f(CW\*(C`asm\*(C'\fR statements calling functions directly.  Again,
4858 attribute \f(CW\*(C`used\*(C'\fR will prevent this behavior.
4859 .RE
4860 .RS 4
4861 .Sp
4862 As a temporary workaround, \fB\-fno\-unit\-at\-a\-time\fR can be used,
4863 but this scheme may not be supported by future releases of \s-1GCC\s0.
4864 .Sp
4865 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4866 .RE
4867 .IP "\fB\-fno\-toplevel\-reorder\fR" 4
4868 .IX Item "-fno-toplevel-reorder"
4869 Do not reorder top-level functions, variables, and \f(CW\*(C`asm\*(C'\fR
4870 statements.  Output them in the same order that they appear in the
4871 input file.  When this option is used, unreferenced static variables
4872 will not be removed.  This option is intended to support existing code
4873 which relies on a particular ordering.  For new code, it is better to
4874 use attributes.
4875 .IP "\fB\-fweb\fR" 4
4876 .IX Item "-fweb"
4877 Constructs webs as commonly used for register allocation purposes and assign
4878 each web individual pseudo register.  This allows the register allocation pass
4879 to operate on pseudos directly, but also strengthens several other optimization
4880 passes, such as \s-1CSE\s0, loop optimizer and trivial dead code remover.  It can,
4881 however, make debugging impossible, since variables will no longer stay in a
4882 \&\*(L"home register\*(R".
4883 .Sp
4884 Enabled by default with \fB\-funroll\-loops\fR.
4885 .IP "\fB\-fwhole\-program\fR" 4
4886 .IX Item "-fwhole-program"
4887 Assume that the current compilation unit represents whole program being
4888 compiled.  All public functions and variables with the exception of \f(CW\*(C`main\*(C'\fR
4889 and those merged by attribute \f(CW\*(C`externally_visible\*(C'\fR become static functions
4890 and in a affect gets more aggressively optimized by interprocedural optimizers.
4891 While this option is equivalent to proper use of \f(CW\*(C`static\*(C'\fR keyword for
4892 programs consisting of single file, in combination with option
4893 \&\fB\-\-combine\fR this flag can be used to compile most of smaller scale C
4894 programs since the functions and variables become local for the whole combined
4895 compilation unit, not for the single source file itself.
4896 .IP "\fB\-fno\-cprop\-registers\fR" 4
4897 .IX Item "-fno-cprop-registers"
4898 After register allocation and post-register allocation instruction splitting,
4899 we perform a copy-propagation pass to try to reduce scheduling dependencies
4900 and occasionally eliminate the copy.
4901 .Sp
4902 Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4903 .IP "\fB\-fprofile\-generate\fR" 4
4904 .IX Item "-fprofile-generate"
4905 Enable options usually used for instrumenting application to produce
4906 profile useful for later recompilation with profile feedback based
4907 optimization.  You must use \fB\-fprofile\-generate\fR both when
4908 compiling and when linking your program.
4909 .Sp
4910 The following options are enabled: \f(CW\*(C`\-fprofile\-arcs\*(C'\fR, \f(CW\*(C`\-fprofile\-values\*(C'\fR, \f(CW\*(C`\-fvpt\*(C'\fR.
4911 .IP "\fB\-fprofile\-use\fR" 4
4912 .IX Item "-fprofile-use"
4913 Enable profile feedback directed optimizations, and optimizations
4914 generally profitable only with profile feedback available.
4915 .Sp
4916 The following options are enabled: \f(CW\*(C`\-fbranch\-probabilities\*(C'\fR, \f(CW\*(C`\-fvpt\*(C'\fR,
4917 \&\f(CW\*(C`\-funroll\-loops\*(C'\fR, \f(CW\*(C`\-fpeel\-loops\*(C'\fR, \f(CW\*(C`\-ftracer\*(C'\fR
4918 .PP
4919 The following options control compiler behavior regarding floating
4920 point arithmetic.  These options trade off between speed and
4921 correctness.  All must be specifically enabled.
4922 .IP "\fB\-ffloat\-store\fR" 4
4923 .IX Item "-ffloat-store"
4924 Do not store floating point variables in registers, and inhibit other
4925 options that might change whether a floating point value is taken from a
4926 register or memory.
4927 .Sp
4928 This option prevents undesirable excess precision on machines such as
4929 the 68000 where the floating registers (of the 68881) keep more
4930 precision than a \f(CW\*(C`double\*(C'\fR is supposed to have.  Similarly for the
4931 x86 architecture.  For most programs, the excess precision does only
4932 good, but a few programs rely on the precise definition of \s-1IEEE\s0 floating
4933 point.  Use \fB\-ffloat\-store\fR for such programs, after modifying
4934 them to store all pertinent intermediate computations into variables.
4935 .IP "\fB\-ffast\-math\fR" 4
4936 .IX Item "-ffast-math"
4937 Sets \fB\-fno\-math\-errno\fR, \fB\-funsafe\-math\-optimizations\fR, \fB\-fno\-trapping\-math\fR, \fB\-ffinite\-math\-only\fR,
4938 \&\fB\-fno\-rounding\-math\fR, \fB\-fno\-signaling\-nans\fR
4939 and \fBfcx-limited-range\fR.
4940 .Sp
4941 This option causes the preprocessor macro \f(CW\*(C`_\|_FAST_MATH_\|_\*(C'\fR to be defined.
4942 .Sp
4943 This option should never be turned on by any \fB\-O\fR option since
4944 it can result in incorrect output for programs which depend on
4945 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
4946 math functions.
4947 .IP "\fB\-fno\-math\-errno\fR" 4
4948 .IX Item "-fno-math-errno"
4949 Do not set \s-1ERRNO\s0 after calling math functions that are executed
4950 with a single instruction, e.g., sqrt.  A program that relies on
4951 \&\s-1IEEE\s0 exceptions for math error handling may want to use this flag
4952 for speed while maintaining \s-1IEEE\s0 arithmetic compatibility.
4953 .Sp
4954 This option should never be turned on by any \fB\-O\fR option since
4955 it can result in incorrect output for programs which depend on
4956 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
4957 math functions.
4958 .Sp
4959 The default is \fB\-fmath\-errno\fR.
4960 .Sp
4961 On Darwin systems, the math library never sets \f(CW\*(C`errno\*(C'\fR.  There is therefore
4962 no reason for the compiler to consider the possibility that it might,
4963 and \fB\-fno\-math\-errno\fR is the default.
4964 .IP "\fB\-funsafe\-math\-optimizations\fR" 4
4965 .IX Item "-funsafe-math-optimizations"
4966 Allow optimizations for floating-point arithmetic that (a) assume
4967 that arguments and results are valid and (b) may violate \s-1IEEE\s0 or
4968 \&\s-1ANSI\s0 standards.  When used at link\-time, it may include libraries
4969 or startup files that change the default \s-1FPU\s0 control word or other
4970 similar optimizations.
4971 .Sp
4972 This option should never be turned on by any \fB\-O\fR option since
4973 it can result in incorrect output for programs which depend on
4974 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
4975 math functions.
4976 .Sp
4977 The default is \fB\-fno\-unsafe\-math\-optimizations\fR.
4978 .IP "\fB\-ffinite\-math\-only\fR" 4
4979 .IX Item "-ffinite-math-only"
4980 Allow optimizations for floating-point arithmetic that assume
4981 that arguments and results are not NaNs or +\-Infs.
4982 .Sp
4983 This option should never be turned on by any \fB\-O\fR option since
4984 it can result in incorrect output for programs which depend on
4985 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications.
4986 .Sp
4987 The default is \fB\-fno\-finite\-math\-only\fR.
4988 .IP "\fB\-fno\-trapping\-math\fR" 4
4989 .IX Item "-fno-trapping-math"
4990 Compile code assuming that floating-point operations cannot generate
4991 user-visible traps.  These traps include division by zero, overflow,
4992 underflow, inexact result and invalid operation.  This option implies
4993 \&\fB\-fno\-signaling\-nans\fR.  Setting this option may allow faster
4994 code if one relies on \*(L"non\-stop\*(R" \s-1IEEE\s0 arithmetic, for example.
4995 .Sp
4996 This option should never be turned on by any \fB\-O\fR option since
4997 it can result in incorrect output for programs which depend on
4998 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
4999 math functions.
5000 .Sp
5001 The default is \fB\-ftrapping\-math\fR.
5002 .IP "\fB\-frounding\-math\fR" 4
5003 .IX Item "-frounding-math"
5004 Disable transformations and optimizations that assume default floating
5005 point rounding behavior.  This is round-to-zero for all floating point
5006 to integer conversions, and round-to-nearest for all other arithmetic
5007 truncations.  This option should be specified for programs that change
5008 the \s-1FP\s0 rounding mode dynamically, or that may be executed with a
5009 non-default rounding mode.  This option disables constant folding of
5010 floating point expressions at compile-time (which may be affected by
5011 rounding mode) and arithmetic transformations that are unsafe in the
5012 presence of sign-dependent rounding modes.
5013 .Sp
5014 The default is \fB\-fno\-rounding\-math\fR.
5015 .Sp
5016 This option is experimental and does not currently guarantee to
5017 disable all \s-1GCC\s0 optimizations that are affected by rounding mode.
5018 Future versions of \s-1GCC\s0 may provide finer control of this setting
5019 using C99's \f(CW\*(C`FENV_ACCESS\*(C'\fR pragma.  This command line option
5020 will be used to specify the default state for \f(CW\*(C`FENV_ACCESS\*(C'\fR.
5021 .IP "\fB\-frtl\-abstract\-sequences\fR" 4
5022 .IX Item "-frtl-abstract-sequences"
5023 It is a size optimization method. This option is to find identical
5024 sequences of code, which can be turned into pseudo-procedures  and
5025 then  replace  all  occurrences with  calls to  the  newly created
5026 subroutine. It is kind of an opposite of \fB\-finline\-functions\fR.
5027 This optimization runs at \s-1RTL\s0 level.
5028 .IP "\fB\-fsignaling\-nans\fR" 4
5029 .IX Item "-fsignaling-nans"
5030 Compile code assuming that \s-1IEEE\s0 signaling NaNs may generate user-visible
5031 traps during floating-point operations.  Setting this option disables
5032 optimizations that may change the number of exceptions visible with
5033 signaling NaNs.  This option implies \fB\-ftrapping\-math\fR.
5034 .Sp
5035 This option causes the preprocessor macro \f(CW\*(C`_\|_SUPPORT_SNAN_\|_\*(C'\fR to
5036 be defined.
5037 .Sp
5038 The default is \fB\-fno\-signaling\-nans\fR.
5039 .Sp
5040 This option is experimental and does not currently guarantee to
5041 disable all \s-1GCC\s0 optimizations that affect signaling NaN behavior.
5042 .IP "\fB\-fsingle\-precision\-constant\fR" 4
5043 .IX Item "-fsingle-precision-constant"
5044 Treat floating point constant as single precision constant instead of
5045 implicitly converting it to double precision constant.
5046 .IP "\fB\-fcx\-limited\-range\fR" 4
5047 .IX Item "-fcx-limited-range"
5048 .PD 0
5049 .IP "\fB\-fno\-cx\-limited\-range\fR" 4
5050 .IX Item "-fno-cx-limited-range"
5051 .PD
5052 When enabled, this option states that a range reduction step is not
5053 needed when performing complex division.  The default is
5054 \&\fB\-fno\-cx\-limited\-range\fR, but is enabled by \fB\-ffast\-math\fR.
5055 .Sp
5056 This option controls the default setting of the \s-1ISO\s0 C99 
5057 \&\f(CW\*(C`CX_LIMITED_RANGE\*(C'\fR pragma.  Nevertheless, the option applies to
5058 all languages.
5059 .PP
5060 The following options control optimizations that may improve
5061 performance, but are not enabled by any \fB\-O\fR options.  This
5062 section includes experimental options that may produce broken code.
5063 .IP "\fB\-fbranch\-probabilities\fR" 4
5064 .IX Item "-fbranch-probabilities"
5065 After running a program compiled with \fB\-fprofile\-arcs\fR, you can compile it a second time using
5066 \&\fB\-fbranch\-probabilities\fR, to improve optimizations based on
5067 the number of times each branch was taken.  When the program
5068 compiled with \fB\-fprofile\-arcs\fR exits it saves arc execution
5069 counts to a file called \fI\fIsourcename\fI.gcda\fR for each source
5070 file  The information in this data file is very dependent on the
5071 structure of the generated code, so you must use the same source code
5072 and the same optimization options for both compilations.
5073 .Sp
5074 With \fB\-fbranch\-probabilities\fR, \s-1GCC\s0 puts a
5075 \&\fB\s-1REG_BR_PROB\s0\fR note on each \fB\s-1JUMP_INSN\s0\fR and \fB\s-1CALL_INSN\s0\fR.
5076 These can be used to improve optimization.  Currently, they are only
5077 used in one place: in \fIreorg.c\fR, instead of guessing which path a
5078 branch is mostly to take, the \fB\s-1REG_BR_PROB\s0\fR values are used to
5079 exactly determine which path is taken more often.
5080 .IP "\fB\-fprofile\-values\fR" 4
5081 .IX Item "-fprofile-values"
5082 If combined with \fB\-fprofile\-arcs\fR, it adds code so that some
5083 data about values of expressions in the program is gathered.
5084 .Sp
5085 With \fB\-fbranch\-probabilities\fR, it reads back the data gathered
5086 from profiling values of expressions and adds \fB\s-1REG_VALUE_PROFILE\s0\fR
5087 notes to instructions for their later usage in optimizations.
5088 .Sp
5089 Enabled with \fB\-fprofile\-generate\fR and \fB\-fprofile\-use\fR.
5090 .IP "\fB\-fvpt\fR" 4
5091 .IX Item "-fvpt"
5092 If combined with \fB\-fprofile\-arcs\fR, it instructs the compiler to add
5093 a code to gather information about values of expressions.
5094 .Sp
5095 With \fB\-fbranch\-probabilities\fR, it reads back the data gathered
5096 and actually performs the optimizations based on them.
5097 Currently the optimizations include specialization of division operation
5098 using the knowledge about the value of the denominator.
5099 .IP "\fB\-frename\-registers\fR" 4
5100 .IX Item "-frename-registers"
5101 Attempt to avoid false dependencies in scheduled code by making use
5102 of registers left over after register allocation.  This optimization
5103 will most benefit processors with lots of registers.  Depending on the
5104 debug information format adopted by the target, however, it can
5105 make debugging impossible, since variables will no longer stay in
5106 a \*(L"home register\*(R".
5107 .Sp
5108 Enabled by default with \fB\-funroll\-loops\fR.
5109 .IP "\fB\-ftracer\fR" 4
5110 .IX Item "-ftracer"
5111 Perform tail duplication to enlarge superblock size.  This transformation
5112 simplifies the control flow of the function allowing other optimizations to do
5113 better job.
5114 .Sp
5115 Enabled with \fB\-fprofile\-use\fR.
5116 .IP "\fB\-funroll\-loops\fR" 4
5117 .IX Item "-funroll-loops"
5118 Unroll loops whose number of iterations can be determined at compile time or
5119 upon entry to the loop.  \fB\-funroll\-loops\fR implies
5120 \&\fB\-frerun\-cse\-after\-loop\fR, \fB\-fweb\fR and \fB\-frename\-registers\fR. 
5121 It also turns on complete loop peeling (i.e. complete removal of loops with
5122 small constant number of iterations).  This option makes code larger, and may
5123 or may not make it run faster.
5124 .Sp
5125 Enabled with \fB\-fprofile\-use\fR.
5126 .IP "\fB\-funroll\-all\-loops\fR" 4
5127 .IX Item "-funroll-all-loops"
5128 Unroll all loops, even if their number of iterations is uncertain when
5129 the loop is entered.  This usually makes programs run more slowly.
5130 \&\fB\-funroll\-all\-loops\fR implies the same options as
5131 \&\fB\-funroll\-loops\fR.
5132 .IP "\fB\-fpeel\-loops\fR" 4
5133 .IX Item "-fpeel-loops"
5134 Peels the loops for that there is enough information that they do not
5135 roll much (from profile feedback).  It also turns on complete loop peeling
5136 (i.e. complete removal of loops with small constant number of iterations).
5137 .Sp
5138 Enabled with \fB\-fprofile\-use\fR.
5139 .IP "\fB\-fmove\-loop\-invariants\fR" 4
5140 .IX Item "-fmove-loop-invariants"
5141 Enables the loop invariant motion pass in the \s-1RTL\s0 loop optimizer.  Enabled
5142 at level \fB\-O1\fR
5143 .IP "\fB\-funswitch\-loops\fR" 4
5144 .IX Item "-funswitch-loops"
5145 Move branches with loop invariant conditions out of the loop, with duplicates
5146 of the loop on both branches (modified according to result of the condition).
5147 .IP "\fB\-ffunction\-sections\fR" 4
5148 .IX Item "-ffunction-sections"
5149 .PD 0
5150 .IP "\fB\-fdata\-sections\fR" 4
5151 .IX Item "-fdata-sections"
5152 .PD
5153 Place each function or data item into its own section in the output
5154 file if the target supports arbitrary sections.  The name of the
5155 function or the name of the data item determines the section's name
5156 in the output file.
5157 .Sp
5158 Use these options on systems where the linker can perform optimizations
5159 to improve locality of reference in the instruction space.  Most systems
5160 using the \s-1ELF\s0 object format and \s-1SPARC\s0 processors running Solaris 2 have
5161 linkers with such optimizations.  \s-1AIX\s0 may have these optimizations in
5162 the future.
5163 .Sp
5164 Only use these options when there are significant benefits from doing
5165 so.  When you specify these options, the assembler and linker will
5166 create larger object and executable files and will also be slower.
5167 You will not be able to use \f(CW\*(C`gprof\*(C'\fR on all systems if you
5168 specify this option and you may have problems with debugging if
5169 you specify both this option and \fB\-g\fR.
5170 .IP "\fB\-fbranch\-target\-load\-optimize\fR" 4
5171 .IX Item "-fbranch-target-load-optimize"
5172 Perform branch target register load optimization before prologue / epilogue
5173 threading.
5174 The use of target registers can typically be exposed only during reload,
5175 thus hoisting loads out of loops and doing inter-block scheduling needs
5176 a separate optimization pass.
5177 .IP "\fB\-fbranch\-target\-load\-optimize2\fR" 4
5178 .IX Item "-fbranch-target-load-optimize2"
5179 Perform branch target register load optimization after prologue / epilogue
5180 threading.
5181 .IP "\fB\-fbtr\-bb\-exclusive\fR" 4
5182 .IX Item "-fbtr-bb-exclusive"
5183 When performing branch target register load optimization, don't reuse
5184 branch target registers in within any basic block.
5185 .IP "\fB\-fstack\-protector\fR" 4
5186 .IX Item "-fstack-protector"
5187 Emit extra code to check for buffer overflows, such as stack smashing
5188 attacks.  This is done by adding a guard variable to functions with
5189 vulnerable objects.  This includes functions that call alloca, and
5190 functions with buffers larger than 8 bytes.  The guards are initialized
5191 when a function is entered and then checked when the function exits.
5192 If a guard check fails, an error message is printed and the program exits.
5193 .IP "\fB\-fstack\-protector\-all\fR" 4
5194 .IX Item "-fstack-protector-all"
5195 Like \fB\-fstack\-protector\fR except that all functions are protected.
5196 .IP "\fB\-fstack\-protector\-strong\fR" 4
5197 .IX Item "-fstack-protector-strong"
5198 Like \fB\-fstack\-protector\fR but includes additional functions to
5199 be protected \-\-\- those that have local array definitions, or have
5200 references to local frame addresses.
5201 .IP "\fB\-fsection\-anchors\fR" 4
5202 .IX Item "-fsection-anchors"
5203 Try to reduce the number of symbolic address calculations by using
5204 shared \*(L"anchor\*(R" symbols to address nearby objects.  This transformation
5205 can help to reduce the number of \s-1GOT\s0 entries and \s-1GOT\s0 accesses on some
5206 targets.
5207 .Sp
5208 For example, the implementation of the following function \f(CW\*(C`foo\*(C'\fR:
5209 .Sp
5210 .Vb 2
5211 \&        static int a, b, c;
5212 \&        int foo (void) { return a + b + c; }
5213 .Ve
5214 .Sp
5215 would usually calculate the addresses of all three variables, but if you
5216 compile it with \fB\-fsection\-anchors\fR, it will access the variables
5217 from a common anchor point instead.  The effect is similar to the
5218 following pseudocode (which isn't valid C):
5219 .Sp
5220 .Vb 5
5221 \&        int foo (void)
5222 \&        {
5223 \&          register int *xr = &x;
5224 \&          return xr[&a - &x] + xr[&b - &x] + xr[&c - &x];
5225 \&        }
5226 .Ve
5227 .Sp
5228 Not all targets support this option.
5229 .IP "\fB\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR" 4
5230 .IX Item "--param name=value"
5231 In some places, \s-1GCC\s0 uses various constants to control the amount of
5232 optimization that is done.  For example, \s-1GCC\s0 will not inline functions
5233 that contain more that a certain number of instructions.  You can
5234 control some of these constants on the command-line using the
5235 \&\fB\-\-param\fR option.
5236 .Sp
5237 The names of specific parameters, and the meaning of the values, are
5238 tied to the internals of the compiler, and are subject to change
5239 without notice in future releases.
5240 .Sp
5241 In each case, the \fIvalue\fR is an integer.  The allowable choices for
5242 \&\fIname\fR are given in the following table:
5243 .RS 4
5244 .IP "\fBsalias-max-implicit-fields\fR" 4
5245 .IX Item "salias-max-implicit-fields"
5246 The maximum number of fields in a variable without direct
5247 structure accesses for which structure aliasing will consider trying 
5248 to track each field.  The default is 5
5249 .IP "\fBsalias-max-array-elements\fR" 4
5250 .IX Item "salias-max-array-elements"
5251 The maximum number of elements an array can have and its elements
5252 still be tracked individually by structure aliasing. The default is 4
5253 .IP "\fBsra-max-structure-size\fR" 4
5254 .IX Item "sra-max-structure-size"
5255 The maximum structure size, in bytes, at which the scalar replacement
5256 of aggregates (\s-1SRA\s0) optimization will perform block copies.  The
5257 default value, 0, implies that \s-1GCC\s0 will select the most appropriate
5258 size itself.
5259 .IP "\fBsra-field-structure-ratio\fR" 4
5260 .IX Item "sra-field-structure-ratio"
5261 The threshold ratio (as a percentage) between instantiated fields and
5262 the complete structure size.  We say that if the ratio of the number
5263 of bytes in instantiated fields to the number of bytes in the complete
5264 structure exceeds this parameter, then block copies are not used.  The
5265 default is 75.
5266 .IP "\fBmax-crossjump-edges\fR" 4
5267 .IX Item "max-crossjump-edges"
5268 The maximum number of incoming edges to consider for crossjumping.
5269 The algorithm used by \fB\-fcrossjumping\fR is O(N^2) in
5270 the number of edges incoming to each block.  Increasing values mean
5271 more aggressive optimization, making the compile time increase with
5272 probably small improvement in executable size.
5273 .IP "\fBmin-crossjump-insns\fR" 4
5274 .IX Item "min-crossjump-insns"
5275 The minimum number of instructions which must be matched at the end
5276 of two blocks before crossjumping will be performed on them.  This
5277 value is ignored in the case where all instructions in the block being
5278 crossjumped from are matched.  The default value is 5.
5279 .IP "\fBmax-grow-copy-bb-insns\fR" 4
5280 .IX Item "max-grow-copy-bb-insns"
5281 The maximum code size expansion factor when copying basic blocks
5282 instead of jumping.  The expansion is relative to a jump instruction.
5283 The default value is 8.
5284 .IP "\fBmax-goto-duplication-insns\fR" 4
5285 .IX Item "max-goto-duplication-insns"
5286 The maximum number of instructions to duplicate to a block that jumps
5287 to a computed goto.  To avoid O(N^2) behavior in a number of
5288 passes, \s-1GCC\s0 factors computed gotos early in the compilation process,
5289 and unfactors them as late as possible.  Only computed jumps at the
5290 end of a basic blocks with no more than max-goto-duplication-insns are
5291 unfactored.  The default value is 8.
5292 .IP "\fBmax-delay-slot-insn-search\fR" 4
5293 .IX Item "max-delay-slot-insn-search"
5294 The maximum number of instructions to consider when looking for an
5295 instruction to fill a delay slot.  If more than this arbitrary number of
5296 instructions is searched, the time savings from filling the delay slot
5297 will be minimal so stop searching.  Increasing values mean more
5298 aggressive optimization, making the compile time increase with probably
5299 small improvement in executable run time.
5300 .IP "\fBmax-delay-slot-live-search\fR" 4
5301 .IX Item "max-delay-slot-live-search"
5302 When trying to fill delay slots, the maximum number of instructions to
5303 consider when searching for a block with valid live register
5304 information.  Increasing this arbitrarily chosen value means more
5305 aggressive optimization, increasing the compile time.  This parameter
5306 should be removed when the delay slot code is rewritten to maintain the
5307 control-flow graph.
5308 .IP "\fBmax-gcse-memory\fR" 4
5309 .IX Item "max-gcse-memory"
5310 The approximate maximum amount of memory that will be allocated in
5311 order to perform the global common subexpression elimination
5312 optimization.  If more memory than specified is required, the
5313 optimization will not be done.
5314 .IP "\fBmax-gcse-passes\fR" 4
5315 .IX Item "max-gcse-passes"
5316 The maximum number of passes of \s-1GCSE\s0 to run.  The default is 1.
5317 .IP "\fBmax-pending-list-length\fR" 4
5318 .IX Item "max-pending-list-length"
5319 The maximum number of pending dependencies scheduling will allow
5320 before flushing the current state and starting over.  Large functions
5321 with few branches or calls can create excessively large lists which
5322 needlessly consume memory and resources.
5323 .IP "\fBmax-inline-insns-single\fR" 4
5324 .IX Item "max-inline-insns-single"
5325 Several parameters control the tree inliner used in gcc.
5326 This number sets the maximum number of instructions (counted in \s-1GCC\s0's
5327 internal representation) in a single function that the tree inliner
5328 will consider for inlining.  This only affects functions declared
5329 inline and methods implemented in a class declaration (\*(C+).
5330 The default value is 450.
5331 .IP "\fBmax-inline-insns-auto\fR" 4
5332 .IX Item "max-inline-insns-auto"
5333 When you use \fB\-finline\-functions\fR (included in \fB\-O3\fR),
5334 a lot of functions that would otherwise not be considered for inlining
5335 by the compiler will be investigated.  To those functions, a different
5336 (more restrictive) limit compared to functions declared inline can
5337 be applied.
5338 The default value is 90.
5339 .IP "\fBlarge-function-insns\fR" 4
5340 .IX Item "large-function-insns"
5341 The limit specifying really large functions.  For functions larger than this
5342 limit after inlining inlining is constrained by
5343 \&\fB\-\-param large-function-growth\fR.  This parameter is useful primarily
5344 to avoid extreme compilation time caused by non-linear algorithms used by the
5345 backend.
5346 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5347 The default value is 2700.
5348 .IP "\fBlarge-function-growth\fR" 4
5349 .IX Item "large-function-growth"
5350 Specifies maximal growth of large function caused by inlining in percents.
5351 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5352 The default value is 100 which limits large function growth to 2.0 times
5353 the original size.
5354 .IP "\fBlarge-unit-insns\fR" 4
5355 .IX Item "large-unit-insns"
5356 The limit specifying large translation unit.  Growth caused by inlining of
5357 units larger than this limit is limited by \fB\-\-param inline-unit-growth\fR.
5358 For small units this might be too tight (consider unit consisting of function A
5359 that is inline and B that just calls A three time.  If B is small relative to
5360 A, the growth of unit is 300\e% and yet such inlining is very sane.  For very
5361 large units consisting of small inlininable functions however the overall unit
5362 growth limit is needed to avoid exponential explosion of code size.  Thus for
5363 smaller units, the size is increased to \fB\-\-param large-unit-insns\fR
5364 before applying \fB\-\-param inline-unit-growth\fR.  The default is 10000
5365 .IP "\fBinline-unit-growth\fR" 4
5366 .IX Item "inline-unit-growth"
5367 Specifies maximal overall growth of the compilation unit caused by inlining.
5368 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5369 The default value is 50 which limits unit growth to 1.5 times the original
5370 size.
5371 .IP "\fBmax-inline-insns-recursive\fR" 4
5372 .IX Item "max-inline-insns-recursive"
5373 .PD 0
5374 .IP "\fBmax-inline-insns-recursive-auto\fR" 4
5375 .IX Item "max-inline-insns-recursive-auto"
5376 .PD
5377 Specifies maximum number of instructions out-of-line copy of self recursive inline
5378 function can grow into by performing recursive inlining.
5379 .Sp
5380 For functions declared inline \fB\-\-param max-inline-insns-recursive\fR is
5381 taken into account.  For function not declared inline, recursive inlining
5382 happens only when \fB\-finline\-functions\fR (included in \fB\-O3\fR) is
5383 enabled and \fB\-\-param max-inline-insns-recursive-auto\fR is used.  The
5384 default value is 450.
5385 .IP "\fBmax-inline-recursive-depth\fR" 4
5386 .IX Item "max-inline-recursive-depth"
5387 .PD 0
5388 .IP "\fBmax-inline-recursive-depth-auto\fR" 4
5389 .IX Item "max-inline-recursive-depth-auto"
5390 .PD
5391 Specifies maximum recursion depth used by the recursive inlining.
5392 .Sp
5393 For functions declared inline \fB\-\-param max-inline-recursive-depth\fR is
5394 taken into account.  For function not declared inline, recursive inlining
5395 happens only when \fB\-finline\-functions\fR (included in \fB\-O3\fR) is
5396 enabled and \fB\-\-param max-inline-recursive-depth-auto\fR is used.  The
5397 default value is 450.
5398 .IP "\fBmin-inline-recursive-probability\fR" 4
5399 .IX Item "min-inline-recursive-probability"
5400 Recursive inlining is profitable only for function having deep recursion
5401 in average and can hurt for function having little recursion depth by
5402 increasing the prologue size or complexity of function body to other
5403 optimizers.
5404 .Sp
5405 When profile feedback is available (see \fB\-fprofile\-generate\fR) the actual
5406 recursion depth can be guessed from probability that function will recurse via
5407 given call expression.  This parameter limits inlining only to call expression
5408 whose probability exceeds given threshold (in percents).  The default value is
5409 10.
5410 .IP "\fBinline-call-cost\fR" 4
5411 .IX Item "inline-call-cost"
5412 Specify cost of call instruction relative to simple arithmetics operations
5413 (having cost of 1).  Increasing this cost disqualifies inlining of non-leaf
5414 functions and at the same time increases size of leaf function that is believed to
5415 reduce function size by being inlined.  In effect it increases amount of
5416 inlining for code having large abstraction penalty (many functions that just
5417 pass the arguments to other functions) and decrease inlining for code with low
5418 abstraction penalty.  The default value is 16.
5419 .IP "\fBmax-unrolled-insns\fR" 4
5420 .IX Item "max-unrolled-insns"
5421 The maximum number of instructions that a loop should have if that loop
5422 is unrolled, and if the loop is unrolled, it determines how many times
5423 the loop code is unrolled.
5424 .IP "\fBmax-average-unrolled-insns\fR" 4
5425 .IX Item "max-average-unrolled-insns"
5426 The maximum number of instructions biased by probabilities of their execution
5427 that a loop should have if that loop is unrolled, and if the loop is unrolled,
5428 it determines how many times the loop code is unrolled.
5429 .IP "\fBmax-unroll-times\fR" 4
5430 .IX Item "max-unroll-times"
5431 The maximum number of unrollings of a single loop.
5432 .IP "\fBmax-peeled-insns\fR" 4
5433 .IX Item "max-peeled-insns"
5434 The maximum number of instructions that a loop should have if that loop
5435 is peeled, and if the loop is peeled, it determines how many times
5436 the loop code is peeled.
5437 .IP "\fBmax-peel-times\fR" 4
5438 .IX Item "max-peel-times"
5439 The maximum number of peelings of a single loop.
5440 .IP "\fBmax-completely-peeled-insns\fR" 4
5441 .IX Item "max-completely-peeled-insns"
5442 The maximum number of insns of a completely peeled loop.
5443 .IP "\fBmax-completely-peel-times\fR" 4
5444 .IX Item "max-completely-peel-times"
5445 The maximum number of iterations of a loop to be suitable for complete peeling.
5446 .IP "\fBmax-unswitch-insns\fR" 4
5447 .IX Item "max-unswitch-insns"
5448 The maximum number of insns of an unswitched loop.
5449 .IP "\fBmax-unswitch-level\fR" 4
5450 .IX Item "max-unswitch-level"
5451 The maximum number of branches unswitched in a single loop.
5452 .IP "\fBlim-expensive\fR" 4
5453 .IX Item "lim-expensive"
5454 The minimum cost of an expensive expression in the loop invariant motion.
5455 .IP "\fBiv-consider-all-candidates-bound\fR" 4
5456 .IX Item "iv-consider-all-candidates-bound"
5457 Bound on number of candidates for induction variables below that
5458 all candidates are considered for each use in induction variable
5459 optimizations.  Only the most relevant candidates are considered
5460 if there are more candidates, to avoid quadratic time complexity.
5461 .IP "\fBiv-max-considered-uses\fR" 4
5462 .IX Item "iv-max-considered-uses"
5463 The induction variable optimizations give up on loops that contain more
5464 induction variable uses.
5465 .IP "\fBiv-always-prune-cand-set-bound\fR" 4
5466 .IX Item "iv-always-prune-cand-set-bound"
5467 If number of candidates in the set is smaller than this value,
5468 we always try to remove unnecessary ivs from the set during its
5469 optimization when a new iv is added to the set.
5470 .IP "\fBscev-max-expr-size\fR" 4
5471 .IX Item "scev-max-expr-size"
5472 Bound on size of expressions used in the scalar evolutions analyzer.
5473 Large expressions slow the analyzer.
5474 .IP "\fBvect-max-version-checks\fR" 4
5475 .IX Item "vect-max-version-checks"
5476 The maximum number of runtime checks that can be performed when doing
5477 loop versioning in the vectorizer.  See option ftree-vect-loop-version
5478 for more information.
5479 .IP "\fBmax-iterations-to-track\fR" 4
5480 .IX Item "max-iterations-to-track"
5481 The maximum number of iterations of a loop the brute force algorithm
5482 for analysis of # of iterations of the loop tries to evaluate.
5483 .IP "\fBhot-bb-count-fraction\fR" 4
5484 .IX Item "hot-bb-count-fraction"
5485 Select fraction of the maximal count of repetitions of basic block in program
5486 given basic block needs to have to be considered hot.
5487 .IP "\fBhot-bb-frequency-fraction\fR" 4
5488 .IX Item "hot-bb-frequency-fraction"
5489 Select fraction of the maximal frequency of executions of basic block in
5490 function given basic block needs to have to be considered hot
5491 .IP "\fBmax-predicted-iterations\fR" 4
5492 .IX Item "max-predicted-iterations"
5493 The maximum number of loop iterations we predict statically.  This is useful
5494 in cases where function contain single loop with known bound and other loop
5495 with unknown.  We predict the known number of iterations correctly, while
5496 the unknown number of iterations average to roughly 10.  This means that the
5497 loop without bounds would appear artificially cold relative to the other one.
5498 .IP "\fBtracer-dynamic-coverage\fR" 4
5499 .IX Item "tracer-dynamic-coverage"
5500 .PD 0
5501 .IP "\fBtracer-dynamic-coverage-feedback\fR" 4
5502 .IX Item "tracer-dynamic-coverage-feedback"
5503 .PD
5504 This value is used to limit superblock formation once the given percentage of
5505 executed instructions is covered.  This limits unnecessary code size
5506 expansion.
5507 .Sp
5508 The \fBtracer-dynamic-coverage-feedback\fR is used only when profile
5509 feedback is available.  The real profiles (as opposed to statically estimated
5510 ones) are much less balanced allowing the threshold to be larger value.
5511 .IP "\fBtracer-max-code-growth\fR" 4
5512 .IX Item "tracer-max-code-growth"
5513 Stop tail duplication once code growth has reached given percentage.  This is
5514 rather hokey argument, as most of the duplicates will be eliminated later in
5515 cross jumping, so it may be set to much higher values than is the desired code
5516 growth.
5517 .IP "\fBtracer-min-branch-ratio\fR" 4
5518 .IX Item "tracer-min-branch-ratio"
5519 Stop reverse growth when the reverse probability of best edge is less than this
5520 threshold (in percent).
5521 .IP "\fBtracer-min-branch-ratio\fR" 4
5522 .IX Item "tracer-min-branch-ratio"
5523 .PD 0
5524 .IP "\fBtracer-min-branch-ratio-feedback\fR" 4
5525 .IX Item "tracer-min-branch-ratio-feedback"
5526 .PD
5527 Stop forward growth if the best edge do have probability lower than this
5528 threshold.
5529 .Sp
5530 Similarly to \fBtracer-dynamic-coverage\fR two values are present, one for
5531 compilation for profile feedback and one for compilation without.  The value
5532 for compilation with profile feedback needs to be more conservative (higher) in
5533 order to make tracer effective.
5534 .IP "\fBmax-cse-path-length\fR" 4
5535 .IX Item "max-cse-path-length"
5536 Maximum number of basic blocks on path that cse considers.  The default is 10.
5537 .IP "\fBmax-cse-insns\fR" 4
5538 .IX Item "max-cse-insns"
5539 The maximum instructions \s-1CSE\s0 process before flushing. The default is 1000.
5540 .IP "\fBglobal-var-threshold\fR" 4
5541 .IX Item "global-var-threshold"
5542 Counts the number of function calls (\fIn\fR) and the number of
5543 call-clobbered variables (\fIv\fR).  If \fIn\fRx\fIv\fR is larger than this limit, a
5544 single artificial variable will be created to represent all the
5545 call-clobbered variables at function call sites.  This artificial
5546 variable will then be made to alias every call-clobbered variable.
5547 (done as \f(CW\*(C`int * size_t\*(C'\fR on the host machine; beware overflow).
5548 .IP "\fBmax-aliased-vops\fR" 4
5549 .IX Item "max-aliased-vops"
5550 Maximum number of virtual operands allowed to represent aliases
5551 before triggering the alias grouping heuristic.  Alias grouping
5552 reduces compile times and memory consumption needed for aliasing at
5553 the expense of precision loss in alias information.
5554 .IP "\fBggc-min-expand\fR" 4
5555 .IX Item "ggc-min-expand"
5556 \&\s-1GCC\s0 uses a garbage collector to manage its own memory allocation.  This
5557 parameter specifies the minimum percentage by which the garbage
5558 collector's heap should be allowed to expand between collections.
5559 Tuning this may improve compilation speed; it has no effect on code
5560 generation.
5561 .Sp
5562 The default is 30% + 70% * (\s-1RAM/1GB\s0) with an upper bound of 100% when
5563 \&\s-1RAM\s0 >= 1GB.  If \f(CW\*(C`getrlimit\*(C'\fR is available, the notion of \*(L"\s-1RAM\s0\*(R" is
5564 the smallest of actual \s-1RAM\s0 and \f(CW\*(C`RLIMIT_DATA\*(C'\fR or \f(CW\*(C`RLIMIT_AS\*(C'\fR.  If
5565 \&\s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a particular platform, the lower
5566 bound of 30% is used.  Setting this parameter and
5567 \&\fBggc-min-heapsize\fR to zero causes a full collection to occur at
5568 every opportunity.  This is extremely slow, but can be useful for
5569 debugging.
5570 .IP "\fBggc-min-heapsize\fR" 4
5571 .IX Item "ggc-min-heapsize"
5572 Minimum size of the garbage collector's heap before it begins bothering
5573 to collect garbage.  The first collection occurs after the heap expands
5574 by \fBggc-min-expand\fR% beyond \fBggc-min-heapsize\fR.  Again,
5575 tuning this may improve compilation speed, and has no effect on code
5576 generation.
5577 .Sp
5578 The default is the smaller of \s-1RAM/8\s0, \s-1RLIMIT_RSS\s0, or a limit which
5579 tries to ensure that \s-1RLIMIT_DATA\s0 or \s-1RLIMIT_AS\s0 are not exceeded, but
5580 with a lower bound of 4096 (four megabytes) and an upper bound of
5581 131072 (128 megabytes).  If \s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a
5582 particular platform, the lower bound is used.  Setting this parameter
5583 very large effectively disables garbage collection.  Setting this
5584 parameter and \fBggc-min-expand\fR to zero causes a full collection
5585 to occur at every opportunity.
5586 .IP "\fBmax-reload-search-insns\fR" 4
5587 .IX Item "max-reload-search-insns"
5588 The maximum number of instruction reload should look backward for equivalent
5589 register.  Increasing values mean more aggressive optimization, making the
5590 compile time increase with probably slightly better performance.  The default
5591 value is 100.
5592 .IP "\fBmax-cselib-memory-locations\fR" 4
5593 .IX Item "max-cselib-memory-locations"
5594 The maximum number of memory locations cselib should take into account.
5595 Increasing values mean more aggressive optimization, making the compile time
5596 increase with probably slightly better performance.  The default value is 500.
5597 .IP "\fBmax-flow-memory-locations\fR" 4
5598 .IX Item "max-flow-memory-locations"
5599 Similar as \fBmax-cselib-memory-locations\fR but for dataflow liveness.
5600 The default value is 100.
5601 .IP "\fBreorder-blocks-duplicate\fR" 4
5602 .IX Item "reorder-blocks-duplicate"
5603 .PD 0
5604 .IP "\fBreorder-blocks-duplicate-feedback\fR" 4
5605 .IX Item "reorder-blocks-duplicate-feedback"
5606 .PD
5607 Used by basic block reordering pass to decide whether to use unconditional
5608 branch or duplicate the code on its destination.  Code is duplicated when its
5609 estimated size is smaller than this value multiplied by the estimated size of
5610 unconditional jump in the hot spots of the program.
5611 .Sp
5612 The \fBreorder-block-duplicate-feedback\fR is used only when profile
5613 feedback is available and may be set to higher values than
5614 \&\fBreorder-block-duplicate\fR since information about the hot spots is more
5615 accurate.
5616 .IP "\fBmax-sched-ready-insns\fR" 4
5617 .IX Item "max-sched-ready-insns"
5618 The maximum number of instructions ready to be issued the scheduler should
5619 consider at any given time during the first scheduling pass.  Increasing
5620 values mean more thorough searches, making the compilation time increase
5621 with probably little benefit.  The default value is 100.
5622 .IP "\fBmax-sched-region-blocks\fR" 4
5623 .IX Item "max-sched-region-blocks"
5624 The maximum number of blocks in a region to be considered for
5625 interblock scheduling.  The default value is 10.
5626 .IP "\fBmax-sched-region-insns\fR" 4
5627 .IX Item "max-sched-region-insns"
5628 The maximum number of insns in a region to be considered for
5629 interblock scheduling.  The default value is 100.
5630 .IP "\fBmin-spec-prob\fR" 4
5631 .IX Item "min-spec-prob"
5632 The minimum probability (in percents) of reaching a source block
5633 for interblock speculative scheduling.  The default value is 40.
5634 .IP "\fBmax-sched-extend-regions-iters\fR" 4
5635 .IX Item "max-sched-extend-regions-iters"
5636 The maximum number of iterations through \s-1CFG\s0 to extend regions.
5637 0 \- disable region extension,
5638 N \- do at most N iterations.
5639 The default value is 0.
5640 .IP "\fBmax-sched-insn-conflict-delay\fR" 4
5641 .IX Item "max-sched-insn-conflict-delay"
5642 The maximum conflict delay for an insn to be considered for speculative motion.
5643 The default value is 3.
5644 .IP "\fBsched-spec-prob-cutoff\fR" 4
5645 .IX Item "sched-spec-prob-cutoff"
5646 The minimal probability of speculation success (in percents), so that
5647 speculative insn will be scheduled.
5648 The default value is 40.
5649 .IP "\fBmax-last-value-rtl\fR" 4
5650 .IX Item "max-last-value-rtl"
5651 The maximum size measured as number of RTLs that can be recorded in an expression
5652 in combiner for a pseudo register as last known value of that register.  The default
5653 is 10000.
5654 .IP "\fBinteger-share-limit\fR" 4
5655 .IX Item "integer-share-limit"
5656 Small integer constants can use a shared data structure, reducing the
5657 compiler's memory usage and increasing its speed.  This sets the maximum
5658 value of a shared integer constant's.  The default value is 256.
5659 .IP "\fBmin-virtual-mappings\fR" 4
5660 .IX Item "min-virtual-mappings"
5661 Specifies the minimum number of virtual mappings in the incremental
5662 \&\s-1SSA\s0 updater that should be registered to trigger the virtual mappings
5663 heuristic defined by virtual\-mappings\-ratio.  The default value is
5664 100.
5665 .IP "\fBvirtual-mappings-ratio\fR" 4
5666 .IX Item "virtual-mappings-ratio"
5667 If the number of virtual mappings is virtual-mappings-ratio bigger
5668 than the number of virtual symbols to be updated, then the incremental
5669 \&\s-1SSA\s0 updater switches to a full update for those symbols.  The default
5670 ratio is 3.
5671 .IP "\fBssp-buffer-size\fR" 4
5672 .IX Item "ssp-buffer-size"
5673 The minimum size of buffers (i.e. arrays) that will receive stack smashing
5674 protection when \fB\-fstack\-protection\fR is used.
5675 .IP "\fBmax-jump-thread-duplication-stmts\fR" 4
5676 .IX Item "max-jump-thread-duplication-stmts"
5677 Maximum number of statements allowed in a block that needs to be
5678 duplicated when threading jumps.
5679 .IP "\fBmax-fields-for-field-sensitive\fR" 4
5680 .IX Item "max-fields-for-field-sensitive"
5681 Maximum number of fields in a structure we will treat in
5682 a field sensitive manner during pointer analysis.
5683 .RE
5684 .RS 4
5685 .RE
5686 .Sh "Options Controlling the Preprocessor"
5687 .IX Subsection "Options Controlling the Preprocessor"
5688 These options control the C preprocessor, which is run on each C source
5689 file before actual compilation.
5690 .PP
5691 If you use the \fB\-E\fR option, nothing is done except preprocessing.
5692 Some of these options make sense only together with \fB\-E\fR because
5693 they cause the preprocessor output to be unsuitable for actual
5694 compilation.
5695 .Sp
5696 .RS 4
5697 You can use \fB\-Wp,\fR\fIoption\fR to bypass the compiler driver
5698 and pass \fIoption\fR directly through to the preprocessor.  If
5699 \&\fIoption\fR contains commas, it is split into multiple options at the
5700 commas.  However, many options are modified, translated or interpreted
5701 by the compiler driver before being passed to the preprocessor, and
5702 \&\fB\-Wp\fR forcibly bypasses this phase.  The preprocessor's direct
5703 interface is undocumented and subject to change, so whenever possible
5704 you should avoid using \fB\-Wp\fR and let the driver handle the
5705 options instead.
5706 .RE
5707 .IP "\fB\-Xpreprocessor\fR \fIoption\fR" 4
5708 .IX Item "-Xpreprocessor option"
5709 Pass \fIoption\fR as an option to the preprocessor.  You can use this to
5710 supply system-specific preprocessor options which \s-1GCC\s0 does not know how to
5711 recognize.
5712 .Sp
5713 If you want to pass an option that takes an argument, you must use
5714 \&\fB\-Xpreprocessor\fR twice, once for the option and once for the argument.
5715 .IP "\fB\-D\fR \fIname\fR" 4
5716 .IX Item "-D name"
5717 Predefine \fIname\fR as a macro, with definition \f(CW1\fR.
5718 .IP "\fB\-D\fR \fIname\fR\fB=\fR\fIdefinition\fR" 4
5719 .IX Item "-D name=definition"
5720 The contents of \fIdefinition\fR are tokenized and processed as if
5721 they appeared during translation phase three in a \fB#define\fR
5722 directive.  In particular, the definition will be truncated by
5723 embedded newline characters.
5724 .Sp
5725 If you are invoking the preprocessor from a shell or shell-like
5726 program you may need to use the shell's quoting syntax to protect
5727 characters such as spaces that have a meaning in the shell syntax.
5728 .Sp
5729 If you wish to define a function-like macro on the command line, write
5730 its argument list with surrounding parentheses before the equals sign
5731 (if any).  Parentheses are meaningful to most shells, so you will need
5732 to quote the option.  With \fBsh\fR and \fBcsh\fR,
5733 \&\fB\-D'\fR\fIname\fR\fB(\fR\fIargs...\fR\fB)=\fR\fIdefinition\fR\fB'\fR works.
5734 .Sp
5735 \&\fB\-D\fR and \fB\-U\fR options are processed in the order they
5736 are given on the command line.  All \fB\-imacros\fR \fIfile\fR and
5737 \&\fB\-include\fR \fIfile\fR options are processed after all
5738 \&\fB\-D\fR and \fB\-U\fR options.
5739 .IP "\fB\-U\fR \fIname\fR" 4
5740 .IX Item "-U name"
5741 Cancel any previous definition of \fIname\fR, either built in or
5742 provided with a \fB\-D\fR option.
5743 .IP "\fB\-undef\fR" 4
5744 .IX Item "-undef"
5745 Do not predefine any system-specific or GCC-specific macros.  The
5746 standard predefined macros remain defined.
5747 .IP "\fB\-I\fR \fIdir\fR" 4
5748 .IX Item "-I dir"
5749 Add the directory \fIdir\fR to the list of directories to be searched
5750 for header files.
5751 Directories named by \fB\-I\fR are searched before the standard
5752 system include directories.  If the directory \fIdir\fR is a standard
5753 system include directory, the option is ignored to ensure that the
5754 default search order for system directories and the special treatment
5755 of system headers are not defeated
5756 \&.
5757 .IP "\fB\-o\fR \fIfile\fR" 4
5758 .IX Item "-o file"
5759 Write output to \fIfile\fR.  This is the same as specifying \fIfile\fR
5760 as the second non-option argument to \fBcpp\fR.  \fBgcc\fR has a
5761 different interpretation of a second non-option argument, so you must
5762 use \fB\-o\fR to specify the output file.
5763 .IP "\fB\-Wall\fR" 4
5764 .IX Item "-Wall"
5765 Turns on all optional warnings which are desirable for normal code.
5766 At present this is \fB\-Wcomment\fR, \fB\-Wtrigraphs\fR,
5767 \&\fB\-Wmultichar\fR and a warning about integer promotion causing a
5768 change of sign in \f(CW\*(C`#if\*(C'\fR expressions.  Note that many of the
5769 preprocessor's warnings are on by default and have no options to
5770 control them.
5771 .IP "\fB\-Wcomment\fR" 4
5772 .IX Item "-Wcomment"
5773 .PD 0
5774 .IP "\fB\-Wcomments\fR" 4
5775 .IX Item "-Wcomments"
5776 .PD
5777 Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
5778 comment, or whenever a backslash-newline appears in a \fB//\fR comment.
5779 (Both forms have the same effect.)
5780 .IP "\fB\-Wtrigraphs\fR" 4
5781 .IX Item "-Wtrigraphs"
5782 Most trigraphs in comments cannot affect the meaning of the program.
5783 However, a trigraph that would form an escaped newline (\fB??/\fR at
5784 the end of a line) can, by changing where the comment begins or ends.
5785 Therefore, only trigraphs that would form escaped newlines produce
5786 warnings inside a comment.
5787 .Sp
5788 This option is implied by \fB\-Wall\fR.  If \fB\-Wall\fR is not
5789 given, this option is still enabled unless trigraphs are enabled.  To
5790 get trigraph conversion without warnings, but get the other
5791 \&\fB\-Wall\fR warnings, use \fB\-trigraphs \-Wall \-Wno\-trigraphs\fR.
5792 .IP "\fB\-Wtraditional\fR" 4
5793 .IX Item "-Wtraditional"
5794 Warn about certain constructs that behave differently in traditional and
5795 \&\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
5796 equivalent, and problematic constructs which should be avoided.
5797 .IP "\fB\-Wimport\fR" 4
5798 .IX Item "-Wimport"
5799 Warn the first time \fB#import\fR is used.
5800 .IP "\fB\-Wundef\fR" 4
5801 .IX Item "-Wundef"
5802 Warn whenever an identifier which is not a macro is encountered in an
5803 \&\fB#if\fR directive, outside of \fBdefined\fR.  Such identifiers are
5804 replaced with zero.
5805 .IP "\fB\-Wunused\-macros\fR" 4
5806 .IX Item "-Wunused-macros"
5807 Warn about macros defined in the main file that are unused.  A macro
5808 is \fIused\fR if it is expanded or tested for existence at least once.
5809 The preprocessor will also warn if the macro has not been used at the
5810 time it is redefined or undefined.
5811 .Sp
5812 Built-in macros, macros defined on the command line, and macros
5813 defined in include files are not warned about.
5814 .Sp
5815 \&\fINote:\fR If a macro is actually used, but only used in skipped
5816 conditional blocks, then \s-1CPP\s0 will report it as unused.  To avoid the
5817 warning in such a case, you might improve the scope of the macro's
5818 definition by, for example, moving it into the first skipped block.
5819 Alternatively, you could provide a dummy use with something like:
5820 .Sp
5821 .Vb 2
5822 \&        #if defined the_macro_causing_the_warning
5823 \&        #endif
5824 .Ve
5825 .IP "\fB\-Wendif\-labels\fR" 4
5826 .IX Item "-Wendif-labels"
5827 Warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
5828 This usually happens in code of the form
5829 .Sp
5830 .Vb 5
5831 \&        #if FOO
5832 \&        ...
5833 \&        #else FOO
5834 \&        ...
5835 \&        #endif FOO
5836 .Ve
5837 .Sp
5838 The second and third \f(CW\*(C`FOO\*(C'\fR should be in comments, but often are not
5839 in older programs.  This warning is on by default.
5840 .IP "\fB\-Werror\fR" 4
5841 .IX Item "-Werror"
5842 Make all warnings into hard errors.  Source code which triggers warnings
5843 will be rejected.
5844 .IP "\fB\-Wsystem\-headers\fR" 4
5845 .IX Item "-Wsystem-headers"
5846 Issue warnings for code in system headers.  These are normally unhelpful
5847 in finding bugs in your own code, therefore suppressed.  If you are
5848 responsible for the system library, you may want to see them.
5849 .IP "\fB\-w\fR" 4
5850 .IX Item "-w"
5851 Suppress all warnings, including those which \s-1GNU\s0 \s-1CPP\s0 issues by default.
5852 .IP "\fB\-pedantic\fR" 4
5853 .IX Item "-pedantic"
5854 Issue all the mandatory diagnostics listed in the C standard.  Some of
5855 them are left out by default, since they trigger frequently on harmless
5856 code.
5857 .IP "\fB\-pedantic\-errors\fR" 4
5858 .IX Item "-pedantic-errors"
5859 Issue all the mandatory diagnostics, and make all mandatory diagnostics
5860 into errors.  This includes mandatory diagnostics that \s-1GCC\s0 issues
5861 without \fB\-pedantic\fR but treats as warnings.
5862 .IP "\fB\-M\fR" 4
5863 .IX Item "-M"
5864 Instead of outputting the result of preprocessing, output a rule
5865 suitable for \fBmake\fR describing the dependencies of the main
5866 source file.  The preprocessor outputs one \fBmake\fR rule containing
5867 the object file name for that source file, a colon, and the names of all
5868 the included files, including those coming from \fB\-include\fR or
5869 \&\fB\-imacros\fR command line options.
5870 .Sp
5871 Unless specified explicitly (with \fB\-MT\fR or \fB\-MQ\fR), the
5872 object file name consists of the basename of the source file with any
5873 suffix replaced with object file suffix.  If there are many included
5874 files then the rule is split into several lines using \fB\e\fR\-newline.
5875 The rule has no commands.
5876 .Sp
5877 This option does not suppress the preprocessor's debug output, such as
5878 \&\fB\-dM\fR.  To avoid mixing such debug output with the dependency
5879 rules you should explicitly specify the dependency output file with
5880 \&\fB\-MF\fR, or use an environment variable like
5881 \&\fB\s-1DEPENDENCIES_OUTPUT\s0\fR.  Debug output
5882 will still be sent to the regular output stream as normal.
5883 .Sp
5884 Passing \fB\-M\fR to the driver implies \fB\-E\fR, and suppresses
5885 warnings with an implicit \fB\-w\fR.
5886 .IP "\fB\-MM\fR" 4
5887 .IX Item "-MM"
5888 Like \fB\-M\fR but do not mention header files that are found in
5889 system header directories, nor header files that are included,
5890 directly or indirectly, from such a header.
5891 .Sp
5892 This implies that the choice of angle brackets or double quotes in an
5893 \&\fB#include\fR directive does not in itself determine whether that
5894 header will appear in \fB\-MM\fR dependency output.  This is a
5895 slight change in semantics from \s-1GCC\s0 versions 3.0 and earlier.
5896 .IP "\fB\-MF\fR \fIfile\fR" 4
5897 .IX Item "-MF file"
5898 When used with \fB\-M\fR or \fB\-MM\fR, specifies a
5899 file to write the dependencies to.  If no \fB\-MF\fR switch is given
5900 the preprocessor sends the rules to the same place it would have sent
5901 preprocessed output.
5902 .Sp
5903 When used with the driver options \fB\-MD\fR or \fB\-MMD\fR,
5904 \&\fB\-MF\fR overrides the default dependency output file.
5905 .IP "\fB\-MG\fR" 4
5906 .IX Item "-MG"
5907 In conjunction with an option such as \fB\-M\fR requesting
5908 dependency generation, \fB\-MG\fR assumes missing header files are
5909 generated files and adds them to the dependency list without raising
5910 an error.  The dependency filename is taken directly from the
5911 \&\f(CW\*(C`#include\*(C'\fR directive without prepending any path.  \fB\-MG\fR
5912 also suppresses preprocessed output, as a missing header file renders
5913 this useless.
5914 .Sp
5915 This feature is used in automatic updating of makefiles.
5916 .IP "\fB\-MP\fR" 4
5917 .IX Item "-MP"
5918 This option instructs \s-1CPP\s0 to add a phony target for each dependency
5919 other than the main file, causing each to depend on nothing.  These
5920 dummy rules work around errors \fBmake\fR gives if you remove header
5921 files without updating the \fIMakefile\fR to match.
5922 .Sp
5923 This is typical output:
5924 .Sp
5925 .Vb 1
5926 \&        test.o: test.c test.h
5927 .Ve
5928 .Sp
5929 .Vb 1
5930 \&        test.h:
5931 .Ve
5932 .IP "\fB\-MT\fR \fItarget\fR" 4
5933 .IX Item "-MT target"
5934 Change the target of the rule emitted by dependency generation.  By
5935 default \s-1CPP\s0 takes the name of the main input file, including any path,
5936 deletes any file suffix such as \fB.c\fR, and appends the platform's
5937 usual object suffix.  The result is the target.
5938 .Sp
5939 An \fB\-MT\fR option will set the target to be exactly the string you
5940 specify.  If you want multiple targets, you can specify them as a single
5941 argument to \fB\-MT\fR, or use multiple \fB\-MT\fR options.
5942 .Sp
5943 For example, \fB\-MT\ '$(objpfx)foo.o'\fR might give
5944 .Sp
5945 .Vb 1
5946 \&        $(objpfx)foo.o: foo.c
5947 .Ve
5948 .IP "\fB\-MQ\fR \fItarget\fR" 4
5949 .IX Item "-MQ target"
5950 Same as \fB\-MT\fR, but it quotes any characters which are special to
5951 Make.  \fB\-MQ\ '$(objpfx)foo.o'\fR gives
5952 .Sp
5953 .Vb 1
5954 \&        $$(objpfx)foo.o: foo.c
5955 .Ve
5956 .Sp
5957 The default target is automatically quoted, as if it were given with
5958 \&\fB\-MQ\fR.
5959 .IP "\fB\-MD\fR" 4
5960 .IX Item "-MD"
5961 \&\fB\-MD\fR is equivalent to \fB\-M \-MF\fR \fIfile\fR, except that
5962 \&\fB\-E\fR is not implied.  The driver determines \fIfile\fR based on
5963 whether an \fB\-o\fR option is given.  If it is, the driver uses its
5964 argument but with a suffix of \fI.d\fR, otherwise it take the
5965 basename of the input file and applies a \fI.d\fR suffix.
5966 .Sp
5967 If \fB\-MD\fR is used in conjunction with \fB\-E\fR, any
5968 \&\fB\-o\fR switch is understood to specify the dependency output file, but if used without \fB\-E\fR, each \fB\-o\fR
5969 is understood to specify a target object file.
5970 .Sp
5971 Since \fB\-E\fR is not implied, \fB\-MD\fR can be used to generate
5972 a dependency output file as a side-effect of the compilation process.
5973 .IP "\fB\-MMD\fR" 4
5974 .IX Item "-MMD"
5975 Like \fB\-MD\fR except mention only user header files, not system
5976 header files.
5977 .IP "\fB\-fpch\-deps\fR" 4
5978 .IX Item "-fpch-deps"
5979 When using precompiled headers, this flag
5980 will cause the dependency-output flags to also list the files from the
5981 precompiled header's dependencies.  If not specified only the
5982 precompiled header would be listed and not the files that were used to
5983 create it because those files are not consulted when a precompiled
5984 header is used.
5985 .IP "\fB\-fpch\-preprocess\fR" 4
5986 .IX Item "-fpch-preprocess"
5987 This option allows use of a precompiled header together with \fB\-E\fR.  It inserts a special \f(CW\*(C`#pragma\*(C'\fR,
5988 \&\f(CW\*(C`#pragma GCC pch_preprocess "<filename>"\*(C'\fR in the output to mark
5989 the place where the precompiled header was found, and its filename.  When
5990 \&\fB\-fpreprocessed\fR is in use, \s-1GCC\s0 recognizes this \f(CW\*(C`#pragma\*(C'\fR and
5991 loads the \s-1PCH\s0.
5992 .Sp
5993 This option is off by default, because the resulting preprocessed output
5994 is only really suitable as input to \s-1GCC\s0.  It is switched on by
5995 \&\fB\-save\-temps\fR.
5996 .Sp
5997 You should not write this \f(CW\*(C`#pragma\*(C'\fR in your own code, but it is
5998 safe to edit the filename if the \s-1PCH\s0 file is available in a different
5999 location.  The filename may be absolute or it may be relative to \s-1GCC\s0's
6000 current directory.
6001 .IP "\fB\-x c\fR" 4
6002 .IX Item "-x c"
6003 .PD 0
6004 .IP "\fB\-x c++\fR" 4
6005 .IX Item "-x c++"
6006 .IP "\fB\-x assembler-with-cpp\fR" 4
6007 .IX Item "-x assembler-with-cpp"
6008 .PD
6009 Specify the source language: C, \*(C+, or assembly.  This has
6010 nothing to do with standards conformance or extensions; it merely
6011 selects which base syntax to expect.  If you give none of these options,
6012 cpp will deduce the language from the extension of the source file:
6013 \&\fB.c\fR, \fB.cc\fR, \fB.m\fR, or \fB.S\fR.  Some other common
6014 extensions for \*(C+ and assembly are also recognized.  If cpp does not
6015 recognize the extension, it will treat the file as C; this is the most
6016 generic mode.
6017 .Sp
6018 \&\fINote:\fR Previous versions of cpp accepted a \fB\-lang\fR option
6019 which selected both the language and the standards conformance level.
6020 This option has been removed, because it conflicts with the \fB\-l\fR
6021 option.
6022 .IP "\fB\-std=\fR\fIstandard\fR" 4
6023 .IX Item "-std=standard"
6024 .PD 0
6025 .IP "\fB\-ansi\fR" 4
6026 .IX Item "-ansi"
6027 .PD
6028 Specify the standard to which the code should conform.  Currently \s-1CPP\s0
6029 knows about C and \*(C+ standards; others may be added in the future.
6030 .Sp
6031 \&\fIstandard\fR
6032 may be one of:
6033 .RS 4
6034 .ie n .IP """iso9899:1990""" 4
6035 .el .IP "\f(CWiso9899:1990\fR" 4
6036 .IX Item "iso9899:1990"
6037 .PD 0
6038 .ie n .IP """c89""" 4
6039 .el .IP "\f(CWc89\fR" 4
6040 .IX Item "c89"
6041 .PD
6042 The \s-1ISO\s0 C standard from 1990.  \fBc89\fR is the customary shorthand for
6043 this version of the standard.
6044 .Sp
6045 The \fB\-ansi\fR option is equivalent to \fB\-std=c89\fR.
6046 .ie n .IP """iso9899:199409""" 4
6047 .el .IP "\f(CWiso9899:199409\fR" 4
6048 .IX Item "iso9899:199409"
6049 The 1990 C standard, as amended in 1994.
6050 .ie n .IP """iso9899:1999""" 4
6051 .el .IP "\f(CWiso9899:1999\fR" 4
6052 .IX Item "iso9899:1999"
6053 .PD 0
6054 .ie n .IP """c99""" 4
6055 .el .IP "\f(CWc99\fR" 4
6056 .IX Item "c99"
6057 .ie n .IP """iso9899:199x""" 4
6058 .el .IP "\f(CWiso9899:199x\fR" 4
6059 .IX Item "iso9899:199x"
6060 .ie n .IP """c9x""" 4
6061 .el .IP "\f(CWc9x\fR" 4
6062 .IX Item "c9x"
6063 .PD
6064 The revised \s-1ISO\s0 C standard, published in December 1999.  Before
6065 publication, this was known as C9X.
6066 .ie n .IP """gnu89""" 4
6067 .el .IP "\f(CWgnu89\fR" 4
6068 .IX Item "gnu89"
6069 The 1990 C standard plus \s-1GNU\s0 extensions.  This is the default.
6070 .ie n .IP """gnu99""" 4
6071 .el .IP "\f(CWgnu99\fR" 4
6072 .IX Item "gnu99"
6073 .PD 0
6074 .ie n .IP """gnu9x""" 4
6075 .el .IP "\f(CWgnu9x\fR" 4
6076 .IX Item "gnu9x"
6077 .PD
6078 The 1999 C standard plus \s-1GNU\s0 extensions.
6079 .ie n .IP """c++98""" 4
6080 .el .IP "\f(CWc++98\fR" 4
6081 .IX Item "c++98"
6082 The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
6083 .ie n .IP """gnu++98""" 4
6084 .el .IP "\f(CWgnu++98\fR" 4
6085 .IX Item "gnu++98"
6086 The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
6087 default for \*(C+ code.
6088 .RE
6089 .RS 4
6090 .RE
6091 .IP "\fB\-I\-\fR" 4
6092 .IX Item "-I-"
6093 Split the include path.  Any directories specified with \fB\-I\fR
6094 options before \fB\-I\-\fR are searched only for headers requested with
6095 \&\f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR; they are not searched for
6096 \&\f(CW\*(C`#include\ <\f(CIfile\f(CW>\*(C'\fR.  If additional directories are
6097 specified with \fB\-I\fR options after the \fB\-I\-\fR, those
6098 directories are searched for all \fB#include\fR directives.
6099 .Sp
6100 In addition, \fB\-I\-\fR inhibits the use of the directory of the current
6101 file directory as the first search directory for \f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR.
6102 This option has been deprecated.
6103 .IP "\fB\-nostdinc\fR" 4
6104 .IX Item "-nostdinc"
6105 Do not search the standard system directories for header files.
6106 Only the directories you have specified with \fB\-I\fR options
6107 (and the directory of the current file, if appropriate) are searched.
6108 .IP "\fB\-nostdinc++\fR" 4
6109 .IX Item "-nostdinc++"
6110 Do not search for header files in the \*(C+\-specific standard directories,
6111 but do still search the other standard directories.  (This option is
6112 used when building the \*(C+ library.)
6113 .IP "\fB\-include\fR \fIfile\fR" 4
6114 .IX Item "-include file"
6115 Process \fIfile\fR as if \f(CW\*(C`#include "file"\*(C'\fR appeared as the first
6116 line of the primary source file.  However, the first directory searched
6117 for \fIfile\fR is the preprocessor's working directory \fIinstead of\fR
6118 the directory containing the main source file.  If not found there, it
6119 is searched for in the remainder of the \f(CW\*(C`#include "..."\*(C'\fR search
6120 chain as normal.
6121 .Sp
6122 If multiple \fB\-include\fR options are given, the files are included
6123 in the order they appear on the command line.
6124 .IP "\fB\-imacros\fR \fIfile\fR" 4
6125 .IX Item "-imacros file"
6126 Exactly like \fB\-include\fR, except that any output produced by
6127 scanning \fIfile\fR is thrown away.  Macros it defines remain defined.
6128 This allows you to acquire all the macros from a header without also
6129 processing its declarations.
6130 .Sp
6131 All files specified by \fB\-imacros\fR are processed before all files
6132 specified by \fB\-include\fR.
6133 .IP "\fB\-idirafter\fR \fIdir\fR" 4
6134 .IX Item "-idirafter dir"
6135 Search \fIdir\fR for header files, but do it \fIafter\fR all
6136 directories specified with \fB\-I\fR and the standard system directories
6137 have been exhausted.  \fIdir\fR is treated as a system include directory.
6138 .IP "\fB\-iprefix\fR \fIprefix\fR" 4
6139 .IX Item "-iprefix prefix"
6140 Specify \fIprefix\fR as the prefix for subsequent \fB\-iwithprefix\fR
6141 options.  If the prefix represents a directory, you should include the
6142 final \fB/\fR.
6143 .IP "\fB\-iwithprefix\fR \fIdir\fR" 4
6144 .IX Item "-iwithprefix dir"
6145 .PD 0
6146 .IP "\fB\-iwithprefixbefore\fR \fIdir\fR" 4
6147 .IX Item "-iwithprefixbefore dir"
6148 .PD
6149 Append \fIdir\fR to the prefix specified previously with
6150 \&\fB\-iprefix\fR, and add the resulting directory to the include search
6151 path.  \fB\-iwithprefixbefore\fR puts it in the same place \fB\-I\fR
6152 would; \fB\-iwithprefix\fR puts it where \fB\-idirafter\fR would.
6153 .IP "\fB\-isysroot\fR \fIdir\fR" 4
6154 .IX Item "-isysroot dir"
6155 This option is like the \fB\-\-sysroot\fR option, but applies only to
6156 header files.  See the \fB\-\-sysroot\fR option for more information.
6157 .IP "\fB\-imultilib\fR \fIdir\fR" 4
6158 .IX Item "-imultilib dir"
6159 Use \fIdir\fR as a subdirectory of the directory containing
6160 target-specific \*(C+ headers.
6161 .IP "\fB\-isystem\fR \fIdir\fR" 4
6162 .IX Item "-isystem dir"
6163 Search \fIdir\fR for header files, after all directories specified by
6164 \&\fB\-I\fR but before the standard system directories.  Mark it
6165 as a system directory, so that it gets the same special treatment as
6166 is applied to the standard system directories.
6167 .IP "\fB\-iquote\fR \fIdir\fR" 4
6168 .IX Item "-iquote dir"
6169 Search \fIdir\fR only for header files requested with
6170 \&\f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR; they are not searched for
6171 \&\f(CW\*(C`#include\ <\f(CIfile\f(CW>\*(C'\fR, before all directories specified by
6172 \&\fB\-I\fR and before the standard system directories.
6173 .IP "\fB\-fdollars\-in\-identifiers\fR" 4
6174 .IX Item "-fdollars-in-identifiers"
6175 Accept \fB$\fR in identifiers.
6176 .IP "\fB\-fextended\-identifiers\fR" 4
6177 .IX Item "-fextended-identifiers"
6178 Accept universal character names in identifiers.  This option is
6179 experimental; in a future version of \s-1GCC\s0, it will be enabled by
6180 default for C99 and \*(C+.
6181 .IP "\fB\-fpreprocessed\fR" 4
6182 .IX Item "-fpreprocessed"
6183 Indicate to the preprocessor that the input file has already been
6184 preprocessed.  This suppresses things like macro expansion, trigraph
6185 conversion, escaped newline splicing, and processing of most directives.
6186 The preprocessor still recognizes and removes comments, so that you can
6187 pass a file preprocessed with \fB\-C\fR to the compiler without
6188 problems.  In this mode the integrated preprocessor is little more than
6189 a tokenizer for the front ends.
6190 .Sp
6191 \&\fB\-fpreprocessed\fR is implicit if the input file has one of the
6192 extensions \fB.i\fR, \fB.ii\fR or \fB.mi\fR.  These are the
6193 extensions that \s-1GCC\s0 uses for preprocessed files created by
6194 \&\fB\-save\-temps\fR.
6195 .IP "\fB\-ftabstop=\fR\fIwidth\fR" 4
6196 .IX Item "-ftabstop=width"
6197 Set the distance between tab stops.  This helps the preprocessor report
6198 correct column numbers in warnings or errors, even if tabs appear on the
6199 line.  If the value is less than 1 or greater than 100, the option is
6200 ignored.  The default is 8.
6201 .IP "\fB\-fexec\-charset=\fR\fIcharset\fR" 4
6202 .IX Item "-fexec-charset=charset"
6203 Set the execution character set, used for string and character
6204 constants.  The default is \s-1UTF\-8\s0.  \fIcharset\fR can be any encoding
6205 supported by the system's \f(CW\*(C`iconv\*(C'\fR library routine.
6206 .IP "\fB\-fwide\-exec\-charset=\fR\fIcharset\fR" 4
6207 .IX Item "-fwide-exec-charset=charset"
6208 Set the wide execution character set, used for wide string and
6209 character constants.  The default is \s-1UTF\-32\s0 or \s-1UTF\-16\s0, whichever
6210 corresponds to the width of \f(CW\*(C`wchar_t\*(C'\fR.  As with
6211 \&\fB\-fexec\-charset\fR, \fIcharset\fR can be any encoding supported
6212 by the system's \f(CW\*(C`iconv\*(C'\fR library routine; however, you will have
6213 problems with encodings that do not fit exactly in \f(CW\*(C`wchar_t\*(C'\fR.
6214 .IP "\fB\-finput\-charset=\fR\fIcharset\fR" 4
6215 .IX Item "-finput-charset=charset"
6216 Set the input character set, used for translation from the character
6217 set of the input file to the source character set used by \s-1GCC\s0.  If the
6218 locale does not specify, or \s-1GCC\s0 cannot get this information from the
6219 locale, the default is \s-1UTF\-8\s0.  This can be overridden by either the locale
6220 or this command line option.  Currently the command line option takes
6221 precedence if there's a conflict.  \fIcharset\fR can be any encoding
6222 supported by the system's \f(CW\*(C`iconv\*(C'\fR library routine.
6223 .IP "\fB\-fworking\-directory\fR" 4
6224 .IX Item "-fworking-directory"
6225 Enable generation of linemarkers in the preprocessor output that will
6226 let the compiler know the current working directory at the time of
6227 preprocessing.  When this option is enabled, the preprocessor will
6228 emit, after the initial linemarker, a second linemarker with the
6229 current working directory followed by two slashes.  \s-1GCC\s0 will use this
6230 directory, when it's present in the preprocessed input, as the
6231 directory emitted as the current working directory in some debugging
6232 information formats.  This option is implicitly enabled if debugging
6233 information is enabled, but this can be inhibited with the negated
6234 form \fB\-fno\-working\-directory\fR.  If the \fB\-P\fR flag is
6235 present in the command line, this option has no effect, since no
6236 \&\f(CW\*(C`#line\*(C'\fR directives are emitted whatsoever.
6237 .IP "\fB\-fno\-show\-column\fR" 4
6238 .IX Item "-fno-show-column"
6239 Do not print column numbers in diagnostics.  This may be necessary if
6240 diagnostics are being scanned by a program that does not understand the
6241 column numbers, such as \fBdejagnu\fR.
6242 .IP "\fB\-A\fR \fIpredicate\fR\fB=\fR\fIanswer\fR" 4
6243 .IX Item "-A predicate=answer"
6244 Make an assertion with the predicate \fIpredicate\fR and answer
6245 \&\fIanswer\fR.  This form is preferred to the older form \fB\-A\fR
6246 \&\fIpredicate\fR\fB(\fR\fIanswer\fR\fB)\fR, which is still supported, because
6247 it does not use shell special characters.
6248 .IP "\fB\-A \-\fR\fIpredicate\fR\fB=\fR\fIanswer\fR" 4
6249 .IX Item "-A -predicate=answer"
6250 Cancel an assertion with the predicate \fIpredicate\fR and answer
6251 \&\fIanswer\fR.
6252 .IP "\fB\-dCHARS\fR" 4
6253 .IX Item "-dCHARS"
6254 \&\fI\s-1CHARS\s0\fR is a sequence of one or more of the following characters,
6255 and must not be preceded by a space.  Other characters are interpreted
6256 by the compiler proper, or reserved for future versions of \s-1GCC\s0, and so
6257 are silently ignored.  If you specify characters whose behavior
6258 conflicts, the result is undefined.
6259 .RS 4
6260 .IP "\fBM\fR" 4
6261 .IX Item "M"
6262 Instead of the normal output, generate a list of \fB#define\fR
6263 directives for all the macros defined during the execution of the
6264 preprocessor, including predefined macros.  This gives you a way of
6265 finding out what is predefined in your version of the preprocessor.
6266 Assuming you have no file \fIfoo.h\fR, the command
6267 .Sp
6268 .Vb 1
6269 \&        touch foo.h; cpp -dM foo.h
6270 .Ve
6271 .Sp
6272 will show all the predefined macros.
6273 .IP "\fBD\fR" 4
6274 .IX Item "D"
6275 Like \fBM\fR except in two respects: it does \fInot\fR include the
6276 predefined macros, and it outputs \fIboth\fR the \fB#define\fR
6277 directives and the result of preprocessing.  Both kinds of output go to
6278 the standard output file.
6279 .IP "\fBN\fR" 4
6280 .IX Item "N"
6281 Like \fBD\fR, but emit only the macro names, not their expansions.
6282 .IP "\fBI\fR" 4
6283 .IX Item "I"
6284 Output \fB#include\fR directives in addition to the result of
6285 preprocessing.
6286 .RE
6287 .RS 4
6288 .RE
6289 .IP "\fB\-P\fR" 4
6290 .IX Item "-P"
6291 Inhibit generation of linemarkers in the output from the preprocessor.
6292 This might be useful when running the preprocessor on something that is
6293 not C code, and will be sent to a program which might be confused by the
6294 linemarkers.
6295 .IP "\fB\-C\fR" 4
6296 .IX Item "-C"
6297 Do not discard comments.  All comments are passed through to the output
6298 file, except for comments in processed directives, which are deleted
6299 along with the directive.
6300 .Sp
6301 You should be prepared for side effects when using \fB\-C\fR; it
6302 causes the preprocessor to treat comments as tokens in their own right.
6303 For example, comments appearing at the start of what would be a
6304 directive line have the effect of turning that line into an ordinary
6305 source line, since the first token on the line is no longer a \fB#\fR.
6306 .IP "\fB\-CC\fR" 4
6307 .IX Item "-CC"
6308 Do not discard comments, including during macro expansion.  This is
6309 like \fB\-C\fR, except that comments contained within macros are
6310 also passed through to the output file where the macro is expanded.
6311 .Sp
6312 In addition to the side-effects of the \fB\-C\fR option, the
6313 \&\fB\-CC\fR option causes all \*(C+\-style comments inside a macro
6314 to be converted to C\-style comments.  This is to prevent later use
6315 of that macro from inadvertently commenting out the remainder of
6316 the source line.
6317 .Sp
6318 The \fB\-CC\fR option is generally used to support lint comments.
6319 .IP "\fB\-traditional\-cpp\fR" 4
6320 .IX Item "-traditional-cpp"
6321 Try to imitate the behavior of old-fashioned C preprocessors, as
6322 opposed to \s-1ISO\s0 C preprocessors.
6323 .IP "\fB\-trigraphs\fR" 4
6324 .IX Item "-trigraphs"
6325 Process trigraph sequences.
6326 These are three-character sequences, all starting with \fB??\fR, that
6327 are defined by \s-1ISO\s0 C to stand for single characters.  For example,
6328 \&\fB??/\fR stands for \fB\e\fR, so \fB'??/n'\fR is a character
6329 constant for a newline.  By default, \s-1GCC\s0 ignores trigraphs, but in
6330 standard-conforming modes it converts them.  See the \fB\-std\fR and
6331 \&\fB\-ansi\fR options.
6332 .Sp
6333 The nine trigraphs and their replacements are
6334 .Sp
6335 .Vb 2
6336 \&        Trigraph:       ??(  ??)  ??<  ??>  ??=  ??/  ??'  ??!  ??-
6337 \&        Replacement:      [    ]    {    }    #    \e    ^    |    ~
6338 .Ve
6339 .IP "\fB\-remap\fR" 4
6340 .IX Item "-remap"
6341 Enable special code to work around file systems which only permit very
6342 short file names, such as \s-1MS\-DOS\s0.
6343 .IP "\fB\-\-help\fR" 4
6344 .IX Item "--help"
6345 .PD 0
6346 .IP "\fB\-\-target\-help\fR" 4
6347 .IX Item "--target-help"
6348 .PD
6349 Print text describing all the command line options instead of
6350 preprocessing anything.
6351 .IP "\fB\-v\fR" 4
6352 .IX Item "-v"
6353 Verbose mode.  Print out \s-1GNU\s0 \s-1CPP\s0's version number at the beginning of
6354 execution, and report the final form of the include path.
6355 .IP "\fB\-H\fR" 4
6356 .IX Item "-H"
6357 Print the name of each header file used, in addition to other normal
6358 activities.  Each name is indented to show how deep in the
6359 \&\fB#include\fR stack it is.  Precompiled header files are also
6360 printed, even if they are found to be invalid; an invalid precompiled
6361 header file is printed with \fB...x\fR and a valid one with \fB...!\fR .
6362 .IP "\fB\-version\fR" 4
6363 .IX Item "-version"
6364 .PD 0
6365 .IP "\fB\-\-version\fR" 4
6366 .IX Item "--version"
6367 .PD
6368 Print out \s-1GNU\s0 \s-1CPP\s0's version number.  With one dash, proceed to
6369 preprocess as normal.  With two dashes, exit immediately.
6370 .Sh "Passing Options to the Assembler"
6371 .IX Subsection "Passing Options to the Assembler"
6372 You can pass options to the assembler.
6373 .IP "\fB\-Wa,\fR\fIoption\fR" 4
6374 .IX Item "-Wa,option"
6375 Pass \fIoption\fR as an option to the assembler.  If \fIoption\fR
6376 contains commas, it is split into multiple options at the commas.
6377 .IP "\fB\-Xassembler\fR \fIoption\fR" 4
6378 .IX Item "-Xassembler option"
6379 Pass \fIoption\fR as an option to the assembler.  You can use this to
6380 supply system-specific assembler options which \s-1GCC\s0 does not know how to
6381 recognize.
6382 .Sp
6383 If you want to pass an option that takes an argument, you must use
6384 \&\fB\-Xassembler\fR twice, once for the option and once for the argument.
6385 .Sh "Options for Linking"
6386 .IX Subsection "Options for Linking"
6387 These options come into play when the compiler links object files into
6388 an executable output file.  They are meaningless if the compiler is
6389 not doing a link step.
6390 .IP "\fIobject-file-name\fR" 4
6391 .IX Item "object-file-name"
6392 A file name that does not end in a special recognized suffix is
6393 considered to name an object file or library.  (Object files are
6394 distinguished from libraries by the linker according to the file
6395 contents.)  If linking is done, these object files are used as input
6396 to the linker.
6397 .IP "\fB\-c\fR" 4
6398 .IX Item "-c"
6399 .PD 0
6400 .IP "\fB\-S\fR" 4
6401 .IX Item "-S"
6402 .IP "\fB\-E\fR" 4
6403 .IX Item "-E"
6404 .PD
6405 If any of these options is used, then the linker is not run, and
6406 object file names should not be used as arguments.  
6407 .IP "\fB\-l\fR\fIlibrary\fR" 4
6408 .IX Item "-llibrary"
6409 .PD 0
6410 .IP "\fB\-l\fR \fIlibrary\fR" 4
6411 .IX Item "-l library"
6412 .PD
6413 Search the library named \fIlibrary\fR when linking.  (The second
6414 alternative with the library as a separate argument is only for
6415 \&\s-1POSIX\s0 compliance and is not recommended.)
6416 .Sp
6417 It makes a difference where in the command you write this option; the
6418 linker searches and processes libraries and object files in the order they
6419 are specified.  Thus, \fBfoo.o \-lz bar.o\fR searches library \fBz\fR
6420 after file \fIfoo.o\fR but before \fIbar.o\fR.  If \fIbar.o\fR refers
6421 to functions in \fBz\fR, those functions may not be loaded.
6422 .Sp
6423 The linker searches a standard list of directories for the library,
6424 which is actually a file named \fIlib\fIlibrary\fI.a\fR.  The linker
6425 then uses this file as if it had been specified precisely by name.
6426 .Sp
6427 The directories searched include several standard system directories
6428 plus any that you specify with \fB\-L\fR.
6429 .Sp
6430 Normally the files found this way are library files\-\-\-archive files
6431 whose members are object files.  The linker handles an archive file by
6432 scanning through it for members which define symbols that have so far
6433 been referenced but not defined.  But if the file that is found is an
6434 ordinary object file, it is linked in the usual fashion.  The only
6435 difference between using an \fB\-l\fR option and specifying a file name
6436 is that \fB\-l\fR surrounds \fIlibrary\fR with \fBlib\fR and \fB.a\fR
6437 and searches several directories.
6438 .IP "\fB\-nostartfiles\fR" 4
6439 .IX Item "-nostartfiles"
6440 Do not use the standard system startup files when linking.
6441 The standard system libraries are used normally, unless \fB\-nostdlib\fR
6442 or \fB\-nodefaultlibs\fR is used.
6443 .IP "\fB\-nodefaultlibs\fR" 4
6444 .IX Item "-nodefaultlibs"
6445 Do not use the standard system libraries when linking.
6446 Only the libraries you specify will be passed to the linker.
6447 The standard startup files are used normally, unless \fB\-nostartfiles\fR
6448 is used.  The compiler may generate calls to \f(CW\*(C`memcmp\*(C'\fR,
6449 \&\f(CW\*(C`memset\*(C'\fR, \f(CW\*(C`memcpy\*(C'\fR and \f(CW\*(C`memmove\*(C'\fR.
6450 These entries are usually resolved by entries in
6451 libc.  These entry points should be supplied through some other
6452 mechanism when this option is specified.
6453 .IP "\fB\-nostdlib\fR" 4
6454 .IX Item "-nostdlib"
6455 Do not use the standard system startup files or libraries when linking.
6456 No startup files and only the libraries you specify will be passed to
6457 the linker.  The compiler may generate calls to \f(CW\*(C`memcmp\*(C'\fR, \f(CW\*(C`memset\*(C'\fR,
6458 \&\f(CW\*(C`memcpy\*(C'\fR and \f(CW\*(C`memmove\*(C'\fR.
6459 These entries are usually resolved by entries in
6460 libc.  These entry points should be supplied through some other
6461 mechanism when this option is specified.
6462 .Sp
6463 One of the standard libraries bypassed by \fB\-nostdlib\fR and
6464 \&\fB\-nodefaultlibs\fR is \fIlibgcc.a\fR, a library of internal subroutines
6465 that \s-1GCC\s0 uses to overcome shortcomings of particular machines, or special
6466 needs for some languages.
6467 .Sp
6468 In most cases, you need \fIlibgcc.a\fR even when you want to avoid
6469 other standard libraries.  In other words, when you specify \fB\-nostdlib\fR
6470 or \fB\-nodefaultlibs\fR you should usually specify \fB\-lgcc\fR as well.
6471 This ensures that you have no unresolved references to internal \s-1GCC\s0
6472 library subroutines.  (For example, \fB_\|_main\fR, used to ensure \*(C+
6473 constructors will be called.)
6474 .IP "\fB\-pie\fR" 4
6475 .IX Item "-pie"
6476 Produce a position independent executable on targets which support it.
6477 For predictable results, you must also specify the same set of options
6478 that were used to generate code (\fB\-fpie\fR, \fB\-fPIE\fR,
6479 or model suboptions) when you specify this option.
6480 .IP "\fB\-rdynamic\fR" 4
6481 .IX Item "-rdynamic"
6482 Pass the flag \fB\-export\-dynamic\fR to the \s-1ELF\s0 linker, on targets
6483 that support it. This instructs the linker to add all symbols, not
6484 only used ones, to the dynamic symbol table. This option is needed
6485 for some uses of \f(CW\*(C`dlopen\*(C'\fR or to allow obtaining backtraces
6486 from within a program.
6487 .IP "\fB\-s\fR" 4
6488 .IX Item "-s"
6489 Remove all symbol table and relocation information from the executable.
6490 .IP "\fB\-static\fR" 4
6491 .IX Item "-static"
6492 On systems that support dynamic linking, this prevents linking with the shared
6493 libraries.  On other systems, this option has no effect.
6494 .IP "\fB\-shared\fR" 4
6495 .IX Item "-shared"
6496 Produce a shared object which can then be linked with other objects to
6497 form an executable.  Not all systems support this option.  For predictable
6498 results, you must also specify the same set of options that were used to
6499 generate code (\fB\-fpic\fR, \fB\-fPIC\fR, or model suboptions)
6500 when you specify this option.[1]
6501 .IP "\fB\-shared\-libgcc\fR" 4
6502 .IX Item "-shared-libgcc"
6503 .PD 0
6504 .IP "\fB\-static\-libgcc\fR" 4
6505 .IX Item "-static-libgcc"
6506 .PD
6507 On systems that provide \fIlibgcc\fR as a shared library, these options
6508 force the use of either the shared or static version respectively.
6509 If no shared version of \fIlibgcc\fR was built when the compiler was
6510 configured, these options have no effect.
6511 .Sp
6512 There are several situations in which an application should use the
6513 shared \fIlibgcc\fR instead of the static version.  The most common
6514 of these is when the application wishes to throw and catch exceptions
6515 across different shared libraries.  In that case, each of the libraries
6516 as well as the application itself should use the shared \fIlibgcc\fR.
6517 .Sp
6518 Therefore, the G++ and \s-1GCJ\s0 drivers automatically add
6519 \&\fB\-shared\-libgcc\fR whenever you build a shared library or a main
6520 executable, because \*(C+ and Java programs typically use exceptions, so
6521 this is the right thing to do.
6522 .Sp
6523 If, instead, you use the \s-1GCC\s0 driver to create shared libraries, you may
6524 find that they will not always be linked with the shared \fIlibgcc\fR.
6525 If \s-1GCC\s0 finds, at its configuration time, that you have a non-GNU linker
6526 or a \s-1GNU\s0 linker that does not support option \fB\-\-eh\-frame\-hdr\fR,
6527 it will link the shared version of \fIlibgcc\fR into shared libraries
6528 by default.  Otherwise, it will take advantage of the linker and optimize
6529 away the linking with the shared version of \fIlibgcc\fR, linking with
6530 the static version of libgcc by default.  This allows exceptions to
6531 propagate through such shared libraries, without incurring relocation
6532 costs at library load time.
6533 .Sp
6534 However, if a library or main executable is supposed to throw or catch
6535 exceptions, you must link it using the G++ or \s-1GCJ\s0 driver, as appropriate
6536 for the languages used in the program, or using the option
6537 \&\fB\-shared\-libgcc\fR, such that it is linked with the shared
6538 \&\fIlibgcc\fR.
6539 .IP "\fB\-symbolic\fR" 4
6540 .IX Item "-symbolic"
6541 Bind references to global symbols when building a shared object.  Warn
6542 about any unresolved references (unless overridden by the link editor
6543 option \fB\-Xlinker \-z \-Xlinker defs\fR).  Only a few systems support
6544 this option.
6545 .IP "\fB\-Xlinker\fR \fIoption\fR" 4
6546 .IX Item "-Xlinker option"
6547 Pass \fIoption\fR as an option to the linker.  You can use this to
6548 supply system-specific linker options which \s-1GCC\s0 does not know how to
6549 recognize.
6550 .Sp
6551 If you want to pass an option that takes an argument, you must use
6552 \&\fB\-Xlinker\fR twice, once for the option and once for the argument.
6553 For example, to pass \fB\-assert definitions\fR, you must write
6554 \&\fB\-Xlinker \-assert \-Xlinker definitions\fR.  It does not work to write
6555 \&\fB\-Xlinker \*(L"\-assert definitions\*(R"\fR, because this passes the entire
6556 string as a single argument, which is not what the linker expects.
6557 .IP "\fB\-Wl,\fR\fIoption\fR" 4
6558 .IX Item "-Wl,option"
6559 Pass \fIoption\fR as an option to the linker.  If \fIoption\fR contains
6560 commas, it is split into multiple options at the commas.
6561 .IP "\fB\-u\fR \fIsymbol\fR" 4
6562 .IX Item "-u symbol"
6563 Pretend the symbol \fIsymbol\fR is undefined, to force linking of
6564 library modules to define it.  You can use \fB\-u\fR multiple times with
6565 different symbols to force loading of additional library modules.
6566 .Sh "Options for Directory Search"
6567 .IX Subsection "Options for Directory Search"
6568 These options specify directories to search for header files, for
6569 libraries and for parts of the compiler:
6570 .IP "\fB\-I\fR\fIdir\fR" 4
6571 .IX Item "-Idir"
6572 Add the directory \fIdir\fR to the head of the list of directories to be
6573 searched for header files.  This can be used to override a system header
6574 file, substituting your own version, since these directories are
6575 searched before the system header file directories.  However, you should
6576 not use this option to add directories that contain vendor-supplied
6577 system header files (use \fB\-isystem\fR for that).  If you use more than
6578 one \fB\-I\fR option, the directories are scanned in left-to-right
6579 order; the standard system directories come after.
6580 .Sp
6581 If a standard system include directory, or a directory specified with
6582 \&\fB\-isystem\fR, is also specified with \fB\-I\fR, the \fB\-I\fR
6583 option will be ignored.  The directory will still be searched but as a
6584 system directory at its normal position in the system include chain.
6585 This is to ensure that \s-1GCC\s0's procedure to fix buggy system headers and
6586 the ordering for the include_next directive are not inadvertently changed.
6587 If you really need to change the search order for system directories,
6588 use the \fB\-nostdinc\fR and/or \fB\-isystem\fR options.
6589 .IP "\fB\-iquote\fR\fIdir\fR" 4
6590 .IX Item "-iquotedir"
6591 Add the directory \fIdir\fR to the head of the list of directories to
6592 be searched for header files only for the case of \fB#include
6593 "\fR\fIfile\fR\fB"\fR; they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR,
6594 otherwise just like \fB\-I\fR.
6595 .IP "\fB\-L\fR\fIdir\fR" 4
6596 .IX Item "-Ldir"
6597 Add directory \fIdir\fR to the list of directories to be searched
6598 for \fB\-l\fR.
6599 .IP "\fB\-B\fR\fIprefix\fR" 4
6600 .IX Item "-Bprefix"
6601 This option specifies where to find the executables, libraries,
6602 include files, and data files of the compiler itself.
6603 .Sp
6604 The compiler driver program runs one or more of the subprograms
6605 \&\fIcpp\fR, \fIcc1\fR, \fIas\fR and \fIld\fR.  It tries
6606 \&\fIprefix\fR as a prefix for each program it tries to run, both with and
6607 without \fImachine\fR\fB/\fR\fIversion\fR\fB/\fR.
6608 .Sp
6609 For each subprogram to be run, the compiler driver first tries the
6610 \&\fB\-B\fR prefix, if any.  If that name is not found, or if \fB\-B\fR
6611 was not specified, the driver tries two standard prefixes, which are
6612 \&\fI/usr/lib/gcc/\fR and \fI/usr/local/lib/gcc/\fR.  If neither of
6613 those results in a file name that is found, the unmodified program
6614 name is searched for using the directories specified in your
6615 \&\fB\s-1PATH\s0\fR environment variable.
6616 .Sp
6617 The compiler will check to see if the path provided by the \fB\-B\fR
6618 refers to a directory, and if necessary it will add a directory
6619 separator character at the end of the path.
6620 .Sp
6621 \&\fB\-B\fR prefixes that effectively specify directory names also apply
6622 to libraries in the linker, because the compiler translates these
6623 options into \fB\-L\fR options for the linker.  They also apply to
6624 includes files in the preprocessor, because the compiler translates these
6625 options into \fB\-isystem\fR options for the preprocessor.  In this case,
6626 the compiler appends \fBinclude\fR to the prefix.
6627 .Sp
6628 The run-time support file \fIlibgcc.a\fR can also be searched for using
6629 the \fB\-B\fR prefix, if needed.  If it is not found there, the two
6630 standard prefixes above are tried, and that is all.  The file is left
6631 out of the link if it is not found by those means.
6632 .Sp
6633 Another way to specify a prefix much like the \fB\-B\fR prefix is to use
6634 the environment variable \fB\s-1GCC_EXEC_PREFIX\s0\fR.  
6635 .Sp
6636 As a special kludge, if the path provided by \fB\-B\fR is
6637 \&\fI[dir/]stage\fIN\fI/\fR, where \fIN\fR is a number in the range 0 to
6638 9, then it will be replaced by \fI[dir/]include\fR.  This is to help
6639 with boot-strapping the compiler.
6640 .IP "\fB\-specs=\fR\fIfile\fR" 4
6641 .IX Item "-specs=file"
6642 Process \fIfile\fR after the compiler reads in the standard \fIspecs\fR
6643 file, in order to override the defaults that the \fIgcc\fR driver
6644 program uses when determining what switches to pass to \fIcc1\fR,
6645 \&\fIcc1plus\fR, \fIas\fR, \fIld\fR, etc.  More than one
6646 \&\fB\-specs=\fR\fIfile\fR can be specified on the command line, and they
6647 are processed in order, from left to right.
6648 .IP "\fB\-\-sysroot=\fR\fIdir\fR" 4
6649 .IX Item "--sysroot=dir"
6650 Use \fIdir\fR as the logical root directory for headers and libraries.
6651 For example, if the compiler would normally search for headers in
6652 \&\fI/usr/include\fR and libraries in \fI/usr/lib\fR, it will instead
6653 search \fI\fIdir\fI/usr/include\fR and \fI\fIdir\fI/usr/lib\fR.  
6654 .Sp
6655 If you use both this option and the \fB\-isysroot\fR option, then
6656 the \fB\-\-sysroot\fR option will apply to libraries, but the
6657 \&\fB\-isysroot\fR option will apply to header files.
6658 .Sp
6659 The \s-1GNU\s0 linker (beginning with version 2.16) has the necessary support
6660 for this option.  If your linker does not support this option, the
6661 header file aspect of \fB\-\-sysroot\fR will still work, but the
6662 library aspect will not.
6663 .IP "\fB\-I\-\fR" 4
6664 .IX Item "-I-"
6665 This option has been deprecated.  Please use \fB\-iquote\fR instead for
6666 \&\fB\-I\fR directories before the \fB\-I\-\fR and remove the \fB\-I\-\fR.
6667 Any directories you specify with \fB\-I\fR options before the \fB\-I\-\fR
6668 option are searched only for the case of \fB#include "\fR\fIfile\fR\fB"\fR;
6669 they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR.
6670 .Sp
6671 If additional directories are specified with \fB\-I\fR options after
6672 the \fB\-I\-\fR, these directories are searched for all \fB#include\fR
6673 directives.  (Ordinarily \fIall\fR \fB\-I\fR directories are used
6674 this way.)
6675 .Sp
6676 In addition, the \fB\-I\-\fR option inhibits the use of the current
6677 directory (where the current input file came from) as the first search
6678 directory for \fB#include "\fR\fIfile\fR\fB"\fR.  There is no way to
6679 override this effect of \fB\-I\-\fR.  With \fB\-I.\fR you can specify
6680 searching the directory which was current when the compiler was
6681 invoked.  That is not exactly the same as what the preprocessor does
6682 by default, but it is often satisfactory.
6683 .Sp
6684 \&\fB\-I\-\fR does not inhibit the use of the standard system directories
6685 for header files.  Thus, \fB\-I\-\fR and \fB\-nostdinc\fR are
6686 independent.
6687 .Sh "Specifying Target Machine and Compiler Version"
6688 .IX Subsection "Specifying Target Machine and Compiler Version"
6689 The usual way to run \s-1GCC\s0 is to run the executable called \fIgcc\fR, or
6690 \&\fI<machine>\-gcc\fR when cross\-compiling, or
6691 \&\fI<machine>\-gcc\-<version>\fR to run a version other than the one that
6692 was installed last.  Sometimes this is inconvenient, so \s-1GCC\s0 provides
6693 options that will switch to another cross-compiler or version.
6694 .IP "\fB\-b\fR \fImachine\fR" 4
6695 .IX Item "-b machine"
6696 The argument \fImachine\fR specifies the target machine for compilation.
6697 .Sp
6698 The value to use for \fImachine\fR is the same as was specified as the
6699 machine type when configuring \s-1GCC\s0 as a cross\-compiler.  For
6700 example, if a cross-compiler was configured with \fBconfigure
6701 arm-elf\fR, meaning to compile for an arm processor with elf binaries,
6702 then you would specify \fB\-b arm-elf\fR to run that cross compiler.
6703 Because there are other options beginning with \fB\-b\fR, the
6704 configuration must contain a hyphen. 
6705 .IP "\fB\-V\fR \fIversion\fR" 4
6706 .IX Item "-V version"
6707 The argument \fIversion\fR specifies which version of \s-1GCC\s0 to run.
6708 This is useful when multiple versions are installed.  For example,
6709 \&\fIversion\fR might be \fB4.0\fR, meaning to run \s-1GCC\s0 version 4.0.
6710 .PP
6711 The \fB\-V\fR and \fB\-b\fR options work by running the
6712 \&\fI<machine>\-gcc\-<version>\fR executable, so there's no real reason to
6713 use them if you can just run that directly.
6714 .Sh "Hardware Models and Configurations"
6715 .IX Subsection "Hardware Models and Configurations"
6716 Earlier we discussed the standard option \fB\-b\fR which chooses among
6717 different installed compilers for completely different target
6718 machines, such as \s-1VAX\s0 vs. 68000 vs. 80386.
6719 .PP
6720 In addition, each of these target machine types can have its own
6721 special options, starting with \fB\-m\fR, to choose among various
6722 hardware models or configurations\-\-\-for example, 68010 vs 68020,
6723 floating coprocessor or none.  A single installed version of the
6724 compiler can compile for any model or configuration, according to the
6725 options specified.
6726 .PP
6727 Some configurations of the compiler also support additional special
6728 options, usually for compatibility with other compilers on the same
6729 platform.
6730 .PP
6731 \fI\s-1ARC\s0 Options\fR
6732 .IX Subsection "ARC Options"
6733 .PP
6734 These options are defined for \s-1ARC\s0 implementations:
6735 .IP "\fB\-EL\fR" 4
6736 .IX Item "-EL"
6737 Compile code for little endian mode.  This is the default.
6738 .IP "\fB\-EB\fR" 4
6739 .IX Item "-EB"
6740 Compile code for big endian mode.
6741 .IP "\fB\-mmangle\-cpu\fR" 4
6742 .IX Item "-mmangle-cpu"
6743 Prepend the name of the cpu to all public symbol names.
6744 In multiple-processor systems, there are many \s-1ARC\s0 variants with different
6745 instruction and register set characteristics.  This flag prevents code
6746 compiled for one cpu to be linked with code compiled for another.
6747 No facility exists for handling variants that are \*(L"almost identical\*(R".
6748 This is an all or nothing option.
6749 .IP "\fB\-mcpu=\fR\fIcpu\fR" 4
6750 .IX Item "-mcpu=cpu"
6751 Compile code for \s-1ARC\s0 variant \fIcpu\fR.
6752 Which variants are supported depend on the configuration.
6753 All variants support \fB\-mcpu=base\fR, this is the default.
6754 .IP "\fB\-mtext=\fR\fItext-section\fR" 4
6755 .IX Item "-mtext=text-section"
6756 .PD 0
6757 .IP "\fB\-mdata=\fR\fIdata-section\fR" 4
6758 .IX Item "-mdata=data-section"
6759 .IP "\fB\-mrodata=\fR\fIreadonly-data-section\fR" 4
6760 .IX Item "-mrodata=readonly-data-section"
6761 .PD
6762 Put functions, data, and readonly data in \fItext-section\fR,
6763 \&\fIdata-section\fR, and \fIreadonly-data-section\fR respectively
6764 by default.  This can be overridden with the \f(CW\*(C`section\*(C'\fR attribute.
6765 .PP
6766 \fI\s-1ARM\s0 Options\fR
6767 .IX Subsection "ARM Options"
6768 .PP
6769 These \fB\-m\fR options are defined for Advanced \s-1RISC\s0 Machines (\s-1ARM\s0)
6770 architectures:
6771 .IP "\fB\-mabi=\fR\fIname\fR" 4
6772 .IX Item "-mabi=name"
6773 Generate code for the specified \s-1ABI\s0.  Permissible values are: \fBapcs-gnu\fR,
6774 \&\fBatpcs\fR, \fBaapcs\fR, \fBaapcs-linux\fR and \fBiwmmxt\fR.
6775 .IP "\fB\-mapcs\-frame\fR" 4
6776 .IX Item "-mapcs-frame"
6777 Generate a stack frame that is compliant with the \s-1ARM\s0 Procedure Call
6778 Standard for all functions, even if this is not strictly necessary for
6779 correct execution of the code.  Specifying \fB\-fomit\-frame\-pointer\fR
6780 with this option will cause the stack frames not to be generated for
6781 leaf functions.  The default is \fB\-mno\-apcs\-frame\fR.
6782 .IP "\fB\-mapcs\fR" 4
6783 .IX Item "-mapcs"
6784 This is a synonym for \fB\-mapcs\-frame\fR.
6785 .IP "\fB\-mthumb\-interwork\fR" 4
6786 .IX Item "-mthumb-interwork"
6787 Generate code which supports calling between the \s-1ARM\s0 and Thumb
6788 instruction sets.  Without this option the two instruction sets cannot
6789 be reliably used inside one program.  The default is
6790 \&\fB\-mno\-thumb\-interwork\fR, since slightly larger code is generated
6791 when \fB\-mthumb\-interwork\fR is specified.
6792 .IP "\fB\-mno\-sched\-prolog\fR" 4
6793 .IX Item "-mno-sched-prolog"
6794 Prevent the reordering of instructions in the function prolog, or the
6795 merging of those instruction with the instructions in the function's
6796 body.  This means that all functions will start with a recognizable set
6797 of instructions (or in fact one of a choice from a small set of
6798 different function prologues), and this information can be used to
6799 locate the start if functions inside an executable piece of code.  The
6800 default is \fB\-msched\-prolog\fR.
6801 .IP "\fB\-mhard\-float\fR" 4
6802 .IX Item "-mhard-float"
6803 Generate output containing floating point instructions.  This is the
6804 default.
6805 .IP "\fB\-msoft\-float\fR" 4
6806 .IX Item "-msoft-float"
6807 Generate output containing library calls for floating point.
6808 \&\fBWarning:\fR the requisite libraries are not available for all \s-1ARM\s0
6809 targets.  Normally the facilities of the machine's usual C compiler are
6810 used, but this cannot be done directly in cross\-compilation.  You must make
6811 your own arrangements to provide suitable library functions for
6812 cross\-compilation.
6813 .Sp
6814 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
6815 therefore, it is only useful if you compile \fIall\fR of a program with
6816 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
6817 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
6818 this to work.
6819 .IP "\fB\-mfloat\-abi=\fR\fIname\fR" 4
6820 .IX Item "-mfloat-abi=name"
6821 Specifies which \s-1ABI\s0 to use for floating point values.  Permissible values
6822 are: \fBsoft\fR, \fBsoftfp\fR and \fBhard\fR.
6823 .Sp
6824 \&\fBsoft\fR and \fBhard\fR are equivalent to \fB\-msoft\-float\fR
6825 and \fB\-mhard\-float\fR respectively.  \fBsoftfp\fR allows the generation
6826 of floating point instructions, but still uses the soft-float calling
6827 conventions.
6828 .IP "\fB\-mlittle\-endian\fR" 4
6829 .IX Item "-mlittle-endian"
6830 Generate code for a processor running in little-endian mode.  This is
6831 the default for all standard configurations.
6832 .IP "\fB\-mbig\-endian\fR" 4
6833 .IX Item "-mbig-endian"
6834 Generate code for a processor running in big-endian mode; the default is
6835 to compile code for a little-endian processor.
6836 .IP "\fB\-mwords\-little\-endian\fR" 4
6837 .IX Item "-mwords-little-endian"
6838 This option only applies when generating code for big-endian processors.
6839 Generate code for a little-endian word order but a big-endian byte
6840 order.  That is, a byte order of the form \fB32107654\fR.  Note: this
6841 option should only be used if you require compatibility with code for
6842 big-endian \s-1ARM\s0 processors generated by versions of the compiler prior to
6843 2.8.
6844 .IP "\fB\-mcpu=\fR\fIname\fR" 4
6845 .IX Item "-mcpu=name"
6846 This specifies the name of the target \s-1ARM\s0 processor.  \s-1GCC\s0 uses this name
6847 to determine what kind of instructions it can emit when generating
6848 assembly code.  Permissible names are: \fBarm2\fR, \fBarm250\fR,
6849 \&\fBarm3\fR, \fBarm6\fR, \fBarm60\fR, \fBarm600\fR, \fBarm610\fR,
6850 \&\fBarm620\fR, \fBarm7\fR, \fBarm7m\fR, \fBarm7d\fR, \fBarm7dm\fR,
6851 \&\fBarm7di\fR, \fBarm7dmi\fR, \fBarm70\fR, \fBarm700\fR,
6852 \&\fBarm700i\fR, \fBarm710\fR, \fBarm710c\fR, \fBarm7100\fR,
6853 \&\fBarm7500\fR, \fBarm7500fe\fR, \fBarm7tdmi\fR, \fBarm7tdmi\-s\fR,
6854 \&\fBarm8\fR, \fBstrongarm\fR, \fBstrongarm110\fR, \fBstrongarm1100\fR,
6855 \&\fBarm8\fR, \fBarm810\fR, \fBarm9\fR, \fBarm9e\fR, \fBarm920\fR,
6856 \&\fBarm920t\fR, \fBarm922t\fR, \fBarm946e\-s\fR, \fBarm966e\-s\fR,
6857 \&\fBarm968e\-s\fR, \fBarm926ej\-s\fR, \fBarm940t\fR, \fBarm9tdmi\fR,
6858 \&\fBarm10tdmi\fR, \fBarm1020t\fR, \fBarm1026ej\-s\fR,
6859 \&\fBarm10e\fR, \fBarm1020e\fR, \fBarm1022e\fR,
6860 \&\fBarm1136j\-s\fR, \fBarm1136jf\-s\fR, \fBmpcore\fR, \fBmpcorenovfp\fR,
6861 \&\fBarm1176jz\-s\fR, \fBarm1176jzf\-s\fR, \fBxscale\fR, \fBiwmmxt\fR,
6862 \&\fBep9312\fR.
6863 .IP "\fB\-mtune=\fR\fIname\fR" 4
6864 .IX Item "-mtune=name"
6865 This option is very similar to the \fB\-mcpu=\fR option, except that
6866 instead of specifying the actual target processor type, and hence
6867 restricting which instructions can be used, it specifies that \s-1GCC\s0 should
6868 tune the performance of the code as if the target were of the type
6869 specified in this option, but still choosing the instructions that it
6870 will generate based on the cpu specified by a \fB\-mcpu=\fR option.
6871 For some \s-1ARM\s0 implementations better performance can be obtained by using
6872 this option.
6873 .IP "\fB\-march=\fR\fIname\fR" 4
6874 .IX Item "-march=name"
6875 This specifies the name of the target \s-1ARM\s0 architecture.  \s-1GCC\s0 uses this
6876 name to determine what kind of instructions it can emit when generating
6877 assembly code.  This option can be used in conjunction with or instead
6878 of the \fB\-mcpu=\fR option.  Permissible names are: \fBarmv2\fR,
6879 \&\fBarmv2a\fR, \fBarmv3\fR, \fBarmv3m\fR, \fBarmv4\fR, \fBarmv4t\fR,
6880 \&\fBarmv5\fR, \fBarmv5t\fR, \fBarmv5te\fR, \fBarmv6\fR, \fBarmv6j\fR,
6881 \&\fBiwmmxt\fR, \fBep9312\fR.
6882 .IP "\fB\-mfpu=\fR\fIname\fR" 4
6883 .IX Item "-mfpu=name"
6884 .PD 0
6885 .IP "\fB\-mfpe=\fR\fInumber\fR" 4
6886 .IX Item "-mfpe=number"
6887 .IP "\fB\-mfp=\fR\fInumber\fR" 4
6888 .IX Item "-mfp=number"
6889 .PD
6890 This specifies what floating point hardware (or hardware emulation) is
6891 available on the target.  Permissible names are: \fBfpa\fR, \fBfpe2\fR,
6892 \&\fBfpe3\fR, \fBmaverick\fR, \fBvfp\fR.  \fB\-mfp\fR and \fB\-mfpe\fR
6893 are synonyms for \fB\-mfpu\fR=\fBfpe\fR\fInumber\fR, for compatibility
6894 with older versions of \s-1GCC\s0.
6895 .Sp
6896 If \fB\-msoft\-float\fR is specified this specifies the format of
6897 floating point values.
6898 .IP "\fB\-mstructure\-size\-boundary=\fR\fIn\fR" 4
6899 .IX Item "-mstructure-size-boundary=n"
6900 The size of all structures and unions will be rounded up to a multiple
6901 of the number of bits set by this option.  Permissible values are 8, 32
6902 and 64.  The default value varies for different toolchains.  For the \s-1COFF\s0
6903 targeted toolchain the default value is 8.  A value of 64 is only allowed
6904 if the underlying \s-1ABI\s0 supports it.
6905 .Sp
6906 Specifying the larger number can produce faster, more efficient code, but
6907 can also increase the size of the program.  Different values are potentially
6908 incompatible.  Code compiled with one value cannot necessarily expect to
6909 work with code or libraries compiled with another value, if they exchange
6910 information using structures or unions.
6911 .IP "\fB\-mabort\-on\-noreturn\fR" 4
6912 .IX Item "-mabort-on-noreturn"
6913 Generate a call to the function \f(CW\*(C`abort\*(C'\fR at the end of a
6914 \&\f(CW\*(C`noreturn\*(C'\fR function.  It will be executed if the function tries to
6915 return.
6916 .IP "\fB\-mlong\-calls\fR" 4
6917 .IX Item "-mlong-calls"
6918 .PD 0
6919 .IP "\fB\-mno\-long\-calls\fR" 4
6920 .IX Item "-mno-long-calls"
6921 .PD
6922 Tells the compiler to perform function calls by first loading the
6923 address of the function into a register and then performing a subroutine
6924 call on this register.  This switch is needed if the target function
6925 will lie outside of the 64 megabyte addressing range of the offset based
6926 version of subroutine call instruction.
6927 .Sp
6928 Even if this switch is enabled, not all function calls will be turned
6929 into long calls.  The heuristic is that static functions, functions
6930 which have the \fBshort-call\fR attribute, functions that are inside
6931 the scope of a \fB#pragma no_long_calls\fR directive and functions whose
6932 definitions have already been compiled within the current compilation
6933 unit, will not be turned into long calls.  The exception to this rule is
6934 that weak function definitions, functions with the \fBlong-call\fR
6935 attribute or the \fBsection\fR attribute, and functions that are within
6936 the scope of a \fB#pragma long_calls\fR directive, will always be
6937 turned into long calls.
6938 .Sp
6939 This feature is not enabled by default.  Specifying
6940 \&\fB\-mno\-long\-calls\fR will restore the default behavior, as will
6941 placing the function calls within the scope of a \fB#pragma
6942 long_calls_off\fR directive.  Note these switches have no effect on how
6943 the compiler generates code to handle function calls via function
6944 pointers.
6945 .IP "\fB\-mnop\-fun\-dllimport\fR" 4
6946 .IX Item "-mnop-fun-dllimport"
6947 Disable support for the \f(CW\*(C`dllimport\*(C'\fR attribute.
6948 .IP "\fB\-msingle\-pic\-base\fR" 4
6949 .IX Item "-msingle-pic-base"
6950 Treat the register used for \s-1PIC\s0 addressing as read\-only, rather than
6951 loading it in the prologue for each function.  The run-time system is
6952 responsible for initializing this register with an appropriate value
6953 before execution begins.
6954 .IP "\fB\-mpic\-register=\fR\fIreg\fR" 4
6955 .IX Item "-mpic-register=reg"
6956 Specify the register to be used for \s-1PIC\s0 addressing.  The default is R10
6957 unless stack-checking is enabled, when R9 is used.
6958 .IP "\fB\-mcirrus\-fix\-invalid\-insns\fR" 4
6959 .IX Item "-mcirrus-fix-invalid-insns"
6960 Insert NOPs into the instruction stream to in order to work around
6961 problems with invalid Maverick instruction combinations.  This option
6962 is only valid if the \fB\-mcpu=ep9312\fR option has been used to
6963 enable generation of instructions for the Cirrus Maverick floating
6964 point co\-processor.  This option is not enabled by default, since the
6965 problem is only present in older Maverick implementations.  The default
6966 can be re-enabled by use of the \fB\-mno\-cirrus\-fix\-invalid\-insns\fR
6967 switch.
6968 .IP "\fB\-mpoke\-function\-name\fR" 4
6969 .IX Item "-mpoke-function-name"
6970 Write the name of each function into the text section, directly
6971 preceding the function prologue.  The generated code is similar to this:
6972 .Sp
6973 .Vb 9
6974 \&             t0
6975 \&                 .ascii "arm_poke_function_name", 0
6976 \&                 .align
6977 \&             t1
6978 \&                 .word 0xff000000 + (t1 - t0)
6979 \&             arm_poke_function_name
6980 \&                 mov     ip, sp
6981 \&                 stmfd   sp!, {fp, ip, lr, pc}
6982 \&                 sub     fp, ip, #4
6983 .Ve
6984 .Sp
6985 When performing a stack backtrace, code can inspect the value of
6986 \&\f(CW\*(C`pc\*(C'\fR stored at \f(CW\*(C`fp + 0\*(C'\fR.  If the trace function then looks at
6987 location \f(CW\*(C`pc \- 12\*(C'\fR and the top 8 bits are set, then we know that
6988 there is a function name embedded immediately preceding this location
6989 and has length \f(CW\*(C`((pc[\-3]) & 0xff000000)\*(C'\fR.
6990 .IP "\fB\-mthumb\fR" 4
6991 .IX Item "-mthumb"
6992 Generate code for the 16\-bit Thumb instruction set.  The default is to
6993 use the 32\-bit \s-1ARM\s0 instruction set.
6994 .IP "\fB\-mtpcs\-frame\fR" 4
6995 .IX Item "-mtpcs-frame"
6996 Generate a stack frame that is compliant with the Thumb Procedure Call
6997 Standard for all non-leaf functions.  (A leaf function is one that does
6998 not call any other functions.)  The default is \fB\-mno\-tpcs\-frame\fR.
6999 .IP "\fB\-mtpcs\-leaf\-frame\fR" 4
7000 .IX Item "-mtpcs-leaf-frame"
7001 Generate a stack frame that is compliant with the Thumb Procedure Call
7002 Standard for all leaf functions.  (A leaf function is one that does
7003 not call any other functions.)  The default is \fB\-mno\-apcs\-leaf\-frame\fR.
7004 .IP "\fB\-mcallee\-super\-interworking\fR" 4
7005 .IX Item "-mcallee-super-interworking"
7006 Gives all externally visible functions in the file being compiled an \s-1ARM\s0
7007 instruction set header which switches to Thumb mode before executing the
7008 rest of the function.  This allows these functions to be called from
7009 non-interworking code.
7010 .IP "\fB\-mcaller\-super\-interworking\fR" 4
7011 .IX Item "-mcaller-super-interworking"
7012 Allows calls via function pointers (including virtual functions) to
7013 execute correctly regardless of whether the target code has been
7014 compiled for interworking or not.  There is a small overhead in the cost
7015 of executing a function pointer if this option is enabled.
7016 .IP "\fB\-mtp=\fR\fIname\fR" 4
7017 .IX Item "-mtp=name"
7018 Specify the access model for the thread local storage pointer.  The valid
7019 models are \fBsoft\fR, which generates calls to \f(CW\*(C`_\|_aeabi_read_tp\*(C'\fR,
7020 \&\fBcp15\fR, which fetches the thread pointer from \f(CW\*(C`cp15\*(C'\fR directly
7021 (supported in the arm6k architecture), and \fBauto\fR, which uses the
7022 best available method for the selected processor.  The default setting is
7023 \&\fBauto\fR.
7024 .PP
7025 \fI\s-1AVR\s0 Options\fR
7026 .IX Subsection "AVR Options"
7027 .PP
7028 These options are defined for \s-1AVR\s0 implementations:
7029 .IP "\fB\-mmcu=\fR\fImcu\fR" 4
7030 .IX Item "-mmcu=mcu"
7031 Specify \s-1ATMEL\s0 \s-1AVR\s0 instruction set or \s-1MCU\s0 type.
7032 .Sp
7033 Instruction set avr1 is for the minimal \s-1AVR\s0 core, not supported by the C
7034 compiler, only for assembler programs (\s-1MCU\s0 types: at90s1200, attiny10,
7035 attiny11, attiny12, attiny15, attiny28).
7036 .Sp
7037 Instruction set avr2 (default) is for the classic \s-1AVR\s0 core with up to
7038 8K program memory space (\s-1MCU\s0 types: at90s2313, at90s2323, attiny22,
7039 at90s2333, at90s2343, at90s4414, at90s4433, at90s4434, at90s8515,
7040 at90c8534, at90s8535).
7041 .Sp
7042 Instruction set avr3 is for the classic \s-1AVR\s0 core with up to 128K program
7043 memory space (\s-1MCU\s0 types: atmega103, atmega603, at43usb320, at76c711).
7044 .Sp
7045 Instruction set avr4 is for the enhanced \s-1AVR\s0 core with up to 8K program
7046 memory space (\s-1MCU\s0 types: atmega8, atmega83, atmega85).
7047 .Sp
7048 Instruction set avr5 is for the enhanced \s-1AVR\s0 core with up to 128K program
7049 memory space (\s-1MCU\s0 types: atmega16, atmega161, atmega163, atmega32, atmega323,
7050 atmega64, atmega128, at43usb355, at94k).
7051 .IP "\fB\-msize\fR" 4
7052 .IX Item "-msize"
7053 Output instruction sizes to the asm file.
7054 .IP "\fB\-minit\-stack=\fR\fIN\fR" 4
7055 .IX Item "-minit-stack=N"
7056 Specify the initial stack address, which may be a symbol or numeric value,
7057 \&\fB_\|_stack\fR is the default.
7058 .IP "\fB\-mno\-interrupts\fR" 4
7059 .IX Item "-mno-interrupts"
7060 Generated code is not compatible with hardware interrupts.
7061 Code size will be smaller.
7062 .IP "\fB\-mcall\-prologues\fR" 4
7063 .IX Item "-mcall-prologues"
7064 Functions prologues/epilogues expanded as call to appropriate
7065 subroutines.  Code size will be smaller.
7066 .IP "\fB\-mno\-tablejump\fR" 4
7067 .IX Item "-mno-tablejump"
7068 Do not generate tablejump insns which sometimes increase code size.
7069 .IP "\fB\-mtiny\-stack\fR" 4
7070 .IX Item "-mtiny-stack"
7071 Change only the low 8 bits of the stack pointer.
7072 .IP "\fB\-mint8\fR" 4
7073 .IX Item "-mint8"
7074 Assume int to be 8 bit integer.  This affects the sizes of all types: A
7075 char will be 1 byte, an int will be 1 byte, an long will be 2 bytes
7076 and long long will be 4 bytes.  Please note that this option does not
7077 comply to the C standards, but it will provide you with smaller code
7078 size.
7079 .PP
7080 \fIBlackfin Options\fR
7081 .IX Subsection "Blackfin Options"
7082 .IP "\fB\-momit\-leaf\-frame\-pointer\fR" 4
7083 .IX Item "-momit-leaf-frame-pointer"
7084 Don't keep the frame pointer in a register for leaf functions.  This
7085 avoids the instructions to save, set up and restore frame pointers and
7086 makes an extra register available in leaf functions.  The option
7087 \&\fB\-fomit\-frame\-pointer\fR removes the frame pointer for all functions
7088 which might make debugging harder.
7089 .IP "\fB\-mspecld\-anomaly\fR" 4
7090 .IX Item "-mspecld-anomaly"
7091 When enabled, the compiler will ensure that the generated code does not
7092 contain speculative loads after jump instructions.  This option is enabled
7093 by default.
7094 .IP "\fB\-mno\-specld\-anomaly\fR" 4
7095 .IX Item "-mno-specld-anomaly"
7096 Don't generate extra code to prevent speculative loads from occurring.
7097 .IP "\fB\-mcsync\-anomaly\fR" 4
7098 .IX Item "-mcsync-anomaly"
7099 When enabled, the compiler will ensure that the generated code does not
7100 contain \s-1CSYNC\s0 or \s-1SSYNC\s0 instructions too soon after conditional branches.
7101 This option is enabled by default.
7102 .IP "\fB\-mno\-csync\-anomaly\fR" 4
7103 .IX Item "-mno-csync-anomaly"
7104 Don't generate extra code to prevent \s-1CSYNC\s0 or \s-1SSYNC\s0 instructions from
7105 occurring too soon after a conditional branch.
7106 .IP "\fB\-mlow\-64k\fR" 4
7107 .IX Item "-mlow-64k"
7108 When enabled, the compiler is free to take advantage of the knowledge that
7109 the entire program fits into the low 64k of memory.
7110 .IP "\fB\-mno\-low\-64k\fR" 4
7111 .IX Item "-mno-low-64k"
7112 Assume that the program is arbitrarily large.  This is the default.
7113 .IP "\fB\-mid\-shared\-library\fR" 4
7114 .IX Item "-mid-shared-library"
7115 Generate code that supports shared libraries via the library \s-1ID\s0 method.
7116 This allows for execute in place and shared libraries in an environment
7117 without virtual memory management.  This option implies \fB\-fPIC\fR.
7118 .IP "\fB\-mno\-id\-shared\-library\fR" 4
7119 .IX Item "-mno-id-shared-library"
7120 Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
7121 This is the default.
7122 .IP "\fB\-mshared\-library\-id=n\fR" 4
7123 .IX Item "-mshared-library-id=n"
7124 Specified the identification number of the \s-1ID\s0 based shared library being
7125 compiled.  Specifying a value of 0 will generate more compact code, specifying
7126 other values will force the allocation of that number to the current
7127 library but is no more space or time efficient than omitting this option.
7128 .IP "\fB\-mlong\-calls\fR" 4
7129 .IX Item "-mlong-calls"
7130 .PD 0
7131 .IP "\fB\-mno\-long\-calls\fR" 4
7132 .IX Item "-mno-long-calls"
7133 .PD
7134 Tells the compiler to perform function calls by first loading the
7135 address of the function into a register and then performing a subroutine
7136 call on this register.  This switch is needed if the target function
7137 will lie outside of the 24 bit addressing range of the offset based
7138 version of subroutine call instruction.
7139 .Sp
7140 This feature is not enabled by default.  Specifying
7141 \&\fB\-mno\-long\-calls\fR will restore the default behavior.  Note these
7142 switches have no effect on how the compiler generates code to handle
7143 function calls via function pointers.
7144 .PP
7145 \fI\s-1CRIS\s0 Options\fR
7146 .IX Subsection "CRIS Options"
7147 .PP
7148 These options are defined specifically for the \s-1CRIS\s0 ports.
7149 .IP "\fB\-march=\fR\fIarchitecture-type\fR" 4
7150 .IX Item "-march=architecture-type"
7151 .PD 0
7152 .IP "\fB\-mcpu=\fR\fIarchitecture-type\fR" 4
7153 .IX Item "-mcpu=architecture-type"
7154 .PD
7155 Generate code for the specified architecture.  The choices for
7156 \&\fIarchitecture-type\fR are \fBv3\fR, \fBv8\fR and \fBv10\fR for
7157 respectively \s-1ETRAX\s0\ 4, \s-1ETRAX\s0\ 100, and \s-1ETRAX\s0\ 100\ \s-1LX\s0.
7158 Default is \fBv0\fR except for cris\-axis\-linux\-gnu, where the default is
7159 \&\fBv10\fR.
7160 .IP "\fB\-mtune=\fR\fIarchitecture-type\fR" 4
7161 .IX Item "-mtune=architecture-type"
7162 Tune to \fIarchitecture-type\fR everything applicable about the generated
7163 code, except for the \s-1ABI\s0 and the set of available instructions.  The
7164 choices for \fIarchitecture-type\fR are the same as for
7165 \&\fB\-march=\fR\fIarchitecture-type\fR.
7166 .IP "\fB\-mmax\-stack\-frame=\fR\fIn\fR" 4
7167 .IX Item "-mmax-stack-frame=n"
7168 Warn when the stack frame of a function exceeds \fIn\fR bytes.
7169 .IP "\fB\-melinux\-stacksize=\fR\fIn\fR" 4
7170 .IX Item "-melinux-stacksize=n"
7171 Only available with the \fBcris-axis-aout\fR target.  Arranges for
7172 indications in the program to the kernel loader that the stack of the
7173 program should be set to \fIn\fR bytes.
7174 .IP "\fB\-metrax4\fR" 4
7175 .IX Item "-metrax4"
7176 .PD 0
7177 .IP "\fB\-metrax100\fR" 4
7178 .IX Item "-metrax100"
7179 .PD
7180 The options \fB\-metrax4\fR and \fB\-metrax100\fR are synonyms for
7181 \&\fB\-march=v3\fR and \fB\-march=v8\fR respectively.
7182 .IP "\fB\-mmul\-bug\-workaround\fR" 4
7183 .IX Item "-mmul-bug-workaround"
7184 .PD 0
7185 .IP "\fB\-mno\-mul\-bug\-workaround\fR" 4
7186 .IX Item "-mno-mul-bug-workaround"
7187 .PD
7188 Work around a bug in the \f(CW\*(C`muls\*(C'\fR and \f(CW\*(C`mulu\*(C'\fR instructions for \s-1CPU\s0
7189 models where it applies.  This option is active by default.
7190 .IP "\fB\-mpdebug\fR" 4
7191 .IX Item "-mpdebug"
7192 Enable CRIS-specific verbose debug-related information in the assembly
7193 code.  This option also has the effect to turn off the \fB#NO_APP\fR
7194 formatted-code indicator to the assembler at the beginning of the
7195 assembly file.
7196 .IP "\fB\-mcc\-init\fR" 4
7197 .IX Item "-mcc-init"
7198 Do not use condition-code results from previous instruction; always emit
7199 compare and test instructions before use of condition codes.
7200 .IP "\fB\-mno\-side\-effects\fR" 4
7201 .IX Item "-mno-side-effects"
7202 Do not emit instructions with side-effects in addressing modes other than
7203 post\-increment.
7204 .IP "\fB\-mstack\-align\fR" 4
7205 .IX Item "-mstack-align"
7206 .PD 0
7207 .IP "\fB\-mno\-stack\-align\fR" 4
7208 .IX Item "-mno-stack-align"
7209 .IP "\fB\-mdata\-align\fR" 4
7210 .IX Item "-mdata-align"
7211 .IP "\fB\-mno\-data\-align\fR" 4
7212 .IX Item "-mno-data-align"
7213 .IP "\fB\-mconst\-align\fR" 4
7214 .IX Item "-mconst-align"
7215 .IP "\fB\-mno\-const\-align\fR" 4
7216 .IX Item "-mno-const-align"
7217 .PD
7218 These options (no\-options) arranges (eliminate arrangements) for the
7219 stack\-frame, individual data and constants to be aligned for the maximum
7220 single data access size for the chosen \s-1CPU\s0 model.  The default is to
7221 arrange for 32\-bit alignment.  \s-1ABI\s0 details such as structure layout are
7222 not affected by these options.
7223 .IP "\fB\-m32\-bit\fR" 4
7224 .IX Item "-m32-bit"
7225 .PD 0
7226 .IP "\fB\-m16\-bit\fR" 4
7227 .IX Item "-m16-bit"
7228 .IP "\fB\-m8\-bit\fR" 4
7229 .IX Item "-m8-bit"
7230 .PD
7231 Similar to the stack\- data\- and const-align options above, these options
7232 arrange for stack\-frame, writable data and constants to all be 32\-bit,
7233 16\-bit or 8\-bit aligned.  The default is 32\-bit alignment.
7234 .IP "\fB\-mno\-prologue\-epilogue\fR" 4
7235 .IX Item "-mno-prologue-epilogue"
7236 .PD 0
7237 .IP "\fB\-mprologue\-epilogue\fR" 4
7238 .IX Item "-mprologue-epilogue"
7239 .PD
7240 With \fB\-mno\-prologue\-epilogue\fR, the normal function prologue and
7241 epilogue that sets up the stack-frame are omitted and no return
7242 instructions or return sequences are generated in the code.  Use this
7243 option only together with visual inspection of the compiled code: no
7244 warnings or errors are generated when call-saved registers must be saved,
7245 or storage for local variable needs to be allocated.
7246 .IP "\fB\-mno\-gotplt\fR" 4
7247 .IX Item "-mno-gotplt"
7248 .PD 0
7249 .IP "\fB\-mgotplt\fR" 4
7250 .IX Item "-mgotplt"
7251 .PD
7252 With \fB\-fpic\fR and \fB\-fPIC\fR, don't generate (do generate)
7253 instruction sequences that load addresses for functions from the \s-1PLT\s0 part
7254 of the \s-1GOT\s0 rather than (traditional on other architectures) calls to the
7255 \&\s-1PLT\s0.  The default is \fB\-mgotplt\fR.
7256 .IP "\fB\-maout\fR" 4
7257 .IX Item "-maout"
7258 Legacy no-op option only recognized with the cris-axis-aout target.
7259 .IP "\fB\-melf\fR" 4
7260 .IX Item "-melf"
7261 Legacy no-op option only recognized with the cris-axis-elf and
7262 cris-axis-linux-gnu targets.
7263 .IP "\fB\-melinux\fR" 4
7264 .IX Item "-melinux"
7265 Only recognized with the cris-axis-aout target, where it selects a
7266 GNU/linux\-like multilib, include files and instruction set for
7267 \&\fB\-march=v8\fR.
7268 .IP "\fB\-mlinux\fR" 4
7269 .IX Item "-mlinux"
7270 Legacy no-op option only recognized with the cris-axis-linux-gnu target.
7271 .IP "\fB\-sim\fR" 4
7272 .IX Item "-sim"
7273 This option, recognized for the cris-axis-aout and cris-axis-elf arranges
7274 to link with input-output functions from a simulator library.  Code,
7275 initialized data and zero-initialized data are allocated consecutively.
7276 .IP "\fB\-sim2\fR" 4
7277 .IX Item "-sim2"
7278 Like \fB\-sim\fR, but pass linker options to locate initialized data at
7279 0x40000000 and zero-initialized data at 0x80000000.
7280 .PP
7281 \fI\s-1CRX\s0 Options\fR
7282 .IX Subsection "CRX Options"
7283 .PP
7284 These options are defined specifically for the \s-1CRX\s0 ports.
7285 .IP "\fB\-mmac\fR" 4
7286 .IX Item "-mmac"
7287 Enable the use of multiply-accumulate instructions. Disabled by default.
7288 .IP "\fB\-mpush\-args\fR" 4
7289 .IX Item "-mpush-args"
7290 Push instructions will be used to pass outgoing arguments when functions
7291 are called. Enabled by default.
7292 .PP
7293 \fIDarwin Options\fR
7294 .IX Subsection "Darwin Options"
7295 .PP
7296 These options are defined for all architectures running the Darwin operating
7297 system.
7298 .PP
7299 \&\s-1FSF\s0 \s-1GCC\s0 on Darwin does not create \*(L"fat\*(R" object files; it will create
7300 an object file for the single architecture that it was built to
7301 target.  Apple's \s-1GCC\s0 on Darwin does create \*(L"fat\*(R" files if multiple
7302 \&\fB\-arch\fR options are used; it does so by running the compiler or
7303 linker multiple times and joining the results together with
7304 \&\fIlipo\fR.
7305 .PP
7306 The subtype of the file created (like \fBppc7400\fR or \fBppc970\fR or
7307 \&\fBi686\fR) is determined by the flags that specify the \s-1ISA\s0
7308 that \s-1GCC\s0 is targetting, like \fB\-mcpu\fR or \fB\-march\fR.  The
7309 \&\fB\-force_cpusubtype_ALL\fR option can be used to override this.
7310 .PP
7311 The Darwin tools vary in their behavior when presented with an \s-1ISA\s0
7312 mismatch.  The assembler, \fIas\fR, will only permit instructions to
7313 be used that are valid for the subtype of the file it is generating,
7314 so you cannot put 64\-bit instructions in an \fBppc750\fR object file.
7315 The linker for shared libraries, \fI/usr/bin/libtool\fR, will fail
7316 and print an error if asked to create a shared library with a less
7317 restrictive subtype than its input files (for instance, trying to put
7318 a \fBppc970\fR object file in a \fBppc7400\fR library).  The linker
7319 for executables, \fIld\fR, will quietly give the executable the most
7320 restrictive subtype of any of its input files.
7321 .IP "\fB\-F\fR\fIdir\fR" 4
7322 .IX Item "-Fdir"
7323 Add the framework directory \fIdir\fR to the head of the list of
7324 directories to be searched for header files.  These directories are
7325 interleaved with those specified by \fB\-I\fR options and are
7326 scanned in a left-to-right order.
7327 .Sp
7328 A framework directory is a directory with frameworks in it.  A
7329 framework is a directory with a \fB\*(L"Headers\*(R"\fR and/or
7330 \&\fB\*(L"PrivateHeaders\*(R"\fR directory contained directly in it that ends
7331 in \fB\*(L".framework\*(R"\fR.  The name of a framework is the name of this
7332 directory excluding the \fB\*(L".framework\*(R"\fR.  Headers associated with
7333 the framework are found in one of those two directories, with
7334 \&\fB\*(L"Headers\*(R"\fR being searched first.  A subframework is a framework
7335 directory that is in a framework's \fB\*(L"Frameworks\*(R"\fR directory.
7336 Includes of subframework headers can only appear in a header of a
7337 framework that contains the subframework, or in a sibling subframework
7338 header.  Two subframeworks are siblings if they occur in the same
7339 framework.  A subframework should not have the same name as a
7340 framework, a warning will be issued if this is violated.  Currently a
7341 subframework cannot have subframeworks, in the future, the mechanism
7342 may be extended to support this.  The standard frameworks can be found
7343 in \fB\*(L"/System/Library/Frameworks\*(R"\fR and
7344 \&\fB\*(L"/Library/Frameworks\*(R"\fR.  An example include looks like
7345 \&\f(CW\*(C`#include <Framework/header.h>\*(C'\fR, where \fBFramework\fR denotes
7346 the name of the framework and header.h is found in the
7347 \&\fB\*(L"PrivateHeaders\*(R"\fR or \fB\*(L"Headers\*(R"\fR directory.
7348 .IP "\fB\-gused\fR" 4
7349 .IX Item "-gused"
7350 Emit debugging information for symbols that are used.  For \s-1STABS\s0
7351 debugging format, this enables \fB\-feliminate\-unused\-debug\-symbols\fR.
7352 This is by default \s-1ON\s0.
7353 .IP "\fB\-gfull\fR" 4
7354 .IX Item "-gfull"
7355 Emit debugging information for all symbols and types.
7356 .IP "\fB\-mmacosx\-version\-min=\fR\fIversion\fR" 4
7357 .IX Item "-mmacosx-version-min=version"
7358 The earliest version of MacOS X that this executable will run on
7359 is \fIversion\fR.  Typical values of \fIversion\fR include \f(CW10.1\fR,
7360 \&\f(CW10.2\fR, and \f(CW10.3.9\fR.
7361 .Sp
7362 The default for this option is to make choices that seem to be most
7363 useful.  
7364 .IP "\fB\-mkernel\fR" 4
7365 .IX Item "-mkernel"
7366 Enable kernel development mode.  The \fB\-mkernel\fR option sets
7367 \&\fB\-static\fR, \fB\-fno\-common\fR, \fB\-fno\-cxa\-atexit\fR,
7368 \&\fB\-fno\-exceptions\fR, \fB\-fno\-non\-call\-exceptions\fR,
7369 \&\fB\-fapple\-kext\fR, \fB\-fno\-weak\fR and \fB\-fno\-rtti\fR where
7370 applicable.  This mode also sets \fB\-mno\-altivec\fR,
7371 \&\fB\-msoft\-float\fR, \fB\-fno\-builtin\fR and
7372 \&\fB\-mlong\-branch\fR for PowerPC targets.
7373 .IP "\fB\-mone\-byte\-bool\fR" 4
7374 .IX Item "-mone-byte-bool"
7375 Override the defaults for \fBbool\fR so that \fBsizeof(bool)==1\fR.
7376 By default \fBsizeof(bool)\fR is \fB4\fR when compiling for
7377 Darwin/PowerPC and \fB1\fR when compiling for Darwin/x86, so this
7378 option has no effect on x86.
7379 .Sp
7380 \&\fBWarning:\fR The \fB\-mone\-byte\-bool\fR switch causes \s-1GCC\s0
7381 to generate code that is not binary compatible with code generated
7382 without that switch.  Using this switch may require recompiling all
7383 other modules in a program, including system libraries.  Use this
7384 switch to conform to a non-default data model.
7385 .IP "\fB\-mfix\-and\-continue\fR" 4
7386 .IX Item "-mfix-and-continue"
7387 .PD 0
7388 .IP "\fB\-ffix\-and\-continue\fR" 4
7389 .IX Item "-ffix-and-continue"
7390 .IP "\fB\-findirect\-data\fR" 4
7391 .IX Item "-findirect-data"
7392 .PD
7393 Generate code suitable for fast turn around development.  Needed to
7394 enable gdb to dynamically load \f(CW\*(C`.o\*(C'\fR files into already running
7395 programs.  \fB\-findirect\-data\fR and \fB\-ffix\-and\-continue\fR
7396 are provided for backwards compatibility.
7397 .IP "\fB\-all_load\fR" 4
7398 .IX Item "-all_load"
7399 Loads all members of static archive libraries.
7400 See man \fIld\fR\|(1) for more information.
7401 .IP "\fB\-arch_errors_fatal\fR" 4
7402 .IX Item "-arch_errors_fatal"
7403 Cause the errors having to do with files that have the wrong architecture
7404 to be fatal.
7405 .IP "\fB\-bind_at_load\fR" 4
7406 .IX Item "-bind_at_load"
7407 Causes the output file to be marked such that the dynamic linker will
7408 bind all undefined references when the file is loaded or launched.
7409 .IP "\fB\-bundle\fR" 4
7410 .IX Item "-bundle"
7411 Produce a Mach-o bundle format file.
7412 See man \fIld\fR\|(1) for more information.
7413 .IP "\fB\-bundle_loader\fR \fIexecutable\fR" 4
7414 .IX Item "-bundle_loader executable"
7415 This option specifies the \fIexecutable\fR that will be loading the build
7416 output file being linked.  See man \fIld\fR\|(1) for more information.
7417 .IP "\fB\-dynamiclib\fR" 4
7418 .IX Item "-dynamiclib"
7419 When passed this option, \s-1GCC\s0 will produce a dynamic library instead of
7420 an executable when linking, using the Darwin \fIlibtool\fR command.
7421 .IP "\fB\-force_cpusubtype_ALL\fR" 4
7422 .IX Item "-force_cpusubtype_ALL"
7423 This causes \s-1GCC\s0's output file to have the \fI\s-1ALL\s0\fR subtype, instead of
7424 one controlled by the \fB\-mcpu\fR or \fB\-march\fR option.
7425 .IP "\fB\-allowable_client\fR  \fIclient_name\fR" 4
7426 .IX Item "-allowable_client  client_name"
7427 .PD 0
7428 .IP "\fB\-client_name\fR" 4
7429 .IX Item "-client_name"
7430 .IP "\fB\-compatibility_version\fR" 4
7431 .IX Item "-compatibility_version"
7432 .IP "\fB\-current_version\fR" 4
7433 .IX Item "-current_version"
7434 .IP "\fB\-dead_strip\fR" 4
7435 .IX Item "-dead_strip"
7436 .IP "\fB\-dependency\-file\fR" 4
7437 .IX Item "-dependency-file"
7438 .IP "\fB\-dylib_file\fR" 4
7439 .IX Item "-dylib_file"
7440 .IP "\fB\-dylinker_install_name\fR" 4
7441 .IX Item "-dylinker_install_name"
7442 .IP "\fB\-dynamic\fR" 4
7443 .IX Item "-dynamic"
7444 .IP "\fB\-exported_symbols_list\fR" 4
7445 .IX Item "-exported_symbols_list"
7446 .IP "\fB\-filelist\fR" 4
7447 .IX Item "-filelist"
7448 .IP "\fB\-flat_namespace\fR" 4
7449 .IX Item "-flat_namespace"
7450 .IP "\fB\-force_flat_namespace\fR" 4
7451 .IX Item "-force_flat_namespace"
7452 .IP "\fB\-headerpad_max_install_names\fR" 4
7453 .IX Item "-headerpad_max_install_names"
7454 .IP "\fB\-image_base\fR" 4
7455 .IX Item "-image_base"
7456 .IP "\fB\-init\fR" 4
7457 .IX Item "-init"
7458 .IP "\fB\-install_name\fR" 4
7459 .IX Item "-install_name"
7460 .IP "\fB\-keep_private_externs\fR" 4
7461 .IX Item "-keep_private_externs"
7462 .IP "\fB\-multi_module\fR" 4
7463 .IX Item "-multi_module"
7464 .IP "\fB\-multiply_defined\fR" 4
7465 .IX Item "-multiply_defined"
7466 .IP "\fB\-multiply_defined_unused\fR" 4
7467 .IX Item "-multiply_defined_unused"
7468 .IP "\fB\-noall_load\fR" 4
7469 .IX Item "-noall_load"
7470 .IP "\fB\-no_dead_strip_inits_and_terms\fR" 4
7471 .IX Item "-no_dead_strip_inits_and_terms"
7472 .IP "\fB\-nofixprebinding\fR" 4
7473 .IX Item "-nofixprebinding"
7474 .IP "\fB\-nomultidefs\fR" 4
7475 .IX Item "-nomultidefs"
7476 .IP "\fB\-noprebind\fR" 4
7477 .IX Item "-noprebind"
7478 .IP "\fB\-noseglinkedit\fR" 4
7479 .IX Item "-noseglinkedit"
7480 .IP "\fB\-pagezero_size\fR" 4
7481 .IX Item "-pagezero_size"
7482 .IP "\fB\-prebind\fR" 4
7483 .IX Item "-prebind"
7484 .IP "\fB\-prebind_all_twolevel_modules\fR" 4
7485 .IX Item "-prebind_all_twolevel_modules"
7486 .IP "\fB\-private_bundle\fR" 4
7487 .IX Item "-private_bundle"
7488 .IP "\fB\-read_only_relocs\fR" 4
7489 .IX Item "-read_only_relocs"
7490 .IP "\fB\-sectalign\fR" 4
7491 .IX Item "-sectalign"
7492 .IP "\fB\-sectobjectsymbols\fR" 4
7493 .IX Item "-sectobjectsymbols"
7494 .IP "\fB\-whyload\fR" 4
7495 .IX Item "-whyload"
7496 .IP "\fB\-seg1addr\fR" 4
7497 .IX Item "-seg1addr"
7498 .IP "\fB\-sectcreate\fR" 4
7499 .IX Item "-sectcreate"
7500 .IP "\fB\-sectobjectsymbols\fR" 4
7501 .IX Item "-sectobjectsymbols"
7502 .IP "\fB\-sectorder\fR" 4
7503 .IX Item "-sectorder"
7504 .IP "\fB\-segaddr\fR" 4
7505 .IX Item "-segaddr"
7506 .IP "\fB\-segs_read_only_addr\fR" 4
7507 .IX Item "-segs_read_only_addr"
7508 .IP "\fB\-segs_read_write_addr\fR" 4
7509 .IX Item "-segs_read_write_addr"
7510 .IP "\fB\-seg_addr_table\fR" 4
7511 .IX Item "-seg_addr_table"
7512 .IP "\fB\-seg_addr_table_filename\fR" 4
7513 .IX Item "-seg_addr_table_filename"
7514 .IP "\fB\-seglinkedit\fR" 4
7515 .IX Item "-seglinkedit"
7516 .IP "\fB\-segprot\fR" 4
7517 .IX Item "-segprot"
7518 .IP "\fB\-segs_read_only_addr\fR" 4
7519 .IX Item "-segs_read_only_addr"
7520 .IP "\fB\-segs_read_write_addr\fR" 4
7521 .IX Item "-segs_read_write_addr"
7522 .IP "\fB\-single_module\fR" 4
7523 .IX Item "-single_module"
7524 .IP "\fB\-static\fR" 4
7525 .IX Item "-static"
7526 .IP "\fB\-sub_library\fR" 4
7527 .IX Item "-sub_library"
7528 .IP "\fB\-sub_umbrella\fR" 4
7529 .IX Item "-sub_umbrella"
7530 .IP "\fB\-twolevel_namespace\fR" 4
7531 .IX Item "-twolevel_namespace"
7532 .IP "\fB\-umbrella\fR" 4
7533 .IX Item "-umbrella"
7534 .IP "\fB\-undefined\fR" 4
7535 .IX Item "-undefined"
7536 .IP "\fB\-unexported_symbols_list\fR" 4
7537 .IX Item "-unexported_symbols_list"
7538 .IP "\fB\-weak_reference_mismatches\fR" 4
7539 .IX Item "-weak_reference_mismatches"
7540 .IP "\fB\-whatsloaded\fR" 4
7541 .IX Item "-whatsloaded"
7542 .PD
7543 These options are passed to the Darwin linker.  The Darwin linker man page
7544 describes them in detail.
7545 .PP
7546 \fI\s-1DEC\s0 Alpha Options\fR
7547 .IX Subsection "DEC Alpha Options"
7548 .PP
7549 These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha implementations:
7550 .IP "\fB\-mno\-soft\-float\fR" 4
7551 .IX Item "-mno-soft-float"
7552 .PD 0
7553 .IP "\fB\-msoft\-float\fR" 4
7554 .IX Item "-msoft-float"
7555 .PD
7556 Use (do not use) the hardware floating-point instructions for
7557 floating-point operations.  When \fB\-msoft\-float\fR is specified,
7558 functions in \fIlibgcc.a\fR will be used to perform floating-point
7559 operations.  Unless they are replaced by routines that emulate the
7560 floating-point operations, or compiled in such a way as to call such
7561 emulations routines, these routines will issue floating-point
7562 operations.   If you are compiling for an Alpha without floating-point
7563 operations, you must ensure that the library is built so as not to call
7564 them.
7565 .Sp
7566 Note that Alpha implementations without floating-point operations are
7567 required to have floating-point registers.
7568 .IP "\fB\-mfp\-reg\fR" 4
7569 .IX Item "-mfp-reg"
7570 .PD 0
7571 .IP "\fB\-mno\-fp\-regs\fR" 4
7572 .IX Item "-mno-fp-regs"
7573 .PD
7574 Generate code that uses (does not use) the floating-point register set.
7575 \&\fB\-mno\-fp\-regs\fR implies \fB\-msoft\-float\fR.  If the floating-point
7576 register set is not used, floating point operands are passed in integer
7577 registers as if they were integers and floating-point results are passed
7578 in \f(CW$0\fR instead of \f(CW$f0\fR.  This is a non-standard calling sequence,
7579 so any function with a floating-point argument or return value called by code
7580 compiled with \fB\-mno\-fp\-regs\fR must also be compiled with that
7581 option.
7582 .Sp
7583 A typical use of this option is building a kernel that does not use,
7584 and hence need not save and restore, any floating-point registers.
7585 .IP "\fB\-mieee\fR" 4
7586 .IX Item "-mieee"
7587 The Alpha architecture implements floating-point hardware optimized for
7588 maximum performance.  It is mostly compliant with the \s-1IEEE\s0 floating
7589 point standard.  However, for full compliance, software assistance is
7590 required.  This option generates code fully \s-1IEEE\s0 compliant code
7591 \&\fIexcept\fR that the \fIinexact-flag\fR is not maintained (see below).
7592 If this option is turned on, the preprocessor macro \f(CW\*(C`_IEEE_FP\*(C'\fR is
7593 defined during compilation.  The resulting code is less efficient but is
7594 able to correctly support denormalized numbers and exceptional \s-1IEEE\s0
7595 values such as not-a-number and plus/minus infinity.  Other Alpha
7596 compilers call this option \fB\-ieee_with_no_inexact\fR.
7597 .IP "\fB\-mieee\-with\-inexact\fR" 4
7598 .IX Item "-mieee-with-inexact"
7599 This is like \fB\-mieee\fR except the generated code also maintains
7600 the \s-1IEEE\s0 \fIinexact-flag\fR.  Turning on this option causes the
7601 generated code to implement fully-compliant \s-1IEEE\s0 math.  In addition to
7602 \&\f(CW\*(C`_IEEE_FP\*(C'\fR, \f(CW\*(C`_IEEE_FP_EXACT\*(C'\fR is defined as a preprocessor
7603 macro.  On some Alpha implementations the resulting code may execute
7604 significantly slower than the code generated by default.  Since there is
7605 very little code that depends on the \fIinexact-flag\fR, you should
7606 normally not specify this option.  Other Alpha compilers call this
7607 option \fB\-ieee_with_inexact\fR.
7608 .IP "\fB\-mfp\-trap\-mode=\fR\fItrap-mode\fR" 4
7609 .IX Item "-mfp-trap-mode=trap-mode"
7610 This option controls what floating-point related traps are enabled.
7611 Other Alpha compilers call this option \fB\-fptm\fR \fItrap-mode\fR.
7612 The trap mode can be set to one of four values:
7613 .RS 4
7614 .IP "\fBn\fR" 4
7615 .IX Item "n"
7616 This is the default (normal) setting.  The only traps that are enabled
7617 are the ones that cannot be disabled in software (e.g., division by zero
7618 trap).
7619 .IP "\fBu\fR" 4
7620 .IX Item "u"
7621 In addition to the traps enabled by \fBn\fR, underflow traps are enabled
7622 as well.
7623 .IP "\fBsu\fR" 4
7624 .IX Item "su"
7625 Like \fBu\fR, but the instructions are marked to be safe for software
7626 completion (see Alpha architecture manual for details).
7627 .IP "\fBsui\fR" 4
7628 .IX Item "sui"
7629 Like \fBsu\fR, but inexact traps are enabled as well.
7630 .RE
7631 .RS 4
7632 .RE
7633 .IP "\fB\-mfp\-rounding\-mode=\fR\fIrounding-mode\fR" 4
7634 .IX Item "-mfp-rounding-mode=rounding-mode"
7635 Selects the \s-1IEEE\s0 rounding mode.  Other Alpha compilers call this option
7636 \&\fB\-fprm\fR \fIrounding-mode\fR.  The \fIrounding-mode\fR can be one
7637 of:
7638 .RS 4
7639 .IP "\fBn\fR" 4
7640 .IX Item "n"
7641 Normal \s-1IEEE\s0 rounding mode.  Floating point numbers are rounded towards
7642 the nearest machine number or towards the even machine number in case
7643 of a tie.
7644 .IP "\fBm\fR" 4
7645 .IX Item "m"
7646 Round towards minus infinity.
7647 .IP "\fBc\fR" 4
7648 .IX Item "c"
7649 Chopped rounding mode.  Floating point numbers are rounded towards zero.
7650 .IP "\fBd\fR" 4
7651 .IX Item "d"
7652 Dynamic rounding mode.  A field in the floating point control register
7653 (\fIfpcr\fR, see Alpha architecture reference manual) controls the
7654 rounding mode in effect.  The C library initializes this register for
7655 rounding towards plus infinity.  Thus, unless your program modifies the
7656 \&\fIfpcr\fR, \fBd\fR corresponds to round towards plus infinity.
7657 .RE
7658 .RS 4
7659 .RE
7660 .IP "\fB\-mtrap\-precision=\fR\fItrap-precision\fR" 4
7661 .IX Item "-mtrap-precision=trap-precision"
7662 In the Alpha architecture, floating point traps are imprecise.  This
7663 means without software assistance it is impossible to recover from a
7664 floating trap and program execution normally needs to be terminated.
7665 \&\s-1GCC\s0 can generate code that can assist operating system trap handlers
7666 in determining the exact location that caused a floating point trap.
7667 Depending on the requirements of an application, different levels of
7668 precisions can be selected:
7669 .RS 4
7670 .IP "\fBp\fR" 4
7671 .IX Item "p"
7672 Program precision.  This option is the default and means a trap handler
7673 can only identify which program caused a floating point exception.
7674 .IP "\fBf\fR" 4
7675 .IX Item "f"
7676 Function precision.  The trap handler can determine the function that
7677 caused a floating point exception.
7678 .IP "\fBi\fR" 4
7679 .IX Item "i"
7680 Instruction precision.  The trap handler can determine the exact
7681 instruction that caused a floating point exception.
7682 .RE
7683 .RS 4
7684 .Sp
7685 Other Alpha compilers provide the equivalent options called
7686 \&\fB\-scope_safe\fR and \fB\-resumption_safe\fR.
7687 .RE
7688 .IP "\fB\-mieee\-conformant\fR" 4
7689 .IX Item "-mieee-conformant"
7690 This option marks the generated code as \s-1IEEE\s0 conformant.  You must not
7691 use this option unless you also specify \fB\-mtrap\-precision=i\fR and either
7692 \&\fB\-mfp\-trap\-mode=su\fR or \fB\-mfp\-trap\-mode=sui\fR.  Its only effect
7693 is to emit the line \fB.eflag 48\fR in the function prologue of the
7694 generated assembly file.  Under \s-1DEC\s0 Unix, this has the effect that
7695 IEEE-conformant math library routines will be linked in.
7696 .IP "\fB\-mbuild\-constants\fR" 4
7697 .IX Item "-mbuild-constants"
7698 Normally \s-1GCC\s0 examines a 32\- or 64\-bit integer constant to
7699 see if it can construct it from smaller constants in two or three
7700 instructions.  If it cannot, it will output the constant as a literal and
7701 generate code to load it from the data segment at runtime.
7702 .Sp
7703 Use this option to require \s-1GCC\s0 to construct \fIall\fR integer constants
7704 using code, even if it takes more instructions (the maximum is six).
7705 .Sp
7706 You would typically use this option to build a shared library dynamic
7707 loader.  Itself a shared library, it must relocate itself in memory
7708 before it can find the variables and constants in its own data segment.
7709 .IP "\fB\-malpha\-as\fR" 4
7710 .IX Item "-malpha-as"
7711 .PD 0
7712 .IP "\fB\-mgas\fR" 4
7713 .IX Item "-mgas"
7714 .PD
7715 Select whether to generate code to be assembled by the vendor-supplied
7716 assembler (\fB\-malpha\-as\fR) or by the \s-1GNU\s0 assembler \fB\-mgas\fR.
7717 .IP "\fB\-mbwx\fR" 4
7718 .IX Item "-mbwx"
7719 .PD 0
7720 .IP "\fB\-mno\-bwx\fR" 4
7721 .IX Item "-mno-bwx"
7722 .IP "\fB\-mcix\fR" 4
7723 .IX Item "-mcix"
7724 .IP "\fB\-mno\-cix\fR" 4
7725 .IX Item "-mno-cix"
7726 .IP "\fB\-mfix\fR" 4
7727 .IX Item "-mfix"
7728 .IP "\fB\-mno\-fix\fR" 4
7729 .IX Item "-mno-fix"
7730 .IP "\fB\-mmax\fR" 4
7731 .IX Item "-mmax"
7732 .IP "\fB\-mno\-max\fR" 4
7733 .IX Item "-mno-max"
7734 .PD
7735 Indicate whether \s-1GCC\s0 should generate code to use the optional \s-1BWX\s0,
7736 \&\s-1CIX\s0, \s-1FIX\s0 and \s-1MAX\s0 instruction sets.  The default is to use the instruction
7737 sets supported by the \s-1CPU\s0 type specified via \fB\-mcpu=\fR option or that
7738 of the \s-1CPU\s0 on which \s-1GCC\s0 was built if none was specified.
7739 .IP "\fB\-mfloat\-vax\fR" 4
7740 .IX Item "-mfloat-vax"
7741 .PD 0
7742 .IP "\fB\-mfloat\-ieee\fR" 4
7743 .IX Item "-mfloat-ieee"
7744 .PD
7745 Generate code that uses (does not use) \s-1VAX\s0 F and G floating point
7746 arithmetic instead of \s-1IEEE\s0 single and double precision.
7747 .IP "\fB\-mexplicit\-relocs\fR" 4
7748 .IX Item "-mexplicit-relocs"
7749 .PD 0
7750 .IP "\fB\-mno\-explicit\-relocs\fR" 4
7751 .IX Item "-mno-explicit-relocs"
7752 .PD
7753 Older Alpha assemblers provided no way to generate symbol relocations
7754 except via assembler macros.  Use of these macros does not allow
7755 optimal instruction scheduling.  \s-1GNU\s0 binutils as of version 2.12
7756 supports a new syntax that allows the compiler to explicitly mark
7757 which relocations should apply to which instructions.  This option
7758 is mostly useful for debugging, as \s-1GCC\s0 detects the capabilities of
7759 the assembler when it is built and sets the default accordingly.
7760 .IP "\fB\-msmall\-data\fR" 4
7761 .IX Item "-msmall-data"
7762 .PD 0
7763 .IP "\fB\-mlarge\-data\fR" 4
7764 .IX Item "-mlarge-data"
7765 .PD
7766 When \fB\-mexplicit\-relocs\fR is in effect, static data is
7767 accessed via \fIgp-relative\fR relocations.  When \fB\-msmall\-data\fR
7768 is used, objects 8 bytes long or smaller are placed in a \fIsmall data area\fR
7769 (the \f(CW\*(C`.sdata\*(C'\fR and \f(CW\*(C`.sbss\*(C'\fR sections) and are accessed via
7770 16\-bit relocations off of the \f(CW$gp\fR register.  This limits the
7771 size of the small data area to 64KB, but allows the variables to be
7772 directly accessed via a single instruction.
7773 .Sp
7774 The default is \fB\-mlarge\-data\fR.  With this option the data area
7775 is limited to just below 2GB.  Programs that require more than 2GB of
7776 data must use \f(CW\*(C`malloc\*(C'\fR or \f(CW\*(C`mmap\*(C'\fR to allocate the data in the
7777 heap instead of in the program's data segment.
7778 .Sp
7779 When generating code for shared libraries, \fB\-fpic\fR implies
7780 \&\fB\-msmall\-data\fR and \fB\-fPIC\fR implies \fB\-mlarge\-data\fR.
7781 .IP "\fB\-msmall\-text\fR" 4
7782 .IX Item "-msmall-text"
7783 .PD 0
7784 .IP "\fB\-mlarge\-text\fR" 4
7785 .IX Item "-mlarge-text"
7786 .PD
7787 When \fB\-msmall\-text\fR is used, the compiler assumes that the
7788 code of the entire program (or shared library) fits in 4MB, and is
7789 thus reachable with a branch instruction.  When \fB\-msmall\-data\fR
7790 is used, the compiler can assume that all local symbols share the
7791 same \f(CW$gp\fR value, and thus reduce the number of instructions
7792 required for a function call from 4 to 1.
7793 .Sp
7794 The default is \fB\-mlarge\-text\fR.
7795 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
7796 .IX Item "-mcpu=cpu_type"
7797 Set the instruction set and instruction scheduling parameters for
7798 machine type \fIcpu_type\fR.  You can specify either the \fB\s-1EV\s0\fR
7799 style name or the corresponding chip number.  \s-1GCC\s0 supports scheduling
7800 parameters for the \s-1EV4\s0, \s-1EV5\s0 and \s-1EV6\s0 family of processors and will
7801 choose the default values for the instruction set from the processor
7802 you specify.  If you do not specify a processor type, \s-1GCC\s0 will default
7803 to the processor on which the compiler was built.
7804 .Sp
7805 Supported values for \fIcpu_type\fR are
7806 .RS 4
7807 .IP "\fBev4\fR" 4
7808 .IX Item "ev4"
7809 .PD 0
7810 .IP "\fBev45\fR" 4
7811 .IX Item "ev45"
7812 .IP "\fB21064\fR" 4
7813 .IX Item "21064"
7814 .PD
7815 Schedules as an \s-1EV4\s0 and has no instruction set extensions.
7816 .IP "\fBev5\fR" 4
7817 .IX Item "ev5"
7818 .PD 0
7819 .IP "\fB21164\fR" 4
7820 .IX Item "21164"
7821 .PD
7822 Schedules as an \s-1EV5\s0 and has no instruction set extensions.
7823 .IP "\fBev56\fR" 4
7824 .IX Item "ev56"
7825 .PD 0
7826 .IP "\fB21164a\fR" 4
7827 .IX Item "21164a"
7828 .PD
7829 Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 extension.
7830 .IP "\fBpca56\fR" 4
7831 .IX Item "pca56"
7832 .PD 0
7833 .IP "\fB21164pc\fR" 4
7834 .IX Item "21164pc"
7835 .IP "\fB21164PC\fR" 4
7836 .IX Item "21164PC"
7837 .PD
7838 Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 and \s-1MAX\s0 extensions.
7839 .IP "\fBev6\fR" 4
7840 .IX Item "ev6"
7841 .PD 0
7842 .IP "\fB21264\fR" 4
7843 .IX Item "21264"
7844 .PD
7845 Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
7846 .IP "\fBev67\fR" 4
7847 .IX Item "ev67"
7848 .PD 0
7849 .IP "\fB21264a\fR" 4
7850 .IX Item "21264a"
7851 .PD
7852 Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1CIX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
7853 .RE
7854 .RS 4
7855 .RE
7856 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
7857 .IX Item "-mtune=cpu_type"
7858 Set only the instruction scheduling parameters for machine type
7859 \&\fIcpu_type\fR.  The instruction set is not changed.
7860 .IP "\fB\-mmemory\-latency=\fR\fItime\fR" 4
7861 .IX Item "-mmemory-latency=time"
7862 Sets the latency the scheduler should assume for typical memory
7863 references as seen by the application.  This number is highly
7864 dependent on the memory access patterns used by the application
7865 and the size of the external cache on the machine.
7866 .Sp
7867 Valid options for \fItime\fR are
7868 .RS 4
7869 .IP "\fInumber\fR" 4
7870 .IX Item "number"
7871 A decimal number representing clock cycles.
7872 .IP "\fBL1\fR" 4
7873 .IX Item "L1"
7874 .PD 0
7875 .IP "\fBL2\fR" 4
7876 .IX Item "L2"
7877 .IP "\fBL3\fR" 4
7878 .IX Item "L3"
7879 .IP "\fBmain\fR" 4
7880 .IX Item "main"
7881 .PD
7882 The compiler contains estimates of the number of clock cycles for
7883 \&\*(L"typical\*(R" \s-1EV4\s0 & \s-1EV5\s0 hardware for the Level 1, 2 & 3 caches
7884 (also called Dcache, Scache, and Bcache), as well as to main memory.
7885 Note that L3 is only valid for \s-1EV5\s0.
7886 .RE
7887 .RS 4
7888 .RE
7889 .PP
7890 \fI\s-1DEC\s0 Alpha/VMS Options\fR
7891 .IX Subsection "DEC Alpha/VMS Options"
7892 .PP
7893 These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha/VMS implementations:
7894 .IP "\fB\-mvms\-return\-codes\fR" 4
7895 .IX Item "-mvms-return-codes"
7896 Return \s-1VMS\s0 condition codes from main.  The default is to return \s-1POSIX\s0
7897 style condition (e.g. error) codes.
7898 .PP
7899 \fI\s-1FRV\s0 Options\fR
7900 .IX Subsection "FRV Options"
7901 .IP "\fB\-mgpr\-32\fR" 4
7902 .IX Item "-mgpr-32"
7903 Only use the first 32 general purpose registers.
7904 .IP "\fB\-mgpr\-64\fR" 4
7905 .IX Item "-mgpr-64"
7906 Use all 64 general purpose registers.
7907 .IP "\fB\-mfpr\-32\fR" 4
7908 .IX Item "-mfpr-32"
7909 Use only the first 32 floating point registers.
7910 .IP "\fB\-mfpr\-64\fR" 4
7911 .IX Item "-mfpr-64"
7912 Use all 64 floating point registers
7913 .IP "\fB\-mhard\-float\fR" 4
7914 .IX Item "-mhard-float"
7915 Use hardware instructions for floating point operations.
7916 .IP "\fB\-msoft\-float\fR" 4
7917 .IX Item "-msoft-float"
7918 Use library routines for floating point operations.
7919 .IP "\fB\-malloc\-cc\fR" 4
7920 .IX Item "-malloc-cc"
7921 Dynamically allocate condition code registers.
7922 .IP "\fB\-mfixed\-cc\fR" 4
7923 .IX Item "-mfixed-cc"
7924 Do not try to dynamically allocate condition code registers, only
7925 use \f(CW\*(C`icc0\*(C'\fR and \f(CW\*(C`fcc0\*(C'\fR.
7926 .IP "\fB\-mdword\fR" 4
7927 .IX Item "-mdword"
7928 Change \s-1ABI\s0 to use double word insns.
7929 .IP "\fB\-mno\-dword\fR" 4
7930 .IX Item "-mno-dword"
7931 Do not use double word instructions.
7932 .IP "\fB\-mdouble\fR" 4
7933 .IX Item "-mdouble"
7934 Use floating point double instructions.
7935 .IP "\fB\-mno\-double\fR" 4
7936 .IX Item "-mno-double"
7937 Do not use floating point double instructions.
7938 .IP "\fB\-mmedia\fR" 4
7939 .IX Item "-mmedia"
7940 Use media instructions.
7941 .IP "\fB\-mno\-media\fR" 4
7942 .IX Item "-mno-media"
7943 Do not use media instructions.
7944 .IP "\fB\-mmuladd\fR" 4
7945 .IX Item "-mmuladd"
7946 Use multiply and add/subtract instructions.
7947 .IP "\fB\-mno\-muladd\fR" 4
7948 .IX Item "-mno-muladd"
7949 Do not use multiply and add/subtract instructions.
7950 .IP "\fB\-mfdpic\fR" 4
7951 .IX Item "-mfdpic"
7952 Select the \s-1FDPIC\s0 \s-1ABI\s0, that uses function descriptors to represent
7953 pointers to functions.  Without any PIC/PIE\-related options, it
7954 implies \fB\-fPIE\fR.  With \fB\-fpic\fR or \fB\-fpie\fR, it
7955 assumes \s-1GOT\s0 entries and small data are within a 12\-bit range from the
7956 \&\s-1GOT\s0 base address; with \fB\-fPIC\fR or \fB\-fPIE\fR, \s-1GOT\s0 offsets
7957 are computed with 32 bits.
7958 .IP "\fB\-minline\-plt\fR" 4
7959 .IX Item "-minline-plt"
7960 Enable inlining of \s-1PLT\s0 entries in function calls to functions that are
7961 not known to bind locally.  It has no effect without \fB\-mfdpic\fR.
7962 It's enabled by default if optimizing for speed and compiling for
7963 shared libraries (i.e., \fB\-fPIC\fR or \fB\-fpic\fR), or when an
7964 optimization option such as \fB\-O3\fR or above is present in the
7965 command line.
7966 .IP "\fB\-mTLS\fR" 4
7967 .IX Item "-mTLS"
7968 Assume a large \s-1TLS\s0 segment when generating thread-local code.
7969 .IP "\fB\-mtls\fR" 4
7970 .IX Item "-mtls"
7971 Do not assume a large \s-1TLS\s0 segment when generating thread-local code.
7972 .IP "\fB\-mgprel\-ro\fR" 4
7973 .IX Item "-mgprel-ro"
7974 Enable the use of \f(CW\*(C`GPREL\*(C'\fR relocations in the \s-1FDPIC\s0 \s-1ABI\s0 for data
7975 that is known to be in read-only sections.  It's enabled by default,
7976 except for \fB\-fpic\fR or \fB\-fpie\fR: even though it may help
7977 make the global offset table smaller, it trades 1 instruction for 4.
7978 With \fB\-fPIC\fR or \fB\-fPIE\fR, it trades 3 instructions for 4,
7979 one of which may be shared by multiple symbols, and it avoids the need
7980 for a \s-1GOT\s0 entry for the referenced symbol, so it's more likely to be a
7981 win.  If it is not, \fB\-mno\-gprel\-ro\fR can be used to disable it.
7982 .IP "\fB\-multilib\-library\-pic\fR" 4
7983 .IX Item "-multilib-library-pic"
7984 Link with the (library, not \s-1FD\s0) pic libraries.  It's implied by
7985 \&\fB\-mlibrary\-pic\fR, as well as by \fB\-fPIC\fR and
7986 \&\fB\-fpic\fR without \fB\-mfdpic\fR.  You should never have to use
7987 it explicitly.
7988 .IP "\fB\-mlinked\-fp\fR" 4
7989 .IX Item "-mlinked-fp"
7990 Follow the \s-1EABI\s0 requirement of always creating a frame pointer whenever
7991 a stack frame is allocated.  This option is enabled by default and can
7992 be disabled with \fB\-mno\-linked\-fp\fR.
7993 .IP "\fB\-mlong\-calls\fR" 4
7994 .IX Item "-mlong-calls"
7995 Use indirect addressing to call functions outside the current
7996 compilation unit.  This allows the functions to be placed anywhere
7997 within the 32\-bit address space.
7998 .IP "\fB\-malign\-labels\fR" 4
7999 .IX Item "-malign-labels"
8000 Try to align labels to an 8\-byte boundary by inserting nops into the
8001 previous packet.  This option only has an effect when \s-1VLIW\s0 packing
8002 is enabled.  It doesn't create new packets; it merely adds nops to
8003 existing ones.
8004 .IP "\fB\-mlibrary\-pic\fR" 4
8005 .IX Item "-mlibrary-pic"
8006 Generate position-independent \s-1EABI\s0 code.
8007 .IP "\fB\-macc\-4\fR" 4
8008 .IX Item "-macc-4"
8009 Use only the first four media accumulator registers.
8010 .IP "\fB\-macc\-8\fR" 4
8011 .IX Item "-macc-8"
8012 Use all eight media accumulator registers.
8013 .IP "\fB\-mpack\fR" 4
8014 .IX Item "-mpack"
8015 Pack \s-1VLIW\s0 instructions.
8016 .IP "\fB\-mno\-pack\fR" 4
8017 .IX Item "-mno-pack"
8018 Do not pack \s-1VLIW\s0 instructions.
8019 .IP "\fB\-mno\-eflags\fR" 4
8020 .IX Item "-mno-eflags"
8021 Do not mark \s-1ABI\s0 switches in e_flags.
8022 .IP "\fB\-mcond\-move\fR" 4
8023 .IX Item "-mcond-move"
8024 Enable the use of conditional-move instructions (default).
8025 .Sp
8026 This switch is mainly for debugging the compiler and will likely be removed
8027 in a future version.
8028 .IP "\fB\-mno\-cond\-move\fR" 4
8029 .IX Item "-mno-cond-move"
8030 Disable the use of conditional-move instructions.
8031 .Sp
8032 This switch is mainly for debugging the compiler and will likely be removed
8033 in a future version.
8034 .IP "\fB\-mscc\fR" 4
8035 .IX Item "-mscc"
8036 Enable the use of conditional set instructions (default).
8037 .Sp
8038 This switch is mainly for debugging the compiler and will likely be removed
8039 in a future version.
8040 .IP "\fB\-mno\-scc\fR" 4
8041 .IX Item "-mno-scc"
8042 Disable the use of conditional set instructions.
8043 .Sp
8044 This switch is mainly for debugging the compiler and will likely be removed
8045 in a future version.
8046 .IP "\fB\-mcond\-exec\fR" 4
8047 .IX Item "-mcond-exec"
8048 Enable the use of conditional execution (default).
8049 .Sp
8050 This switch is mainly for debugging the compiler and will likely be removed
8051 in a future version.
8052 .IP "\fB\-mno\-cond\-exec\fR" 4
8053 .IX Item "-mno-cond-exec"
8054 Disable the use of conditional execution.
8055 .Sp
8056 This switch is mainly for debugging the compiler and will likely be removed
8057 in a future version.
8058 .IP "\fB\-mvliw\-branch\fR" 4
8059 .IX Item "-mvliw-branch"
8060 Run a pass to pack branches into \s-1VLIW\s0 instructions (default).
8061 .Sp
8062 This switch is mainly for debugging the compiler and will likely be removed
8063 in a future version.
8064 .IP "\fB\-mno\-vliw\-branch\fR" 4
8065 .IX Item "-mno-vliw-branch"
8066 Do not run a pass to pack branches into \s-1VLIW\s0 instructions.
8067 .Sp
8068 This switch is mainly for debugging the compiler and will likely be removed
8069 in a future version.
8070 .IP "\fB\-mmulti\-cond\-exec\fR" 4
8071 .IX Item "-mmulti-cond-exec"
8072 Enable optimization of \f(CW\*(C`&&\*(C'\fR and \f(CW\*(C`||\*(C'\fR in conditional execution
8073 (default).
8074 .Sp
8075 This switch is mainly for debugging the compiler and will likely be removed
8076 in a future version.
8077 .IP "\fB\-mno\-multi\-cond\-exec\fR" 4
8078 .IX Item "-mno-multi-cond-exec"
8079 Disable optimization of \f(CW\*(C`&&\*(C'\fR and \f(CW\*(C`||\*(C'\fR in conditional execution.
8080 .Sp
8081 This switch is mainly for debugging the compiler and will likely be removed
8082 in a future version.
8083 .IP "\fB\-mnested\-cond\-exec\fR" 4
8084 .IX Item "-mnested-cond-exec"
8085 Enable nested conditional execution optimizations (default).
8086 .Sp
8087 This switch is mainly for debugging the compiler and will likely be removed
8088 in a future version.
8089 .IP "\fB\-mno\-nested\-cond\-exec\fR" 4
8090 .IX Item "-mno-nested-cond-exec"
8091 Disable nested conditional execution optimizations.
8092 .Sp
8093 This switch is mainly for debugging the compiler and will likely be removed
8094 in a future version.
8095 .IP "\fB\-moptimize\-membar\fR" 4
8096 .IX Item "-moptimize-membar"
8097 This switch removes redundant \f(CW\*(C`membar\*(C'\fR instructions from the
8098 compiler generated code.  It is enabled by default.
8099 .IP "\fB\-mno\-optimize\-membar\fR" 4
8100 .IX Item "-mno-optimize-membar"
8101 This switch disables the automatic removal of redundant \f(CW\*(C`membar\*(C'\fR
8102 instructions from the generated code.
8103 .IP "\fB\-mtomcat\-stats\fR" 4
8104 .IX Item "-mtomcat-stats"
8105 Cause gas to print out tomcat statistics.
8106 .IP "\fB\-mcpu=\fR\fIcpu\fR" 4
8107 .IX Item "-mcpu=cpu"
8108 Select the processor type for which to generate code.  Possible values are
8109 \&\fBfrv\fR, \fBfr550\fR, \fBtomcat\fR, \fBfr500\fR, \fBfr450\fR,
8110 \&\fBfr405\fR, \fBfr400\fR, \fBfr300\fR and \fBsimple\fR.
8111 .PP
8112 \fIGNU/Linux Options\fR
8113 .IX Subsection "GNU/Linux Options"
8114 .PP
8115 These \fB\-m\fR options are defined for GNU/Linux targets:
8116 .IP "\fB\-mglibc\fR" 4
8117 .IX Item "-mglibc"
8118 Use the \s-1GNU\s0 C library instead of uClibc.  This is the default except
8119 on \fB*\-*\-linux\-*uclibc*\fR targets.
8120 .IP "\fB\-muclibc\fR" 4
8121 .IX Item "-muclibc"
8122 Use uClibc instead of the \s-1GNU\s0 C library.  This is the default on
8123 \&\fB*\-*\-linux\-*uclibc*\fR targets.
8124 .PP
8125 \fIH8/300 Options\fR
8126 .IX Subsection "H8/300 Options"
8127 .PP
8128 These \fB\-m\fR options are defined for the H8/300 implementations:
8129 .IP "\fB\-mrelax\fR" 4
8130 .IX Item "-mrelax"
8131 Shorten some address references at link time, when possible; uses the
8132 linker option \fB\-relax\fR.  
8133 .IP "\fB\-mh\fR" 4
8134 .IX Item "-mh"
8135 Generate code for the H8/300H.
8136 .IP "\fB\-ms\fR" 4
8137 .IX Item "-ms"
8138 Generate code for the H8S.
8139 .IP "\fB\-mn\fR" 4
8140 .IX Item "-mn"
8141 Generate code for the H8S and H8/300H in the normal mode.  This switch
8142 must be used either with \fB\-mh\fR or \fB\-ms\fR.
8143 .IP "\fB\-ms2600\fR" 4
8144 .IX Item "-ms2600"
8145 Generate code for the H8S/2600.  This switch must be used with \fB\-ms\fR.
8146 .IP "\fB\-mint32\fR" 4
8147 .IX Item "-mint32"
8148 Make \f(CW\*(C`int\*(C'\fR data 32 bits by default.
8149 .IP "\fB\-malign\-300\fR" 4
8150 .IX Item "-malign-300"
8151 On the H8/300H and H8S, use the same alignment rules as for the H8/300.
8152 The default for the H8/300H and H8S is to align longs and floats on 4
8153 byte boundaries.
8154 \&\fB\-malign\-300\fR causes them to be aligned on 2 byte boundaries.
8155 This option has no effect on the H8/300.
8156 .PP
8157 \fI\s-1HPPA\s0 Options\fR
8158 .IX Subsection "HPPA Options"
8159 .PP
8160 These \fB\-m\fR options are defined for the \s-1HPPA\s0 family of computers:
8161 .IP "\fB\-march=\fR\fIarchitecture-type\fR" 4
8162 .IX Item "-march=architecture-type"
8163 Generate code for the specified architecture.  The choices for
8164 \&\fIarchitecture-type\fR are \fB1.0\fR for \s-1PA\s0 1.0, \fB1.1\fR for \s-1PA\s0
8165 1.1, and \fB2.0\fR for \s-1PA\s0 2.0 processors.  Refer to
8166 \&\fI/usr/lib/sched.models\fR on an HP-UX system to determine the proper
8167 architecture option for your machine.  Code compiled for lower numbered
8168 architectures will run on higher numbered architectures, but not the
8169 other way around.
8170 .IP "\fB\-mpa\-risc\-1\-0\fR" 4
8171 .IX Item "-mpa-risc-1-0"
8172 .PD 0
8173 .IP "\fB\-mpa\-risc\-1\-1\fR" 4
8174 .IX Item "-mpa-risc-1-1"
8175 .IP "\fB\-mpa\-risc\-2\-0\fR" 4
8176 .IX Item "-mpa-risc-2-0"
8177 .PD
8178 Synonyms for \fB\-march=1.0\fR, \fB\-march=1.1\fR, and \fB\-march=2.0\fR respectively.
8179 .IP "\fB\-mbig\-switch\fR" 4
8180 .IX Item "-mbig-switch"
8181 Generate code suitable for big switch tables.  Use this option only if
8182 the assembler/linker complain about out of range branches within a switch
8183 table.
8184 .IP "\fB\-mjump\-in\-delay\fR" 4
8185 .IX Item "-mjump-in-delay"
8186 Fill delay slots of function calls with unconditional jump instructions
8187 by modifying the return pointer for the function call to be the target
8188 of the conditional jump.
8189 .IP "\fB\-mdisable\-fpregs\fR" 4
8190 .IX Item "-mdisable-fpregs"
8191 Prevent floating point registers from being used in any manner.  This is
8192 necessary for compiling kernels which perform lazy context switching of
8193 floating point registers.  If you use this option and attempt to perform
8194 floating point operations, the compiler will abort.
8195 .IP "\fB\-mdisable\-indexing\fR" 4
8196 .IX Item "-mdisable-indexing"
8197 Prevent the compiler from using indexing address modes.  This avoids some
8198 rather obscure problems when compiling \s-1MIG\s0 generated code under \s-1MACH\s0.
8199 .IP "\fB\-mno\-space\-regs\fR" 4
8200 .IX Item "-mno-space-regs"
8201 Generate code that assumes the target has no space registers.  This allows
8202 \&\s-1GCC\s0 to generate faster indirect calls and use unscaled index address modes.
8203 .Sp
8204 Such code is suitable for level 0 \s-1PA\s0 systems and kernels.
8205 .IP "\fB\-mfast\-indirect\-calls\fR" 4
8206 .IX Item "-mfast-indirect-calls"
8207 Generate code that assumes calls never cross space boundaries.  This
8208 allows \s-1GCC\s0 to emit code which performs faster indirect calls.
8209 .Sp
8210 This option will not work in the presence of shared libraries or nested
8211 functions.
8212 .IP "\fB\-mfixed\-range=\fR\fIregister-range\fR" 4
8213 .IX Item "-mfixed-range=register-range"
8214 Generate code treating the given register range as fixed registers.
8215 A fixed register is one that the register allocator can not use.  This is
8216 useful when compiling kernel code.  A register range is specified as
8217 two registers separated by a dash.  Multiple register ranges can be
8218 specified separated by a comma.
8219 .IP "\fB\-mlong\-load\-store\fR" 4
8220 .IX Item "-mlong-load-store"
8221 Generate 3\-instruction load and store sequences as sometimes required by
8222 the HP-UX 10 linker.  This is equivalent to the \fB+k\fR option to
8223 the \s-1HP\s0 compilers.
8224 .IP "\fB\-mportable\-runtime\fR" 4
8225 .IX Item "-mportable-runtime"
8226 Use the portable calling conventions proposed by \s-1HP\s0 for \s-1ELF\s0 systems.
8227 .IP "\fB\-mgas\fR" 4
8228 .IX Item "-mgas"
8229 Enable the use of assembler directives only \s-1GAS\s0 understands.
8230 .IP "\fB\-mschedule=\fR\fIcpu-type\fR" 4
8231 .IX Item "-mschedule=cpu-type"
8232 Schedule code according to the constraints for the machine type
8233 \&\fIcpu-type\fR.  The choices for \fIcpu-type\fR are \fB700\fR
8234 \&\fB7100\fR, \fB7100LC\fR, \fB7200\fR, \fB7300\fR and \fB8000\fR.  Refer
8235 to \fI/usr/lib/sched.models\fR on an HP-UX system to determine the
8236 proper scheduling option for your machine.  The default scheduling is
8237 \&\fB8000\fR.
8238 .IP "\fB\-mlinker\-opt\fR" 4
8239 .IX Item "-mlinker-opt"
8240 Enable the optimization pass in the HP-UX linker.  Note this makes symbolic
8241 debugging impossible.  It also triggers a bug in the HP-UX 8 and HP-UX 9
8242 linkers in which they give bogus error messages when linking some programs.
8243 .IP "\fB\-msoft\-float\fR" 4
8244 .IX Item "-msoft-float"
8245 Generate output containing library calls for floating point.
8246 \&\fBWarning:\fR the requisite libraries are not available for all \s-1HPPA\s0
8247 targets.  Normally the facilities of the machine's usual C compiler are
8248 used, but this cannot be done directly in cross\-compilation.  You must make
8249 your own arrangements to provide suitable library functions for
8250 cross\-compilation.  The embedded target \fBhppa1.1\-*\-pro\fR
8251 does provide software floating point support.
8252 .Sp
8253 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
8254 therefore, it is only useful if you compile \fIall\fR of a program with
8255 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
8256 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
8257 this to work.
8258 .IP "\fB\-msio\fR" 4
8259 .IX Item "-msio"
8260 Generate the predefine, \f(CW\*(C`_SIO\*(C'\fR, for server \s-1IO\s0.  The default is
8261 \&\fB\-mwsio\fR.  This generates the predefines, \f(CW\*(C`_\|_hp9000s700\*(C'\fR,
8262 \&\f(CW\*(C`_\|_hp9000s700_\|_\*(C'\fR and \f(CW\*(C`_WSIO\*(C'\fR, for workstation \s-1IO\s0.  These
8263 options are available under HP-UX and \s-1HI\-UX\s0.
8264 .IP "\fB\-mgnu\-ld\fR" 4
8265 .IX Item "-mgnu-ld"
8266 Use \s-1GNU\s0 ld specific options.  This passes \fB\-shared\fR to ld when
8267 building a shared library.  It is the default when \s-1GCC\s0 is configured,
8268 explicitly or implicitly, with the \s-1GNU\s0 linker.  This option does not
8269 have any affect on which ld is called, it only changes what parameters
8270 are passed to that ld.  The ld that is called is determined by the
8271 \&\fB\-\-with\-ld\fR configure option, \s-1GCC\s0's program search path, and
8272 finally by the user's \fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed
8273 using \fBwhich `gcc \-print\-prog\-name=ld`\fR.  This option is only available
8274 on the 64 bit HP-UX \s-1GCC\s0, i.e. configured with \fBhppa*64*\-*\-hpux*\fR.
8275 .IP "\fB\-mhp\-ld\fR" 4
8276 .IX Item "-mhp-ld"
8277 Use \s-1HP\s0 ld specific options.  This passes \fB\-b\fR to ld when building
8278 a shared library and passes \fB+Accept TypeMismatch\fR to ld on all
8279 links.  It is the default when \s-1GCC\s0 is configured, explicitly or
8280 implicitly, with the \s-1HP\s0 linker.  This option does not have any affect on
8281 which ld is called, it only changes what parameters are passed to that
8282 ld.  The ld that is called is determined by the \fB\-\-with\-ld\fR
8283 configure option, \s-1GCC\s0's program search path, and finally by the user's
8284 \&\fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed using \fBwhich
8285 `gcc \-print\-prog\-name=ld`\fR.  This option is only available on the 64 bit
8286 HP-UX \s-1GCC\s0, i.e. configured with \fBhppa*64*\-*\-hpux*\fR.
8287 .IP "\fB\-mlong\-calls\fR" 4
8288 .IX Item "-mlong-calls"
8289 Generate code that uses long call sequences.  This ensures that a call
8290 is always able to reach linker generated stubs.  The default is to generate
8291 long calls only when the distance from the call site to the beginning
8292 of the function or translation unit, as the case may be, exceeds a
8293 predefined limit set by the branch type being used.  The limits for
8294 normal calls are 7,600,000 and 240,000 bytes, respectively for the
8295 \&\s-1PA\s0 2.0 and \s-1PA\s0 1.X architectures.  Sibcalls are always limited at
8296 240,000 bytes.
8297 .Sp
8298 Distances are measured from the beginning of functions when using the
8299 \&\fB\-ffunction\-sections\fR option, or when using the \fB\-mgas\fR
8300 and \fB\-mno\-portable\-runtime\fR options together under HP-UX with
8301 the \s-1SOM\s0 linker.
8302 .Sp
8303 It is normally not desirable to use this option as it will degrade
8304 performance.  However, it may be useful in large applications,
8305 particularly when partial linking is used to build the application.
8306 .Sp
8307 The types of long calls used depends on the capabilities of the
8308 assembler and linker, and the type of code being generated.  The
8309 impact on systems that support long absolute calls, and long pic
8310 symbol-difference or pc-relative calls should be relatively small.
8311 However, an indirect call is used on 32\-bit \s-1ELF\s0 systems in pic code
8312 and it is quite long.
8313 .IP "\fB\-munix=\fR\fIunix-std\fR" 4
8314 .IX Item "-munix=unix-std"
8315 Generate compiler predefines and select a startfile for the specified
8316 \&\s-1UNIX\s0 standard.  The choices for \fIunix-std\fR are \fB93\fR, \fB95\fR
8317 and \fB98\fR.  \fB93\fR is supported on all HP-UX versions.  \fB95\fR
8318 is available on HP-UX 10.10 and later.  \fB98\fR is available on HP-UX
8319 11.11 and later.  The default values are \fB93\fR for HP-UX 10.00,
8320 \&\fB95\fR for HP-UX 10.10 though to 11.00, and \fB98\fR for HP-UX 11.11
8321 and later.
8322 .Sp
8323 \&\fB\-munix=93\fR provides the same predefines as \s-1GCC\s0 3.3 and 3.4.
8324 \&\fB\-munix=95\fR provides additional predefines for \f(CW\*(C`XOPEN_UNIX\*(C'\fR
8325 and \f(CW\*(C`_XOPEN_SOURCE_EXTENDED\*(C'\fR, and the startfile \fIunix95.o\fR.
8326 \&\fB\-munix=98\fR provides additional predefines for \f(CW\*(C`_XOPEN_UNIX\*(C'\fR,
8327 \&\f(CW\*(C`_XOPEN_SOURCE_EXTENDED\*(C'\fR, \f(CW\*(C`_INCLUDE_\|_STDC_A1_SOURCE\*(C'\fR and
8328 \&\f(CW\*(C`_INCLUDE_XOPEN_SOURCE_500\*(C'\fR, and the startfile \fIunix98.o\fR.
8329 .Sp
8330 It is \fIimportant\fR to note that this option changes the interfaces
8331 for various library routines.  It also affects the operational behavior
8332 of the C library.  Thus, \fIextreme\fR care is needed in using this
8333 option.
8334 .Sp
8335 Library code that is intended to operate with more than one \s-1UNIX\s0
8336 standard must test, set and restore the variable \fI_\|_xpg4_extended_mask\fR
8337 as appropriate.  Most \s-1GNU\s0 software doesn't provide this capability.
8338 .IP "\fB\-nolibdld\fR" 4
8339 .IX Item "-nolibdld"
8340 Suppress the generation of link options to search libdld.sl when the
8341 \&\fB\-static\fR option is specified on HP-UX 10 and later.
8342 .IP "\fB\-static\fR" 4
8343 .IX Item "-static"
8344 The HP-UX implementation of setlocale in libc has a dependency on
8345 libdld.sl.  There isn't an archive version of libdld.sl.  Thus,
8346 when the \fB\-static\fR option is specified, special link options
8347 are needed to resolve this dependency.
8348 .Sp
8349 On HP-UX 10 and later, the \s-1GCC\s0 driver adds the necessary options to
8350 link with libdld.sl when the \fB\-static\fR option is specified.
8351 This causes the resulting binary to be dynamic.  On the 64\-bit port,
8352 the linkers generate dynamic binaries by default in any case.  The
8353 \&\fB\-nolibdld\fR option can be used to prevent the \s-1GCC\s0 driver from
8354 adding these link options.
8355 .IP "\fB\-threads\fR" 4
8356 .IX Item "-threads"
8357 Add support for multithreading with the \fIdce thread\fR library
8358 under \s-1HP\-UX\s0.  This option sets flags for both the preprocessor and
8359 linker.
8360 .PP
8361 \fIIntel 386 and \s-1AMD\s0 x86\-64 Options\fR
8362 .IX Subsection "Intel 386 and AMD x86-64 Options"
8363 .PP
8364 These \fB\-m\fR options are defined for the i386 and x86\-64 family of
8365 computers:
8366 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
8367 .IX Item "-mtune=cpu-type"
8368 Tune to \fIcpu-type\fR everything applicable about the generated code, except
8369 for the \s-1ABI\s0 and the set of available instructions.  The choices for
8370 \&\fIcpu-type\fR are:
8371 .RS 4
8372 .IP "\fIgeneric\fR" 4
8373 .IX Item "generic"
8374 Produce code optimized for the most common \s-1IA32/AMD64/EM64T\s0 processors.
8375 If you know the \s-1CPU\s0 on which your code will run, then you should use
8376 the corresponding \fB\-mtune\fR option instead of
8377 \&\fB\-mtune=generic\fR.  But, if you do not know exactly what \s-1CPU\s0 users
8378 of your application will have, then you should use this option.
8379 .Sp
8380 As new processors are deployed in the marketplace, the behavior of this
8381 option will change.  Therefore, if you upgrade to a newer version of
8382 \&\s-1GCC\s0, the code generated option will change to reflect the processors
8383 that were most common when that version of \s-1GCC\s0 was released.
8384 .Sp
8385 There is no \fB\-march=generic\fR option because \fB\-march\fR
8386 indicates the instruction set the compiler can use, and there is no
8387 generic instruction set applicable to all processors.  In contrast,
8388 \&\fB\-mtune\fR indicates the processor (or, in this case, collection of
8389 processors) for which the code is optimized.
8390 .IP "\fInative\fR" 4
8391 .IX Item "native"
8392 This selects the \s-1CPU\s0 to tune for at compilation time by determining
8393 the processor type of the compiling machine.  Using \fB\-mtune=native\fR
8394 will produce code optimized for the local machine under the constraints
8395 of the selected instruction set.  Using \fB\-march=native\fR will
8396 enable all instruction subsets supported by the local machine (hence
8397 the result might not run on different machines).
8398 .IP "\fIi386\fR" 4
8399 .IX Item "i386"
8400 Original Intel's i386 \s-1CPU\s0.
8401 .IP "\fIi486\fR" 4
8402 .IX Item "i486"
8403 Intel's i486 \s-1CPU\s0.  (No scheduling is implemented for this chip.)
8404 .IP "\fIi586, pentium\fR" 4
8405 .IX Item "i586, pentium"
8406 Intel Pentium \s-1CPU\s0 with no \s-1MMX\s0 support.
8407 .IP "\fIpentium-mmx\fR" 4
8408 .IX Item "pentium-mmx"
8409 Intel PentiumMMX \s-1CPU\s0 based on Pentium core with \s-1MMX\s0 instruction set support.
8410 .IP "\fIpentiumpro\fR" 4
8411 .IX Item "pentiumpro"
8412 Intel PentiumPro \s-1CPU\s0.
8413 .IP "\fIi686\fR" 4
8414 .IX Item "i686"
8415 Same as \f(CW\*(C`generic\*(C'\fR, but when used as \f(CW\*(C`march\*(C'\fR option, PentiumPro
8416 instruction set will be used, so the code will run on all i686 family chips.
8417 .IP "\fIpentium2\fR" 4
8418 .IX Item "pentium2"
8419 Intel Pentium2 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 instruction set support.
8420 .IP "\fIpentium3, pentium3m\fR" 4
8421 .IX Item "pentium3, pentium3m"
8422 Intel Pentium3 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 and \s-1SSE\s0 instruction set
8423 support.
8424 .IP "\fIpentium-m\fR" 4
8425 .IX Item "pentium-m"
8426 Low power version of Intel Pentium3 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set
8427 support.  Used by Centrino notebooks.
8428 .IP "\fIpentium4, pentium4m\fR" 4
8429 .IX Item "pentium4, pentium4m"
8430 Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set support.
8431 .IP "\fIprescott\fR" 4
8432 .IX Item "prescott"
8433 Improved version of Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0 and \s-1SSE3\s0 instruction
8434 set support.
8435 .IP "\fInocona\fR" 4
8436 .IX Item "nocona"
8437 Improved version of Intel Pentium4 \s-1CPU\s0 with 64\-bit extensions, \s-1MMX\s0, \s-1SSE\s0,
8438 \&\s-1SSE2\s0 and \s-1SSE3\s0 instruction set support.
8439 .IP "\fIcore2\fR" 4
8440 .IX Item "core2"
8441 Intel Core2 \s-1CPU\s0 with 64\-bit extensions, \s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0, \s-1SSE3\s0 and \s-1SSSE3\s0
8442 instruction set support.
8443 .IP "\fIk6\fR" 4
8444 .IX Item "k6"
8445 \&\s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 instruction set support.
8446 .IP "\fIk6\-2, k6\-3\fR" 4
8447 .IX Item "k6-2, k6-3"
8448 Improved versions of \s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.
8449 .IP "\fIathlon, athlon-tbird\fR" 4
8450 .IX Item "athlon, athlon-tbird"
8451 \&\s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and \s-1SSE\s0 prefetch instructions
8452 support.
8453 .IP "\fIathlon\-4, athlon\-xp, athlon-mp\fR" 4
8454 .IX Item "athlon-4, athlon-xp, athlon-mp"
8455 Improved \s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and full \s-1SSE\s0
8456 instruction set support.
8457 .IP "\fIk8, opteron, athlon64, athlon-fx\fR" 4
8458 .IX Item "k8, opteron, athlon64, athlon-fx"
8459 \&\s-1AMD\s0 K8 core based CPUs with x86\-64 instruction set support.  (This supersets
8460 \&\s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0, 3dNOW!, enhanced 3dNOW! and 64\-bit instruction set extensions.)
8461 .IP "\fIk8-sse3, opteron-sse3, athlon64-sse3\fR" 4
8462 .IX Item "k8-sse3, opteron-sse3, athlon64-sse3"
8463 Improved versions of k8, opteron and athlon64 with \s-1SSE3\s0 instruction set support.
8464 .IP "\fIwinchip\-c6\fR" 4
8465 .IX Item "winchip-c6"
8466 \&\s-1IDT\s0 Winchip C6 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 instruction
8467 set support.
8468 .IP "\fIwinchip2\fR" 4
8469 .IX Item "winchip2"
8470 \&\s-1IDT\s0 Winchip2 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 and 3dNOW!
8471 instruction set support.
8472 .IP "\fIc3\fR" 4
8473 .IX Item "c3"
8474 Via C3 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.  (No scheduling is
8475 implemented for this chip.)
8476 .IP "\fIc3\-2\fR" 4
8477 .IX Item "c3-2"
8478 Via C3\-2 \s-1CPU\s0 with \s-1MMX\s0 and \s-1SSE\s0 instruction set support.  (No scheduling is
8479 implemented for this chip.)
8480 .IP "\fIgeode\fR" 4
8481 .IX Item "geode"
8482 Embedded AMD \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.
8483 .RE
8484 .RS 4
8485 .Sp
8486 While picking a specific \fIcpu-type\fR will schedule things appropriately
8487 for that particular chip, the compiler will not generate any code that
8488 does not run on the i386 without the \fB\-march=\fR\fIcpu-type\fR option
8489 being used.
8490 .RE
8491 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
8492 .IX Item "-march=cpu-type"
8493 Generate instructions for the machine type \fIcpu-type\fR.  The choices
8494 for \fIcpu-type\fR are the same as for \fB\-mtune\fR.  Moreover,
8495 specifying \fB\-march=\fR\fIcpu-type\fR implies \fB\-mtune=\fR\fIcpu-type\fR.
8496 .IP "\fB\-mcpu=\fR\fIcpu-type\fR" 4
8497 .IX Item "-mcpu=cpu-type"
8498 A deprecated synonym for \fB\-mtune\fR.
8499 .IP "\fB\-m386\fR" 4
8500 .IX Item "-m386"
8501 .PD 0
8502 .IP "\fB\-m486\fR" 4
8503 .IX Item "-m486"
8504 .IP "\fB\-mpentium\fR" 4
8505 .IX Item "-mpentium"
8506 .IP "\fB\-mpentiumpro\fR" 4
8507 .IX Item "-mpentiumpro"
8508 .PD
8509 These options are synonyms for \fB\-mtune=i386\fR, \fB\-mtune=i486\fR,
8510 \&\fB\-mtune=pentium\fR, and \fB\-mtune=pentiumpro\fR respectively.
8511 These synonyms are deprecated.
8512 .IP "\fB\-mfpmath=\fR\fIunit\fR" 4
8513 .IX Item "-mfpmath=unit"
8514 Generate floating point arithmetics for selected unit \fIunit\fR.  The choices
8515 for \fIunit\fR are:
8516 .RS 4
8517 .IP "\fB387\fR" 4
8518 .IX Item "387"
8519 Use the standard 387 floating point coprocessor present majority of chips and
8520 emulated otherwise.  Code compiled with this option will run almost everywhere.
8521 The temporary results are computed in 80bit precision instead of precision
8522 specified by the type resulting in slightly different results compared to most
8523 of other chips.  See \fB\-ffloat\-store\fR for more detailed description.
8524 .Sp
8525 This is the default choice for i386 compiler.
8526 .IP "\fBsse\fR" 4
8527 .IX Item "sse"
8528 Use scalar floating point instructions present in the \s-1SSE\s0 instruction set.
8529 This instruction set is supported by Pentium3 and newer chips, in the \s-1AMD\s0 line
8530 by Athlon\-4, Athlon-xp and Athlon-mp chips.  The earlier version of \s-1SSE\s0
8531 instruction set supports only single precision arithmetics, thus the double and
8532 extended precision arithmetics is still done using 387.  Later version, present
8533 only in Pentium4 and the future \s-1AMD\s0 x86\-64 chips supports double precision
8534 arithmetics too.
8535 .Sp
8536 For the i386 compiler, you need to use \fB\-march=\fR\fIcpu-type\fR, \fB\-msse\fR
8537 or \fB\-msse2\fR switches to enable \s-1SSE\s0 extensions and make this option
8538 effective.  For the x86\-64 compiler, these extensions are enabled by default.
8539 .Sp
8540 The resulting code should be considerably faster in the majority of cases and avoid
8541 the numerical instability problems of 387 code, but may break some existing
8542 code that expects temporaries to be 80bit.
8543 .Sp
8544 This is the default choice for the x86\-64 compiler.
8545 .IP "\fBsse,387\fR" 4
8546 .IX Item "sse,387"
8547 Attempt to utilize both instruction sets at once.  This effectively double the
8548 amount of available registers and on chips with separate execution units for
8549 387 and \s-1SSE\s0 the execution resources too.  Use this option with care, as it is
8550 still experimental, because the \s-1GCC\s0 register allocator does not model separate
8551 functional units well resulting in instable performance.
8552 .RE
8553 .RS 4
8554 .RE
8555 .IP "\fB\-masm=\fR\fIdialect\fR" 4
8556 .IX Item "-masm=dialect"
8557 Output asm instructions using selected \fIdialect\fR.  Supported
8558 choices are \fBintel\fR or \fBatt\fR (the default one).  Darwin does
8559 not support \fBintel\fR.
8560 .IP "\fB\-mieee\-fp\fR" 4
8561 .IX Item "-mieee-fp"
8562 .PD 0
8563 .IP "\fB\-mno\-ieee\-fp\fR" 4
8564 .IX Item "-mno-ieee-fp"
8565 .PD
8566 Control whether or not the compiler uses \s-1IEEE\s0 floating point
8567 comparisons.  These handle correctly the case where the result of a
8568 comparison is unordered.
8569 .IP "\fB\-msoft\-float\fR" 4
8570 .IX Item "-msoft-float"
8571 Generate output containing library calls for floating point.
8572 \&\fBWarning:\fR the requisite libraries are not part of \s-1GCC\s0.
8573 Normally the facilities of the machine's usual C compiler are used, but
8574 this can't be done directly in cross\-compilation.  You must make your
8575 own arrangements to provide suitable library functions for
8576 cross\-compilation.
8577 .Sp
8578 On machines where a function returns floating point results in the 80387
8579 register stack, some floating point opcodes may be emitted even if
8580 \&\fB\-msoft\-float\fR is used.
8581 .IP "\fB\-mno\-fp\-ret\-in\-387\fR" 4
8582 .IX Item "-mno-fp-ret-in-387"
8583 Do not use the \s-1FPU\s0 registers for return values of functions.
8584 .Sp
8585 The usual calling convention has functions return values of types
8586 \&\f(CW\*(C`float\*(C'\fR and \f(CW\*(C`double\*(C'\fR in an \s-1FPU\s0 register, even if there
8587 is no \s-1FPU\s0.  The idea is that the operating system should emulate
8588 an \s-1FPU\s0.
8589 .Sp
8590 The option \fB\-mno\-fp\-ret\-in\-387\fR causes such values to be returned
8591 in ordinary \s-1CPU\s0 registers instead.
8592 .IP "\fB\-mno\-fancy\-math\-387\fR" 4
8593 .IX Item "-mno-fancy-math-387"
8594 Some 387 emulators do not support the \f(CW\*(C`sin\*(C'\fR, \f(CW\*(C`cos\*(C'\fR and
8595 \&\f(CW\*(C`sqrt\*(C'\fR instructions for the 387.  Specify this option to avoid
8596 generating those instructions.  This option is the default on FreeBSD,
8597 OpenBSD and NetBSD.  This option is overridden when \fB\-march\fR
8598 indicates that the target cpu will always have an \s-1FPU\s0 and so the
8599 instruction will not need emulation.  As of revision 2.6.1, these
8600 instructions are not generated unless you also use the
8601 \&\fB\-funsafe\-math\-optimizations\fR switch.
8602 .IP "\fB\-malign\-double\fR" 4
8603 .IX Item "-malign-double"
8604 .PD 0
8605 .IP "\fB\-mno\-align\-double\fR" 4
8606 .IX Item "-mno-align-double"
8607 .PD
8608 Control whether \s-1GCC\s0 aligns \f(CW\*(C`double\*(C'\fR, \f(CW\*(C`long double\*(C'\fR, and
8609 \&\f(CW\*(C`long long\*(C'\fR variables on a two word boundary or a one word
8610 boundary.  Aligning \f(CW\*(C`double\*(C'\fR variables on a two word boundary will
8611 produce code that runs somewhat faster on a \fBPentium\fR at the
8612 expense of more memory.
8613 .Sp
8614 On x86\-64, \fB\-malign\-double\fR is enabled by default.
8615 .Sp
8616 \&\fBWarning:\fR if you use the \fB\-malign\-double\fR switch,
8617 structures containing the above types will be aligned differently than
8618 the published application binary interface specifications for the 386
8619 and will not be binary compatible with structures in code compiled
8620 without that switch.
8621 .IP "\fB\-m96bit\-long\-double\fR" 4
8622 .IX Item "-m96bit-long-double"
8623 .PD 0
8624 .IP "\fB\-m128bit\-long\-double\fR" 4
8625 .IX Item "-m128bit-long-double"
8626 .PD
8627 These switches control the size of \f(CW\*(C`long double\*(C'\fR type.  The i386
8628 application binary interface specifies the size to be 96 bits,
8629 so \fB\-m96bit\-long\-double\fR is the default in 32 bit mode.
8630 .Sp
8631 Modern architectures (Pentium and newer) would prefer \f(CW\*(C`long double\*(C'\fR
8632 to be aligned to an 8 or 16 byte boundary.  In arrays or structures
8633 conforming to the \s-1ABI\s0, this would not be possible.  So specifying a
8634 \&\fB\-m128bit\-long\-double\fR will align \f(CW\*(C`long double\*(C'\fR
8635 to a 16 byte boundary by padding the \f(CW\*(C`long double\*(C'\fR with an additional
8636 32 bit zero.
8637 .Sp
8638 In the x86\-64 compiler, \fB\-m128bit\-long\-double\fR is the default choice as
8639 its \s-1ABI\s0 specifies that \f(CW\*(C`long double\*(C'\fR is to be aligned on 16 byte boundary.
8640 .Sp
8641 Notice that neither of these options enable any extra precision over the x87
8642 standard of 80 bits for a \f(CW\*(C`long double\*(C'\fR.
8643 .Sp
8644 \&\fBWarning:\fR if you override the default value for your target \s-1ABI\s0, the
8645 structures and arrays containing \f(CW\*(C`long double\*(C'\fR variables will change
8646 their size as well as function calling convention for function taking
8647 \&\f(CW\*(C`long double\*(C'\fR will be modified.  Hence they will not be binary
8648 compatible with arrays or structures in code compiled without that switch.
8649 .IP "\fB\-mmlarge\-data\-threshold=\fR\fInumber\fR" 4
8650 .IX Item "-mmlarge-data-threshold=number"
8651 When \fB\-mcmodel=medium\fR is specified, the data greater than
8652 \&\fIthreshold\fR are placed in large data section.  This value must be the
8653 same across all object linked into the binary and defaults to 65535.
8654 .IP "\fB\-msvr3\-shlib\fR" 4
8655 .IX Item "-msvr3-shlib"
8656 .PD 0
8657 .IP "\fB\-mno\-svr3\-shlib\fR" 4
8658 .IX Item "-mno-svr3-shlib"
8659 .PD
8660 Control whether \s-1GCC\s0 places uninitialized local variables into the
8661 \&\f(CW\*(C`bss\*(C'\fR or \f(CW\*(C`data\*(C'\fR segments.  \fB\-msvr3\-shlib\fR places them
8662 into \f(CW\*(C`bss\*(C'\fR.  These options are meaningful only on System V Release 3.
8663 .IP "\fB\-mrtd\fR" 4
8664 .IX Item "-mrtd"
8665 Use a different function-calling convention, in which functions that
8666 take a fixed number of arguments return with the \f(CW\*(C`ret\*(C'\fR \fInum\fR
8667 instruction, which pops their arguments while returning.  This saves one
8668 instruction in the caller since there is no need to pop the arguments
8669 there.
8670 .Sp
8671 You can specify that an individual function is called with this calling
8672 sequence with the function attribute \fBstdcall\fR.  You can also
8673 override the \fB\-mrtd\fR option by using the function attribute
8674 \&\fBcdecl\fR.  
8675 .Sp
8676 \&\fBWarning:\fR this calling convention is incompatible with the one
8677 normally used on Unix, so you cannot use it if you need to call
8678 libraries compiled with the Unix compiler.
8679 .Sp
8680 Also, you must provide function prototypes for all functions that
8681 take variable numbers of arguments (including \f(CW\*(C`printf\*(C'\fR);
8682 otherwise incorrect code will be generated for calls to those
8683 functions.
8684 .Sp
8685 In addition, seriously incorrect code will result if you call a
8686 function with too many arguments.  (Normally, extra arguments are
8687 harmlessly ignored.)
8688 .IP "\fB\-mregparm=\fR\fInum\fR" 4
8689 .IX Item "-mregparm=num"
8690 Control how many registers are used to pass integer arguments.  By
8691 default, no registers are used to pass arguments, and at most 3
8692 registers can be used.  You can control this behavior for a specific
8693 function by using the function attribute \fBregparm\fR.
8694 .Sp
8695 \&\fBWarning:\fR if you use this switch, and
8696 \&\fInum\fR is nonzero, then you must build all modules with the same
8697 value, including any libraries.  This includes the system libraries and
8698 startup modules.
8699 .IP "\fB\-msseregparm\fR" 4
8700 .IX Item "-msseregparm"
8701 Use \s-1SSE\s0 register passing conventions for float and double arguments
8702 and return values.  You can control this behavior for a specific
8703 function by using the function attribute \fBsseregparm\fR.
8704 .Sp
8705 \&\fBWarning:\fR if you use this switch then you must build all
8706 modules with the same value, including any libraries.  This includes
8707 the system libraries and startup modules.
8708 .IP "\fB\-mstackrealign\fR" 4
8709 .IX Item "-mstackrealign"
8710 Realign the stack at entry.  On the Intel x86, the
8711 \&\fB\-mstackrealign\fR option will generate an alternate prologue and
8712 epilogue that realigns the runtime stack.  This supports mixing legacy
8713 codes that keep a 4\-byte aligned stack with modern codes that keep a
8714 16\-byte stack for \s-1SSE\s0 compatibility.  The alternate prologue and
8715 epilogue are slower and bigger than the regular ones, and the
8716 alternate prologue requires an extra scratch register; this lowers the
8717 number of registers available if used in conjunction with the
8718 \&\f(CW\*(C`regparm\*(C'\fR attribute.  The \fB\-mstackrealign\fR option is
8719 incompatible with the nested function prologue; this is considered a
8720 hard error.  See also the attribute \f(CW\*(C`force_align_arg_pointer\*(C'\fR,
8721 applicable to individual functions.
8722 .IP "\fB\-mpreferred\-stack\-boundary=\fR\fInum\fR" 4
8723 .IX Item "-mpreferred-stack-boundary=num"
8724 Attempt to keep the stack boundary aligned to a 2 raised to \fInum\fR
8725 byte boundary.  If \fB\-mpreferred\-stack\-boundary\fR is not specified,
8726 the default is 4 (16 bytes or 128 bits).
8727 .Sp
8728 On Pentium and PentiumPro, \f(CW\*(C`double\*(C'\fR and \f(CW\*(C`long double\*(C'\fR values
8729 should be aligned to an 8 byte boundary (see \fB\-malign\-double\fR) or
8730 suffer significant run time performance penalties.  On Pentium \s-1III\s0, the
8731 Streaming \s-1SIMD\s0 Extension (\s-1SSE\s0) data type \f(CW\*(C`_\|_m128\*(C'\fR may not work
8732 properly if it is not 16 byte aligned.
8733 .Sp
8734 To ensure proper alignment of this values on the stack, the stack boundary
8735 must be as aligned as that required by any value stored on the stack.
8736 Further, every function must be generated such that it keeps the stack
8737 aligned.  Thus calling a function compiled with a higher preferred
8738 stack boundary from a function compiled with a lower preferred stack
8739 boundary will most likely misalign the stack.  It is recommended that
8740 libraries that use callbacks always use the default setting.
8741 .Sp
8742 This extra alignment does consume extra stack space, and generally
8743 increases code size.  Code that is sensitive to stack space usage, such
8744 as embedded systems and operating system kernels, may want to reduce the
8745 preferred alignment to \fB\-mpreferred\-stack\-boundary=2\fR.
8746 .IP "\fB\-mmmx\fR" 4
8747 .IX Item "-mmmx"
8748 .PD 0
8749 .IP "\fB\-mno\-mmx\fR" 4
8750 .IX Item "-mno-mmx"
8751 .IP "\fB\-msse\fR" 4
8752 .IX Item "-msse"
8753 .IP "\fB\-mno\-sse\fR" 4
8754 .IX Item "-mno-sse"
8755 .IP "\fB\-msse2\fR" 4
8756 .IX Item "-msse2"
8757 .IP "\fB\-mno\-sse2\fR" 4
8758 .IX Item "-mno-sse2"
8759 .IP "\fB\-msse3\fR" 4
8760 .IX Item "-msse3"
8761 .IP "\fB\-mno\-sse3\fR" 4
8762 .IX Item "-mno-sse3"
8763 .IP "\fB\-mssse3\fR" 4
8764 .IX Item "-mssse3"
8765 .IP "\fB\-mno\-ssse3\fR" 4
8766 .IX Item "-mno-ssse3"
8767 .IP "\fB\-m3dnow\fR" 4
8768 .IX Item "-m3dnow"
8769 .IP "\fB\-mno\-3dnow\fR" 4
8770 .IX Item "-mno-3dnow"
8771 .PD
8772 These switches enable or disable the use of instructions in the \s-1MMX\s0,
8773 \&\s-1SSE\s0, \s-1SSE2\s0, \s-1SSE3\s0, \s-1SSSE3\s0 or 3DNow! extended instruction sets.
8774 These extensions are also available as built-in functions: see
8775 \fBX86 Built-in Functions\fR, for details of the functions enabled and
8776 disabled by these switches.
8777 .Sp
8778 To have \s-1SSE/SSE2\s0 instructions generated automatically from floating-point
8779 code (as opposed to 387 instructions), see \fB\-mfpmath=sse\fR.
8780 .Sp
8781 These options will enable \s-1GCC\s0 to use these extended instructions in
8782 generated code, even without \fB\-mfpmath=sse\fR.  Applications which
8783 perform runtime \s-1CPU\s0 detection must compile separate files for each
8784 supported architecture, using the appropriate flags.  In particular,
8785 the file containing the \s-1CPU\s0 detection code should be compiled without
8786 these options.
8787 .IP "\fB\-mpush\-args\fR" 4
8788 .IX Item "-mpush-args"
8789 .PD 0
8790 .IP "\fB\-mno\-push\-args\fR" 4
8791 .IX Item "-mno-push-args"
8792 .PD
8793 Use \s-1PUSH\s0 operations to store outgoing parameters.  This method is shorter
8794 and usually equally fast as method using \s-1SUB/MOV\s0 operations and is enabled
8795 by default.  In some cases disabling it may improve performance because of
8796 improved scheduling and reduced dependencies.
8797 .IP "\fB\-maccumulate\-outgoing\-args\fR" 4
8798 .IX Item "-maccumulate-outgoing-args"
8799 If enabled, the maximum amount of space required for outgoing arguments will be
8800 computed in the function prologue.  This is faster on most modern CPUs
8801 because of reduced dependencies, improved scheduling and reduced stack usage
8802 when preferred stack boundary is not equal to 2.  The drawback is a notable
8803 increase in code size.  This switch implies \fB\-mno\-push\-args\fR.
8804 .IP "\fB\-mthreads\fR" 4
8805 .IX Item "-mthreads"
8806 Support thread-safe exception handling on \fBMingw32\fR.  Code that relies
8807 on thread-safe exception handling must compile and link all code with the
8808 \&\fB\-mthreads\fR option.  When compiling, \fB\-mthreads\fR defines
8809 \&\fB\-D_MT\fR; when linking, it links in a special thread helper library
8810 \&\fB\-lmingwthrd\fR which cleans up per thread exception handling data.
8811 .IP "\fB\-mno\-align\-stringops\fR" 4
8812 .IX Item "-mno-align-stringops"
8813 Do not align destination of inlined string operations.  This switch reduces
8814 code size and improves performance in case the destination is already aligned,
8815 but \s-1GCC\s0 doesn't know about it.
8816 .IP "\fB\-minline\-all\-stringops\fR" 4
8817 .IX Item "-minline-all-stringops"
8818 By default \s-1GCC\s0 inlines string operations only when destination is known to be
8819 aligned at least to 4 byte boundary.  This enables more inlining, increase code
8820 size, but may improve performance of code that depends on fast memcpy, strlen
8821 and memset for short lengths.
8822 .IP "\fB\-momit\-leaf\-frame\-pointer\fR" 4
8823 .IX Item "-momit-leaf-frame-pointer"
8824 Don't keep the frame pointer in a register for leaf functions.  This
8825 avoids the instructions to save, set up and restore frame pointers and
8826 makes an extra register available in leaf functions.  The option
8827 \&\fB\-fomit\-frame\-pointer\fR removes the frame pointer for all functions
8828 which might make debugging harder.
8829 .IP "\fB\-mtls\-direct\-seg\-refs\fR" 4
8830 .IX Item "-mtls-direct-seg-refs"
8831 .PD 0
8832 .IP "\fB\-mno\-tls\-direct\-seg\-refs\fR" 4
8833 .IX Item "-mno-tls-direct-seg-refs"
8834 .PD
8835 Controls whether \s-1TLS\s0 variables may be accessed with offsets from the
8836 \&\s-1TLS\s0 segment register (\f(CW%gs\fR for 32\-bit, \f(CW%fs\fR for 64\-bit),
8837 or whether the thread base pointer must be added.  Whether or not this
8838 is legal depends on the operating system, and whether it maps the
8839 segment to cover the entire \s-1TLS\s0 area.
8840 .Sp
8841 For systems that use \s-1GNU\s0 libc, the default is on.
8842 .PP
8843 These \fB\-m\fR switches are supported in addition to the above
8844 on \s-1AMD\s0 x86\-64 processors in 64\-bit environments.
8845 .IP "\fB\-m32\fR" 4
8846 .IX Item "-m32"
8847 .PD 0
8848 .IP "\fB\-m64\fR" 4
8849 .IX Item "-m64"
8850 .PD
8851 Generate code for a 32\-bit or 64\-bit environment.
8852 The 32\-bit environment sets int, long and pointer to 32 bits and
8853 generates code that runs on any i386 system.
8854 The 64\-bit environment sets int to 32 bits and long and pointer
8855 to 64 bits and generates code for \s-1AMD\s0's x86\-64 architecture. For
8856 darwin only the \-m64 option turns off the \fB\-fno\-pic\fR and
8857 \&\fB\-mdynamic\-no\-pic\fR options.
8858 .IP "\fB\-mno\-red\-zone\fR" 4
8859 .IX Item "-mno-red-zone"
8860 Do not use a so called red zone for x86\-64 code.  The red zone is mandated
8861 by the x86\-64 \s-1ABI\s0, it is a 128\-byte area beyond the location of the
8862 stack pointer that will not be modified by signal or interrupt handlers
8863 and therefore can be used for temporary data without adjusting the stack
8864 pointer.  The flag \fB\-mno\-red\-zone\fR disables this red zone.
8865 .IP "\fB\-mcmodel=small\fR" 4
8866 .IX Item "-mcmodel=small"
8867 Generate code for the small code model: the program and its symbols must
8868 be linked in the lower 2 \s-1GB\s0 of the address space.  Pointers are 64 bits.
8869 Programs can be statically or dynamically linked.  This is the default
8870 code model.
8871 .IP "\fB\-mcmodel=kernel\fR" 4
8872 .IX Item "-mcmodel=kernel"
8873 Generate code for the kernel code model.  The kernel runs in the
8874 negative 2 \s-1GB\s0 of the address space.
8875 This model has to be used for Linux kernel code.
8876 .IP "\fB\-mcmodel=medium\fR" 4
8877 .IX Item "-mcmodel=medium"
8878 Generate code for the medium model: The program is linked in the lower 2
8879 \&\s-1GB\s0 of the address space but symbols can be located anywhere in the
8880 address space.  Programs can be statically or dynamically linked, but
8881 building of shared libraries are not supported with the medium model.
8882 .IP "\fB\-mcmodel=large\fR" 4
8883 .IX Item "-mcmodel=large"
8884 Generate code for the large model: This model makes no assumptions
8885 about addresses and sizes of sections.  Currently \s-1GCC\s0 does not implement
8886 this model.
8887 .PP
8888 \fI\s-1IA\-64\s0 Options\fR
8889 .IX Subsection "IA-64 Options"
8890 .PP
8891 These are the \fB\-m\fR options defined for the Intel \s-1IA\-64\s0 architecture.
8892 .IP "\fB\-mbig\-endian\fR" 4
8893 .IX Item "-mbig-endian"
8894 Generate code for a big endian target.  This is the default for \s-1HP\-UX\s0.
8895 .IP "\fB\-mlittle\-endian\fR" 4
8896 .IX Item "-mlittle-endian"
8897 Generate code for a little endian target.  This is the default for \s-1AIX5\s0
8898 and GNU/Linux.
8899 .IP "\fB\-mgnu\-as\fR" 4
8900 .IX Item "-mgnu-as"
8901 .PD 0
8902 .IP "\fB\-mno\-gnu\-as\fR" 4
8903 .IX Item "-mno-gnu-as"
8904 .PD
8905 Generate (or don't) code for the \s-1GNU\s0 assembler.  This is the default.
8906 .IP "\fB\-mgnu\-ld\fR" 4
8907 .IX Item "-mgnu-ld"
8908 .PD 0
8909 .IP "\fB\-mno\-gnu\-ld\fR" 4
8910 .IX Item "-mno-gnu-ld"
8911 .PD
8912 Generate (or don't) code for the \s-1GNU\s0 linker.  This is the default.
8913 .IP "\fB\-mno\-pic\fR" 4
8914 .IX Item "-mno-pic"
8915 Generate code that does not use a global pointer register.  The result
8916 is not position independent code, and violates the \s-1IA\-64\s0 \s-1ABI\s0.
8917 .IP "\fB\-mvolatile\-asm\-stop\fR" 4
8918 .IX Item "-mvolatile-asm-stop"
8919 .PD 0
8920 .IP "\fB\-mno\-volatile\-asm\-stop\fR" 4
8921 .IX Item "-mno-volatile-asm-stop"
8922 .PD
8923 Generate (or don't) a stop bit immediately before and after volatile asm
8924 statements.
8925 .IP "\fB\-mregister\-names\fR" 4
8926 .IX Item "-mregister-names"
8927 .PD 0
8928 .IP "\fB\-mno\-register\-names\fR" 4
8929 .IX Item "-mno-register-names"
8930 .PD
8931 Generate (or don't) \fBin\fR, \fBloc\fR, and \fBout\fR register names for
8932 the stacked registers.  This may make assembler output more readable.
8933 .IP "\fB\-mno\-sdata\fR" 4
8934 .IX Item "-mno-sdata"
8935 .PD 0
8936 .IP "\fB\-msdata\fR" 4
8937 .IX Item "-msdata"
8938 .PD
8939 Disable (or enable) optimizations that use the small data section.  This may
8940 be useful for working around optimizer bugs.
8941 .IP "\fB\-mconstant\-gp\fR" 4
8942 .IX Item "-mconstant-gp"
8943 Generate code that uses a single constant global pointer value.  This is
8944 useful when compiling kernel code.
8945 .IP "\fB\-mauto\-pic\fR" 4
8946 .IX Item "-mauto-pic"
8947 Generate code that is self\-relocatable.  This implies \fB\-mconstant\-gp\fR.
8948 This is useful when compiling firmware code.
8949 .IP "\fB\-minline\-float\-divide\-min\-latency\fR" 4
8950 .IX Item "-minline-float-divide-min-latency"
8951 Generate code for inline divides of floating point values
8952 using the minimum latency algorithm.
8953 .IP "\fB\-minline\-float\-divide\-max\-throughput\fR" 4
8954 .IX Item "-minline-float-divide-max-throughput"
8955 Generate code for inline divides of floating point values
8956 using the maximum throughput algorithm.
8957 .IP "\fB\-minline\-int\-divide\-min\-latency\fR" 4
8958 .IX Item "-minline-int-divide-min-latency"
8959 Generate code for inline divides of integer values
8960 using the minimum latency algorithm.
8961 .IP "\fB\-minline\-int\-divide\-max\-throughput\fR" 4
8962 .IX Item "-minline-int-divide-max-throughput"
8963 Generate code for inline divides of integer values
8964 using the maximum throughput algorithm.
8965 .IP "\fB\-minline\-sqrt\-min\-latency\fR" 4
8966 .IX Item "-minline-sqrt-min-latency"
8967 Generate code for inline square roots
8968 using the minimum latency algorithm.
8969 .IP "\fB\-minline\-sqrt\-max\-throughput\fR" 4
8970 .IX Item "-minline-sqrt-max-throughput"
8971 Generate code for inline square roots
8972 using the maximum throughput algorithm.
8973 .IP "\fB\-mno\-dwarf2\-asm\fR" 4
8974 .IX Item "-mno-dwarf2-asm"
8975 .PD 0
8976 .IP "\fB\-mdwarf2\-asm\fR" 4
8977 .IX Item "-mdwarf2-asm"
8978 .PD
8979 Don't (or do) generate assembler code for the \s-1DWARF2\s0 line number debugging
8980 info.  This may be useful when not using the \s-1GNU\s0 assembler.
8981 .IP "\fB\-mearly\-stop\-bits\fR" 4
8982 .IX Item "-mearly-stop-bits"
8983 .PD 0
8984 .IP "\fB\-mno\-early\-stop\-bits\fR" 4
8985 .IX Item "-mno-early-stop-bits"
8986 .PD
8987 Allow stop bits to be placed earlier than immediately preceding the
8988 instruction that triggered the stop bit.  This can improve instruction
8989 scheduling, but does not always do so.
8990 .IP "\fB\-mfixed\-range=\fR\fIregister-range\fR" 4
8991 .IX Item "-mfixed-range=register-range"
8992 Generate code treating the given register range as fixed registers.
8993 A fixed register is one that the register allocator can not use.  This is
8994 useful when compiling kernel code.  A register range is specified as
8995 two registers separated by a dash.  Multiple register ranges can be
8996 specified separated by a comma.
8997 .IP "\fB\-mtls\-size=\fR\fItls-size\fR" 4
8998 .IX Item "-mtls-size=tls-size"
8999 Specify bit size of immediate \s-1TLS\s0 offsets.  Valid values are 14, 22, and
9000 64.
9001 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
9002 .IX Item "-mtune=cpu-type"
9003 Tune the instruction scheduling for a particular \s-1CPU\s0, Valid values are
9004 itanium, itanium1, merced, itanium2, and mckinley.
9005 .IP "\fB\-mt\fR" 4
9006 .IX Item "-mt"
9007 .PD 0
9008 .IP "\fB\-pthread\fR" 4
9009 .IX Item "-pthread"
9010 .PD
9011 Add support for multithreading using the \s-1POSIX\s0 threads library.  This
9012 option sets flags for both the preprocessor and linker.  It does
9013 not affect the thread safety of object code produced by the compiler or
9014 that of libraries supplied with it.  These are HP-UX specific flags.
9015 .IP "\fB\-milp32\fR" 4
9016 .IX Item "-milp32"
9017 .PD 0
9018 .IP "\fB\-mlp64\fR" 4
9019 .IX Item "-mlp64"
9020 .PD
9021 Generate code for a 32\-bit or 64\-bit environment.
9022 The 32\-bit environment sets int, long and pointer to 32 bits.
9023 The 64\-bit environment sets int to 32 bits and long and pointer
9024 to 64 bits.  These are HP-UX specific flags.
9025 .IP "\fB\-mno\-sched\-br\-data\-spec\fR" 4
9026 .IX Item "-mno-sched-br-data-spec"
9027 .PD 0
9028 .IP "\fB\-msched\-br\-data\-spec\fR" 4
9029 .IX Item "-msched-br-data-spec"
9030 .PD
9031 (Dis/En)able data speculative scheduling before reload.
9032 This will result in generation of the ld.a instructions and
9033 the corresponding check instructions (ld.c / chk.a).
9034 The default is 'disable'.
9035 .IP "\fB\-msched\-ar\-data\-spec\fR" 4
9036 .IX Item "-msched-ar-data-spec"
9037 .PD 0
9038 .IP "\fB\-mno\-sched\-ar\-data\-spec\fR" 4
9039 .IX Item "-mno-sched-ar-data-spec"
9040 .PD
9041 (En/Dis)able data speculative scheduling after reload.
9042 This will result in generation of the ld.a instructions and
9043 the corresponding check instructions (ld.c / chk.a).
9044 The default is 'enable'.
9045 .IP "\fB\-mno\-sched\-control\-spec\fR" 4
9046 .IX Item "-mno-sched-control-spec"
9047 .PD 0
9048 .IP "\fB\-msched\-control\-spec\fR" 4
9049 .IX Item "-msched-control-spec"
9050 .PD
9051 (Dis/En)able control speculative scheduling.  This feature is
9052 available only during region scheduling (i.e. before reload).
9053 This will result in generation of the ld.s instructions and
9054 the corresponding check instructions chk.s .
9055 The default is 'disable'.
9056 .IP "\fB\-msched\-br\-in\-data\-spec\fR" 4
9057 .IX Item "-msched-br-in-data-spec"
9058 .PD 0
9059 .IP "\fB\-mno\-sched\-br\-in\-data\-spec\fR" 4
9060 .IX Item "-mno-sched-br-in-data-spec"
9061 .PD
9062 (En/Dis)able speculative scheduling of the instructions that
9063 are dependent on the data speculative loads before reload.
9064 This is effective only with \fB\-msched\-br\-data\-spec\fR enabled.
9065 The default is 'enable'.
9066 .IP "\fB\-msched\-ar\-in\-data\-spec\fR" 4
9067 .IX Item "-msched-ar-in-data-spec"
9068 .PD 0
9069 .IP "\fB\-mno\-sched\-ar\-in\-data\-spec\fR" 4
9070 .IX Item "-mno-sched-ar-in-data-spec"
9071 .PD
9072 (En/Dis)able speculative scheduling of the instructions that
9073 are dependent on the data speculative loads after reload.
9074 This is effective only with \fB\-msched\-ar\-data\-spec\fR enabled.
9075 The default is 'enable'.
9076 .IP "\fB\-msched\-in\-control\-spec\fR" 4
9077 .IX Item "-msched-in-control-spec"
9078 .PD 0
9079 .IP "\fB\-mno\-sched\-in\-control\-spec\fR" 4
9080 .IX Item "-mno-sched-in-control-spec"
9081 .PD
9082 (En/Dis)able speculative scheduling of the instructions that
9083 are dependent on the control speculative loads.
9084 This is effective only with \fB\-msched\-control\-spec\fR enabled.
9085 The default is 'enable'.
9086 .IP "\fB\-msched\-ldc\fR" 4
9087 .IX Item "-msched-ldc"
9088 .PD 0
9089 .IP "\fB\-mno\-sched\-ldc\fR" 4
9090 .IX Item "-mno-sched-ldc"
9091 .PD
9092 (En/Dis)able use of simple data speculation checks ld.c .
9093 If disabled, only chk.a instructions will be emitted to check
9094 data speculative loads.
9095 The default is 'enable'.
9096 .IP "\fB\-mno\-sched\-control\-ldc\fR" 4
9097 .IX Item "-mno-sched-control-ldc"
9098 .PD 0
9099 .IP "\fB\-msched\-control\-ldc\fR" 4
9100 .IX Item "-msched-control-ldc"
9101 .PD
9102 (Dis/En)able use of ld.c instructions to check control speculative loads.
9103 If enabled, in case of control speculative load with no speculatively
9104 scheduled dependent instructions this load will be emitted as ld.sa and
9105 ld.c will be used to check it.
9106 The default is 'disable'.
9107 .IP "\fB\-mno\-sched\-spec\-verbose\fR" 4
9108 .IX Item "-mno-sched-spec-verbose"
9109 .PD 0
9110 .IP "\fB\-msched\-spec\-verbose\fR" 4
9111 .IX Item "-msched-spec-verbose"
9112 .PD
9113 (Dis/En)able printing of the information about speculative motions.
9114 .IP "\fB\-mno\-sched\-prefer\-non\-data\-spec\-insns\fR" 4
9115 .IX Item "-mno-sched-prefer-non-data-spec-insns"
9116 .PD 0
9117 .IP "\fB\-msched\-prefer\-non\-data\-spec\-insns\fR" 4
9118 .IX Item "-msched-prefer-non-data-spec-insns"
9119 .PD
9120 If enabled, data speculative instructions will be chosen for schedule
9121 only if there are no other choices at the moment.  This will make
9122 the use of the data speculation much more conservative.
9123 The default is 'disable'.
9124 .IP "\fB\-mno\-sched\-prefer\-non\-control\-spec\-insns\fR" 4
9125 .IX Item "-mno-sched-prefer-non-control-spec-insns"
9126 .PD 0
9127 .IP "\fB\-msched\-prefer\-non\-control\-spec\-insns\fR" 4
9128 .IX Item "-msched-prefer-non-control-spec-insns"
9129 .PD
9130 If enabled, control speculative instructions will be chosen for schedule
9131 only if there are no other choices at the moment.  This will make
9132 the use of the control speculation much more conservative.
9133 The default is 'disable'.
9134 .IP "\fB\-mno\-sched\-count\-spec\-in\-critical\-path\fR" 4
9135 .IX Item "-mno-sched-count-spec-in-critical-path"
9136 .PD 0
9137 .IP "\fB\-msched\-count\-spec\-in\-critical\-path\fR" 4
9138 .IX Item "-msched-count-spec-in-critical-path"
9139 .PD
9140 If enabled, speculative dependencies will be considered during
9141 computation of the instructions priorities.  This will make the use of the
9142 speculation a bit more conservative.
9143 The default is 'disable'.
9144 .PP
9145 \fIM32C Options\fR
9146 .IX Subsection "M32C Options"
9147 .IP "\fB\-mcpu=\fR\fIname\fR" 4
9148 .IX Item "-mcpu=name"
9149 Select the \s-1CPU\s0 for which code is generated.  \fIname\fR may be one of
9150 \&\fBr8c\fR for the R8C/Tiny series, \fBm16c\fR for the M16C (up to
9151 /60) series, \fBm32cm\fR for the M16C/80 series, or \fBm32c\fR for
9152 the M32C/80 series.
9153 .IP "\fB\-msim\fR" 4
9154 .IX Item "-msim"
9155 Specifies that the program will be run on the simulator.  This causes
9156 an alternate runtime library to be linked in which supports, for
9157 example, file I/O.  You must not use this option when generating
9158 programs that will run on real hardware; you must provide your own
9159 runtime library for whatever I/O functions are needed.
9160 .IP "\fB\-memregs=\fR\fInumber\fR" 4
9161 .IX Item "-memregs=number"
9162 Specifies the number of memory-based pseudo-registers \s-1GCC\s0 will use
9163 during code generation.  These pseudo-registers will be used like real
9164 registers, so there is a tradeoff between \s-1GCC\s0's ability to fit the
9165 code into available registers, and the performance penalty of using
9166 memory instead of registers.  Note that all modules in a program must
9167 be compiled with the same value for this option.  Because of that, you
9168 must not use this option with the default runtime libraries gcc
9169 builds.
9170 .PP
9171 \fIM32R/D Options\fR
9172 .IX Subsection "M32R/D Options"
9173 .PP
9174 These \fB\-m\fR options are defined for Renesas M32R/D architectures:
9175 .IP "\fB\-m32r2\fR" 4
9176 .IX Item "-m32r2"
9177 Generate code for the M32R/2.
9178 .IP "\fB\-m32rx\fR" 4
9179 .IX Item "-m32rx"
9180 Generate code for the M32R/X.
9181 .IP "\fB\-m32r\fR" 4
9182 .IX Item "-m32r"
9183 Generate code for the M32R.  This is the default.
9184 .IP "\fB\-mmodel=small\fR" 4
9185 .IX Item "-mmodel=small"
9186 Assume all objects live in the lower 16MB of memory (so that their addresses
9187 can be loaded with the \f(CW\*(C`ld24\*(C'\fR instruction), and assume all subroutines
9188 are reachable with the \f(CW\*(C`bl\*(C'\fR instruction.
9189 This is the default.
9190 .Sp
9191 The addressability of a particular object can be set with the
9192 \&\f(CW\*(C`model\*(C'\fR attribute.
9193 .IP "\fB\-mmodel=medium\fR" 4
9194 .IX Item "-mmodel=medium"
9195 Assume objects may be anywhere in the 32\-bit address space (the compiler
9196 will generate \f(CW\*(C`seth/add3\*(C'\fR instructions to load their addresses), and
9197 assume all subroutines are reachable with the \f(CW\*(C`bl\*(C'\fR instruction.
9198 .IP "\fB\-mmodel=large\fR" 4
9199 .IX Item "-mmodel=large"
9200 Assume objects may be anywhere in the 32\-bit address space (the compiler
9201 will generate \f(CW\*(C`seth/add3\*(C'\fR instructions to load their addresses), and
9202 assume subroutines may not be reachable with the \f(CW\*(C`bl\*(C'\fR instruction
9203 (the compiler will generate the much slower \f(CW\*(C`seth/add3/jl\*(C'\fR
9204 instruction sequence).
9205 .IP "\fB\-msdata=none\fR" 4
9206 .IX Item "-msdata=none"
9207 Disable use of the small data area.  Variables will be put into
9208 one of \fB.data\fR, \fBbss\fR, or \fB.rodata\fR (unless the
9209 \&\f(CW\*(C`section\*(C'\fR attribute has been specified).
9210 This is the default.
9211 .Sp
9212 The small data area consists of sections \fB.sdata\fR and \fB.sbss\fR.
9213 Objects may be explicitly put in the small data area with the
9214 \&\f(CW\*(C`section\*(C'\fR attribute using one of these sections.
9215 .IP "\fB\-msdata=sdata\fR" 4
9216 .IX Item "-msdata=sdata"
9217 Put small global and static data in the small data area, but do not
9218 generate special code to reference them.
9219 .IP "\fB\-msdata=use\fR" 4
9220 .IX Item "-msdata=use"
9221 Put small global and static data in the small data area, and generate
9222 special instructions to reference them.
9223 .IP "\fB\-G\fR \fInum\fR" 4
9224 .IX Item "-G num"
9225 Put global and static objects less than or equal to \fInum\fR bytes
9226 into the small data or bss sections instead of the normal data or bss
9227 sections.  The default value of \fInum\fR is 8.
9228 The \fB\-msdata\fR option must be set to one of \fBsdata\fR or \fBuse\fR
9229 for this option to have any effect.
9230 .Sp
9231 All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
9232 Compiling with different values of \fInum\fR may or may not work; if it
9233 doesn't the linker will give an error message\-\-\-incorrect code will not be
9234 generated.
9235 .IP "\fB\-mdebug\fR" 4
9236 .IX Item "-mdebug"
9237 Makes the M32R specific code in the compiler display some statistics
9238 that might help in debugging programs.
9239 .IP "\fB\-malign\-loops\fR" 4
9240 .IX Item "-malign-loops"
9241 Align all loops to a 32\-byte boundary.
9242 .IP "\fB\-mno\-align\-loops\fR" 4
9243 .IX Item "-mno-align-loops"
9244 Do not enforce a 32\-byte alignment for loops.  This is the default.
9245 .IP "\fB\-missue\-rate=\fR\fInumber\fR" 4
9246 .IX Item "-missue-rate=number"
9247 Issue \fInumber\fR instructions per cycle.  \fInumber\fR can only be 1
9248 or 2.
9249 .IP "\fB\-mbranch\-cost=\fR\fInumber\fR" 4
9250 .IX Item "-mbranch-cost=number"
9251 \&\fInumber\fR can only be 1 or 2.  If it is 1 then branches will be
9252 preferred over conditional code, if it is 2, then the opposite will
9253 apply.
9254 .IP "\fB\-mflush\-trap=\fR\fInumber\fR" 4
9255 .IX Item "-mflush-trap=number"
9256 Specifies the trap number to use to flush the cache.  The default is
9257 12.  Valid numbers are between 0 and 15 inclusive.
9258 .IP "\fB\-mno\-flush\-trap\fR" 4
9259 .IX Item "-mno-flush-trap"
9260 Specifies that the cache cannot be flushed by using a trap.
9261 .IP "\fB\-mflush\-func=\fR\fIname\fR" 4
9262 .IX Item "-mflush-func=name"
9263 Specifies the name of the operating system function to call to flush
9264 the cache.  The default is \fI_flush_cache\fR, but a function call
9265 will only be used if a trap is not available.
9266 .IP "\fB\-mno\-flush\-func\fR" 4
9267 .IX Item "-mno-flush-func"
9268 Indicates that there is no \s-1OS\s0 function for flushing the cache.
9269 .PP
9270 \fIM680x0 Options\fR
9271 .IX Subsection "M680x0 Options"
9272 .PP
9273 These are the \fB\-m\fR options defined for the 68000 series.  The default
9274 values for these options depends on which style of 68000 was selected when
9275 the compiler was configured; the defaults for the most common choices are
9276 given below.
9277 .IP "\fB\-m68000\fR" 4
9278 .IX Item "-m68000"
9279 .PD 0
9280 .IP "\fB\-mc68000\fR" 4
9281 .IX Item "-mc68000"
9282 .PD
9283 Generate output for a 68000.  This is the default
9284 when the compiler is configured for 68000\-based systems.
9285 .Sp
9286 Use this option for microcontrollers with a 68000 or \s-1EC000\s0 core,
9287 including the 68008, 68302, 68306, 68307, 68322, 68328 and 68356.
9288 .IP "\fB\-m68020\fR" 4
9289 .IX Item "-m68020"
9290 .PD 0
9291 .IP "\fB\-mc68020\fR" 4
9292 .IX Item "-mc68020"
9293 .PD
9294 Generate output for a 68020.  This is the default
9295 when the compiler is configured for 68020\-based systems.
9296 .IP "\fB\-m68881\fR" 4
9297 .IX Item "-m68881"
9298 Generate output containing 68881 instructions for floating point.
9299 This is the default for most 68020 systems unless \fB\-\-nfp\fR was
9300 specified when the compiler was configured.
9301 .IP "\fB\-m68030\fR" 4
9302 .IX Item "-m68030"
9303 Generate output for a 68030.  This is the default when the compiler is
9304 configured for 68030\-based systems.
9305 .IP "\fB\-m68040\fR" 4
9306 .IX Item "-m68040"
9307 Generate output for a 68040.  This is the default when the compiler is
9308 configured for 68040\-based systems.
9309 .Sp
9310 This option inhibits the use of 68881/68882 instructions that have to be
9311 emulated by software on the 68040.  Use this option if your 68040 does not
9312 have code to emulate those instructions.
9313 .IP "\fB\-m68060\fR" 4
9314 .IX Item "-m68060"
9315 Generate output for a 68060.  This is the default when the compiler is
9316 configured for 68060\-based systems.
9317 .Sp
9318 This option inhibits the use of 68020 and 68881/68882 instructions that
9319 have to be emulated by software on the 68060.  Use this option if your 68060
9320 does not have code to emulate those instructions.
9321 .IP "\fB\-mcpu32\fR" 4
9322 .IX Item "-mcpu32"
9323 Generate output for a \s-1CPU32\s0.  This is the default
9324 when the compiler is configured for CPU32\-based systems.
9325 .Sp
9326 Use this option for microcontrollers with a
9327 \&\s-1CPU32\s0 or \s-1CPU32+\s0 core, including the 68330, 68331, 68332, 68333, 68334,
9328 68336, 68340, 68341, 68349 and 68360.
9329 .IP "\fB\-m5200\fR" 4
9330 .IX Item "-m5200"
9331 Generate output for a 520X \*(L"coldfire\*(R" family cpu.  This is the default
9332 when the compiler is configured for 520X\-based systems.
9333 .Sp
9334 Use this option for microcontroller with a 5200 core, including
9335 the \s-1MCF5202\s0, \s-1MCF5203\s0, \s-1MCF5204\s0 and \s-1MCF5202\s0.
9336 .IP "\fB\-mcfv4e\fR" 4
9337 .IX Item "-mcfv4e"
9338 Generate output for a ColdFire V4e family cpu (e.g. 547x/548x).
9339 This includes use of hardware floating point instructions.
9340 .IP "\fB\-m68020\-40\fR" 4
9341 .IX Item "-m68020-40"
9342 Generate output for a 68040, without using any of the new instructions.
9343 This results in code which can run relatively efficiently on either a
9344 68020/68881 or a 68030 or a 68040.  The generated code does use the
9345 68881 instructions that are emulated on the 68040.
9346 .IP "\fB\-m68020\-60\fR" 4
9347 .IX Item "-m68020-60"
9348 Generate output for a 68060, without using any of the new instructions.
9349 This results in code which can run relatively efficiently on either a
9350 68020/68881 or a 68030 or a 68040.  The generated code does use the
9351 68881 instructions that are emulated on the 68060.
9352 .IP "\fB\-msoft\-float\fR" 4
9353 .IX Item "-msoft-float"
9354 Generate output containing library calls for floating point.
9355 \&\fBWarning:\fR the requisite libraries are not available for all m68k
9356 targets.  Normally the facilities of the machine's usual C compiler are
9357 used, but this can't be done directly in cross\-compilation.  You must
9358 make your own arrangements to provide suitable library functions for
9359 cross\-compilation.  The embedded targets \fBm68k\-*\-aout\fR and
9360 \&\fBm68k\-*\-coff\fR do provide software floating point support.
9361 .IP "\fB\-mshort\fR" 4
9362 .IX Item "-mshort"
9363 Consider type \f(CW\*(C`int\*(C'\fR to be 16 bits wide, like \f(CW\*(C`short int\*(C'\fR.
9364 Additionally, parameters passed on the stack are also aligned to a
9365 16\-bit boundary even on targets whose \s-1API\s0 mandates promotion to 32\-bit.
9366 .IP "\fB\-mnobitfield\fR" 4
9367 .IX Item "-mnobitfield"
9368 Do not use the bit-field instructions.  The \fB\-m68000\fR, \fB\-mcpu32\fR
9369 and \fB\-m5200\fR options imply \fB\-mnobitfield\fR.
9370 .IP "\fB\-mbitfield\fR" 4
9371 .IX Item "-mbitfield"
9372 Do use the bit-field instructions.  The \fB\-m68020\fR option implies
9373 \&\fB\-mbitfield\fR.  This is the default if you use a configuration
9374 designed for a 68020.
9375 .IP "\fB\-mrtd\fR" 4
9376 .IX Item "-mrtd"
9377 Use a different function-calling convention, in which functions
9378 that take a fixed number of arguments return with the \f(CW\*(C`rtd\*(C'\fR
9379 instruction, which pops their arguments while returning.  This
9380 saves one instruction in the caller since there is no need to pop
9381 the arguments there.
9382 .Sp
9383 This calling convention is incompatible with the one normally
9384 used on Unix, so you cannot use it if you need to call libraries
9385 compiled with the Unix compiler.
9386 .Sp
9387 Also, you must provide function prototypes for all functions that
9388 take variable numbers of arguments (including \f(CW\*(C`printf\*(C'\fR);
9389 otherwise incorrect code will be generated for calls to those
9390 functions.
9391 .Sp
9392 In addition, seriously incorrect code will result if you call a
9393 function with too many arguments.  (Normally, extra arguments are
9394 harmlessly ignored.)
9395 .Sp
9396 The \f(CW\*(C`rtd\*(C'\fR instruction is supported by the 68010, 68020, 68030,
9397 68040, 68060 and \s-1CPU32\s0 processors, but not by the 68000 or 5200.
9398 .IP "\fB\-malign\-int\fR" 4
9399 .IX Item "-malign-int"
9400 .PD 0
9401 .IP "\fB\-mno\-align\-int\fR" 4
9402 .IX Item "-mno-align-int"
9403 .PD
9404 Control whether \s-1GCC\s0 aligns \f(CW\*(C`int\*(C'\fR, \f(CW\*(C`long\*(C'\fR, \f(CW\*(C`long long\*(C'\fR,
9405 \&\f(CW\*(C`float\*(C'\fR, \f(CW\*(C`double\*(C'\fR, and \f(CW\*(C`long double\*(C'\fR variables on a 32\-bit
9406 boundary (\fB\-malign\-int\fR) or a 16\-bit boundary (\fB\-mno\-align\-int\fR).
9407 Aligning variables on 32\-bit boundaries produces code that runs somewhat
9408 faster on processors with 32\-bit busses at the expense of more memory.
9409 .Sp
9410 \&\fBWarning:\fR if you use the \fB\-malign\-int\fR switch, \s-1GCC\s0 will
9411 align structures containing the above types  differently than
9412 most published application binary interface specifications for the m68k.
9413 .IP "\fB\-mpcrel\fR" 4
9414 .IX Item "-mpcrel"
9415 Use the pc-relative addressing mode of the 68000 directly, instead of
9416 using a global offset table.  At present, this option implies \fB\-fpic\fR,
9417 allowing at most a 16\-bit offset for pc-relative addressing.  \fB\-fPIC\fR is
9418 not presently supported with \fB\-mpcrel\fR, though this could be supported for
9419 68020 and higher processors.
9420 .IP "\fB\-mno\-strict\-align\fR" 4
9421 .IX Item "-mno-strict-align"
9422 .PD 0
9423 .IP "\fB\-mstrict\-align\fR" 4
9424 .IX Item "-mstrict-align"
9425 .PD
9426 Do not (do) assume that unaligned memory references will be handled by
9427 the system.
9428 .IP "\fB\-msep\-data\fR" 4
9429 .IX Item "-msep-data"
9430 Generate code that allows the data segment to be located in a different
9431 area of memory from the text segment.  This allows for execute in place in
9432 an environment without virtual memory management.  This option implies
9433 \&\fB\-fPIC\fR.
9434 .IP "\fB\-mno\-sep\-data\fR" 4
9435 .IX Item "-mno-sep-data"
9436 Generate code that assumes that the data segment follows the text segment.
9437 This is the default.
9438 .IP "\fB\-mid\-shared\-library\fR" 4
9439 .IX Item "-mid-shared-library"
9440 Generate code that supports shared libraries via the library \s-1ID\s0 method.
9441 This allows for execute in place and shared libraries in an environment
9442 without virtual memory management.  This option implies \fB\-fPIC\fR.
9443 .IP "\fB\-mno\-id\-shared\-library\fR" 4
9444 .IX Item "-mno-id-shared-library"
9445 Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
9446 This is the default.
9447 .IP "\fB\-mshared\-library\-id=n\fR" 4
9448 .IX Item "-mshared-library-id=n"
9449 Specified the identification number of the \s-1ID\s0 based shared library being
9450 compiled.  Specifying a value of 0 will generate more compact code, specifying
9451 other values will force the allocation of that number to the current
9452 library but is no more space or time efficient than omitting this option.
9453 .PP
9454 \fIM68hc1x Options\fR
9455 .IX Subsection "M68hc1x Options"
9456 .PP
9457 These are the \fB\-m\fR options defined for the 68hc11 and 68hc12
9458 microcontrollers.  The default values for these options depends on
9459 which style of microcontroller was selected when the compiler was configured;
9460 the defaults for the most common choices are given below.
9461 .IP "\fB\-m6811\fR" 4
9462 .IX Item "-m6811"
9463 .PD 0
9464 .IP "\fB\-m68hc11\fR" 4
9465 .IX Item "-m68hc11"
9466 .PD
9467 Generate output for a 68HC11.  This is the default
9468 when the compiler is configured for 68HC11\-based systems.
9469 .IP "\fB\-m6812\fR" 4
9470 .IX Item "-m6812"
9471 .PD 0
9472 .IP "\fB\-m68hc12\fR" 4
9473 .IX Item "-m68hc12"
9474 .PD
9475 Generate output for a 68HC12.  This is the default
9476 when the compiler is configured for 68HC12\-based systems.
9477 .IP "\fB\-m68S12\fR" 4
9478 .IX Item "-m68S12"
9479 .PD 0
9480 .IP "\fB\-m68hcs12\fR" 4
9481 .IX Item "-m68hcs12"
9482 .PD
9483 Generate output for a 68HCS12.
9484 .IP "\fB\-mauto\-incdec\fR" 4
9485 .IX Item "-mauto-incdec"
9486 Enable the use of 68HC12 pre and post auto-increment and auto-decrement
9487 addressing modes.
9488 .IP "\fB\-minmax\fR" 4
9489 .IX Item "-minmax"
9490 .PD 0
9491 .IP "\fB\-nominmax\fR" 4
9492 .IX Item "-nominmax"
9493 .PD
9494 Enable the use of 68HC12 min and max instructions.
9495 .IP "\fB\-mlong\-calls\fR" 4
9496 .IX Item "-mlong-calls"
9497 .PD 0
9498 .IP "\fB\-mno\-long\-calls\fR" 4
9499 .IX Item "-mno-long-calls"
9500 .PD
9501 Treat all calls as being far away (near).  If calls are assumed to be
9502 far away, the compiler will use the \f(CW\*(C`call\*(C'\fR instruction to
9503 call a function and the \f(CW\*(C`rtc\*(C'\fR instruction for returning.
9504 .IP "\fB\-mshort\fR" 4
9505 .IX Item "-mshort"
9506 Consider type \f(CW\*(C`int\*(C'\fR to be 16 bits wide, like \f(CW\*(C`short int\*(C'\fR.
9507 .IP "\fB\-msoft\-reg\-count=\fR\fIcount\fR" 4
9508 .IX Item "-msoft-reg-count=count"
9509 Specify the number of pseudo-soft registers which are used for the
9510 code generation.  The maximum number is 32.  Using more pseudo-soft
9511 register may or may not result in better code depending on the program.
9512 The default is 4 for 68HC11 and 2 for 68HC12.
9513 .PP
9514 \fIMCore Options\fR
9515 .IX Subsection "MCore Options"
9516 .PP
9517 These are the \fB\-m\fR options defined for the Motorola M*Core
9518 processors.
9519 .IP "\fB\-mhardlit\fR" 4
9520 .IX Item "-mhardlit"
9521 .PD 0
9522 .IP "\fB\-mno\-hardlit\fR" 4
9523 .IX Item "-mno-hardlit"
9524 .PD
9525 Inline constants into the code stream if it can be done in two
9526 instructions or less.
9527 .IP "\fB\-mdiv\fR" 4
9528 .IX Item "-mdiv"
9529 .PD 0
9530 .IP "\fB\-mno\-div\fR" 4
9531 .IX Item "-mno-div"
9532 .PD
9533 Use the divide instruction.  (Enabled by default).
9534 .IP "\fB\-mrelax\-immediate\fR" 4
9535 .IX Item "-mrelax-immediate"
9536 .PD 0
9537 .IP "\fB\-mno\-relax\-immediate\fR" 4
9538 .IX Item "-mno-relax-immediate"
9539 .PD
9540 Allow arbitrary sized immediates in bit operations.
9541 .IP "\fB\-mwide\-bitfields\fR" 4
9542 .IX Item "-mwide-bitfields"
9543 .PD 0
9544 .IP "\fB\-mno\-wide\-bitfields\fR" 4
9545 .IX Item "-mno-wide-bitfields"
9546 .PD
9547 Always treat bit-fields as int\-sized.
9548 .IP "\fB\-m4byte\-functions\fR" 4
9549 .IX Item "-m4byte-functions"
9550 .PD 0
9551 .IP "\fB\-mno\-4byte\-functions\fR" 4
9552 .IX Item "-mno-4byte-functions"
9553 .PD
9554 Force all functions to be aligned to a four byte boundary.
9555 .IP "\fB\-mcallgraph\-data\fR" 4
9556 .IX Item "-mcallgraph-data"
9557 .PD 0
9558 .IP "\fB\-mno\-callgraph\-data\fR" 4
9559 .IX Item "-mno-callgraph-data"
9560 .PD
9561 Emit callgraph information.
9562 .IP "\fB\-mslow\-bytes\fR" 4
9563 .IX Item "-mslow-bytes"
9564 .PD 0
9565 .IP "\fB\-mno\-slow\-bytes\fR" 4
9566 .IX Item "-mno-slow-bytes"
9567 .PD
9568 Prefer word access when reading byte quantities.
9569 .IP "\fB\-mlittle\-endian\fR" 4
9570 .IX Item "-mlittle-endian"
9571 .PD 0
9572 .IP "\fB\-mbig\-endian\fR" 4
9573 .IX Item "-mbig-endian"
9574 .PD
9575 Generate code for a little endian target.
9576 .IP "\fB\-m210\fR" 4
9577 .IX Item "-m210"
9578 .PD 0
9579 .IP "\fB\-m340\fR" 4
9580 .IX Item "-m340"
9581 .PD
9582 Generate code for the 210 processor.
9583 .PP
9584 \fI\s-1MIPS\s0 Options\fR
9585 .IX Subsection "MIPS Options"
9586 .IP "\fB\-EB\fR" 4
9587 .IX Item "-EB"
9588 Generate big-endian code.
9589 .IP "\fB\-EL\fR" 4
9590 .IX Item "-EL"
9591 Generate little-endian code.  This is the default for \fBmips*el\-*\-*\fR
9592 configurations.
9593 .IP "\fB\-march=\fR\fIarch\fR" 4
9594 .IX Item "-march=arch"
9595 Generate code that will run on \fIarch\fR, which can be the name of a
9596 generic \s-1MIPS\s0 \s-1ISA\s0, or the name of a particular processor.
9597 The \s-1ISA\s0 names are:
9598 \&\fBmips1\fR, \fBmips2\fR, \fBmips3\fR, \fBmips4\fR,
9599 \&\fBmips32\fR, \fBmips32r2\fR, and \fBmips64\fR.
9600 The processor names are:
9601 \&\fB4kc\fR, \fB4km\fR, \fB4kp\fR,
9602 \&\fB5kc\fR, \fB5kf\fR,
9603 \&\fB20kc\fR,
9604 \&\fB24k\fR, \fB24kc\fR, \fB24kf\fR, \fB24kx\fR,
9605 \&\fBm4k\fR,
9606 \&\fBorion\fR,
9607 \&\fBr2000\fR, \fBr3000\fR, \fBr3900\fR, \fBr4000\fR, \fBr4400\fR,
9608 \&\fBr4600\fR, \fBr4650\fR, \fBr6000\fR, \fBr8000\fR,
9609 \&\fBrm7000\fR, \fBrm9000\fR,
9610 \&\fBsb1\fR,
9611 \&\fBsr71000\fR,
9612 \&\fBvr4100\fR, \fBvr4111\fR, \fBvr4120\fR, \fBvr4130\fR, \fBvr4300\fR,
9613 \&\fBvr5000\fR, \fBvr5400\fR and \fBvr5500\fR.
9614 The special value \fBfrom-abi\fR selects the
9615 most compatible architecture for the selected \s-1ABI\s0 (that is,
9616 \&\fBmips1\fR for 32\-bit ABIs and \fBmips3\fR for 64\-bit ABIs).
9617 .Sp
9618 In processor names, a final \fB000\fR can be abbreviated as \fBk\fR
9619 (for example, \fB\-march=r2k\fR).  Prefixes are optional, and
9620 \&\fBvr\fR may be written \fBr\fR.
9621 .Sp
9622 \&\s-1GCC\s0 defines two macros based on the value of this option.  The first
9623 is \fB_MIPS_ARCH\fR, which gives the name of target architecture, as
9624 a string.  The second has the form \fB_MIPS_ARCH_\fR\fIfoo\fR,
9625 where \fIfoo\fR is the capitalized value of \fB_MIPS_ARCH\fR.
9626 For example, \fB\-march=r2000\fR will set \fB_MIPS_ARCH\fR
9627 to \fB\*(L"r2000\*(R"\fR and define the macro \fB_MIPS_ARCH_R2000\fR.
9628 .Sp
9629 Note that the \fB_MIPS_ARCH\fR macro uses the processor names given
9630 above.  In other words, it will have the full prefix and will not
9631 abbreviate \fB000\fR as \fBk\fR.  In the case of \fBfrom-abi\fR,
9632 the macro names the resolved architecture (either \fB\*(L"mips1\*(R"\fR or
9633 \&\fB\*(L"mips3\*(R"\fR).  It names the default architecture when no
9634 \&\fB\-march\fR option is given.
9635 .IP "\fB\-mtune=\fR\fIarch\fR" 4
9636 .IX Item "-mtune=arch"
9637 Optimize for \fIarch\fR.  Among other things, this option controls
9638 the way instructions are scheduled, and the perceived cost of arithmetic
9639 operations.  The list of \fIarch\fR values is the same as for
9640 \&\fB\-march\fR.
9641 .Sp
9642 When this option is not used, \s-1GCC\s0 will optimize for the processor
9643 specified by \fB\-march\fR.  By using \fB\-march\fR and
9644 \&\fB\-mtune\fR together, it is possible to generate code that will
9645 run on a family of processors, but optimize the code for one
9646 particular member of that family.
9647 .Sp
9648 \&\fB\-mtune\fR defines the macros \fB_MIPS_TUNE\fR and
9649 \&\fB_MIPS_TUNE_\fR\fIfoo\fR, which work in the same way as the
9650 \&\fB\-march\fR ones described above.
9651 .IP "\fB\-mips1\fR" 4
9652 .IX Item "-mips1"
9653 Equivalent to \fB\-march=mips1\fR.
9654 .IP "\fB\-mips2\fR" 4
9655 .IX Item "-mips2"
9656 Equivalent to \fB\-march=mips2\fR.
9657 .IP "\fB\-mips3\fR" 4
9658 .IX Item "-mips3"
9659 Equivalent to \fB\-march=mips3\fR.
9660 .IP "\fB\-mips4\fR" 4
9661 .IX Item "-mips4"
9662 Equivalent to \fB\-march=mips4\fR.
9663 .IP "\fB\-mips32\fR" 4
9664 .IX Item "-mips32"
9665 Equivalent to \fB\-march=mips32\fR.
9666 .IP "\fB\-mips32r2\fR" 4
9667 .IX Item "-mips32r2"
9668 Equivalent to \fB\-march=mips32r2\fR.
9669 .IP "\fB\-mips64\fR" 4
9670 .IX Item "-mips64"
9671 Equivalent to \fB\-march=mips64\fR.
9672 .IP "\fB\-mips16\fR" 4
9673 .IX Item "-mips16"
9674 .PD 0
9675 .IP "\fB\-mno\-mips16\fR" 4
9676 .IX Item "-mno-mips16"
9677 .PD
9678 Generate (do not generate) \s-1MIPS16\s0 code.  If \s-1GCC\s0 is targetting a
9679 \&\s-1MIPS32\s0 or \s-1MIPS64\s0 architecture, it will make use of the MIPS16e \s-1ASE\s0.
9680 .IP "\fB\-mabi=32\fR" 4
9681 .IX Item "-mabi=32"
9682 .PD 0
9683 .IP "\fB\-mabi=o64\fR" 4
9684 .IX Item "-mabi=o64"
9685 .IP "\fB\-mabi=n32\fR" 4
9686 .IX Item "-mabi=n32"
9687 .IP "\fB\-mabi=64\fR" 4
9688 .IX Item "-mabi=64"
9689 .IP "\fB\-mabi=eabi\fR" 4
9690 .IX Item "-mabi=eabi"
9691 .PD
9692 Generate code for the given \s-1ABI\s0.
9693 .Sp
9694 Note that the \s-1EABI\s0 has a 32\-bit and a 64\-bit variant.  \s-1GCC\s0 normally
9695 generates 64\-bit code when you select a 64\-bit architecture, but you
9696 can use \fB\-mgp32\fR to get 32\-bit code instead.
9697 .Sp
9698 For information about the O64 \s-1ABI\s0, see
9699 <\fBhttp://gcc.gnu.org/projects/mipso64\-abi.html\fR>.
9700 .IP "\fB\-mabicalls\fR" 4
9701 .IX Item "-mabicalls"
9702 .PD 0
9703 .IP "\fB\-mno\-abicalls\fR" 4
9704 .IX Item "-mno-abicalls"
9705 .PD
9706 Generate (do not generate) code that is suitable for SVR4\-style
9707 dynamic objects.  \fB\-mabicalls\fR is the default for SVR4\-based
9708 systems.
9709 .IP "\fB\-mshared\fR" 4
9710 .IX Item "-mshared"
9711 .PD 0
9712 .IP "\fB\-mno\-shared\fR" 4
9713 .IX Item "-mno-shared"
9714 .PD
9715 Generate (do not generate) code that is fully position\-independent,
9716 and that can therefore be linked into shared libraries.  This option
9717 only affects \fB\-mabicalls\fR.
9718 .Sp
9719 All \fB\-mabicalls\fR code has traditionally been position\-independent,
9720 regardless of options like \fB\-fPIC\fR and \fB\-fpic\fR.  However,
9721 as an extension, the \s-1GNU\s0 toolchain allows executables to use absolute
9722 accesses for locally-binding symbols.  It can also use shorter \s-1GP\s0
9723 initialization sequences and generate direct calls to locally-defined
9724 functions.  This mode is selected by \fB\-mno\-shared\fR.
9725 .Sp
9726 \&\fB\-mno\-shared\fR depends on binutils 2.16 or higher and generates
9727 objects that can only be linked by the \s-1GNU\s0 linker.  However, the option
9728 does not affect the \s-1ABI\s0 of the final executable; it only affects the \s-1ABI\s0
9729 of relocatable objects.  Using \fB\-mno\-shared\fR will generally make
9730 executables both smaller and quicker.
9731 .Sp
9732 \&\fB\-mshared\fR is the default.
9733 .IP "\fB\-mxgot\fR" 4
9734 .IX Item "-mxgot"
9735 .PD 0
9736 .IP "\fB\-mno\-xgot\fR" 4
9737 .IX Item "-mno-xgot"
9738 .PD
9739 Lift (do not lift) the usual restrictions on the size of the global
9740 offset table.
9741 .Sp
9742 \&\s-1GCC\s0 normally uses a single instruction to load values from the \s-1GOT\s0.
9743 While this is relatively efficient, it will only work if the \s-1GOT\s0
9744 is smaller than about 64k.  Anything larger will cause the linker
9745 to report an error such as:
9746 .Sp
9747 .Vb 1
9748 \&        relocation truncated to fit: R_MIPS_GOT16 foobar
9749 .Ve
9750 .Sp
9751 If this happens, you should recompile your code with \fB\-mxgot\fR.
9752 It should then work with very large GOTs, although it will also be
9753 less efficient, since it will take three instructions to fetch the
9754 value of a global symbol.
9755 .Sp
9756 Note that some linkers can create multiple GOTs.  If you have such a
9757 linker, you should only need to use \fB\-mxgot\fR when a single object
9758 file accesses more than 64k's worth of \s-1GOT\s0 entries.  Very few do.
9759 .Sp
9760 These options have no effect unless \s-1GCC\s0 is generating position
9761 independent code.
9762 .IP "\fB\-mgp32\fR" 4
9763 .IX Item "-mgp32"
9764 Assume that general-purpose registers are 32 bits wide.
9765 .IP "\fB\-mgp64\fR" 4
9766 .IX Item "-mgp64"
9767 Assume that general-purpose registers are 64 bits wide.
9768 .IP "\fB\-mfp32\fR" 4
9769 .IX Item "-mfp32"
9770 Assume that floating-point registers are 32 bits wide.
9771 .IP "\fB\-mfp64\fR" 4
9772 .IX Item "-mfp64"
9773 Assume that floating-point registers are 64 bits wide.
9774 .IP "\fB\-mhard\-float\fR" 4
9775 .IX Item "-mhard-float"
9776 Use floating-point coprocessor instructions.
9777 .IP "\fB\-msoft\-float\fR" 4
9778 .IX Item "-msoft-float"
9779 Do not use floating-point coprocessor instructions.  Implement
9780 floating-point calculations using library calls instead.
9781 .IP "\fB\-msingle\-float\fR" 4
9782 .IX Item "-msingle-float"
9783 Assume that the floating-point coprocessor only supports single-precision
9784 operations.
9785 .IP "\fB\-mdouble\-float\fR" 4
9786 .IX Item "-mdouble-float"
9787 Assume that the floating-point coprocessor supports double-precision
9788 operations.  This is the default.
9789 .IP "\fB\-mdsp\fR" 4
9790 .IX Item "-mdsp"
9791 .PD 0
9792 .IP "\fB\-mno\-dsp\fR" 4
9793 .IX Item "-mno-dsp"
9794 .PD
9795 Use (do not use) the \s-1MIPS\s0 \s-1DSP\s0 \s-1ASE\s0.  
9796 .IP "\fB\-mpaired\-single\fR" 4
9797 .IX Item "-mpaired-single"
9798 .PD 0
9799 .IP "\fB\-mno\-paired\-single\fR" 4
9800 .IX Item "-mno-paired-single"
9801 .PD
9802 Use (do not use) paired-single floating-point instructions.
9803   This option can only be used
9804 when generating 64\-bit code and requires hardware floating-point
9805 support to be enabled.
9806 .IP "\fB\-mips3d\fR" 4
9807 .IX Item "-mips3d"
9808 .PD 0
9809 .IP "\fB\-mno\-mips3d\fR" 4
9810 .IX Item "-mno-mips3d"
9811 .PD
9812 Use (do not use) the \s-1MIPS\-3D\s0 \s-1ASE\s0.  
9813 The option \fB\-mips3d\fR implies \fB\-mpaired\-single\fR.
9814 .IP "\fB\-mlong64\fR" 4
9815 .IX Item "-mlong64"
9816 Force \f(CW\*(C`long\*(C'\fR types to be 64 bits wide.  See \fB\-mlong32\fR for
9817 an explanation of the default and the way that the pointer size is
9818 determined.
9819 .IP "\fB\-mlong32\fR" 4
9820 .IX Item "-mlong32"
9821 Force \f(CW\*(C`long\*(C'\fR, \f(CW\*(C`int\*(C'\fR, and pointer types to be 32 bits wide.
9822 .Sp
9823 The default size of \f(CW\*(C`int\*(C'\fRs, \f(CW\*(C`long\*(C'\fRs and pointers depends on
9824 the \s-1ABI\s0.  All the supported ABIs use 32\-bit \f(CW\*(C`int\*(C'\fRs.  The n64 \s-1ABI\s0
9825 uses 64\-bit \f(CW\*(C`long\*(C'\fRs, as does the 64\-bit \s-1EABI\s0; the others use
9826 32\-bit \f(CW\*(C`long\*(C'\fRs.  Pointers are the same size as \f(CW\*(C`long\*(C'\fRs,
9827 or the same size as integer registers, whichever is smaller.
9828 .IP "\fB\-msym32\fR" 4
9829 .IX Item "-msym32"
9830 .PD 0
9831 .IP "\fB\-mno\-sym32\fR" 4
9832 .IX Item "-mno-sym32"
9833 .PD
9834 Assume (do not assume) that all symbols have 32\-bit values, regardless
9835 of the selected \s-1ABI\s0.  This option is useful in combination with
9836 \&\fB\-mabi=64\fR and \fB\-mno\-abicalls\fR because it allows \s-1GCC\s0
9837 to generate shorter and faster references to symbolic addresses.
9838 .IP "\fB\-G\fR \fInum\fR" 4
9839 .IX Item "-G num"
9840 Put global and static items less than or equal to \fInum\fR bytes into
9841 the small data or bss section instead of the normal data or bss section.
9842 This allows the data to be accessed using a single instruction.
9843 .Sp
9844 All modules should be compiled with the same \fB\-G\fR \fInum\fR
9845 value.
9846 .IP "\fB\-membedded\-data\fR" 4
9847 .IX Item "-membedded-data"
9848 .PD 0
9849 .IP "\fB\-mno\-embedded\-data\fR" 4
9850 .IX Item "-mno-embedded-data"
9851 .PD
9852 Allocate variables to the read-only data section first if possible, then
9853 next in the small data section if possible, otherwise in data.  This gives
9854 slightly slower code than the default, but reduces the amount of \s-1RAM\s0 required
9855 when executing, and thus may be preferred for some embedded systems.
9856 .IP "\fB\-muninit\-const\-in\-rodata\fR" 4
9857 .IX Item "-muninit-const-in-rodata"
9858 .PD 0
9859 .IP "\fB\-mno\-uninit\-const\-in\-rodata\fR" 4
9860 .IX Item "-mno-uninit-const-in-rodata"
9861 .PD
9862 Put uninitialized \f(CW\*(C`const\*(C'\fR variables in the read-only data section.
9863 This option is only meaningful in conjunction with \fB\-membedded\-data\fR.
9864 .IP "\fB\-msplit\-addresses\fR" 4
9865 .IX Item "-msplit-addresses"
9866 .PD 0
9867 .IP "\fB\-mno\-split\-addresses\fR" 4
9868 .IX Item "-mno-split-addresses"
9869 .PD
9870 Enable (disable) use of the \f(CW\*(C`%hi()\*(C'\fR and \f(CW\*(C`%lo()\*(C'\fR assembler
9871 relocation operators.  This option has been superseded by
9872 \&\fB\-mexplicit\-relocs\fR but is retained for backwards compatibility.
9873 .IP "\fB\-mexplicit\-relocs\fR" 4
9874 .IX Item "-mexplicit-relocs"
9875 .PD 0
9876 .IP "\fB\-mno\-explicit\-relocs\fR" 4
9877 .IX Item "-mno-explicit-relocs"
9878 .PD
9879 Use (do not use) assembler relocation operators when dealing with symbolic
9880 addresses.  The alternative, selected by \fB\-mno\-explicit\-relocs\fR,
9881 is to use assembler macros instead.
9882 .Sp
9883 \&\fB\-mexplicit\-relocs\fR is the default if \s-1GCC\s0 was configured
9884 to use an assembler that supports relocation operators.
9885 .IP "\fB\-mcheck\-zero\-division\fR" 4
9886 .IX Item "-mcheck-zero-division"
9887 .PD 0
9888 .IP "\fB\-mno\-check\-zero\-division\fR" 4
9889 .IX Item "-mno-check-zero-division"
9890 .PD
9891 Trap (do not trap) on integer division by zero.  The default is
9892 \&\fB\-mcheck\-zero\-division\fR.
9893 .IP "\fB\-mdivide\-traps\fR" 4
9894 .IX Item "-mdivide-traps"
9895 .PD 0
9896 .IP "\fB\-mdivide\-breaks\fR" 4
9897 .IX Item "-mdivide-breaks"
9898 .PD
9899 \&\s-1MIPS\s0 systems check for division by zero by generating either a
9900 conditional trap or a break instruction.  Using traps results in
9901 smaller code, but is only supported on \s-1MIPS\s0 \s-1II\s0 and later.  Also, some
9902 versions of the Linux kernel have a bug that prevents trap from
9903 generating the proper signal (\f(CW\*(C`SIGFPE\*(C'\fR).  Use \fB\-mdivide\-traps\fR to
9904 allow conditional traps on architectures that support them and
9905 \&\fB\-mdivide\-breaks\fR to force the use of breaks.
9906 .Sp
9907 The default is usually \fB\-mdivide\-traps\fR, but this can be
9908 overridden at configure time using \fB\-\-with\-divide=breaks\fR.
9909 Divide-by-zero checks can be completely disabled using
9910 \&\fB\-mno\-check\-zero\-division\fR.
9911 .IP "\fB\-mmemcpy\fR" 4
9912 .IX Item "-mmemcpy"
9913 .PD 0
9914 .IP "\fB\-mno\-memcpy\fR" 4
9915 .IX Item "-mno-memcpy"
9916 .PD
9917 Force (do not force) the use of \f(CW\*(C`memcpy()\*(C'\fR for non-trivial block
9918 moves.  The default is \fB\-mno\-memcpy\fR, which allows \s-1GCC\s0 to inline
9919 most constant-sized copies.
9920 .IP "\fB\-mlong\-calls\fR" 4
9921 .IX Item "-mlong-calls"
9922 .PD 0
9923 .IP "\fB\-mno\-long\-calls\fR" 4
9924 .IX Item "-mno-long-calls"
9925 .PD
9926 Disable (do not disable) use of the \f(CW\*(C`jal\*(C'\fR instruction.  Calling
9927 functions using \f(CW\*(C`jal\*(C'\fR is more efficient but requires the caller
9928 and callee to be in the same 256 megabyte segment.
9929 .Sp
9930 This option has no effect on abicalls code.  The default is
9931 \&\fB\-mno\-long\-calls\fR.
9932 .IP "\fB\-mmad\fR" 4
9933 .IX Item "-mmad"
9934 .PD 0
9935 .IP "\fB\-mno\-mad\fR" 4
9936 .IX Item "-mno-mad"
9937 .PD
9938 Enable (disable) use of the \f(CW\*(C`mad\*(C'\fR, \f(CW\*(C`madu\*(C'\fR and \f(CW\*(C`mul\*(C'\fR
9939 instructions, as provided by the R4650 \s-1ISA\s0.
9940 .IP "\fB\-mfused\-madd\fR" 4
9941 .IX Item "-mfused-madd"
9942 .PD 0
9943 .IP "\fB\-mno\-fused\-madd\fR" 4
9944 .IX Item "-mno-fused-madd"
9945 .PD
9946 Enable (disable) use of the floating point multiply-accumulate
9947 instructions, when they are available.  The default is
9948 \&\fB\-mfused\-madd\fR.
9949 .Sp
9950 When multiply-accumulate instructions are used, the intermediate
9951 product is calculated to infinite precision and is not subject to
9952 the \s-1FCSR\s0 Flush to Zero bit.  This may be undesirable in some
9953 circumstances.
9954 .IP "\fB\-nocpp\fR" 4
9955 .IX Item "-nocpp"
9956 Tell the \s-1MIPS\s0 assembler to not run its preprocessor over user
9957 assembler files (with a \fB.s\fR suffix) when assembling them.
9958 .IP "\fB\-mfix\-r4000\fR" 4
9959 .IX Item "-mfix-r4000"
9960 .PD 0
9961 .IP "\fB\-mno\-fix\-r4000\fR" 4
9962 .IX Item "-mno-fix-r4000"
9963 .PD
9964 Work around certain R4000 \s-1CPU\s0 errata:
9965 .RS 4
9966 .IP "\-" 4
9967 A double-word or a variable shift may give an incorrect result if executed
9968 immediately after starting an integer division.
9969 .IP "\-" 4
9970 A double-word or a variable shift may give an incorrect result if executed
9971 while an integer multiplication is in progress.
9972 .IP "\-" 4
9973 An integer division may give an incorrect result if started in a delay slot
9974 of a taken branch or a jump.
9975 .RE
9976 .RS 4
9977 .RE
9978 .IP "\fB\-mfix\-r4400\fR" 4
9979 .IX Item "-mfix-r4400"
9980 .PD 0
9981 .IP "\fB\-mno\-fix\-r4400\fR" 4
9982 .IX Item "-mno-fix-r4400"
9983 .PD
9984 Work around certain R4400 \s-1CPU\s0 errata:
9985 .RS 4
9986 .IP "\-" 4
9987 A double-word or a variable shift may give an incorrect result if executed
9988 immediately after starting an integer division.
9989 .RE
9990 .RS 4
9991 .RE
9992 .IP "\fB\-mfix\-vr4120\fR" 4
9993 .IX Item "-mfix-vr4120"
9994 .PD 0
9995 .IP "\fB\-mno\-fix\-vr4120\fR" 4
9996 .IX Item "-mno-fix-vr4120"
9997 .PD
9998 Work around certain \s-1VR4120\s0 errata:
9999 .RS 4
10000 .IP "\-" 4
10001 \&\f(CW\*(C`dmultu\*(C'\fR does not always produce the correct result.
10002 .IP "\-" 4
10003 \&\f(CW\*(C`div\*(C'\fR and \f(CW\*(C`ddiv\*(C'\fR do not always produce the correct result if one
10004 of the operands is negative.
10005 .RE
10006 .RS 4
10007 .Sp
10008 The workarounds for the division errata rely on special functions in
10009 \&\fIlibgcc.a\fR.  At present, these functions are only provided by
10010 the \f(CW\*(C`mips64vr*\-elf\*(C'\fR configurations.
10011 .Sp
10012 Other \s-1VR4120\s0 errata require a nop to be inserted between certain pairs of
10013 instructions.  These errata are handled by the assembler, not by \s-1GCC\s0 itself.
10014 .RE
10015 .IP "\fB\-mfix\-vr4130\fR" 4
10016 .IX Item "-mfix-vr4130"
10017 Work around the \s-1VR4130\s0 \f(CW\*(C`mflo\*(C'\fR/\f(CW\*(C`mfhi\*(C'\fR errata.  The
10018 workarounds are implemented by the assembler rather than by \s-1GCC\s0,
10019 although \s-1GCC\s0 will avoid using \f(CW\*(C`mflo\*(C'\fR and \f(CW\*(C`mfhi\*(C'\fR if the
10020 \&\s-1VR4130\s0 \f(CW\*(C`macc\*(C'\fR, \f(CW\*(C`macchi\*(C'\fR, \f(CW\*(C`dmacc\*(C'\fR and \f(CW\*(C`dmacchi\*(C'\fR
10021 instructions are available instead.
10022 .IP "\fB\-mfix\-sb1\fR" 4
10023 .IX Item "-mfix-sb1"
10024 .PD 0
10025 .IP "\fB\-mno\-fix\-sb1\fR" 4
10026 .IX Item "-mno-fix-sb1"
10027 .PD
10028 Work around certain \s-1SB\-1\s0 \s-1CPU\s0 core errata.
10029 (This flag currently works around the \s-1SB\-1\s0 revision 2
10030 \&\*(L"F1\*(R" and \*(L"F2\*(R" floating point errata.)
10031 .IP "\fB\-mflush\-func=\fR\fIfunc\fR" 4
10032 .IX Item "-mflush-func=func"
10033 .PD 0
10034 .IP "\fB\-mno\-flush\-func\fR" 4
10035 .IX Item "-mno-flush-func"
10036 .PD
10037 Specifies the function to call to flush the I and D caches, or to not
10038 call any such function.  If called, the function must take the same
10039 arguments as the common \f(CW\*(C`_flush_func()\*(C'\fR, that is, the address of the
10040 memory range for which the cache is being flushed, the size of the
10041 memory range, and the number 3 (to flush both caches).  The default
10042 depends on the target \s-1GCC\s0 was configured for, but commonly is either
10043 \&\fB_flush_func\fR or \fB_\|_cpu_flush\fR.
10044 .IP "\fB\-mbranch\-likely\fR" 4
10045 .IX Item "-mbranch-likely"
10046 .PD 0
10047 .IP "\fB\-mno\-branch\-likely\fR" 4
10048 .IX Item "-mno-branch-likely"
10049 .PD
10050 Enable or disable use of Branch Likely instructions, regardless of the
10051 default for the selected architecture.  By default, Branch Likely
10052 instructions may be generated if they are supported by the selected
10053 architecture.  An exception is for the \s-1MIPS32\s0 and \s-1MIPS64\s0 architectures
10054 and processors which implement those architectures; for those, Branch
10055 Likely instructions will not be generated by default because the \s-1MIPS32\s0
10056 and \s-1MIPS64\s0 architectures specifically deprecate their use.
10057 .IP "\fB\-mfp\-exceptions\fR" 4
10058 .IX Item "-mfp-exceptions"
10059 .PD 0
10060 .IP "\fB\-mno\-fp\-exceptions\fR" 4
10061 .IX Item "-mno-fp-exceptions"
10062 .PD
10063 Specifies whether \s-1FP\s0 exceptions are enabled.  This affects how we schedule
10064 \&\s-1FP\s0 instructions for some processors.  The default is that \s-1FP\s0 exceptions are
10065 enabled.
10066 .Sp
10067 For instance, on the \s-1SB\-1\s0, if \s-1FP\s0 exceptions are disabled, and we are emitting
10068 64\-bit code, then we can use both \s-1FP\s0 pipes.  Otherwise, we can only use one
10069 \&\s-1FP\s0 pipe.
10070 .IP "\fB\-mvr4130\-align\fR" 4
10071 .IX Item "-mvr4130-align"
10072 .PD 0
10073 .IP "\fB\-mno\-vr4130\-align\fR" 4
10074 .IX Item "-mno-vr4130-align"
10075 .PD
10076 The \s-1VR4130\s0 pipeline is two-way superscalar, but can only issue two
10077 instructions together if the first one is 8\-byte aligned.  When this
10078 option is enabled, \s-1GCC\s0 will align pairs of instructions that it
10079 thinks should execute in parallel.
10080 .Sp
10081 This option only has an effect when optimizing for the \s-1VR4130\s0.
10082 It normally makes code faster, but at the expense of making it bigger.
10083 It is enabled by default at optimization level \fB\-O3\fR.
10084 .PP
10085 \fI\s-1MMIX\s0 Options\fR
10086 .IX Subsection "MMIX Options"
10087 .PP
10088 These options are defined for the \s-1MMIX:\s0
10089 .IP "\fB\-mlibfuncs\fR" 4
10090 .IX Item "-mlibfuncs"
10091 .PD 0
10092 .IP "\fB\-mno\-libfuncs\fR" 4
10093 .IX Item "-mno-libfuncs"
10094 .PD
10095 Specify that intrinsic library functions are being compiled, passing all
10096 values in registers, no matter the size.
10097 .IP "\fB\-mepsilon\fR" 4
10098 .IX Item "-mepsilon"
10099 .PD 0
10100 .IP "\fB\-mno\-epsilon\fR" 4
10101 .IX Item "-mno-epsilon"
10102 .PD
10103 Generate floating-point comparison instructions that compare with respect
10104 to the \f(CW\*(C`rE\*(C'\fR epsilon register.
10105 .IP "\fB\-mabi=mmixware\fR" 4
10106 .IX Item "-mabi=mmixware"
10107 .PD 0
10108 .IP "\fB\-mabi=gnu\fR" 4
10109 .IX Item "-mabi=gnu"
10110 .PD
10111 Generate code that passes function parameters and return values that (in
10112 the called function) are seen as registers \f(CW$0\fR and up, as opposed to
10113 the \s-1GNU\s0 \s-1ABI\s0 which uses global registers \f(CW$231\fR and up.
10114 .IP "\fB\-mzero\-extend\fR" 4
10115 .IX Item "-mzero-extend"
10116 .PD 0
10117 .IP "\fB\-mno\-zero\-extend\fR" 4
10118 .IX Item "-mno-zero-extend"
10119 .PD
10120 When reading data from memory in sizes shorter than 64 bits, use (do not
10121 use) zero-extending load instructions by default, rather than
10122 sign-extending ones.
10123 .IP "\fB\-mknuthdiv\fR" 4
10124 .IX Item "-mknuthdiv"
10125 .PD 0
10126 .IP "\fB\-mno\-knuthdiv\fR" 4
10127 .IX Item "-mno-knuthdiv"
10128 .PD
10129 Make the result of a division yielding a remainder have the same sign as
10130 the divisor.  With the default, \fB\-mno\-knuthdiv\fR, the sign of the
10131 remainder follows the sign of the dividend.  Both methods are
10132 arithmetically valid, the latter being almost exclusively used.
10133 .IP "\fB\-mtoplevel\-symbols\fR" 4
10134 .IX Item "-mtoplevel-symbols"
10135 .PD 0
10136 .IP "\fB\-mno\-toplevel\-symbols\fR" 4
10137 .IX Item "-mno-toplevel-symbols"
10138 .PD
10139 Prepend (do not prepend) a \fB:\fR to all global symbols, so the assembly
10140 code can be used with the \f(CW\*(C`PREFIX\*(C'\fR assembly directive.
10141 .IP "\fB\-melf\fR" 4
10142 .IX Item "-melf"
10143 Generate an executable in the \s-1ELF\s0 format, rather than the default
10144 \&\fBmmo\fR format used by the \fBmmix\fR simulator.
10145 .IP "\fB\-mbranch\-predict\fR" 4
10146 .IX Item "-mbranch-predict"
10147 .PD 0
10148 .IP "\fB\-mno\-branch\-predict\fR" 4
10149 .IX Item "-mno-branch-predict"
10150 .PD
10151 Use (do not use) the probable-branch instructions, when static branch
10152 prediction indicates a probable branch.
10153 .IP "\fB\-mbase\-addresses\fR" 4
10154 .IX Item "-mbase-addresses"
10155 .PD 0
10156 .IP "\fB\-mno\-base\-addresses\fR" 4
10157 .IX Item "-mno-base-addresses"
10158 .PD
10159 Generate (do not generate) code that uses \fIbase addresses\fR.  Using a
10160 base address automatically generates a request (handled by the assembler
10161 and the linker) for a constant to be set up in a global register.  The
10162 register is used for one or more base address requests within the range 0
10163 to 255 from the value held in the register.  The generally leads to short
10164 and fast code, but the number of different data items that can be
10165 addressed is limited.  This means that a program that uses lots of static
10166 data may require \fB\-mno\-base\-addresses\fR.
10167 .IP "\fB\-msingle\-exit\fR" 4
10168 .IX Item "-msingle-exit"
10169 .PD 0
10170 .IP "\fB\-mno\-single\-exit\fR" 4
10171 .IX Item "-mno-single-exit"
10172 .PD
10173 Force (do not force) generated code to have a single exit point in each
10174 function.
10175 .PP
10176 \fI\s-1MN10300\s0 Options\fR
10177 .IX Subsection "MN10300 Options"
10178 .PP
10179 These \fB\-m\fR options are defined for Matsushita \s-1MN10300\s0 architectures:
10180 .IP "\fB\-mmult\-bug\fR" 4
10181 .IX Item "-mmult-bug"
10182 Generate code to avoid bugs in the multiply instructions for the \s-1MN10300\s0
10183 processors.  This is the default.
10184 .IP "\fB\-mno\-mult\-bug\fR" 4
10185 .IX Item "-mno-mult-bug"
10186 Do not generate code to avoid bugs in the multiply instructions for the
10187 \&\s-1MN10300\s0 processors.
10188 .IP "\fB\-mam33\fR" 4
10189 .IX Item "-mam33"
10190 Generate code which uses features specific to the \s-1AM33\s0 processor.
10191 .IP "\fB\-mno\-am33\fR" 4
10192 .IX Item "-mno-am33"
10193 Do not generate code which uses features specific to the \s-1AM33\s0 processor.  This
10194 is the default.
10195 .IP "\fB\-mreturn\-pointer\-on\-d0\fR" 4
10196 .IX Item "-mreturn-pointer-on-d0"
10197 When generating a function which returns a pointer, return the pointer
10198 in both \f(CW\*(C`a0\*(C'\fR and \f(CW\*(C`d0\*(C'\fR.  Otherwise, the pointer is returned
10199 only in a0, and attempts to call such functions without a prototype
10200 would result in errors.  Note that this option is on by default; use
10201 \&\fB\-mno\-return\-pointer\-on\-d0\fR to disable it.
10202 .IP "\fB\-mno\-crt0\fR" 4
10203 .IX Item "-mno-crt0"
10204 Do not link in the C run-time initialization object file.
10205 .IP "\fB\-mrelax\fR" 4
10206 .IX Item "-mrelax"
10207 Indicate to the linker that it should perform a relaxation optimization pass
10208 to shorten branches, calls and absolute memory addresses.  This option only
10209 has an effect when used on the command line for the final link step.
10210 .Sp
10211 This option makes symbolic debugging impossible.
10212 .PP
10213 \fI\s-1MT\s0 Options\fR
10214 .IX Subsection "MT Options"
10215 .PP
10216 These \fB\-m\fR options are defined for Morpho \s-1MT\s0 architectures:
10217 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
10218 .IX Item "-march=cpu-type"
10219 Generate code that will run on \fIcpu-type\fR, which is the name of a system
10220 representing a certain processor type.  Possible values for
10221 \&\fIcpu-type\fR are \fBms1\-64\-001\fR, \fBms1\-16\-002\fR,
10222 \&\fBms1\-16\-003\fR and \fBms2\fR.
10223 .Sp
10224 When this option is not used, the default is \fB\-march=ms1\-16\-002\fR.
10225 .IP "\fB\-mbacc\fR" 4
10226 .IX Item "-mbacc"
10227 Use byte loads and stores when generating code.
10228 .IP "\fB\-mno\-bacc\fR" 4
10229 .IX Item "-mno-bacc"
10230 Do not use byte loads and stores when generating code.
10231 .IP "\fB\-msim\fR" 4
10232 .IX Item "-msim"
10233 Use simulator runtime
10234 .IP "\fB\-mno\-crt0\fR" 4
10235 .IX Item "-mno-crt0"
10236 Do not link in the C run-time initialization object file
10237 \&\fIcrti.o\fR.  Other run-time initialization and termination files
10238 such as \fIstartup.o\fR and \fIexit.o\fR are still included on the
10239 linker command line.
10240 .PP
10241 \fI\s-1PDP\-11\s0 Options\fR
10242 .IX Subsection "PDP-11 Options"
10243 .PP
10244 These options are defined for the \s-1PDP\-11:\s0
10245 .IP "\fB\-mfpu\fR" 4
10246 .IX Item "-mfpu"
10247 Use hardware \s-1FPP\s0 floating point.  This is the default.  (\s-1FIS\s0 floating
10248 point on the \s-1PDP\-11/40\s0 is not supported.)
10249 .IP "\fB\-msoft\-float\fR" 4
10250 .IX Item "-msoft-float"
10251 Do not use hardware floating point.
10252 .IP "\fB\-mac0\fR" 4
10253 .IX Item "-mac0"
10254 Return floating-point results in ac0 (fr0 in Unix assembler syntax).
10255 .IP "\fB\-mno\-ac0\fR" 4
10256 .IX Item "-mno-ac0"
10257 Return floating-point results in memory.  This is the default.
10258 .IP "\fB\-m40\fR" 4
10259 .IX Item "-m40"
10260 Generate code for a \s-1PDP\-11/40\s0.
10261 .IP "\fB\-m45\fR" 4
10262 .IX Item "-m45"
10263 Generate code for a \s-1PDP\-11/45\s0.  This is the default.
10264 .IP "\fB\-m10\fR" 4
10265 .IX Item "-m10"
10266 Generate code for a \s-1PDP\-11/10\s0.
10267 .IP "\fB\-mbcopy\-builtin\fR" 4
10268 .IX Item "-mbcopy-builtin"
10269 Use inline \f(CW\*(C`movmemhi\*(C'\fR patterns for copying memory.  This is the
10270 default.
10271 .IP "\fB\-mbcopy\fR" 4
10272 .IX Item "-mbcopy"
10273 Do not use inline \f(CW\*(C`movmemhi\*(C'\fR patterns for copying memory.
10274 .IP "\fB\-mint16\fR" 4
10275 .IX Item "-mint16"
10276 .PD 0
10277 .IP "\fB\-mno\-int32\fR" 4
10278 .IX Item "-mno-int32"
10279 .PD
10280 Use 16\-bit \f(CW\*(C`int\*(C'\fR.  This is the default.
10281 .IP "\fB\-mint32\fR" 4
10282 .IX Item "-mint32"
10283 .PD 0
10284 .IP "\fB\-mno\-int16\fR" 4
10285 .IX Item "-mno-int16"
10286 .PD
10287 Use 32\-bit \f(CW\*(C`int\*(C'\fR.
10288 .IP "\fB\-mfloat64\fR" 4
10289 .IX Item "-mfloat64"
10290 .PD 0
10291 .IP "\fB\-mno\-float32\fR" 4
10292 .IX Item "-mno-float32"
10293 .PD
10294 Use 64\-bit \f(CW\*(C`float\*(C'\fR.  This is the default.
10295 .IP "\fB\-mfloat32\fR" 4
10296 .IX Item "-mfloat32"
10297 .PD 0
10298 .IP "\fB\-mno\-float64\fR" 4
10299 .IX Item "-mno-float64"
10300 .PD
10301 Use 32\-bit \f(CW\*(C`float\*(C'\fR.
10302 .IP "\fB\-mabshi\fR" 4
10303 .IX Item "-mabshi"
10304 Use \f(CW\*(C`abshi2\*(C'\fR pattern.  This is the default.
10305 .IP "\fB\-mno\-abshi\fR" 4
10306 .IX Item "-mno-abshi"
10307 Do not use \f(CW\*(C`abshi2\*(C'\fR pattern.
10308 .IP "\fB\-mbranch\-expensive\fR" 4
10309 .IX Item "-mbranch-expensive"
10310 Pretend that branches are expensive.  This is for experimenting with
10311 code generation only.
10312 .IP "\fB\-mbranch\-cheap\fR" 4
10313 .IX Item "-mbranch-cheap"
10314 Do not pretend that branches are expensive.  This is the default.
10315 .IP "\fB\-msplit\fR" 4
10316 .IX Item "-msplit"
10317 Generate code for a system with split I&D.
10318 .IP "\fB\-mno\-split\fR" 4
10319 .IX Item "-mno-split"
10320 Generate code for a system without split I&D.  This is the default.
10321 .IP "\fB\-munix\-asm\fR" 4
10322 .IX Item "-munix-asm"
10323 Use Unix assembler syntax.  This is the default when configured for
10324 \&\fBpdp11\-*\-bsd\fR.
10325 .IP "\fB\-mdec\-asm\fR" 4
10326 .IX Item "-mdec-asm"
10327 Use \s-1DEC\s0 assembler syntax.  This is the default when configured for any
10328 \&\s-1PDP\-11\s0 target other than \fBpdp11\-*\-bsd\fR.
10329 .PP
10330 \fIPowerPC Options\fR
10331 .IX Subsection "PowerPC Options"
10332 .PP
10333 These are listed under 
10334 .PP
10335 \fI\s-1IBM\s0 \s-1RS/6000\s0 and PowerPC Options\fR
10336 .IX Subsection "IBM RS/6000 and PowerPC Options"
10337 .PP
10338 These \fB\-m\fR options are defined for the \s-1IBM\s0 \s-1RS/6000\s0 and PowerPC:
10339 .IP "\fB\-mpower\fR" 4
10340 .IX Item "-mpower"
10341 .PD 0
10342 .IP "\fB\-mno\-power\fR" 4
10343 .IX Item "-mno-power"
10344 .IP "\fB\-mpower2\fR" 4
10345 .IX Item "-mpower2"
10346 .IP "\fB\-mno\-power2\fR" 4
10347 .IX Item "-mno-power2"
10348 .IP "\fB\-mpowerpc\fR" 4
10349 .IX Item "-mpowerpc"
10350 .IP "\fB\-mno\-powerpc\fR" 4
10351 .IX Item "-mno-powerpc"
10352 .IP "\fB\-mpowerpc\-gpopt\fR" 4
10353 .IX Item "-mpowerpc-gpopt"
10354 .IP "\fB\-mno\-powerpc\-gpopt\fR" 4
10355 .IX Item "-mno-powerpc-gpopt"
10356 .IP "\fB\-mpowerpc\-gfxopt\fR" 4
10357 .IX Item "-mpowerpc-gfxopt"
10358 .IP "\fB\-mno\-powerpc\-gfxopt\fR" 4
10359 .IX Item "-mno-powerpc-gfxopt"
10360 .IP "\fB\-mpowerpc64\fR" 4
10361 .IX Item "-mpowerpc64"
10362 .IP "\fB\-mno\-powerpc64\fR" 4
10363 .IX Item "-mno-powerpc64"
10364 .IP "\fB\-mmfcrf\fR" 4
10365 .IX Item "-mmfcrf"
10366 .IP "\fB\-mno\-mfcrf\fR" 4
10367 .IX Item "-mno-mfcrf"
10368 .IP "\fB\-mpopcntb\fR" 4
10369 .IX Item "-mpopcntb"
10370 .IP "\fB\-mno\-popcntb\fR" 4
10371 .IX Item "-mno-popcntb"
10372 .IP "\fB\-mfprnd\fR" 4
10373 .IX Item "-mfprnd"
10374 .IP "\fB\-mno\-fprnd\fR" 4
10375 .IX Item "-mno-fprnd"
10376 .PD
10377 \&\s-1GCC\s0 supports two related instruction set architectures for the
10378 \&\s-1RS/6000\s0 and PowerPC.  The \fI\s-1POWER\s0\fR instruction set are those
10379 instructions supported by the \fBrios\fR chip set used in the original
10380 \&\s-1RS/6000\s0 systems and the \fIPowerPC\fR instruction set is the
10381 architecture of the Freescale MPC5xx, MPC6xx, MPC8xx microprocessors, and
10382 the \s-1IBM\s0 4xx, 6xx, and follow-on microprocessors.
10383 .Sp
10384 Neither architecture is a subset of the other.  However there is a
10385 large common subset of instructions supported by both.  An \s-1MQ\s0
10386 register is included in processors supporting the \s-1POWER\s0 architecture.
10387 .Sp
10388 You use these options to specify which instructions are available on the
10389 processor you are using.  The default value of these options is
10390 determined when configuring \s-1GCC\s0.  Specifying the
10391 \&\fB\-mcpu=\fR\fIcpu_type\fR overrides the specification of these
10392 options.  We recommend you use the \fB\-mcpu=\fR\fIcpu_type\fR option
10393 rather than the options listed above.
10394 .Sp
10395 The \fB\-mpower\fR option allows \s-1GCC\s0 to generate instructions that
10396 are found only in the \s-1POWER\s0 architecture and to use the \s-1MQ\s0 register.
10397 Specifying \fB\-mpower2\fR implies \fB\-power\fR and also allows \s-1GCC\s0
10398 to generate instructions that are present in the \s-1POWER2\s0 architecture but
10399 not the original \s-1POWER\s0 architecture.
10400 .Sp
10401 The \fB\-mpowerpc\fR option allows \s-1GCC\s0 to generate instructions that
10402 are found only in the 32\-bit subset of the PowerPC architecture.
10403 Specifying \fB\-mpowerpc\-gpopt\fR implies \fB\-mpowerpc\fR and also allows
10404 \&\s-1GCC\s0 to use the optional PowerPC architecture instructions in the
10405 General Purpose group, including floating-point square root.  Specifying
10406 \&\fB\-mpowerpc\-gfxopt\fR implies \fB\-mpowerpc\fR and also allows \s-1GCC\s0 to
10407 use the optional PowerPC architecture instructions in the Graphics
10408 group, including floating-point select.
10409 .Sp
10410 The \fB\-mmfcrf\fR option allows \s-1GCC\s0 to generate the move from
10411 condition register field instruction implemented on the \s-1POWER4\s0
10412 processor and other processors that support the PowerPC V2.01
10413 architecture.
10414 The \fB\-mpopcntb\fR option allows \s-1GCC\s0 to generate the popcount and
10415 double precision \s-1FP\s0 reciprocal estimate instruction implemented on the
10416 \&\s-1POWER5\s0 processor and other processors that support the PowerPC V2.02
10417 architecture.
10418 The \fB\-mfprnd\fR option allows \s-1GCC\s0 to generate the \s-1FP\s0 round to
10419 integer instructions implemented on the \s-1POWER5+\s0 processor and other
10420 processors that support the PowerPC V2.03 architecture.
10421 .Sp
10422 The \fB\-mpowerpc64\fR option allows \s-1GCC\s0 to generate the additional
10423 64\-bit instructions that are found in the full PowerPC64 architecture
10424 and to treat GPRs as 64\-bit, doubleword quantities.  \s-1GCC\s0 defaults to
10425 \&\fB\-mno\-powerpc64\fR.
10426 .Sp
10427 If you specify both \fB\-mno\-power\fR and \fB\-mno\-powerpc\fR, \s-1GCC\s0
10428 will use only the instructions in the common subset of both
10429 architectures plus some special \s-1AIX\s0 common-mode calls, and will not use
10430 the \s-1MQ\s0 register.  Specifying both \fB\-mpower\fR and \fB\-mpowerpc\fR
10431 permits \s-1GCC\s0 to use any instruction from either architecture and to
10432 allow use of the \s-1MQ\s0 register; specify this for the Motorola \s-1MPC601\s0.
10433 .IP "\fB\-mnew\-mnemonics\fR" 4
10434 .IX Item "-mnew-mnemonics"
10435 .PD 0
10436 .IP "\fB\-mold\-mnemonics\fR" 4
10437 .IX Item "-mold-mnemonics"
10438 .PD
10439 Select which mnemonics to use in the generated assembler code.  With
10440 \&\fB\-mnew\-mnemonics\fR, \s-1GCC\s0 uses the assembler mnemonics defined for
10441 the PowerPC architecture.  With \fB\-mold\-mnemonics\fR it uses the
10442 assembler mnemonics defined for the \s-1POWER\s0 architecture.  Instructions
10443 defined in only one architecture have only one mnemonic; \s-1GCC\s0 uses that
10444 mnemonic irrespective of which of these options is specified.
10445 .Sp
10446 \&\s-1GCC\s0 defaults to the mnemonics appropriate for the architecture in
10447 use.  Specifying \fB\-mcpu=\fR\fIcpu_type\fR sometimes overrides the
10448 value of these option.  Unless you are building a cross\-compiler, you
10449 should normally not specify either \fB\-mnew\-mnemonics\fR or
10450 \&\fB\-mold\-mnemonics\fR, but should instead accept the default.
10451 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
10452 .IX Item "-mcpu=cpu_type"
10453 Set architecture type, register usage, choice of mnemonics, and
10454 instruction scheduling parameters for machine type \fIcpu_type\fR.
10455 Supported values for \fIcpu_type\fR are \fB401\fR, \fB403\fR,
10456 \&\fB405\fR, \fB405fp\fR, \fB440\fR, \fB440fp\fR, \fB505\fR,
10457 \&\fB601\fR, \fB602\fR, \fB603\fR, \fB603e\fR, \fB604\fR,
10458 \&\fB604e\fR, \fB620\fR, \fB630\fR, \fB740\fR, \fB7400\fR,
10459 \&\fB7450\fR, \fB750\fR, \fB801\fR, \fB821\fR, \fB823\fR,
10460 \&\fB860\fR, \fB970\fR, \fB8540\fR, \fBec603e\fR, \fBG3\fR,
10461 \&\fBG4\fR, \fBG5\fR, \fBpower\fR, \fBpower2\fR, \fBpower3\fR,
10462 \&\fBpower4\fR, \fBpower5\fR, \fBpower5+\fR, \fBpower6\fR,
10463 \&\fBcommon\fR, \fBpowerpc\fR, \fBpowerpc64\fR,
10464 \&\fBrios\fR, \fBrios1\fR, \fBrios2\fR, \fBrsc\fR, and \fBrs64\fR.
10465 .Sp
10466 \&\fB\-mcpu=common\fR selects a completely generic processor.  Code
10467 generated under this option will run on any \s-1POWER\s0 or PowerPC processor.
10468 \&\s-1GCC\s0 will use only the instructions in the common subset of both
10469 architectures, and will not use the \s-1MQ\s0 register.  \s-1GCC\s0 assumes a generic
10470 processor model for scheduling purposes.
10471 .Sp
10472 \&\fB\-mcpu=power\fR, \fB\-mcpu=power2\fR, \fB\-mcpu=powerpc\fR, and
10473 \&\fB\-mcpu=powerpc64\fR specify generic \s-1POWER\s0, \s-1POWER2\s0, pure 32\-bit
10474 PowerPC (i.e., not \s-1MPC601\s0), and 64\-bit PowerPC architecture machine
10475 types, with an appropriate, generic processor model assumed for
10476 scheduling purposes.
10477 .Sp
10478 The other options specify a specific processor.  Code generated under
10479 those options will run best on that processor, and may not run at all on
10480 others.
10481 .Sp
10482 The \fB\-mcpu\fR options automatically enable or disable the
10483 following options: \fB\-maltivec\fR, \fB\-mfprnd\fR,
10484 \&\fB\-mhard\-float\fR, \fB\-mmfcrf\fR, \fB\-mmultiple\fR,
10485 \&\fB\-mnew\-mnemonics\fR, \fB\-mpopcntb\fR, \fB\-mpower\fR,
10486 \&\fB\-mpower2\fR, \fB\-mpowerpc64\fR, \fB\-mpowerpc\-gpopt\fR,
10487 \&\fB\-mpowerpc\-gfxopt\fR, \fB\-mstring\fR, \fB\-mmulhw\fR, \fB\-mdlmzb\fR.
10488 The particular options
10489 set for any particular \s-1CPU\s0 will vary between compiler versions,
10490 depending on what setting seems to produce optimal code for that \s-1CPU\s0;
10491 it doesn't necessarily reflect the actual hardware's capabilities.  If
10492 you wish to set an individual option to a particular value, you may
10493 specify it after the \fB\-mcpu\fR option, like \fB\-mcpu=970
10494 \&\-mno\-altivec\fR.
10495 .Sp
10496 On \s-1AIX\s0, the \fB\-maltivec\fR and \fB\-mpowerpc64\fR options are
10497 not enabled or disabled by the \fB\-mcpu\fR option at present because
10498 \&\s-1AIX\s0 does not have full support for these options.  You may still
10499 enable or disable them individually if you're sure it'll work in your
10500 environment.
10501 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
10502 .IX Item "-mtune=cpu_type"
10503 Set the instruction scheduling parameters for machine type
10504 \&\fIcpu_type\fR, but do not set the architecture type, register usage, or
10505 choice of mnemonics, as \fB\-mcpu=\fR\fIcpu_type\fR would.  The same
10506 values for \fIcpu_type\fR are used for \fB\-mtune\fR as for
10507 \&\fB\-mcpu\fR.  If both are specified, the code generated will use the
10508 architecture, registers, and mnemonics set by \fB\-mcpu\fR, but the
10509 scheduling parameters set by \fB\-mtune\fR.
10510 .IP "\fB\-mswdiv\fR" 4
10511 .IX Item "-mswdiv"
10512 .PD 0
10513 .IP "\fB\-mno\-swdiv\fR" 4
10514 .IX Item "-mno-swdiv"
10515 .PD
10516 Generate code to compute division as reciprocal estimate and iterative
10517 refinement, creating opportunities for increased throughput.  This
10518 feature requires: optional PowerPC Graphics instruction set for single
10519 precision and \s-1FRE\s0 instruction for double precision, assuming divides
10520 cannot generate user-visible traps, and the domain values not include
10521 Infinities, denormals or zero denominator.
10522 .IP "\fB\-maltivec\fR" 4
10523 .IX Item "-maltivec"
10524 .PD 0
10525 .IP "\fB\-mno\-altivec\fR" 4
10526 .IX Item "-mno-altivec"
10527 .PD
10528 Generate code that uses (does not use) AltiVec instructions, and also
10529 enable the use of built-in functions that allow more direct access to
10530 the AltiVec instruction set.  You may also need to set
10531 \&\fB\-mabi=altivec\fR to adjust the current \s-1ABI\s0 with AltiVec \s-1ABI\s0
10532 enhancements.
10533 .IP "\fB\-mvrsave\fR" 4
10534 .IX Item "-mvrsave"
10535 .PD 0
10536 .IP "\fB\-mno\-vrsave\fR" 4
10537 .IX Item "-mno-vrsave"
10538 .PD
10539 Generate \s-1VRSAVE\s0 instructions when generating AltiVec code.
10540 .IP "\fB\-msecure\-plt\fR" 4
10541 .IX Item "-msecure-plt"
10542 Generate code that allows ld and ld.so to build executables and shared
10543 libraries with non-exec .plt and .got sections.  This is a PowerPC
10544 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10545 .IP "\fB\-mbss\-plt\fR" 4
10546 .IX Item "-mbss-plt"
10547 Generate code that uses a \s-1BSS\s0 .plt section that ld.so fills in, and
10548 requires .plt and .got sections that are both writable and executable.
10549 This is a PowerPC 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10550 .IP "\fB\-misel\fR" 4
10551 .IX Item "-misel"
10552 .PD 0
10553 .IP "\fB\-mno\-isel\fR" 4
10554 .IX Item "-mno-isel"
10555 .PD
10556 This switch enables or disables the generation of \s-1ISEL\s0 instructions.
10557 .IP "\fB\-misel=\fR\fIyes/no\fR" 4
10558 .IX Item "-misel=yes/no"
10559 This switch has been deprecated.  Use \fB\-misel\fR and
10560 \&\fB\-mno\-isel\fR instead.
10561 .IP "\fB\-mspe\fR" 4
10562 .IX Item "-mspe"
10563 .PD 0
10564 .IP "\fB\-mno\-spe\fR" 4
10565 .IX Item "-mno-spe"
10566 .PD
10567 This switch enables or disables the generation of \s-1SPE\s0 simd
10568 instructions.
10569 .IP "\fB\-mspe=\fR\fIyes/no\fR" 4
10570 .IX Item "-mspe=yes/no"
10571 This option has been deprecated.  Use \fB\-mspe\fR and
10572 \&\fB\-mno\-spe\fR instead.
10573 .IP "\fB\-mfloat\-gprs=\fR\fIyes/single/double/no\fR" 4
10574 .IX Item "-mfloat-gprs=yes/single/double/no"
10575 .PD 0
10576 .IP "\fB\-mfloat\-gprs\fR" 4
10577 .IX Item "-mfloat-gprs"
10578 .PD
10579 This switch enables or disables the generation of floating point
10580 operations on the general purpose registers for architectures that
10581 support it.
10582 .Sp
10583 The argument \fIyes\fR or \fIsingle\fR enables the use of
10584 single-precision floating point operations.
10585 .Sp
10586 The argument \fIdouble\fR enables the use of single and
10587 double-precision floating point operations.
10588 .Sp
10589 The argument \fIno\fR disables floating point operations on the
10590 general purpose registers.
10591 .Sp
10592 This option is currently only available on the MPC854x.
10593 .IP "\fB\-m32\fR" 4
10594 .IX Item "-m32"
10595 .PD 0
10596 .IP "\fB\-m64\fR" 4
10597 .IX Item "-m64"
10598 .PD
10599 Generate code for 32\-bit or 64\-bit environments of Darwin and \s-1SVR4\s0
10600 targets (including GNU/Linux).  The 32\-bit environment sets int, long
10601 and pointer to 32 bits and generates code that runs on any PowerPC
10602 variant.  The 64\-bit environment sets int to 32 bits and long and
10603 pointer to 64 bits, and generates code for PowerPC64, as for
10604 \&\fB\-mpowerpc64\fR.
10605 .IP "\fB\-mfull\-toc\fR" 4
10606 .IX Item "-mfull-toc"
10607 .PD 0
10608 .IP "\fB\-mno\-fp\-in\-toc\fR" 4
10609 .IX Item "-mno-fp-in-toc"
10610 .IP "\fB\-mno\-sum\-in\-toc\fR" 4
10611 .IX Item "-mno-sum-in-toc"
10612 .IP "\fB\-mminimal\-toc\fR" 4
10613 .IX Item "-mminimal-toc"
10614 .PD
10615 Modify generation of the \s-1TOC\s0 (Table Of Contents), which is created for
10616 every executable file.  The \fB\-mfull\-toc\fR option is selected by
10617 default.  In that case, \s-1GCC\s0 will allocate at least one \s-1TOC\s0 entry for
10618 each unique non-automatic variable reference in your program.  \s-1GCC\s0
10619 will also place floating-point constants in the \s-1TOC\s0.  However, only
10620 16,384 entries are available in the \s-1TOC\s0.
10621 .Sp
10622 If you receive a linker error message that saying you have overflowed
10623 the available \s-1TOC\s0 space, you can reduce the amount of \s-1TOC\s0 space used
10624 with the \fB\-mno\-fp\-in\-toc\fR and \fB\-mno\-sum\-in\-toc\fR options.
10625 \&\fB\-mno\-fp\-in\-toc\fR prevents \s-1GCC\s0 from putting floating-point
10626 constants in the \s-1TOC\s0 and \fB\-mno\-sum\-in\-toc\fR forces \s-1GCC\s0 to
10627 generate code to calculate the sum of an address and a constant at
10628 run-time instead of putting that sum into the \s-1TOC\s0.  You may specify one
10629 or both of these options.  Each causes \s-1GCC\s0 to produce very slightly
10630 slower and larger code at the expense of conserving \s-1TOC\s0 space.
10631 .Sp
10632 If you still run out of space in the \s-1TOC\s0 even when you specify both of
10633 these options, specify \fB\-mminimal\-toc\fR instead.  This option causes
10634 \&\s-1GCC\s0 to make only one \s-1TOC\s0 entry for every file.  When you specify this
10635 option, \s-1GCC\s0 will produce code that is slower and larger but which
10636 uses extremely little \s-1TOC\s0 space.  You may wish to use this option
10637 only on files that contain less frequently executed code.
10638 .IP "\fB\-maix64\fR" 4
10639 .IX Item "-maix64"
10640 .PD 0
10641 .IP "\fB\-maix32\fR" 4
10642 .IX Item "-maix32"
10643 .PD
10644 Enable 64\-bit \s-1AIX\s0 \s-1ABI\s0 and calling convention: 64\-bit pointers, 64\-bit
10645 \&\f(CW\*(C`long\*(C'\fR type, and the infrastructure needed to support them.
10646 Specifying \fB\-maix64\fR implies \fB\-mpowerpc64\fR and
10647 \&\fB\-mpowerpc\fR, while \fB\-maix32\fR disables the 64\-bit \s-1ABI\s0 and
10648 implies \fB\-mno\-powerpc64\fR.  \s-1GCC\s0 defaults to \fB\-maix32\fR.
10649 .IP "\fB\-mxl\-compat\fR" 4
10650 .IX Item "-mxl-compat"
10651 .PD 0
10652 .IP "\fB\-mno\-xl\-compat\fR" 4
10653 .IX Item "-mno-xl-compat"
10654 .PD
10655 Produce code that conforms more closely to \s-1IBM\s0 \s-1XL\s0 compiler semantics
10656 when using AIX-compatible \s-1ABI\s0.  Pass floating-point arguments to
10657 prototyped functions beyond the register save area (\s-1RSA\s0) on the stack
10658 in addition to argument FPRs.  Do not assume that most significant
10659 double in 128\-bit long double value is properly rounded when comparing
10660 values and converting to double.  Use \s-1XL\s0 symbol names for long double
10661 support routines.
10662 .Sp
10663 The \s-1AIX\s0 calling convention was extended but not initially documented to
10664 handle an obscure K&R C case of calling a function that takes the
10665 address of its arguments with fewer arguments than declared.  \s-1IBM\s0 \s-1XL\s0
10666 compilers access floating point arguments which do not fit in the
10667 \&\s-1RSA\s0 from the stack when a subroutine is compiled without
10668 optimization.  Because always storing floating-point arguments on the
10669 stack is inefficient and rarely needed, this option is not enabled by
10670 default and only is necessary when calling subroutines compiled by \s-1IBM\s0
10671 \&\s-1XL\s0 compilers without optimization.
10672 .IP "\fB\-mpe\fR" 4
10673 .IX Item "-mpe"
10674 Support \fI\s-1IBM\s0 \s-1RS/6000\s0 \s-1SP\s0\fR \fIParallel Environment\fR (\s-1PE\s0).  Link an
10675 application written to use message passing with special startup code to
10676 enable the application to run.  The system must have \s-1PE\s0 installed in the
10677 standard location (\fI/usr/lpp/ppe.poe/\fR), or the \fIspecs\fR file
10678 must be overridden with the \fB\-specs=\fR option to specify the
10679 appropriate directory location.  The Parallel Environment does not
10680 support threads, so the \fB\-mpe\fR option and the \fB\-pthread\fR
10681 option are incompatible.
10682 .IP "\fB\-malign\-natural\fR" 4
10683 .IX Item "-malign-natural"
10684 .PD 0
10685 .IP "\fB\-malign\-power\fR" 4
10686 .IX Item "-malign-power"
10687 .PD
10688 On \s-1AIX\s0, 32\-bit Darwin, and 64\-bit PowerPC GNU/Linux, the option
10689 \&\fB\-malign\-natural\fR overrides the ABI-defined alignment of larger
10690 types, such as floating-point doubles, on their natural size-based boundary.
10691 The option \fB\-malign\-power\fR instructs \s-1GCC\s0 to follow the ABI-specified
10692 alignment rules.  \s-1GCC\s0 defaults to the standard alignment defined in the \s-1ABI\s0.
10693 .Sp
10694 On 64\-bit Darwin, natural alignment is the default, and \fB\-malign\-power\fR
10695 is not supported.
10696 .IP "\fB\-msoft\-float\fR" 4
10697 .IX Item "-msoft-float"
10698 .PD 0
10699 .IP "\fB\-mhard\-float\fR" 4
10700 .IX Item "-mhard-float"
10701 .PD
10702 Generate code that does not use (uses) the floating-point register set.
10703 Software floating point emulation is provided if you use the
10704 \&\fB\-msoft\-float\fR option, and pass the option to \s-1GCC\s0 when linking.
10705 .IP "\fB\-mmultiple\fR" 4
10706 .IX Item "-mmultiple"
10707 .PD 0
10708 .IP "\fB\-mno\-multiple\fR" 4
10709 .IX Item "-mno-multiple"
10710 .PD
10711 Generate code that uses (does not use) the load multiple word
10712 instructions and the store multiple word instructions.  These
10713 instructions are generated by default on \s-1POWER\s0 systems, and not
10714 generated on PowerPC systems.  Do not use \fB\-mmultiple\fR on little
10715 endian PowerPC systems, since those instructions do not work when the
10716 processor is in little endian mode.  The exceptions are \s-1PPC740\s0 and
10717 \&\s-1PPC750\s0 which permit the instructions usage in little endian mode.
10718 .IP "\fB\-mstring\fR" 4
10719 .IX Item "-mstring"
10720 .PD 0
10721 .IP "\fB\-mno\-string\fR" 4
10722 .IX Item "-mno-string"
10723 .PD
10724 Generate code that uses (does not use) the load string instructions
10725 and the store string word instructions to save multiple registers and
10726 do small block moves.  These instructions are generated by default on
10727 \&\s-1POWER\s0 systems, and not generated on PowerPC systems.  Do not use
10728 \&\fB\-mstring\fR on little endian PowerPC systems, since those
10729 instructions do not work when the processor is in little endian mode.
10730 The exceptions are \s-1PPC740\s0 and \s-1PPC750\s0 which permit the instructions
10731 usage in little endian mode.
10732 .IP "\fB\-mupdate\fR" 4
10733 .IX Item "-mupdate"
10734 .PD 0
10735 .IP "\fB\-mno\-update\fR" 4
10736 .IX Item "-mno-update"
10737 .PD
10738 Generate code that uses (does not use) the load or store instructions
10739 that update the base register to the address of the calculated memory
10740 location.  These instructions are generated by default.  If you use
10741 \&\fB\-mno\-update\fR, there is a small window between the time that the
10742 stack pointer is updated and the address of the previous frame is
10743 stored, which means code that walks the stack frame across interrupts or
10744 signals may get corrupted data.
10745 .IP "\fB\-mfused\-madd\fR" 4
10746 .IX Item "-mfused-madd"
10747 .PD 0
10748 .IP "\fB\-mno\-fused\-madd\fR" 4
10749 .IX Item "-mno-fused-madd"
10750 .PD
10751 Generate code that uses (does not use) the floating point multiply and
10752 accumulate instructions.  These instructions are generated by default if
10753 hardware floating is used.
10754 .IP "\fB\-mmulhw\fR" 4
10755 .IX Item "-mmulhw"
10756 .PD 0
10757 .IP "\fB\-mno\-mulhw\fR" 4
10758 .IX Item "-mno-mulhw"
10759 .PD
10760 Generate code that uses (does not use) the half-word multiply and
10761 multiply-accumulate instructions on the \s-1IBM\s0 405 and 440 processors.
10762 These instructions are generated by default when targetting those
10763 processors.
10764 .IP "\fB\-mdlmzb\fR" 4
10765 .IX Item "-mdlmzb"
10766 .PD 0
10767 .IP "\fB\-mno\-dlmzb\fR" 4
10768 .IX Item "-mno-dlmzb"
10769 .PD
10770 Generate code that uses (does not use) the string-search \fBdlmzb\fR
10771 instruction on the \s-1IBM\s0 405 and 440 processors.  This instruction is
10772 generated by default when targetting those processors.
10773 .IP "\fB\-mno\-bit\-align\fR" 4
10774 .IX Item "-mno-bit-align"
10775 .PD 0
10776 .IP "\fB\-mbit\-align\fR" 4
10777 .IX Item "-mbit-align"
10778 .PD
10779 On System V.4 and embedded PowerPC systems do not (do) force structures
10780 and unions that contain bit-fields to be aligned to the base type of the
10781 bit\-field.
10782 .Sp
10783 For example, by default a structure containing nothing but 8
10784 \&\f(CW\*(C`unsigned\*(C'\fR bit-fields of length 1 would be aligned to a 4 byte
10785 boundary and have a size of 4 bytes.  By using \fB\-mno\-bit\-align\fR,
10786 the structure would be aligned to a 1 byte boundary and be one byte in
10787 size.
10788 .IP "\fB\-mno\-strict\-align\fR" 4
10789 .IX Item "-mno-strict-align"
10790 .PD 0
10791 .IP "\fB\-mstrict\-align\fR" 4
10792 .IX Item "-mstrict-align"
10793 .PD
10794 On System V.4 and embedded PowerPC systems do not (do) assume that
10795 unaligned memory references will be handled by the system.
10796 .IP "\fB\-mrelocatable\fR" 4
10797 .IX Item "-mrelocatable"
10798 .PD 0
10799 .IP "\fB\-mno\-relocatable\fR" 4
10800 .IX Item "-mno-relocatable"
10801 .PD
10802 On embedded PowerPC systems generate code that allows (does not allow)
10803 the program to be relocated to a different address at runtime.  If you
10804 use \fB\-mrelocatable\fR on any module, all objects linked together must
10805 be compiled with \fB\-mrelocatable\fR or \fB\-mrelocatable\-lib\fR.
10806 .IP "\fB\-mrelocatable\-lib\fR" 4
10807 .IX Item "-mrelocatable-lib"
10808 .PD 0
10809 .IP "\fB\-mno\-relocatable\-lib\fR" 4
10810 .IX Item "-mno-relocatable-lib"
10811 .PD
10812 On embedded PowerPC systems generate code that allows (does not allow)
10813 the program to be relocated to a different address at runtime.  Modules
10814 compiled with \fB\-mrelocatable\-lib\fR can be linked with either modules
10815 compiled without \fB\-mrelocatable\fR and \fB\-mrelocatable\-lib\fR or
10816 with modules compiled with the \fB\-mrelocatable\fR options.
10817 .IP "\fB\-mno\-toc\fR" 4
10818 .IX Item "-mno-toc"
10819 .PD 0
10820 .IP "\fB\-mtoc\fR" 4
10821 .IX Item "-mtoc"
10822 .PD
10823 On System V.4 and embedded PowerPC systems do not (do) assume that
10824 register 2 contains a pointer to a global area pointing to the addresses
10825 used in the program.
10826 .IP "\fB\-mlittle\fR" 4
10827 .IX Item "-mlittle"
10828 .PD 0
10829 .IP "\fB\-mlittle\-endian\fR" 4
10830 .IX Item "-mlittle-endian"
10831 .PD
10832 On System V.4 and embedded PowerPC systems compile code for the
10833 processor in little endian mode.  The \fB\-mlittle\-endian\fR option is
10834 the same as \fB\-mlittle\fR.
10835 .IP "\fB\-mbig\fR" 4
10836 .IX Item "-mbig"
10837 .PD 0
10838 .IP "\fB\-mbig\-endian\fR" 4
10839 .IX Item "-mbig-endian"
10840 .PD
10841 On System V.4 and embedded PowerPC systems compile code for the
10842 processor in big endian mode.  The \fB\-mbig\-endian\fR option is
10843 the same as \fB\-mbig\fR.
10844 .IP "\fB\-mdynamic\-no\-pic\fR" 4
10845 .IX Item "-mdynamic-no-pic"
10846 On Darwin and Mac \s-1OS\s0 X systems, compile code so that it is not
10847 relocatable, but that its external references are relocatable.  The
10848 resulting code is suitable for applications, but not shared
10849 libraries.
10850 .IP "\fB\-mprioritize\-restricted\-insns=\fR\fIpriority\fR" 4
10851 .IX Item "-mprioritize-restricted-insns=priority"
10852 This option controls the priority that is assigned to
10853 dispatch-slot restricted instructions during the second scheduling
10854 pass.  The argument \fIpriority\fR takes the value \fI0/1/2\fR to assign
10855 \&\fIno/highest/second\-highest\fR priority to dispatch slot restricted
10856 instructions.
10857 .IP "\fB\-msched\-costly\-dep=\fR\fIdependence_type\fR" 4
10858 .IX Item "-msched-costly-dep=dependence_type"
10859 This option controls which dependences are considered costly
10860 by the target during instruction scheduling.  The argument
10861 \&\fIdependence_type\fR takes one of the following values:
10862 \&\fIno\fR: no dependence is costly,
10863 \&\fIall\fR: all dependences are costly,
10864 \&\fItrue_store_to_load\fR: a true dependence from store to load is costly,
10865 \&\fIstore_to_load\fR: any dependence from store to load is costly,
10866 \&\fInumber\fR: any dependence which latency >= \fInumber\fR is costly.
10867 .IP "\fB\-minsert\-sched\-nops=\fR\fIscheme\fR" 4
10868 .IX Item "-minsert-sched-nops=scheme"
10869 This option controls which nop insertion scheme will be used during
10870 the second scheduling pass.  The argument \fIscheme\fR takes one of the
10871 following values:
10872 \&\fIno\fR: Don't insert nops.
10873 \&\fIpad\fR: Pad with nops any dispatch group which has vacant issue slots,
10874 according to the scheduler's grouping.
10875 \&\fIregroup_exact\fR: Insert nops to force costly dependent insns into
10876 separate groups.  Insert exactly as many nops as needed to force an insn
10877 to a new group, according to the estimated processor grouping.
10878 \&\fInumber\fR: Insert nops to force costly dependent insns into
10879 separate groups.  Insert \fInumber\fR nops to force an insn to a new group.
10880 .IP "\fB\-mcall\-sysv\fR" 4
10881 .IX Item "-mcall-sysv"
10882 On System V.4 and embedded PowerPC systems compile code using calling
10883 conventions that adheres to the March 1995 draft of the System V
10884 Application Binary Interface, PowerPC processor supplement.  This is the
10885 default unless you configured \s-1GCC\s0 using \fBpowerpc\-*\-eabiaix\fR.
10886 .IP "\fB\-mcall\-sysv\-eabi\fR" 4
10887 .IX Item "-mcall-sysv-eabi"
10888 Specify both \fB\-mcall\-sysv\fR and \fB\-meabi\fR options.
10889 .IP "\fB\-mcall\-sysv\-noeabi\fR" 4
10890 .IX Item "-mcall-sysv-noeabi"
10891 Specify both \fB\-mcall\-sysv\fR and \fB\-mno\-eabi\fR options.
10892 .IP "\fB\-mcall\-solaris\fR" 4
10893 .IX Item "-mcall-solaris"
10894 On System V.4 and embedded PowerPC systems compile code for the Solaris
10895 operating system.
10896 .IP "\fB\-mcall\-linux\fR" 4
10897 .IX Item "-mcall-linux"
10898 On System V.4 and embedded PowerPC systems compile code for the
10899 Linux-based \s-1GNU\s0 system.
10900 .IP "\fB\-mcall\-gnu\fR" 4
10901 .IX Item "-mcall-gnu"
10902 On System V.4 and embedded PowerPC systems compile code for the
10903 Hurd-based \s-1GNU\s0 system.
10904 .IP "\fB\-mcall\-netbsd\fR" 4
10905 .IX Item "-mcall-netbsd"
10906 On System V.4 and embedded PowerPC systems compile code for the
10907 NetBSD operating system.
10908 .IP "\fB\-maix\-struct\-return\fR" 4
10909 .IX Item "-maix-struct-return"
10910 Return all structures in memory (as specified by the \s-1AIX\s0 \s-1ABI\s0).
10911 .IP "\fB\-msvr4\-struct\-return\fR" 4
10912 .IX Item "-msvr4-struct-return"
10913 Return structures smaller than 8 bytes in registers (as specified by the
10914 \&\s-1SVR4\s0 \s-1ABI\s0).
10915 .IP "\fB\-mabi=\fR\fIabi-type\fR" 4
10916 .IX Item "-mabi=abi-type"
10917 Extend the current \s-1ABI\s0 with a particular extension, or remove such extension.
10918 Valid values are \fIaltivec\fR, \fIno-altivec\fR, \fIspe\fR,
10919 \&\fIno-spe\fR, \fIibmlongdouble\fR, \fIieeelongdouble\fR.
10920 .IP "\fB\-mabi=spe\fR" 4
10921 .IX Item "-mabi=spe"
10922 Extend the current \s-1ABI\s0 with \s-1SPE\s0 \s-1ABI\s0 extensions.  This does not change
10923 the default \s-1ABI\s0, instead it adds the \s-1SPE\s0 \s-1ABI\s0 extensions to the current
10924 \&\s-1ABI\s0.
10925 .IP "\fB\-mabi=no\-spe\fR" 4
10926 .IX Item "-mabi=no-spe"
10927 Disable Booke \s-1SPE\s0 \s-1ABI\s0 extensions for the current \s-1ABI\s0.
10928 .IP "\fB\-mabi=ibmlongdouble\fR" 4
10929 .IX Item "-mabi=ibmlongdouble"
10930 Change the current \s-1ABI\s0 to use \s-1IBM\s0 extended precision long double.
10931 This is a PowerPC 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10932 .IP "\fB\-mabi=ieeelongdouble\fR" 4
10933 .IX Item "-mabi=ieeelongdouble"
10934 Change the current \s-1ABI\s0 to use \s-1IEEE\s0 extended precision long double.
10935 This is a PowerPC 32\-bit Linux \s-1ABI\s0 option.
10936 .IP "\fB\-mprototype\fR" 4
10937 .IX Item "-mprototype"
10938 .PD 0
10939 .IP "\fB\-mno\-prototype\fR" 4
10940 .IX Item "-mno-prototype"
10941 .PD
10942 On System V.4 and embedded PowerPC systems assume that all calls to
10943 variable argument functions are properly prototyped.  Otherwise, the
10944 compiler must insert an instruction before every non prototyped call to
10945 set or clear bit 6 of the condition code register (\fI\s-1CR\s0\fR) to
10946 indicate whether floating point values were passed in the floating point
10947 registers in case the function takes a variable arguments.  With
10948 \&\fB\-mprototype\fR, only calls to prototyped variable argument functions
10949 will set or clear the bit.
10950 .IP "\fB\-msim\fR" 4
10951 .IX Item "-msim"
10952 On embedded PowerPC systems, assume that the startup module is called
10953 \&\fIsim\-crt0.o\fR and that the standard C libraries are \fIlibsim.a\fR and
10954 \&\fIlibc.a\fR.  This is the default for \fBpowerpc\-*\-eabisim\fR.
10955 configurations.
10956 .IP "\fB\-mmvme\fR" 4
10957 .IX Item "-mmvme"
10958 On embedded PowerPC systems, assume that the startup module is called
10959 \&\fIcrt0.o\fR and the standard C libraries are \fIlibmvme.a\fR and
10960 \&\fIlibc.a\fR.
10961 .IP "\fB\-mads\fR" 4
10962 .IX Item "-mads"
10963 On embedded PowerPC systems, assume that the startup module is called
10964 \&\fIcrt0.o\fR and the standard C libraries are \fIlibads.a\fR and
10965 \&\fIlibc.a\fR.
10966 .IP "\fB\-myellowknife\fR" 4
10967 .IX Item "-myellowknife"
10968 On embedded PowerPC systems, assume that the startup module is called
10969 \&\fIcrt0.o\fR and the standard C libraries are \fIlibyk.a\fR and
10970 \&\fIlibc.a\fR.
10971 .IP "\fB\-mvxworks\fR" 4
10972 .IX Item "-mvxworks"
10973 On System V.4 and embedded PowerPC systems, specify that you are
10974 compiling for a VxWorks system.
10975 .IP "\fB\-mwindiss\fR" 4
10976 .IX Item "-mwindiss"
10977 Specify that you are compiling for the WindISS simulation environment.
10978 .IP "\fB\-memb\fR" 4
10979 .IX Item "-memb"
10980 On embedded PowerPC systems, set the \fI\s-1PPC_EMB\s0\fR bit in the \s-1ELF\s0 flags
10981 header to indicate that \fBeabi\fR extended relocations are used.
10982 .IP "\fB\-meabi\fR" 4
10983 .IX Item "-meabi"
10984 .PD 0
10985 .IP "\fB\-mno\-eabi\fR" 4
10986 .IX Item "-mno-eabi"
10987 .PD
10988 On System V.4 and embedded PowerPC systems do (do not) adhere to the
10989 Embedded Applications Binary Interface (eabi) which is a set of
10990 modifications to the System V.4 specifications.  Selecting \fB\-meabi\fR
10991 means that the stack is aligned to an 8 byte boundary, a function
10992 \&\f(CW\*(C`_\|_eabi\*(C'\fR is called to from \f(CW\*(C`main\*(C'\fR to set up the eabi
10993 environment, and the \fB\-msdata\fR option can use both \f(CW\*(C`r2\*(C'\fR and
10994 \&\f(CW\*(C`r13\*(C'\fR to point to two separate small data areas.  Selecting
10995 \&\fB\-mno\-eabi\fR means that the stack is aligned to a 16 byte boundary,
10996 do not call an initialization function from \f(CW\*(C`main\*(C'\fR, and the
10997 \&\fB\-msdata\fR option will only use \f(CW\*(C`r13\*(C'\fR to point to a single
10998 small data area.  The \fB\-meabi\fR option is on by default if you
10999 configured \s-1GCC\s0 using one of the \fBpowerpc*\-*\-eabi*\fR options.
11000 .IP "\fB\-msdata=eabi\fR" 4
11001 .IX Item "-msdata=eabi"
11002 On System V.4 and embedded PowerPC systems, put small initialized
11003 \&\f(CW\*(C`const\*(C'\fR global and static data in the \fB.sdata2\fR section, which
11004 is pointed to by register \f(CW\*(C`r2\*(C'\fR.  Put small initialized
11005 non\-\f(CW\*(C`const\*(C'\fR global and static data in the \fB.sdata\fR section,
11006 which is pointed to by register \f(CW\*(C`r13\*(C'\fR.  Put small uninitialized
11007 global and static data in the \fB.sbss\fR section, which is adjacent to
11008 the \fB.sdata\fR section.  The \fB\-msdata=eabi\fR option is
11009 incompatible with the \fB\-mrelocatable\fR option.  The
11010 \&\fB\-msdata=eabi\fR option also sets the \fB\-memb\fR option.
11011 .IP "\fB\-msdata=sysv\fR" 4
11012 .IX Item "-msdata=sysv"
11013 On System V.4 and embedded PowerPC systems, put small global and static
11014 data in the \fB.sdata\fR section, which is pointed to by register
11015 \&\f(CW\*(C`r13\*(C'\fR.  Put small uninitialized global and static data in the
11016 \&\fB.sbss\fR section, which is adjacent to the \fB.sdata\fR section.
11017 The \fB\-msdata=sysv\fR option is incompatible with the
11018 \&\fB\-mrelocatable\fR option.
11019 .IP "\fB\-msdata=default\fR" 4
11020 .IX Item "-msdata=default"
11021 .PD 0
11022 .IP "\fB\-msdata\fR" 4
11023 .IX Item "-msdata"
11024 .PD
11025 On System V.4 and embedded PowerPC systems, if \fB\-meabi\fR is used,
11026 compile code the same as \fB\-msdata=eabi\fR, otherwise compile code the
11027 same as \fB\-msdata=sysv\fR.
11028 .IP "\fB\-msdata\-data\fR" 4
11029 .IX Item "-msdata-data"
11030 On System V.4 and embedded PowerPC systems, put small global
11031 data in the \fB.sdata\fR section.  Put small uninitialized global
11032 data in the \fB.sbss\fR section.  Do not use register \f(CW\*(C`r13\*(C'\fR
11033 to address small data however.  This is the default behavior unless
11034 other \fB\-msdata\fR options are used.
11035 .IP "\fB\-msdata=none\fR" 4
11036 .IX Item "-msdata=none"
11037 .PD 0
11038 .IP "\fB\-mno\-sdata\fR" 4
11039 .IX Item "-mno-sdata"
11040 .PD
11041 On embedded PowerPC systems, put all initialized global and static data
11042 in the \fB.data\fR section, and all uninitialized data in the
11043 \&\fB.bss\fR section.
11044 .IP "\fB\-G\fR \fInum\fR" 4
11045 .IX Item "-G num"
11046 On embedded PowerPC systems, put global and static items less than or
11047 equal to \fInum\fR bytes into the small data or bss sections instead of
11048 the normal data or bss section.  By default, \fInum\fR is 8.  The
11049 \&\fB\-G\fR \fInum\fR switch is also passed to the linker.
11050 All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
11051 .IP "\fB\-mregnames\fR" 4
11052 .IX Item "-mregnames"
11053 .PD 0
11054 .IP "\fB\-mno\-regnames\fR" 4
11055 .IX Item "-mno-regnames"
11056 .PD
11057 On System V.4 and embedded PowerPC systems do (do not) emit register
11058 names in the assembly language output using symbolic forms.
11059 .IP "\fB\-mlongcall\fR" 4
11060 .IX Item "-mlongcall"
11061 .PD 0
11062 .IP "\fB\-mno\-longcall\fR" 4
11063 .IX Item "-mno-longcall"
11064 .PD
11065 By default assume that all calls are far away so that a longer more
11066 expensive calling sequence is required.  This is required for calls
11067 further than 32 megabytes (33,554,432 bytes) from the current location.
11068 A short call will be generated if the compiler knows
11069 the call cannot be that far away.  This setting can be overridden by
11070 the \f(CW\*(C`shortcall\*(C'\fR function attribute, or by \f(CW\*(C`#pragma
11071 longcall(0)\*(C'\fR.
11072 .Sp
11073 Some linkers are capable of detecting out-of-range calls and generating
11074 glue code on the fly.  On these systems, long calls are unnecessary and
11075 generate slower code.  As of this writing, the \s-1AIX\s0 linker can do this,
11076 as can the \s-1GNU\s0 linker for PowerPC/64.  It is planned to add this feature
11077 to the \s-1GNU\s0 linker for 32\-bit PowerPC systems as well.
11078 .Sp
11079 On Darwin/PPC systems, \f(CW\*(C`#pragma longcall\*(C'\fR will generate \*(L"jbsr
11080 callee, L42\*(R", plus a \*(L"branch island\*(R" (glue code).  The two target
11081 addresses represent the callee and the \*(L"branch island\*(R".  The
11082 Darwin/PPC linker will prefer the first address and generate a \*(L"bl
11083 callee\*(R" if the \s-1PPC\s0 \*(L"bl\*(R" instruction will reach the callee directly;
11084 otherwise, the linker will generate \*(L"bl L42\*(R" to call the \*(L"branch
11085 island\*(R".  The \*(L"branch island\*(R" is appended to the body of the
11086 calling function; it computes the full 32\-bit address of the callee
11087 and jumps to it.
11088 .Sp
11089 On Mach-O (Darwin) systems, this option directs the compiler emit to
11090 the glue for every direct call, and the Darwin linker decides whether
11091 to use or discard it.
11092 .Sp
11093 In the future, we may cause \s-1GCC\s0 to ignore all longcall specifications
11094 when the linker is known to generate glue.
11095 .IP "\fB\-pthread\fR" 4
11096 .IX Item "-pthread"
11097 Adds support for multithreading with the \fIpthreads\fR library.
11098 This option sets flags for both the preprocessor and linker.
11099 .PP
11100 \fIS/390 and zSeries Options\fR
11101 .IX Subsection "S/390 and zSeries Options"
11102 .PP
11103 These are the \fB\-m\fR options defined for the S/390 and zSeries architecture.
11104 .IP "\fB\-mhard\-float\fR" 4
11105 .IX Item "-mhard-float"
11106 .PD 0
11107 .IP "\fB\-msoft\-float\fR" 4
11108 .IX Item "-msoft-float"
11109 .PD
11110 Use (do not use) the hardware floating-point instructions and registers
11111 for floating-point operations.  When \fB\-msoft\-float\fR is specified,
11112 functions in \fIlibgcc.a\fR will be used to perform floating-point
11113 operations.  When \fB\-mhard\-float\fR is specified, the compiler
11114 generates \s-1IEEE\s0 floating-point instructions.  This is the default.
11115 .IP "\fB\-mlong\-double\-64\fR" 4
11116 .IX Item "-mlong-double-64"
11117 .PD 0
11118 .IP "\fB\-mlong\-double\-128\fR" 4
11119 .IX Item "-mlong-double-128"
11120 .PD
11121 These switches control the size of \f(CW\*(C`long double\*(C'\fR type. A size
11122 of 64bit makes the \f(CW\*(C`long double\*(C'\fR type equivalent to the \f(CW\*(C`double\*(C'\fR
11123 type. This is the default.
11124 .IP "\fB\-mbackchain\fR" 4
11125 .IX Item "-mbackchain"
11126 .PD 0
11127 .IP "\fB\-mno\-backchain\fR" 4
11128 .IX Item "-mno-backchain"
11129 .PD
11130 Store (do not store) the address of the caller's frame as backchain pointer
11131 into the callee's stack frame.
11132 A backchain may be needed to allow debugging using tools that do not understand
11133 \&\s-1DWARF\-2\s0 call frame information.
11134 When \fB\-mno\-packed\-stack\fR is in effect, the backchain pointer is stored
11135 at the bottom of the stack frame; when \fB\-mpacked\-stack\fR is in effect,
11136 the backchain is placed into the topmost word of the 96/160 byte register
11137 save area.
11138 .Sp
11139 In general, code compiled with \fB\-mbackchain\fR is call-compatible with
11140 code compiled with \fB\-mmo\-backchain\fR; however, use of the backchain
11141 for debugging purposes usually requires that the whole binary is built with
11142 \&\fB\-mbackchain\fR.  Note that the combination of \fB\-mbackchain\fR,
11143 \&\fB\-mpacked\-stack\fR and \fB\-mhard\-float\fR is not supported.  In order
11144 to build a linux kernel use \fB\-msoft\-float\fR.
11145 .Sp
11146 The default is to not maintain the backchain.
11147 .IP "\fB\-mpacked\-stack\fR" 4
11148 .IX Item "-mpacked-stack"
11149 .PD 0
11150 .IP "\fB\-mno\-packed\-stack\fR" 4
11151 .IX Item "-mno-packed-stack"
11152 .PD
11153 Use (do not use) the packed stack layout.  When \fB\-mno\-packed\-stack\fR is
11154 specified, the compiler uses the all fields of the 96/160 byte register save
11155 area only for their default purpose; unused fields still take up stack space.
11156 When \fB\-mpacked\-stack\fR is specified, register save slots are densely
11157 packed at the top of the register save area; unused space is reused for other
11158 purposes, allowing for more efficient use of the available stack space.
11159 However, when \fB\-mbackchain\fR is also in effect, the topmost word of
11160 the save area is always used to store the backchain, and the return address
11161 register is always saved two words below the backchain.
11162 .Sp
11163 As long as the stack frame backchain is not used, code generated with
11164 \&\fB\-mpacked\-stack\fR is call-compatible with code generated with
11165 \&\fB\-mno\-packed\-stack\fR.  Note that some non-FSF releases of \s-1GCC\s0 2.95 for
11166 S/390 or zSeries generated code that uses the stack frame backchain at run
11167 time, not just for debugging purposes.  Such code is not call-compatible
11168 with code compiled with \fB\-mpacked\-stack\fR.  Also, note that the
11169 combination of \fB\-mbackchain\fR,
11170 \&\fB\-mpacked\-stack\fR and \fB\-mhard\-float\fR is not supported.  In order
11171 to build a linux kernel use \fB\-msoft\-float\fR.
11172 .Sp
11173 The default is to not use the packed stack layout.
11174 .IP "\fB\-msmall\-exec\fR" 4
11175 .IX Item "-msmall-exec"
11176 .PD 0
11177 .IP "\fB\-mno\-small\-exec\fR" 4
11178 .IX Item "-mno-small-exec"
11179 .PD
11180 Generate (or do not generate) code using the \f(CW\*(C`bras\*(C'\fR instruction
11181 to do subroutine calls.
11182 This only works reliably if the total executable size does not
11183 exceed 64k.  The default is to use the \f(CW\*(C`basr\*(C'\fR instruction instead,
11184 which does not have this limitation.
11185 .IP "\fB\-m64\fR" 4
11186 .IX Item "-m64"
11187 .PD 0
11188 .IP "\fB\-m31\fR" 4
11189 .IX Item "-m31"
11190 .PD
11191 When \fB\-m31\fR is specified, generate code compliant to the
11192 GNU/Linux for S/390 \s-1ABI\s0.  When \fB\-m64\fR is specified, generate
11193 code compliant to the GNU/Linux for zSeries \s-1ABI\s0.  This allows \s-1GCC\s0 in
11194 particular to generate 64\-bit instructions.  For the \fBs390\fR
11195 targets, the default is \fB\-m31\fR, while the \fBs390x\fR
11196 targets default to \fB\-m64\fR.
11197 .IP "\fB\-mzarch\fR" 4
11198 .IX Item "-mzarch"
11199 .PD 0
11200 .IP "\fB\-mesa\fR" 4
11201 .IX Item "-mesa"
11202 .PD
11203 When \fB\-mzarch\fR is specified, generate code using the
11204 instructions available on z/Architecture.
11205 When \fB\-mesa\fR is specified, generate code using the
11206 instructions available on \s-1ESA/390\s0.  Note that \fB\-mesa\fR is
11207 not possible with \fB\-m64\fR.
11208 When generating code compliant to the GNU/Linux for S/390 \s-1ABI\s0,
11209 the default is \fB\-mesa\fR.  When generating code compliant
11210 to the GNU/Linux for zSeries \s-1ABI\s0, the default is \fB\-mzarch\fR.
11211 .IP "\fB\-mmvcle\fR" 4
11212 .IX Item "-mmvcle"
11213 .PD 0
11214 .IP "\fB\-mno\-mvcle\fR" 4
11215 .IX Item "-mno-mvcle"
11216 .PD
11217 Generate (or do not generate) code using the \f(CW\*(C`mvcle\*(C'\fR instruction
11218 to perform block moves.  When \fB\-mno\-mvcle\fR is specified,
11219 use a \f(CW\*(C`mvc\*(C'\fR loop instead.  This is the default unless optimizing for
11220 size.
11221 .IP "\fB\-mdebug\fR" 4
11222 .IX Item "-mdebug"
11223 .PD 0
11224 .IP "\fB\-mno\-debug\fR" 4
11225 .IX Item "-mno-debug"
11226 .PD
11227 Print (or do not print) additional debug information when compiling.
11228 The default is to not print debug information.
11229 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
11230 .IX Item "-march=cpu-type"
11231 Generate code that will run on \fIcpu-type\fR, which is the name of a system
11232 representing a certain processor type.  Possible values for
11233 \&\fIcpu-type\fR are \fBg5\fR, \fBg6\fR, \fBz900\fR, and \fBz990\fR.
11234 When generating code using the instructions available on z/Architecture,
11235 the default is \fB\-march=z900\fR.  Otherwise, the default is
11236 \&\fB\-march=g5\fR.
11237 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
11238 .IX Item "-mtune=cpu-type"
11239 Tune to \fIcpu-type\fR everything applicable about the generated code,
11240 except for the \s-1ABI\s0 and the set of available instructions.
11241 The list of \fIcpu-type\fR values is the same as for \fB\-march\fR.
11242 The default is the value used for \fB\-march\fR.
11243 .IP "\fB\-mtpf\-trace\fR" 4
11244 .IX Item "-mtpf-trace"
11245 .PD 0
11246 .IP "\fB\-mno\-tpf\-trace\fR" 4
11247 .IX Item "-mno-tpf-trace"
11248 .PD
11249 Generate code that adds (does not add) in \s-1TPF\s0 \s-1OS\s0 specific branches to trace
11250 routines in the operating system.  This option is off by default, even
11251 when compiling for the \s-1TPF\s0 \s-1OS\s0.
11252 .IP "\fB\-mfused\-madd\fR" 4
11253 .IX Item "-mfused-madd"
11254 .PD 0
11255 .IP "\fB\-mno\-fused\-madd\fR" 4
11256 .IX Item "-mno-fused-madd"
11257 .PD
11258 Generate code that uses (does not use) the floating point multiply and
11259 accumulate instructions.  These instructions are generated by default if
11260 hardware floating point is used.
11261 .IP "\fB\-mwarn\-framesize=\fR\fIframesize\fR" 4
11262 .IX Item "-mwarn-framesize=framesize"
11263 Emit a warning if the current function exceeds the given frame size.  Because
11264 this is a compile time check it doesn't need to be a real problem when the program
11265 runs.  It is intended to identify functions which most probably cause
11266 a stack overflow.  It is useful to be used in an environment with limited stack
11267 size e.g. the linux kernel.
11268 .IP "\fB\-mwarn\-dynamicstack\fR" 4
11269 .IX Item "-mwarn-dynamicstack"
11270 Emit a warning if the function calls alloca or uses dynamically
11271 sized arrays.  This is generally a bad idea with a limited stack size.
11272 .IP "\fB\-mstack\-guard=\fR\fIstack-guard\fR" 4
11273 .IX Item "-mstack-guard=stack-guard"
11274 .PD 0
11275 .IP "\fB\-mstack\-size=\fR\fIstack-size\fR" 4
11276 .IX Item "-mstack-size=stack-size"
11277 .PD
11278 These arguments always have to be used in conjunction.  If they are present the s390
11279 back end emits additional instructions in the function prologue which trigger a trap
11280 if the stack size is \fIstack-guard\fR bytes above the \fIstack-size\fR
11281 (remember that the stack on s390 grows downward).  These options are intended to
11282 be used to help debugging stack overflow problems.  The additionally emitted code
11283 causes only little overhead and hence can also be used in production like systems
11284 without greater performance degradation.  The given values have to be exact
11285 powers of 2 and \fIstack-size\fR has to be greater than \fIstack-guard\fR without
11286 exceeding 64k.
11287 In order to be efficient the extra code makes the assumption that the stack starts
11288 at an address aligned to the value given by \fIstack-size\fR.
11289 .PP
11290 \fIScore Options\fR
11291 .IX Subsection "Score Options"
11292 .PP
11293 These options are defined for Score implementations:
11294 .IP "\fB\-meb\fR" 4
11295 .IX Item "-meb"
11296 Compile code for big endian mode.  This is the default.
11297 .IP "\fB\-mel\fR" 4
11298 .IX Item "-mel"
11299 Compile code for little endian mode. 
11300 .IP "\fB\-mnhwloop\fR" 4
11301 .IX Item "-mnhwloop"
11302 Disable generate bcnz instruction.
11303 .IP "\fB\-muls\fR" 4
11304 .IX Item "-muls"
11305 Enable generate unaligned load and store instruction.
11306 .IP "\fB\-mmac\fR" 4
11307 .IX Item "-mmac"
11308 Enable the use of multiply-accumulate instructions. Disabled by default. 
11309 .IP "\fB\-mscore5\fR" 4
11310 .IX Item "-mscore5"
11311 Specify the \s-1SCORE5\s0 as the target architecture.
11312 .IP "\fB\-mscore5u\fR" 4
11313 .IX Item "-mscore5u"
11314 Specify the \s-1SCORE5U\s0 of the target architecture.
11315 .IP "\fB\-mscore7\fR" 4
11316 .IX Item "-mscore7"
11317 Specify the \s-1SCORE7\s0 as the target architecture. This is the default.
11318 .IP "\fB\-mscore7d\fR" 4
11319 .IX Item "-mscore7d"
11320 Specify the \s-1SCORE7D\s0 as the target architecture.
11321 .PP
11322 \fI\s-1SH\s0 Options\fR
11323 .IX Subsection "SH Options"
11324 .PP
11325 These \fB\-m\fR options are defined for the \s-1SH\s0 implementations:
11326 .IP "\fB\-m1\fR" 4
11327 .IX Item "-m1"
11328 Generate code for the \s-1SH1\s0.
11329 .IP "\fB\-m2\fR" 4
11330 .IX Item "-m2"
11331 Generate code for the \s-1SH2\s0.
11332 .IP "\fB\-m2e\fR" 4
11333 .IX Item "-m2e"
11334 Generate code for the SH2e.
11335 .IP "\fB\-m3\fR" 4
11336 .IX Item "-m3"
11337 Generate code for the \s-1SH3\s0.
11338 .IP "\fB\-m3e\fR" 4
11339 .IX Item "-m3e"
11340 Generate code for the SH3e.
11341 .IP "\fB\-m4\-nofpu\fR" 4
11342 .IX Item "-m4-nofpu"
11343 Generate code for the \s-1SH4\s0 without a floating-point unit.
11344 .IP "\fB\-m4\-single\-only\fR" 4
11345 .IX Item "-m4-single-only"
11346 Generate code for the \s-1SH4\s0 with a floating-point unit that only
11347 supports single-precision arithmetic.
11348 .IP "\fB\-m4\-single\fR" 4
11349 .IX Item "-m4-single"
11350 Generate code for the \s-1SH4\s0 assuming the floating-point unit is in
11351 single-precision mode by default.
11352 .IP "\fB\-m4\fR" 4
11353 .IX Item "-m4"
11354 Generate code for the \s-1SH4\s0.
11355 .IP "\fB\-m4a\-nofpu\fR" 4
11356 .IX Item "-m4a-nofpu"
11357 Generate code for the SH4al\-dsp, or for a SH4a in such a way that the
11358 floating-point unit is not used.
11359 .IP "\fB\-m4a\-single\-only\fR" 4
11360 .IX Item "-m4a-single-only"
11361 Generate code for the SH4a, in such a way that no double-precision
11362 floating point operations are used.
11363 .IP "\fB\-m4a\-single\fR" 4
11364 .IX Item "-m4a-single"
11365 Generate code for the SH4a assuming the floating-point unit is in
11366 single-precision mode by default.
11367 .IP "\fB\-m4a\fR" 4
11368 .IX Item "-m4a"
11369 Generate code for the SH4a.
11370 .IP "\fB\-m4al\fR" 4
11371 .IX Item "-m4al"
11372 Same as \fB\-m4a\-nofpu\fR, except that it implicitly passes
11373 \&\fB\-dsp\fR to the assembler.  \s-1GCC\s0 doesn't generate any \s-1DSP\s0
11374 instructions at the moment.
11375 .IP "\fB\-mb\fR" 4
11376 .IX Item "-mb"
11377 Compile code for the processor in big endian mode.
11378 .IP "\fB\-ml\fR" 4
11379 .IX Item "-ml"
11380 Compile code for the processor in little endian mode.
11381 .IP "\fB\-mdalign\fR" 4
11382 .IX Item "-mdalign"
11383 Align doubles at 64\-bit boundaries.  Note that this changes the calling
11384 conventions, and thus some functions from the standard C library will
11385 not work unless you recompile it first with \fB\-mdalign\fR.
11386 .IP "\fB\-mrelax\fR" 4
11387 .IX Item "-mrelax"
11388 Shorten some address references at link time, when possible; uses the
11389 linker option \fB\-relax\fR.
11390 .IP "\fB\-mbigtable\fR" 4
11391 .IX Item "-mbigtable"
11392 Use 32\-bit offsets in \f(CW\*(C`switch\*(C'\fR tables.  The default is to use
11393 16\-bit offsets.
11394 .IP "\fB\-mfmovd\fR" 4
11395 .IX Item "-mfmovd"
11396 Enable the use of the instruction \f(CW\*(C`fmovd\*(C'\fR.
11397 .IP "\fB\-mhitachi\fR" 4
11398 .IX Item "-mhitachi"
11399 Comply with the calling conventions defined by Renesas.
11400 .IP "\fB\-mrenesas\fR" 4
11401 .IX Item "-mrenesas"
11402 Comply with the calling conventions defined by Renesas.
11403 .IP "\fB\-mno\-renesas\fR" 4
11404 .IX Item "-mno-renesas"
11405 Comply with the calling conventions defined for \s-1GCC\s0 before the Renesas
11406 conventions were available.  This option is the default for all
11407 targets of the \s-1SH\s0 toolchain except for \fBsh-symbianelf\fR.
11408 .IP "\fB\-mnomacsave\fR" 4
11409 .IX Item "-mnomacsave"
11410 Mark the \f(CW\*(C`MAC\*(C'\fR register as call\-clobbered, even if
11411 \&\fB\-mhitachi\fR is given.
11412 .IP "\fB\-mieee\fR" 4
11413 .IX Item "-mieee"
11414 Increase IEEE-compliance of floating-point code.
11415 At the moment, this is equivalent to \fB\-fno\-finite\-math\-only\fR.
11416 When generating 16 bit \s-1SH\s0 opcodes, getting IEEE-conforming results for
11417 comparisons of NANs / infinities incurs extra overhead in every
11418 floating point comparison, therefore the default is set to
11419 \&\fB\-ffinite\-math\-only\fR.
11420 .IP "\fB\-misize\fR" 4
11421 .IX Item "-misize"
11422 Dump instruction size and location in the assembly code.
11423 .IP "\fB\-mpadstruct\fR" 4
11424 .IX Item "-mpadstruct"
11425 This option is deprecated.  It pads structures to multiple of 4 bytes,
11426 which is incompatible with the \s-1SH\s0 \s-1ABI\s0.
11427 .IP "\fB\-mspace\fR" 4
11428 .IX Item "-mspace"
11429 Optimize for space instead of speed.  Implied by \fB\-Os\fR.
11430 .IP "\fB\-mprefergot\fR" 4
11431 .IX Item "-mprefergot"
11432 When generating position-independent code, emit function calls using
11433 the Global Offset Table instead of the Procedure Linkage Table.
11434 .IP "\fB\-musermode\fR" 4
11435 .IX Item "-musermode"
11436 Generate a library function call to invalidate instruction cache
11437 entries, after fixing up a trampoline.  This library function call
11438 doesn't assume it can write to the whole memory address space.  This
11439 is the default when the target is \f(CW\*(C`sh\-*\-linux*\*(C'\fR.
11440 .IP "\fB\-multcost=\fR\fInumber\fR" 4
11441 .IX Item "-multcost=number"
11442 Set the cost to assume for a multiply insn.
11443 .IP "\fB\-mdiv=\fR\fIstrategy\fR" 4
11444 .IX Item "-mdiv=strategy"
11445 Set the division strategy to use for SHmedia code.  \fIstrategy\fR must be
11446 one of: call, call2, fp, inv, inv:minlat, inv20u, inv20l, inv:call,
11447 inv:call2, inv:fp .
11448 \&\*(L"fp\*(R" performs the operation in floating point.  This has a very high latency,
11449 but needs only a few instructions, so it might be a good choice if
11450 your code has enough easily exploitable \s-1ILP\s0 to allow the compiler to
11451 schedule the floating point instructions together with other instructions.
11452 Division by zero causes a floating point exception.
11453 \&\*(L"inv\*(R" uses integer operations to calculate the inverse of the divisor,
11454 and then multiplies the dividend with the inverse.  This strategy allows
11455 cse and hoisting of the inverse calculation.  Division by zero calculates
11456 an unspecified result, but does not trap.
11457 \&\*(L"inv:minlat\*(R" is a variant of \*(L"inv\*(R" where if no cse / hoisting opportunities
11458 have been found, or if the entire operation has been hoisted to the same
11459 place, the last stages of the inverse calculation are intertwined with the
11460 final multiply to reduce the overall latency, at the expense of using a few
11461 more instructions, and thus offering fewer scheduling opportunities with
11462 other code.
11463 \&\*(L"call\*(R" calls a library function that usually implements the inv:minlat
11464 strategy.
11465 This gives high code density for m5\-*media\-nofpu compilations.
11466 \&\*(L"call2\*(R" uses a different entry point of the same library function, where it
11467 assumes that a pointer to a lookup table has already been set up, which
11468 exposes the pointer load to cse / code hoisting optimizations.
11469 \&\*(L"inv:call\*(R", \*(L"inv:call2\*(R" and \*(L"inv:fp\*(R" all use the \*(L"inv\*(R" algorithm for initial
11470 code generation, but if the code stays unoptimized, revert to the \*(L"call\*(R",
11471 \&\*(L"call2\*(R", or \*(L"fp\*(R" strategies, respectively.  Note that the
11472 potentially-trapping side effect of division by zero is carried by a
11473 separate instruction, so it is possible that all the integer instructions
11474 are hoisted out, but the marker for the side effect stays where it is.
11475 A recombination to fp operations or a call is not possible in that case.
11476 \&\*(L"inv20u\*(R" and \*(L"inv20l\*(R" are variants of the \*(L"inv:minlat\*(R" strategy.  In the case
11477 that the inverse calculation was nor separated from the multiply, they speed
11478 up division where the dividend fits into 20 bits (plus sign where applicable),
11479 by inserting a test to skip a number of operations in this case; this test
11480 slows down the case of larger dividends.  inv20u assumes the case of a such
11481 a small dividend to be unlikely, and inv20l assumes it to be likely.
11482 .IP "\fB\-mdivsi3_libfunc=\fR\fIname\fR" 4
11483 .IX Item "-mdivsi3_libfunc=name"
11484 Set the name of the library function used for 32 bit signed division to
11485 \&\fIname\fR.  This only affect the name used in the call and inv:call
11486 division strategies, and the compiler will still expect the same
11487 sets of input/output/clobbered registers as if this option was not present.
11488 .IP "\fB\-madjust\-unroll\fR" 4
11489 .IX Item "-madjust-unroll"
11490 Throttle unrolling to avoid thrashing target registers.
11491 This option only has an effect if the gcc code base supports the
11492 \&\s-1TARGET_ADJUST_UNROLL_MAX\s0 target hook.
11493 .IP "\fB\-mindexed\-addressing\fR" 4
11494 .IX Item "-mindexed-addressing"
11495 Enable the use of the indexed addressing mode for SHmedia32/SHcompact.
11496 This is only safe if the hardware and/or \s-1OS\s0 implement 32 bit wrap-around
11497 semantics for the indexed addressing mode.  The architecture allows the
11498 implementation of processors with 64 bit \s-1MMU\s0, which the \s-1OS\s0 could use to
11499 get 32 bit addressing, but since no current hardware implementation supports
11500 this or any other way to make the indexed addressing mode safe to use in
11501 the 32 bit \s-1ABI\s0, the default is \-mno\-indexed\-addressing.
11502 .IP "\fB\-mgettrcost=\fR\fInumber\fR" 4
11503 .IX Item "-mgettrcost=number"
11504 Set the cost assumed for the gettr instruction to \fInumber\fR.
11505 The default is 2 if \fB\-mpt\-fixed\fR is in effect, 100 otherwise.
11506 .IP "\fB\-mpt\-fixed\fR" 4
11507 .IX Item "-mpt-fixed"
11508 Assume pt* instructions won't trap.  This will generally generate better
11509 scheduled code, but is unsafe on current hardware.  The current architecture
11510 definition says that ptabs and ptrel trap when the target anded with 3 is 3.
11511 This has the unintentional effect of making it unsafe to schedule ptabs /
11512 ptrel before a branch, or hoist it out of a loop.  For example,
11513 _\|_do_global_ctors, a part of libgcc that runs constructors at program
11514 startup, calls functions in a list which is delimited by \-1.  With the
11515 \&\-mpt\-fixed option, the ptabs will be done before testing against \-1.
11516 That means that all the constructors will be run a bit quicker, but when
11517 the loop comes to the end of the list, the program crashes because ptabs
11518 loads \-1 into a target register.  Since this option is unsafe for any
11519 hardware implementing the current architecture specification, the default
11520 is \-mno\-pt\-fixed.  Unless the user specifies a specific cost with
11521 \&\fB\-mgettrcost\fR, \-mno\-pt\-fixed also implies \fB\-mgettrcost=100\fR;
11522 this deters register allocation using target registers for storing
11523 ordinary integers.
11524 .IP "\fB\-minvalid\-symbols\fR" 4
11525 .IX Item "-minvalid-symbols"
11526 Assume symbols might be invalid.  Ordinary function symbols generated by
11527 the compiler will always be valid to load with movi/shori/ptabs or
11528 movi/shori/ptrel, but with assembler and/or linker tricks it is possible
11529 to generate symbols that will cause ptabs / ptrel to trap.
11530 This option is only meaningful when \fB\-mno\-pt\-fixed\fR is in effect.
11531 It will then prevent cross-basic-block cse, hoisting and most scheduling
11532 of symbol loads.  The default is \fB\-mno\-invalid\-symbols\fR.
11533 .PP
11534 \fI\s-1SPARC\s0 Options\fR
11535 .IX Subsection "SPARC Options"
11536 .PP
11537 These \fB\-m\fR options are supported on the \s-1SPARC:\s0
11538 .IP "\fB\-mno\-app\-regs\fR" 4
11539 .IX Item "-mno-app-regs"
11540 .PD 0
11541 .IP "\fB\-mapp\-regs\fR" 4
11542 .IX Item "-mapp-regs"
11543 .PD
11544 Specify \fB\-mapp\-regs\fR to generate output using the global registers
11545 2 through 4, which the \s-1SPARC\s0 \s-1SVR4\s0 \s-1ABI\s0 reserves for applications.  This
11546 is the default.
11547 .Sp
11548 To be fully \s-1SVR4\s0 \s-1ABI\s0 compliant at the cost of some performance loss,
11549 specify \fB\-mno\-app\-regs\fR.  You should compile libraries and system
11550 software with this option.
11551 .IP "\fB\-mfpu\fR" 4
11552 .IX Item "-mfpu"
11553 .PD 0
11554 .IP "\fB\-mhard\-float\fR" 4
11555 .IX Item "-mhard-float"
11556 .PD
11557 Generate output containing floating point instructions.  This is the
11558 default.
11559 .IP "\fB\-mno\-fpu\fR" 4
11560 .IX Item "-mno-fpu"
11561 .PD 0
11562 .IP "\fB\-msoft\-float\fR" 4
11563 .IX Item "-msoft-float"
11564 .PD
11565 Generate output containing library calls for floating point.
11566 \&\fBWarning:\fR the requisite libraries are not available for all \s-1SPARC\s0
11567 targets.  Normally the facilities of the machine's usual C compiler are
11568 used, but this cannot be done directly in cross\-compilation.  You must make
11569 your own arrangements to provide suitable library functions for
11570 cross\-compilation.  The embedded targets \fBsparc\-*\-aout\fR and
11571 \&\fBsparclite\-*\-*\fR do provide software floating point support.
11572 .Sp
11573 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
11574 therefore, it is only useful if you compile \fIall\fR of a program with
11575 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
11576 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
11577 this to work.
11578 .IP "\fB\-mhard\-quad\-float\fR" 4
11579 .IX Item "-mhard-quad-float"
11580 Generate output containing quad-word (long double) floating point
11581 instructions.
11582 .IP "\fB\-msoft\-quad\-float\fR" 4
11583 .IX Item "-msoft-quad-float"
11584 Generate output containing library calls for quad-word (long double)
11585 floating point instructions.  The functions called are those specified
11586 in the \s-1SPARC\s0 \s-1ABI\s0.  This is the default.
11587 .Sp
11588 As of this writing, there are no \s-1SPARC\s0 implementations that have hardware
11589 support for the quad-word floating point instructions.  They all invoke
11590 a trap handler for one of these instructions, and then the trap handler
11591 emulates the effect of the instruction.  Because of the trap handler overhead,
11592 this is much slower than calling the \s-1ABI\s0 library routines.  Thus the
11593 \&\fB\-msoft\-quad\-float\fR option is the default.
11594 .IP "\fB\-mno\-unaligned\-doubles\fR" 4
11595 .IX Item "-mno-unaligned-doubles"
11596 .PD 0
11597 .IP "\fB\-munaligned\-doubles\fR" 4
11598 .IX Item "-munaligned-doubles"
11599 .PD
11600 Assume that doubles have 8 byte alignment.  This is the default.
11601 .Sp
11602 With \fB\-munaligned\-doubles\fR, \s-1GCC\s0 assumes that doubles have 8 byte
11603 alignment only if they are contained in another type, or if they have an
11604 absolute address.  Otherwise, it assumes they have 4 byte alignment.
11605 Specifying this option avoids some rare compatibility problems with code
11606 generated by other compilers.  It is not the default because it results
11607 in a performance loss, especially for floating point code.
11608 .IP "\fB\-mno\-faster\-structs\fR" 4
11609 .IX Item "-mno-faster-structs"
11610 .PD 0
11611 .IP "\fB\-mfaster\-structs\fR" 4
11612 .IX Item "-mfaster-structs"
11613 .PD
11614 With \fB\-mfaster\-structs\fR, the compiler assumes that structures
11615 should have 8 byte alignment.  This enables the use of pairs of
11616 \&\f(CW\*(C`ldd\*(C'\fR and \f(CW\*(C`std\*(C'\fR instructions for copies in structure
11617 assignment, in place of twice as many \f(CW\*(C`ld\*(C'\fR and \f(CW\*(C`st\*(C'\fR pairs.
11618 However, the use of this changed alignment directly violates the \s-1SPARC\s0
11619 \&\s-1ABI\s0.  Thus, it's intended only for use on targets where the developer
11620 acknowledges that their resulting code will not be directly in line with
11621 the rules of the \s-1ABI\s0.
11622 .IP "\fB\-mimpure\-text\fR" 4
11623 .IX Item "-mimpure-text"
11624 \&\fB\-mimpure\-text\fR, used in addition to \fB\-shared\fR, tells
11625 the compiler to not pass \fB\-z text\fR to the linker when linking a
11626 shared object.  Using this option, you can link position-dependent
11627 code into a shared object.
11628 .Sp
11629 \&\fB\-mimpure\-text\fR suppresses the \*(L"relocations remain against
11630 allocatable but non-writable sections\*(R" linker error message.
11631 However, the necessary relocations will trigger copy\-on\-write, and the
11632 shared object is not actually shared across processes.  Instead of
11633 using \fB\-mimpure\-text\fR, you should compile all source code with
11634 \&\fB\-fpic\fR or \fB\-fPIC\fR.
11635 .Sp
11636 This option is only available on SunOS and Solaris.
11637 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
11638 .IX Item "-mcpu=cpu_type"
11639 Set the instruction set, register set, and instruction scheduling parameters
11640 for machine type \fIcpu_type\fR.  Supported values for \fIcpu_type\fR are
11641 \&\fBv7\fR, \fBcypress\fR, \fBv8\fR, \fBsupersparc\fR, \fBsparclite\fR,
11642 \&\fBf930\fR, \fBf934\fR, \fBhypersparc\fR, \fBsparclite86x\fR,
11643 \&\fBsparclet\fR, \fBtsc701\fR, \fBv9\fR, \fBultrasparc\fR,
11644 \&\fBultrasparc3\fR, and \fBniagara\fR.
11645 .Sp
11646 Default instruction scheduling parameters are used for values that select
11647 an architecture and not an implementation.  These are \fBv7\fR, \fBv8\fR,
11648 \&\fBsparclite\fR, \fBsparclet\fR, \fBv9\fR.
11649 .Sp
11650 Here is a list of each supported architecture and their supported
11651 implementations.
11652 .Sp
11653 .Vb 5
11654 \&            v7:             cypress
11655 \&            v8:             supersparc, hypersparc
11656 \&            sparclite:      f930, f934, sparclite86x
11657 \&            sparclet:       tsc701
11658 \&            v9:             ultrasparc, ultrasparc3, niagara
11659 .Ve
11660 .Sp
11661 By default (unless configured otherwise), \s-1GCC\s0 generates code for the V7
11662 variant of the \s-1SPARC\s0 architecture.  With \fB\-mcpu=cypress\fR, the compiler
11663 additionally optimizes it for the Cypress \s-1CY7C602\s0 chip, as used in the
11664 SPARCStation/SPARCServer 3xx series.  This is also appropriate for the older
11665 SPARCStation 1, 2, \s-1IPX\s0 etc.
11666 .Sp
11667 With \fB\-mcpu=v8\fR, \s-1GCC\s0 generates code for the V8 variant of the \s-1SPARC\s0
11668 architecture.  The only difference from V7 code is that the compiler emits
11669 the integer multiply and integer divide instructions which exist in \s-1SPARC\-V8\s0
11670 but not in \s-1SPARC\-V7\s0.  With \fB\-mcpu=supersparc\fR, the compiler additionally
11671 optimizes it for the SuperSPARC chip, as used in the SPARCStation 10, 1000 and
11672 2000 series.
11673 .Sp
11674 With \fB\-mcpu=sparclite\fR, \s-1GCC\s0 generates code for the SPARClite variant of
11675 the \s-1SPARC\s0 architecture.  This adds the integer multiply, integer divide step
11676 and scan (\f(CW\*(C`ffs\*(C'\fR) instructions which exist in SPARClite but not in \s-1SPARC\-V7\s0.
11677 With \fB\-mcpu=f930\fR, the compiler additionally optimizes it for the
11678 Fujitsu \s-1MB86930\s0 chip, which is the original SPARClite, with no \s-1FPU\s0.  With
11679 \&\fB\-mcpu=f934\fR, the compiler additionally optimizes it for the Fujitsu
11680 \&\s-1MB86934\s0 chip, which is the more recent SPARClite with \s-1FPU\s0.
11681 .Sp
11682 With \fB\-mcpu=sparclet\fR, \s-1GCC\s0 generates code for the SPARClet variant of
11683 the \s-1SPARC\s0 architecture.  This adds the integer multiply, multiply/accumulate,
11684 integer divide step and scan (\f(CW\*(C`ffs\*(C'\fR) instructions which exist in SPARClet
11685 but not in \s-1SPARC\-V7\s0.  With \fB\-mcpu=tsc701\fR, the compiler additionally
11686 optimizes it for the \s-1TEMIC\s0 SPARClet chip.
11687 .Sp
11688 With \fB\-mcpu=v9\fR, \s-1GCC\s0 generates code for the V9 variant of the \s-1SPARC\s0
11689 architecture.  This adds 64\-bit integer and floating-point move instructions,
11690 3 additional floating-point condition code registers and conditional move
11691 instructions.  With \fB\-mcpu=ultrasparc\fR, the compiler additionally
11692 optimizes it for the Sun UltraSPARC I/II/IIi chips.  With
11693 \&\fB\-mcpu=ultrasparc3\fR, the compiler additionally optimizes it for the
11694 Sun UltraSPARC III/III+/IIIi/IIIi+/IV/IV+ chips.  With
11695 \&\fB\-mcpu=niagara\fR, the compiler additionally optimizes it for
11696 Sun UltraSPARC T1 chips.
11697 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
11698 .IX Item "-mtune=cpu_type"
11699 Set the instruction scheduling parameters for machine type
11700 \&\fIcpu_type\fR, but do not set the instruction set or register set that the
11701 option \fB\-mcpu=\fR\fIcpu_type\fR would.
11702 .Sp
11703 The same values for \fB\-mcpu=\fR\fIcpu_type\fR can be used for
11704 \&\fB\-mtune=\fR\fIcpu_type\fR, but the only useful values are those
11705 that select a particular cpu implementation.  Those are \fBcypress\fR,
11706 \&\fBsupersparc\fR, \fBhypersparc\fR, \fBf930\fR, \fBf934\fR,
11707 \&\fBsparclite86x\fR, \fBtsc701\fR, \fBultrasparc\fR,
11708 \&\fBultrasparc3\fR, and \fBniagara\fR.
11709 .IP "\fB\-mv8plus\fR" 4
11710 .IX Item "-mv8plus"
11711 .PD 0
11712 .IP "\fB\-mno\-v8plus\fR" 4
11713 .IX Item "-mno-v8plus"
11714 .PD
11715 With \fB\-mv8plus\fR, \s-1GCC\s0 generates code for the \s-1SPARC\-V8+\s0 \s-1ABI\s0.  The
11716 difference from the V8 \s-1ABI\s0 is that the global and out registers are
11717 considered 64\-bit wide.  This is enabled by default on Solaris in 32\-bit
11718 mode for all \s-1SPARC\-V9\s0 processors.
11719 .IP "\fB\-mvis\fR" 4
11720 .IX Item "-mvis"
11721 .PD 0
11722 .IP "\fB\-mno\-vis\fR" 4
11723 .IX Item "-mno-vis"
11724 .PD
11725 With \fB\-mvis\fR, \s-1GCC\s0 generates code that takes advantage of the UltraSPARC
11726 Visual Instruction Set extensions.  The default is \fB\-mno\-vis\fR.
11727 .PP
11728 These \fB\-m\fR options are supported in addition to the above
11729 on \s-1SPARC\-V9\s0 processors in 64\-bit environments:
11730 .IP "\fB\-mlittle\-endian\fR" 4
11731 .IX Item "-mlittle-endian"
11732 Generate code for a processor running in little-endian mode.  It is only
11733 available for a few configurations and most notably not on Solaris and Linux.
11734 .IP "\fB\-m32\fR" 4
11735 .IX Item "-m32"
11736 .PD 0
11737 .IP "\fB\-m64\fR" 4
11738 .IX Item "-m64"
11739 .PD
11740 Generate code for a 32\-bit or 64\-bit environment.
11741 The 32\-bit environment sets int, long and pointer to 32 bits.
11742 The 64\-bit environment sets int to 32 bits and long and pointer
11743 to 64 bits.
11744 .IP "\fB\-mcmodel=medlow\fR" 4
11745 .IX Item "-mcmodel=medlow"
11746 Generate code for the Medium/Low code model: 64\-bit addresses, programs
11747 must be linked in the low 32 bits of memory.  Programs can be statically
11748 or dynamically linked.
11749 .IP "\fB\-mcmodel=medmid\fR" 4
11750 .IX Item "-mcmodel=medmid"
11751 Generate code for the Medium/Middle code model: 64\-bit addresses, programs
11752 must be linked in the low 44 bits of memory, the text and data segments must
11753 be less than 2GB in size and the data segment must be located within 2GB of
11754 the text segment.
11755 .IP "\fB\-mcmodel=medany\fR" 4
11756 .IX Item "-mcmodel=medany"
11757 Generate code for the Medium/Anywhere code model: 64\-bit addresses, programs
11758 may be linked anywhere in memory, the text and data segments must be less
11759 than 2GB in size and the data segment must be located within 2GB of the
11760 text segment.
11761 .IP "\fB\-mcmodel=embmedany\fR" 4
11762 .IX Item "-mcmodel=embmedany"
11763 Generate code for the Medium/Anywhere code model for embedded systems:
11764 64\-bit addresses, the text and data segments must be less than 2GB in
11765 size, both starting anywhere in memory (determined at link time).  The
11766 global register \f(CW%g4\fR points to the base of the data segment.  Programs
11767 are statically linked and \s-1PIC\s0 is not supported.
11768 .IP "\fB\-mstack\-bias\fR" 4
11769 .IX Item "-mstack-bias"
11770 .PD 0
11771 .IP "\fB\-mno\-stack\-bias\fR" 4
11772 .IX Item "-mno-stack-bias"
11773 .PD
11774 With \fB\-mstack\-bias\fR, \s-1GCC\s0 assumes that the stack pointer, and
11775 frame pointer if present, are offset by \-2047 which must be added back
11776 when making stack frame references.  This is the default in 64\-bit mode.
11777 Otherwise, assume no such offset is present.
11778 .PP
11779 These switches are supported in addition to the above on Solaris:
11780 .IP "\fB\-threads\fR" 4
11781 .IX Item "-threads"
11782 Add support for multithreading using the Solaris threads library.  This
11783 option sets flags for both the preprocessor and linker.  This option does
11784 not affect the thread safety of object code produced by the compiler or
11785 that of libraries supplied with it.
11786 .IP "\fB\-pthreads\fR" 4
11787 .IX Item "-pthreads"
11788 Add support for multithreading using the \s-1POSIX\s0 threads library.  This
11789 option sets flags for both the preprocessor and linker.  This option does
11790 not affect the thread safety of object code produced  by the compiler or
11791 that of libraries supplied with it.
11792 .IP "\fB\-pthread\fR" 4
11793 .IX Item "-pthread"
11794 This is a synonym for \fB\-pthreads\fR.
11795 .PP
11796 \fIOptions for System V\fR
11797 .IX Subsection "Options for System V"
11798 .PP
11799 These additional options are available on System V Release 4 for
11800 compatibility with other compilers on those systems:
11801 .IP "\fB\-G\fR" 4
11802 .IX Item "-G"
11803 Create a shared object.
11804 It is recommended that \fB\-symbolic\fR or \fB\-shared\fR be used instead.
11805 .IP "\fB\-Qy\fR" 4
11806 .IX Item "-Qy"
11807 Identify the versions of each tool used by the compiler, in a
11808 \&\f(CW\*(C`.ident\*(C'\fR assembler directive in the output.
11809 .IP "\fB\-Qn\fR" 4
11810 .IX Item "-Qn"
11811 Refrain from adding \f(CW\*(C`.ident\*(C'\fR directives to the output file (this is
11812 the default).
11813 .IP "\fB\-YP,\fR\fIdirs\fR" 4
11814 .IX Item "-YP,dirs"
11815 Search the directories \fIdirs\fR, and no others, for libraries
11816 specified with \fB\-l\fR.
11817 .IP "\fB\-Ym,\fR\fIdir\fR" 4
11818 .IX Item "-Ym,dir"
11819 Look in the directory \fIdir\fR to find the M4 preprocessor.
11820 The assembler uses this option.
11821 .PP
11822 \fITMS320C3x/C4x Options\fR
11823 .IX Subsection "TMS320C3x/C4x Options"
11824 .PP
11825 These \fB\-m\fR options are defined for TMS320C3x/C4x implementations:
11826 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
11827 .IX Item "-mcpu=cpu_type"
11828 Set the instruction set, register set, and instruction scheduling
11829 parameters for machine type \fIcpu_type\fR.  Supported values for
11830 \&\fIcpu_type\fR are \fBc30\fR, \fBc31\fR, \fBc32\fR, \fBc40\fR, and
11831 \&\fBc44\fR.  The default is \fBc40\fR to generate code for the
11832 \&\s-1TMS320C40\s0.
11833 .IP "\fB\-mbig\-memory\fR" 4
11834 .IX Item "-mbig-memory"
11835 .PD 0
11836 .IP "\fB\-mbig\fR" 4
11837 .IX Item "-mbig"
11838 .IP "\fB\-msmall\-memory\fR" 4
11839 .IX Item "-msmall-memory"
11840 .IP "\fB\-msmall\fR" 4
11841 .IX Item "-msmall"
11842 .PD
11843 Generates code for the big or small memory model.  The small memory
11844 model assumed that all data fits into one 64K word page.  At run-time
11845 the data page (\s-1DP\s0) register must be set to point to the 64K page
11846 containing the .bss and .data program sections.  The big memory model is
11847 the default and requires reloading of the \s-1DP\s0 register for every direct
11848 memory access.
11849 .IP "\fB\-mbk\fR" 4
11850 .IX Item "-mbk"
11851 .PD 0
11852 .IP "\fB\-mno\-bk\fR" 4
11853 .IX Item "-mno-bk"
11854 .PD
11855 Allow (disallow) allocation of general integer operands into the block
11856 count register \s-1BK\s0.
11857 .IP "\fB\-mdb\fR" 4
11858 .IX Item "-mdb"
11859 .PD 0
11860 .IP "\fB\-mno\-db\fR" 4
11861 .IX Item "-mno-db"
11862 .PD
11863 Enable (disable) generation of code using decrement and branch,
11864 DBcond(D), instructions.  This is enabled by default for the C4x.  To be
11865 on the safe side, this is disabled for the C3x, since the maximum
11866 iteration count on the C3x is 2^{23 + 1} (but who iterates loops more than
11867 2^{23} times on the C3x?).  Note that \s-1GCC\s0 will try to reverse a loop so
11868 that it can utilize the decrement and branch instruction, but will give
11869 up if there is more than one memory reference in the loop.  Thus a loop
11870 where the loop counter is decremented can generate slightly more
11871 efficient code, in cases where the \s-1RPTB\s0 instruction cannot be utilized.
11872 .IP "\fB\-mdp\-isr\-reload\fR" 4
11873 .IX Item "-mdp-isr-reload"
11874 .PD 0
11875 .IP "\fB\-mparanoid\fR" 4
11876 .IX Item "-mparanoid"
11877 .PD
11878 Force the \s-1DP\s0 register to be saved on entry to an interrupt service
11879 routine (\s-1ISR\s0), reloaded to point to the data section, and restored on
11880 exit from the \s-1ISR\s0.  This should not be required unless someone has
11881 violated the small memory model by modifying the \s-1DP\s0 register, say within
11882 an object library.
11883 .IP "\fB\-mmpyi\fR" 4
11884 .IX Item "-mmpyi"
11885 .PD 0
11886 .IP "\fB\-mno\-mpyi\fR" 4
11887 .IX Item "-mno-mpyi"
11888 .PD
11889 For the C3x use the 24\-bit \s-1MPYI\s0 instruction for integer multiplies
11890 instead of a library call to guarantee 32\-bit results.  Note that if one
11891 of the operands is a constant, then the multiplication will be performed
11892 using shifts and adds.  If the \fB\-mmpyi\fR option is not specified for the C3x,
11893 then squaring operations are performed inline instead of a library call.
11894 .IP "\fB\-mfast\-fix\fR" 4
11895 .IX Item "-mfast-fix"
11896 .PD 0
11897 .IP "\fB\-mno\-fast\-fix\fR" 4
11898 .IX Item "-mno-fast-fix"
11899 .PD
11900 The C3x/C4x \s-1FIX\s0 instruction to convert a floating point value to an
11901 integer value chooses the nearest integer less than or equal to the
11902 floating point value rather than to the nearest integer.  Thus if the
11903 floating point number is negative, the result will be incorrectly
11904 truncated an additional code is necessary to detect and correct this
11905 case.  This option can be used to disable generation of the additional
11906 code required to correct the result.
11907 .IP "\fB\-mrptb\fR" 4
11908 .IX Item "-mrptb"
11909 .PD 0
11910 .IP "\fB\-mno\-rptb\fR" 4
11911 .IX Item "-mno-rptb"
11912 .PD
11913 Enable (disable) generation of repeat block sequences using the \s-1RPTB\s0
11914 instruction for zero overhead looping.  The \s-1RPTB\s0 construct is only used
11915 for innermost loops that do not call functions or jump across the loop
11916 boundaries.  There is no advantage having nested \s-1RPTB\s0 loops due to the
11917 overhead required to save and restore the \s-1RC\s0, \s-1RS\s0, and \s-1RE\s0 registers.
11918 This is enabled by default with \fB\-O2\fR.
11919 .IP "\fB\-mrpts=\fR\fIcount\fR" 4
11920 .IX Item "-mrpts=count"
11921 .PD 0
11922 .IP "\fB\-mno\-rpts\fR" 4
11923 .IX Item "-mno-rpts"
11924 .PD
11925 Enable (disable) the use of the single instruction repeat instruction
11926 \&\s-1RPTS\s0.  If a repeat block contains a single instruction, and the loop
11927 count can be guaranteed to be less than the value \fIcount\fR, \s-1GCC\s0 will
11928 emit a \s-1RPTS\s0 instruction instead of a \s-1RPTB\s0.  If no value is specified,
11929 then a \s-1RPTS\s0 will be emitted even if the loop count cannot be determined
11930 at compile time.  Note that the repeated instruction following \s-1RPTS\s0 does
11931 not have to be reloaded from memory each iteration, thus freeing up the
11932 \&\s-1CPU\s0 buses for operands.  However, since interrupts are blocked by this
11933 instruction, it is disabled by default.
11934 .IP "\fB\-mloop\-unsigned\fR" 4
11935 .IX Item "-mloop-unsigned"
11936 .PD 0
11937 .IP "\fB\-mno\-loop\-unsigned\fR" 4
11938 .IX Item "-mno-loop-unsigned"
11939 .PD
11940 The maximum iteration count when using \s-1RPTS\s0 and \s-1RPTB\s0 (and \s-1DB\s0 on the C40)
11941 is 2^{31 + 1} since these instructions test if the iteration count is
11942 negative to terminate the loop.  If the iteration count is unsigned
11943 there is a possibility than the 2^{31 + 1} maximum iteration count may be
11944 exceeded.  This switch allows an unsigned iteration count.
11945 .IP "\fB\-mti\fR" 4
11946 .IX Item "-mti"
11947 Try to emit an assembler syntax that the \s-1TI\s0 assembler (asm30) is happy
11948 with.  This also enforces compatibility with the \s-1API\s0 employed by the \s-1TI\s0
11949 C3x C compiler.  For example, long doubles are passed as structures
11950 rather than in floating point registers.
11951 .IP "\fB\-mregparm\fR" 4
11952 .IX Item "-mregparm"
11953 .PD 0
11954 .IP "\fB\-mmemparm\fR" 4
11955 .IX Item "-mmemparm"
11956 .PD
11957 Generate code that uses registers (stack) for passing arguments to functions.
11958 By default, arguments are passed in registers where possible rather
11959 than by pushing arguments on to the stack.
11960 .IP "\fB\-mparallel\-insns\fR" 4
11961 .IX Item "-mparallel-insns"
11962 .PD 0
11963 .IP "\fB\-mno\-parallel\-insns\fR" 4
11964 .IX Item "-mno-parallel-insns"
11965 .PD
11966 Allow the generation of parallel instructions.  This is enabled by
11967 default with \fB\-O2\fR.
11968 .IP "\fB\-mparallel\-mpy\fR" 4
11969 .IX Item "-mparallel-mpy"
11970 .PD 0
11971 .IP "\fB\-mno\-parallel\-mpy\fR" 4
11972 .IX Item "-mno-parallel-mpy"
11973 .PD
11974 Allow the generation of MPY||ADD and MPY||SUB parallel instructions,
11975 provided \fB\-mparallel\-insns\fR is also specified.  These instructions have
11976 tight register constraints which can pessimize the code generation
11977 of large functions.
11978 .PP
11979 \fIV850 Options\fR
11980 .IX Subsection "V850 Options"
11981 .PP
11982 These \fB\-m\fR options are defined for V850 implementations:
11983 .IP "\fB\-mlong\-calls\fR" 4
11984 .IX Item "-mlong-calls"
11985 .PD 0
11986 .IP "\fB\-mno\-long\-calls\fR" 4
11987 .IX Item "-mno-long-calls"
11988 .PD
11989 Treat all calls as being far away (near).  If calls are assumed to be
11990 far away, the compiler will always load the functions address up into a
11991 register, and call indirect through the pointer.
11992 .IP "\fB\-mno\-ep\fR" 4
11993 .IX Item "-mno-ep"
11994 .PD 0
11995 .IP "\fB\-mep\fR" 4
11996 .IX Item "-mep"
11997 .PD
11998 Do not optimize (do optimize) basic blocks that use the same index
11999 pointer 4 or more times to copy pointer into the \f(CW\*(C`ep\*(C'\fR register, and
12000 use the shorter \f(CW\*(C`sld\*(C'\fR and \f(CW\*(C`sst\*(C'\fR instructions.  The \fB\-mep\fR
12001 option is on by default if you optimize.
12002 .IP "\fB\-mno\-prolog\-function\fR" 4
12003 .IX Item "-mno-prolog-function"
12004 .PD 0
12005 .IP "\fB\-mprolog\-function\fR" 4
12006 .IX Item "-mprolog-function"
12007 .PD
12008 Do not use (do use) external functions to save and restore registers
12009 at the prologue and epilogue of a function.  The external functions
12010 are slower, but use less code space if more than one function saves
12011 the same number of registers.  The \fB\-mprolog\-function\fR option
12012 is on by default if you optimize.
12013 .IP "\fB\-mspace\fR" 4
12014 .IX Item "-mspace"
12015 Try to make the code as small as possible.  At present, this just turns
12016 on the \fB\-mep\fR and \fB\-mprolog\-function\fR options.
12017 .IP "\fB\-mtda=\fR\fIn\fR" 4
12018 .IX Item "-mtda=n"
12019 Put static or global variables whose size is \fIn\fR bytes or less into
12020 the tiny data area that register \f(CW\*(C`ep\*(C'\fR points to.  The tiny data
12021 area can hold up to 256 bytes in total (128 bytes for byte references).
12022 .IP "\fB\-msda=\fR\fIn\fR" 4
12023 .IX Item "-msda=n"
12024 Put static or global variables whose size is \fIn\fR bytes or less into
12025 the small data area that register \f(CW\*(C`gp\*(C'\fR points to.  The small data
12026 area can hold up to 64 kilobytes.
12027 .IP "\fB\-mzda=\fR\fIn\fR" 4
12028 .IX Item "-mzda=n"
12029 Put static or global variables whose size is \fIn\fR bytes or less into
12030 the first 32 kilobytes of memory.
12031 .IP "\fB\-mv850\fR" 4
12032 .IX Item "-mv850"
12033 Specify that the target processor is the V850.
12034 .IP "\fB\-mbig\-switch\fR" 4
12035 .IX Item "-mbig-switch"
12036 Generate code suitable for big switch tables.  Use this option only if
12037 the assembler/linker complain about out of range branches within a switch
12038 table.
12039 .IP "\fB\-mapp\-regs\fR" 4
12040 .IX Item "-mapp-regs"
12041 This option will cause r2 and r5 to be used in the code generated by
12042 the compiler.  This setting is the default.
12043 .IP "\fB\-mno\-app\-regs\fR" 4
12044 .IX Item "-mno-app-regs"
12045 This option will cause r2 and r5 to be treated as fixed registers.
12046 .IP "\fB\-mv850e1\fR" 4
12047 .IX Item "-mv850e1"
12048 Specify that the target processor is the V850E1.  The preprocessor
12049 constants \fB_\|_v850e1_\|_\fR and \fB_\|_v850e_\|_\fR will be defined if
12050 this option is used.
12051 .IP "\fB\-mv850e\fR" 4
12052 .IX Item "-mv850e"
12053 Specify that the target processor is the V850E.  The preprocessor
12054 constant \fB_\|_v850e_\|_\fR will be defined if this option is used.
12055 .Sp
12056 If neither \fB\-mv850\fR nor \fB\-mv850e\fR nor \fB\-mv850e1\fR
12057 are defined then a default target processor will be chosen and the
12058 relevant \fB_\|_v850*_\|_\fR preprocessor constant will be defined.
12059 .Sp
12060 The preprocessor constants \fB_\|_v850\fR and \fB_\|_v851_\|_\fR are always
12061 defined, regardless of which processor variant is the target.
12062 .IP "\fB\-mdisable\-callt\fR" 4
12063 .IX Item "-mdisable-callt"
12064 This option will suppress generation of the \s-1CALLT\s0 instruction for the
12065 v850e and v850e1 flavors of the v850 architecture.  The default is
12066 \&\fB\-mno\-disable\-callt\fR which allows the \s-1CALLT\s0 instruction to be used.
12067 .PP
12068 \fI\s-1VAX\s0 Options\fR
12069 .IX Subsection "VAX Options"
12070 .PP
12071 These \fB\-m\fR options are defined for the \s-1VAX:\s0
12072 .IP "\fB\-munix\fR" 4
12073 .IX Item "-munix"
12074 Do not output certain jump instructions (\f(CW\*(C`aobleq\*(C'\fR and so on)
12075 that the Unix assembler for the \s-1VAX\s0 cannot handle across long
12076 ranges.
12077 .IP "\fB\-mgnu\fR" 4
12078 .IX Item "-mgnu"
12079 Do output those jump instructions, on the assumption that you
12080 will assemble with the \s-1GNU\s0 assembler.
12081 .IP "\fB\-mg\fR" 4
12082 .IX Item "-mg"
12083 Output code for g\-format floating point numbers instead of d\-format.
12084 .PP
12085 \fIx86\-64 Options\fR
12086 .IX Subsection "x86-64 Options"
12087 .PP
12088 These are listed under 
12089 .PP
12090 \fIXstormy16 Options\fR
12091 .IX Subsection "Xstormy16 Options"
12092 .PP
12093 These options are defined for Xstormy16:
12094 .IP "\fB\-msim\fR" 4
12095 .IX Item "-msim"
12096 Choose startup files and linker script suitable for the simulator.
12097 .PP
12098 \fIXtensa Options\fR
12099 .IX Subsection "Xtensa Options"
12100 .PP
12101 These options are supported for Xtensa targets:
12102 .IP "\fB\-mconst16\fR" 4
12103 .IX Item "-mconst16"
12104 .PD 0
12105 .IP "\fB\-mno\-const16\fR" 4
12106 .IX Item "-mno-const16"
12107 .PD
12108 Enable or disable use of \f(CW\*(C`CONST16\*(C'\fR instructions for loading
12109 constant values.  The \f(CW\*(C`CONST16\*(C'\fR instruction is currently not a
12110 standard option from Tensilica.  When enabled, \f(CW\*(C`CONST16\*(C'\fR
12111 instructions are always used in place of the standard \f(CW\*(C`L32R\*(C'\fR
12112 instructions.  The use of \f(CW\*(C`CONST16\*(C'\fR is enabled by default only if
12113 the \f(CW\*(C`L32R\*(C'\fR instruction is not available.
12114 .IP "\fB\-mfused\-madd\fR" 4
12115 .IX Item "-mfused-madd"
12116 .PD 0
12117 .IP "\fB\-mno\-fused\-madd\fR" 4
12118 .IX Item "-mno-fused-madd"
12119 .PD
12120 Enable or disable use of fused multiply/add and multiply/subtract
12121 instructions in the floating-point option.  This has no effect if the
12122 floating-point option is not also enabled.  Disabling fused multiply/add
12123 and multiply/subtract instructions forces the compiler to use separate
12124 instructions for the multiply and add/subtract operations.  This may be
12125 desirable in some cases where strict \s-1IEEE\s0 754\-compliant results are
12126 required: the fused multiply add/subtract instructions do not round the
12127 intermediate result, thereby producing results with \fImore\fR bits of
12128 precision than specified by the \s-1IEEE\s0 standard.  Disabling fused multiply
12129 add/subtract instructions also ensures that the program output is not
12130 sensitive to the compiler's ability to combine multiply and add/subtract
12131 operations.
12132 .IP "\fB\-mtext\-section\-literals\fR" 4
12133 .IX Item "-mtext-section-literals"
12134 .PD 0
12135 .IP "\fB\-mno\-text\-section\-literals\fR" 4
12136 .IX Item "-mno-text-section-literals"
12137 .PD
12138 Control the treatment of literal pools.  The default is
12139 \&\fB\-mno\-text\-section\-literals\fR, which places literals in a separate
12140 section in the output file.  This allows the literal pool to be placed
12141 in a data \s-1RAM/ROM\s0, and it also allows the linker to combine literal
12142 pools from separate object files to remove redundant literals and
12143 improve code size.  With \fB\-mtext\-section\-literals\fR, the literals
12144 are interspersed in the text section in order to keep them as close as
12145 possible to their references.  This may be necessary for large assembly
12146 files.
12147 .IP "\fB\-mtarget\-align\fR" 4
12148 .IX Item "-mtarget-align"
12149 .PD 0
12150 .IP "\fB\-mno\-target\-align\fR" 4
12151 .IX Item "-mno-target-align"
12152 .PD
12153 When this option is enabled, \s-1GCC\s0 instructs the assembler to
12154 automatically align instructions to reduce branch penalties at the
12155 expense of some code density.  The assembler attempts to widen density
12156 instructions to align branch targets and the instructions following call
12157 instructions.  If there are not enough preceding safe density
12158 instructions to align a target, no widening will be performed.  The
12159 default is \fB\-mtarget\-align\fR.  These options do not affect the
12160 treatment of auto-aligned instructions like \f(CW\*(C`LOOP\*(C'\fR, which the
12161 assembler will always align, either by widening density instructions or
12162 by inserting no-op instructions.
12163 .IP "\fB\-mlongcalls\fR" 4
12164 .IX Item "-mlongcalls"
12165 .PD 0
12166 .IP "\fB\-mno\-longcalls\fR" 4
12167 .IX Item "-mno-longcalls"
12168 .PD
12169 When this option is enabled, \s-1GCC\s0 instructs the assembler to translate
12170 direct calls to indirect calls unless it can determine that the target
12171 of a direct call is in the range allowed by the call instruction.  This
12172 translation typically occurs for calls to functions in other source
12173 files.  Specifically, the assembler translates a direct \f(CW\*(C`CALL\*(C'\fR
12174 instruction into an \f(CW\*(C`L32R\*(C'\fR followed by a \f(CW\*(C`CALLX\*(C'\fR instruction.
12175 The default is \fB\-mno\-longcalls\fR.  This option should be used in
12176 programs where the call target can potentially be out of range.  This
12177 option is implemented in the assembler, not the compiler, so the
12178 assembly code generated by \s-1GCC\s0 will still show direct call
12179 instructions\-\-\-look at the disassembled object code to see the actual
12180 instructions.  Note that the assembler will use an indirect call for
12181 every cross-file call, not just those that really will be out of range.
12182 .PP
12183 \fIzSeries Options\fR
12184 .IX Subsection "zSeries Options"
12185 .PP
12186 These are listed under 
12187 .Sh "Options for Code Generation Conventions"
12188 .IX Subsection "Options for Code Generation Conventions"
12189 These machine-independent options control the interface conventions
12190 used in code generation.
12191 .PP
12192 Most of them have both positive and negative forms; the negative form
12193 of \fB\-ffoo\fR would be \fB\-fno\-foo\fR.  In the table below, only
12194 one of the forms is listed\-\-\-the one which is not the default.  You
12195 can figure out the other form by either removing \fBno\-\fR or adding
12196 it.
12197 .IP "\fB\-fbounds\-check\fR" 4
12198 .IX Item "-fbounds-check"
12199 For front-ends that support it, generate additional code to check that
12200 indices used to access arrays are within the declared range.  This is
12201 currently only supported by the Java and Fortran front\-ends, where
12202 this option defaults to true and false respectively.
12203 .IP "\fB\-ftrapv\fR" 4
12204 .IX Item "-ftrapv"
12205 This option generates traps for signed overflow on addition, subtraction,
12206 multiplication operations.
12207 .IP "\fB\-fwrapv\fR" 4
12208 .IX Item "-fwrapv"
12209 This option instructs the compiler to assume that signed arithmetic
12210 overflow of addition, subtraction and multiplication wraps around
12211 using twos-complement representation.  This flag enables some optimizations
12212 and disables others.  This option is enabled by default for the Java
12213 front\-end, as required by the Java language specification.
12214 .IP "\fB\-fexceptions\fR" 4
12215 .IX Item "-fexceptions"
12216 Enable exception handling.  Generates extra code needed to propagate
12217 exceptions.  For some targets, this implies \s-1GCC\s0 will generate frame
12218 unwind information for all functions, which can produce significant data
12219 size overhead, although it does not affect execution.  If you do not
12220 specify this option, \s-1GCC\s0 will enable it by default for languages like
12221 \&\*(C+ which normally require exception handling, and disable it for
12222 languages like C that do not normally require it.  However, you may need
12223 to enable this option when compiling C code that needs to interoperate
12224 properly with exception handlers written in \*(C+.  You may also wish to
12225 disable this option if you are compiling older \*(C+ programs that don't
12226 use exception handling.
12227 .IP "\fB\-fnon\-call\-exceptions\fR" 4
12228 .IX Item "-fnon-call-exceptions"
12229 Generate code that allows trapping instructions to throw exceptions.
12230 Note that this requires platform-specific runtime support that does
12231 not exist everywhere.  Moreover, it only allows \fItrapping\fR
12232 instructions to throw exceptions, i.e. memory references or floating
12233 point instructions.  It does not allow exceptions to be thrown from
12234 arbitrary signal handlers such as \f(CW\*(C`SIGALRM\*(C'\fR.
12235 .IP "\fB\-funwind\-tables\fR" 4
12236 .IX Item "-funwind-tables"
12237 Similar to \fB\-fexceptions\fR, except that it will just generate any needed
12238 static data, but will not affect the generated code in any other way.
12239 You will normally not enable this option; instead, a language processor
12240 that needs this handling would enable it on your behalf.
12241 .IP "\fB\-fasynchronous\-unwind\-tables\fR" 4
12242 .IX Item "-fasynchronous-unwind-tables"
12243 Generate unwind table in dwarf2 format, if supported by target machine.  The
12244 table is exact at each instruction boundary, so it can be used for stack
12245 unwinding from asynchronous events (such as debugger or garbage collector).
12246 .IP "\fB\-fpcc\-struct\-return\fR" 4
12247 .IX Item "-fpcc-struct-return"
12248 Return \*(L"short\*(R" \f(CW\*(C`struct\*(C'\fR and \f(CW\*(C`union\*(C'\fR values in memory like
12249 longer ones, rather than in registers.  This convention is less
12250 efficient, but it has the advantage of allowing intercallability between
12251 GCC-compiled files and files compiled with other compilers, particularly
12252 the Portable C Compiler (pcc).
12253 .Sp
12254 The precise convention for returning structures in memory depends
12255 on the target configuration macros.
12256 .Sp
12257 Short structures and unions are those whose size and alignment match
12258 that of some integer type.
12259 .Sp
12260 \&\fBWarning:\fR code compiled with the \fB\-fpcc\-struct\-return\fR
12261 switch is not binary compatible with code compiled with the
12262 \&\fB\-freg\-struct\-return\fR switch.
12263 Use it to conform to a non-default application binary interface.
12264 .IP "\fB\-freg\-struct\-return\fR" 4
12265 .IX Item "-freg-struct-return"
12266 Return \f(CW\*(C`struct\*(C'\fR and \f(CW\*(C`union\*(C'\fR values in registers when possible.
12267 This is more efficient for small structures than
12268 \&\fB\-fpcc\-struct\-return\fR.
12269 .Sp
12270 If you specify neither \fB\-fpcc\-struct\-return\fR nor
12271 \&\fB\-freg\-struct\-return\fR, \s-1GCC\s0 defaults to whichever convention is
12272 standard for the target.  If there is no standard convention, \s-1GCC\s0
12273 defaults to \fB\-fpcc\-struct\-return\fR, except on targets where \s-1GCC\s0 is
12274 the principal compiler.  In those cases, we can choose the standard, and
12275 we chose the more efficient register return alternative.
12276 .Sp
12277 \&\fBWarning:\fR code compiled with the \fB\-freg\-struct\-return\fR
12278 switch is not binary compatible with code compiled with the
12279 \&\fB\-fpcc\-struct\-return\fR switch.
12280 Use it to conform to a non-default application binary interface.
12281 .IP "\fB\-fshort\-enums\fR" 4
12282 .IX Item "-fshort-enums"
12283 Allocate to an \f(CW\*(C`enum\*(C'\fR type only as many bytes as it needs for the
12284 declared range of possible values.  Specifically, the \f(CW\*(C`enum\*(C'\fR type
12285 will be equivalent to the smallest integer type which has enough room.
12286 .Sp
12287 \&\fBWarning:\fR the \fB\-fshort\-enums\fR switch causes \s-1GCC\s0 to generate
12288 code that is not binary compatible with code generated without that switch.
12289 Use it to conform to a non-default application binary interface.
12290 .IP "\fB\-fshort\-double\fR" 4
12291 .IX Item "-fshort-double"
12292 Use the same size for \f(CW\*(C`double\*(C'\fR as for \f(CW\*(C`float\*(C'\fR.
12293 .Sp
12294 \&\fBWarning:\fR the \fB\-fshort\-double\fR switch causes \s-1GCC\s0 to generate
12295 code that is not binary compatible with code generated without that switch.
12296 Use it to conform to a non-default application binary interface.
12297 .IP "\fB\-fshort\-wchar\fR" 4
12298 .IX Item "-fshort-wchar"
12299 Override the underlying type for \fBwchar_t\fR to be \fBshort
12300 unsigned int\fR instead of the default for the target.  This option is
12301 useful for building programs to run under \s-1WINE\s0.
12302 .Sp
12303 \&\fBWarning:\fR the \fB\-fshort\-wchar\fR switch causes \s-1GCC\s0 to generate
12304 code that is not binary compatible with code generated without that switch.
12305 Use it to conform to a non-default application binary interface.
12306 .IP "\fB\-fno\-common\fR" 4
12307 .IX Item "-fno-common"
12308 In C, allocate even uninitialized global variables in the data section of the
12309 object file, rather than generating them as common blocks.  This has the
12310 effect that if the same variable is declared (without \f(CW\*(C`extern\*(C'\fR) in
12311 two different compilations, you will get an error when you link them.
12312 The only reason this might be useful is if you wish to verify that the
12313 program will work on other systems which always work this way.
12314 .IP "\fB\-fno\-ident\fR" 4
12315 .IX Item "-fno-ident"
12316 Ignore the \fB#ident\fR directive.
12317 .IP "\fB\-finhibit\-size\-directive\fR" 4
12318 .IX Item "-finhibit-size-directive"
12319 Don't output a \f(CW\*(C`.size\*(C'\fR assembler directive, or anything else that
12320 would cause trouble if the function is split in the middle, and the
12321 two halves are placed at locations far apart in memory.  This option is
12322 used when compiling \fIcrtstuff.c\fR; you should not need to use it
12323 for anything else.
12324 .IP "\fB\-fverbose\-asm\fR" 4
12325 .IX Item "-fverbose-asm"
12326 Put extra commentary information in the generated assembly code to
12327 make it more readable.  This option is generally only of use to those
12328 who actually need to read the generated assembly code (perhaps while
12329 debugging the compiler itself).
12330 .Sp
12331 \&\fB\-fno\-verbose\-asm\fR, the default, causes the
12332 extra information to be omitted and is useful when comparing two assembler
12333 files.
12334 .IP "\fB\-fpic\fR" 4
12335 .IX Item "-fpic"
12336 Generate position-independent code (\s-1PIC\s0) suitable for use in a shared
12337 library, if supported for the target machine.  Such code accesses all
12338 constant addresses through a global offset table (\s-1GOT\s0).  The dynamic
12339 loader resolves the \s-1GOT\s0 entries when the program starts (the dynamic
12340 loader is not part of \s-1GCC\s0; it is part of the operating system).  If
12341 the \s-1GOT\s0 size for the linked executable exceeds a machine-specific
12342 maximum size, you get an error message from the linker indicating that
12343 \&\fB\-fpic\fR does not work; in that case, recompile with \fB\-fPIC\fR
12344 instead.  (These maximums are 8k on the \s-1SPARC\s0 and 32k
12345 on the m68k and \s-1RS/6000\s0.  The 386 has no such limit.)
12346 .Sp
12347 Position-independent code requires special support, and therefore works
12348 only on certain machines.  For the 386, \s-1GCC\s0 supports \s-1PIC\s0 for System V
12349 but not for the Sun 386i.  Code generated for the \s-1IBM\s0 \s-1RS/6000\s0 is always
12350 position\-independent.
12351 .Sp
12352 When this flag is set, the macros \f(CW\*(C`_\|_pic_\|_\*(C'\fR and \f(CW\*(C`_\|_PIC_\|_\*(C'\fR
12353 are defined to 1.
12354 .IP "\fB\-fPIC\fR" 4
12355 .IX Item "-fPIC"
12356 If supported for the target machine, emit position-independent code,
12357 suitable for dynamic linking and avoiding any limit on the size of the
12358 global offset table.  This option makes a difference on the m68k,
12359 PowerPC and \s-1SPARC\s0.
12360 .Sp
12361 Position-independent code requires special support, and therefore works
12362 only on certain machines.
12363 .Sp
12364 When this flag is set, the macros \f(CW\*(C`_\|_pic_\|_\*(C'\fR and \f(CW\*(C`_\|_PIC_\|_\*(C'\fR
12365 are defined to 2.
12366 .IP "\fB\-fpie\fR" 4
12367 .IX Item "-fpie"
12368 .PD 0
12369 .IP "\fB\-fPIE\fR" 4
12370 .IX Item "-fPIE"
12371 .PD
12372 These options are similar to \fB\-fpic\fR and \fB\-fPIC\fR, but
12373 generated position independent code can be only linked into executables.
12374 Usually these options are used when \fB\-pie\fR \s-1GCC\s0 option will be
12375 used during linking.
12376 .IP "\fB\-fno\-jump\-tables\fR" 4
12377 .IX Item "-fno-jump-tables"
12378 Do not use jump tables for switch statements even where it would be
12379 more efficient than other code generation strategies.  This option is
12380 of use in conjunction with \fB\-fpic\fR or \fB\-fPIC\fR for
12381 building code which forms part of a dynamic linker and cannot
12382 reference the address of a jump table.  On some targets, jump tables
12383 do not require a \s-1GOT\s0 and this option is not needed.
12384 .IP "\fB\-ffixed\-\fR\fIreg\fR" 4
12385 .IX Item "-ffixed-reg"
12386 Treat the register named \fIreg\fR as a fixed register; generated code
12387 should never refer to it (except perhaps as a stack pointer, frame
12388 pointer or in some other fixed role).
12389 .Sp
12390 \&\fIreg\fR must be the name of a register.  The register names accepted
12391 are machine-specific and are defined in the \f(CW\*(C`REGISTER_NAMES\*(C'\fR
12392 macro in the machine description macro file.
12393 .Sp
12394 This flag does not have a negative form, because it specifies a
12395 three-way choice.
12396 .IP "\fB\-fcall\-used\-\fR\fIreg\fR" 4
12397 .IX Item "-fcall-used-reg"
12398 Treat the register named \fIreg\fR as an allocable register that is
12399 clobbered by function calls.  It may be allocated for temporaries or
12400 variables that do not live across a call.  Functions compiled this way
12401 will not save and restore the register \fIreg\fR.
12402 .Sp
12403 It is an error to used this flag with the frame pointer or stack pointer.
12404 Use of this flag for other registers that have fixed pervasive roles in
12405 the machine's execution model will produce disastrous results.
12406 .Sp
12407 This flag does not have a negative form, because it specifies a
12408 three-way choice.
12409 .IP "\fB\-fcall\-saved\-\fR\fIreg\fR" 4
12410 .IX Item "-fcall-saved-reg"
12411 Treat the register named \fIreg\fR as an allocable register saved by
12412 functions.  It may be allocated even for temporaries or variables that
12413 live across a call.  Functions compiled this way will save and restore
12414 the register \fIreg\fR if they use it.
12415 .Sp
12416 It is an error to used this flag with the frame pointer or stack pointer.
12417 Use of this flag for other registers that have fixed pervasive roles in
12418 the machine's execution model will produce disastrous results.
12419 .Sp
12420 A different sort of disaster will result from the use of this flag for
12421 a register in which function values may be returned.
12422 .Sp
12423 This flag does not have a negative form, because it specifies a
12424 three-way choice.
12425 .IP "\fB\-fpack\-struct[=\fR\fIn\fR\fB]\fR" 4
12426 .IX Item "-fpack-struct[=n]"
12427 Without a value specified, pack all structure members together without
12428 holes.  When a value is specified (which must be a small power of two), pack
12429 structure members according to this value, representing the maximum
12430 alignment (that is, objects with default alignment requirements larger than
12431 this will be output potentially unaligned at the next fitting location.
12432 .Sp
12433 \&\fBWarning:\fR the \fB\-fpack\-struct\fR switch causes \s-1GCC\s0 to generate
12434 code that is not binary compatible with code generated without that switch.
12435 Additionally, it makes the code suboptimal.
12436 Use it to conform to a non-default application binary interface.
12437 .IP "\fB\-finstrument\-functions\fR" 4
12438 .IX Item "-finstrument-functions"
12439 Generate instrumentation calls for entry and exit to functions.  Just
12440 after function entry and just before function exit, the following
12441 profiling functions will be called with the address of the current
12442 function and its call site.  (On some platforms,
12443 \&\f(CW\*(C`_\|_builtin_return_address\*(C'\fR does not work beyond the current
12444 function, so the call site information may not be available to the
12445 profiling functions otherwise.)
12446 .Sp
12447 .Vb 4
12448 \&        void __cyg_profile_func_enter (void *this_fn,
12449 \&                                       void *call_site);
12450 \&        void __cyg_profile_func_exit  (void *this_fn,
12451 \&                                       void *call_site);
12452 .Ve
12453 .Sp
12454 The first argument is the address of the start of the current function,
12455 which may be looked up exactly in the symbol table.
12456 .Sp
12457 This instrumentation is also done for functions expanded inline in other
12458 functions.  The profiling calls will indicate where, conceptually, the
12459 inline function is entered and exited.  This means that addressable
12460 versions of such functions must be available.  If all your uses of a
12461 function are expanded inline, this may mean an additional expansion of
12462 code size.  If you use \fBextern inline\fR in your C code, an
12463 addressable version of such functions must be provided.  (This is
12464 normally the case anyways, but if you get lucky and the optimizer always
12465 expands the functions inline, you might have gotten away without
12466 providing static copies.)
12467 .Sp
12468 A function may be given the attribute \f(CW\*(C`no_instrument_function\*(C'\fR, in
12469 which case this instrumentation will not be done.  This can be used, for
12470 example, for the profiling functions listed above, high-priority
12471 interrupt routines, and any functions from which the profiling functions
12472 cannot safely be called (perhaps signal handlers, if the profiling
12473 routines generate output or allocate memory).
12474 .IP "\fB\-fstack\-check\fR" 4
12475 .IX Item "-fstack-check"
12476 Generate code to verify that you do not go beyond the boundary of the
12477 stack.  You should specify this flag if you are running in an
12478 environment with multiple threads, but only rarely need to specify it in
12479 a single-threaded environment since stack overflow is automatically
12480 detected on nearly all systems if there is only one stack.
12481 .Sp
12482 Note that this switch does not actually cause checking to be done; the
12483 operating system must do that.  The switch causes generation of code
12484 to ensure that the operating system sees the stack being extended.
12485 .IP "\fB\-fstack\-limit\-register=\fR\fIreg\fR" 4
12486 .IX Item "-fstack-limit-register=reg"
12487 .PD 0
12488 .IP "\fB\-fstack\-limit\-symbol=\fR\fIsym\fR" 4
12489 .IX Item "-fstack-limit-symbol=sym"
12490 .IP "\fB\-fno\-stack\-limit\fR" 4
12491 .IX Item "-fno-stack-limit"
12492 .PD
12493 Generate code to ensure that the stack does not grow beyond a certain value,
12494 either the value of a register or the address of a symbol.  If the stack
12495 would grow beyond the value, a signal is raised.  For most targets,
12496 the signal is raised before the stack overruns the boundary, so
12497 it is possible to catch the signal without taking special precautions.
12498 .Sp
12499 For instance, if the stack starts at absolute address \fB0x80000000\fR
12500 and grows downwards, you can use the flags
12501 \&\fB\-fstack\-limit\-symbol=_\|_stack_limit\fR and
12502 \&\fB\-Wl,\-\-defsym,_\|_stack_limit=0x7ffe0000\fR to enforce a stack limit
12503 of 128KB.  Note that this may only work with the \s-1GNU\s0 linker.
12504 .IP "\fB\-fargument\-alias\fR" 4
12505 .IX Item "-fargument-alias"
12506 .PD 0
12507 .IP "\fB\-fargument\-noalias\fR" 4
12508 .IX Item "-fargument-noalias"
12509 .IP "\fB\-fargument\-noalias\-global\fR" 4
12510 .IX Item "-fargument-noalias-global"
12511 .IP "\fB\-fargument\-noalias\-anything\fR" 4
12512 .IX Item "-fargument-noalias-anything"
12513 .PD
12514 Specify the possible relationships among parameters and between
12515 parameters and global data.
12516 .Sp
12517 \&\fB\-fargument\-alias\fR specifies that arguments (parameters) may
12518 alias each other and may alias global storage.\fB\-fargument\-noalias\fR specifies that arguments do not alias
12519 each other, but may alias global storage.\fB\-fargument\-noalias\-global\fR specifies that arguments do not
12520 alias each other and do not alias global storage.
12521 \&\fB\-fargument\-noalias\-anything\fR specifies that arguments do not
12522 alias any other storage.
12523 .Sp
12524 Each language will automatically use whatever option is required by
12525 the language standard.  You should not need to use these options yourself.
12526 .IP "\fB\-fleading\-underscore\fR" 4
12527 .IX Item "-fleading-underscore"
12528 This option and its counterpart, \fB\-fno\-leading\-underscore\fR, forcibly
12529 change the way C symbols are represented in the object file.  One use
12530 is to help link with legacy assembly code.
12531 .Sp
12532 \&\fBWarning:\fR the \fB\-fleading\-underscore\fR switch causes \s-1GCC\s0 to
12533 generate code that is not binary compatible with code generated without that
12534 switch.  Use it to conform to a non-default application binary interface.
12535 Not all targets provide complete support for this switch.
12536 .IP "\fB\-ftls\-model=\fR\fImodel\fR" 4
12537 .IX Item "-ftls-model=model"
12538 Alter the thread-local storage model to be used.
12539 The \fImodel\fR argument should be one of \f(CW\*(C`global\-dynamic\*(C'\fR,
12540 \&\f(CW\*(C`local\-dynamic\*(C'\fR, \f(CW\*(C`initial\-exec\*(C'\fR or \f(CW\*(C`local\-exec\*(C'\fR.
12541 .Sp
12542 The default without \fB\-fpic\fR is \f(CW\*(C`initial\-exec\*(C'\fR; with
12543 \&\fB\-fpic\fR the default is \f(CW\*(C`global\-dynamic\*(C'\fR.
12544 .IP "\fB\-fvisibility=\fR\fIdefault|internal|hidden|protected\fR" 4
12545 .IX Item "-fvisibility=default|internal|hidden|protected"
12546 Set the default \s-1ELF\s0 image symbol visibility to the specified option\-\-\-all
12547 symbols will be marked with this unless overridden within the code.
12548 Using this feature can very substantially improve linking and
12549 load times of shared object libraries, produce more optimized
12550 code, provide near-perfect \s-1API\s0 export and prevent symbol clashes.
12551 It is \fBstrongly\fR recommended that you use this in any shared objects
12552 you distribute.
12553 .Sp
12554 Despite the nomenclature, \f(CW\*(C`default\*(C'\fR always means public ie;
12555 available to be linked against from outside the shared object.
12556 \&\f(CW\*(C`protected\*(C'\fR and \f(CW\*(C`internal\*(C'\fR are pretty useless in real-world
12557 usage so the only other commonly used option will be \f(CW\*(C`hidden\*(C'\fR.
12558 The default if \fB\-fvisibility\fR isn't specified is
12559 \&\f(CW\*(C`default\*(C'\fR, i.e., make every
12560 symbol public\-\-\-this causes the same behavior as previous versions of
12561 \&\s-1GCC\s0.
12562 .Sp
12563 A good explanation of the benefits offered by ensuring \s-1ELF\s0
12564 symbols have the correct visibility is given by \*(L"How To Write
12565 Shared Libraries\*(R" by Ulrich Drepper (which can be found at
12566 <\fBhttp://people.redhat.com/~drepper/\fR>)\-\-\-however a superior
12567 solution made possible by this option to marking things hidden when
12568 the default is public is to make the default hidden and mark things
12569 public.  This is the norm with \s-1DLL\s0's on Windows and with \fB\-fvisibility=hidden\fR
12570 and \f(CW\*(C`_\|_attribute_\|_ ((visibility("default")))\*(C'\fR instead of
12571 \&\f(CW\*(C`_\|_declspec(dllexport)\*(C'\fR you get almost identical semantics with
12572 identical syntax.  This is a great boon to those working with
12573 cross-platform projects.
12574 .Sp
12575 For those adding visibility support to existing code, you may find
12576 \&\fB#pragma \s-1GCC\s0 visibility\fR of use.  This works by you enclosing
12577 the declarations you wish to set visibility for with (for example)
12578 \&\fB#pragma \s-1GCC\s0 visibility push(hidden)\fR and
12579 \&\fB#pragma \s-1GCC\s0 visibility pop\fR.
12580 Bear in mind that symbol visibility should be viewed \fBas
12581 part of the \s-1API\s0 interface contract\fR and thus all new code should
12582 always specify visibility when it is not the default ie; declarations
12583 only for use within the local \s-1DSO\s0 should \fBalways\fR be marked explicitly
12584 as hidden as so to avoid \s-1PLT\s0 indirection overheads\-\-\-making this
12585 abundantly clear also aids readability and self-documentation of the code.
12586 Note that due to \s-1ISO\s0 \*(C+ specification requirements, operator new and
12587 operator delete must always be of default visibility.
12588 .Sp
12589 Be aware that headers from outside your project, in particular system
12590 headers and headers from any other library you use, may not be
12591 expecting to be compiled with visibility other than the default.  You
12592 may need to explicitly say \fB#pragma \s-1GCC\s0 visibility push(default)\fR
12593 before including any such headers.
12594 .Sp
12595 \&\fBextern\fR declarations are not affected by \fB\-fvisibility\fR, so
12596 a lot of code can be recompiled with \fB\-fvisibility=hidden\fR with
12597 no modifications.  However, this means that calls to \fBextern\fR
12598 functions with no explicit visibility will use the \s-1PLT\s0, so it is more
12599 effective to use \fB_\|_attribute ((visibility))\fR and/or
12600 \&\fB#pragma \s-1GCC\s0 visibility\fR to tell the compiler which \fBextern\fR
12601 declarations should be treated as hidden.
12602 .Sp
12603 Note that \fB\-fvisibility\fR does affect \*(C+ vague linkage
12604 entities. This means that, for instance, an exception class that will
12605 be thrown between DSOs must be explicitly marked with default
12606 visibility so that the \fBtype_info\fR nodes will be unified between
12607 the DSOs.
12608 .Sp
12609 An overview of these techniques, their benefits and how to use them
12610 is at <\fBhttp://gcc.gnu.org/wiki/Visibility\fR>.
12611 .SH "ENVIRONMENT"
12612 .IX Header "ENVIRONMENT"
12613 This section describes several environment variables that affect how \s-1GCC\s0
12614 operates.  Some of them work by specifying directories or prefixes to use
12615 when searching for various kinds of files.  Some are used to specify other
12616 aspects of the compilation environment.
12617 .PP
12618 Note that you can also specify places to search using options such as
12619 \&\fB\-B\fR, \fB\-I\fR and \fB\-L\fR.  These
12620 take precedence over places specified using environment variables, which
12621 in turn take precedence over those specified by the configuration of \s-1GCC\s0.
12622 .IP "\fB\s-1LANG\s0\fR" 4
12623 .IX Item "LANG"
12624 .PD 0
12625 .IP "\fB\s-1LC_CTYPE\s0\fR" 4
12626 .IX Item "LC_CTYPE"
12627 .IP "\fB\s-1LC_MESSAGES\s0\fR" 4
12628 .IX Item "LC_MESSAGES"
12629 .IP "\fB\s-1LC_ALL\s0\fR" 4
12630 .IX Item "LC_ALL"
12631 .PD
12632 These environment variables control the way that \s-1GCC\s0 uses
12633 localization information that allow \s-1GCC\s0 to work with different
12634 national conventions.  \s-1GCC\s0 inspects the locale categories
12635 \&\fB\s-1LC_CTYPE\s0\fR and \fB\s-1LC_MESSAGES\s0\fR if it has been configured to do
12636 so.  These locale categories can be set to any value supported by your
12637 installation.  A typical value is \fBen_GB.UTF\-8\fR for English in the United
12638 Kingdom encoded in \s-1UTF\-8\s0.
12639 .Sp
12640 The \fB\s-1LC_CTYPE\s0\fR environment variable specifies character
12641 classification.  \s-1GCC\s0 uses it to determine the character boundaries in
12642 a string; this is needed for some multibyte encodings that contain quote
12643 and escape characters that would otherwise be interpreted as a string
12644 end or escape.
12645 .Sp
12646 The \fB\s-1LC_MESSAGES\s0\fR environment variable specifies the language to
12647 use in diagnostic messages.
12648 .Sp
12649 If the \fB\s-1LC_ALL\s0\fR environment variable is set, it overrides the value
12650 of \fB\s-1LC_CTYPE\s0\fR and \fB\s-1LC_MESSAGES\s0\fR; otherwise, \fB\s-1LC_CTYPE\s0\fR
12651 and \fB\s-1LC_MESSAGES\s0\fR default to the value of the \fB\s-1LANG\s0\fR
12652 environment variable.  If none of these variables are set, \s-1GCC\s0
12653 defaults to traditional C English behavior.
12654 .IP "\fB\s-1TMPDIR\s0\fR" 4
12655 .IX Item "TMPDIR"
12656 If \fB\s-1TMPDIR\s0\fR is set, it specifies the directory to use for temporary
12657 files.  \s-1GCC\s0 uses temporary files to hold the output of one stage of
12658 compilation which is to be used as input to the next stage: for example,
12659 the output of the preprocessor, which is the input to the compiler
12660 proper.
12661 .IP "\fB\s-1GCC_EXEC_PREFIX\s0\fR" 4
12662 .IX Item "GCC_EXEC_PREFIX"
12663 If \fB\s-1GCC_EXEC_PREFIX\s0\fR is set, it specifies a prefix to use in the
12664 names of the subprograms executed by the compiler.  No slash is added
12665 when this prefix is combined with the name of a subprogram, but you can
12666 specify a prefix that ends with a slash if you wish.
12667 .Sp
12668 If \fB\s-1GCC_EXEC_PREFIX\s0\fR is not set, \s-1GCC\s0 will attempt to figure out
12669 an appropriate prefix to use based on the pathname it was invoked with.
12670 .Sp
12671 If \s-1GCC\s0 cannot find the subprogram using the specified prefix, it
12672 tries looking in the usual places for the subprogram.
12673 .Sp
12674 The default value of \fB\s-1GCC_EXEC_PREFIX\s0\fR is
12675 \&\fI\fIprefix\fI/lib/gcc/\fR where \fIprefix\fR is the value
12676 of \f(CW\*(C`prefix\*(C'\fR when you ran the \fIconfigure\fR script.
12677 .Sp
12678 Other prefixes specified with \fB\-B\fR take precedence over this prefix.
12679 .Sp
12680 This prefix is also used for finding files such as \fIcrt0.o\fR that are
12681 used for linking.
12682 .Sp
12683 In addition, the prefix is used in an unusual way in finding the
12684 directories to search for header files.  For each of the standard
12685 directories whose name normally begins with \fB/usr/local/lib/gcc\fR
12686 (more precisely, with the value of \fB\s-1GCC_INCLUDE_DIR\s0\fR), \s-1GCC\s0 tries
12687 replacing that beginning with the specified prefix to produce an
12688 alternate directory name.  Thus, with \fB\-Bfoo/\fR, \s-1GCC\s0 will search
12689 \&\fIfoo/bar\fR where it would normally search \fI/usr/local/lib/bar\fR.
12690 These alternate directories are searched first; the standard directories
12691 come next.
12692 .IP "\fB\s-1COMPILER_PATH\s0\fR" 4
12693 .IX Item "COMPILER_PATH"
12694 The value of \fB\s-1COMPILER_PATH\s0\fR is a colon-separated list of
12695 directories, much like \fB\s-1PATH\s0\fR.  \s-1GCC\s0 tries the directories thus
12696 specified when searching for subprograms, if it can't find the
12697 subprograms using \fB\s-1GCC_EXEC_PREFIX\s0\fR.
12698 .IP "\fB\s-1LIBRARY_PATH\s0\fR" 4
12699 .IX Item "LIBRARY_PATH"
12700 The value of \fB\s-1LIBRARY_PATH\s0\fR is a colon-separated list of
12701 directories, much like \fB\s-1PATH\s0\fR.  When configured as a native compiler,
12702 \&\s-1GCC\s0 tries the directories thus specified when searching for special
12703 linker files, if it can't find them using \fB\s-1GCC_EXEC_PREFIX\s0\fR.  Linking
12704 using \s-1GCC\s0 also uses these directories when searching for ordinary
12705 libraries for the \fB\-l\fR option (but directories specified with
12706 \&\fB\-L\fR come first).
12707 .IP "\fB\s-1LANG\s0\fR" 4
12708 .IX Item "LANG"
12709 This variable is used to pass locale information to the compiler.  One way in
12710 which this information is used is to determine the character set to be used
12711 when character literals, string literals and comments are parsed in C and \*(C+.
12712 When the compiler is configured to allow multibyte characters,
12713 the following values for \fB\s-1LANG\s0\fR are recognized:
12714 .RS 4
12715 .IP "\fBC\-JIS\fR" 4
12716 .IX Item "C-JIS"
12717 Recognize \s-1JIS\s0 characters.
12718 .IP "\fBC\-SJIS\fR" 4
12719 .IX Item "C-SJIS"
12720 Recognize \s-1SJIS\s0 characters.
12721 .IP "\fBC\-EUCJP\fR" 4
12722 .IX Item "C-EUCJP"
12723 Recognize \s-1EUCJP\s0 characters.
12724 .RE
12725 .RS 4
12726 .Sp
12727 If \fB\s-1LANG\s0\fR is not defined, or if it has some other value, then the
12728 compiler will use mblen and mbtowc as defined by the default locale to
12729 recognize and translate multibyte characters.
12730 .RE
12731 .PP
12732 Some additional environments variables affect the behavior of the
12733 preprocessor.
12734 .IP "\fB\s-1CPATH\s0\fR" 4
12735 .IX Item "CPATH"
12736 .PD 0
12737 .IP "\fBC_INCLUDE_PATH\fR" 4
12738 .IX Item "C_INCLUDE_PATH"
12739 .IP "\fB\s-1CPLUS_INCLUDE_PATH\s0\fR" 4
12740 .IX Item "CPLUS_INCLUDE_PATH"
12741 .PD
12742 Each variable's value is a list of directories separated by a special
12743 character, much like \fB\s-1PATH\s0\fR, in which to look for header files.
12744 The special character, \f(CW\*(C`PATH_SEPARATOR\*(C'\fR, is target-dependent and
12745 determined at \s-1GCC\s0 build time.  For Microsoft Windows-based targets it is a
12746 semicolon, and for almost all other targets it is a colon.
12747 .Sp
12748 \&\fB\s-1CPATH\s0\fR specifies a list of directories to be searched as if
12749 specified with \fB\-I\fR, but after any paths given with \fB\-I\fR
12750 options on the command line.  This environment variable is used
12751 regardless of which language is being preprocessed.
12752 .Sp
12753 The remaining environment variables apply only when preprocessing the
12754 particular language indicated.  Each specifies a list of directories
12755 to be searched as if specified with \fB\-isystem\fR, but after any
12756 paths given with \fB\-isystem\fR options on the command line.
12757 .Sp
12758 In all these variables, an empty element instructs the compiler to
12759 search its current working directory.  Empty elements can appear at the
12760 beginning or end of a path.  For instance, if the value of
12761 \&\fB\s-1CPATH\s0\fR is \f(CW\*(C`:/special/include\*(C'\fR, that has the same
12762 effect as \fB\-I.\ \-I/special/include\fR.
12763 .IP "\fB\s-1DEPENDENCIES_OUTPUT\s0\fR" 4
12764 .IX Item "DEPENDENCIES_OUTPUT"
12765 If this variable is set, its value specifies how to output
12766 dependencies for Make based on the non-system header files processed
12767 by the compiler.  System header files are ignored in the dependency
12768 output.
12769 .Sp
12770 The value of \fB\s-1DEPENDENCIES_OUTPUT\s0\fR can be just a file name, in
12771 which case the Make rules are written to that file, guessing the target
12772 name from the source file name.  Or the value can have the form
12773 \&\fIfile\fR\fB \fR\fItarget\fR, in which case the rules are written to
12774 file \fIfile\fR using \fItarget\fR as the target name.
12775 .Sp
12776 In other words, this environment variable is equivalent to combining
12777 the options \fB\-MM\fR and \fB\-MF\fR,
12778 with an optional \fB\-MT\fR switch too.
12779 .IP "\fB\s-1SUNPRO_DEPENDENCIES\s0\fR" 4
12780 .IX Item "SUNPRO_DEPENDENCIES"
12781 This variable is the same as \fB\s-1DEPENDENCIES_OUTPUT\s0\fR (see above),
12782 except that system header files are not ignored, so it implies
12783 \&\fB\-M\fR rather than \fB\-MM\fR.  However, the dependence on the
12784 main input file is omitted.
12785 .SH "BUGS"
12786 .IX Header "BUGS"
12787 For instructions on reporting bugs, see
12788 <\fBhttp://gcc.gnu.org/bugs.html\fR>.
12789 .SH "FOOTNOTES"
12790 .IX Header "FOOTNOTES"
12791 .IP "1." 4
12792 On some systems, \fBgcc \-shared\fR
12793 needs to build supplementary stub code for constructors to work.  On
12794 multi-libbed systems, \fBgcc \-shared\fR must select the correct support
12795 libraries to link against.  Failing to supply the correct flags may lead
12796 to subtle defects.  Supplying them in cases where they are not necessary
12797 is innocuous.
12798 .SH "SEE ALSO"
12799 .IX Header "SEE ALSO"
12800 \&\fIgpl\fR\|(7), \fIgfdl\fR\|(7), \fIfsf\-funding\fR\|(7),
12801 \&\fIcpp\fR\|(1), \fIgcov\fR\|(1), \fIas\fR\|(1), \fIld\fR\|(1), \fIgdb\fR\|(1), \fIadb\fR\|(1), \fIdbx\fR\|(1), \fIsdb\fR\|(1)
12802 and the Info entries for \fIgcc\fR, \fIcpp\fR, \fIas\fR,
12803 \&\fIld\fR, \fIbinutils\fR and \fIgdb\fR.
12804 .SH "AUTHOR"
12805 .IX Header "AUTHOR"
12806 See the Info entry for \fBgcc\fR, or
12807 <\fBhttp://gcc.gnu.org/onlinedocs/gcc/Contributors.html\fR>,
12808 for contributors to \s-1GCC\s0.
12809 .SH "COPYRIGHT"
12810 .IX Header "COPYRIGHT"
12811 Copyright (c) 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
12812 1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
12813 .PP
12814 Permission is granted to copy, distribute and/or modify this document
12815 under the terms of the \s-1GNU\s0 Free Documentation License, Version 1.2 or
12816 any later version published by the Free Software Foundation; with the
12817 Invariant Sections being \*(L"\s-1GNU\s0 General Public License\*(R" and \*(L"Funding
12818 Free Software\*(R", the Front-Cover texts being (a) (see below), and with
12819 the Back-Cover Texts being (b) (see below).  A copy of the license is
12820 included in the \fIgfdl\fR\|(7) man page.
12821 .PP
12822 (a) The \s-1FSF\s0's Front-Cover Text is:
12823 .PP
12824 .Vb 1
12825 \&     A GNU Manual
12826 .Ve
12827 .PP
12828 (b) The \s-1FSF\s0's Back-Cover Text is:
12829 .PP
12830 .Vb 3
12831 \&     You have freedom to copy and modify this GNU Manual, like GNU
12832 \&     software.  Copies published by the Free Software Foundation raise
12833 \&     funds for GNU development.
12834 .Ve