]> CyberLeo.Net >> Repos - FreeBSD/releng/8.1.git/blob - share/man/man4/hwpmc.4
Copy stable/8 to releng/8.1 in preparation for 8.1-RC1.
[FreeBSD/releng/8.1.git] / share / man / man4 / hwpmc.4
1 .\" Copyright (c) 2003-2008 Joseph Koshy
2 .\" Copyright (c) 2007 The FreeBSD Foundation
3 .\" All rights reserved.
4 .\"
5 .\" Portions of this software were developed by A. Joseph Koshy under
6 .\" sponsorship from the FreeBSD Foundation and Google, Inc.
7 .\"
8 .\" Redistribution and use in source and binary forms, with or without
9 .\" modification, are permitted provided that the following conditions
10 .\" are met:
11 .\" 1. Redistributions of source code must retain the above copyright
12 .\"    notice, this list of conditions and the following disclaimer.
13 .\" 2. Redistributions in binary form must reproduce the above copyright
14 .\"    notice, this list of conditions and the following disclaimer in the
15 .\"    documentation and/or other materials provided with the distribution.
16 .\"
17 .\" THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
18 .\" ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
19 .\" IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
20 .\" ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
21 .\" FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
22 .\" DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
23 .\" OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
24 .\" HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
25 .\" LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
26 .\" OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
27 .\" SUCH DAMAGE.
28 .\"
29 .\" $FreeBSD$
30 .\"
31 .Dd September 22, 2008
32 .Dt HWPMC 4
33 .Os
34 .Sh NAME
35 .Nm hwpmc
36 .Nd "Hardware Performance Monitoring Counter support"
37 .Sh SYNOPSIS
38 .Cd "options HWPMC_HOOKS"
39 .Cd "device hwpmc"
40 .Pp
41 Additionally, for i386 systems:
42 .Cd "device apic"
43 .Sh DESCRIPTION
44 The
45 .Nm
46 driver virtualizes the hardware performance monitoring facilities in
47 modern CPUs and provides support for using these facilities from
48 user level processes.
49 .Pp
50 The driver supports multi-processor systems.
51 .Pp
52 PMCs are allocated using the
53 .Dv PMC_OP_PMCALLOCATE
54 request.
55 A successful
56 .Dv PMC_OP_PMCALLOCATE
57 request will return a handle to the requesting process.
58 Subsequent operations on the allocated PMC use this handle to denote
59 the specific PMC.
60 A process that has successfully allocated a PMC is termed an
61 .Dq "owner process" .
62 .Pp
63 PMCs may be allocated with process or system scope.
64 .Bl -tag -width ".Em Process-scope"
65 .It Em "Process-scope"
66 The PMC is active only when a thread belonging
67 to a process it is attached to is scheduled on a CPU.
68 .It Em "System-scope"
69 The PMC operates independently of processes and
70 measures hardware events for the system as a whole.
71 .El
72 .Pp
73 PMCs may be allocated for counting or for sampling:
74 .Bl -tag -width ".Em Counting"
75 .It Em Counting
76 In counting modes, the PMCs count hardware events.
77 These counts are retrievable using the
78 .Dv PMC_OP_PMCREAD
79 system call on all architectures.
80 Some architectures offer faster methods of reading these counts.
81 .It Em Sampling
82 In sampling modes, the PMCs are configured to sample the CPU
83 instruction pointer (and optionally to capture the call chain leading
84 upto the sampled instruction pointer) after a configurable number of
85 hardware events have been observed.
86 Instruction pointer samples and call chain records are usually
87 directed to a log file for subsequent analysis.
88 .El
89 .Pp
90 Scope and operational mode are orthogonal; a PMC may thus be
91 configured to operate in one of the following four modes:
92 .Bl -tag -width indent
93 .It Process-scope, counting
94 These PMCs count hardware events whenever a thread in their attached process is
95 scheduled on a CPU.
96 These PMCs normally count from zero, but the initial count may be
97 set using the
98 .Dv PMC_OP_SETCOUNT
99 operation.
100 Applications can read the value of the PMC anytime using the
101 .Dv PMC_OP_PMCRW
102 operation.
103 .It Process-scope, sampling
104 These PMCs sample the target processes instruction pointer after they
105 have seen the configured number of hardware events.
106 The PMCs only count events when a thread belonging to their attached
107 process is active.
108 The desired frequency of sampling is set using the
109 .Dv PMC_OP_SETCOUNT
110 operation prior to starting the PMC.
111 Log files are configured using the
112 .Dv PMC_OP_CONFIGURELOG
113 operation.
114 .It System-scope, counting
115 These PMCs count hardware events seen by them independent of the
116 processes that are executing.
117 The current count on these PMCs can be read using the
118 .Dv PMC_OP_PMCRW
119 request.
120 These PMCs normally count from zero, but the initial count may be
121 set using the
122 .Dv PMC_OP_SETCOUNT
123 operation.
124 .It System-scope, sampling
125 These PMCs will periodically sample the instruction pointer of the CPU
126 they are allocated on, and will write the sample to a log for further
127 processing.
128 The desired frequency of sampling is set using the
129 .Dv PMC_OP_SETCOUNT
130 operation prior to starting the PMC.
131 Log files are configured using the
132 .Dv PMC_OP_CONFIGURELOG
133 operation.
134 .Pp
135 System-wide statistical sampling can only be enabled by a process with
136 super-user privileges.
137 .El
138 .Pp
139 Processes are allowed to allocate as many PMCs as the hardware and
140 current operating conditions permit.
141 Processes may mix allocations of system-wide and process-private
142 PMCs.
143 Multiple processes may be using PMCs simultaneously.
144 .Pp
145 Allocated PMCs are started using the
146 .Dv PMC_OP_PMCSTART
147 operation, and stopped using the
148 .Dv PMC_OP_PMCSTOP
149 operation.
150 Stopping and starting a PMC is permitted at any time the owner process
151 has a valid handle to the PMC.
152 .Pp
153 Process-private PMCs need to be attached to a target process before
154 they can be used.
155 Attaching a process to a PMC is done using the
156 .Dv PMC_OP_PMCATTACH
157 operation.
158 An already attached PMC may be detached from its target process
159 using the converse
160 .Dv PMC_OP_PMCDETACH
161 operation.
162 Issuing a
163 .Dv PMC_OP_PMCSTART
164 operation on an as yet unattached PMC will cause it to be attached
165 to its owner process.
166 The following rules determine whether a given process may attach
167 a PMC to another target process:
168 .Bl -bullet -compact
169 .It
170 A non-jailed process with super-user privileges is allowed to attach
171 to any other process in the system.
172 .It
173 Other processes are only allowed to attach to targets that they would
174 be able to attach to for debugging (as determined by
175 .Xr p_candebug 9 ) .
176 .El
177 .Pp
178 PMCs are released using
179 .Dv PMC_OP_PMCRELEASE .
180 After a successful
181 .Dv PMC_OP_PMCRELEASE
182 operation the handle to the PMC will become invalid.
183 .Ss Modifier Flags
184 The
185 .Dv PMC_OP_PMCALLOCATE
186 operation supports the following flags that modify the behavior
187 of an allocated PMC:
188 .Bl -tag -width indent
189 .It Dv PMC_F_CALLCHAIN
190 This modifier informs sampling PMCs to record a callchain when
191 capturing a sample.
192 The maximum depth to which call chains are recorded is specified
193 by the
194 .Va "kern.hwpmc.callchaindepth"
195 kernel tunable.
196 .It Dv PMC_F_DESCENDANTS
197 This modifier is valid only for a PMC being allocated in process-private
198 mode.
199 It signifies that the PMC will track hardware events for its
200 target process and the target's current and future descendants.
201 .It Dv PMC_F_KGMON
202 This modifier is valid only for a PMC being allocated in system-wide
203 sampling mode.
204 It signifies that the PMC's sampling interrupt is to be used to drive
205 kernel profiling via
206 .Xr kgmon 8 .
207 This functionality is currently unimplemented.
208 .It Dv PMC_F_LOG_PROCCSW
209 This modifier is valid only for a PMC being allocated in process-private
210 mode.
211 When this modifier is present, at every context switch,
212 .Nm
213 will log a record containing the number of hardware events
214 seen by the target process when it was scheduled on the CPU.
215 .It Dv PMC_F_LOG_PROCEXIT
216 This modifier is valid only for a PMC being allocated in process-private
217 mode.
218 With this modifier present,
219 .Nm
220 will maintain per-process counts for each target process attached to
221 a PMC.
222 At process exit time, a record containing the target process' PID and
223 the accumulated per-process count for that process will be written to the
224 configured log file.
225 .El
226 .Pp
227 Modifiers
228 .Dv PMC_F_LOG_PROCEXIT
229 and
230 .Dv PMC_F_LOG_PROCCSW
231 may be used in combination with modifier
232 .Dv PMC_F_DESCENDANTS
233 to track the behavior of complex pipelines of processes.
234 PMCs with modifiers
235 .Dv PMC_F_LOG_PROCEXIT
236 and
237 .Dv PMC_F_LOG_PROCCSW
238 cannot be started until their owner process has configured a log file.
239 .Ss Signals
240 The
241 .Nm
242 driver may deliver signals to processes that have allocated PMCs:
243 .Bl -tag -width ".Dv SIGBUS"
244 .It Dv SIGIO
245 A
246 .Dv PMC_OP_PMCRW
247 operation was attempted on a process-private PMC that does not have
248 attached target processes.
249 .It Dv SIGBUS
250 The
251 .Nm
252 driver is being unloaded from the kernel.
253 .El
254 .Ss PMC ROW DISPOSITIONS
255 A PMC row is defined as the set of PMC resources at the same hardware
256 address in the CPUs in a system.
257 Since process scope PMCs need to move between CPUs following their
258 target threads, allocation of a process scope PMC reserves all PMCs in
259 a PMC row for use only with process scope PMCs.
260 Accordingly a PMC row will be in one of the following dispositions:
261 .Bl -tag -width ".Dv PMC_DISP_STANDALONE" -compact
262 .It Dv PMC_DISP_FREE
263 Hardware counters in this row are free and may be use to satisfy
264 either of system scope or process scope allocation requests.
265 .It Dv PMC_DISP_THREAD
266 Hardware counters in this row are in use by process scope PMCs
267 and are only available for process scope allocation requests.
268 .It Dv PMC_DISP_STANDALONE
269 Some hardware counters in this row have been administratively
270 disabled or are in use by system scope PMCs.
271 Non-disabled hardware counters in such a row may be used
272 for satisfying system scope allocation requests.
273 No process scope PMCs will use hardware counters in this row.
274 .El
275 .Sh PROGRAMMING API
276 The recommended way for application programs to use the facilities of
277 the
278 .Nm
279 driver is using the API provided by the
280 .Xr pmc 3
281 library.
282 .Pp
283 The
284 .Nm
285 driver operates using a system call number that is dynamically
286 allotted to it when it is loaded into the kernel.
287 .Pp
288 The
289 .Nm
290 driver supports the following operations:
291 .Bl -tag -width indent
292 .It Dv PMC_OP_CONFIGURELOG
293 Configure a log file for PMCs that require a log file.
294 The
295 .Nm
296 driver will write log data to this file asynchronously.
297 If it encounters an error, logging will be stopped and the error code
298 encountered will be saved for subsequent retrieval by a
299 .Dv PMC_OP_FLUSHLOG
300 request.
301 .It Dv PMC_OP_FLUSHLOG
302 Transfer buffered log data inside
303 .Nm
304 to a configured output file.
305 This operation returns to the caller after the write operation
306 has returned.
307 The returned error code reflects any pending error state inside
308 .Nm .
309 .It Dv PMC_OP_GETCPUINFO
310 Retrieve information about the highest possible CPU number for the system,
311 and the number of hardware performance monitoring counters available per CPU.
312 .It Dv PMC_OP_GETDRIVERSTATS
313 Retrieve module statistics (for analyzing the behavior of
314 .Nm
315 itself).
316 .It Dv PMC_OP_GETMODULEVERSION
317 Retrieve the version number of API.
318 .It Dv PMC_OP_GETPMCINFO
319 Retrieve information about the current state of the PMCs on a
320 given CPU.
321 .It Dv PMC_OP_PMCADMIN
322 Set the administrative state (i.e., whether enabled or disabled) for
323 the hardware PMCs managed by the
324 .Nm
325 driver.
326 The invoking process needs to possess the
327 .Dv PRIV_PMC_MANAGE
328 privilege.
329 .It Dv PMC_OP_PMCALLOCATE
330 Allocate and configure a PMC.
331 On successful allocation, a handle to the PMC (a 32 bit value)
332 is returned.
333 .It Dv PMC_OP_PMCATTACH
334 Attach a process mode PMC to a target process.
335 The PMC will be active whenever a thread in the target process is
336 scheduled on a CPU.
337 .Pp
338 If the
339 .Dv PMC_F_DESCENDANTS
340 flag had been specified at PMC allocation time, then the PMC is
341 attached to all current and future descendants of the target process.
342 .It Dv PMC_OP_PMCDETACH
343 Detach a PMC from its target process.
344 .It Dv PMC_OP_PMCRELEASE
345 Release a PMC.
346 .It Dv PMC_OP_PMCRW
347 Read and write a PMC.
348 This operation is valid only for PMCs configured in counting modes.
349 .It Dv PMC_OP_SETCOUNT
350 Set the initial count (for counting mode PMCs) or the desired sampling
351 rate (for sampling mode PMCs).
352 .It Dv PMC_OP_PMCSTART
353 Start a PMC.
354 .It Dv PMC_OP_PMCSTOP
355 Stop a PMC.
356 .It Dv PMC_OP_WRITELOG
357 Insert a timestamped user record into the log file.
358 .El
359 .Ss i386 Specific API
360 Some i386 family CPUs support the RDPMC instruction which allows a
361 user process to read a PMC value without needing to invoke a
362 .Dv PMC_OP_PMCRW
363 operation.
364 On such CPUs, the machine address associated with an allocated PMC is
365 retrievable using the
366 .Dv PMC_OP_PMCX86GETMSR
367 system call.
368 .Bl -tag -width indent
369 .It Dv PMC_OP_PMCX86GETMSR
370 Retrieve the MSR (machine specific register) number associated with
371 the given PMC handle.
372 .Pp
373 The PMC needs to be in process-private mode and allocated without the
374 .Dv PMC_F_DESCENDANTS
375 modifier flag, and should be attached only to its owner process at the
376 time of the call.
377 .El
378 .Ss amd64 Specific API
379 AMD64 CPUs support the RDPMC instruction which allows a
380 user process to read a PMC value without needing to invoke a
381 .Dv PMC_OP_PMCRW
382 operation.
383 The machine address associated with an allocated PMC is
384 retrievable using the
385 .Dv PMC_OP_PMCX86GETMSR
386 system call.
387 .Bl -tag -width indent
388 .It Dv PMC_OP_PMCX86GETMSR
389 Retrieve the MSR (machine specific register) number associated with
390 the given PMC handle.
391 .Pp
392 The PMC needs to be in process-private mode and allocated without the
393 .Dv PMC_F_DESCENDANTS
394 modifier flag, and should be attached only to its owner process at the
395 time of the call.
396 .El
397 .Sh SYSCTL VARIABLES AND LOADER TUNABLES
398 The behavior of
399 .Nm
400 is influenced by the following
401 .Xr sysctl 8
402 and
403 .Xr loader 8
404 tunables:
405 .Bl -tag -width indent
406 .It Va kern.hwpmc.callchaindepth Pq integer, read-only
407 The maximum number of call chain records to capture per sample.
408 The default is 8.
409 .It Va kern.hwpmc.debugflags Pq string, read-write
410 (Only available if the
411 .Nm
412 driver was compiled with
413 .Fl DDEBUG . )
414 Control the verbosity of debug messages from the
415 .Nm
416 driver.
417 .It Va kern.hwpmc.hashsize Pq integer, read-only
418 The number of rows in the hash tables used to keep track of owner and
419 target processes.
420 The default is 16.
421 .It Va kern.hwpmc.logbuffersize Pq integer, read-only
422 The size in kilobytes of each log buffer used by
423 .Nm Ns 's
424 logging function.
425 The default buffer size is 4KB.
426 .It Va kern.hwpmc.mtxpoolsize Pq integer, read-only
427 The size of the spin mutex pool used by the PMC driver.
428 The default is 32.
429 .It Va kern.hwpmc.nbuffers Pq integer, read-only
430 The number of log buffers used by
431 .Nm
432 for logging.
433 The default is 16.
434 .It Va kern.hwpmc.nsamples Pq integer, read-only
435 The number of entries in the per-CPU ring buffer used during sampling.
436 The default is 16.
437 .It Va security.bsd.unprivileged_syspmcs Pq boolean, read-write
438 If set to non-zero, allow unprivileged processes to allocate system-wide
439 PMCs.
440 The default value is 0.
441 .It Va security.bsd.unprivileged_proc_debug Pq boolean, read-write
442 If set to 0, the
443 .Nm
444 driver will only allow privileged processes to attach PMCs to other
445 processes.
446 .El
447 .Pp
448 These variables may be set in the kernel environment using
449 .Xr kenv 1
450 before
451 .Nm
452 is loaded.
453 .Sh SECURITY CONSIDERATIONS
454 PMCs may be used to monitor the actual behavior of the system on hardware.
455 In situations where this constitutes an undesirable information leak,
456 the following options are available:
457 .Bl -enum
458 .It
459 Set the
460 .Xr sysctl 8
461 tunable
462 .Va security.bsd.unprivileged_syspmcs
463 to 0.
464 This ensures that unprivileged processes cannot allocate system-wide
465 PMCs and thus cannot observe the hardware behavior of the system
466 as a whole.
467 This tunable may also be set at boot time using
468 .Xr loader 8 ,
469 or with
470 .Xr kenv 1
471 prior to loading the
472 .Nm
473 driver into the kernel.
474 .It
475 Set the
476 .Xr sysctl 8
477 tunable
478 .Va security.bsd.unprivileged_proc_debug
479 to 0.
480 This will ensure that an unprivileged process cannot attach a PMC
481 to any process other than itself and thus cannot observe the hardware
482 behavior of other processes with the same credentials.
483 .El
484 .Pp
485 System administrators should note that on IA-32 platforms
486 .Fx
487 makes the content of the IA-32 TSC counter available to all processes
488 via the RDTSC instruction.
489 .Sh IMPLEMENTATION NOTES
490 .Ss SMP Symmetry
491 The kernel driver requires all physical CPUs in an SMP system to have
492 identical performance monitoring counter hardware.
493 .Ss Sparse CPU Numbering
494 On platforms that sparsely number CPUs and which support hot-plugging
495 of CPUs, requests that specify non-existent or disabled CPUs will fail
496 with an error.
497 Applications allocating system-scope PMCs need to be aware of
498 the possibility of such transient failures.
499 .Ss x86 TSC Handling
500 Historically, on the x86 architecture,
501 .Fx
502 has permitted user processes running at a processor CPL of 3 to
503 read the TSC using the RDTSC instruction.
504 The
505 .Nm
506 driver preserves this behavior.
507 .Ss Intel P4/HTT Handling
508 On CPUs with HTT support, Intel P4 PMCs are capable of qualifying
509 only a subset of hardware events on a per-logical CPU basis.
510 Consequently, if HTT is enabled on a system with Intel Pentium P4
511 PMCs, then the
512 .Nm
513 driver will reject allocation requests for process-private PMCs that
514 request counting of hardware events that cannot be counted separately
515 for each logical CPU.
516 .Ss Intel Pentium-Pro Handling
517 Writing a value to the PMC MSRs found in Intel Pentium-Pro style PMCs
518 (found in
519 .Tn "Intel Pentium Pro" ,
520 .Tn "Pentium II" ,
521 .Tn "Pentium III" ,
522 .Tn "Pentium M"
523 and
524 .Tn "Celeron"
525 processors) will replicate bit 31 of the
526 value being written into the upper 8 bits of the MSR,
527 bringing down the usable width of these PMCs to 31 bits.
528 For process-virtual PMCs, the
529 .Nm
530 driver implements a workaround in software and makes the corrected 64
531 bit count available via the
532 .Dv PMC_OP_RW
533 operation.
534 Processes that intend to use RDPMC instructions directly or
535 that intend to write values larger than 2^31 into these PMCs with
536 .Dv PMC_OP_RW
537 need to be aware of this hardware limitation.
538 .Sh DIAGNOSTICS
539 .Bl -diag
540 .It "hwpmc: [class/npmc/capabilities]..."
541 Announce the presence of
542 .Va npmc
543 PMCs of class
544 .Va class ,
545 with capabilities described by bit string
546 .Va capabilities .
547 .It "hwpmc: kernel version (0x%x) does not match module version (0x%x)."
548 The module loading process failed because a version mismatch was detected
549 between the currently executing kernel and the module being loaded.
550 .It "hwpmc: this kernel has not been compiled with 'options HWPMC_HOOKS'."
551 The module loading process failed because the currently executing kernel
552 was not configured with the required configuration option
553 .Dv HWPMC_HOOKS .
554 .It "hwpmc: tunable hashsize=%d must be greater than zero."
555 A negative value was supplied for tunable
556 .Va kern.hwpmc.hashsize .
557 .It "hwpmc: tunable logbuffersize=%d must be greater than zero."
558 A negative value was supplied for tunable
559 .Va kern.hwpmc.logbuffersize .
560 .It "hwpmc: tunable nlogbuffers=%d must be greater than zero."
561 A negative value was supplied for tunable
562 .Va kern.hwpmc.nlogbuffers .
563 .It "hwpmc: tunable nsamples=%d out of range."
564 The value for tunable
565 .Va kern.hwpmc.nsamples
566 was negative or greater than 65535.
567 .El
568 .Sh COMPATIBILITY
569 The
570 .Nm
571 driver is
572 .Ud
573 The API and ABI documented in this manual page may change in
574 the future.
575 The recommended method of accessing this driver is using the
576 .Xr pmc 3
577 API.
578 .Sh ERRORS
579 A command issued to the
580 .Nm
581 driver may fail with the following errors:
582 .Bl -tag -width Er
583 .It Bq Er EAGAIN
584 Helper process creation failed for a
585 .Dv PMC_OP_CONFIGURELOG
586 request due to a temporary resource shortage in the kernel.
587 .It Bq Er EBUSY
588 A
589 .Dv PMC_OP_CONFIGURELOG
590 operation was requested while an existing log was active.
591 .It Bq Er EBUSY
592 A DISABLE operation was requested using the
593 .Dv PMC_OP_PMCADMIN
594 request for a set of hardware resources currently in use for
595 process-private PMCs.
596 .It Bq Er EBUSY
597 A
598 .Dv PMC_OP_PMCADMIN
599 operation was requested on an active system mode PMC.
600 .It Bq Er EBUSY
601 A
602 .Dv PMC_OP_PMCATTACH
603 operation was requested for a target process that already had another
604 PMC using the same hardware resources attached to it.
605 .It Bq Er EBUSY
606 A
607 .Dv PMC_OP_PMCRW
608 request writing a new value was issued on a PMC that was active.
609 .It Bq Er EBUSY
610 A
611 .Dv PMC_OP_PMCSETCOUNT
612 request was issued on a PMC that was active.
613 .It Bq Er EDOOFUS
614 A
615 .Dv PMC_OP_PMCSTART
616 operation was requested without a log file being configured for a
617 PMC allocated with
618 .Dv PMC_F_LOG_PROCCSW
619 and
620 .Dv PMC_F_LOG_PROCEXIT
621 modifiers.
622 .It Bq Er EDOOFUS
623 A
624 .Dv PMC_OP_PMCSTART
625 operation was requested on a system-wide sampling PMC without a log
626 file being configured.
627 .It Bq Er EEXIST
628 A
629 .Dv PMC_OP_PMCATTACH
630 request was reissued for a target process that already is the target
631 of this PMC.
632 .It Bq Er EFAULT
633 A bad address was passed in to the driver.
634 .It Bq Er EINVAL
635 An invalid PMC handle was specified.
636 .It Bq Er EINVAL
637 An invalid CPU number was passed in for a
638 .Dv PMC_OP_GETPMCINFO
639 operation.
640 .It Bq Er EINVAL
641 A
642 .Dv PMC_OP_CONFIGURELOG
643 request to de-configure a log file was issued without a log file
644 being configured.
645 .It Bq Er EINVAL
646 A
647 .Dv PMC_OP_FLUSHLOG
648 request was issued without a log file being configured.
649 .It Bq Er EINVAL
650 An invalid CPU number was passed in for a
651 .Dv PMC_OP_PMCADMIN
652 operation.
653 .It Bq Er EINVAL
654 An invalid operation request was passed in for a
655 .Dv PMC_OP_PMCADMIN
656 operation.
657 .It Bq Er EINVAL
658 An invalid PMC ID was passed in for a
659 .Dv PMC_OP_PMCADMIN
660 operation.
661 .It Bq Er EINVAL
662 A suitable PMC matching the parameters passed in to a
663 .Dv PMC_OP_PMCALLOCATE
664 request could not be allocated.
665 .It Bq Er EINVAL
666 An invalid PMC mode was requested during a
667 .Dv PMC_OP_PMCALLOCATE
668 request.
669 .It Bq Er EINVAL
670 An invalid CPU number was specified during a
671 .Dv PMC_OP_PMCALLOCATE
672 request.
673 .It Bq Er EINVAL
674 A CPU other than
675 .Dv PMC_CPU_ANY
676 was specified in a
677 .Dv PMC_OP_PMCALLOCATE
678 request for a process-private PMC.
679 .It Bq Er EINVAL
680 A CPU number of
681 .Dv PMC_CPU_ANY
682 was specified in a
683 .Dv PMC_OP_PMCALLOCATE
684 request for a system-wide PMC.
685 .It Bq Er EINVAL
686 The
687 .Ar pm_flags
688 argument to an
689 .Dv PMC_OP_PMCALLOCATE
690 request contained unknown flags.
691 .It Bq Er EINVAL
692 (On Intel Pentium 4 CPUs with HTT support)
693 A
694 .Dv PMC_OP_PMCALLOCATE
695 request for a process-private PMC was issued for an event that does
696 not support counting on a per-logical CPU basis.
697 .It Bq Er EINVAL
698 A PMC allocated for system-wide operation was specified with a
699 .Dv PMC_OP_PMCATTACH
700 or
701 .Dv PMC_OP_PMCDETACH
702 request.
703 .It Bq Er EINVAL
704 The
705 .Ar pm_pid
706 argument to a
707 .Dv PMC_OP_PMCATTACH
708 or
709 .Dv PMC_OP_PMCDETACH
710 request specified an illegal process ID.
711 .It Bq Er EINVAL
712 A
713 .Dv PMC_OP_PMCDETACH
714 request was issued for a PMC not attached to the target process.
715 .It Bq Er EINVAL
716 Argument
717 .Ar pm_flags
718 to a
719 .Dv PMC_OP_PMCRW
720 request contained illegal flags.
721 .It Bq Er EINVAL
722 A
723 .Dv PMC_OP_PMCX86GETMSR
724 operation was requested for a PMC not in process-virtual mode, or
725 for a PMC that is not solely attached to its owner process, or for
726 a PMC that was allocated with flag
727 .Dv PMC_F_DESCENDANTS .
728 .It Bq Er EINVAL
729 A
730 .Dv PMC_OP_WRITELOG
731 request was issued for an owner process without a log file
732 configured.
733 .It Bq Er ENOMEM
734 The system was not able to allocate kernel memory.
735 .It Bq Er ENOSYS
736 (On i386 and amd64 architectures)
737 A
738 .Dv PMC_OP_PMCX86GETMSR
739 operation was requested for hardware that does not support reading
740 PMCs directly with the RDPMC instruction.
741 .It Bq Er ENXIO
742 A
743 .Dv PMC_OP_GETPMCINFO
744 operation was requested for an absent or disabled CPU.
745 .It Bq Er ENXIO
746 A
747 .Dv PMC_OP_PMCALLOCATE
748 operation specified allocation of a system-wide PMC on an absent or
749 disabled CPU.
750 .It Bq Er ENXIO
751 A
752 .Dv PMC_OP_PMCSTART
753 or
754 .Dv PMC_OP_PMCSTOP
755 request was issued for a system-wide PMC that was allocated on a CPU
756 that is currently absent or disabled.
757 .It Bq Er EOPNOTSUPP
758 A
759 .Dv PMC_OP_PMCALLOCATE
760 request was issued for PMC capabilities not supported
761 by the specified PMC class.
762 .It Bq Er EOPNOTSUPP
763 (i386 architectures)
764 A sampling mode PMC was requested on a CPU lacking an APIC.
765 .It Bq Er EPERM
766 A
767 .Dv PMC_OP_PMCADMIN
768 request was issued by a process without super-user
769 privilege or by a jailed super-user process.
770 .It Bq Er EPERM
771 A
772 .Dv PMC_OP_PMCATTACH
773 operation was issued for a target process that the current process
774 does not have permission to attach to.
775 .It Bq Er EPERM
776 (i386 and amd64 architectures)
777 A
778 .Dv PMC_OP_PMCATTACH
779 operation was issued on a PMC whose MSR has been retrieved using
780 .Dv PMC_OP_PMCX86GETMSR .
781 .It Bq Er ESRCH
782 A process issued a PMC operation request without having allocated any
783 PMCs.
784 .It Bq Er ESRCH
785 A process issued a PMC operation request after the PMC was detached
786 from all of its target processes.
787 .It Bq Er ESRCH
788 A
789 .Dv PMC_OP_PMCATTACH
790 or
791 .Dv PMC_OP_PMCDETACH
792 request specified a non-existent process ID.
793 .It Bq Er ESRCH
794 The target process for a
795 .Dv PMC_OP_PMCDETACH
796 operation is not being monitored by
797 .Nm .
798 .El
799 .Sh SEE ALSO
800 .Xr kenv 1 ,
801 .Xr pmc 3 ,
802 .Xr pmclog 3 ,
803 .Xr kgmon 8 ,
804 .Xr kldload 8 ,
805 .Xr pmccontrol 8 ,
806 .Xr pmcstat 8 ,
807 .Xr sysctl 8 ,
808 .Xr kproc_create 9 ,
809 .Xr p_candebug 9
810 .Sh HISTORY
811 The
812 .Nm
813 driver first appeared in
814 .Fx 6.0 .
815 .Sh AUTHORS
816 The
817 .Nm
818 driver was written by
819 .An "Joseph Koshy"
820 .Aq jkoshy@FreeBSD.org .
821 .Sh BUGS
822 The driver samples the state of the kernel's logical processor support
823 at the time of initialization (i.e., at module load time).
824 On CPUs supporting logical processors, the driver could misbehave if
825 logical processors are subsequently enabled or disabled while the
826 driver is active.
827 .Pp
828 On the i386 architecture, the driver requires that the local APIC on the
829 CPU be enabled for sampling mode to be supported.
830 Many single-processor motherboards keep the APIC disabled in BIOS; on
831 such systems
832 .Nm
833 will not support sampling PMCs.