]> CyberLeo.Net >> Repos - FreeBSD/stable/10.git/blob - sys/dev/mlx5/mlx5_en/mlx5_en_tx.c
MFC r362043:
[FreeBSD/stable/10.git] / sys / dev / mlx5 / mlx5_en / mlx5_en_tx.c
1 /*-
2  * Copyright (c) 2015 Mellanox Technologies. All rights reserved.
3  *
4  * Redistribution and use in source and binary forms, with or without
5  * modification, are permitted provided that the following conditions
6  * are met:
7  * 1. Redistributions of source code must retain the above copyright
8  *    notice, this list of conditions and the following disclaimer.
9  * 2. Redistributions in binary form must reproduce the above copyright
10  *    notice, this list of conditions and the following disclaimer in the
11  *    documentation and/or other materials provided with the distribution.
12  *
13  * THIS SOFTWARE IS PROVIDED BY AUTHOR AND CONTRIBUTORS `AS IS' AND
14  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
15  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
16  * ARE DISCLAIMED.  IN NO EVENT SHALL AUTHOR OR CONTRIBUTORS BE LIABLE
17  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
18  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
19  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
20  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
21  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
22  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
23  * SUCH DAMAGE.
24  *
25  * $FreeBSD$
26  */
27
28 #include "en.h"
29 #include <machine/atomic.h>
30
31 static inline bool
32 mlx5e_do_send_cqe(struct mlx5e_sq *sq)
33 {
34         sq->cev_counter++;
35         /* interleave the CQEs */
36         if (sq->cev_counter >= sq->cev_factor) {
37                 sq->cev_counter = 0;
38                 return (1);
39         }
40         return (0);
41 }
42
43 void
44 mlx5e_send_nop(struct mlx5e_sq *sq, u32 ds_cnt)
45 {
46         u16 pi = sq->pc & sq->wq.sz_m1;
47         struct mlx5e_tx_wqe *wqe = mlx5_wq_cyc_get_wqe(&sq->wq, pi);
48
49         memset(&wqe->ctrl, 0, sizeof(wqe->ctrl));
50
51         wqe->ctrl.opmod_idx_opcode = cpu_to_be32((sq->pc << 8) | MLX5_OPCODE_NOP);
52         wqe->ctrl.qpn_ds = cpu_to_be32((sq->sqn << 8) | ds_cnt);
53         if (mlx5e_do_send_cqe(sq))
54                 wqe->ctrl.fm_ce_se = MLX5_WQE_CTRL_CQ_UPDATE;
55         else
56                 wqe->ctrl.fm_ce_se = 0;
57
58         /* Copy data for doorbell */
59         memcpy(sq->doorbell.d32, &wqe->ctrl, sizeof(sq->doorbell.d32));
60
61         sq->mbuf[pi].mbuf = NULL;
62         sq->mbuf[pi].num_bytes = 0;
63         sq->mbuf[pi].num_wqebbs = DIV_ROUND_UP(ds_cnt, MLX5_SEND_WQEBB_NUM_DS);
64         sq->pc += sq->mbuf[pi].num_wqebbs;
65 }
66
67 #if (__FreeBSD_version >= 1100000)
68 static uint32_t mlx5e_hash_value;
69
70 static void
71 mlx5e_hash_init(void *arg)
72 {
73         mlx5e_hash_value = m_ether_tcpip_hash_init();
74 }
75
76 /* Make kernel call mlx5e_hash_init after the random stack finished initializing */
77 SYSINIT(mlx5e_hash_init, SI_SUB_RANDOM, SI_ORDER_ANY, &mlx5e_hash_init, NULL);
78 #endif
79
80 static struct mlx5e_sq *
81 mlx5e_select_queue(struct ifnet *ifp, struct mbuf *mb)
82 {
83         struct mlx5e_priv *priv = ifp->if_softc;
84         struct mlx5e_channel * volatile *ppch;
85         struct mlx5e_channel *pch;
86         u32 ch;
87         u32 tc;
88
89         ppch = priv->channel;
90
91         /* check if channels are successfully opened */
92         if (unlikely(ppch == NULL))
93                 return (NULL);
94
95         /* obtain VLAN information if present */
96         if (mb->m_flags & M_VLANTAG) {
97                 tc = (mb->m_pkthdr.ether_vtag >> 13);
98                 if (tc >= priv->num_tc)
99                         tc = priv->default_vlan_prio;
100         } else {
101                 tc = priv->default_vlan_prio;
102         }
103
104         ch = priv->params.num_channels;
105
106         /* check if flowid is set */
107         if (M_HASHTYPE_GET(mb) != M_HASHTYPE_NONE) {
108 #ifdef RSS
109                 u32 temp;
110
111                 if (rss_hash2bucket(mb->m_pkthdr.flowid,
112                     M_HASHTYPE_GET(mb), &temp) == 0)
113                         ch = temp % ch;
114                 else
115 #endif
116                         ch = (mb->m_pkthdr.flowid % 128) % ch;
117         } else {
118 #if (__FreeBSD_version >= 1100000)
119                 ch = m_ether_tcpip_hash(MBUF_HASHFLAG_L3 |
120                     MBUF_HASHFLAG_L4, mb, mlx5e_hash_value) % ch;
121 #else
122                 /*
123                  * m_ether_tcpip_hash not present in stable, so just
124                  * throw unhashed mbufs on queue 0
125                  */
126                 ch = 0;
127 #endif
128         }
129
130         /* check if channel is allocated and not stopped */
131         pch = ppch[ch];
132         if (likely(pch != NULL && pch->sq[tc].stopped == 0))
133                 return (&pch->sq[tc]);
134         return (NULL);
135 }
136
137 static inline u16
138 mlx5e_get_inline_hdr_size(struct mlx5e_sq *sq, struct mbuf *mb)
139 {
140
141         switch(sq->min_inline_mode) {
142         case MLX5_INLINE_MODE_NONE:
143                 /*
144                  * When inline mode is NONE, we do not need to copy
145                  * headers into WQEs, except when vlan tag framing is
146                  * requested. Hardware might offload vlan tagging on
147                  * transmit. This is a separate capability, which is
148                  * known to be disabled on ConnectX-5 due to a hardware
149                  * bug RM 931383. If vlan_inline_cap is not present and
150                  * the packet has vlan tag, fall back to inlining.
151                  */
152                 if ((mb->m_flags & M_VLANTAG) != 0 &&
153                     sq->vlan_inline_cap == 0)
154                         break;
155                 return (0);
156         case MLX5_INLINE_MODE_L2:
157                 /*
158                  * Due to hardware limitations, when trust mode is
159                  * DSCP, the hardware may request MLX5_INLINE_MODE_L2
160                  * while it really needs all L2 headers and the 4 first
161                  * bytes of the IP header (which include the
162                  * TOS/traffic-class).
163                  *
164                  * To avoid doing a firmware command for querying the
165                  * trust state and parsing the mbuf for doing
166                  * unnecessary checks (VLAN/eth_type) in the fast path,
167                  * we are going for the worth case (22 Bytes) if
168                  * the mb->m_pkthdr.len allows it.
169                  */
170                 if (mb->m_pkthdr.len > ETHER_HDR_LEN +
171                     ETHER_VLAN_ENCAP_LEN + 4)
172                         return (MIN(sq->max_inline, ETHER_HDR_LEN +
173                             ETHER_VLAN_ENCAP_LEN + 4));
174                 break;
175         }
176         return (MIN(sq->max_inline, mb->m_pkthdr.len));
177 }
178
179 /*
180  * This function parse IPv4 and IPv6 packets looking for TCP and UDP
181  * headers.
182  *
183  * The return value indicates the number of bytes from the beginning
184  * of the packet until the first byte after the TCP or UDP header. If
185  * this function returns zero, the parsing failed.
186  */
187 static int
188 mlx5e_get_header_size(const struct mbuf *mb)
189 {
190         const struct ether_vlan_header *eh;
191         const struct tcphdr *th;
192         const struct ip *ip;
193         int ip_hlen, tcp_hlen;
194         const struct ip6_hdr *ip6;
195         uint16_t eth_type;
196         int eth_hdr_len;
197
198         eh = mtod(mb, const struct ether_vlan_header *);
199         if (mb->m_len < ETHER_HDR_LEN)
200                 return (0);
201         if (eh->evl_encap_proto == htons(ETHERTYPE_VLAN)) {
202                 eth_type = ntohs(eh->evl_proto);
203                 eth_hdr_len = ETHER_HDR_LEN + ETHER_VLAN_ENCAP_LEN;
204         } else {
205                 eth_type = ntohs(eh->evl_encap_proto);
206                 eth_hdr_len = ETHER_HDR_LEN;
207         }
208         if (mb->m_len < eth_hdr_len)
209                 return (0);
210         switch (eth_type) {
211         case ETHERTYPE_IP:
212                 ip = (const struct ip *)(mb->m_data + eth_hdr_len);
213                 if (mb->m_len < eth_hdr_len + sizeof(*ip))
214                         return (0);
215                 if (ip->ip_p != IPPROTO_TCP)
216                         return (0);
217                 ip_hlen = ip->ip_hl << 2;
218                 eth_hdr_len += ip_hlen;
219                 break;
220         case ETHERTYPE_IPV6:
221                 ip6 = (const struct ip6_hdr *)(mb->m_data + eth_hdr_len);
222                 if (mb->m_len < eth_hdr_len + sizeof(*ip6))
223                         return (0);
224                 if (ip6->ip6_nxt != IPPROTO_TCP)
225                         return (0);
226                 eth_hdr_len += sizeof(*ip6);
227                 break;
228         default:
229                 return (0);
230         }
231         if (mb->m_len < eth_hdr_len + sizeof(*th))
232                 return (0);
233         th = (const struct tcphdr *)(mb->m_data + eth_hdr_len);
234         tcp_hlen = th->th_off << 2;
235         eth_hdr_len += tcp_hlen;
236         if (mb->m_len < eth_hdr_len)
237                 return (0);
238         return (eth_hdr_len);
239 }
240
241 /*
242  * The return value is not going back to the stack because of
243  * the drbr
244  */
245 static int
246 mlx5e_sq_xmit(struct mlx5e_sq *sq, struct mbuf **mbp)
247 {
248         bus_dma_segment_t segs[MLX5E_MAX_TX_MBUF_FRAGS];
249         struct mlx5_wqe_data_seg *dseg;
250         struct mlx5e_tx_wqe *wqe;
251         struct ifnet *ifp;
252         int nsegs;
253         int err;
254         int x;
255         struct mbuf *mb = *mbp;
256         u16 ds_cnt;
257         u16 ihs;
258         u16 pi;
259         u8 opcode;
260
261         /*
262          * Return ENOBUFS if the queue is full, this may trigger reinsertion
263          * of the mbuf into the drbr (see mlx5e_xmit_locked)
264          */
265         if (unlikely(!mlx5e_sq_has_room_for(sq, 2 * MLX5_SEND_WQE_MAX_WQEBBS))) {
266                 sq->stats.enobuf++;
267                 return (ENOBUFS);
268         }
269
270         /* Align SQ edge with NOPs to avoid WQE wrap around */
271         pi = ((~sq->pc) & sq->wq.sz_m1);
272         if (pi < (MLX5_SEND_WQE_MAX_WQEBBS - 1)) {
273                 /* Send one multi NOP message instead of many */
274                 mlx5e_send_nop(sq, (pi + 1) * MLX5_SEND_WQEBB_NUM_DS);
275                 pi = ((~sq->pc) & sq->wq.sz_m1);
276                 if (pi < (MLX5_SEND_WQE_MAX_WQEBBS - 1)) {
277                         sq->stats.enobuf++;
278                         return (ENOMEM);
279                 }
280         }
281
282         /* Setup local variables */
283         pi = sq->pc & sq->wq.sz_m1;
284         wqe = mlx5_wq_cyc_get_wqe(&sq->wq, pi);
285         ifp = sq->ifp;
286
287         memset(wqe, 0, sizeof(*wqe));
288
289         /* Send a copy of the frame to the BPF listener, if any */
290         if (ifp != NULL && ifp->if_bpf != NULL)
291                 ETHER_BPF_MTAP(ifp, mb);
292
293         if (mb->m_pkthdr.csum_flags & (CSUM_IP | CSUM_TSO)) {
294                 wqe->eth.cs_flags |= MLX5_ETH_WQE_L3_CSUM;
295         }
296         if (mb->m_pkthdr.csum_flags & (CSUM_TCP | CSUM_UDP | CSUM_UDP_IPV6 | CSUM_TCP_IPV6 | CSUM_TSO)) {
297                 wqe->eth.cs_flags |= MLX5_ETH_WQE_L4_CSUM;
298         }
299         if (wqe->eth.cs_flags == 0) {
300                 sq->stats.csum_offload_none++;
301         }
302         if (mb->m_pkthdr.csum_flags & CSUM_TSO) {
303                 u32 payload_len;
304                 u32 mss = mb->m_pkthdr.tso_segsz;
305                 u32 num_pkts;
306
307                 wqe->eth.mss = cpu_to_be16(mss);
308                 opcode = MLX5_OPCODE_LSO;
309                 ihs = mlx5e_get_header_size(mb);
310                 payload_len = mb->m_pkthdr.len - ihs;
311                 if (payload_len == 0)
312                         num_pkts = 1;
313                 else
314                         num_pkts = DIV_ROUND_UP(payload_len, mss);
315                 sq->mbuf[pi].num_bytes = payload_len + (num_pkts * ihs);
316
317                 sq->stats.tso_packets++;
318                 sq->stats.tso_bytes += payload_len;
319         } else {
320                 opcode = MLX5_OPCODE_SEND;
321                 ihs = mlx5e_get_inline_hdr_size(sq, mb);
322                 sq->mbuf[pi].num_bytes = max_t (unsigned int,
323                     mb->m_pkthdr.len, ETHER_MIN_LEN - ETHER_CRC_LEN);
324         }
325         if (ihs == 0) {
326                 if ((mb->m_flags & M_VLANTAG) != 0) {
327                         wqe->eth.vlan_cmd = htons(0x8000); /* bit 0 CVLAN */
328                         wqe->eth.vlan_hdr = htons(mb->m_pkthdr.ether_vtag);
329                 } else {
330                         wqe->eth.inline_hdr_sz = 0;
331                 }
332         } else {
333                 if ((mb->m_flags & M_VLANTAG) != 0) {
334                         struct ether_vlan_header *eh = (struct ether_vlan_header
335                             *)wqe->eth.inline_hdr_start;
336
337                         /* Range checks */
338                         if (ihs > (MLX5E_MAX_TX_INLINE - ETHER_VLAN_ENCAP_LEN))
339                                 ihs = (MLX5E_MAX_TX_INLINE -
340                                     ETHER_VLAN_ENCAP_LEN);
341                         else if (ihs < ETHER_HDR_LEN) {
342                                 err = EINVAL;
343                                 goto tx_drop;
344                         }
345                         m_copydata(mb, 0, ETHER_HDR_LEN, (caddr_t)eh);
346                         m_adj(mb, ETHER_HDR_LEN);
347                         /* Insert 4 bytes VLAN tag into data stream */
348                         eh->evl_proto = eh->evl_encap_proto;
349                         eh->evl_encap_proto = htons(ETHERTYPE_VLAN);
350                         eh->evl_tag = htons(mb->m_pkthdr.ether_vtag);
351                         /* Copy rest of header data, if any */
352                         m_copydata(mb, 0, ihs - ETHER_HDR_LEN, (caddr_t)(eh +
353                             1));
354                         m_adj(mb, ihs - ETHER_HDR_LEN);
355                         /* Extend header by 4 bytes */
356                         ihs += ETHER_VLAN_ENCAP_LEN;
357                 } else {
358                         m_copydata(mb, 0, ihs, wqe->eth.inline_hdr_start);
359                         m_adj(mb, ihs);
360                 }
361                 wqe->eth.inline_hdr_sz = cpu_to_be16(ihs);
362         }
363
364         ds_cnt = sizeof(*wqe) / MLX5_SEND_WQE_DS;
365         if (ihs > sizeof(wqe->eth.inline_hdr_start)) {
366                 ds_cnt += DIV_ROUND_UP(ihs - sizeof(wqe->eth.inline_hdr_start),
367                     MLX5_SEND_WQE_DS);
368         }
369         dseg = ((struct mlx5_wqe_data_seg *)&wqe->ctrl) + ds_cnt;
370
371         /* Trim off empty mbufs */
372         while (mb->m_len == 0) {
373                 mb = m_free(mb);
374                 /* Check if all data has been inlined */
375                 if (mb == NULL)
376                         goto skip_dma;
377         }
378
379         err = bus_dmamap_load_mbuf_sg(sq->dma_tag, sq->mbuf[pi].dma_map,
380             mb, segs, &nsegs, BUS_DMA_NOWAIT);
381         if (err == EFBIG) {
382                 /*
383                  * Update *mbp before defrag in case it was trimmed in the
384                  * loop above
385                  */
386                 *mbp = mb;
387                 /* Update statistics */
388                 sq->stats.defragged++;
389                 /* Too many mbuf fragments */
390                 mb = m_defrag(*mbp, M_NOWAIT);
391                 if (mb == NULL) {
392                         mb = *mbp;
393                         goto tx_drop;
394                 }
395                 /* Try again */
396                 err = bus_dmamap_load_mbuf_sg(sq->dma_tag, sq->mbuf[pi].dma_map,
397                     mb, segs, &nsegs, BUS_DMA_NOWAIT);
398         }
399         /* Catch errors */
400         if (err != 0)
401                 goto tx_drop;
402
403         for (x = 0; x != nsegs; x++) {
404                 if (segs[x].ds_len == 0)
405                         continue;
406                 dseg->addr = cpu_to_be64((uint64_t)segs[x].ds_addr);
407                 dseg->lkey = sq->mkey_be;
408                 dseg->byte_count = cpu_to_be32((uint32_t)segs[x].ds_len);
409                 dseg++;
410         }
411 skip_dma:
412         ds_cnt = (dseg - ((struct mlx5_wqe_data_seg *)&wqe->ctrl));
413
414         wqe->ctrl.opmod_idx_opcode = cpu_to_be32((sq->pc << 8) | opcode);
415         wqe->ctrl.qpn_ds = cpu_to_be32((sq->sqn << 8) | ds_cnt);
416         if (mlx5e_do_send_cqe(sq))
417                 wqe->ctrl.fm_ce_se = MLX5_WQE_CTRL_CQ_UPDATE;
418         else
419                 wqe->ctrl.fm_ce_se = 0;
420
421         /* Copy data for doorbell */
422         memcpy(sq->doorbell.d32, &wqe->ctrl, sizeof(sq->doorbell.d32));
423
424         /* Store pointer to mbuf */
425         sq->mbuf[pi].mbuf = mb;
426         sq->mbuf[pi].num_wqebbs = DIV_ROUND_UP(ds_cnt, MLX5_SEND_WQEBB_NUM_DS);
427         sq->pc += sq->mbuf[pi].num_wqebbs;
428
429         /* Make sure all mbuf data is written to RAM */
430         if (mb != NULL)
431                 bus_dmamap_sync(sq->dma_tag, sq->mbuf[pi].dma_map, BUS_DMASYNC_PREWRITE);
432
433         sq->stats.packets++;
434         *mbp = NULL;    /* safety clear */
435         return (0);
436
437 tx_drop:
438         sq->stats.dropped++;
439         *mbp = NULL;
440         m_freem(mb);
441         return err;
442 }
443
444 static void
445 mlx5e_poll_tx_cq(struct mlx5e_sq *sq, int budget)
446 {
447         u16 sqcc;
448
449         /*
450          * sq->cc must be updated only after mlx5_cqwq_update_db_record(),
451          * otherwise a cq overrun may occur
452          */
453         sqcc = sq->cc;
454
455         while (budget > 0) {
456                 struct mlx5_cqe64 *cqe;
457                 struct mbuf *mb;
458                 u16 x;
459                 u16 ci;
460
461                 cqe = mlx5e_get_cqe(&sq->cq);
462                 if (!cqe)
463                         break;
464
465                 mlx5_cqwq_pop(&sq->cq.wq);
466
467                 /* update budget according to the event factor */
468                 budget -= sq->cev_factor;
469
470                 for (x = 0; x != sq->cev_factor; x++) {
471                         ci = sqcc & sq->wq.sz_m1;
472                         mb = sq->mbuf[ci].mbuf;
473                         sq->mbuf[ci].mbuf = NULL;       /* Safety clear */
474
475                         if (mb == NULL) {
476                                 if (sq->mbuf[ci].num_bytes == 0) {
477                                         /* NOP */
478                                         sq->stats.nop++;
479                                 }
480                         } else {
481                                 bus_dmamap_sync(sq->dma_tag, sq->mbuf[ci].dma_map,
482                                     BUS_DMASYNC_POSTWRITE);
483                                 bus_dmamap_unload(sq->dma_tag, sq->mbuf[ci].dma_map);
484
485                                 /* Free transmitted mbuf */
486                                 m_freem(mb);
487                         }
488                         sqcc += sq->mbuf[ci].num_wqebbs;
489                 }
490         }
491
492         mlx5_cqwq_update_db_record(&sq->cq.wq);
493
494         /* Ensure cq space is freed before enabling more cqes */
495         wmb();
496
497         sq->cc = sqcc;
498
499         if (sq->sq_tq != NULL &&
500             atomic_cmpset_int(&sq->queue_state, MLX5E_SQ_FULL, MLX5E_SQ_READY))
501                 taskqueue_enqueue(sq->sq_tq, &sq->sq_task);
502 }
503
504 static int
505 mlx5e_xmit_locked(struct ifnet *ifp, struct mlx5e_sq *sq, struct mbuf *mb)
506 {
507         struct mbuf *next;
508         int err = 0;
509
510         if (likely(mb != NULL)) {
511                 /*
512                  * If we can't insert mbuf into drbr, try to xmit anyway.
513                  * We keep the error we got so we could return that after xmit.
514                  */
515                 err = drbr_enqueue(ifp, sq->br, mb);
516         }
517
518         /*
519          * Check if the network interface is closed or if the SQ is
520          * being stopped:
521          */
522         if (unlikely((ifp->if_drv_flags & IFF_DRV_RUNNING) == 0 ||
523             sq->stopped != 0))
524                 return (err);
525
526         /* Process the queue */
527         while ((next = drbr_peek(ifp, sq->br)) != NULL) {
528                 if (mlx5e_sq_xmit(sq, &next) != 0) {
529                         if (next != NULL) {
530                                 drbr_putback(ifp, sq->br, next);
531                                 atomic_store_rel_int(&sq->queue_state, MLX5E_SQ_FULL);
532                                 break;
533                         }
534                 }
535                 drbr_advance(ifp, sq->br);
536         }
537         /* Check if we need to write the doorbell */
538         if (likely(sq->doorbell.d64 != 0)) {
539                 mlx5e_tx_notify_hw(sq, sq->doorbell.d32, 0);
540                 sq->doorbell.d64 = 0;
541         }
542         /*
543          * Check if we need to start the event timer which flushes the
544          * transmit ring on timeout:
545          */
546         if (unlikely(sq->cev_next_state == MLX5E_CEV_STATE_INITIAL &&
547             sq->cev_factor != 1)) {
548                 /* start the timer */
549                 mlx5e_sq_cev_timeout(sq);
550         } else {
551                 /* don't send NOPs yet */
552                 sq->cev_next_state = MLX5E_CEV_STATE_HOLD_NOPS;
553         }
554         return (err);
555 }
556
557 static int
558 mlx5e_xmit_locked_no_br(struct ifnet *ifp, struct mlx5e_sq *sq, struct mbuf *mb)
559 {
560         int err = 0;
561
562         if (unlikely((ifp->if_drv_flags & IFF_DRV_RUNNING) == 0 ||
563             sq->stopped != 0)) {
564                 m_freem(mb);
565                 return (ENETDOWN);
566         }
567
568         /* Do transmit */
569         if (mlx5e_sq_xmit(sq, &mb) != 0) {
570                 /* NOTE: m_freem() is NULL safe */
571                 m_freem(mb);
572                 err = ENOBUFS;
573         }
574
575         /* Check if we need to write the doorbell */
576         if (likely(sq->doorbell.d64 != 0)) {
577                 mlx5e_tx_notify_hw(sq, sq->doorbell.d32, 0);
578                 sq->doorbell.d64 = 0;
579         }
580
581         /*
582          * Check if we need to start the event timer which flushes the
583          * transmit ring on timeout:
584          */
585         if (unlikely(sq->cev_next_state == MLX5E_CEV_STATE_INITIAL &&
586             sq->cev_factor != 1)) {
587                 /* start the timer */
588                 mlx5e_sq_cev_timeout(sq);
589         } else {
590                 /* don't send NOPs yet */
591                 sq->cev_next_state = MLX5E_CEV_STATE_HOLD_NOPS;
592         }
593         return (err);
594 }
595
596 int
597 mlx5e_xmit(struct ifnet *ifp, struct mbuf *mb)
598 {
599         struct mlx5e_sq *sq;
600         int ret;
601
602         sq = mlx5e_select_queue(ifp, mb);
603         if (unlikely(sq == NULL)) {
604                 /* Invalid send queue */
605                 m_freem(mb);
606                 return (ENXIO);
607         }
608
609         if (unlikely(sq->br == NULL)) {
610                 /* rate limited traffic */
611                 mtx_lock(&sq->lock);
612                 ret = mlx5e_xmit_locked_no_br(ifp, sq, mb);
613                 mtx_unlock(&sq->lock);
614         } else if (mtx_trylock(&sq->lock)) {
615                 ret = mlx5e_xmit_locked(ifp, sq, mb);
616                 mtx_unlock(&sq->lock);
617         } else {
618                 ret = drbr_enqueue(ifp, sq->br, mb);
619                 taskqueue_enqueue(sq->sq_tq, &sq->sq_task);
620         }
621
622         return (ret);
623 }
624
625 void
626 mlx5e_tx_cq_comp(struct mlx5_core_cq *mcq)
627 {
628         struct mlx5e_sq *sq = container_of(mcq, struct mlx5e_sq, cq.mcq);
629
630         mtx_lock(&sq->comp_lock);
631         mlx5e_poll_tx_cq(sq, MLX5E_BUDGET_MAX);
632         mlx5e_cq_arm(&sq->cq, MLX5_GET_DOORBELL_LOCK(&sq->priv->doorbell_lock));
633         mtx_unlock(&sq->comp_lock);
634 }
635
636 void
637 mlx5e_tx_que(void *context, int pending)
638 {
639         struct mlx5e_sq *sq = context;
640         struct ifnet *ifp = sq->ifp;
641
642         if (ifp->if_drv_flags & IFF_DRV_RUNNING) {
643                 mtx_lock(&sq->lock);
644                 if (!drbr_empty(ifp, sq->br))
645                         mlx5e_xmit_locked(ifp, sq, NULL);
646                 mtx_unlock(&sq->lock);
647         }
648 }