]> CyberLeo.Net >> Repos - FreeBSD/stable/10.git/blob - sys/dev/mmc/mmcreg.h
MFC r368207,368607:
[FreeBSD/stable/10.git] / sys / dev / mmc / mmcreg.h
1 /*-
2  * Copyright (c) 2006 M. Warner Losh.  All rights reserved.
3  * Copyright (c) 2017 Marius Strobl <marius@FreeBSD.org>
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright
11  *    notice, this list of conditions and the following disclaimer in the
12  *    documentation and/or other materials provided with the distribution.
13  *
14  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
15  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
16  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
17  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
18  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
19  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
20  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
21  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
22  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
23  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
24  *
25  * Portions of this software may have been developed with reference to
26  * the SD Simplified Specification.  The following disclaimer may apply:
27  *
28  * The following conditions apply to the release of the simplified
29  * specification ("Simplified Specification") by the SD Card Association and
30  * the SD Group. The Simplified Specification is a subset of the complete SD
31  * Specification which is owned by the SD Card Association and the SD
32  * Group. This Simplified Specification is provided on a non-confidential
33  * basis subject to the disclaimers below. Any implementation of the
34  * Simplified Specification may require a license from the SD Card
35  * Association, SD Group, SD-3C LLC or other third parties.
36  *
37  * Disclaimers:
38  *
39  * The information contained in the Simplified Specification is presented only
40  * as a standard specification for SD Cards and SD Host/Ancillary products and
41  * is provided "AS-IS" without any representations or warranties of any
42  * kind. No responsibility is assumed by the SD Group, SD-3C LLC or the SD
43  * Card Association for any damages, any infringements of patents or other
44  * right of the SD Group, SD-3C LLC, the SD Card Association or any third
45  * parties, which may result from its use. No license is granted by
46  * implication, estoppel or otherwise under any patent or other rights of the
47  * SD Group, SD-3C LLC, the SD Card Association or any third party. Nothing
48  * herein shall be construed as an obligation by the SD Group, the SD-3C LLC
49  * or the SD Card Association to disclose or distribute any technical
50  * information, know-how or other confidential information to any third party.
51  *
52  * $FreeBSD$
53  */
54
55 #ifndef DEV_MMC_MMCREG_H
56 #define DEV_MMC_MMCREG_H
57
58 /*
59  * This file contains the register definitions for the mmc and sd busses.
60  * They are taken from publicly available sources.
61  */
62
63 struct mmc_data;
64 struct mmc_request;
65
66 struct mmc_command {
67         uint32_t        opcode;
68         uint32_t        arg;
69         uint32_t        resp[4];
70         uint32_t        flags;          /* Expected responses */
71 #define MMC_RSP_PRESENT (1ul << 0)      /* Response */
72 #define MMC_RSP_136     (1ul << 1)      /* 136 bit response */
73 #define MMC_RSP_CRC     (1ul << 2)      /* Expect valid crc */
74 #define MMC_RSP_BUSY    (1ul << 3)      /* Card may send busy */
75 #define MMC_RSP_OPCODE  (1ul << 4)      /* Response include opcode */
76 #define MMC_RSP_MASK    0x1ful
77 #define MMC_CMD_AC      (0ul << 5)      /* Addressed Command, no data */
78 #define MMC_CMD_ADTC    (1ul << 5)      /* Addressed Data transfer cmd */
79 #define MMC_CMD_BC      (2ul << 5)      /* Broadcast command, no response */
80 #define MMC_CMD_BCR     (3ul << 5)      /* Broadcast command with response */
81 #define MMC_CMD_MASK    (3ul << 5)
82
83 /* Possible response types defined in the standard: */
84 #define MMC_RSP_NONE    (0)
85 #define MMC_RSP_R1      (MMC_RSP_PRESENT | MMC_RSP_CRC | MMC_RSP_OPCODE)
86 #define MMC_RSP_R1B     (MMC_RSP_PRESENT | MMC_RSP_CRC | MMC_RSP_OPCODE | MMC_RSP_BUSY)
87 #define MMC_RSP_R2      (MMC_RSP_PRESENT | MMC_RSP_136 | MMC_RSP_CRC)
88 #define MMC_RSP_R3      (MMC_RSP_PRESENT)
89 #define MMC_RSP_R4      (MMC_RSP_PRESENT)
90 #define MMC_RSP_R5      (MMC_RSP_PRESENT | MMC_RSP_CRC | MMC_RSP_OPCODE)
91 #define MMC_RSP_R5B     (MMC_RSP_PRESENT | MMC_RSP_CRC | MMC_RSP_OPCODE | MMC_RSP_BUSY)
92 #define MMC_RSP_R6      (MMC_RSP_PRESENT | MMC_RSP_CRC | MMC_RSP_OPCODE)
93 #define MMC_RSP_R7      (MMC_RSP_PRESENT | MMC_RSP_CRC | MMC_RSP_OPCODE)
94 #define MMC_RSP(x)      ((x) & MMC_RSP_MASK)
95         uint32_t        retries;
96         uint32_t        error;
97 #define MMC_ERR_NONE    0
98 #define MMC_ERR_TIMEOUT 1
99 #define MMC_ERR_BADCRC  2
100 #define MMC_ERR_FIFO    3
101 #define MMC_ERR_FAILED  4
102 #define MMC_ERR_INVALID 5
103 #define MMC_ERR_NO_MEMORY 6
104 #define MMC_ERR_MAX     6
105         struct mmc_data *data;          /* Data segment with cmd */
106         struct mmc_request *mrq;        /* backpointer to request */
107 };
108
109 /*
110  * R1 responses
111  *
112  * Types (per SD 2.0 standard)
113  *      e : error bit
114  *      s : status bit
115  *      r : detected and set for the actual command response
116  *      x : Detected and set during command execution.  The host can get
117  *          the status by issuing a command with R1 response.
118  *
119  * Clear Condition (per SD 2.0 standard)
120  *      a : according to the card current state.
121  *      b : always related to the previous command.  reception of a valid
122  *          command will clear it (with a delay of one command).
123  *      c : clear by read
124  */
125 #define R1_OUT_OF_RANGE (1u << 31)              /* erx, c */
126 #define R1_ADDRESS_ERROR (1u << 30)             /* erx, c */
127 #define R1_BLOCK_LEN_ERROR (1u << 29)           /* erx, c */
128 #define R1_ERASE_SEQ_ERROR (1u << 28)           /* er, c */
129 #define R1_ERASE_PARAM (1u << 27)               /* erx, c */
130 #define R1_WP_VIOLATION (1u << 26)              /* erx, c */
131 #define R1_CARD_IS_LOCKED (1u << 25)            /* sx, a */
132 #define R1_LOCK_UNLOCK_FAILED (1u << 24)        /* erx, c */
133 #define R1_COM_CRC_ERROR (1u << 23)             /* er, b */
134 #define R1_ILLEGAL_COMMAND (1u << 22)           /* er, b */
135 #define R1_CARD_ECC_FAILED (1u << 21)           /* erx, c */
136 #define R1_CC_ERROR (1u << 20)                  /* erx, c */
137 #define R1_ERROR (1u << 19)                     /* erx, c */
138 #define R1_CSD_OVERWRITE (1u << 16)             /* erx, c */
139 #define R1_WP_ERASE_SKIP (1u << 15)             /* erx, c */
140 #define R1_CARD_ECC_DISABLED (1u << 14)         /* sx, a */
141 #define R1_ERASE_RESET (1u << 13)               /* sr, c */
142 #define R1_CURRENT_STATE_MASK (0xfu << 9)       /* sx, b */
143 #define R1_READY_FOR_DATA (1u << 8)             /* sx, a */
144 #define R1_SWITCH_ERROR (1u << 7)               /* sx, c */
145 #define R1_APP_CMD (1u << 5)                    /* sr, c */
146 #define R1_AKE_SEQ_ERROR (1u << 3)              /* er, c */
147 #define R1_STATUS(x)            ((x) & 0xFFFFE000)
148 #define R1_CURRENT_STATE(x)     (((x) & R1_CURRENT_STATE_MASK) >> 9)
149 #define R1_STATE_IDLE   0
150 #define R1_STATE_READY  1
151 #define R1_STATE_IDENT  2
152 #define R1_STATE_STBY   3
153 #define R1_STATE_TRAN   4
154 #define R1_STATE_DATA   5
155 #define R1_STATE_RCV    6
156 #define R1_STATE_PRG    7
157 #define R1_STATE_DIS    8
158
159 struct mmc_data {
160         size_t len;             /* size of the data */
161         size_t xfer_len;
162         void *data;             /* data buffer */
163         uint32_t        flags;
164 #define MMC_DATA_WRITE  (1UL << 0)
165 #define MMC_DATA_READ   (1UL << 1)
166 #define MMC_DATA_STREAM (1UL << 2)
167 #define MMC_DATA_MULTI  (1UL << 3)
168         struct mmc_request *mrq;
169 };
170
171 struct mmc_request {
172         struct mmc_command *cmd;
173         struct mmc_command *stop;
174         void (*done)(struct mmc_request *); /* Completion function */
175         void *done_data;                /* requestor set data */
176         uint32_t flags;
177 #define MMC_REQ_DONE    1
178 #define MMC_TUNE_DONE   2
179 };
180
181 /* Command definitions */
182
183 /* Class 0 and 1: Basic commands & read stream commands */
184 #define MMC_GO_IDLE_STATE       0
185 #define MMC_SEND_OP_COND        1
186 #define MMC_ALL_SEND_CID        2
187 #define MMC_SET_RELATIVE_ADDR   3
188 #define SD_SEND_RELATIVE_ADDR   3
189 #define MMC_SET_DSR             4
190 #define MMC_SLEEP_AWAKE         5
191 #define MMC_SWITCH_FUNC         6
192 #define  MMC_SWITCH_FUNC_CMDS    0
193 #define  MMC_SWITCH_FUNC_SET     1
194 #define  MMC_SWITCH_FUNC_CLR     2
195 #define  MMC_SWITCH_FUNC_WR      3
196 #define MMC_SELECT_CARD         7
197 #define MMC_DESELECT_CARD       7
198 #define MMC_SEND_EXT_CSD        8
199 #define SD_SEND_IF_COND         8
200 #define MMC_SEND_CSD            9
201 #define MMC_SEND_CID            10
202 #define MMC_READ_DAT_UNTIL_STOP 11
203 #define MMC_STOP_TRANSMISSION   12
204 #define MMC_SEND_STATUS         13
205 #define MMC_BUSTEST_R           14
206 #define MMC_GO_INACTIVE_STATE   15
207 #define MMC_BUSTEST_W           19
208
209 /* Class 2: Block oriented read commands */
210 #define MMC_SET_BLOCKLEN        16
211 #define MMC_READ_SINGLE_BLOCK   17
212 #define MMC_READ_MULTIPLE_BLOCK 18
213 #define MMC_SEND_TUNING_BLOCK   19
214 #define MMC_SEND_TUNING_BLOCK_HS200 21
215
216 /* Class 3: Stream write commands */
217 #define MMC_WRITE_DAT_UNTIL_STOP 20
218                         /* reserved: 22 */
219
220 /* Class 4: Block oriented write commands */
221 #define MMC_SET_BLOCK_COUNT     23
222 #define MMC_WRITE_BLOCK         24
223 #define MMC_WRITE_MULTIPLE_BLOCK 25
224 #define MMC_PROGARM_CID         26
225 #define MMC_PROGRAM_CSD         27
226
227 /* Class 6: Block oriented write protection commands */
228 #define MMC_SET_WRITE_PROT      28
229 #define MMC_CLR_WRITE_PROT      29
230 #define MMC_SEND_WRITE_PROT     30
231                         /* reserved: 31 */
232
233 /* Class 5: Erase commands */
234 #define SD_ERASE_WR_BLK_START   32
235 #define SD_ERASE_WR_BLK_END     33
236                         /* 34 -- reserved old command */
237 #define MMC_ERASE_GROUP_START   35
238 #define MMC_ERASE_GROUP_END     36
239                         /* 37 -- reserved old command */
240 #define MMC_ERASE               38
241 #define  MMC_ERASE_ERASE        0x00000000
242 #define  MMC_ERASE_TRIM         0x00000001
243 #define  MMC_ERASE_FULE         0x00000002
244 #define  MMC_ERASE_DISCARD      0x00000003
245 #define  MMC_ERASE_SECURE_ERASE 0x80000000
246 #define  MMC_ERASE_SECURE_TRIM1 0x80000001
247 #define  MMC_ERASE_SECURE_TRIM2 0x80008000
248
249 /* Class 9: I/O mode commands */
250 #define MMC_FAST_IO             39
251 #define MMC_GO_IRQ_STATE        40
252                         /* reserved: 41 */
253
254 /* Class 7: Lock card */
255 #define MMC_LOCK_UNLOCK         42
256                         /* reserved: 43 */
257                         /* reserved: 44 */
258                         /* reserved: 45 */
259                         /* reserved: 46 */
260                         /* reserved: 47 */
261                         /* reserved: 48 */
262                         /* reserved: 49 */
263                         /* reserved: 50 */
264                         /* reserved: 51 */
265                         /* reserved: 54 */
266
267 /* Class 8: Application specific commands */
268 #define MMC_APP_CMD             55
269 #define MMC_GEN_CMD             56
270                         /* reserved: 57 */
271                         /* reserved: 58 */
272                         /* reserved: 59 */
273                         /* reserved for mfg: 60 */
274                         /* reserved for mfg: 61 */
275                         /* reserved for mfg: 62 */
276                         /* reserved for mfg: 63 */
277
278 /* Class 9: I/O cards (sd) */
279 #define SD_IO_RW_DIRECT         52
280 #define SD_IO_RW_EXTENDED       53
281
282 /* Class 10: Switch function commands */
283 #define SD_SWITCH_FUNC          6
284                         /* reserved: 34 */
285                         /* reserved: 35 */
286                         /* reserved: 36 */
287                         /* reserved: 37 */
288                         /* reserved: 50 */
289                         /* reserved: 57 */
290
291 /* Application specific commands for SD */
292 #define ACMD_SET_BUS_WIDTH      6
293 #define ACMD_SD_STATUS          13
294 #define ACMD_SEND_NUM_WR_BLOCKS 22
295 #define ACMD_SET_WR_BLK_ERASE_COUNT 23
296 #define ACMD_SD_SEND_OP_COND    41
297 #define ACMD_SET_CLR_CARD_DETECT 42
298 #define ACMD_SEND_SCR           51
299
300 /*
301  * EXT_CSD fields
302  */
303 #define EXT_CSD_FLUSH_CACHE     32      /* W/E */
304 #define EXT_CSD_CACHE_CTRL      33      /* R/W/E */
305 #define EXT_CSD_EXT_PART_ATTR   52      /* R/W, 2 bytes */
306 #define EXT_CSD_ENH_START_ADDR  136     /* R/W, 4 bytes */
307 #define EXT_CSD_ENH_SIZE_MULT   140     /* R/W, 3 bytes */
308 #define EXT_CSD_GP_SIZE_MULT    143     /* R/W, 12 bytes */
309 #define EXT_CSD_PART_SET        155     /* R/W */
310 #define EXT_CSD_PART_ATTR       156     /* R/W */
311 #define EXT_CSD_PART_SUPPORT    160     /* RO */
312 #define EXT_CSD_RPMB_MULT       168     /* RO */
313 #define EXT_CSD_BOOT_WP_STATUS  174     /* RO */
314 #define EXT_CSD_ERASE_GRP_DEF   175     /* R/W */
315 #define EXT_CSD_PART_CONFIG     179     /* R/W */
316 #define EXT_CSD_BUS_WIDTH       183     /* R/W */
317 #define EXT_CSD_STROBE_SUPPORT  184     /* RO */
318 #define EXT_CSD_HS_TIMING       185     /* R/W */
319 #define EXT_CSD_POWER_CLASS     187     /* R/W */
320 #define EXT_CSD_CARD_TYPE       196     /* RO */
321 #define EXT_CSD_DRIVER_STRENGTH 197     /* RO */
322 #define EXT_CSD_REV             192     /* RO */
323 #define EXT_CSD_PART_SWITCH_TO  199     /* RO */
324 #define EXT_CSD_PWR_CL_52_195   200     /* RO */
325 #define EXT_CSD_PWR_CL_26_195   201     /* RO */
326 #define EXT_CSD_PWR_CL_52_360   202     /* RO */
327 #define EXT_CSD_PWR_CL_26_360   203     /* RO */
328 #define EXT_CSD_SEC_CNT         212     /* RO, 4 bytes */
329 #define EXT_CSD_HC_WP_GRP_SIZE  221     /* RO */
330 #define EXT_CSD_ERASE_TO_MULT   223     /* RO */
331 #define EXT_CSD_ERASE_GRP_SIZE  224     /* RO */
332 #define EXT_CSD_BOOT_SIZE_MULT  226     /* RO */
333 #define EXT_CSD_SEC_FEATURE_SUPPORT 231 /* RO */
334 #define EXT_CSD_PWR_CL_200_195  236     /* RO */
335 #define EXT_CSD_PWR_CL_200_360  237     /* RO */
336 #define EXT_CSD_PWR_CL_52_195_DDR 238   /* RO */
337 #define EXT_CSD_PWR_CL_52_360_DDR 239   /* RO */
338 #define EXT_CSD_CACHE_FLUSH_POLICY 249  /* RO */
339 #define EXT_CSD_GEN_CMD6_TIME   248     /* RO */
340 #define EXT_CSD_CACHE_SIZE      249     /* RO, 4 bytes */
341 #define EXT_CSD_PWR_CL_200_360_DDR 253  /* RO */
342
343 /*
344  * EXT_CSD field definitions
345  */
346 #define EXT_CSD_FLUSH_CACHE_FLUSH       0x01
347 #define EXT_CSD_FLUSH_CACHE_BARRIER     0x02
348
349 #define EXT_CSD_CACHE_CTRL_CACHE_EN     0x01
350
351 #define EXT_CSD_EXT_PART_ATTR_DEFAULT           0x0
352 #define EXT_CSD_EXT_PART_ATTR_SYSTEMCODE        0x1
353 #define EXT_CSD_EXT_PART_ATTR_NPERSISTENT       0x2
354
355 #define EXT_CSD_PART_SET_COMPLETED              0x01
356
357 #define EXT_CSD_PART_ATTR_ENH_USR               0x01
358 #define EXT_CSD_PART_ATTR_ENH_GP0               0x02
359 #define EXT_CSD_PART_ATTR_ENH_GP1               0x04
360 #define EXT_CSD_PART_ATTR_ENH_GP2               0x08
361 #define EXT_CSD_PART_ATTR_ENH_GP3               0x10
362 #define EXT_CSD_PART_ATTR_ENH_MASK              0x1f
363
364 #define EXT_CSD_PART_SUPPORT_EN                 0x01
365 #define EXT_CSD_PART_SUPPORT_ENH_ATTR_EN        0x02
366 #define EXT_CSD_PART_SUPPORT_EXT_ATTR_EN        0x04
367
368 #define EXT_CSD_BOOT_WP_STATUS_BOOT0_PWR        0x01
369 #define EXT_CSD_BOOT_WP_STATUS_BOOT0_PERM       0x02
370 #define EXT_CSD_BOOT_WP_STATUS_BOOT0_MASK       0x03
371 #define EXT_CSD_BOOT_WP_STATUS_BOOT1_PWR        0x04
372 #define EXT_CSD_BOOT_WP_STATUS_BOOT1_PERM       0x08
373 #define EXT_CSD_BOOT_WP_STATUS_BOOT1_MASK       0x0c
374
375 #define EXT_CSD_ERASE_GRP_DEF_EN        0x01
376
377 #define EXT_CSD_PART_CONFIG_ACC_DEFAULT 0x00
378 #define EXT_CSD_PART_CONFIG_ACC_BOOT0   0x01
379 #define EXT_CSD_PART_CONFIG_ACC_BOOT1   0x02
380 #define EXT_CSD_PART_CONFIG_ACC_RPMB    0x03
381 #define EXT_CSD_PART_CONFIG_ACC_GP0     0x04
382 #define EXT_CSD_PART_CONFIG_ACC_GP1     0x05
383 #define EXT_CSD_PART_CONFIG_ACC_GP2     0x06
384 #define EXT_CSD_PART_CONFIG_ACC_GP3     0x07
385 #define EXT_CSD_PART_CONFIG_ACC_MASK    0x07
386 #define EXT_CSD_PART_CONFIG_BOOT0       0x08
387 #define EXT_CSD_PART_CONFIG_BOOT1       0x10
388 #define EXT_CSD_PART_CONFIG_BOOT_USR    0x38
389 #define EXT_CSD_PART_CONFIG_BOOT_MASK   0x38
390 #define EXT_CSD_PART_CONFIG_BOOT_ACK    0x40
391
392 #define EXT_CSD_CMD_SET_NORMAL          1
393 #define EXT_CSD_CMD_SET_SECURE          2
394 #define EXT_CSD_CMD_SET_CPSECURE        4
395
396 #define EXT_CSD_HS_TIMING_BC            0
397 #define EXT_CSD_HS_TIMING_HS            1
398 #define EXT_CSD_HS_TIMING_HS200         2
399 #define EXT_CSD_HS_TIMING_HS400         3
400 #define EXT_CSD_HS_TIMING_DRV_STR_SHIFT 4
401
402 #define EXT_CSD_POWER_CLASS_8BIT_MASK   0xf0
403 #define EXT_CSD_POWER_CLASS_8BIT_SHIFT  4
404 #define EXT_CSD_POWER_CLASS_4BIT_MASK   0x0f
405 #define EXT_CSD_POWER_CLASS_4BIT_SHIFT  0
406
407 #define EXT_CSD_CARD_TYPE_HS_26         0x0001
408 #define EXT_CSD_CARD_TYPE_HS_52         0x0002
409 #define EXT_CSD_CARD_TYPE_DDR_52_1_8V   0x0004
410 #define EXT_CSD_CARD_TYPE_DDR_52_1_2V   0x0008
411 #define EXT_CSD_CARD_TYPE_HS200_1_8V    0x0010
412 #define EXT_CSD_CARD_TYPE_HS200_1_2V    0x0020
413 #define EXT_CSD_CARD_TYPE_HS400_1_8V    0x0040
414 #define EXT_CSD_CARD_TYPE_HS400_1_2V    0x0080
415
416 #define EXT_CSD_BUS_WIDTH_1     0
417 #define EXT_CSD_BUS_WIDTH_4     1
418 #define EXT_CSD_BUS_WIDTH_8     2
419 #define EXT_CSD_BUS_WIDTH_4_DDR 5
420 #define EXT_CSD_BUS_WIDTH_8_DDR 6
421 #define EXT_CSD_BUS_WIDTH_ES    0x80
422
423 #define EXT_CSD_STROBE_SUPPORT_EN       0x01
424
425 #define EXT_CSD_SEC_FEATURE_SUPPORT_ER_EN       0x01
426 #define EXT_CSD_SEC_FEATURE_SUPPORT_BD_BLK_EN   0x04
427 #define EXT_CSD_SEC_FEATURE_SUPPORT_GB_CL_EN    0x10
428 #define EXT_CSD_SEC_FEATURE_SUPPORT_SANITIZE    0x40
429
430 #define EXT_CSD_CACHE_FLUSH_POLICY_FIFO 0x01
431
432 /*
433  * Vendor specific EXT_CSD fields
434  */
435 /* SanDisk iNAND */
436 #define EXT_CSD_INAND_CMD38                     113
437 #define  EXT_CSD_INAND_CMD38_ERASE              0x00
438 #define  EXT_CSD_INAND_CMD38_TRIM               0x01
439 #define  EXT_CSD_INAND_CMD38_SECURE_ERASE       0x80
440 #define  EXT_CSD_INAND_CMD38_SECURE_TRIM1       0x81
441 #define  EXT_CSD_INAND_CMD38_SECURE_TRIM2       0x82
442
443 #define MMC_TYPE_HS_26_MAX              26000000
444 #define MMC_TYPE_HS_52_MAX              52000000
445 #define MMC_TYPE_DDR52_MAX              52000000
446 #define MMC_TYPE_HS200_HS400ES_MAX      200000000
447
448 /*
449  * SD bus widths
450  */
451 #define SD_BUS_WIDTH_1          0
452 #define SD_BUS_WIDTH_4          2
453
454 /*
455  * SD Switch
456  */
457 #define SD_SWITCH_MODE_CHECK    0
458 #define SD_SWITCH_MODE_SET      1
459 #define SD_SWITCH_GROUP1        0
460 #define SD_SWITCH_NORMAL_MODE   0
461 #define SD_SWITCH_HS_MODE       1
462 #define SD_SWITCH_SDR50_MODE    2
463 #define SD_SWITCH_SDR104_MODE   3
464 #define SD_SWITCH_DDR50         4
465 #define SD_SWITCH_NOCHANGE      0xF
466
467 #define SD_CLR_CARD_DETECT      0
468 #define SD_SET_CARD_DETECT      1
469
470 #define SD_HS_MAX               50000000
471 #define SD_DDR50_MAX            50000000
472 #define SD_SDR12_MAX            25000000
473 #define SD_SDR25_MAX            50000000
474 #define SD_SDR50_MAX            100000000
475 #define SD_SDR104_MAX           208000000
476
477 /* Specifications require 400 kHz max. during ID phase. */
478 #define SD_MMC_CARD_ID_FREQUENCY        400000
479
480 /* OCR bits */
481
482 /*
483  * in SD 2.0 spec, bits 8-14 are now marked reserved
484  * Low voltage in SD2.0 spec is bit 7, TBD voltage
485  * Low voltage in MC 3.31 spec is bit 7, 1.65-1.95V
486  * Specs prior to  MMC 3.31 defined bits 0-7 as voltages down to 1.5V.
487  * 3.31 redefined them to be reserved and also said that cards had to
488  * support the 2.7-3.6V and fixed the OCR to be 0xfff8000 for high voltage
489  * cards.  MMC 4.0 says that a dual voltage card responds with 0xfff8080.
490  * Looks like the fine-grained control of the voltage tolerance ranges
491  * was abandoned.
492  *
493  * The MMC_OCR_CCS appears to be valid for only SD cards.
494  */
495 #define MMC_OCR_VOLTAGE 0x3fffffffU     /* Vdd Voltage mask */
496 #define MMC_OCR_LOW_VOLTAGE (1u << 7)   /* Low Voltage Range -- tbd */
497 #define MMC_OCR_MIN_VOLTAGE_SHIFT       7
498 #define MMC_OCR_200_210 (1U << 8)       /* Vdd voltage 2.00 ~ 2.10 */
499 #define MMC_OCR_210_220 (1U << 9)       /* Vdd voltage 2.10 ~ 2.20 */
500 #define MMC_OCR_220_230 (1U << 10)      /* Vdd voltage 2.20 ~ 2.30 */
501 #define MMC_OCR_230_240 (1U << 11)      /* Vdd voltage 2.30 ~ 2.40 */
502 #define MMC_OCR_240_250 (1U << 12)      /* Vdd voltage 2.40 ~ 2.50 */
503 #define MMC_OCR_250_260 (1U << 13)      /* Vdd voltage 2.50 ~ 2.60 */
504 #define MMC_OCR_260_270 (1U << 14)      /* Vdd voltage 2.60 ~ 2.70 */
505 #define MMC_OCR_270_280 (1U << 15)      /* Vdd voltage 2.70 ~ 2.80 */
506 #define MMC_OCR_280_290 (1U << 16)      /* Vdd voltage 2.80 ~ 2.90 */
507 #define MMC_OCR_290_300 (1U << 17)      /* Vdd voltage 2.90 ~ 3.00 */
508 #define MMC_OCR_300_310 (1U << 18)      /* Vdd voltage 3.00 ~ 3.10 */
509 #define MMC_OCR_310_320 (1U << 19)      /* Vdd voltage 3.10 ~ 3.20 */
510 #define MMC_OCR_320_330 (1U << 20)      /* Vdd voltage 3.20 ~ 3.30 */
511 #define MMC_OCR_330_340 (1U << 21)      /* Vdd voltage 3.30 ~ 3.40 */
512 #define MMC_OCR_340_350 (1U << 22)      /* Vdd voltage 3.40 ~ 3.50 */
513 #define MMC_OCR_350_360 (1U << 23)      /* Vdd voltage 3.50 ~ 3.60 */
514 #define MMC_OCR_MAX_VOLTAGE_SHIFT       23
515 #define MMC_OCR_S18R    (1U << 24)      /* Switching to 1.8 V requested (SD) */
516 #define MMC_OCR_S18A    MMC_OCR_S18R    /* Switching to 1.8 V accepted (SD) */
517 #define MMC_OCR_XPC     (1U << 28)      /* SDXC Power Control */
518 #define MMC_OCR_ACCESS_MODE_BYTE (0U << 29) /* Access Mode Byte (MMC) */
519 #define MMC_OCR_ACCESS_MODE_SECT (1U << 29) /* Access Mode Sector (MMC) */
520 #define MMC_OCR_ACCESS_MODE_MASK (3U << 29)
521 #define MMC_OCR_CCS     (1u << 30)      /* Card Capacity status (SD vs SDHC) */
522 #define MMC_OCR_CARD_BUSY (1U << 31)    /* Card Power up status */
523
524 /* CSD -- decoded structure */
525 struct mmc_cid {
526         uint32_t mid;
527         char pnm[8];
528         uint32_t psn;
529         uint16_t oid;
530         uint16_t mdt_year;
531         uint8_t mdt_month;
532         uint8_t prv;
533         uint8_t fwrev;
534 };
535
536 struct mmc_csd {
537         uint8_t csd_structure;
538         uint8_t spec_vers;
539         uint16_t ccc;
540         uint16_t tacc;
541         uint32_t nsac;
542         uint32_t r2w_factor;
543         uint32_t tran_speed;
544         uint32_t read_bl_len;
545         uint32_t write_bl_len;
546         uint32_t vdd_r_curr_min;
547         uint32_t vdd_r_curr_max;
548         uint32_t vdd_w_curr_min;
549         uint32_t vdd_w_curr_max;
550         uint32_t wp_grp_size;
551         uint32_t erase_sector;
552         uint64_t capacity;
553         unsigned int read_bl_partial:1,
554             read_blk_misalign:1,
555             write_bl_partial:1,
556             write_blk_misalign:1,
557             dsr_imp:1,
558             erase_blk_en:1,
559             wp_grp_enable:1;
560 };
561
562 struct mmc_scr {
563         unsigned char           sda_vsn;
564         unsigned char           bus_widths;
565 #define SD_SCR_BUS_WIDTH_1      (1 << 0)
566 #define SD_SCR_BUS_WIDTH_4      (1 << 2)
567 };
568
569 struct mmc_sd_status {
570         uint8_t                 bus_width;
571         uint8_t                 secured_mode;
572         uint16_t                card_type;
573         uint16_t                prot_area;
574         uint8_t                 speed_class;
575         uint8_t                 perf_move;
576         uint8_t                 au_size;
577         uint16_t                erase_size;
578         uint8_t                 erase_timeout;
579         uint8_t                 erase_offset;
580 };
581
582 struct mmc_quirk {
583         uint32_t mid;
584 #define MMC_QUIRK_MID_ANY       ((uint32_t)-1)
585         uint16_t oid;
586 #define MMC_QUIRK_OID_ANY       ((uint16_t)-1)
587         const char *pnm;
588         uint32_t quirks;
589 #define MMC_QUIRK_INAND_CMD38   0x0001
590 #define MMC_QUIRK_BROKEN_TRIM   0x0002
591 };
592
593 #define MMC_QUIRKS_FMT          "\020" "\001INAND_CMD38" "\002BROKEN_TRIM"
594
595 /*
596  * Various MMC/SD constants
597  */
598 #define MMC_BOOT_RPMB_BLOCK_SIZE        (128 * 1024)
599
600 #define MMC_EXTCSD_SIZE 512
601
602 #define MMC_PART_GP_MAX 4
603 #define MMC_PART_MAX    8
604
605 #define MMC_TUNING_MAX          64      /* Maximum tuning iterations */
606 #define MMC_TUNING_LEN          64      /* Size of tuning data */
607 #define MMC_TUNING_LEN_HS200    128     /* Size of tuning data in HS200 mode */
608
609 /*
610  * Older versions of the MMC standard had a variable sector size.  However,
611  * I've been able to find no old MMC or SD cards that have a non 512
612  * byte sector size anywhere, so we assume that such cards are very rare
613  * and only note their existance in passing here...
614  */
615 #define MMC_SECTOR_SIZE 512
616
617 #endif /* DEV_MMCREG_H */