]> CyberLeo.Net >> Repos - FreeBSD/releng/10.0.git/blob - contrib/llvm/lib/Target/X86/X86InstrSSE.td
- Copy stable/10 (r259064) to releng/10.0 as part of the
[FreeBSD/releng/10.0.git] / contrib / llvm / lib / Target / X86 / X86InstrSSE.td
1 //===-- X86InstrSSE.td - SSE Instruction Set ---------------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 class OpndItins<InstrItinClass arg_rr, InstrItinClass arg_rm> {
17   InstrItinClass rr = arg_rr;
18   InstrItinClass rm = arg_rm;
19   // InstrSchedModel info.
20   X86FoldableSchedWrite Sched = WriteFAdd;
21 }
22
23 class SizeItins<OpndItins arg_s, OpndItins arg_d> {
24   OpndItins s = arg_s;
25   OpndItins d = arg_d;
26 }
27
28
29 class ShiftOpndItins<InstrItinClass arg_rr, InstrItinClass arg_rm,
30   InstrItinClass arg_ri> {
31   InstrItinClass rr = arg_rr;
32   InstrItinClass rm = arg_rm;
33   InstrItinClass ri = arg_ri;
34 }
35
36
37 // scalar
38 let Sched = WriteFAdd in {
39 def SSE_ALU_F32S : OpndItins<
40   IIC_SSE_ALU_F32S_RR, IIC_SSE_ALU_F32S_RM
41 >;
42
43 def SSE_ALU_F64S : OpndItins<
44   IIC_SSE_ALU_F64S_RR, IIC_SSE_ALU_F64S_RM
45 >;
46 }
47
48 def SSE_ALU_ITINS_S : SizeItins<
49   SSE_ALU_F32S, SSE_ALU_F64S
50 >;
51
52 let Sched = WriteFMul in {
53 def SSE_MUL_F32S : OpndItins<
54   IIC_SSE_MUL_F32S_RR, IIC_SSE_MUL_F64S_RM
55 >;
56
57 def SSE_MUL_F64S : OpndItins<
58   IIC_SSE_MUL_F64S_RR, IIC_SSE_MUL_F64S_RM
59 >;
60 }
61
62 def SSE_MUL_ITINS_S : SizeItins<
63   SSE_MUL_F32S, SSE_MUL_F64S
64 >;
65
66 let Sched = WriteFDiv in {
67 def SSE_DIV_F32S : OpndItins<
68   IIC_SSE_DIV_F32S_RR, IIC_SSE_DIV_F64S_RM
69 >;
70
71 def SSE_DIV_F64S : OpndItins<
72   IIC_SSE_DIV_F64S_RR, IIC_SSE_DIV_F64S_RM
73 >;
74 }
75
76 def SSE_DIV_ITINS_S : SizeItins<
77   SSE_DIV_F32S, SSE_DIV_F64S
78 >;
79
80 // parallel
81 let Sched = WriteFAdd in {
82 def SSE_ALU_F32P : OpndItins<
83   IIC_SSE_ALU_F32P_RR, IIC_SSE_ALU_F32P_RM
84 >;
85
86 def SSE_ALU_F64P : OpndItins<
87   IIC_SSE_ALU_F64P_RR, IIC_SSE_ALU_F64P_RM
88 >;
89 }
90
91 def SSE_ALU_ITINS_P : SizeItins<
92   SSE_ALU_F32P, SSE_ALU_F64P
93 >;
94
95 let Sched = WriteFMul in {
96 def SSE_MUL_F32P : OpndItins<
97   IIC_SSE_MUL_F32P_RR, IIC_SSE_MUL_F64P_RM
98 >;
99
100 def SSE_MUL_F64P : OpndItins<
101   IIC_SSE_MUL_F64P_RR, IIC_SSE_MUL_F64P_RM
102 >;
103 }
104
105 def SSE_MUL_ITINS_P : SizeItins<
106   SSE_MUL_F32P, SSE_MUL_F64P
107 >;
108
109 let Sched = WriteFDiv in {
110 def SSE_DIV_F32P : OpndItins<
111   IIC_SSE_DIV_F32P_RR, IIC_SSE_DIV_F64P_RM
112 >;
113
114 def SSE_DIV_F64P : OpndItins<
115   IIC_SSE_DIV_F64P_RR, IIC_SSE_DIV_F64P_RM
116 >;
117 }
118
119 def SSE_DIV_ITINS_P : SizeItins<
120   SSE_DIV_F32P, SSE_DIV_F64P
121 >;
122
123 def SSE_BIT_ITINS_P : OpndItins<
124   IIC_SSE_BIT_P_RR, IIC_SSE_BIT_P_RM
125 >;
126
127 let Sched = WriteVecALU in {
128 def SSE_INTALU_ITINS_P : OpndItins<
129   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
130 >;
131
132 def SSE_INTALUQ_ITINS_P : OpndItins<
133   IIC_SSE_INTALUQ_P_RR, IIC_SSE_INTALUQ_P_RM
134 >;
135 }
136
137 let Sched = WriteVecIMul in
138 def SSE_INTMUL_ITINS_P : OpndItins<
139   IIC_SSE_INTMUL_P_RR, IIC_SSE_INTMUL_P_RM
140 >;
141
142 def SSE_INTSHIFT_ITINS_P : ShiftOpndItins<
143   IIC_SSE_INTSH_P_RR, IIC_SSE_INTSH_P_RM, IIC_SSE_INTSH_P_RI
144 >;
145
146 def SSE_MOVA_ITINS : OpndItins<
147   IIC_SSE_MOVA_P_RR, IIC_SSE_MOVA_P_RM
148 >;
149
150 def SSE_MOVU_ITINS : OpndItins<
151   IIC_SSE_MOVU_P_RR, IIC_SSE_MOVU_P_RM
152 >;
153
154 //===----------------------------------------------------------------------===//
155 // SSE 1 & 2 Instructions Classes
156 //===----------------------------------------------------------------------===//
157
158 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
159 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
160                            RegisterClass RC, X86MemOperand x86memop,
161                            OpndItins itins,
162                            bit Is2Addr = 1> {
163   let isCommutable = 1 in {
164     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
165        !if(Is2Addr,
166            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
167            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
168        [(set RC:$dst, (OpNode RC:$src1, RC:$src2))], itins.rr>,
169        Sched<[itins.Sched]>;
170   }
171   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
172        !if(Is2Addr,
173            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
174            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
175        [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))], itins.rm>,
176        Sched<[itins.Sched.Folded, ReadAfterLd]>;
177 }
178
179 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
180 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
181                              string asm, string SSEVer, string FPSizeStr,
182                              Operand memopr, ComplexPattern mem_cpat,
183                              OpndItins itins,
184                              bit Is2Addr = 1> {
185   def rr_Int : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
186        !if(Is2Addr,
187            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
188            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
189        [(set RC:$dst, (!cast<Intrinsic>(
190                  !strconcat("int_x86_sse", SSEVer, "_", OpcodeStr, FPSizeStr))
191              RC:$src1, RC:$src2))], itins.rr>,
192        Sched<[itins.Sched]>;
193   def rm_Int : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
194        !if(Is2Addr,
195            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
196            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
197        [(set RC:$dst, (!cast<Intrinsic>(!strconcat("int_x86_sse",
198                                           SSEVer, "_", OpcodeStr, FPSizeStr))
199              RC:$src1, mem_cpat:$src2))], itins.rm>,
200        Sched<[itins.Sched.Folded, ReadAfterLd]>;
201 }
202
203 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
204 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
205                            RegisterClass RC, ValueType vt,
206                            X86MemOperand x86memop, PatFrag mem_frag,
207                            Domain d, OpndItins itins, bit Is2Addr = 1> {
208   let isCommutable = 1 in
209     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
210        !if(Is2Addr,
211            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
212            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
213        [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], itins.rr, d>,
214        Sched<[itins.Sched]>;
215   let mayLoad = 1 in
216     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
217        !if(Is2Addr,
218            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
219            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
220        [(set RC:$dst, (OpNode RC:$src1, (mem_frag addr:$src2)))],
221           itins.rm, d>,
222        Sched<[itins.Sched.Folded, ReadAfterLd]>;
223 }
224
225 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
226 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
227                                       string OpcodeStr, X86MemOperand x86memop,
228                                       list<dag> pat_rr, list<dag> pat_rm,
229                                       bit Is2Addr = 1> {
230   let isCommutable = 1, hasSideEffects = 0 in
231     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
232        !if(Is2Addr,
233            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
234            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
235        pat_rr, NoItinerary, d>,
236        Sched<[WriteVecLogic]>;
237   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
238        !if(Is2Addr,
239            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
240            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
241        pat_rm, NoItinerary, d>,
242        Sched<[WriteVecLogicLd, ReadAfterLd]>;
243 }
244
245 //===----------------------------------------------------------------------===//
246 //  Non-instruction patterns
247 //===----------------------------------------------------------------------===//
248
249 // A vector extract of the first f32/f64 position is a subregister copy
250 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
251           (COPY_TO_REGCLASS (v4f32 VR128:$src), FR32)>;
252 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
253           (COPY_TO_REGCLASS (v2f64 VR128:$src), FR64)>;
254
255 // A 128-bit subvector extract from the first 256-bit vector position
256 // is a subregister copy that needs no instruction.
257 def : Pat<(v4i32 (extract_subvector (v8i32 VR256:$src), (iPTR 0))),
258           (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src), sub_xmm))>;
259 def : Pat<(v4f32 (extract_subvector (v8f32 VR256:$src), (iPTR 0))),
260           (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src), sub_xmm))>;
261
262 def : Pat<(v2i64 (extract_subvector (v4i64 VR256:$src), (iPTR 0))),
263           (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src), sub_xmm))>;
264 def : Pat<(v2f64 (extract_subvector (v4f64 VR256:$src), (iPTR 0))),
265           (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src), sub_xmm))>;
266
267 def : Pat<(v8i16 (extract_subvector (v16i16 VR256:$src), (iPTR 0))),
268           (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src), sub_xmm))>;
269 def : Pat<(v16i8 (extract_subvector (v32i8 VR256:$src), (iPTR 0))),
270           (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src), sub_xmm))>;
271
272 // A 128-bit subvector insert to the first 256-bit vector position
273 // is a subregister copy that needs no instruction.
274 let AddedComplexity = 25 in { // to give priority over vinsertf128rm
275 def : Pat<(insert_subvector undef, (v2i64 VR128:$src), (iPTR 0)),
276           (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
277 def : Pat<(insert_subvector undef, (v2f64 VR128:$src), (iPTR 0)),
278           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
279 def : Pat<(insert_subvector undef, (v4i32 VR128:$src), (iPTR 0)),
280           (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
281 def : Pat<(insert_subvector undef, (v4f32 VR128:$src), (iPTR 0)),
282           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
283 def : Pat<(insert_subvector undef, (v8i16 VR128:$src), (iPTR 0)),
284           (INSERT_SUBREG (v16i16 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
285 def : Pat<(insert_subvector undef, (v16i8 VR128:$src), (iPTR 0)),
286           (INSERT_SUBREG (v32i8 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
287 }
288
289 // Implicitly promote a 32-bit scalar to a vector.
290 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
291           (COPY_TO_REGCLASS FR32:$src, VR128)>;
292 def : Pat<(v8f32 (scalar_to_vector FR32:$src)),
293           (COPY_TO_REGCLASS FR32:$src, VR128)>;
294 // Implicitly promote a 64-bit scalar to a vector.
295 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
296           (COPY_TO_REGCLASS FR64:$src, VR128)>;
297 def : Pat<(v4f64 (scalar_to_vector FR64:$src)),
298           (COPY_TO_REGCLASS FR64:$src, VR128)>;
299
300 // Bitcasts between 128-bit vector types. Return the original type since
301 // no instruction is needed for the conversion
302 let Predicates = [HasSSE2] in {
303   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
304   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
305   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
306   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
307   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
308   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
309   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
310   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
311   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
312   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
313   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
314   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
315   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
316   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
317   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
318   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
319   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
320   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
321   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
322   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
323   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
324   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
325   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
326   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
327   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
328   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
329   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
330   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
331   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
332   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
333 }
334
335 // Bitcasts between 256-bit vector types. Return the original type since
336 // no instruction is needed for the conversion
337 let Predicates = [HasAVX] in {
338   def : Pat<(v4f64  (bitconvert (v8f32 VR256:$src))),  (v4f64 VR256:$src)>;
339   def : Pat<(v4f64  (bitconvert (v8i32 VR256:$src))),  (v4f64 VR256:$src)>;
340   def : Pat<(v4f64  (bitconvert (v4i64 VR256:$src))),  (v4f64 VR256:$src)>;
341   def : Pat<(v4f64  (bitconvert (v16i16 VR256:$src))), (v4f64 VR256:$src)>;
342   def : Pat<(v4f64  (bitconvert (v32i8 VR256:$src))),  (v4f64 VR256:$src)>;
343   def : Pat<(v8f32  (bitconvert (v8i32 VR256:$src))),  (v8f32 VR256:$src)>;
344   def : Pat<(v8f32  (bitconvert (v4i64 VR256:$src))),  (v8f32 VR256:$src)>;
345   def : Pat<(v8f32  (bitconvert (v4f64 VR256:$src))),  (v8f32 VR256:$src)>;
346   def : Pat<(v8f32  (bitconvert (v32i8 VR256:$src))),  (v8f32 VR256:$src)>;
347   def : Pat<(v8f32  (bitconvert (v16i16 VR256:$src))), (v8f32 VR256:$src)>;
348   def : Pat<(v4i64  (bitconvert (v8f32 VR256:$src))),  (v4i64 VR256:$src)>;
349   def : Pat<(v4i64  (bitconvert (v8i32 VR256:$src))),  (v4i64 VR256:$src)>;
350   def : Pat<(v4i64  (bitconvert (v4f64 VR256:$src))),  (v4i64 VR256:$src)>;
351   def : Pat<(v4i64  (bitconvert (v32i8 VR256:$src))),  (v4i64 VR256:$src)>;
352   def : Pat<(v4i64  (bitconvert (v16i16 VR256:$src))), (v4i64 VR256:$src)>;
353   def : Pat<(v32i8  (bitconvert (v4f64 VR256:$src))),  (v32i8 VR256:$src)>;
354   def : Pat<(v32i8  (bitconvert (v4i64 VR256:$src))),  (v32i8 VR256:$src)>;
355   def : Pat<(v32i8  (bitconvert (v8f32 VR256:$src))),  (v32i8 VR256:$src)>;
356   def : Pat<(v32i8  (bitconvert (v8i32 VR256:$src))),  (v32i8 VR256:$src)>;
357   def : Pat<(v32i8  (bitconvert (v16i16 VR256:$src))), (v32i8 VR256:$src)>;
358   def : Pat<(v8i32  (bitconvert (v32i8 VR256:$src))),  (v8i32 VR256:$src)>;
359   def : Pat<(v8i32  (bitconvert (v16i16 VR256:$src))), (v8i32 VR256:$src)>;
360   def : Pat<(v8i32  (bitconvert (v8f32 VR256:$src))),  (v8i32 VR256:$src)>;
361   def : Pat<(v8i32  (bitconvert (v4i64 VR256:$src))),  (v8i32 VR256:$src)>;
362   def : Pat<(v8i32  (bitconvert (v4f64 VR256:$src))),  (v8i32 VR256:$src)>;
363   def : Pat<(v16i16 (bitconvert (v8f32 VR256:$src))),  (v16i16 VR256:$src)>;
364   def : Pat<(v16i16 (bitconvert (v8i32 VR256:$src))),  (v16i16 VR256:$src)>;
365   def : Pat<(v16i16 (bitconvert (v4i64 VR256:$src))),  (v16i16 VR256:$src)>;
366   def : Pat<(v16i16 (bitconvert (v4f64 VR256:$src))),  (v16i16 VR256:$src)>;
367   def : Pat<(v16i16 (bitconvert (v32i8 VR256:$src))),  (v16i16 VR256:$src)>;
368 }
369
370 // Alias instructions that map fld0 to xorps for sse or vxorps for avx.
371 // This is expanded by ExpandPostRAPseudos.
372 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
373     isPseudo = 1, SchedRW = [WriteZero] in {
374   def FsFLD0SS : I<0, Pseudo, (outs FR32:$dst), (ins), "",
375                    [(set FR32:$dst, fp32imm0)]>, Requires<[HasSSE1]>;
376   def FsFLD0SD : I<0, Pseudo, (outs FR64:$dst), (ins), "",
377                    [(set FR64:$dst, fpimm0)]>, Requires<[HasSSE2]>;
378 }
379
380 //===----------------------------------------------------------------------===//
381 // AVX & SSE - Zero/One Vectors
382 //===----------------------------------------------------------------------===//
383
384 // Alias instruction that maps zero vector to pxor / xorp* for sse.
385 // This is expanded by ExpandPostRAPseudos to an xorps / vxorps, and then
386 // swizzled by ExecutionDepsFix to pxor.
387 // We set canFoldAsLoad because this can be converted to a constant-pool
388 // load of an all-zeros value if folding it would be beneficial.
389 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
390     isPseudo = 1, SchedRW = [WriteZero] in {
391 def V_SET0 : I<0, Pseudo, (outs VR128:$dst), (ins), "",
392                [(set VR128:$dst, (v4f32 immAllZerosV))]>;
393 }
394
395 def : Pat<(v2f64 immAllZerosV), (V_SET0)>;
396 def : Pat<(v4i32 immAllZerosV), (V_SET0)>;
397 def : Pat<(v2i64 immAllZerosV), (V_SET0)>;
398 def : Pat<(v8i16 immAllZerosV), (V_SET0)>;
399 def : Pat<(v16i8 immAllZerosV), (V_SET0)>;
400
401
402 // The same as done above but for AVX.  The 256-bit AVX1 ISA doesn't support PI,
403 // and doesn't need it because on sandy bridge the register is set to zero
404 // at the rename stage without using any execution unit, so SET0PSY
405 // and SET0PDY can be used for vector int instructions without penalty
406 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
407     isPseudo = 1, Predicates = [HasAVX], SchedRW = [WriteZero] in {
408 def AVX_SET0 : I<0, Pseudo, (outs VR256:$dst), (ins), "",
409                  [(set VR256:$dst, (v8f32 immAllZerosV))]>;
410 }
411
412 let Predicates = [HasAVX] in
413   def : Pat<(v4f64 immAllZerosV), (AVX_SET0)>;
414
415 let Predicates = [HasAVX2] in {
416   def : Pat<(v4i64 immAllZerosV), (AVX_SET0)>;
417   def : Pat<(v8i32 immAllZerosV), (AVX_SET0)>;
418   def : Pat<(v16i16 immAllZerosV), (AVX_SET0)>;
419   def : Pat<(v32i8 immAllZerosV), (AVX_SET0)>;
420 }
421
422 // AVX1 has no support for 256-bit integer instructions, but since the 128-bit
423 // VPXOR instruction writes zero to its upper part, it's safe build zeros.
424 let Predicates = [HasAVX1Only] in {
425 def : Pat<(v32i8 immAllZerosV), (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
426 def : Pat<(bc_v32i8 (v8f32 immAllZerosV)),
427           (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
428
429 def : Pat<(v16i16 immAllZerosV), (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
430 def : Pat<(bc_v16i16 (v8f32 immAllZerosV)),
431           (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
432
433 def : Pat<(v8i32 immAllZerosV), (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
434 def : Pat<(bc_v8i32 (v8f32 immAllZerosV)),
435           (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
436
437 def : Pat<(v4i64 immAllZerosV), (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
438 def : Pat<(bc_v4i64 (v8f32 immAllZerosV)),
439           (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
440 }
441
442 // We set canFoldAsLoad because this can be converted to a constant-pool
443 // load of an all-ones value if folding it would be beneficial.
444 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
445     isPseudo = 1, SchedRW = [WriteZero] in {
446   def V_SETALLONES : I<0, Pseudo, (outs VR128:$dst), (ins), "",
447                        [(set VR128:$dst, (v4i32 immAllOnesV))]>;
448   let Predicates = [HasAVX2] in
449   def AVX2_SETALLONES : I<0, Pseudo, (outs VR256:$dst), (ins), "",
450                           [(set VR256:$dst, (v8i32 immAllOnesV))]>;
451 }
452
453
454 //===----------------------------------------------------------------------===//
455 // SSE 1 & 2 - Move FP Scalar Instructions
456 //
457 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
458 // register copies because it's a partial register update; FsMOVAPSrr/FsMOVAPDrr
459 // is used instead. Register-to-register movss/movsd is not modeled as an
460 // INSERT_SUBREG because INSERT_SUBREG requires that the insert be implementable
461 // in terms of a copy, and just mentioned, we don't use movss/movsd for copies.
462 //===----------------------------------------------------------------------===//
463
464 multiclass sse12_move_rr<RegisterClass RC, SDNode OpNode, ValueType vt,
465                          X86MemOperand x86memop, string base_opc,
466                          string asm_opr> {
467   def rr : SI<0x10, MRMSrcReg, (outs VR128:$dst),
468               (ins VR128:$src1, RC:$src2),
469               !strconcat(base_opc, asm_opr),
470               [(set VR128:$dst, (vt (OpNode VR128:$src1,
471                                  (scalar_to_vector RC:$src2))))],
472               IIC_SSE_MOV_S_RR>, Sched<[WriteMove]>;
473
474   // For the disassembler
475   let isCodeGenOnly = 1, hasSideEffects = 0 in
476   def rr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
477                   (ins VR128:$src1, RC:$src2),
478                   !strconcat(base_opc, asm_opr),
479                   [], IIC_SSE_MOV_S_RR>, Sched<[WriteMove]>;
480 }
481
482 multiclass sse12_move<RegisterClass RC, SDNode OpNode, ValueType vt,
483                       X86MemOperand x86memop, string OpcodeStr> {
484   // AVX
485   defm V#NAME : sse12_move_rr<RC, OpNode, vt, x86memop, OpcodeStr,
486                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}">,
487                               VEX_4V, VEX_LIG;
488
489   def V#NAME#mr : SI<0x11, MRMDestMem, (outs), (ins x86memop:$dst, RC:$src),
490                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
491                      [(store RC:$src, addr:$dst)], IIC_SSE_MOV_S_MR>,
492                      VEX, VEX_LIG, Sched<[WriteStore]>;
493   // SSE1 & 2
494   let Constraints = "$src1 = $dst" in {
495     defm NAME : sse12_move_rr<RC, OpNode, vt, x86memop, OpcodeStr,
496                               "\t{$src2, $dst|$dst, $src2}">;
497   }
498
499   def NAME#mr   : SI<0x11, MRMDestMem, (outs), (ins x86memop:$dst, RC:$src),
500                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
501                      [(store RC:$src, addr:$dst)], IIC_SSE_MOV_S_MR>,
502                   Sched<[WriteStore]>;
503 }
504
505 // Loading from memory automatically zeroing upper bits.
506 multiclass sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
507                          PatFrag mem_pat, string OpcodeStr> {
508   def V#NAME#rm : SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
509                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
510                      [(set RC:$dst, (mem_pat addr:$src))],
511                      IIC_SSE_MOV_S_RM>, VEX, VEX_LIG, Sched<[WriteLoad]>;
512   def NAME#rm   : SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
513                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
514                      [(set RC:$dst, (mem_pat addr:$src))],
515                      IIC_SSE_MOV_S_RM>, Sched<[WriteLoad]>;
516 }
517
518 defm MOVSS : sse12_move<FR32, X86Movss, v4f32, f32mem, "movss">, XS;
519 defm MOVSD : sse12_move<FR64, X86Movsd, v2f64, f64mem, "movsd">, XD;
520
521 let canFoldAsLoad = 1, isReMaterializable = 1 in {
522   defm MOVSS : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS;
523
524   let AddedComplexity = 20 in
525     defm MOVSD : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD;
526 }
527
528 // Patterns
529 let Predicates = [HasAVX] in {
530   let AddedComplexity = 15 in {
531   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
532   // MOVS{S,D} to the lower bits.
533   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
534             (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
535   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
536             (VMOVSSrr (v4f32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
537   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
538             (VMOVSSrr (v4i32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
539   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
540             (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
541
542   // Move low f32 and clear high bits.
543   def : Pat<(v8f32 (X86vzmovl (v8f32 VR256:$src))),
544             (SUBREG_TO_REG (i32 0),
545              (VMOVSSrr (v4f32 (V_SET0)),
546                        (EXTRACT_SUBREG (v8f32 VR256:$src), sub_xmm)), sub_xmm)>;
547   def : Pat<(v8i32 (X86vzmovl (v8i32 VR256:$src))),
548             (SUBREG_TO_REG (i32 0),
549              (VMOVSSrr (v4i32 (V_SET0)),
550                        (EXTRACT_SUBREG (v8i32 VR256:$src), sub_xmm)), sub_xmm)>;
551   }
552
553   let AddedComplexity = 20 in {
554   // MOVSSrm zeros the high parts of the register; represent this
555   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
556   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
557             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
558   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
559             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
560   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
561             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
562
563   // MOVSDrm zeros the high parts of the register; represent this
564   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
565   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
566             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
567   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
568             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
569   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
570             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
571   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
572             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
573   def : Pat<(v2f64 (X86vzload addr:$src)),
574             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
575
576   // Represent the same patterns above but in the form they appear for
577   // 256-bit types
578   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
579                    (v4i32 (scalar_to_vector (loadi32 addr:$src))), (iPTR 0)))),
580             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_xmm)>;
581   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
582                    (v4f32 (scalar_to_vector (loadf32 addr:$src))), (iPTR 0)))),
583             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_xmm)>;
584   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
585                    (v2f64 (scalar_to_vector (loadf64 addr:$src))), (iPTR 0)))),
586             (SUBREG_TO_REG (i32 0), (VMOVSDrm addr:$src), sub_xmm)>;
587   }
588   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
589                    (v4f32 (scalar_to_vector FR32:$src)), (iPTR 0)))),
590             (SUBREG_TO_REG (i32 0),
591                            (v4f32 (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)),
592                            sub_xmm)>;
593   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
594                    (v2f64 (scalar_to_vector FR64:$src)), (iPTR 0)))),
595             (SUBREG_TO_REG (i64 0),
596                            (v2f64 (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)),
597                            sub_xmm)>;
598   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
599                    (v2i64 (scalar_to_vector (loadi64 addr:$src))), (iPTR 0)))),
600             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_xmm)>;
601
602   // Move low f64 and clear high bits.
603   def : Pat<(v4f64 (X86vzmovl (v4f64 VR256:$src))),
604             (SUBREG_TO_REG (i32 0),
605              (VMOVSDrr (v2f64 (V_SET0)),
606                        (EXTRACT_SUBREG (v4f64 VR256:$src), sub_xmm)), sub_xmm)>;
607
608   def : Pat<(v4i64 (X86vzmovl (v4i64 VR256:$src))),
609             (SUBREG_TO_REG (i32 0),
610              (VMOVSDrr (v2i64 (V_SET0)),
611                        (EXTRACT_SUBREG (v4i64 VR256:$src), sub_xmm)), sub_xmm)>;
612
613   // Extract and store.
614   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
615                    addr:$dst),
616             (VMOVSSmr addr:$dst, (COPY_TO_REGCLASS (v4f32 VR128:$src), FR32))>;
617   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
618                    addr:$dst),
619             (VMOVSDmr addr:$dst, (COPY_TO_REGCLASS (v2f64 VR128:$src), FR64))>;
620
621   // Shuffle with VMOVSS
622   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
623             (VMOVSSrr (v4i32 VR128:$src1),
624                       (COPY_TO_REGCLASS (v4i32 VR128:$src2), FR32))>;
625   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
626             (VMOVSSrr (v4f32 VR128:$src1),
627                       (COPY_TO_REGCLASS (v4f32 VR128:$src2), FR32))>;
628
629   // 256-bit variants
630   def : Pat<(v8i32 (X86Movss VR256:$src1, VR256:$src2)),
631             (SUBREG_TO_REG (i32 0),
632               (VMOVSSrr (EXTRACT_SUBREG (v8i32 VR256:$src1), sub_xmm),
633                         (EXTRACT_SUBREG (v8i32 VR256:$src2), sub_xmm)),
634               sub_xmm)>;
635   def : Pat<(v8f32 (X86Movss VR256:$src1, VR256:$src2)),
636             (SUBREG_TO_REG (i32 0),
637               (VMOVSSrr (EXTRACT_SUBREG (v8f32 VR256:$src1), sub_xmm),
638                         (EXTRACT_SUBREG (v8f32 VR256:$src2), sub_xmm)),
639               sub_xmm)>;
640
641   // Shuffle with VMOVSD
642   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
643             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
644   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
645             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
646   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
647             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
648   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
649             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
650
651   // 256-bit variants
652   def : Pat<(v4i64 (X86Movsd VR256:$src1, VR256:$src2)),
653             (SUBREG_TO_REG (i32 0),
654               (VMOVSDrr (EXTRACT_SUBREG (v4i64 VR256:$src1), sub_xmm),
655                         (EXTRACT_SUBREG (v4i64 VR256:$src2), sub_xmm)),
656               sub_xmm)>;
657   def : Pat<(v4f64 (X86Movsd VR256:$src1, VR256:$src2)),
658             (SUBREG_TO_REG (i32 0),
659               (VMOVSDrr (EXTRACT_SUBREG (v4f64 VR256:$src1), sub_xmm),
660                         (EXTRACT_SUBREG (v4f64 VR256:$src2), sub_xmm)),
661               sub_xmm)>;
662
663
664   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
665   // is during lowering, where it's not possible to recognize the fold cause
666   // it has two uses through a bitcast. One use disappears at isel time and the
667   // fold opportunity reappears.
668   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
669             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
670   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
671             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
672   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
673             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
674   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
675             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
676 }
677
678 let Predicates = [UseSSE1] in {
679   let AddedComplexity = 15 in {
680   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
681   // MOVSS to the lower bits.
682   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
683             (MOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
684   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
685             (MOVSSrr (v4f32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
686   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
687             (MOVSSrr (v4i32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
688   }
689
690   let AddedComplexity = 20 in {
691   // MOVSSrm already zeros the high parts of the register.
692   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
693             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
694   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
695             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
696   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
697             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
698   }
699
700   // Extract and store.
701   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
702                    addr:$dst),
703             (MOVSSmr addr:$dst, (COPY_TO_REGCLASS VR128:$src, FR32))>;
704
705   // Shuffle with MOVSS
706   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
707             (MOVSSrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR32))>;
708   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
709             (MOVSSrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR32))>;
710 }
711
712 let Predicates = [UseSSE2] in {
713   let AddedComplexity = 15 in {
714   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
715   // MOVSD to the lower bits.
716   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
717             (MOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
718   }
719
720   let AddedComplexity = 20 in {
721   // MOVSDrm already zeros the high parts of the register.
722   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
723             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
724   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
725             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
726   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
727             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
728   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
729             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
730   def : Pat<(v2f64 (X86vzload addr:$src)),
731             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
732   }
733
734   // Extract and store.
735   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
736                    addr:$dst),
737             (MOVSDmr addr:$dst, (COPY_TO_REGCLASS VR128:$src, FR64))>;
738
739   // Shuffle with MOVSD
740   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
741             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
742   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
743             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
744   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
745             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
746   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
747             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
748
749   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
750   // is during lowering, where it's not possible to recognize the fold cause
751   // it has two uses through a bitcast. One use disappears at isel time and the
752   // fold opportunity reappears.
753   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
754             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
755   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
756             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
757   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
758             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
759   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
760             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
761 }
762
763 //===----------------------------------------------------------------------===//
764 // SSE 1 & 2 - Move Aligned/Unaligned FP Instructions
765 //===----------------------------------------------------------------------===//
766
767 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
768                             X86MemOperand x86memop, PatFrag ld_frag,
769                             string asm, Domain d,
770                             OpndItins itins,
771                             bit IsReMaterializable = 1> {
772 let neverHasSideEffects = 1 in
773   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
774               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], itins.rr, d>,
775            Sched<[WriteMove]>;
776 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
777   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
778               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
779                    [(set RC:$dst, (ld_frag addr:$src))], itins.rm, d>,
780            Sched<[WriteLoad]>;
781 }
782
783 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
784                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
785                               TB, VEX;
786 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
787                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
788                               TB, OpSize, VEX;
789 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
790                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
791                               TB, VEX;
792 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
793                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
794                               TB, OpSize, VEX;
795
796 defm VMOVAPSY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv8f32,
797                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
798                               TB, VEX, VEX_L;
799 defm VMOVAPDY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv4f64,
800                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
801                               TB, OpSize, VEX, VEX_L;
802 defm VMOVUPSY : sse12_mov_packed<0x10, VR256, f256mem, loadv8f32,
803                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
804                               TB, VEX, VEX_L;
805 defm VMOVUPDY : sse12_mov_packed<0x10, VR256, f256mem, loadv4f64,
806                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
807                               TB, OpSize, VEX, VEX_L;
808 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
809                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
810                               TB;
811 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
812                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
813                               TB, OpSize;
814 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
815                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
816                               TB;
817 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
818                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
819                               TB, OpSize;
820
821 let SchedRW = [WriteStore] in {
822 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
823                    "movaps\t{$src, $dst|$dst, $src}",
824                    [(alignedstore (v4f32 VR128:$src), addr:$dst)],
825                    IIC_SSE_MOVA_P_MR>, VEX;
826 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
827                    "movapd\t{$src, $dst|$dst, $src}",
828                    [(alignedstore (v2f64 VR128:$src), addr:$dst)],
829                    IIC_SSE_MOVA_P_MR>, VEX;
830 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
831                    "movups\t{$src, $dst|$dst, $src}",
832                    [(store (v4f32 VR128:$src), addr:$dst)],
833                    IIC_SSE_MOVU_P_MR>, VEX;
834 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
835                    "movupd\t{$src, $dst|$dst, $src}",
836                    [(store (v2f64 VR128:$src), addr:$dst)],
837                    IIC_SSE_MOVU_P_MR>, VEX;
838 def VMOVAPSYmr : VPSI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
839                    "movaps\t{$src, $dst|$dst, $src}",
840                    [(alignedstore256 (v8f32 VR256:$src), addr:$dst)],
841                    IIC_SSE_MOVA_P_MR>, VEX, VEX_L;
842 def VMOVAPDYmr : VPDI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
843                    "movapd\t{$src, $dst|$dst, $src}",
844                    [(alignedstore256 (v4f64 VR256:$src), addr:$dst)],
845                    IIC_SSE_MOVA_P_MR>, VEX, VEX_L;
846 def VMOVUPSYmr : VPSI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
847                    "movups\t{$src, $dst|$dst, $src}",
848                    [(store (v8f32 VR256:$src), addr:$dst)],
849                    IIC_SSE_MOVU_P_MR>, VEX, VEX_L;
850 def VMOVUPDYmr : VPDI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
851                    "movupd\t{$src, $dst|$dst, $src}",
852                    [(store (v4f64 VR256:$src), addr:$dst)],
853                    IIC_SSE_MOVU_P_MR>, VEX, VEX_L;
854 } // SchedRW
855
856 // For disassembler
857 let isCodeGenOnly = 1, hasSideEffects = 0, SchedRW = [WriteMove] in {
858   def VMOVAPSrr_REV : VPSI<0x29, MRMDestReg, (outs VR128:$dst),
859                           (ins VR128:$src),
860                           "movaps\t{$src, $dst|$dst, $src}", [],
861                           IIC_SSE_MOVA_P_RR>, VEX;
862   def VMOVAPDrr_REV : VPDI<0x29, MRMDestReg, (outs VR128:$dst),
863                            (ins VR128:$src),
864                            "movapd\t{$src, $dst|$dst, $src}", [],
865                            IIC_SSE_MOVA_P_RR>, VEX;
866   def VMOVUPSrr_REV : VPSI<0x11, MRMDestReg, (outs VR128:$dst),
867                            (ins VR128:$src),
868                            "movups\t{$src, $dst|$dst, $src}", [],
869                            IIC_SSE_MOVU_P_RR>, VEX;
870   def VMOVUPDrr_REV : VPDI<0x11, MRMDestReg, (outs VR128:$dst),
871                            (ins VR128:$src),
872                            "movupd\t{$src, $dst|$dst, $src}", [],
873                            IIC_SSE_MOVU_P_RR>, VEX;
874   def VMOVAPSYrr_REV : VPSI<0x29, MRMDestReg, (outs VR256:$dst),
875                             (ins VR256:$src),
876                             "movaps\t{$src, $dst|$dst, $src}", [],
877                             IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
878   def VMOVAPDYrr_REV : VPDI<0x29, MRMDestReg, (outs VR256:$dst),
879                             (ins VR256:$src),
880                             "movapd\t{$src, $dst|$dst, $src}", [],
881                             IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
882   def VMOVUPSYrr_REV : VPSI<0x11, MRMDestReg, (outs VR256:$dst),
883                             (ins VR256:$src),
884                             "movups\t{$src, $dst|$dst, $src}", [],
885                             IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
886   def VMOVUPDYrr_REV : VPDI<0x11, MRMDestReg, (outs VR256:$dst),
887                             (ins VR256:$src),
888                             "movupd\t{$src, $dst|$dst, $src}", [],
889                             IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
890 }
891
892 let Predicates = [HasAVX] in {
893 def : Pat<(v8i32 (X86vzmovl
894                   (insert_subvector undef, (v4i32 VR128:$src), (iPTR 0)))),
895           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
896 def : Pat<(v4i64 (X86vzmovl
897                   (insert_subvector undef, (v2i64 VR128:$src), (iPTR 0)))),
898           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
899 def : Pat<(v8f32 (X86vzmovl
900                   (insert_subvector undef, (v4f32 VR128:$src), (iPTR 0)))),
901           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
902 def : Pat<(v4f64 (X86vzmovl
903                   (insert_subvector undef, (v2f64 VR128:$src), (iPTR 0)))),
904           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
905 }
906
907
908 def : Pat<(int_x86_avx_storeu_ps_256 addr:$dst, VR256:$src),
909           (VMOVUPSYmr addr:$dst, VR256:$src)>;
910 def : Pat<(int_x86_avx_storeu_pd_256 addr:$dst, VR256:$src),
911           (VMOVUPDYmr addr:$dst, VR256:$src)>;
912
913 let SchedRW = [WriteStore] in {
914 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
915                    "movaps\t{$src, $dst|$dst, $src}",
916                    [(alignedstore (v4f32 VR128:$src), addr:$dst)],
917                    IIC_SSE_MOVA_P_MR>;
918 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
919                    "movapd\t{$src, $dst|$dst, $src}",
920                    [(alignedstore (v2f64 VR128:$src), addr:$dst)],
921                    IIC_SSE_MOVA_P_MR>;
922 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
923                    "movups\t{$src, $dst|$dst, $src}",
924                    [(store (v4f32 VR128:$src), addr:$dst)],
925                    IIC_SSE_MOVU_P_MR>;
926 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
927                    "movupd\t{$src, $dst|$dst, $src}",
928                    [(store (v2f64 VR128:$src), addr:$dst)],
929                    IIC_SSE_MOVU_P_MR>;
930 } // SchedRW
931
932 // For disassembler
933 let isCodeGenOnly = 1, hasSideEffects = 0, SchedRW = [WriteMove] in {
934   def MOVAPSrr_REV : PSI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
935                          "movaps\t{$src, $dst|$dst, $src}", [],
936                          IIC_SSE_MOVA_P_RR>;
937   def MOVAPDrr_REV : PDI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
938                          "movapd\t{$src, $dst|$dst, $src}", [],
939                          IIC_SSE_MOVA_P_RR>;
940   def MOVUPSrr_REV : PSI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
941                          "movups\t{$src, $dst|$dst, $src}", [],
942                          IIC_SSE_MOVU_P_RR>;
943   def MOVUPDrr_REV : PDI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
944                          "movupd\t{$src, $dst|$dst, $src}", [],
945                          IIC_SSE_MOVU_P_RR>;
946 }
947
948 let Predicates = [HasAVX] in {
949   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
950             (VMOVUPSmr addr:$dst, VR128:$src)>;
951   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
952             (VMOVUPDmr addr:$dst, VR128:$src)>;
953 }
954
955 let Predicates = [UseSSE1] in
956   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
957             (MOVUPSmr addr:$dst, VR128:$src)>;
958 let Predicates = [UseSSE2] in
959   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
960             (MOVUPDmr addr:$dst, VR128:$src)>;
961
962 // Use vmovaps/vmovups for AVX integer load/store.
963 let Predicates = [HasAVX] in {
964   // 128-bit load/store
965   def : Pat<(alignedloadv2i64 addr:$src),
966             (VMOVAPSrm addr:$src)>;
967   def : Pat<(loadv2i64 addr:$src),
968             (VMOVUPSrm addr:$src)>;
969
970   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
971             (VMOVAPSmr addr:$dst, VR128:$src)>;
972   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
973             (VMOVAPSmr addr:$dst, VR128:$src)>;
974   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
975             (VMOVAPSmr addr:$dst, VR128:$src)>;
976   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
977             (VMOVAPSmr addr:$dst, VR128:$src)>;
978   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
979             (VMOVUPSmr addr:$dst, VR128:$src)>;
980   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
981             (VMOVUPSmr addr:$dst, VR128:$src)>;
982   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
983             (VMOVUPSmr addr:$dst, VR128:$src)>;
984   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
985             (VMOVUPSmr addr:$dst, VR128:$src)>;
986
987   // 256-bit load/store
988   def : Pat<(alignedloadv4i64 addr:$src),
989             (VMOVAPSYrm addr:$src)>;
990   def : Pat<(loadv4i64 addr:$src),
991             (VMOVUPSYrm addr:$src)>;
992   def : Pat<(alignedstore256 (v4i64 VR256:$src), addr:$dst),
993             (VMOVAPSYmr addr:$dst, VR256:$src)>;
994   def : Pat<(alignedstore256 (v8i32 VR256:$src), addr:$dst),
995             (VMOVAPSYmr addr:$dst, VR256:$src)>;
996   def : Pat<(alignedstore256 (v16i16 VR256:$src), addr:$dst),
997             (VMOVAPSYmr addr:$dst, VR256:$src)>;
998   def : Pat<(alignedstore256 (v32i8 VR256:$src), addr:$dst),
999             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1000   def : Pat<(store (v4i64 VR256:$src), addr:$dst),
1001             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1002   def : Pat<(store (v8i32 VR256:$src), addr:$dst),
1003             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1004   def : Pat<(store (v16i16 VR256:$src), addr:$dst),
1005             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1006   def : Pat<(store (v32i8 VR256:$src), addr:$dst),
1007             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1008
1009   // Special patterns for storing subvector extracts of lower 128-bits
1010   // Its cheaper to just use VMOVAPS/VMOVUPS instead of VEXTRACTF128mr
1011   def : Pat<(alignedstore (v2f64 (extract_subvector
1012                                   (v4f64 VR256:$src), (iPTR 0))), addr:$dst),
1013             (VMOVAPDmr addr:$dst, (v2f64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1014   def : Pat<(alignedstore (v4f32 (extract_subvector
1015                                   (v8f32 VR256:$src), (iPTR 0))), addr:$dst),
1016             (VMOVAPSmr addr:$dst, (v4f32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1017   def : Pat<(alignedstore (v2i64 (extract_subvector
1018                                   (v4i64 VR256:$src), (iPTR 0))), addr:$dst),
1019             (VMOVAPDmr addr:$dst, (v2i64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1020   def : Pat<(alignedstore (v4i32 (extract_subvector
1021                                   (v8i32 VR256:$src), (iPTR 0))), addr:$dst),
1022             (VMOVAPSmr addr:$dst, (v4i32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1023   def : Pat<(alignedstore (v8i16 (extract_subvector
1024                                   (v16i16 VR256:$src), (iPTR 0))), addr:$dst),
1025             (VMOVAPSmr addr:$dst, (v8i16 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1026   def : Pat<(alignedstore (v16i8 (extract_subvector
1027                                   (v32i8 VR256:$src), (iPTR 0))), addr:$dst),
1028             (VMOVAPSmr addr:$dst, (v16i8 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1029
1030   def : Pat<(store (v2f64 (extract_subvector
1031                            (v4f64 VR256:$src), (iPTR 0))), addr:$dst),
1032             (VMOVUPDmr addr:$dst, (v2f64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1033   def : Pat<(store (v4f32 (extract_subvector
1034                            (v8f32 VR256:$src), (iPTR 0))), addr:$dst),
1035             (VMOVUPSmr addr:$dst, (v4f32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1036   def : Pat<(store (v2i64 (extract_subvector
1037                            (v4i64 VR256:$src), (iPTR 0))), addr:$dst),
1038             (VMOVUPDmr addr:$dst, (v2i64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1039   def : Pat<(store (v4i32 (extract_subvector
1040                            (v8i32 VR256:$src), (iPTR 0))), addr:$dst),
1041             (VMOVUPSmr addr:$dst, (v4i32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1042   def : Pat<(store (v8i16 (extract_subvector
1043                            (v16i16 VR256:$src), (iPTR 0))), addr:$dst),
1044             (VMOVUPSmr addr:$dst, (v8i16 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1045   def : Pat<(store (v16i8 (extract_subvector
1046                            (v32i8 VR256:$src), (iPTR 0))), addr:$dst),
1047             (VMOVUPSmr addr:$dst, (v16i8 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1048 }
1049
1050 // Use movaps / movups for SSE integer load / store (one byte shorter).
1051 // The instructions selected below are then converted to MOVDQA/MOVDQU
1052 // during the SSE domain pass.
1053 let Predicates = [UseSSE1] in {
1054   def : Pat<(alignedloadv2i64 addr:$src),
1055             (MOVAPSrm addr:$src)>;
1056   def : Pat<(loadv2i64 addr:$src),
1057             (MOVUPSrm addr:$src)>;
1058
1059   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
1060             (MOVAPSmr addr:$dst, VR128:$src)>;
1061   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
1062             (MOVAPSmr addr:$dst, VR128:$src)>;
1063   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
1064             (MOVAPSmr addr:$dst, VR128:$src)>;
1065   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
1066             (MOVAPSmr addr:$dst, VR128:$src)>;
1067   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
1068             (MOVUPSmr addr:$dst, VR128:$src)>;
1069   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
1070             (MOVUPSmr addr:$dst, VR128:$src)>;
1071   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
1072             (MOVUPSmr addr:$dst, VR128:$src)>;
1073   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
1074             (MOVUPSmr addr:$dst, VR128:$src)>;
1075 }
1076
1077 // Alias instruction to do FR32 or FR64 reg-to-reg copy using movaps. Upper
1078 // bits are disregarded. FIXME: Set encoding to pseudo!
1079 let neverHasSideEffects = 1, SchedRW = [WriteMove] in {
1080 def FsVMOVAPSrr : VPSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
1081                        "movaps\t{$src, $dst|$dst, $src}", [],
1082                        IIC_SSE_MOVA_P_RR>, VEX;
1083 def FsVMOVAPDrr : VPDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1084                        "movapd\t{$src, $dst|$dst, $src}", [],
1085                        IIC_SSE_MOVA_P_RR>, VEX;
1086 def FsMOVAPSrr : PSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
1087                      "movaps\t{$src, $dst|$dst, $src}", [],
1088                      IIC_SSE_MOVA_P_RR>;
1089 def FsMOVAPDrr : PDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1090                      "movapd\t{$src, $dst|$dst, $src}", [],
1091                      IIC_SSE_MOVA_P_RR>;
1092 }
1093
1094 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
1095 // bits are disregarded. FIXME: Set encoding to pseudo!
1096 let canFoldAsLoad = 1, isReMaterializable = 1, SchedRW = [WriteLoad] in {
1097 let isCodeGenOnly = 1 in {
1098   def FsVMOVAPSrm : VPSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1099                          "movaps\t{$src, $dst|$dst, $src}",
1100                          [(set FR32:$dst, (alignedloadfsf32 addr:$src))],
1101                          IIC_SSE_MOVA_P_RM>, VEX;
1102   def FsVMOVAPDrm : VPDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1103                          "movapd\t{$src, $dst|$dst, $src}",
1104                          [(set FR64:$dst, (alignedloadfsf64 addr:$src))],
1105                          IIC_SSE_MOVA_P_RM>, VEX;
1106 }
1107 def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1108                      "movaps\t{$src, $dst|$dst, $src}",
1109                      [(set FR32:$dst, (alignedloadfsf32 addr:$src))],
1110                      IIC_SSE_MOVA_P_RM>;
1111 def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1112                      "movapd\t{$src, $dst|$dst, $src}",
1113                      [(set FR64:$dst, (alignedloadfsf64 addr:$src))],
1114                      IIC_SSE_MOVA_P_RM>;
1115 }
1116
1117 //===----------------------------------------------------------------------===//
1118 // SSE 1 & 2 - Move Low packed FP Instructions
1119 //===----------------------------------------------------------------------===//
1120
1121 multiclass sse12_mov_hilo_packed_base<bits<8>opc, SDNode psnode, SDNode pdnode,
1122                                       string base_opc, string asm_opr,
1123                                       InstrItinClass itin> {
1124   def PSrm : PI<opc, MRMSrcMem,
1125          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1126          !strconcat(base_opc, "s", asm_opr),
1127      [(set VR128:$dst,
1128        (psnode VR128:$src1,
1129               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
1130               itin, SSEPackedSingle>, TB,
1131      Sched<[WriteShuffleLd, ReadAfterLd]>;
1132
1133   def PDrm : PI<opc, MRMSrcMem,
1134          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1135          !strconcat(base_opc, "d", asm_opr),
1136      [(set VR128:$dst, (v2f64 (pdnode VR128:$src1,
1137                               (scalar_to_vector (loadf64 addr:$src2)))))],
1138               itin, SSEPackedDouble>, TB, OpSize,
1139      Sched<[WriteShuffleLd, ReadAfterLd]>;
1140
1141 }
1142
1143 multiclass sse12_mov_hilo_packed<bits<8>opc, SDNode psnode, SDNode pdnode,
1144                                  string base_opc, InstrItinClass itin> {
1145   defm V#NAME : sse12_mov_hilo_packed_base<opc, psnode, pdnode, base_opc,
1146                                     "\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1147                                     itin>, VEX_4V;
1148
1149 let Constraints = "$src1 = $dst" in
1150   defm NAME : sse12_mov_hilo_packed_base<opc, psnode, pdnode, base_opc,
1151                                     "\t{$src2, $dst|$dst, $src2}",
1152                                     itin>;
1153 }
1154
1155 let AddedComplexity = 20 in {
1156   defm MOVL : sse12_mov_hilo_packed<0x12, X86Movlps, X86Movlpd, "movlp",
1157                                     IIC_SSE_MOV_LH>;
1158 }
1159
1160 let SchedRW = [WriteStore] in {
1161 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1162                    "movlps\t{$src, $dst|$dst, $src}",
1163                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1164                                  (iPTR 0))), addr:$dst)],
1165                                  IIC_SSE_MOV_LH>, VEX;
1166 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1167                    "movlpd\t{$src, $dst|$dst, $src}",
1168                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1169                                  (iPTR 0))), addr:$dst)],
1170                                  IIC_SSE_MOV_LH>, VEX;
1171 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1172                    "movlps\t{$src, $dst|$dst, $src}",
1173                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1174                                  (iPTR 0))), addr:$dst)],
1175                                  IIC_SSE_MOV_LH>;
1176 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1177                    "movlpd\t{$src, $dst|$dst, $src}",
1178                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1179                                  (iPTR 0))), addr:$dst)],
1180                                  IIC_SSE_MOV_LH>;
1181 } // SchedRW
1182
1183 let Predicates = [HasAVX] in {
1184   // Shuffle with VMOVLPS
1185   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1186             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1187   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1188             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1189
1190   // Shuffle with VMOVLPD
1191   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1192             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1193   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1194             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1195
1196   // Store patterns
1197   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1198                    addr:$src1),
1199             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1200   def : Pat<(store (v4i32 (X86Movlps
1201                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)), addr:$src1),
1202             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1203   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1204                    addr:$src1),
1205             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1206   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1207                    addr:$src1),
1208             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1209 }
1210
1211 let Predicates = [UseSSE1] in {
1212   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
1213   def : Pat<(store (i64 (vector_extract (bc_v2i64 (v4f32 VR128:$src2)),
1214                                  (iPTR 0))), addr:$src1),
1215             (MOVLPSmr addr:$src1, VR128:$src2)>;
1216
1217   // Shuffle with MOVLPS
1218   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1219             (MOVLPSrm VR128:$src1, addr:$src2)>;
1220   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1221             (MOVLPSrm VR128:$src1, addr:$src2)>;
1222   def : Pat<(X86Movlps VR128:$src1,
1223                       (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1224             (MOVLPSrm VR128:$src1, addr:$src2)>;
1225
1226   // Store patterns
1227   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1228                                       addr:$src1),
1229             (MOVLPSmr addr:$src1, VR128:$src2)>;
1230   def : Pat<(store (v4i32 (X86Movlps
1231                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
1232                               addr:$src1),
1233             (MOVLPSmr addr:$src1, VR128:$src2)>;
1234 }
1235
1236 let Predicates = [UseSSE2] in {
1237   // Shuffle with MOVLPD
1238   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1239             (MOVLPDrm VR128:$src1, addr:$src2)>;
1240   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1241             (MOVLPDrm VR128:$src1, addr:$src2)>;
1242
1243   // Store patterns
1244   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1245                            addr:$src1),
1246             (MOVLPDmr addr:$src1, VR128:$src2)>;
1247   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1248                            addr:$src1),
1249             (MOVLPDmr addr:$src1, VR128:$src2)>;
1250 }
1251
1252 //===----------------------------------------------------------------------===//
1253 // SSE 1 & 2 - Move Hi packed FP Instructions
1254 //===----------------------------------------------------------------------===//
1255
1256 let AddedComplexity = 20 in {
1257   defm MOVH : sse12_mov_hilo_packed<0x16, X86Movlhps, X86Movlhpd, "movhp",
1258                                     IIC_SSE_MOV_LH>;
1259 }
1260
1261 let SchedRW = [WriteStore] in {
1262 // v2f64 extract element 1 is always custom lowered to unpack high to low
1263 // and extract element 0 so the non-store version isn't too horrible.
1264 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1265                    "movhps\t{$src, $dst|$dst, $src}",
1266                    [(store (f64 (vector_extract
1267                                  (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1268                                             (bc_v2f64 (v4f32 VR128:$src))),
1269                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>, VEX;
1270 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1271                    "movhpd\t{$src, $dst|$dst, $src}",
1272                    [(store (f64 (vector_extract
1273                                  (v2f64 (X86Unpckh VR128:$src, VR128:$src)),
1274                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>, VEX;
1275 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1276                    "movhps\t{$src, $dst|$dst, $src}",
1277                    [(store (f64 (vector_extract
1278                                  (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1279                                             (bc_v2f64 (v4f32 VR128:$src))),
1280                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>;
1281 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1282                    "movhpd\t{$src, $dst|$dst, $src}",
1283                    [(store (f64 (vector_extract
1284                                  (v2f64 (X86Unpckh VR128:$src, VR128:$src)),
1285                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>;
1286 } // SchedRW
1287
1288 let Predicates = [HasAVX] in {
1289   // VMOVHPS patterns
1290   def : Pat<(X86Movlhps VR128:$src1,
1291                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1292             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1293   def : Pat<(X86Movlhps VR128:$src1,
1294                  (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1295             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1296
1297   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1298   // is during lowering, where it's not possible to recognize the load fold
1299   // cause it has two uses through a bitcast. One use disappears at isel time
1300   // and the fold opportunity reappears.
1301   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1302                       (scalar_to_vector (loadf64 addr:$src2)))),
1303             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1304 }
1305
1306 let Predicates = [UseSSE1] in {
1307   // MOVHPS patterns
1308   def : Pat<(X86Movlhps VR128:$src1,
1309                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1310             (MOVHPSrm VR128:$src1, addr:$src2)>;
1311   def : Pat<(X86Movlhps VR128:$src1,
1312                  (bc_v4f32 (v2i64 (X86vzload addr:$src2)))),
1313             (MOVHPSrm VR128:$src1, addr:$src2)>;
1314 }
1315
1316 let Predicates = [UseSSE2] in {
1317   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1318   // is during lowering, where it's not possible to recognize the load fold
1319   // cause it has two uses through a bitcast. One use disappears at isel time
1320   // and the fold opportunity reappears.
1321   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1322                       (scalar_to_vector (loadf64 addr:$src2)))),
1323             (MOVHPDrm VR128:$src1, addr:$src2)>;
1324 }
1325
1326 //===----------------------------------------------------------------------===//
1327 // SSE 1 & 2 - Move Low to High and High to Low packed FP Instructions
1328 //===----------------------------------------------------------------------===//
1329
1330 let AddedComplexity = 20 in {
1331   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
1332                                        (ins VR128:$src1, VR128:$src2),
1333                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1334                       [(set VR128:$dst,
1335                         (v4f32 (X86Movlhps VR128:$src1, VR128:$src2)))],
1336                         IIC_SSE_MOV_LH>,
1337                       VEX_4V, Sched<[WriteShuffle]>;
1338   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
1339                                        (ins VR128:$src1, VR128:$src2),
1340                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1341                       [(set VR128:$dst,
1342                         (v4f32 (X86Movhlps VR128:$src1, VR128:$src2)))],
1343                         IIC_SSE_MOV_LH>,
1344                       VEX_4V, Sched<[WriteShuffle]>;
1345 }
1346 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1347   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
1348                                        (ins VR128:$src1, VR128:$src2),
1349                       "movlhps\t{$src2, $dst|$dst, $src2}",
1350                       [(set VR128:$dst,
1351                         (v4f32 (X86Movlhps VR128:$src1, VR128:$src2)))],
1352                         IIC_SSE_MOV_LH>, Sched<[WriteShuffle]>;
1353   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
1354                                        (ins VR128:$src1, VR128:$src2),
1355                       "movhlps\t{$src2, $dst|$dst, $src2}",
1356                       [(set VR128:$dst,
1357                         (v4f32 (X86Movhlps VR128:$src1, VR128:$src2)))],
1358                         IIC_SSE_MOV_LH>, Sched<[WriteShuffle]>;
1359 }
1360
1361 let Predicates = [HasAVX] in {
1362   // MOVLHPS patterns
1363   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1364             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1365   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1366             (VMOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1367
1368   // MOVHLPS patterns
1369   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1370             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1371 }
1372
1373 let Predicates = [UseSSE1] in {
1374   // MOVLHPS patterns
1375   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1376             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1377   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1378             (MOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1379
1380   // MOVHLPS patterns
1381   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1382             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1383 }
1384
1385 //===----------------------------------------------------------------------===//
1386 // SSE 1 & 2 - Conversion Instructions
1387 //===----------------------------------------------------------------------===//
1388
1389 def SSE_CVT_PD : OpndItins<
1390   IIC_SSE_CVT_PD_RR, IIC_SSE_CVT_PD_RM
1391 >;
1392
1393 let Sched = WriteCvtI2F in
1394 def SSE_CVT_PS : OpndItins<
1395   IIC_SSE_CVT_PS_RR, IIC_SSE_CVT_PS_RM
1396 >;
1397
1398 let Sched = WriteCvtI2F in
1399 def SSE_CVT_Scalar : OpndItins<
1400   IIC_SSE_CVT_Scalar_RR, IIC_SSE_CVT_Scalar_RM
1401 >;
1402
1403 let Sched = WriteCvtF2I in
1404 def SSE_CVT_SS2SI_32 : OpndItins<
1405   IIC_SSE_CVT_SS2SI32_RR, IIC_SSE_CVT_SS2SI32_RM
1406 >;
1407
1408 let Sched = WriteCvtF2I in
1409 def SSE_CVT_SS2SI_64 : OpndItins<
1410   IIC_SSE_CVT_SS2SI64_RR, IIC_SSE_CVT_SS2SI64_RM
1411 >;
1412
1413 let Sched = WriteCvtF2I in
1414 def SSE_CVT_SD2SI : OpndItins<
1415   IIC_SSE_CVT_SD2SI_RR, IIC_SSE_CVT_SD2SI_RM
1416 >;
1417
1418 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1419                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1420                      string asm, OpndItins itins> {
1421   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1422                         [(set DstRC:$dst, (OpNode SrcRC:$src))],
1423                         itins.rr>, Sched<[itins.Sched]>;
1424   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1425                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))],
1426                         itins.rm>, Sched<[itins.Sched.Folded]>;
1427 }
1428
1429 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1430                        X86MemOperand x86memop, string asm, Domain d,
1431                        OpndItins itins> {
1432 let neverHasSideEffects = 1 in {
1433   def rr : I<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1434              [], itins.rr, d>, Sched<[itins.Sched]>;
1435   let mayLoad = 1 in
1436   def rm : I<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1437              [], itins.rm, d>, Sched<[itins.Sched.Folded]>;
1438 }
1439 }
1440
1441 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1442                           X86MemOperand x86memop, string asm> {
1443 let neverHasSideEffects = 1 in {
1444   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
1445               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
1446            Sched<[WriteCvtI2F]>;
1447   let mayLoad = 1 in
1448   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1449               (ins DstRC:$src1, x86memop:$src),
1450               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
1451            Sched<[WriteCvtI2FLd, ReadAfterLd]>;
1452 } // neverHasSideEffects = 1
1453 }
1454
1455 defm VCVTTSS2SI   : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1456                                 "cvttss2si\t{$src, $dst|$dst, $src}",
1457                                 SSE_CVT_SS2SI_32>,
1458                                 XS, VEX, VEX_LIG;
1459 defm VCVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1460                                 "cvttss2si\t{$src, $dst|$dst, $src}",
1461                                 SSE_CVT_SS2SI_64>,
1462                                 XS, VEX, VEX_W, VEX_LIG;
1463 defm VCVTTSD2SI   : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1464                                 "cvttsd2si\t{$src, $dst|$dst, $src}",
1465                                 SSE_CVT_SD2SI>,
1466                                 XD, VEX, VEX_LIG;
1467 defm VCVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1468                                 "cvttsd2si\t{$src, $dst|$dst, $src}",
1469                                 SSE_CVT_SD2SI>,
1470                                 XD, VEX, VEX_W, VEX_LIG;
1471
1472 def : InstAlias<"vcvttss2si{l}\t{$src, $dst|$dst, $src}",
1473                 (VCVTTSS2SIrr GR32:$dst, FR32:$src), 0>;
1474 def : InstAlias<"vcvttss2si{l}\t{$src, $dst|$dst, $src}",
1475                 (VCVTTSS2SIrm GR32:$dst, f32mem:$src), 0>;
1476 def : InstAlias<"vcvttsd2si{l}\t{$src, $dst|$dst, $src}",
1477                 (VCVTTSD2SIrr GR32:$dst, FR64:$src), 0>;
1478 def : InstAlias<"vcvttsd2si{l}\t{$src, $dst|$dst, $src}",
1479                 (VCVTTSD2SIrm GR32:$dst, f64mem:$src), 0>;
1480 def : InstAlias<"vcvttss2si{q}\t{$src, $dst|$dst, $src}",
1481                 (VCVTTSS2SI64rr GR64:$dst, FR32:$src), 0>;
1482 def : InstAlias<"vcvttss2si{q}\t{$src, $dst|$dst, $src}",
1483                 (VCVTTSS2SI64rm GR64:$dst, f32mem:$src), 0>;
1484 def : InstAlias<"vcvttsd2si{q}\t{$src, $dst|$dst, $src}",
1485                 (VCVTTSD2SI64rr GR64:$dst, FR64:$src), 0>;
1486 def : InstAlias<"vcvttsd2si{q}\t{$src, $dst|$dst, $src}",
1487                 (VCVTTSD2SI64rm GR64:$dst, f64mem:$src), 0>;
1488
1489 // The assembler can recognize rr 64-bit instructions by seeing a rxx
1490 // register, but the same isn't true when only using memory operands,
1491 // provide other assembly "l" and "q" forms to address this explicitly
1492 // where appropriate to do so.
1493 defm VCVTSI2SS   : sse12_vcvt_avx<0x2A, GR32, FR32, i32mem, "cvtsi2ss{l}">,
1494                                   XS, VEX_4V, VEX_LIG;
1495 defm VCVTSI2SS64 : sse12_vcvt_avx<0x2A, GR64, FR32, i64mem, "cvtsi2ss{q}">,
1496                                   XS, VEX_4V, VEX_W, VEX_LIG;
1497 defm VCVTSI2SD   : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd{l}">,
1498                                   XD, VEX_4V, VEX_LIG;
1499 defm VCVTSI2SD64 : sse12_vcvt_avx<0x2A, GR64, FR64, i64mem, "cvtsi2sd{q}">,
1500                                   XD, VEX_4V, VEX_W, VEX_LIG;
1501
1502 def : InstAlias<"vcvtsi2ss\t{$src, $src1, $dst|$dst, $src1, $src}",
1503                 (VCVTSI2SSrm FR64:$dst, FR64:$src1, i32mem:$src)>;
1504 def : InstAlias<"vcvtsi2sd\t{$src, $src1, $dst|$dst, $src1, $src}",
1505                 (VCVTSI2SDrm FR64:$dst, FR64:$src1, i32mem:$src)>;
1506
1507 let Predicates = [HasAVX] in {
1508   def : Pat<(f32 (sint_to_fp (loadi32 addr:$src))),
1509             (VCVTSI2SSrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1510   def : Pat<(f32 (sint_to_fp (loadi64 addr:$src))),
1511             (VCVTSI2SS64rm (f32 (IMPLICIT_DEF)), addr:$src)>;
1512   def : Pat<(f64 (sint_to_fp (loadi32 addr:$src))),
1513             (VCVTSI2SDrm (f64 (IMPLICIT_DEF)), addr:$src)>;
1514   def : Pat<(f64 (sint_to_fp (loadi64 addr:$src))),
1515             (VCVTSI2SD64rm (f64 (IMPLICIT_DEF)), addr:$src)>;
1516
1517   def : Pat<(f32 (sint_to_fp GR32:$src)),
1518             (VCVTSI2SSrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
1519   def : Pat<(f32 (sint_to_fp GR64:$src)),
1520             (VCVTSI2SS64rr (f32 (IMPLICIT_DEF)), GR64:$src)>;
1521   def : Pat<(f64 (sint_to_fp GR32:$src)),
1522             (VCVTSI2SDrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
1523   def : Pat<(f64 (sint_to_fp GR64:$src)),
1524             (VCVTSI2SD64rr (f64 (IMPLICIT_DEF)), GR64:$src)>;
1525 }
1526
1527 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1528                       "cvttss2si\t{$src, $dst|$dst, $src}",
1529                       SSE_CVT_SS2SI_32>, XS;
1530 defm CVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1531                       "cvttss2si\t{$src, $dst|$dst, $src}",
1532                       SSE_CVT_SS2SI_64>, XS, REX_W;
1533 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1534                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1535                       SSE_CVT_SD2SI>, XD;
1536 defm CVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1537                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1538                       SSE_CVT_SD2SI>, XD, REX_W;
1539 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
1540                       "cvtsi2ss{l}\t{$src, $dst|$dst, $src}",
1541                       SSE_CVT_Scalar>, XS;
1542 defm CVTSI2SS64 : sse12_cvt_s<0x2A, GR64, FR32, sint_to_fp, i64mem, loadi64,
1543                       "cvtsi2ss{q}\t{$src, $dst|$dst, $src}",
1544                       SSE_CVT_Scalar>, XS, REX_W;
1545 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
1546                       "cvtsi2sd{l}\t{$src, $dst|$dst, $src}",
1547                       SSE_CVT_Scalar>, XD;
1548 defm CVTSI2SD64 : sse12_cvt_s<0x2A, GR64, FR64, sint_to_fp, i64mem, loadi64,
1549                       "cvtsi2sd{q}\t{$src, $dst|$dst, $src}",
1550                       SSE_CVT_Scalar>, XD, REX_W;
1551
1552 def : InstAlias<"cvttss2si{l}\t{$src, $dst|$dst, $src}",
1553                 (CVTTSS2SIrr GR32:$dst, FR32:$src), 0>;
1554 def : InstAlias<"cvttss2si{l}\t{$src, $dst|$dst, $src}",
1555                 (CVTTSS2SIrm GR32:$dst, f32mem:$src), 0>;
1556 def : InstAlias<"cvttsd2si{l}\t{$src, $dst|$dst, $src}",
1557                 (CVTTSD2SIrr GR32:$dst, FR64:$src), 0>;
1558 def : InstAlias<"cvttsd2si{l}\t{$src, $dst|$dst, $src}",
1559                 (CVTTSD2SIrm GR32:$dst, f64mem:$src), 0>;
1560 def : InstAlias<"cvttss2si{q}\t{$src, $dst|$dst, $src}",
1561                 (CVTTSS2SI64rr GR64:$dst, FR32:$src), 0>;
1562 def : InstAlias<"cvttss2si{q}\t{$src, $dst|$dst, $src}",
1563                 (CVTTSS2SI64rm GR64:$dst, f32mem:$src), 0>;
1564 def : InstAlias<"cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1565                 (CVTTSD2SI64rr GR64:$dst, FR64:$src), 0>;
1566 def : InstAlias<"cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1567                 (CVTTSD2SI64rm GR64:$dst, f64mem:$src), 0>;
1568
1569 def : InstAlias<"cvtsi2ss\t{$src, $dst|$dst, $src}",
1570                 (CVTSI2SSrm FR64:$dst, i32mem:$src)>;
1571 def : InstAlias<"cvtsi2sd\t{$src, $dst|$dst, $src}",
1572                 (CVTSI2SDrm FR64:$dst, i32mem:$src)>;
1573
1574 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
1575 // and/or XMM operand(s).
1576
1577 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1578                          Intrinsic Int, Operand memop, ComplexPattern mem_cpat,
1579                          string asm, OpndItins itins> {
1580   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src),
1581               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1582               [(set DstRC:$dst, (Int SrcRC:$src))], itins.rr>,
1583            Sched<[itins.Sched]>;
1584   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins memop:$src),
1585               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1586               [(set DstRC:$dst, (Int mem_cpat:$src))], itins.rm>,
1587            Sched<[itins.Sched.Folded]>;
1588 }
1589
1590 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
1591                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
1592                     PatFrag ld_frag, string asm, OpndItins itins,
1593                     bit Is2Addr = 1> {
1594   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
1595               !if(Is2Addr,
1596                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1597                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1598               [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))],
1599               itins.rr>, Sched<[itins.Sched]>;
1600   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1601               (ins DstRC:$src1, x86memop:$src2),
1602               !if(Is2Addr,
1603                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1604                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1605               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))],
1606               itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
1607 }
1608
1609 defm VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32,
1610                   int_x86_sse2_cvtsd2si, sdmem, sse_load_f64, "cvtsd2si",
1611                   SSE_CVT_SD2SI>, XD, VEX, VEX_LIG;
1612 defm VCVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64,
1613                     int_x86_sse2_cvtsd2si64, sdmem, sse_load_f64, "cvtsd2si",
1614                     SSE_CVT_SD2SI>, XD, VEX, VEX_W, VEX_LIG;
1615
1616 defm CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1617                  sdmem, sse_load_f64, "cvtsd2si", SSE_CVT_SD2SI>, XD;
1618 defm CVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse2_cvtsd2si64,
1619                    sdmem, sse_load_f64, "cvtsd2si", SSE_CVT_SD2SI>, XD, REX_W;
1620
1621
1622 defm Int_VCVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1623           int_x86_sse_cvtsi2ss, i32mem, loadi32, "cvtsi2ss{l}",
1624           SSE_CVT_Scalar, 0>, XS, VEX_4V;
1625 defm Int_VCVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1626           int_x86_sse_cvtsi642ss, i64mem, loadi64, "cvtsi2ss{q}",
1627           SSE_CVT_Scalar, 0>, XS, VEX_4V,
1628           VEX_W;
1629 defm Int_VCVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1630           int_x86_sse2_cvtsi2sd, i32mem, loadi32, "cvtsi2sd{l}",
1631           SSE_CVT_Scalar, 0>, XD, VEX_4V;
1632 defm Int_VCVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1633           int_x86_sse2_cvtsi642sd, i64mem, loadi64, "cvtsi2sd{q}",
1634           SSE_CVT_Scalar, 0>, XD,
1635           VEX_4V, VEX_W;
1636
1637 let Constraints = "$src1 = $dst" in {
1638   defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1639                         int_x86_sse_cvtsi2ss, i32mem, loadi32,
1640                         "cvtsi2ss{l}", SSE_CVT_Scalar>, XS;
1641   defm Int_CVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1642                         int_x86_sse_cvtsi642ss, i64mem, loadi64,
1643                         "cvtsi2ss{q}", SSE_CVT_Scalar>, XS, REX_W;
1644   defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1645                         int_x86_sse2_cvtsi2sd, i32mem, loadi32,
1646                         "cvtsi2sd{l}", SSE_CVT_Scalar>, XD;
1647   defm Int_CVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1648                         int_x86_sse2_cvtsi642sd, i64mem, loadi64,
1649                         "cvtsi2sd{q}", SSE_CVT_Scalar>, XD, REX_W;
1650 }
1651
1652 /// SSE 1 Only
1653
1654 // Aliases for intrinsics
1655 defm Int_VCVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1656                                     ssmem, sse_load_f32, "cvttss2si",
1657                                     SSE_CVT_SS2SI_32>, XS, VEX;
1658 defm Int_VCVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1659                                    int_x86_sse_cvttss2si64, ssmem, sse_load_f32,
1660                                    "cvttss2si", SSE_CVT_SS2SI_64>,
1661                                    XS, VEX, VEX_W;
1662 defm Int_VCVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1663                                     sdmem, sse_load_f64, "cvttsd2si",
1664                                     SSE_CVT_SD2SI>, XD, VEX;
1665 defm Int_VCVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1666                                   int_x86_sse2_cvttsd2si64, sdmem, sse_load_f64,
1667                                   "cvttsd2si", SSE_CVT_SD2SI>,
1668                                   XD, VEX, VEX_W;
1669 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1670                                     ssmem, sse_load_f32, "cvttss2si",
1671                                     SSE_CVT_SS2SI_32>, XS;
1672 defm Int_CVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1673                                    int_x86_sse_cvttss2si64, ssmem, sse_load_f32,
1674                                    "cvttss2si", SSE_CVT_SS2SI_64>, XS, REX_W;
1675 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1676                                     sdmem, sse_load_f64, "cvttsd2si",
1677                                     SSE_CVT_SD2SI>, XD;
1678 defm Int_CVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1679                                   int_x86_sse2_cvttsd2si64, sdmem, sse_load_f64,
1680                                   "cvttsd2si", SSE_CVT_SD2SI>, XD, REX_W;
1681
1682 defm VCVTSS2SI   : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
1683                                   ssmem, sse_load_f32, "cvtss2si",
1684                                   SSE_CVT_SS2SI_32>, XS, VEX, VEX_LIG;
1685 defm VCVTSS2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse_cvtss2si64,
1686                                   ssmem, sse_load_f32, "cvtss2si",
1687                                   SSE_CVT_SS2SI_64>, XS, VEX, VEX_W, VEX_LIG;
1688
1689 defm CVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
1690                                ssmem, sse_load_f32, "cvtss2si",
1691                                SSE_CVT_SS2SI_32>, XS;
1692 defm CVTSS2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse_cvtss2si64,
1693                                  ssmem, sse_load_f32, "cvtss2si",
1694                                  SSE_CVT_SS2SI_64>, XS, REX_W;
1695
1696 defm VCVTDQ2PS   : sse12_cvt_p<0x5B, VR128, VR128, i128mem,
1697                                "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1698                                SSEPackedSingle, SSE_CVT_PS>,
1699                                TB, VEX, Requires<[HasAVX]>;
1700 defm VCVTDQ2PSY  : sse12_cvt_p<0x5B, VR256, VR256, i256mem,
1701                                "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1702                                SSEPackedSingle, SSE_CVT_PS>,
1703                                TB, VEX, VEX_L, Requires<[HasAVX]>;
1704
1705 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, i128mem,
1706                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
1707                             SSEPackedSingle, SSE_CVT_PS>,
1708                             TB, Requires<[UseSSE2]>;
1709
1710 def : InstAlias<"vcvtss2si{l}\t{$src, $dst|$dst, $src}",
1711                 (VCVTSS2SIrr GR32:$dst, VR128:$src), 0>;
1712 def : InstAlias<"vcvtss2si{l}\t{$src, $dst|$dst, $src}",
1713                 (VCVTSS2SIrm GR32:$dst, ssmem:$src), 0>;
1714 def : InstAlias<"vcvtsd2si{l}\t{$src, $dst|$dst, $src}",
1715                 (VCVTSD2SIrr GR32:$dst, VR128:$src), 0>;
1716 def : InstAlias<"vcvtsd2si{l}\t{$src, $dst|$dst, $src}",
1717                 (VCVTSD2SIrm GR32:$dst, sdmem:$src), 0>;
1718 def : InstAlias<"vcvtss2si{q}\t{$src, $dst|$dst, $src}",
1719                 (VCVTSS2SI64rr GR64:$dst, VR128:$src), 0>;
1720 def : InstAlias<"vcvtss2si{q}\t{$src, $dst|$dst, $src}",
1721                 (VCVTSS2SI64rm GR64:$dst, ssmem:$src), 0>;
1722 def : InstAlias<"vcvtsd2si{q}\t{$src, $dst|$dst, $src}",
1723                 (VCVTSD2SI64rr GR64:$dst, VR128:$src), 0>;
1724 def : InstAlias<"vcvtsd2si{q}\t{$src, $dst|$dst, $src}",
1725                 (VCVTSD2SI64rm GR64:$dst, sdmem:$src), 0>;
1726
1727 def : InstAlias<"cvtss2si{l}\t{$src, $dst|$dst, $src}",
1728                 (CVTSS2SIrr GR32:$dst, VR128:$src), 0>;
1729 def : InstAlias<"cvtss2si{l}\t{$src, $dst|$dst, $src}",
1730                 (CVTSS2SIrm GR32:$dst, ssmem:$src), 0>;
1731 def : InstAlias<"cvtsd2si{l}\t{$src, $dst|$dst, $src}",
1732                 (CVTSD2SIrr GR32:$dst, VR128:$src), 0>;
1733 def : InstAlias<"cvtsd2si{l}\t{$src, $dst|$dst, $src}",
1734                 (CVTSD2SIrm GR32:$dst, sdmem:$src), 0>;
1735 def : InstAlias<"cvtss2si{q}\t{$src, $dst|$dst, $src}",
1736                 (CVTSS2SI64rr GR64:$dst, VR128:$src), 0>;
1737 def : InstAlias<"cvtss2si{q}\t{$src, $dst|$dst, $src}",
1738                 (CVTSS2SI64rm GR64:$dst, ssmem:$src), 0>;
1739 def : InstAlias<"cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1740                 (CVTSD2SI64rr GR64:$dst, VR128:$src), 0>;
1741 def : InstAlias<"cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1742                 (CVTSD2SI64rm GR64:$dst, sdmem:$src)>;
1743
1744 /// SSE 2 Only
1745
1746 // Convert scalar double to scalar single
1747 let neverHasSideEffects = 1 in {
1748 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
1749                        (ins FR64:$src1, FR64:$src2),
1750                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", [],
1751                       IIC_SSE_CVT_Scalar_RR>, VEX_4V, VEX_LIG,
1752                       Sched<[WriteCvtF2F]>;
1753 let mayLoad = 1 in
1754 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
1755                        (ins FR64:$src1, f64mem:$src2),
1756                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1757                       [], IIC_SSE_CVT_Scalar_RM>,
1758                       XD, Requires<[HasAVX, OptForSize]>, VEX_4V, VEX_LIG,
1759                       Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1760 }
1761
1762 def : Pat<(f32 (fround FR64:$src)), (VCVTSD2SSrr FR64:$src, FR64:$src)>,
1763           Requires<[HasAVX]>;
1764
1765 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
1766                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1767                       [(set FR32:$dst, (fround FR64:$src))],
1768                       IIC_SSE_CVT_Scalar_RR>, Sched<[WriteCvtF2F]>;
1769 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
1770                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1771                       [(set FR32:$dst, (fround (loadf64 addr:$src)))],
1772                       IIC_SSE_CVT_Scalar_RM>,
1773                       XD,
1774                   Requires<[UseSSE2, OptForSize]>, Sched<[WriteCvtF2FLd]>;
1775
1776 def Int_VCVTSD2SSrr: I<0x5A, MRMSrcReg,
1777                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1778                        "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1779                        [(set VR128:$dst,
1780                          (int_x86_sse2_cvtsd2ss VR128:$src1, VR128:$src2))],
1781                        IIC_SSE_CVT_Scalar_RR>, XD, VEX_4V, Requires<[HasAVX]>,
1782                        Sched<[WriteCvtF2F]>;
1783 def Int_VCVTSD2SSrm: I<0x5A, MRMSrcReg,
1784                        (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
1785                        "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1786                        [(set VR128:$dst, (int_x86_sse2_cvtsd2ss
1787                                           VR128:$src1, sse_load_f64:$src2))],
1788                        IIC_SSE_CVT_Scalar_RM>, XD, VEX_4V, Requires<[HasAVX]>,
1789                        Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1790
1791 let Constraints = "$src1 = $dst" in {
1792 def Int_CVTSD2SSrr: I<0x5A, MRMSrcReg,
1793                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1794                        "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1795                        [(set VR128:$dst,
1796                          (int_x86_sse2_cvtsd2ss VR128:$src1, VR128:$src2))],
1797                        IIC_SSE_CVT_Scalar_RR>, XD, Requires<[UseSSE2]>,
1798                        Sched<[WriteCvtF2F]>;
1799 def Int_CVTSD2SSrm: I<0x5A, MRMSrcReg,
1800                        (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
1801                        "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1802                        [(set VR128:$dst, (int_x86_sse2_cvtsd2ss
1803                                           VR128:$src1, sse_load_f64:$src2))],
1804                        IIC_SSE_CVT_Scalar_RM>, XD, Requires<[UseSSE2]>,
1805                        Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1806 }
1807
1808 // Convert scalar single to scalar double
1809 // SSE2 instructions with XS prefix
1810 let neverHasSideEffects = 1 in {
1811 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
1812                     (ins FR32:$src1, FR32:$src2),
1813                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1814                     [], IIC_SSE_CVT_Scalar_RR>,
1815                     XS, Requires<[HasAVX]>, VEX_4V, VEX_LIG,
1816                     Sched<[WriteCvtF2F]>;
1817 let mayLoad = 1 in
1818 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
1819                     (ins FR32:$src1, f32mem:$src2),
1820                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1821                     [], IIC_SSE_CVT_Scalar_RM>,
1822                     XS, VEX_4V, VEX_LIG, Requires<[HasAVX, OptForSize]>,
1823                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1824 }
1825
1826 def : Pat<(f64 (fextend FR32:$src)),
1827     (VCVTSS2SDrr FR32:$src, FR32:$src)>, Requires<[HasAVX]>;
1828 def : Pat<(fextend (loadf32 addr:$src)),
1829     (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>, Requires<[HasAVX]>;
1830
1831 def : Pat<(extloadf32 addr:$src),
1832     (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>,
1833     Requires<[HasAVX, OptForSize]>;
1834 def : Pat<(extloadf32 addr:$src),
1835     (VCVTSS2SDrr (f32 (IMPLICIT_DEF)), (VMOVSSrm addr:$src))>,
1836     Requires<[HasAVX, OptForSpeed]>;
1837
1838 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
1839                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1840                    [(set FR64:$dst, (fextend FR32:$src))],
1841                    IIC_SSE_CVT_Scalar_RR>, XS,
1842                  Requires<[UseSSE2]>, Sched<[WriteCvtF2F]>;
1843 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
1844                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1845                    [(set FR64:$dst, (extloadf32 addr:$src))],
1846                    IIC_SSE_CVT_Scalar_RM>, XS,
1847                  Requires<[UseSSE2, OptForSize]>, Sched<[WriteCvtF2FLd]>;
1848
1849 // extload f32 -> f64.  This matches load+fextend because we have a hack in
1850 // the isel (PreprocessForFPConvert) that can introduce loads after dag
1851 // combine.
1852 // Since these loads aren't folded into the fextend, we have to match it
1853 // explicitly here.
1854 def : Pat<(fextend (loadf32 addr:$src)),
1855           (CVTSS2SDrm addr:$src)>, Requires<[UseSSE2]>;
1856 def : Pat<(extloadf32 addr:$src),
1857           (CVTSS2SDrr (MOVSSrm addr:$src))>, Requires<[UseSSE2, OptForSpeed]>;
1858
1859 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
1860                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1861                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1862                     [(set VR128:$dst,
1863                       (int_x86_sse2_cvtss2sd VR128:$src1, VR128:$src2))],
1864                     IIC_SSE_CVT_Scalar_RR>, XS, VEX_4V, Requires<[HasAVX]>,
1865                     Sched<[WriteCvtF2F]>;
1866 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1867                       (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2),
1868                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1869                     [(set VR128:$dst,
1870                       (int_x86_sse2_cvtss2sd VR128:$src1, sse_load_f32:$src2))],
1871                     IIC_SSE_CVT_Scalar_RM>, XS, VEX_4V, Requires<[HasAVX]>,
1872                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1873 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1874 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1875                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1876                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1877                     [(set VR128:$dst,
1878                       (int_x86_sse2_cvtss2sd VR128:$src1, VR128:$src2))],
1879                     IIC_SSE_CVT_Scalar_RR>, XS, Requires<[UseSSE2]>,
1880                     Sched<[WriteCvtF2F]>;
1881 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1882                       (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2),
1883                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1884                     [(set VR128:$dst,
1885                       (int_x86_sse2_cvtss2sd VR128:$src1, sse_load_f32:$src2))],
1886                     IIC_SSE_CVT_Scalar_RM>, XS, Requires<[UseSSE2]>,
1887                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1888 }
1889
1890 // Convert packed single/double fp to doubleword
1891 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1892                        "cvtps2dq\t{$src, $dst|$dst, $src}",
1893                        [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))],
1894                        IIC_SSE_CVT_PS_RR>, VEX, Sched<[WriteCvtF2I]>;
1895 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1896                        "cvtps2dq\t{$src, $dst|$dst, $src}",
1897                        [(set VR128:$dst,
1898                          (int_x86_sse2_cvtps2dq (memopv4f32 addr:$src)))],
1899                        IIC_SSE_CVT_PS_RM>, VEX, Sched<[WriteCvtF2ILd]>;
1900 def VCVTPS2DQYrr : VPDI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1901                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1902                         [(set VR256:$dst,
1903                           (int_x86_avx_cvt_ps2dq_256 VR256:$src))],
1904                         IIC_SSE_CVT_PS_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
1905 def VCVTPS2DQYrm : VPDI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1906                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1907                         [(set VR256:$dst,
1908                           (int_x86_avx_cvt_ps2dq_256 (memopv8f32 addr:$src)))],
1909                         IIC_SSE_CVT_PS_RM>, VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
1910 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1911                      "cvtps2dq\t{$src, $dst|$dst, $src}",
1912                      [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))],
1913                      IIC_SSE_CVT_PS_RR>, Sched<[WriteCvtF2I]>;
1914 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1915                      "cvtps2dq\t{$src, $dst|$dst, $src}",
1916                      [(set VR128:$dst,
1917                        (int_x86_sse2_cvtps2dq (memopv4f32 addr:$src)))],
1918                      IIC_SSE_CVT_PS_RM>, Sched<[WriteCvtF2ILd]>;
1919
1920
1921 // Convert Packed Double FP to Packed DW Integers
1922 let Predicates = [HasAVX] in {
1923 // The assembler can recognize rr 256-bit instructions by seeing a ymm
1924 // register, but the same isn't true when using memory operands instead.
1925 // Provide other assembly rr and rm forms to address this explicitly.
1926 def VCVTPD2DQrr  : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1927                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1928                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1929                        VEX, Sched<[WriteCvtF2I]>;
1930
1931 // XMM only
1932 def : InstAlias<"vcvtpd2dqx\t{$src, $dst|$dst, $src}",
1933                 (VCVTPD2DQrr VR128:$dst, VR128:$src)>;
1934 def VCVTPD2DQXrm : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1935                        "vcvtpd2dqx\t{$src, $dst|$dst, $src}",
1936                        [(set VR128:$dst,
1937                          (int_x86_sse2_cvtpd2dq (memopv2f64 addr:$src)))]>, VEX,
1938                        Sched<[WriteCvtF2ILd]>;
1939
1940 // YMM only
1941 def VCVTPD2DQYrr : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1942                        "vcvtpd2dq{y}\t{$src, $dst|$dst, $src}",
1943                        [(set VR128:$dst,
1944                          (int_x86_avx_cvt_pd2dq_256 VR256:$src))]>, VEX, VEX_L,
1945                        Sched<[WriteCvtF2I]>;
1946 def VCVTPD2DQYrm : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
1947                        "vcvtpd2dq{y}\t{$src, $dst|$dst, $src}",
1948                        [(set VR128:$dst,
1949                          (int_x86_avx_cvt_pd2dq_256 (memopv4f64 addr:$src)))]>,
1950                        VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
1951 def : InstAlias<"vcvtpd2dq\t{$src, $dst|$dst, $src}",
1952                 (VCVTPD2DQYrr VR128:$dst, VR256:$src)>;
1953 }
1954
1955 def CVTPD2DQrm  : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1956                       "cvtpd2dq\t{$src, $dst|$dst, $src}",
1957                       [(set VR128:$dst,
1958                         (int_x86_sse2_cvtpd2dq (memopv2f64 addr:$src)))],
1959                       IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtF2ILd]>;
1960 def CVTPD2DQrr  : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1961                       "cvtpd2dq\t{$src, $dst|$dst, $src}",
1962                       [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))],
1963                       IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2I]>;
1964
1965 // Convert with truncation packed single/double fp to doubleword
1966 // SSE2 packed instructions with XS prefix
1967 def VCVTTPS2DQrr : VS2SI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1968                          "cvttps2dq\t{$src, $dst|$dst, $src}",
1969                          [(set VR128:$dst,
1970                            (int_x86_sse2_cvttps2dq VR128:$src))],
1971                          IIC_SSE_CVT_PS_RR>, VEX, Sched<[WriteCvtF2I]>;
1972 def VCVTTPS2DQrm : VS2SI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1973                          "cvttps2dq\t{$src, $dst|$dst, $src}",
1974                          [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1975                                             (memopv4f32 addr:$src)))],
1976                          IIC_SSE_CVT_PS_RM>, VEX, Sched<[WriteCvtF2ILd]>;
1977 def VCVTTPS2DQYrr : VS2SI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1978                           "cvttps2dq\t{$src, $dst|$dst, $src}",
1979                           [(set VR256:$dst,
1980                             (int_x86_avx_cvtt_ps2dq_256 VR256:$src))],
1981                           IIC_SSE_CVT_PS_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
1982 def VCVTTPS2DQYrm : VS2SI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1983                           "cvttps2dq\t{$src, $dst|$dst, $src}",
1984                           [(set VR256:$dst, (int_x86_avx_cvtt_ps2dq_256
1985                                              (memopv8f32 addr:$src)))],
1986                           IIC_SSE_CVT_PS_RM>, VEX, VEX_L,
1987                           Sched<[WriteCvtF2ILd]>;
1988
1989 def CVTTPS2DQrr : S2SI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1990                        "cvttps2dq\t{$src, $dst|$dst, $src}",
1991                        [(set VR128:$dst, (int_x86_sse2_cvttps2dq VR128:$src))],
1992                        IIC_SSE_CVT_PS_RR>, Sched<[WriteCvtF2I]>;
1993 def CVTTPS2DQrm : S2SI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1994                        "cvttps2dq\t{$src, $dst|$dst, $src}",
1995                        [(set VR128:$dst,
1996                          (int_x86_sse2_cvttps2dq (memopv4f32 addr:$src)))],
1997                        IIC_SSE_CVT_PS_RM>, Sched<[WriteCvtF2ILd]>;
1998
1999 let Predicates = [HasAVX] in {
2000   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
2001             (VCVTDQ2PSrr VR128:$src)>;
2002   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
2003             (VCVTDQ2PSrm addr:$src)>;
2004
2005   def : Pat<(int_x86_sse2_cvtdq2ps VR128:$src),
2006             (VCVTDQ2PSrr VR128:$src)>;
2007   def : Pat<(int_x86_sse2_cvtdq2ps (bc_v4i32 (memopv2i64 addr:$src))),
2008             (VCVTDQ2PSrm addr:$src)>;
2009
2010   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
2011             (VCVTTPS2DQrr VR128:$src)>;
2012   def : Pat<(v4i32 (fp_to_sint (memopv4f32 addr:$src))),
2013             (VCVTTPS2DQrm addr:$src)>;
2014
2015   def : Pat<(v8f32 (sint_to_fp (v8i32 VR256:$src))),
2016             (VCVTDQ2PSYrr VR256:$src)>;
2017   def : Pat<(v8f32 (sint_to_fp (bc_v8i32 (memopv4i64 addr:$src)))),
2018             (VCVTDQ2PSYrm addr:$src)>;
2019
2020   def : Pat<(v8i32 (fp_to_sint (v8f32 VR256:$src))),
2021             (VCVTTPS2DQYrr VR256:$src)>;
2022   def : Pat<(v8i32 (fp_to_sint (memopv8f32 addr:$src))),
2023             (VCVTTPS2DQYrm addr:$src)>;
2024 }
2025
2026 let Predicates = [UseSSE2] in {
2027   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
2028             (CVTDQ2PSrr VR128:$src)>;
2029   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
2030             (CVTDQ2PSrm addr:$src)>;
2031
2032   def : Pat<(int_x86_sse2_cvtdq2ps VR128:$src),
2033             (CVTDQ2PSrr VR128:$src)>;
2034   def : Pat<(int_x86_sse2_cvtdq2ps (bc_v4i32 (memopv2i64 addr:$src))),
2035             (CVTDQ2PSrm addr:$src)>;
2036
2037   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
2038             (CVTTPS2DQrr VR128:$src)>;
2039   def : Pat<(v4i32 (fp_to_sint (memopv4f32 addr:$src))),
2040             (CVTTPS2DQrm addr:$src)>;
2041 }
2042
2043 def VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2044                         "cvttpd2dq\t{$src, $dst|$dst, $src}",
2045                         [(set VR128:$dst,
2046                               (int_x86_sse2_cvttpd2dq VR128:$src))],
2047                               IIC_SSE_CVT_PD_RR>, VEX, Sched<[WriteCvtF2I]>;
2048
2049 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2050 // register, but the same isn't true when using memory operands instead.
2051 // Provide other assembly rr and rm forms to address this explicitly.
2052
2053 // XMM only
2054 def : InstAlias<"vcvttpd2dqx\t{$src, $dst|$dst, $src}",
2055                 (VCVTTPD2DQrr VR128:$dst, VR128:$src)>;
2056 def VCVTTPD2DQXrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2057                          "cvttpd2dqx\t{$src, $dst|$dst, $src}",
2058                          [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
2059                                             (memopv2f64 addr:$src)))],
2060                          IIC_SSE_CVT_PD_RM>, VEX, Sched<[WriteCvtF2ILd]>;
2061
2062 // YMM only
2063 def VCVTTPD2DQYrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2064                          "cvttpd2dq{y}\t{$src, $dst|$dst, $src}",
2065                          [(set VR128:$dst,
2066                            (int_x86_avx_cvtt_pd2dq_256 VR256:$src))],
2067                          IIC_SSE_CVT_PD_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
2068 def VCVTTPD2DQYrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2069                          "cvttpd2dq{y}\t{$src, $dst|$dst, $src}",
2070                          [(set VR128:$dst,
2071                           (int_x86_avx_cvtt_pd2dq_256 (memopv4f64 addr:$src)))],
2072                          IIC_SSE_CVT_PD_RM>, VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
2073 def : InstAlias<"vcvttpd2dq\t{$src, $dst|$dst, $src}",
2074                 (VCVTTPD2DQYrr VR128:$dst, VR256:$src)>;
2075
2076 let Predicates = [HasAVX] in {
2077   def : Pat<(v4i32 (fp_to_sint (v4f64 VR256:$src))),
2078             (VCVTTPD2DQYrr VR256:$src)>;
2079   def : Pat<(v4i32 (fp_to_sint (memopv4f64 addr:$src))),
2080             (VCVTTPD2DQYrm addr:$src)>;
2081 } // Predicates = [HasAVX]
2082
2083 def CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2084                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
2085                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))],
2086                       IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2I]>;
2087 def CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
2088                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
2089                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
2090                                         (memopv2f64 addr:$src)))],
2091                                         IIC_SSE_CVT_PD_RM>,
2092                       Sched<[WriteCvtF2ILd]>;
2093
2094 // Convert packed single to packed double
2095 let Predicates = [HasAVX] in {
2096                   // SSE2 instructions without OpSize prefix
2097 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2098                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2099                      [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))],
2100                      IIC_SSE_CVT_PD_RR>, TB, VEX, Sched<[WriteCvtF2F]>;
2101 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2102                     "vcvtps2pd\t{$src, $dst|$dst, $src}",
2103                     [(set VR128:$dst, (v2f64 (extloadv2f32 addr:$src)))],
2104                     IIC_SSE_CVT_PD_RM>, TB, VEX, Sched<[WriteCvtF2FLd]>;
2105 def VCVTPS2PDYrr : I<0x5A, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
2106                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2107                      [(set VR256:$dst,
2108                        (int_x86_avx_cvt_ps2_pd_256 VR128:$src))],
2109                      IIC_SSE_CVT_PD_RR>, TB, VEX, VEX_L, Sched<[WriteCvtF2F]>;
2110 def VCVTPS2PDYrm : I<0x5A, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
2111                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2112                      [(set VR256:$dst,
2113                        (int_x86_avx_cvt_ps2_pd_256 (memopv4f32 addr:$src)))],
2114                      IIC_SSE_CVT_PD_RM>, TB, VEX, VEX_L, Sched<[WriteCvtF2FLd]>;
2115 }
2116
2117 let Predicates = [UseSSE2] in {
2118 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2119                        "cvtps2pd\t{$src, $dst|$dst, $src}",
2120                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))],
2121                        IIC_SSE_CVT_PD_RR>, TB, Sched<[WriteCvtF2F]>;
2122 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2123                    "cvtps2pd\t{$src, $dst|$dst, $src}",
2124                    [(set VR128:$dst, (v2f64 (extloadv2f32 addr:$src)))],
2125                    IIC_SSE_CVT_PD_RM>, TB, Sched<[WriteCvtF2FLd]>;
2126 }
2127
2128 // Convert Packed DW Integers to Packed Double FP
2129 let Predicates = [HasAVX] in {
2130 let neverHasSideEffects = 1, mayLoad = 1 in
2131 def VCVTDQ2PDrm  : S2SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2132                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2133                      []>, VEX, Sched<[WriteCvtI2FLd]>;
2134 def VCVTDQ2PDrr  : S2SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2135                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2136                      [(set VR128:$dst,
2137                        (int_x86_sse2_cvtdq2pd VR128:$src))]>, VEX,
2138                    Sched<[WriteCvtI2F]>;
2139 def VCVTDQ2PDYrm  : S2SI<0xE6, MRMSrcMem, (outs VR256:$dst), (ins i128mem:$src),
2140                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2141                      [(set VR256:$dst,
2142                        (int_x86_avx_cvtdq2_pd_256
2143                         (bitconvert (memopv2i64 addr:$src))))]>, VEX, VEX_L,
2144                     Sched<[WriteCvtI2FLd]>;
2145 def VCVTDQ2PDYrr  : S2SI<0xE6, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
2146                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2147                      [(set VR256:$dst,
2148                        (int_x86_avx_cvtdq2_pd_256 VR128:$src))]>, VEX, VEX_L,
2149                     Sched<[WriteCvtI2F]>;
2150 }
2151
2152 let neverHasSideEffects = 1, mayLoad = 1 in
2153 def CVTDQ2PDrm  : S2SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2154                        "cvtdq2pd\t{$src, $dst|$dst, $src}", [],
2155                        IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtI2FLd]>;
2156 def CVTDQ2PDrr  : S2SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2157                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
2158                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))],
2159                        IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtI2F]>;
2160
2161 // AVX 256-bit register conversion intrinsics
2162 let Predicates = [HasAVX] in {
2163   def : Pat<(v4f64 (sint_to_fp (v4i32 VR128:$src))),
2164             (VCVTDQ2PDYrr VR128:$src)>;
2165   def : Pat<(v4f64 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
2166             (VCVTDQ2PDYrm addr:$src)>;
2167 } // Predicates = [HasAVX]
2168
2169 // Convert packed double to packed single
2170 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2171 // register, but the same isn't true when using memory operands instead.
2172 // Provide other assembly rr and rm forms to address this explicitly.
2173 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2174                        "cvtpd2ps\t{$src, $dst|$dst, $src}",
2175                        [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))],
2176                        IIC_SSE_CVT_PD_RR>, VEX, Sched<[WriteCvtF2F]>;
2177
2178 // XMM only
2179 def : InstAlias<"vcvtpd2psx\t{$src, $dst|$dst, $src}",
2180                 (VCVTPD2PSrr VR128:$dst, VR128:$src)>;
2181 def VCVTPD2PSXrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2182                         "cvtpd2psx\t{$src, $dst|$dst, $src}",
2183                         [(set VR128:$dst,
2184                           (int_x86_sse2_cvtpd2ps (memopv2f64 addr:$src)))],
2185                         IIC_SSE_CVT_PD_RM>, VEX, Sched<[WriteCvtF2FLd]>;
2186
2187 // YMM only
2188 def VCVTPD2PSYrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2189                         "cvtpd2ps{y}\t{$src, $dst|$dst, $src}",
2190                         [(set VR128:$dst,
2191                           (int_x86_avx_cvt_pd2_ps_256 VR256:$src))],
2192                         IIC_SSE_CVT_PD_RR>, VEX, VEX_L, Sched<[WriteCvtF2F]>;
2193 def VCVTPD2PSYrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2194                         "cvtpd2ps{y}\t{$src, $dst|$dst, $src}",
2195                         [(set VR128:$dst,
2196                           (int_x86_avx_cvt_pd2_ps_256 (memopv4f64 addr:$src)))],
2197                         IIC_SSE_CVT_PD_RM>, VEX, VEX_L, Sched<[WriteCvtF2FLd]>;
2198 def : InstAlias<"vcvtpd2ps\t{$src, $dst|$dst, $src}",
2199                 (VCVTPD2PSYrr VR128:$dst, VR256:$src)>;
2200
2201 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2202                      "cvtpd2ps\t{$src, $dst|$dst, $src}",
2203                      [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))],
2204                      IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2F]>;
2205 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2206                      "cvtpd2ps\t{$src, $dst|$dst, $src}",
2207                      [(set VR128:$dst,
2208                        (int_x86_sse2_cvtpd2ps (memopv2f64 addr:$src)))],
2209                      IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtF2FLd]>;
2210
2211
2212 // AVX 256-bit register conversion intrinsics
2213 // FIXME: Migrate SSE conversion intrinsics matching to use patterns as below
2214 // whenever possible to avoid declaring two versions of each one.
2215 let Predicates = [HasAVX] in {
2216   def : Pat<(int_x86_avx_cvtdq2_ps_256 VR256:$src),
2217             (VCVTDQ2PSYrr VR256:$src)>;
2218   def : Pat<(int_x86_avx_cvtdq2_ps_256 (bitconvert (memopv4i64 addr:$src))),
2219             (VCVTDQ2PSYrm addr:$src)>;
2220
2221   // Match fround and fextend for 128/256-bit conversions
2222   def : Pat<(v4f32 (X86vfpround (v2f64 VR128:$src))),
2223             (VCVTPD2PSrr VR128:$src)>;
2224   def : Pat<(v4f32 (X86vfpround (memopv2f64 addr:$src))),
2225             (VCVTPD2PSXrm addr:$src)>;
2226   def : Pat<(v4f32 (fround (v4f64 VR256:$src))),
2227             (VCVTPD2PSYrr VR256:$src)>;
2228   def : Pat<(v4f32 (fround (loadv4f64 addr:$src))),
2229             (VCVTPD2PSYrm addr:$src)>;
2230
2231   def : Pat<(v2f64 (X86vfpext (v4f32 VR128:$src))),
2232             (VCVTPS2PDrr VR128:$src)>;
2233   def : Pat<(v4f64 (fextend (v4f32 VR128:$src))),
2234             (VCVTPS2PDYrr VR128:$src)>;
2235   def : Pat<(v4f64 (extloadv4f32 addr:$src)),
2236             (VCVTPS2PDYrm addr:$src)>;
2237 }
2238
2239 let Predicates = [UseSSE2] in {
2240   // Match fround and fextend for 128 conversions
2241   def : Pat<(v4f32 (X86vfpround (v2f64 VR128:$src))),
2242             (CVTPD2PSrr VR128:$src)>;
2243   def : Pat<(v4f32 (X86vfpround (memopv2f64 addr:$src))),
2244             (CVTPD2PSrm addr:$src)>;
2245
2246   def : Pat<(v2f64 (X86vfpext (v4f32 VR128:$src))),
2247             (CVTPS2PDrr VR128:$src)>;
2248 }
2249
2250 //===----------------------------------------------------------------------===//
2251 // SSE 1 & 2 - Compare Instructions
2252 //===----------------------------------------------------------------------===//
2253
2254 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
2255 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
2256                             Operand CC, SDNode OpNode, ValueType VT,
2257                             PatFrag ld_frag, string asm, string asm_alt,
2258                             OpndItins itins> {
2259   def rr : SIi8<0xC2, MRMSrcReg,
2260                 (outs RC:$dst), (ins RC:$src1, RC:$src2, CC:$cc), asm,
2261                 [(set RC:$dst, (OpNode (VT RC:$src1), RC:$src2, imm:$cc))],
2262                 itins.rr>, Sched<[itins.Sched]>;
2263   def rm : SIi8<0xC2, MRMSrcMem,
2264                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2, CC:$cc), asm,
2265                 [(set RC:$dst, (OpNode (VT RC:$src1),
2266                                          (ld_frag addr:$src2), imm:$cc))],
2267                                          itins.rm>,
2268            Sched<[itins.Sched.Folded, ReadAfterLd]>;
2269
2270   // Accept explicit immediate argument form instead of comparison code.
2271   let neverHasSideEffects = 1 in {
2272     def rr_alt : SIi8<0xC2, MRMSrcReg, (outs RC:$dst),
2273                       (ins RC:$src1, RC:$src2, i8imm:$cc), asm_alt, [],
2274                       IIC_SSE_ALU_F32S_RR>, Sched<[itins.Sched]>;
2275     let mayLoad = 1 in
2276     def rm_alt : SIi8<0xC2, MRMSrcMem, (outs RC:$dst),
2277                       (ins RC:$src1, x86memop:$src2, i8imm:$cc), asm_alt, [],
2278                       IIC_SSE_ALU_F32S_RM>,
2279                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
2280   }
2281 }
2282
2283 defm VCMPSS : sse12_cmp_scalar<FR32, f32mem, AVXCC, X86cmpss, f32, loadf32,
2284                  "cmp${cc}ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2285                  "cmpss\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2286                  SSE_ALU_F32S>,
2287                  XS, VEX_4V, VEX_LIG;
2288 defm VCMPSD : sse12_cmp_scalar<FR64, f64mem, AVXCC, X86cmpsd, f64, loadf64,
2289                  "cmp${cc}sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2290                  "cmpsd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2291                  SSE_ALU_F32S>, // same latency as 32 bit compare
2292                  XD, VEX_4V, VEX_LIG;
2293
2294 let Constraints = "$src1 = $dst" in {
2295   defm CMPSS : sse12_cmp_scalar<FR32, f32mem, SSECC, X86cmpss, f32, loadf32,
2296                   "cmp${cc}ss\t{$src2, $dst|$dst, $src2}",
2297                   "cmpss\t{$cc, $src2, $dst|$dst, $src2, $cc}", SSE_ALU_F32S>,
2298                   XS;
2299   defm CMPSD : sse12_cmp_scalar<FR64, f64mem, SSECC, X86cmpsd, f64, loadf64,
2300                   "cmp${cc}sd\t{$src2, $dst|$dst, $src2}",
2301                   "cmpsd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2302                   SSE_ALU_F32S>, // same latency as 32 bit compare
2303                   XD;
2304 }
2305
2306 multiclass sse12_cmp_scalar_int<X86MemOperand x86memop, Operand CC,
2307                          Intrinsic Int, string asm, OpndItins itins> {
2308   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
2309                       (ins VR128:$src1, VR128:$src, CC:$cc), asm,
2310                         [(set VR128:$dst, (Int VR128:$src1,
2311                                                VR128:$src, imm:$cc))],
2312                                                itins.rr>,
2313            Sched<[itins.Sched]>;
2314   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
2315                       (ins VR128:$src1, x86memop:$src, CC:$cc), asm,
2316                         [(set VR128:$dst, (Int VR128:$src1,
2317                                                (load addr:$src), imm:$cc))],
2318                                                itins.rm>,
2319            Sched<[itins.Sched.Folded, ReadAfterLd]>;
2320 }
2321
2322 // Aliases to match intrinsics which expect XMM operand(s).
2323 defm Int_VCMPSS  : sse12_cmp_scalar_int<f32mem, AVXCC, int_x86_sse_cmp_ss,
2324                      "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}",
2325                      SSE_ALU_F32S>,
2326                      XS, VEX_4V;
2327 defm Int_VCMPSD  : sse12_cmp_scalar_int<f64mem, AVXCC, int_x86_sse2_cmp_sd,
2328                      "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}",
2329                      SSE_ALU_F32S>, // same latency as f32
2330                      XD, VEX_4V;
2331 let Constraints = "$src1 = $dst" in {
2332   defm Int_CMPSS  : sse12_cmp_scalar_int<f32mem, SSECC, int_x86_sse_cmp_ss,
2333                        "cmp${cc}ss\t{$src, $dst|$dst, $src}",
2334                        SSE_ALU_F32S>, XS;
2335   defm Int_CMPSD  : sse12_cmp_scalar_int<f64mem, SSECC, int_x86_sse2_cmp_sd,
2336                        "cmp${cc}sd\t{$src, $dst|$dst, $src}",
2337                        SSE_ALU_F32S>, // same latency as f32
2338                        XD;
2339 }
2340
2341
2342 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
2343 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
2344                             ValueType vt, X86MemOperand x86memop,
2345                             PatFrag ld_frag, string OpcodeStr, Domain d> {
2346   def rr: PI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
2347                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2348                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))],
2349                      IIC_SSE_COMIS_RR, d>,
2350           Sched<[WriteFAdd]>;
2351   def rm: PI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
2352                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2353                      [(set EFLAGS, (OpNode (vt RC:$src1),
2354                                            (ld_frag addr:$src2)))],
2355                                            IIC_SSE_COMIS_RM, d>,
2356           Sched<[WriteFAddLd, ReadAfterLd]>;
2357 }
2358
2359 let Defs = [EFLAGS] in {
2360   defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2361                                   "ucomiss", SSEPackedSingle>, TB, VEX, VEX_LIG;
2362   defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2363                                   "ucomisd", SSEPackedDouble>, TB, OpSize, VEX,
2364                                   VEX_LIG;
2365   let Pattern = []<dag> in {
2366     defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2367                                     "comiss", SSEPackedSingle>, TB, VEX,
2368                                     VEX_LIG;
2369     defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2370                                     "comisd", SSEPackedDouble>, TB, OpSize, VEX,
2371                                     VEX_LIG;
2372   }
2373
2374   defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2375                             load, "ucomiss", SSEPackedSingle>, TB, VEX;
2376   defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2377                             load, "ucomisd", SSEPackedDouble>, TB, OpSize, VEX;
2378
2379   defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
2380                             load, "comiss", SSEPackedSingle>, TB, VEX;
2381   defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
2382                             load, "comisd", SSEPackedDouble>, TB, OpSize, VEX;
2383   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2384                                   "ucomiss", SSEPackedSingle>, TB;
2385   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2386                                   "ucomisd", SSEPackedDouble>, TB, OpSize;
2387
2388   let Pattern = []<dag> in {
2389     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2390                                     "comiss", SSEPackedSingle>, TB;
2391     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2392                                     "comisd", SSEPackedDouble>, TB, OpSize;
2393   }
2394
2395   defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2396                               load, "ucomiss", SSEPackedSingle>, TB;
2397   defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2398                               load, "ucomisd", SSEPackedDouble>, TB, OpSize;
2399
2400   defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
2401                                   "comiss", SSEPackedSingle>, TB;
2402   defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
2403                                   "comisd", SSEPackedDouble>, TB, OpSize;
2404 } // Defs = [EFLAGS]
2405
2406 // sse12_cmp_packed - sse 1 & 2 compare packed instructions
2407 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
2408                             Operand CC, Intrinsic Int, string asm,
2409                             string asm_alt, Domain d> {
2410   def rri : PIi8<0xC2, MRMSrcReg,
2411              (outs RC:$dst), (ins RC:$src1, RC:$src2, CC:$cc), asm,
2412              [(set RC:$dst, (Int RC:$src1, RC:$src2, imm:$cc))],
2413              IIC_SSE_CMPP_RR, d>,
2414             Sched<[WriteFAdd]>;
2415   def rmi : PIi8<0xC2, MRMSrcMem,
2416              (outs RC:$dst), (ins RC:$src1, x86memop:$src2, CC:$cc), asm,
2417              [(set RC:$dst, (Int RC:$src1, (memop addr:$src2), imm:$cc))],
2418              IIC_SSE_CMPP_RM, d>,
2419             Sched<[WriteFAddLd, ReadAfterLd]>;
2420
2421   // Accept explicit immediate argument form instead of comparison code.
2422   let neverHasSideEffects = 1 in {
2423     def rri_alt : PIi8<0xC2, MRMSrcReg,
2424                (outs RC:$dst), (ins RC:$src1, RC:$src2, i8imm:$cc),
2425                asm_alt, [], IIC_SSE_CMPP_RR, d>, Sched<[WriteFAdd]>;
2426     def rmi_alt : PIi8<0xC2, MRMSrcMem,
2427                (outs RC:$dst), (ins RC:$src1, x86memop:$src2, i8imm:$cc),
2428                asm_alt, [], IIC_SSE_CMPP_RM, d>,
2429                Sched<[WriteFAddLd, ReadAfterLd]>;
2430   }
2431 }
2432
2433 defm VCMPPS : sse12_cmp_packed<VR128, f128mem, AVXCC, int_x86_sse_cmp_ps,
2434                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2435                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2436                SSEPackedSingle>, TB, VEX_4V;
2437 defm VCMPPD : sse12_cmp_packed<VR128, f128mem, AVXCC, int_x86_sse2_cmp_pd,
2438                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2439                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2440                SSEPackedDouble>, TB, OpSize, VEX_4V;
2441 defm VCMPPSY : sse12_cmp_packed<VR256, f256mem, AVXCC, int_x86_avx_cmp_ps_256,
2442                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2443                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2444                SSEPackedSingle>, TB, VEX_4V, VEX_L;
2445 defm VCMPPDY : sse12_cmp_packed<VR256, f256mem, AVXCC, int_x86_avx_cmp_pd_256,
2446                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2447                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2448                SSEPackedDouble>, TB, OpSize, VEX_4V, VEX_L;
2449 let Constraints = "$src1 = $dst" in {
2450   defm CMPPS : sse12_cmp_packed<VR128, f128mem, SSECC, int_x86_sse_cmp_ps,
2451                  "cmp${cc}ps\t{$src2, $dst|$dst, $src2}",
2452                  "cmpps\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2453                  SSEPackedSingle>, TB;
2454   defm CMPPD : sse12_cmp_packed<VR128, f128mem, SSECC, int_x86_sse2_cmp_pd,
2455                  "cmp${cc}pd\t{$src2, $dst|$dst, $src2}",
2456                  "cmppd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2457                  SSEPackedDouble>, TB, OpSize;
2458 }
2459
2460 let Predicates = [HasAVX] in {
2461 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2462           (VCMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2463 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
2464           (VCMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2465 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2466           (VCMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2467 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
2468           (VCMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2469
2470 def : Pat<(v8i32 (X86cmpp (v8f32 VR256:$src1), VR256:$src2, imm:$cc)),
2471           (VCMPPSYrri (v8f32 VR256:$src1), (v8f32 VR256:$src2), imm:$cc)>;
2472 def : Pat<(v8i32 (X86cmpp (v8f32 VR256:$src1), (memop addr:$src2), imm:$cc)),
2473           (VCMPPSYrmi (v8f32 VR256:$src1), addr:$src2, imm:$cc)>;
2474 def : Pat<(v4i64 (X86cmpp (v4f64 VR256:$src1), VR256:$src2, imm:$cc)),
2475           (VCMPPDYrri VR256:$src1, VR256:$src2, imm:$cc)>;
2476 def : Pat<(v4i64 (X86cmpp (v4f64 VR256:$src1), (memop addr:$src2), imm:$cc)),
2477           (VCMPPDYrmi VR256:$src1, addr:$src2, imm:$cc)>;
2478 }
2479
2480 let Predicates = [UseSSE1] in {
2481 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2482           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2483 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
2484           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2485 }
2486
2487 let Predicates = [UseSSE2] in {
2488 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2489           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2490 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
2491           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2492 }
2493
2494 //===----------------------------------------------------------------------===//
2495 // SSE 1 & 2 - Shuffle Instructions
2496 //===----------------------------------------------------------------------===//
2497
2498 /// sse12_shuffle - sse 1 & 2 shuffle instructions
2499 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
2500                          ValueType vt, string asm, PatFrag mem_frag,
2501                          Domain d, bit IsConvertibleToThreeAddress = 0> {
2502   def rmi : PIi8<0xC6, MRMSrcMem, (outs RC:$dst),
2503                    (ins RC:$src1, x86memop:$src2, i8imm:$src3), asm,
2504                    [(set RC:$dst, (vt (X86Shufp RC:$src1, (mem_frag addr:$src2),
2505                                        (i8 imm:$src3))))], IIC_SSE_SHUFP, d>,
2506             Sched<[WriteShuffleLd, ReadAfterLd]>;
2507   let isConvertibleToThreeAddress = IsConvertibleToThreeAddress in
2508     def rri : PIi8<0xC6, MRMSrcReg, (outs RC:$dst),
2509                    (ins RC:$src1, RC:$src2, i8imm:$src3), asm,
2510                    [(set RC:$dst, (vt (X86Shufp RC:$src1, RC:$src2,
2511                                        (i8 imm:$src3))))], IIC_SSE_SHUFP, d>,
2512               Sched<[WriteShuffle]>;
2513 }
2514
2515 defm VSHUFPS  : sse12_shuffle<VR128, f128mem, v4f32,
2516            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2517            memopv4f32, SSEPackedSingle>, TB, VEX_4V;
2518 defm VSHUFPSY : sse12_shuffle<VR256, f256mem, v8f32,
2519            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2520            memopv8f32, SSEPackedSingle>, TB, VEX_4V, VEX_L;
2521 defm VSHUFPD  : sse12_shuffle<VR128, f128mem, v2f64,
2522            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
2523            memopv2f64, SSEPackedDouble>, TB, OpSize, VEX_4V;
2524 defm VSHUFPDY : sse12_shuffle<VR256, f256mem, v4f64,
2525            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
2526            memopv4f64, SSEPackedDouble>, TB, OpSize, VEX_4V, VEX_L;
2527
2528 let Constraints = "$src1 = $dst" in {
2529   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
2530                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2531                     memopv4f32, SSEPackedSingle, 1 /* cvt to pshufd */>,
2532                     TB;
2533   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
2534                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2535                     memopv2f64, SSEPackedDouble, 1 /* cvt to pshufd */>,
2536                     TB, OpSize;
2537 }
2538
2539 let Predicates = [HasAVX] in {
2540   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2541                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2542             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2543   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2544             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2545
2546   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2547                        (memopv2i64 addr:$src2), (i8 imm:$imm))),
2548             (VSHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2549   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2550             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2551
2552   // 256-bit patterns
2553   def : Pat<(v8i32 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2554             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2555   def : Pat<(v8i32 (X86Shufp VR256:$src1,
2556                       (bc_v8i32 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
2557             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2558
2559   def : Pat<(v4i64 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2560             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2561   def : Pat<(v4i64 (X86Shufp VR256:$src1,
2562                               (memopv4i64 addr:$src2), (i8 imm:$imm))),
2563             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2564 }
2565
2566 let Predicates = [UseSSE1] in {
2567   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2568                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2569             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2570   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2571             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2572 }
2573
2574 let Predicates = [UseSSE2] in {
2575   // Generic SHUFPD patterns
2576   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2577                        (memopv2i64 addr:$src2), (i8 imm:$imm))),
2578             (SHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2579   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2580             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2581 }
2582
2583 //===----------------------------------------------------------------------===//
2584 // SSE 1 & 2 - Unpack Instructions
2585 //===----------------------------------------------------------------------===//
2586
2587 /// sse12_unpack_interleave - sse 1 & 2 unpack and interleave
2588 multiclass sse12_unpack_interleave<bits<8> opc, SDNode OpNode, ValueType vt,
2589                                    PatFrag mem_frag, RegisterClass RC,
2590                                    X86MemOperand x86memop, string asm,
2591                                    Domain d> {
2592     def rr : PI<opc, MRMSrcReg,
2593                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
2594                 asm, [(set RC:$dst,
2595                            (vt (OpNode RC:$src1, RC:$src2)))],
2596                            IIC_SSE_UNPCK, d>, Sched<[WriteShuffle]>;
2597     def rm : PI<opc, MRMSrcMem,
2598                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2599                 asm, [(set RC:$dst,
2600                            (vt (OpNode RC:$src1,
2601                                        (mem_frag addr:$src2))))],
2602                                        IIC_SSE_UNPCK, d>,
2603              Sched<[WriteShuffleLd, ReadAfterLd]>;
2604 }
2605
2606 defm VUNPCKHPS: sse12_unpack_interleave<0x15, X86Unpckh, v4f32, memopv4f32,
2607       VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2608                      SSEPackedSingle>, TB, VEX_4V;
2609 defm VUNPCKHPD: sse12_unpack_interleave<0x15, X86Unpckh, v2f64, memopv2f64,
2610       VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2611                      SSEPackedDouble>, TB, OpSize, VEX_4V;
2612 defm VUNPCKLPS: sse12_unpack_interleave<0x14, X86Unpckl, v4f32, memopv4f32,
2613       VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2614                      SSEPackedSingle>, TB, VEX_4V;
2615 defm VUNPCKLPD: sse12_unpack_interleave<0x14, X86Unpckl, v2f64, memopv2f64,
2616       VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2617                      SSEPackedDouble>, TB, OpSize, VEX_4V;
2618
2619 defm VUNPCKHPSY: sse12_unpack_interleave<0x15, X86Unpckh, v8f32, memopv8f32,
2620       VR256, f256mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2621                      SSEPackedSingle>, TB, VEX_4V, VEX_L;
2622 defm VUNPCKHPDY: sse12_unpack_interleave<0x15, X86Unpckh, v4f64, memopv4f64,
2623       VR256, f256mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2624                      SSEPackedDouble>, TB, OpSize, VEX_4V, VEX_L;
2625 defm VUNPCKLPSY: sse12_unpack_interleave<0x14, X86Unpckl, v8f32, memopv8f32,
2626       VR256, f256mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2627                      SSEPackedSingle>, TB, VEX_4V, VEX_L;
2628 defm VUNPCKLPDY: sse12_unpack_interleave<0x14, X86Unpckl, v4f64, memopv4f64,
2629       VR256, f256mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2630                      SSEPackedDouble>, TB, OpSize, VEX_4V, VEX_L;
2631
2632 let Constraints = "$src1 = $dst" in {
2633   defm UNPCKHPS: sse12_unpack_interleave<0x15, X86Unpckh, v4f32, memopv4f32,
2634         VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
2635                        SSEPackedSingle>, TB;
2636   defm UNPCKHPD: sse12_unpack_interleave<0x15, X86Unpckh, v2f64, memopv2f64,
2637         VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
2638                        SSEPackedDouble>, TB, OpSize;
2639   defm UNPCKLPS: sse12_unpack_interleave<0x14, X86Unpckl, v4f32, memopv4f32,
2640         VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
2641                        SSEPackedSingle>, TB;
2642   defm UNPCKLPD: sse12_unpack_interleave<0x14, X86Unpckl, v2f64, memopv2f64,
2643         VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
2644                        SSEPackedDouble>, TB, OpSize;
2645 } // Constraints = "$src1 = $dst"
2646
2647 let Predicates = [HasAVX1Only] in {
2648   def : Pat<(v8i32 (X86Unpckl VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)))),
2649             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
2650   def : Pat<(v8i32 (X86Unpckl VR256:$src1, VR256:$src2)),
2651             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
2652   def : Pat<(v8i32 (X86Unpckh VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)))),
2653             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
2654   def : Pat<(v8i32 (X86Unpckh VR256:$src1, VR256:$src2)),
2655             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
2656
2657   def : Pat<(v4i64 (X86Unpckl VR256:$src1, (memopv4i64 addr:$src2))),
2658             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
2659   def : Pat<(v4i64 (X86Unpckl VR256:$src1, VR256:$src2)),
2660             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
2661   def : Pat<(v4i64 (X86Unpckh VR256:$src1, (memopv4i64 addr:$src2))),
2662             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
2663   def : Pat<(v4i64 (X86Unpckh VR256:$src1, VR256:$src2)),
2664             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
2665 }
2666
2667 let Predicates = [HasAVX] in {
2668   // FIXME: Instead of X86Movddup, there should be a X86Unpckl here, the
2669   // problem is during lowering, where it's not possible to recognize the load
2670   // fold cause it has two uses through a bitcast. One use disappears at isel
2671   // time and the fold opportunity reappears.
2672   def : Pat<(v2f64 (X86Movddup VR128:$src)),
2673             (VUNPCKLPDrr VR128:$src, VR128:$src)>;
2674 }
2675
2676 let Predicates = [UseSSE2] in {
2677   // FIXME: Instead of X86Movddup, there should be a X86Unpckl here, the
2678   // problem is during lowering, where it's not possible to recognize the load
2679   // fold cause it has two uses through a bitcast. One use disappears at isel
2680   // time and the fold opportunity reappears.
2681   def : Pat<(v2f64 (X86Movddup VR128:$src)),
2682             (UNPCKLPDrr VR128:$src, VR128:$src)>;
2683 }
2684
2685 //===----------------------------------------------------------------------===//
2686 // SSE 1 & 2 - Extract Floating-Point Sign mask
2687 //===----------------------------------------------------------------------===//
2688
2689 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
2690 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
2691                                 Domain d> {
2692   def rr32 : PI<0x50, MRMSrcReg, (outs GR32:$dst), (ins RC:$src),
2693                 !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2694                      [(set GR32:$dst, (Int RC:$src))], IIC_SSE_MOVMSK, d>,
2695              Sched<[WriteVecLogic]>;
2696   def rr64 : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins RC:$src),
2697                 !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [],
2698                 IIC_SSE_MOVMSK, d>, REX_W, Sched<[WriteVecLogic]>;
2699 }
2700
2701 let Predicates = [HasAVX] in {
2702   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
2703                                         "movmskps", SSEPackedSingle>, TB, VEX;
2704   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
2705                                         "movmskpd", SSEPackedDouble>, TB,
2706                                         OpSize, VEX;
2707   defm VMOVMSKPSY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_ps_256,
2708                                         "movmskps", SSEPackedSingle>, TB,
2709                                         VEX, VEX_L;
2710   defm VMOVMSKPDY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_pd_256,
2711                                         "movmskpd", SSEPackedDouble>, TB,
2712                                         OpSize, VEX, VEX_L;
2713
2714   def : Pat<(i32 (X86fgetsign FR32:$src)),
2715             (VMOVMSKPSrr32 (COPY_TO_REGCLASS FR32:$src, VR128))>;
2716   def : Pat<(i64 (X86fgetsign FR32:$src)),
2717             (VMOVMSKPSrr64 (COPY_TO_REGCLASS FR32:$src, VR128))>;
2718   def : Pat<(i32 (X86fgetsign FR64:$src)),
2719             (VMOVMSKPDrr32 (COPY_TO_REGCLASS FR64:$src, VR128))>;
2720   def : Pat<(i64 (X86fgetsign FR64:$src)),
2721             (VMOVMSKPDrr64 (COPY_TO_REGCLASS FR64:$src, VR128))>;
2722
2723   // Assembler Only
2724   def VMOVMSKPSr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
2725              "movmskps\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVMSK,
2726              SSEPackedSingle>, TB, VEX, Sched<[WriteVecLogic]>;
2727   def VMOVMSKPDr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
2728              "movmskpd\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVMSK,
2729              SSEPackedDouble>, TB,
2730              OpSize, VEX, Sched<[WriteVecLogic]>;
2731   def VMOVMSKPSYr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
2732              "movmskps\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVMSK,
2733              SSEPackedSingle>, TB, VEX, VEX_L, Sched<[WriteVecLogic]>;
2734   def VMOVMSKPDYr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
2735              "movmskpd\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVMSK,
2736              SSEPackedDouble>, TB,
2737              OpSize, VEX, VEX_L, Sched<[WriteVecLogic]>;
2738 }
2739
2740 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
2741                                      SSEPackedSingle>, TB;
2742 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
2743                                      SSEPackedDouble>, TB, OpSize;
2744
2745 def : Pat<(i32 (X86fgetsign FR32:$src)),
2746           (MOVMSKPSrr32 (COPY_TO_REGCLASS FR32:$src, VR128))>,
2747       Requires<[UseSSE1]>;
2748 def : Pat<(i64 (X86fgetsign FR32:$src)),
2749           (MOVMSKPSrr64 (COPY_TO_REGCLASS FR32:$src, VR128))>,
2750       Requires<[UseSSE1]>;
2751 def : Pat<(i32 (X86fgetsign FR64:$src)),
2752           (MOVMSKPDrr32 (COPY_TO_REGCLASS FR64:$src, VR128))>,
2753       Requires<[UseSSE2]>;
2754 def : Pat<(i64 (X86fgetsign FR64:$src)),
2755           (MOVMSKPDrr64 (COPY_TO_REGCLASS FR64:$src, VR128))>,
2756       Requires<[UseSSE2]>;
2757
2758 //===---------------------------------------------------------------------===//
2759 // SSE2 - Packed Integer Logical Instructions
2760 //===---------------------------------------------------------------------===//
2761
2762 let ExeDomain = SSEPackedInt in { // SSE integer instructions
2763
2764 /// PDI_binop_rm - Simple SSE2 binary operator.
2765 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2766                         ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
2767                         X86MemOperand x86memop, OpndItins itins,
2768                         bit IsCommutable, bit Is2Addr> {
2769   let isCommutable = IsCommutable in
2770   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
2771        (ins RC:$src1, RC:$src2),
2772        !if(Is2Addr,
2773            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2774            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2775        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))], itins.rr>,
2776        Sched<[itins.Sched]>;
2777   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
2778        (ins RC:$src1, x86memop:$src2),
2779        !if(Is2Addr,
2780            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2781            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2782        [(set RC:$dst, (OpVT (OpNode RC:$src1,
2783                                      (bitconvert (memop_frag addr:$src2)))))],
2784                                      itins.rm>,
2785        Sched<[itins.Sched.Folded, ReadAfterLd]>;
2786 }
2787 } // ExeDomain = SSEPackedInt
2788
2789 multiclass PDI_binop_all<bits<8> opc, string OpcodeStr, SDNode Opcode,
2790                          ValueType OpVT128, ValueType OpVT256,
2791                          OpndItins itins, bit IsCommutable = 0> {
2792 let Predicates = [HasAVX] in
2793   defm V#NAME : PDI_binop_rm<opc, !strconcat("v", OpcodeStr), Opcode, OpVT128,
2794                     VR128, memopv2i64, i128mem, itins, IsCommutable, 0>, VEX_4V;
2795
2796 let Constraints = "$src1 = $dst" in
2797   defm NAME : PDI_binop_rm<opc, OpcodeStr, Opcode, OpVT128, VR128,
2798                            memopv2i64, i128mem, itins, IsCommutable, 1>;
2799
2800 let Predicates = [HasAVX2] in
2801   defm V#NAME#Y : PDI_binop_rm<opc, !strconcat("v", OpcodeStr), Opcode,
2802                                OpVT256, VR256, memopv4i64, i256mem, itins,
2803                                IsCommutable, 0>, VEX_4V, VEX_L;
2804 }
2805
2806 // These are ordered here for pattern ordering requirements with the fp versions
2807
2808 defm PAND  : PDI_binop_all<0xDB, "pand", and, v2i64, v4i64, SSE_BIT_ITINS_P, 1>;
2809 defm POR   : PDI_binop_all<0xEB, "por", or, v2i64, v4i64, SSE_BIT_ITINS_P, 1>;
2810 defm PXOR  : PDI_binop_all<0xEF, "pxor", xor, v2i64, v4i64, SSE_BIT_ITINS_P, 1>;
2811 defm PANDN : PDI_binop_all<0xDF, "pandn", X86andnp, v2i64, v4i64,
2812                            SSE_BIT_ITINS_P, 0>;
2813
2814 //===----------------------------------------------------------------------===//
2815 // SSE 1 & 2 - Logical Instructions
2816 //===----------------------------------------------------------------------===//
2817
2818 /// sse12_fp_alias_pack_logical - SSE 1 & 2 aliased packed FP logical ops
2819 ///
2820 multiclass sse12_fp_alias_pack_logical<bits<8> opc, string OpcodeStr,
2821                                        SDNode OpNode, OpndItins itins> {
2822   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2823               FR32, f32, f128mem, memopfsf32, SSEPackedSingle, itins, 0>,
2824               TB, VEX_4V;
2825
2826   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2827         FR64, f64, f128mem, memopfsf64, SSEPackedDouble, itins, 0>,
2828         TB, OpSize, VEX_4V;
2829
2830   let Constraints = "$src1 = $dst" in {
2831     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, FR32,
2832                 f32, f128mem, memopfsf32, SSEPackedSingle, itins>,
2833                 TB;
2834
2835     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, FR64,
2836                 f64, f128mem, memopfsf64, SSEPackedDouble, itins>,
2837                 TB, OpSize;
2838   }
2839 }
2840
2841 // Alias bitwise logical operations using SSE logical ops on packed FP values.
2842 defm FsAND  : sse12_fp_alias_pack_logical<0x54, "and", X86fand,
2843               SSE_BIT_ITINS_P>;
2844 defm FsOR   : sse12_fp_alias_pack_logical<0x56, "or", X86for,
2845               SSE_BIT_ITINS_P>;
2846 defm FsXOR  : sse12_fp_alias_pack_logical<0x57, "xor", X86fxor,
2847               SSE_BIT_ITINS_P>;
2848
2849 let neverHasSideEffects = 1, Pattern = []<dag>, isCommutable = 0 in
2850   defm FsANDN : sse12_fp_alias_pack_logical<0x55, "andn", undef,
2851                 SSE_BIT_ITINS_P>;
2852
2853 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
2854 ///
2855 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
2856                                    SDNode OpNode> {
2857   defm V#NAME#PSY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedSingle,
2858         !strconcat(OpcodeStr, "ps"), f256mem,
2859         [(set VR256:$dst, (v4i64 (OpNode VR256:$src1, VR256:$src2)))],
2860         [(set VR256:$dst, (OpNode (bc_v4i64 (v8f32 VR256:$src1)),
2861                            (memopv4i64 addr:$src2)))], 0>, TB, VEX_4V, VEX_L;
2862
2863   defm V#NAME#PDY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedDouble,
2864         !strconcat(OpcodeStr, "pd"), f256mem,
2865         [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2866                                   (bc_v4i64 (v4f64 VR256:$src2))))],
2867         [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2868                                   (memopv4i64 addr:$src2)))], 0>,
2869                                   TB, OpSize, VEX_4V, VEX_L;
2870
2871   // In AVX no need to add a pattern for 128-bit logical rr ps, because they
2872   // are all promoted to v2i64, and the patterns are covered by the int
2873   // version. This is needed in SSE only, because v2i64 isn't supported on
2874   // SSE1, but only on SSE2.
2875   defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2876        !strconcat(OpcodeStr, "ps"), f128mem, [],
2877        [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2878                                  (memopv2i64 addr:$src2)))], 0>, TB, VEX_4V;
2879
2880   defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2881        !strconcat(OpcodeStr, "pd"), f128mem,
2882        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2883                                  (bc_v2i64 (v2f64 VR128:$src2))))],
2884        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2885                                  (memopv2i64 addr:$src2)))], 0>,
2886                                                  TB, OpSize, VEX_4V;
2887
2888   let Constraints = "$src1 = $dst" in {
2889     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2890          !strconcat(OpcodeStr, "ps"), f128mem,
2891          [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))],
2892          [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2893                                    (memopv2i64 addr:$src2)))]>, TB;
2894
2895     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2896          !strconcat(OpcodeStr, "pd"), f128mem,
2897          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2898                                    (bc_v2i64 (v2f64 VR128:$src2))))],
2899          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2900                                    (memopv2i64 addr:$src2)))]>, TB, OpSize;
2901   }
2902 }
2903
2904 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
2905 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
2906 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
2907 let isCommutable = 0 in
2908   defm ANDN : sse12_fp_packed_logical<0x55, "andn", X86andnp>;
2909
2910 //===----------------------------------------------------------------------===//
2911 // SSE 1 & 2 - Arithmetic Instructions
2912 //===----------------------------------------------------------------------===//
2913
2914 /// basic_sse12_fp_binop_xxx - SSE 1 & 2 binops come in both scalar and
2915 /// vector forms.
2916 ///
2917 /// In addition, we also have a special variant of the scalar form here to
2918 /// represent the associated intrinsic operation.  This form is unlike the
2919 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
2920 /// and leaves the top elements unmodified (therefore these cannot be commuted).
2921 ///
2922 /// These three forms can each be reg+reg or reg+mem.
2923 ///
2924
2925 /// FIXME: once all 256-bit intrinsics are matched, cleanup and refactor those
2926 /// classes below
2927 multiclass basic_sse12_fp_binop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
2928                                   SizeItins itins,
2929                                   bit Is2Addr = 1> {
2930   defm SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
2931                             OpNode, FR32, f32mem,
2932                             itins.s, Is2Addr>, XS;
2933   defm SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
2934                             OpNode, FR64, f64mem,
2935                             itins.d, Is2Addr>, XD;
2936 }
2937
2938 multiclass basic_sse12_fp_binop_p<bits<8> opc, string OpcodeStr,
2939                                   SDNode OpNode, SizeItins itins> {
2940 let Predicates = [HasAVX] in {
2941   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2942                                VR128, v4f32, f128mem, memopv4f32,
2943                                SSEPackedSingle, itins.s, 0>, TB, VEX_4V;
2944   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2945                                VR128, v2f64, f128mem, memopv2f64,
2946                                SSEPackedDouble, itins.d, 0>, TB, OpSize, VEX_4V;
2947
2948   defm V#NAME#PSY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"),
2949                         OpNode, VR256, v8f32, f256mem, memopv8f32,
2950                         SSEPackedSingle, itins.s, 0>, TB, VEX_4V, VEX_L;
2951   defm V#NAME#PDY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"),
2952                         OpNode, VR256, v4f64, f256mem, memopv4f64,
2953                         SSEPackedDouble, itins.d, 0>, TB, OpSize, VEX_4V, VEX_L;
2954 }
2955
2956 let Constraints = "$src1 = $dst" in {
2957   defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
2958                             v4f32, f128mem, memopv4f32, SSEPackedSingle,
2959                             itins.s, 1>, TB;
2960   defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
2961                             v2f64, f128mem, memopv2f64, SSEPackedDouble,
2962                             itins.d, 1>, TB, OpSize;
2963 }
2964 }
2965
2966 multiclass basic_sse12_fp_binop_s_int<bits<8> opc, string OpcodeStr,
2967                                       SizeItins itins,
2968                                       bit Is2Addr = 1> {
2969   defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
2970      !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32,
2971      itins.s, Is2Addr>, XS;
2972   defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
2973      !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64,
2974      itins.d, Is2Addr>, XD;
2975 }
2976
2977 // Binary Arithmetic instructions
2978 defm ADD : basic_sse12_fp_binop_p<0x58, "add", fadd, SSE_ALU_ITINS_P>;
2979 defm MUL : basic_sse12_fp_binop_p<0x59, "mul", fmul, SSE_MUL_ITINS_P>;
2980 let isCommutable = 0 in {
2981   defm SUB : basic_sse12_fp_binop_p<0x5C, "sub", fsub, SSE_ALU_ITINS_P>;
2982   defm DIV : basic_sse12_fp_binop_p<0x5E, "div", fdiv, SSE_DIV_ITINS_P>;
2983   defm MAX : basic_sse12_fp_binop_p<0x5F, "max", X86fmax, SSE_ALU_ITINS_P>;
2984   defm MIN : basic_sse12_fp_binop_p<0x5D, "min", X86fmin, SSE_ALU_ITINS_P>;
2985 }
2986
2987 let isCodeGenOnly = 1 in {
2988   defm MAXC: basic_sse12_fp_binop_p<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_P>;
2989   defm MINC: basic_sse12_fp_binop_p<0x5D, "min", X86fminc, SSE_ALU_ITINS_P>;
2990 }
2991
2992 defm VADD : basic_sse12_fp_binop_s<0x58, "add", fadd, SSE_ALU_ITINS_S, 0>,
2993             basic_sse12_fp_binop_s_int<0x58, "add", SSE_ALU_ITINS_S, 0>,
2994               VEX_4V, VEX_LIG;
2995 defm VMUL : basic_sse12_fp_binop_s<0x59, "mul", fmul, SSE_MUL_ITINS_S, 0>,
2996             basic_sse12_fp_binop_s_int<0x59, "mul", SSE_MUL_ITINS_S, 0>,
2997               VEX_4V, VEX_LIG;
2998
2999 let isCommutable = 0 in {
3000   defm VSUB : basic_sse12_fp_binop_s<0x5C, "sub", fsub, SSE_ALU_ITINS_S, 0>,
3001               basic_sse12_fp_binop_s_int<0x5C, "sub", SSE_ALU_ITINS_S, 0>,
3002                 VEX_4V, VEX_LIG;
3003   defm VDIV : basic_sse12_fp_binop_s<0x5E, "div", fdiv, SSE_DIV_ITINS_S, 0>,
3004               basic_sse12_fp_binop_s_int<0x5E, "div", SSE_DIV_ITINS_S, 0>,
3005                 VEX_4V, VEX_LIG;
3006   defm VMAX : basic_sse12_fp_binop_s<0x5F, "max", X86fmax, SSE_ALU_ITINS_S, 0>,
3007               basic_sse12_fp_binop_s_int<0x5F, "max", SSE_ALU_ITINS_S, 0>,
3008                 VEX_4V, VEX_LIG;
3009   defm VMIN : basic_sse12_fp_binop_s<0x5D, "min", X86fmin, SSE_ALU_ITINS_S, 0>,
3010               basic_sse12_fp_binop_s_int<0x5D, "min", SSE_ALU_ITINS_S, 0>,
3011                 VEX_4V, VEX_LIG;
3012 }
3013
3014 let Constraints = "$src1 = $dst" in {
3015   defm ADD : basic_sse12_fp_binop_s<0x58, "add", fadd, SSE_ALU_ITINS_S>,
3016              basic_sse12_fp_binop_s_int<0x58, "add", SSE_ALU_ITINS_S>;
3017   defm MUL : basic_sse12_fp_binop_s<0x59, "mul", fmul, SSE_MUL_ITINS_S>,
3018              basic_sse12_fp_binop_s_int<0x59, "mul", SSE_MUL_ITINS_S>;
3019
3020   let isCommutable = 0 in {
3021     defm SUB : basic_sse12_fp_binop_s<0x5C, "sub", fsub, SSE_ALU_ITINS_S>,
3022                basic_sse12_fp_binop_s_int<0x5C, "sub", SSE_ALU_ITINS_S>;
3023     defm DIV : basic_sse12_fp_binop_s<0x5E, "div", fdiv, SSE_DIV_ITINS_S>,
3024                basic_sse12_fp_binop_s_int<0x5E, "div", SSE_DIV_ITINS_S>;
3025     defm MAX : basic_sse12_fp_binop_s<0x5F, "max", X86fmax, SSE_ALU_ITINS_S>,
3026                basic_sse12_fp_binop_s_int<0x5F, "max", SSE_ALU_ITINS_S>;
3027     defm MIN : basic_sse12_fp_binop_s<0x5D, "min", X86fmin, SSE_ALU_ITINS_S>,
3028                basic_sse12_fp_binop_s_int<0x5D, "min", SSE_ALU_ITINS_S>;
3029   }
3030 }
3031
3032 let isCodeGenOnly = 1 in {
3033   defm VMAXC: basic_sse12_fp_binop_s<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_S, 0>,
3034        VEX_4V, VEX_LIG;
3035   defm VMINC: basic_sse12_fp_binop_s<0x5D, "min", X86fminc, SSE_ALU_ITINS_S, 0>,
3036        VEX_4V, VEX_LIG;
3037   let Constraints = "$src1 = $dst" in {
3038     defm MAXC: basic_sse12_fp_binop_s<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_S>;
3039     defm MINC: basic_sse12_fp_binop_s<0x5D, "min", X86fminc, SSE_ALU_ITINS_S>;
3040   }
3041 }
3042
3043 /// Unop Arithmetic
3044 /// In addition, we also have a special variant of the scalar form here to
3045 /// represent the associated intrinsic operation.  This form is unlike the
3046 /// plain scalar form, in that it takes an entire vector (instead of a
3047 /// scalar) and leaves the top elements undefined.
3048 ///
3049 /// And, we have a special variant form for a full-vector intrinsic form.
3050
3051 let Sched = WriteFSqrt in {
3052 def SSE_SQRTP : OpndItins<
3053   IIC_SSE_SQRTP_RR, IIC_SSE_SQRTP_RM
3054 >;
3055
3056 def SSE_SQRTS : OpndItins<
3057   IIC_SSE_SQRTS_RR, IIC_SSE_SQRTS_RM
3058 >;
3059 }
3060
3061 let Sched = WriteFRcp in {
3062 def SSE_RCPP : OpndItins<
3063   IIC_SSE_RCPP_RR, IIC_SSE_RCPP_RM
3064 >;
3065
3066 def SSE_RCPS : OpndItins<
3067   IIC_SSE_RCPS_RR, IIC_SSE_RCPS_RM
3068 >;
3069 }
3070
3071 /// sse1_fp_unop_s - SSE1 unops in scalar form.
3072 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr,
3073                           SDNode OpNode, Intrinsic F32Int, OpndItins itins> {
3074 let Predicates = [HasAVX], hasSideEffects = 0 in {
3075   def V#NAME#SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst),
3076                       (ins FR32:$src1, FR32:$src2),
3077                       !strconcat("v", OpcodeStr,
3078                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3079                       []>, VEX_4V, VEX_LIG, Sched<[itins.Sched]>;
3080   let mayLoad = 1 in {
3081   def V#NAME#SSm : SSI<opc, MRMSrcMem, (outs FR32:$dst),
3082                       (ins FR32:$src1,f32mem:$src2),
3083                       !strconcat("v", OpcodeStr,
3084                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3085                       []>, VEX_4V, VEX_LIG,
3086                    Sched<[itins.Sched.Folded, ReadAfterLd]>;
3087   def V#NAME#SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
3088                       (ins VR128:$src1, ssmem:$src2),
3089                       !strconcat("v", OpcodeStr,
3090                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3091                       []>, VEX_4V, VEX_LIG,
3092                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
3093   }
3094 }
3095
3096   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
3097                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3098                 [(set FR32:$dst, (OpNode FR32:$src))]>, Sched<[itins.Sched]>;
3099   // For scalar unary operations, fold a load into the operation
3100   // only in OptForSize mode. It eliminates an instruction, but it also
3101   // eliminates a whole-register clobber (the load), so it introduces a
3102   // partial register update condition.
3103   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
3104                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3105                 [(set FR32:$dst, (OpNode (load addr:$src)))], itins.rm>, XS,
3106             Requires<[UseSSE1, OptForSize]>, Sched<[itins.Sched.Folded]>;
3107   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3108                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3109                     [(set VR128:$dst, (F32Int VR128:$src))], itins.rr>,
3110                 Sched<[itins.Sched]>;
3111   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst), (ins ssmem:$src),
3112                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3113                     [(set VR128:$dst, (F32Int sse_load_f32:$src))], itins.rm>,
3114                 Sched<[itins.Sched.Folded]>;
3115 }
3116
3117 /// sse1_fp_unop_s_rw - SSE1 unops where vector form has a read-write operand.
3118 multiclass sse1_fp_unop_rw<bits<8> opc, string OpcodeStr, SDNode OpNode,
3119                            OpndItins itins> {
3120 let Predicates = [HasAVX], hasSideEffects = 0 in {
3121   def V#NAME#SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst),
3122                        (ins FR32:$src1, FR32:$src2),
3123                        !strconcat("v", OpcodeStr,
3124                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3125                 []>, VEX_4V, VEX_LIG, Sched<[itins.Sched]>;
3126   let mayLoad = 1 in {
3127   def V#NAME#SSm : SSI<opc, MRMSrcMem, (outs FR32:$dst),
3128                       (ins FR32:$src1,f32mem:$src2),
3129                       !strconcat("v", OpcodeStr,
3130                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3131                       []>, VEX_4V, VEX_LIG,
3132                    Sched<[itins.Sched.Folded, ReadAfterLd]>;
3133   def V#NAME#SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
3134                       (ins VR128:$src1, ssmem:$src2),
3135                       !strconcat("v", OpcodeStr,
3136                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3137                       []>, VEX_4V, VEX_LIG,
3138                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
3139   }
3140 }
3141
3142   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
3143                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3144                 [(set FR32:$dst, (OpNode FR32:$src))]>, Sched<[itins.Sched]>;
3145   // For scalar unary operations, fold a load into the operation
3146   // only in OptForSize mode. It eliminates an instruction, but it also
3147   // eliminates a whole-register clobber (the load), so it introduces a
3148   // partial register update condition.
3149   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
3150                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3151                 [(set FR32:$dst, (OpNode (load addr:$src)))], itins.rm>, XS,
3152             Requires<[UseSSE1, OptForSize]>, Sched<[itins.Sched.Folded]>;
3153   let Constraints = "$src1 = $dst" in {
3154     def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst),
3155                       (ins VR128:$src1, VR128:$src2),
3156                       !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
3157                       [], itins.rr>, Sched<[itins.Sched]>;
3158     let mayLoad = 1, hasSideEffects = 0 in
3159     def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
3160                       (ins VR128:$src1, ssmem:$src2),
3161                       !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
3162                       [], itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3163   }
3164 }
3165
3166 /// sse1_fp_unop_p - SSE1 unops in packed form.
3167 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
3168                           OpndItins itins> {
3169 let Predicates = [HasAVX] in {
3170   def V#NAME#PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3171                        !strconcat("v", OpcodeStr,
3172                                   "ps\t{$src, $dst|$dst, $src}"),
3173                        [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))],
3174                        itins.rr>, VEX, Sched<[itins.Sched]>;
3175   def V#NAME#PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3176                        !strconcat("v", OpcodeStr,
3177                                   "ps\t{$src, $dst|$dst, $src}"),
3178                        [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))],
3179                        itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3180   def V#NAME#PSYr : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3181                         !strconcat("v", OpcodeStr,
3182                                    "ps\t{$src, $dst|$dst, $src}"),
3183                         [(set VR256:$dst, (v8f32 (OpNode VR256:$src)))],
3184                         itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3185   def V#NAME#PSYm : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3186                         !strconcat("v", OpcodeStr,
3187                                    "ps\t{$src, $dst|$dst, $src}"),
3188                         [(set VR256:$dst, (OpNode (memopv8f32 addr:$src)))],
3189                         itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3190 }
3191
3192   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3193                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3194                 [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))], itins.rr>,
3195             Sched<[itins.Sched]>;
3196   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3197                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3198                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))], itins.rm>,
3199             Sched<[itins.Sched.Folded]>;
3200 }
3201
3202 /// sse1_fp_unop_p_int - SSE1 intrinsics unops in packed forms.
3203 multiclass sse1_fp_unop_p_int<bits<8> opc, string OpcodeStr,
3204                               Intrinsic V4F32Int, Intrinsic V8F32Int,
3205                               OpndItins itins> {
3206 let Predicates = [HasAVX] in {
3207   def V#NAME#PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3208                            !strconcat("v", OpcodeStr,
3209                                       "ps\t{$src, $dst|$dst, $src}"),
3210                            [(set VR128:$dst, (V4F32Int VR128:$src))],
3211                            itins.rr>, VEX, Sched<[itins.Sched]>;
3212   def V#NAME#PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3213                           !strconcat("v", OpcodeStr,
3214                           "ps\t{$src, $dst|$dst, $src}"),
3215                           [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))],
3216                           itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3217   def V#NAME#PSYr_Int : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3218                             !strconcat("v", OpcodeStr,
3219                                        "ps\t{$src, $dst|$dst, $src}"),
3220                             [(set VR256:$dst, (V8F32Int VR256:$src))],
3221                             itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3222   def V#NAME#PSYm_Int : PSI<opc, MRMSrcMem, (outs VR256:$dst),
3223                           (ins f256mem:$src),
3224                           !strconcat("v", OpcodeStr,
3225                                     "ps\t{$src, $dst|$dst, $src}"),
3226                           [(set VR256:$dst, (V8F32Int (memopv8f32 addr:$src)))],
3227                           itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3228 }
3229
3230   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3231                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3232                     [(set VR128:$dst, (V4F32Int VR128:$src))],
3233                     itins.rr>, Sched<[itins.Sched]>;
3234   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3235                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3236                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))],
3237                     itins.rm>, Sched<[itins.Sched.Folded]>;
3238 }
3239
3240 /// sse2_fp_unop_s - SSE2 unops in scalar form.
3241 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr,
3242                           SDNode OpNode, Intrinsic F64Int, OpndItins itins> {
3243 let Predicates = [HasAVX], hasSideEffects = 0 in {
3244   def V#NAME#SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst),
3245                       (ins FR64:$src1, FR64:$src2),
3246                       !strconcat("v", OpcodeStr,
3247                                  "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3248                       []>, VEX_4V, VEX_LIG, Sched<[itins.Sched]>;
3249   let mayLoad = 1 in {
3250   def V#NAME#SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst),
3251                       (ins FR64:$src1,f64mem:$src2),
3252                       !strconcat("v", OpcodeStr,
3253                                  "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3254                       []>, VEX_4V, VEX_LIG,
3255                    Sched<[itins.Sched.Folded, ReadAfterLd]>;
3256   def V#NAME#SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst),
3257                       (ins VR128:$src1, sdmem:$src2),
3258                       !strconcat("v", OpcodeStr,
3259                                  "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3260                       []>, VEX_4V, VEX_LIG,
3261                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
3262   }
3263 }
3264
3265   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
3266                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3267                 [(set FR64:$dst, (OpNode FR64:$src))], itins.rr>,
3268             Sched<[itins.Sched]>;
3269   // See the comments in sse1_fp_unop_s for why this is OptForSize.
3270   def SDm : I<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
3271                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3272                 [(set FR64:$dst, (OpNode (load addr:$src)))], itins.rm>, XD,
3273             Requires<[UseSSE2, OptForSize]>, Sched<[itins.Sched.Folded]>;
3274   def SDr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3275                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3276                     [(set VR128:$dst, (F64Int VR128:$src))], itins.rr>,
3277                 Sched<[itins.Sched]>;
3278   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins sdmem:$src),
3279                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3280                     [(set VR128:$dst, (F64Int sse_load_f64:$src))], itins.rm>,
3281                 Sched<[itins.Sched.Folded]>;
3282 }
3283
3284 /// sse2_fp_unop_p - SSE2 unops in vector forms.
3285 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
3286                           SDNode OpNode, OpndItins itins> {
3287 let Predicates = [HasAVX] in {
3288   def V#NAME#PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3289                        !strconcat("v", OpcodeStr,
3290                                   "pd\t{$src, $dst|$dst, $src}"),
3291                        [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))],
3292                        itins.rr>, VEX, Sched<[itins.Sched]>;
3293   def V#NAME#PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3294                        !strconcat("v", OpcodeStr,
3295                                   "pd\t{$src, $dst|$dst, $src}"),
3296                        [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))],
3297                        itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3298   def V#NAME#PDYr : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3299                         !strconcat("v", OpcodeStr,
3300                                    "pd\t{$src, $dst|$dst, $src}"),
3301                         [(set VR256:$dst, (v4f64 (OpNode VR256:$src)))],
3302                         itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3303   def V#NAME#PDYm : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3304                         !strconcat("v", OpcodeStr,
3305                                    "pd\t{$src, $dst|$dst, $src}"),
3306                         [(set VR256:$dst, (OpNode (memopv4f64 addr:$src)))],
3307                         itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3308 }
3309
3310   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3311               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3312               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))], itins.rr>,
3313             Sched<[itins.Sched]>;
3314   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3315                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3316                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))], itins.rm>,
3317             Sched<[itins.Sched.Folded]>;
3318 }
3319
3320 // Square root.
3321 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ss,
3322                             SSE_SQRTS>,
3323              sse1_fp_unop_p<0x51, "sqrt", fsqrt, SSE_SQRTP>,
3324              sse2_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_sd,
3325                             SSE_SQRTS>,
3326              sse2_fp_unop_p<0x51, "sqrt", fsqrt, SSE_SQRTP>;
3327
3328 // Reciprocal approximations. Note that these typically require refinement
3329 // in order to obtain suitable precision.
3330 defm RSQRT : sse1_fp_unop_rw<0x52, "rsqrt", X86frsqrt, SSE_SQRTS>,
3331              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt, SSE_SQRTP>,
3332              sse1_fp_unop_p_int<0x52, "rsqrt", int_x86_sse_rsqrt_ps,
3333                                 int_x86_avx_rsqrt_ps_256, SSE_SQRTP>;
3334 defm RCP   : sse1_fp_unop_rw<0x53, "rcp", X86frcp, SSE_RCPS>,
3335              sse1_fp_unop_p<0x53, "rcp", X86frcp, SSE_RCPP>,
3336              sse1_fp_unop_p_int<0x53, "rcp", int_x86_sse_rcp_ps,
3337                                 int_x86_avx_rcp_ps_256, SSE_RCPP>;
3338
3339 def : Pat<(f32 (fsqrt FR32:$src)),
3340           (VSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3341 def : Pat<(f32 (fsqrt (load addr:$src))),
3342           (VSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3343           Requires<[HasAVX, OptForSize]>;
3344 def : Pat<(f64 (fsqrt FR64:$src)),
3345           (VSQRTSDr (f64 (IMPLICIT_DEF)), FR64:$src)>, Requires<[HasAVX]>;
3346 def : Pat<(f64 (fsqrt (load addr:$src))),
3347           (VSQRTSDm (f64 (IMPLICIT_DEF)), addr:$src)>,
3348           Requires<[HasAVX, OptForSize]>;
3349
3350 def : Pat<(f32 (X86frsqrt FR32:$src)),
3351           (VRSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3352 def : Pat<(f32 (X86frsqrt (load addr:$src))),
3353           (VRSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3354           Requires<[HasAVX, OptForSize]>;
3355
3356 def : Pat<(f32 (X86frcp FR32:$src)),
3357           (VRCPSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3358 def : Pat<(f32 (X86frcp (load addr:$src))),
3359           (VRCPSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3360           Requires<[HasAVX, OptForSize]>;
3361
3362 let Predicates = [HasAVX] in {
3363   def : Pat<(int_x86_sse_sqrt_ss VR128:$src),
3364             (COPY_TO_REGCLASS (VSQRTSSr (f32 (IMPLICIT_DEF)),
3365                                         (COPY_TO_REGCLASS VR128:$src, FR32)),
3366                               VR128)>;
3367   def : Pat<(int_x86_sse_sqrt_ss sse_load_f32:$src),
3368             (VSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3369
3370   def : Pat<(int_x86_sse2_sqrt_sd VR128:$src),
3371             (COPY_TO_REGCLASS (VSQRTSDr (f64 (IMPLICIT_DEF)),
3372                                         (COPY_TO_REGCLASS VR128:$src, FR64)),
3373                               VR128)>;
3374   def : Pat<(int_x86_sse2_sqrt_sd sse_load_f64:$src),
3375             (VSQRTSDm_Int (v2f64 (IMPLICIT_DEF)), sse_load_f64:$src)>;
3376
3377   def : Pat<(int_x86_sse_rsqrt_ss VR128:$src),
3378             (COPY_TO_REGCLASS (VRSQRTSSr (f32 (IMPLICIT_DEF)),
3379                                          (COPY_TO_REGCLASS VR128:$src, FR32)),
3380                               VR128)>;
3381   def : Pat<(int_x86_sse_rsqrt_ss sse_load_f32:$src),
3382             (VRSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3383
3384   def : Pat<(int_x86_sse_rcp_ss VR128:$src),
3385             (COPY_TO_REGCLASS (VRCPSSr (f32 (IMPLICIT_DEF)),
3386                                        (COPY_TO_REGCLASS VR128:$src, FR32)),
3387                               VR128)>;
3388   def : Pat<(int_x86_sse_rcp_ss sse_load_f32:$src),
3389             (VRCPSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3390 }
3391
3392 // Reciprocal approximations. Note that these typically require refinement
3393 // in order to obtain suitable precision.
3394 let Predicates = [UseSSE1] in {
3395   def : Pat<(int_x86_sse_rsqrt_ss VR128:$src),
3396             (RSQRTSSr_Int VR128:$src, VR128:$src)>;
3397   def : Pat<(int_x86_sse_rcp_ss VR128:$src),
3398             (RCPSSr_Int VR128:$src, VR128:$src)>;
3399 }
3400
3401 // There is no f64 version of the reciprocal approximation instructions.
3402
3403 //===----------------------------------------------------------------------===//
3404 // SSE 1 & 2 - Non-temporal stores
3405 //===----------------------------------------------------------------------===//
3406
3407 let AddedComplexity = 400 in { // Prefer non-temporal versions
3408 let SchedRW = [WriteStore] in {
3409 def VMOVNTPSmr : VPSI<0x2B, MRMDestMem, (outs),
3410                      (ins f128mem:$dst, VR128:$src),
3411                      "movntps\t{$src, $dst|$dst, $src}",
3412                      [(alignednontemporalstore (v4f32 VR128:$src),
3413                                                addr:$dst)],
3414                                                IIC_SSE_MOVNT>, VEX;
3415 def VMOVNTPDmr : VPDI<0x2B, MRMDestMem, (outs),
3416                      (ins f128mem:$dst, VR128:$src),
3417                      "movntpd\t{$src, $dst|$dst, $src}",
3418                      [(alignednontemporalstore (v2f64 VR128:$src),
3419                                                addr:$dst)],
3420                                                IIC_SSE_MOVNT>, VEX;
3421
3422 let ExeDomain = SSEPackedInt in
3423 def VMOVNTDQmr    : VPDI<0xE7, MRMDestMem, (outs),
3424                          (ins f128mem:$dst, VR128:$src),
3425                          "movntdq\t{$src, $dst|$dst, $src}",
3426                          [(alignednontemporalstore (v2i64 VR128:$src),
3427                                                    addr:$dst)],
3428                                                    IIC_SSE_MOVNT>, VEX;
3429
3430 def VMOVNTPSYmr : VPSI<0x2B, MRMDestMem, (outs),
3431                      (ins f256mem:$dst, VR256:$src),
3432                      "movntps\t{$src, $dst|$dst, $src}",
3433                      [(alignednontemporalstore (v8f32 VR256:$src),
3434                                                addr:$dst)],
3435                                                IIC_SSE_MOVNT>, VEX, VEX_L;
3436 def VMOVNTPDYmr : VPDI<0x2B, MRMDestMem, (outs),
3437                      (ins f256mem:$dst, VR256:$src),
3438                      "movntpd\t{$src, $dst|$dst, $src}",
3439                      [(alignednontemporalstore (v4f64 VR256:$src),
3440                                                addr:$dst)],
3441                                                IIC_SSE_MOVNT>, VEX, VEX_L;
3442 let ExeDomain = SSEPackedInt in
3443 def VMOVNTDQYmr : VPDI<0xE7, MRMDestMem, (outs),
3444                     (ins f256mem:$dst, VR256:$src),
3445                     "movntdq\t{$src, $dst|$dst, $src}",
3446                     [(alignednontemporalstore (v4i64 VR256:$src),
3447                                               addr:$dst)],
3448                                               IIC_SSE_MOVNT>, VEX, VEX_L;
3449
3450 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3451                     "movntps\t{$src, $dst|$dst, $src}",
3452                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)],
3453                     IIC_SSE_MOVNT>;
3454 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3455                     "movntpd\t{$src, $dst|$dst, $src}",
3456                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)],
3457                     IIC_SSE_MOVNT>;
3458
3459 let ExeDomain = SSEPackedInt in
3460 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3461                     "movntdq\t{$src, $dst|$dst, $src}",
3462                     [(alignednontemporalstore (v2i64 VR128:$src), addr:$dst)],
3463                     IIC_SSE_MOVNT>;
3464
3465 // There is no AVX form for instructions below this point
3466 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
3467                  "movnti{l}\t{$src, $dst|$dst, $src}",
3468                  [(nontemporalstore (i32 GR32:$src), addr:$dst)],
3469                  IIC_SSE_MOVNT>,
3470                TB, Requires<[HasSSE2]>;
3471 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
3472                      "movnti{q}\t{$src, $dst|$dst, $src}",
3473                      [(nontemporalstore (i64 GR64:$src), addr:$dst)],
3474                      IIC_SSE_MOVNT>,
3475                   TB, Requires<[HasSSE2]>;
3476 } // SchedRW = [WriteStore]
3477
3478 def : Pat<(alignednontemporalstore (v2i64 VR128:$src), addr:$dst),
3479           (VMOVNTDQmr addr:$dst, VR128:$src)>, Requires<[HasAVX]>;
3480
3481 def : Pat<(alignednontemporalstore (v2i64 VR128:$src), addr:$dst),
3482           (MOVNTDQmr addr:$dst, VR128:$src)>, Requires<[UseSSE2]>;
3483 } // AddedComplexity
3484
3485 //===----------------------------------------------------------------------===//
3486 // SSE 1 & 2 - Prefetch and memory fence
3487 //===----------------------------------------------------------------------===//
3488
3489 // Prefetch intrinsic.
3490 let Predicates = [HasSSE1], SchedRW = [WriteLoad] in {
3491 def PREFETCHT0   : I<0x18, MRM1m, (outs), (ins i8mem:$src),
3492     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3), (i32 1))],
3493     IIC_SSE_PREFETCH>, TB;
3494 def PREFETCHT1   : I<0x18, MRM2m, (outs), (ins i8mem:$src),
3495     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2), (i32 1))],
3496     IIC_SSE_PREFETCH>, TB;
3497 def PREFETCHT2   : I<0x18, MRM3m, (outs), (ins i8mem:$src),
3498     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1), (i32 1))],
3499     IIC_SSE_PREFETCH>, TB;
3500 def PREFETCHNTA  : I<0x18, MRM0m, (outs), (ins i8mem:$src),
3501     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0), (i32 1))],
3502     IIC_SSE_PREFETCH>, TB;
3503 }
3504
3505 // FIXME: How should these memory instructions be modeled?
3506 let SchedRW = [WriteLoad] in {
3507 // Flush cache
3508 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
3509                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)],
3510                IIC_SSE_PREFETCH>, TB, Requires<[HasSSE2]>;
3511
3512 // Pause. This "instruction" is encoded as "rep; nop", so even though it
3513 // was introduced with SSE2, it's backward compatible.
3514 def PAUSE : I<0x90, RawFrm, (outs), (ins), "pause", [], IIC_SSE_PAUSE>, REP;
3515
3516 // Load, store, and memory fence
3517 def SFENCE : I<0xAE, MRM_F8, (outs), (ins),
3518                "sfence", [(int_x86_sse_sfence)], IIC_SSE_SFENCE>,
3519                TB, Requires<[HasSSE1]>;
3520 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
3521                "lfence", [(int_x86_sse2_lfence)], IIC_SSE_LFENCE>,
3522                TB, Requires<[HasSSE2]>;
3523 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
3524                "mfence", [(int_x86_sse2_mfence)], IIC_SSE_MFENCE>,
3525                TB, Requires<[HasSSE2]>;
3526 } // SchedRW
3527
3528 def : Pat<(X86SFence), (SFENCE)>;
3529 def : Pat<(X86LFence), (LFENCE)>;
3530 def : Pat<(X86MFence), (MFENCE)>;
3531
3532 //===----------------------------------------------------------------------===//
3533 // SSE 1 & 2 - Load/Store XCSR register
3534 //===----------------------------------------------------------------------===//
3535
3536 def VLDMXCSR : VPSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3537                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)],
3538                   IIC_SSE_LDMXCSR>, VEX, Sched<[WriteLoad]>;
3539 def VSTMXCSR : VPSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3540                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)],
3541                   IIC_SSE_STMXCSR>, VEX, Sched<[WriteStore]>;
3542
3543 def LDMXCSR : PSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3544                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)],
3545                   IIC_SSE_LDMXCSR>, Sched<[WriteLoad]>;
3546 def STMXCSR : PSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3547                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)],
3548                   IIC_SSE_STMXCSR>, Sched<[WriteStore]>;
3549
3550 //===---------------------------------------------------------------------===//
3551 // SSE2 - Move Aligned/Unaligned Packed Integer Instructions
3552 //===---------------------------------------------------------------------===//
3553
3554 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3555
3556 let neverHasSideEffects = 1, SchedRW = [WriteMove] in {
3557 def VMOVDQArr  : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3558                     "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>,
3559                     VEX;
3560 def VMOVDQAYrr : VPDI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3561                     "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>,
3562                     VEX, VEX_L;
3563 def VMOVDQUrr  : VSSI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3564                     "movdqu\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVU_P_RR>,
3565                     VEX;
3566 def VMOVDQUYrr : VSSI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3567                     "movdqu\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVU_P_RR>,
3568                     VEX, VEX_L;
3569 }
3570
3571 // For Disassembler
3572 let isCodeGenOnly = 1, hasSideEffects = 0, SchedRW = [WriteMove] in {
3573 def VMOVDQArr_REV  : VPDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3574                         "movdqa\t{$src, $dst|$dst, $src}", [],
3575                         IIC_SSE_MOVA_P_RR>,
3576                         VEX;
3577 def VMOVDQAYrr_REV : VPDI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3578                         "movdqa\t{$src, $dst|$dst, $src}", [],
3579                         IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
3580 def VMOVDQUrr_REV  : VSSI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3581                         "movdqu\t{$src, $dst|$dst, $src}", [],
3582                         IIC_SSE_MOVU_P_RR>,
3583                         VEX;
3584 def VMOVDQUYrr_REV : VSSI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3585                         "movdqu\t{$src, $dst|$dst, $src}", [],
3586                         IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
3587 }
3588
3589 let canFoldAsLoad = 1, mayLoad = 1, isReMaterializable = 1,
3590     neverHasSideEffects = 1, SchedRW = [WriteLoad] in {
3591 def VMOVDQArm  : VPDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3592                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RM>,
3593                    VEX;
3594 def VMOVDQAYrm : VPDI<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3595                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RM>,
3596                    VEX, VEX_L;
3597 let Predicates = [HasAVX] in {
3598   def VMOVDQUrm  : I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3599                     "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_RM>,
3600                     XS, VEX;
3601   def VMOVDQUYrm : I<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3602                     "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_RM>,
3603                     XS, VEX, VEX_L;
3604 }
3605 }
3606
3607 let mayStore = 1, neverHasSideEffects = 1, SchedRW = [WriteStore] in {
3608 def VMOVDQAmr  : VPDI<0x7F, MRMDestMem, (outs),
3609                      (ins i128mem:$dst, VR128:$src),
3610                      "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_MR>,
3611                      VEX;
3612 def VMOVDQAYmr : VPDI<0x7F, MRMDestMem, (outs),
3613                      (ins i256mem:$dst, VR256:$src),
3614                      "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_MR>,
3615                      VEX, VEX_L;
3616 let Predicates = [HasAVX] in {
3617 def VMOVDQUmr  : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3618                   "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_MR>,
3619                   XS, VEX;
3620 def VMOVDQUYmr : I<0x7F, MRMDestMem, (outs), (ins i256mem:$dst, VR256:$src),
3621                   "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_MR>,
3622                   XS, VEX, VEX_L;
3623 }
3624 }
3625
3626 let SchedRW = [WriteMove] in {
3627 let neverHasSideEffects = 1 in
3628 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3629                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>;
3630
3631 def MOVDQUrr :   I<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3632                    "movdqu\t{$src, $dst|$dst, $src}",
3633                    [], IIC_SSE_MOVU_P_RR>, XS, Requires<[UseSSE2]>;
3634
3635 // For Disassembler
3636 let isCodeGenOnly = 1, hasSideEffects = 0 in {
3637 def MOVDQArr_REV : PDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3638                        "movdqa\t{$src, $dst|$dst, $src}", [],
3639                        IIC_SSE_MOVA_P_RR>;
3640
3641 def MOVDQUrr_REV :   I<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3642                        "movdqu\t{$src, $dst|$dst, $src}",
3643                        [], IIC_SSE_MOVU_P_RR>, XS, Requires<[UseSSE2]>;
3644 }
3645 } // SchedRW
3646
3647 let canFoldAsLoad = 1, mayLoad = 1, isReMaterializable = 1,
3648     neverHasSideEffects = 1, SchedRW = [WriteLoad] in {
3649 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3650                    "movdqa\t{$src, $dst|$dst, $src}",
3651                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/],
3652                    IIC_SSE_MOVA_P_RM>;
3653 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3654                    "movdqu\t{$src, $dst|$dst, $src}",
3655                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/],
3656                    IIC_SSE_MOVU_P_RM>,
3657                  XS, Requires<[UseSSE2]>;
3658 }
3659
3660 let mayStore = 1, SchedRW = [WriteStore] in {
3661 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3662                    "movdqa\t{$src, $dst|$dst, $src}",
3663                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/],
3664                    IIC_SSE_MOVA_P_MR>;
3665 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3666                    "movdqu\t{$src, $dst|$dst, $src}",
3667                    [/*(store (v2i64 VR128:$src), addr:$dst)*/],
3668                    IIC_SSE_MOVU_P_MR>,
3669                  XS, Requires<[UseSSE2]>;
3670 }
3671
3672 } // ExeDomain = SSEPackedInt
3673
3674 let Predicates = [HasAVX] in {
3675   def : Pat<(int_x86_sse2_storeu_dq addr:$dst, VR128:$src),
3676             (VMOVDQUmr addr:$dst, VR128:$src)>;
3677   def : Pat<(int_x86_avx_storeu_dq_256 addr:$dst, VR256:$src),
3678             (VMOVDQUYmr addr:$dst, VR256:$src)>;
3679 }
3680 let Predicates = [UseSSE2] in
3681 def : Pat<(int_x86_sse2_storeu_dq addr:$dst, VR128:$src),
3682           (MOVDQUmr addr:$dst, VR128:$src)>;
3683
3684 //===---------------------------------------------------------------------===//
3685 // SSE2 - Packed Integer Arithmetic Instructions
3686 //===---------------------------------------------------------------------===//
3687
3688 let Sched = WriteVecIMul in
3689 def SSE_PMADD : OpndItins<
3690   IIC_SSE_PMADD, IIC_SSE_PMADD
3691 >;
3692
3693 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3694
3695 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
3696                             RegisterClass RC, PatFrag memop_frag,
3697                             X86MemOperand x86memop,
3698                             OpndItins itins,
3699                             bit IsCommutable = 0,
3700                             bit Is2Addr = 1> {
3701   let isCommutable = IsCommutable in
3702   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3703        (ins RC:$src1, RC:$src2),
3704        !if(Is2Addr,
3705            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3706            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3707        [(set RC:$dst, (IntId RC:$src1, RC:$src2))], itins.rr>,
3708       Sched<[itins.Sched]>;
3709   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3710        (ins RC:$src1, x86memop:$src2),
3711        !if(Is2Addr,
3712            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3713            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3714        [(set RC:$dst, (IntId RC:$src1, (bitconvert (memop_frag addr:$src2))))],
3715        itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3716 }
3717
3718 multiclass PDI_binop_all_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
3719                              Intrinsic IntId256, OpndItins itins,
3720                              bit IsCommutable = 0> {
3721 let Predicates = [HasAVX] in
3722   defm V#NAME : PDI_binop_rm_int<opc, !strconcat("v", OpcodeStr), IntId128,
3723                                  VR128, memopv2i64, i128mem, itins,
3724                                  IsCommutable, 0>, VEX_4V;
3725
3726 let Constraints = "$src1 = $dst" in
3727   defm NAME : PDI_binop_rm_int<opc, OpcodeStr, IntId128, VR128, memopv2i64,
3728                                i128mem, itins, IsCommutable, 1>;
3729
3730 let Predicates = [HasAVX2] in
3731   defm V#NAME#Y : PDI_binop_rm_int<opc, !strconcat("v", OpcodeStr), IntId256,
3732                                    VR256, memopv4i64, i256mem, itins,
3733                                    IsCommutable, 0>, VEX_4V, VEX_L;
3734 }
3735
3736 multiclass PDI_binop_rmi<bits<8> opc, bits<8> opc2, Format ImmForm,
3737                          string OpcodeStr, SDNode OpNode,
3738                          SDNode OpNode2, RegisterClass RC,
3739                          ValueType DstVT, ValueType SrcVT, PatFrag bc_frag,
3740                          ShiftOpndItins itins,
3741                          bit Is2Addr = 1> {
3742   // src2 is always 128-bit
3743   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3744        (ins RC:$src1, VR128:$src2),
3745        !if(Is2Addr,
3746            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3747            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3748        [(set RC:$dst, (DstVT (OpNode RC:$src1, (SrcVT VR128:$src2))))],
3749         itins.rr>, Sched<[WriteVecShift]>;
3750   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3751        (ins RC:$src1, i128mem:$src2),
3752        !if(Is2Addr,
3753            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3754            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3755        [(set RC:$dst, (DstVT (OpNode RC:$src1,
3756                        (bc_frag (memopv2i64 addr:$src2)))))], itins.rm>,
3757       Sched<[WriteVecShiftLd, ReadAfterLd]>;
3758   def ri : PDIi8<opc2, ImmForm, (outs RC:$dst),
3759        (ins RC:$src1, i32i8imm:$src2),
3760        !if(Is2Addr,
3761            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3762            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3763        [(set RC:$dst, (DstVT (OpNode2 RC:$src1, (i32 imm:$src2))))], itins.ri>,
3764        Sched<[WriteVecShift]>;
3765 }
3766
3767 /// PDI_binop_rm2 - Simple SSE2 binary operator with different src and dst types
3768 multiclass PDI_binop_rm2<bits<8> opc, string OpcodeStr, SDNode OpNode,
3769                          ValueType DstVT, ValueType SrcVT, RegisterClass RC,
3770                          PatFrag memop_frag, X86MemOperand x86memop,
3771                          OpndItins itins,
3772                          bit IsCommutable = 0, bit Is2Addr = 1> {
3773   let isCommutable = IsCommutable in
3774   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3775        (ins RC:$src1, RC:$src2),
3776        !if(Is2Addr,
3777            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3778            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3779        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1), RC:$src2)))]>,
3780        Sched<[itins.Sched]>;
3781   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3782        (ins RC:$src1, x86memop:$src2),
3783        !if(Is2Addr,
3784            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3785            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3786        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1),
3787                                      (bitconvert (memop_frag addr:$src2)))))]>,
3788        Sched<[itins.Sched.Folded, ReadAfterLd]>;
3789 }
3790 } // ExeDomain = SSEPackedInt
3791
3792 defm PADDB   : PDI_binop_all<0xFC, "paddb", add, v16i8, v32i8,
3793                              SSE_INTALU_ITINS_P, 1>;
3794 defm PADDW   : PDI_binop_all<0xFD, "paddw", add, v8i16, v16i16,
3795                              SSE_INTALU_ITINS_P, 1>;
3796 defm PADDD   : PDI_binop_all<0xFE, "paddd", add, v4i32, v8i32,
3797                              SSE_INTALU_ITINS_P, 1>;
3798 defm PADDQ   : PDI_binop_all<0xD4, "paddq", add, v2i64, v4i64,
3799                              SSE_INTALUQ_ITINS_P, 1>;
3800 defm PMULLW  : PDI_binop_all<0xD5, "pmullw", mul, v8i16, v16i16,
3801                              SSE_INTMUL_ITINS_P, 1>;
3802 defm PSUBB   : PDI_binop_all<0xF8, "psubb", sub, v16i8, v32i8,
3803                              SSE_INTALU_ITINS_P, 0>;
3804 defm PSUBW   : PDI_binop_all<0xF9, "psubw", sub, v8i16, v16i16,
3805                              SSE_INTALU_ITINS_P, 0>;
3806 defm PSUBD   : PDI_binop_all<0xFA, "psubd", sub, v4i32, v8i32,
3807                              SSE_INTALU_ITINS_P, 0>;
3808 defm PSUBQ   : PDI_binop_all<0xFB, "psubq", sub, v2i64, v4i64,
3809                              SSE_INTALUQ_ITINS_P, 0>;
3810 defm PSUBUSB : PDI_binop_all<0xD8, "psubusb", X86subus, v16i8, v32i8,
3811                              SSE_INTALU_ITINS_P, 0>;
3812 defm PSUBUSW : PDI_binop_all<0xD9, "psubusw", X86subus, v8i16, v16i16,
3813                              SSE_INTALU_ITINS_P, 0>;
3814 defm PMINUB  : PDI_binop_all<0xDA, "pminub", X86umin, v16i8, v32i8,
3815                              SSE_INTALU_ITINS_P, 1>;
3816 defm PMINSW  : PDI_binop_all<0xEA, "pminsw", X86smin, v8i16, v16i16,
3817                              SSE_INTALU_ITINS_P, 1>;
3818 defm PMAXUB  : PDI_binop_all<0xDE, "pmaxub", X86umax, v16i8, v32i8,
3819                              SSE_INTALU_ITINS_P, 1>;
3820 defm PMAXSW  : PDI_binop_all<0xEE, "pmaxsw", X86smax, v8i16, v16i16,
3821                              SSE_INTALU_ITINS_P, 1>;
3822
3823 // Intrinsic forms
3824 defm PSUBSB  : PDI_binop_all_int<0xE8, "psubsb", int_x86_sse2_psubs_b,
3825                                  int_x86_avx2_psubs_b, SSE_INTALU_ITINS_P, 0>;
3826 defm PSUBSW  : PDI_binop_all_int<0xE9, "psubsw" , int_x86_sse2_psubs_w,
3827                                  int_x86_avx2_psubs_w, SSE_INTALU_ITINS_P, 0>;
3828 defm PADDSB  : PDI_binop_all_int<0xEC, "paddsb" , int_x86_sse2_padds_b,
3829                                  int_x86_avx2_padds_b, SSE_INTALU_ITINS_P, 1>;
3830 defm PADDSW  : PDI_binop_all_int<0xED, "paddsw" , int_x86_sse2_padds_w,
3831                                  int_x86_avx2_padds_w, SSE_INTALU_ITINS_P, 1>;
3832 defm PADDUSB : PDI_binop_all_int<0xDC, "paddusb", int_x86_sse2_paddus_b,
3833                                  int_x86_avx2_paddus_b, SSE_INTALU_ITINS_P, 1>;
3834 defm PADDUSW : PDI_binop_all_int<0xDD, "paddusw", int_x86_sse2_paddus_w,
3835                                  int_x86_avx2_paddus_w, SSE_INTALU_ITINS_P, 1>;
3836 defm PMULHUW : PDI_binop_all_int<0xE4, "pmulhuw", int_x86_sse2_pmulhu_w,
3837                                  int_x86_avx2_pmulhu_w, SSE_INTMUL_ITINS_P, 1>;
3838 defm PMULHW  : PDI_binop_all_int<0xE5, "pmulhw" , int_x86_sse2_pmulh_w,
3839                                  int_x86_avx2_pmulh_w, SSE_INTMUL_ITINS_P, 1>;
3840 defm PMADDWD : PDI_binop_all_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd,
3841                                  int_x86_avx2_pmadd_wd, SSE_PMADD, 1>;
3842 defm PAVGB   : PDI_binop_all_int<0xE0, "pavgb", int_x86_sse2_pavg_b,
3843                                  int_x86_avx2_pavg_b, SSE_INTALU_ITINS_P, 1>;
3844 defm PAVGW   : PDI_binop_all_int<0xE3, "pavgw", int_x86_sse2_pavg_w,
3845                                  int_x86_avx2_pavg_w, SSE_INTALU_ITINS_P, 1>;
3846 defm PSADBW  : PDI_binop_all_int<0xF6, "psadbw", int_x86_sse2_psad_bw,
3847                                  int_x86_avx2_psad_bw, SSE_INTALU_ITINS_P, 1>;
3848
3849 let Predicates = [HasAVX] in
3850 defm VPMULUDQ : PDI_binop_rm2<0xF4, "vpmuludq", X86pmuludq, v2i64, v4i32, VR128,
3851                               memopv2i64, i128mem, SSE_INTMUL_ITINS_P, 1, 0>,
3852                               VEX_4V;
3853 let Predicates = [HasAVX2] in
3854 defm VPMULUDQY : PDI_binop_rm2<0xF4, "vpmuludq", X86pmuludq, v4i64, v8i32,
3855                                VR256, memopv4i64, i256mem,
3856                                SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V, VEX_L;
3857 let Constraints = "$src1 = $dst" in
3858 defm PMULUDQ : PDI_binop_rm2<0xF4, "pmuludq", X86pmuludq, v2i64, v4i32, VR128,
3859                              memopv2i64, i128mem, SSE_INTMUL_ITINS_P, 1>;
3860
3861 //===---------------------------------------------------------------------===//
3862 // SSE2 - Packed Integer Logical Instructions
3863 //===---------------------------------------------------------------------===//
3864
3865 let Predicates = [HasAVX] in {
3866 defm VPSLLW : PDI_binop_rmi<0xF1, 0x71, MRM6r, "vpsllw", X86vshl, X86vshli,
3867                             VR128, v8i16, v8i16, bc_v8i16,
3868                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3869 defm VPSLLD : PDI_binop_rmi<0xF2, 0x72, MRM6r, "vpslld", X86vshl, X86vshli,
3870                             VR128, v4i32, v4i32, bc_v4i32,
3871                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3872 defm VPSLLQ : PDI_binop_rmi<0xF3, 0x73, MRM6r, "vpsllq", X86vshl, X86vshli,
3873                             VR128, v2i64, v2i64, bc_v2i64,
3874                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3875
3876 defm VPSRLW : PDI_binop_rmi<0xD1, 0x71, MRM2r, "vpsrlw", X86vsrl, X86vsrli,
3877                             VR128, v8i16, v8i16, bc_v8i16,
3878                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3879 defm VPSRLD : PDI_binop_rmi<0xD2, 0x72, MRM2r, "vpsrld", X86vsrl, X86vsrli,
3880                             VR128, v4i32, v4i32, bc_v4i32,
3881                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3882 defm VPSRLQ : PDI_binop_rmi<0xD3, 0x73, MRM2r, "vpsrlq", X86vsrl, X86vsrli,
3883                             VR128, v2i64, v2i64, bc_v2i64,
3884                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3885
3886 defm VPSRAW : PDI_binop_rmi<0xE1, 0x71, MRM4r, "vpsraw", X86vsra, X86vsrai,
3887                             VR128, v8i16, v8i16, bc_v8i16,
3888                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3889 defm VPSRAD : PDI_binop_rmi<0xE2, 0x72, MRM4r, "vpsrad", X86vsra, X86vsrai,
3890                             VR128, v4i32, v4i32, bc_v4i32,
3891                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
3892
3893 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift] in {
3894   // 128-bit logical shifts.
3895   def VPSLLDQri : PDIi8<0x73, MRM7r,
3896                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3897                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3898                     [(set VR128:$dst,
3899                       (int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2))]>,
3900                     VEX_4V;
3901   def VPSRLDQri : PDIi8<0x73, MRM3r,
3902                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3903                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3904                     [(set VR128:$dst,
3905                       (int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2))]>,
3906                     VEX_4V;
3907   // PSRADQri doesn't exist in SSE[1-3].
3908 }
3909 } // Predicates = [HasAVX]
3910
3911 let Predicates = [HasAVX2] in {
3912 defm VPSLLWY : PDI_binop_rmi<0xF1, 0x71, MRM6r, "vpsllw", X86vshl, X86vshli,
3913                              VR256, v16i16, v8i16, bc_v8i16,
3914                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3915 defm VPSLLDY : PDI_binop_rmi<0xF2, 0x72, MRM6r, "vpslld", X86vshl, X86vshli,
3916                              VR256, v8i32, v4i32, bc_v4i32,
3917                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3918 defm VPSLLQY : PDI_binop_rmi<0xF3, 0x73, MRM6r, "vpsllq", X86vshl, X86vshli,
3919                              VR256, v4i64, v2i64, bc_v2i64,
3920                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3921
3922 defm VPSRLWY : PDI_binop_rmi<0xD1, 0x71, MRM2r, "vpsrlw", X86vsrl, X86vsrli,
3923                              VR256, v16i16, v8i16, bc_v8i16,
3924                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3925 defm VPSRLDY : PDI_binop_rmi<0xD2, 0x72, MRM2r, "vpsrld", X86vsrl, X86vsrli,
3926                              VR256, v8i32, v4i32, bc_v4i32,
3927                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3928 defm VPSRLQY : PDI_binop_rmi<0xD3, 0x73, MRM2r, "vpsrlq", X86vsrl, X86vsrli,
3929                              VR256, v4i64, v2i64, bc_v2i64,
3930                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3931
3932 defm VPSRAWY : PDI_binop_rmi<0xE1, 0x71, MRM4r, "vpsraw", X86vsra, X86vsrai,
3933                              VR256, v16i16, v8i16, bc_v8i16,
3934                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3935 defm VPSRADY : PDI_binop_rmi<0xE2, 0x72, MRM4r, "vpsrad", X86vsra, X86vsrai,
3936                              VR256, v8i32, v4i32, bc_v4i32,
3937                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
3938
3939 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift] in {
3940   // 256-bit logical shifts.
3941   def VPSLLDQYri : PDIi8<0x73, MRM7r,
3942                     (outs VR256:$dst), (ins VR256:$src1, i32i8imm:$src2),
3943                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3944                     [(set VR256:$dst,
3945                       (int_x86_avx2_psll_dq_bs VR256:$src1, imm:$src2))]>,
3946                     VEX_4V, VEX_L;
3947   def VPSRLDQYri : PDIi8<0x73, MRM3r,
3948                     (outs VR256:$dst), (ins VR256:$src1, i32i8imm:$src2),
3949                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3950                     [(set VR256:$dst,
3951                       (int_x86_avx2_psrl_dq_bs VR256:$src1, imm:$src2))]>,
3952                     VEX_4V, VEX_L;
3953   // PSRADQYri doesn't exist in SSE[1-3].
3954 }
3955 } // Predicates = [HasAVX2]
3956
3957 let Constraints = "$src1 = $dst" in {
3958 defm PSLLW : PDI_binop_rmi<0xF1, 0x71, MRM6r, "psllw", X86vshl, X86vshli,
3959                            VR128, v8i16, v8i16, bc_v8i16,
3960                            SSE_INTSHIFT_ITINS_P>;
3961 defm PSLLD : PDI_binop_rmi<0xF2, 0x72, MRM6r, "pslld", X86vshl, X86vshli,
3962                            VR128, v4i32, v4i32, bc_v4i32,
3963                            SSE_INTSHIFT_ITINS_P>;
3964 defm PSLLQ : PDI_binop_rmi<0xF3, 0x73, MRM6r, "psllq", X86vshl, X86vshli,
3965                            VR128, v2i64, v2i64, bc_v2i64,
3966                            SSE_INTSHIFT_ITINS_P>;
3967
3968 defm PSRLW : PDI_binop_rmi<0xD1, 0x71, MRM2r, "psrlw", X86vsrl, X86vsrli,
3969                            VR128, v8i16, v8i16, bc_v8i16,
3970                            SSE_INTSHIFT_ITINS_P>;
3971 defm PSRLD : PDI_binop_rmi<0xD2, 0x72, MRM2r, "psrld", X86vsrl, X86vsrli,
3972                            VR128, v4i32, v4i32, bc_v4i32,
3973                            SSE_INTSHIFT_ITINS_P>;
3974 defm PSRLQ : PDI_binop_rmi<0xD3, 0x73, MRM2r, "psrlq", X86vsrl, X86vsrli,
3975                            VR128, v2i64, v2i64, bc_v2i64,
3976                            SSE_INTSHIFT_ITINS_P>;
3977
3978 defm PSRAW : PDI_binop_rmi<0xE1, 0x71, MRM4r, "psraw", X86vsra, X86vsrai,
3979                            VR128, v8i16, v8i16, bc_v8i16,
3980                            SSE_INTSHIFT_ITINS_P>;
3981 defm PSRAD : PDI_binop_rmi<0xE2, 0x72, MRM4r, "psrad", X86vsra, X86vsrai,
3982                            VR128, v4i32, v4i32, bc_v4i32,
3983                            SSE_INTSHIFT_ITINS_P>;
3984
3985 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift] in {
3986   // 128-bit logical shifts.
3987   def PSLLDQri : PDIi8<0x73, MRM7r,
3988                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3989                        "pslldq\t{$src2, $dst|$dst, $src2}",
3990                        [(set VR128:$dst,
3991                          (int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2))]>;
3992   def PSRLDQri : PDIi8<0x73, MRM3r,
3993                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3994                        "psrldq\t{$src2, $dst|$dst, $src2}",
3995                        [(set VR128:$dst,
3996                          (int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2))]>;
3997   // PSRADQri doesn't exist in SSE[1-3].
3998 }
3999 } // Constraints = "$src1 = $dst"
4000
4001 let Predicates = [HasAVX] in {
4002   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
4003             (VPSLLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4004   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
4005             (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4006   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
4007             (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4008
4009   // Shift up / down and insert zero's.
4010   def : Pat<(v2i64 (X86vshldq VR128:$src, (i8 imm:$amt))),
4011             (VPSLLDQri VR128:$src, (BYTE_imm imm:$amt))>;
4012   def : Pat<(v2i64 (X86vshrdq VR128:$src, (i8 imm:$amt))),
4013             (VPSRLDQri VR128:$src, (BYTE_imm imm:$amt))>;
4014 }
4015
4016 let Predicates = [HasAVX2] in {
4017   def : Pat<(int_x86_avx2_psll_dq VR256:$src1, imm:$src2),
4018             (VPSLLDQYri VR256:$src1, (BYTE_imm imm:$src2))>;
4019   def : Pat<(int_x86_avx2_psrl_dq VR256:$src1, imm:$src2),
4020             (VPSRLDQYri VR256:$src1, (BYTE_imm imm:$src2))>;
4021 }
4022
4023 let Predicates = [UseSSE2] in {
4024   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
4025             (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4026   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
4027             (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4028   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
4029             (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4030
4031   // Shift up / down and insert zero's.
4032   def : Pat<(v2i64 (X86vshldq VR128:$src, (i8 imm:$amt))),
4033             (PSLLDQri VR128:$src, (BYTE_imm imm:$amt))>;
4034   def : Pat<(v2i64 (X86vshrdq VR128:$src, (i8 imm:$amt))),
4035             (PSRLDQri VR128:$src, (BYTE_imm imm:$amt))>;
4036 }
4037
4038 //===---------------------------------------------------------------------===//
4039 // SSE2 - Packed Integer Comparison Instructions
4040 //===---------------------------------------------------------------------===//
4041
4042 defm PCMPEQB : PDI_binop_all<0x74, "pcmpeqb", X86pcmpeq, v16i8, v32i8,
4043                              SSE_INTALU_ITINS_P, 1>;
4044 defm PCMPEQW : PDI_binop_all<0x75, "pcmpeqw", X86pcmpeq, v8i16, v16i16,
4045                              SSE_INTALU_ITINS_P, 1>;
4046 defm PCMPEQD : PDI_binop_all<0x76, "pcmpeqd", X86pcmpeq, v4i32, v8i32,
4047                              SSE_INTALU_ITINS_P, 1>;
4048 defm PCMPGTB : PDI_binop_all<0x64, "pcmpgtb", X86pcmpgt, v16i8, v32i8,
4049                              SSE_INTALU_ITINS_P, 0>;
4050 defm PCMPGTW : PDI_binop_all<0x65, "pcmpgtw", X86pcmpgt, v8i16, v16i16,
4051                              SSE_INTALU_ITINS_P, 0>;
4052 defm PCMPGTD : PDI_binop_all<0x66, "pcmpgtd", X86pcmpgt, v4i32, v8i32,
4053                              SSE_INTALU_ITINS_P, 0>;
4054
4055 //===---------------------------------------------------------------------===//
4056 // SSE2 - Packed Integer Pack Instructions
4057 //===---------------------------------------------------------------------===//
4058
4059 defm PACKSSWB : PDI_binop_all_int<0x63, "packsswb", int_x86_sse2_packsswb_128,
4060                                   int_x86_avx2_packsswb, SSE_INTALU_ITINS_P, 0>;
4061 defm PACKSSDW : PDI_binop_all_int<0x6B, "packssdw", int_x86_sse2_packssdw_128,
4062                                   int_x86_avx2_packssdw, SSE_INTALU_ITINS_P, 0>;
4063 defm PACKUSWB : PDI_binop_all_int<0x67, "packuswb", int_x86_sse2_packuswb_128,
4064                                   int_x86_avx2_packuswb, SSE_INTALU_ITINS_P, 0>;
4065
4066 //===---------------------------------------------------------------------===//
4067 // SSE2 - Packed Integer Shuffle Instructions
4068 //===---------------------------------------------------------------------===//
4069
4070 let ExeDomain = SSEPackedInt in {
4071 multiclass sse2_pshuffle<string OpcodeStr, ValueType vt128, ValueType vt256,
4072                          SDNode OpNode> {
4073 let Predicates = [HasAVX] in {
4074   def V#NAME#ri : Ii8<0x70, MRMSrcReg, (outs VR128:$dst),
4075                       (ins VR128:$src1, i8imm:$src2),
4076                       !strconcat("v", OpcodeStr,
4077                                  "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4078                       [(set VR128:$dst,
4079                         (vt128 (OpNode VR128:$src1, (i8 imm:$src2))))],
4080                       IIC_SSE_PSHUF>, VEX, Sched<[WriteShuffle]>;
4081   def V#NAME#mi : Ii8<0x70, MRMSrcMem, (outs VR128:$dst),
4082                       (ins i128mem:$src1, i8imm:$src2),
4083                       !strconcat("v", OpcodeStr,
4084                                  "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4085                      [(set VR128:$dst,
4086                        (vt128 (OpNode (bitconvert (memopv2i64 addr:$src1)),
4087                         (i8 imm:$src2))))], IIC_SSE_PSHUF>, VEX,
4088                   Sched<[WriteShuffleLd]>;
4089 }
4090
4091 let Predicates = [HasAVX2] in {
4092   def V#NAME#Yri : Ii8<0x70, MRMSrcReg, (outs VR256:$dst),
4093                        (ins VR256:$src1, i8imm:$src2),
4094                        !strconcat("v", OpcodeStr,
4095                                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4096                        [(set VR256:$dst,
4097                          (vt256 (OpNode VR256:$src1, (i8 imm:$src2))))],
4098                        IIC_SSE_PSHUF>, VEX, VEX_L, Sched<[WriteShuffle]>;
4099   def V#NAME#Ymi : Ii8<0x70, MRMSrcMem, (outs VR256:$dst),
4100                        (ins i256mem:$src1, i8imm:$src2),
4101                        !strconcat("v", OpcodeStr,
4102                                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4103                       [(set VR256:$dst,
4104                         (vt256 (OpNode (bitconvert (memopv4i64 addr:$src1)),
4105                          (i8 imm:$src2))))], IIC_SSE_PSHUF>, VEX, VEX_L,
4106                    Sched<[WriteShuffleLd]>;
4107 }
4108
4109 let Predicates = [UseSSE2] in {
4110   def ri : Ii8<0x70, MRMSrcReg,
4111                (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
4112                !strconcat(OpcodeStr,
4113                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4114                 [(set VR128:$dst,
4115                   (vt128 (OpNode VR128:$src1, (i8 imm:$src2))))],
4116                 IIC_SSE_PSHUF>, Sched<[WriteShuffle]>;
4117   def mi : Ii8<0x70, MRMSrcMem,
4118                (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
4119                !strconcat(OpcodeStr,
4120                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4121                 [(set VR128:$dst,
4122                   (vt128 (OpNode (bitconvert (memopv2i64 addr:$src1)),
4123                           (i8 imm:$src2))))], IIC_SSE_PSHUF>,
4124            Sched<[WriteShuffleLd]>;
4125 }
4126 }
4127 } // ExeDomain = SSEPackedInt
4128
4129 defm PSHUFD  : sse2_pshuffle<"pshufd", v4i32, v8i32, X86PShufd>, TB, OpSize;
4130 defm PSHUFHW : sse2_pshuffle<"pshufhw", v8i16, v16i16, X86PShufhw>, XS;
4131 defm PSHUFLW : sse2_pshuffle<"pshuflw", v8i16, v16i16, X86PShuflw>, XD;
4132
4133 let Predicates = [HasAVX] in {
4134   def : Pat<(v4f32 (X86PShufd (memopv4f32 addr:$src1), (i8 imm:$imm))),
4135             (VPSHUFDmi addr:$src1, imm:$imm)>;
4136   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4137             (VPSHUFDri VR128:$src1, imm:$imm)>;
4138 }
4139
4140 let Predicates = [UseSSE2] in {
4141   def : Pat<(v4f32 (X86PShufd (memopv4f32 addr:$src1), (i8 imm:$imm))),
4142             (PSHUFDmi addr:$src1, imm:$imm)>;
4143   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4144             (PSHUFDri VR128:$src1, imm:$imm)>;
4145 }
4146
4147 //===---------------------------------------------------------------------===//
4148 // SSE2 - Packed Integer Unpack Instructions
4149 //===---------------------------------------------------------------------===//
4150
4151 let ExeDomain = SSEPackedInt in {
4152 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
4153                        SDNode OpNode, PatFrag bc_frag, bit Is2Addr = 1> {
4154   def rr : PDI<opc, MRMSrcReg,
4155       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4156       !if(Is2Addr,
4157           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4158           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4159       [(set VR128:$dst, (vt (OpNode VR128:$src1, VR128:$src2)))],
4160       IIC_SSE_UNPCK>, Sched<[WriteShuffle]>;
4161   def rm : PDI<opc, MRMSrcMem,
4162       (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4163       !if(Is2Addr,
4164           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4165           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4166       [(set VR128:$dst, (OpNode VR128:$src1,
4167                                   (bc_frag (memopv2i64
4168                                                addr:$src2))))],
4169                                                IIC_SSE_UNPCK>,
4170       Sched<[WriteShuffleLd, ReadAfterLd]>;
4171 }
4172
4173 multiclass sse2_unpack_y<bits<8> opc, string OpcodeStr, ValueType vt,
4174                          SDNode OpNode, PatFrag bc_frag> {
4175   def Yrr : PDI<opc, MRMSrcReg,
4176       (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4177       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4178       [(set VR256:$dst, (vt (OpNode VR256:$src1, VR256:$src2)))]>,
4179       Sched<[WriteShuffle]>;
4180   def Yrm : PDI<opc, MRMSrcMem,
4181       (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4182       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4183       [(set VR256:$dst, (OpNode VR256:$src1,
4184                                   (bc_frag (memopv4i64 addr:$src2))))]>,
4185       Sched<[WriteShuffleLd, ReadAfterLd]>;
4186 }
4187
4188 let Predicates = [HasAVX] in {
4189   defm VPUNPCKLBW  : sse2_unpack<0x60, "vpunpcklbw", v16i8, X86Unpckl,
4190                                  bc_v16i8, 0>, VEX_4V;
4191   defm VPUNPCKLWD  : sse2_unpack<0x61, "vpunpcklwd", v8i16, X86Unpckl,
4192                                  bc_v8i16, 0>, VEX_4V;
4193   defm VPUNPCKLDQ  : sse2_unpack<0x62, "vpunpckldq", v4i32, X86Unpckl,
4194                                  bc_v4i32, 0>, VEX_4V;
4195   defm VPUNPCKLQDQ : sse2_unpack<0x6C, "vpunpcklqdq", v2i64, X86Unpckl,
4196                                  bc_v2i64, 0>, VEX_4V;
4197
4198   defm VPUNPCKHBW  : sse2_unpack<0x68, "vpunpckhbw", v16i8, X86Unpckh,
4199                                  bc_v16i8, 0>, VEX_4V;
4200   defm VPUNPCKHWD  : sse2_unpack<0x69, "vpunpckhwd", v8i16, X86Unpckh,
4201                                  bc_v8i16, 0>, VEX_4V;
4202   defm VPUNPCKHDQ  : sse2_unpack<0x6A, "vpunpckhdq", v4i32, X86Unpckh,
4203                                  bc_v4i32, 0>, VEX_4V;
4204   defm VPUNPCKHQDQ : sse2_unpack<0x6D, "vpunpckhqdq", v2i64, X86Unpckh,
4205                                  bc_v2i64, 0>, VEX_4V;
4206 }
4207
4208 let Predicates = [HasAVX2] in {
4209   defm VPUNPCKLBW  : sse2_unpack_y<0x60, "vpunpcklbw", v32i8, X86Unpckl,
4210                                    bc_v32i8>, VEX_4V, VEX_L;
4211   defm VPUNPCKLWD  : sse2_unpack_y<0x61, "vpunpcklwd", v16i16, X86Unpckl,
4212                                    bc_v16i16>, VEX_4V, VEX_L;
4213   defm VPUNPCKLDQ  : sse2_unpack_y<0x62, "vpunpckldq", v8i32, X86Unpckl,
4214                                    bc_v8i32>, VEX_4V, VEX_L;
4215   defm VPUNPCKLQDQ : sse2_unpack_y<0x6C, "vpunpcklqdq", v4i64, X86Unpckl,
4216                                    bc_v4i64>, VEX_4V, VEX_L;
4217
4218   defm VPUNPCKHBW  : sse2_unpack_y<0x68, "vpunpckhbw", v32i8, X86Unpckh,
4219                                    bc_v32i8>, VEX_4V, VEX_L;
4220   defm VPUNPCKHWD  : sse2_unpack_y<0x69, "vpunpckhwd", v16i16, X86Unpckh,
4221                                    bc_v16i16>, VEX_4V, VEX_L;
4222   defm VPUNPCKHDQ  : sse2_unpack_y<0x6A, "vpunpckhdq", v8i32, X86Unpckh,
4223                                    bc_v8i32>, VEX_4V, VEX_L;
4224   defm VPUNPCKHQDQ : sse2_unpack_y<0x6D, "vpunpckhqdq", v4i64, X86Unpckh,
4225                                    bc_v4i64>, VEX_4V, VEX_L;
4226 }
4227
4228 let Constraints = "$src1 = $dst" in {
4229   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, X86Unpckl,
4230                                 bc_v16i8>;
4231   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, X86Unpckl,
4232                                 bc_v8i16>;
4233   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, X86Unpckl,
4234                                 bc_v4i32>;
4235   defm PUNPCKLQDQ : sse2_unpack<0x6C, "punpcklqdq", v2i64, X86Unpckl,
4236                                 bc_v2i64>;
4237
4238   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, X86Unpckh,
4239                                 bc_v16i8>;
4240   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, X86Unpckh,
4241                                 bc_v8i16>;
4242   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, X86Unpckh,
4243                                 bc_v4i32>;
4244   defm PUNPCKHQDQ : sse2_unpack<0x6D, "punpckhqdq", v2i64, X86Unpckh,
4245                                 bc_v2i64>;
4246 }
4247 } // ExeDomain = SSEPackedInt
4248
4249 //===---------------------------------------------------------------------===//
4250 // SSE2 - Packed Integer Extract and Insert
4251 //===---------------------------------------------------------------------===//
4252
4253 let ExeDomain = SSEPackedInt in {
4254 multiclass sse2_pinsrw<bit Is2Addr = 1> {
4255   def rri : Ii8<0xC4, MRMSrcReg,
4256        (outs VR128:$dst), (ins VR128:$src1,
4257         GR32:$src2, i32i8imm:$src3),
4258        !if(Is2Addr,
4259            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4260            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4261        [(set VR128:$dst,
4262          (X86pinsrw VR128:$src1, GR32:$src2, imm:$src3))], IIC_SSE_PINSRW>,
4263        Sched<[WriteShuffle]>;
4264   def rmi : Ii8<0xC4, MRMSrcMem,
4265                        (outs VR128:$dst), (ins VR128:$src1,
4266                         i16mem:$src2, i32i8imm:$src3),
4267        !if(Is2Addr,
4268            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4269            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4270        [(set VR128:$dst,
4271          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
4272                     imm:$src3))], IIC_SSE_PINSRW>,
4273        Sched<[WriteShuffleLd, ReadAfterLd]>;
4274 }
4275
4276 // Extract
4277 let Predicates = [HasAVX] in
4278 def VPEXTRWri : Ii8<0xC5, MRMSrcReg,
4279                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
4280                     "vpextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4281                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
4282                                                 imm:$src2))]>, TB, OpSize, VEX,
4283                 Sched<[WriteShuffle]>;
4284 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
4285                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
4286                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4287                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
4288                                                 imm:$src2))], IIC_SSE_PEXTRW>,
4289                Sched<[WriteShuffleLd, ReadAfterLd]>;
4290
4291 // Insert
4292 let Predicates = [HasAVX] in {
4293   defm VPINSRW : sse2_pinsrw<0>, TB, OpSize, VEX_4V;
4294   def  VPINSRWrr64i : Ii8<0xC4, MRMSrcReg, (outs VR128:$dst),
4295        (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
4296        "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
4297        []>, TB, OpSize, VEX_4V, Sched<[WriteShuffle]>;
4298 }
4299
4300 let Constraints = "$src1 = $dst" in
4301   defm PINSRW : sse2_pinsrw, TB, OpSize, Requires<[UseSSE2]>;
4302
4303 } // ExeDomain = SSEPackedInt
4304
4305 //===---------------------------------------------------------------------===//
4306 // SSE2 - Packed Mask Creation
4307 //===---------------------------------------------------------------------===//
4308
4309 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecLogic] in {
4310
4311 def VPMOVMSKBrr  : VPDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
4312            "pmovmskb\t{$src, $dst|$dst, $src}",
4313            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))],
4314            IIC_SSE_MOVMSK>, VEX;
4315 def VPMOVMSKBr64r : VPDI<0xD7, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
4316            "pmovmskb\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVMSK>, VEX;
4317
4318 let Predicates = [HasAVX2] in {
4319 def VPMOVMSKBYrr  : VPDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR256:$src),
4320            "pmovmskb\t{$src, $dst|$dst, $src}",
4321            [(set GR32:$dst, (int_x86_avx2_pmovmskb VR256:$src))]>, VEX, VEX_L;
4322 def VPMOVMSKBYr64r : VPDI<0xD7, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
4323            "pmovmskb\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
4324 }
4325
4326 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
4327            "pmovmskb\t{$src, $dst|$dst, $src}",
4328            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))],
4329            IIC_SSE_MOVMSK>;
4330
4331 } // ExeDomain = SSEPackedInt
4332
4333 //===---------------------------------------------------------------------===//
4334 // SSE2 - Conditional Store
4335 //===---------------------------------------------------------------------===//
4336
4337 let ExeDomain = SSEPackedInt, SchedRW = [WriteStore] in {
4338
4339 let Uses = [EDI] in
4340 def VMASKMOVDQU : VPDI<0xF7, MRMSrcReg, (outs),
4341            (ins VR128:$src, VR128:$mask),
4342            "maskmovdqu\t{$mask, $src|$src, $mask}",
4343            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)],
4344            IIC_SSE_MASKMOV>, VEX;
4345 let Uses = [RDI] in
4346 def VMASKMOVDQU64 : VPDI<0xF7, MRMSrcReg, (outs),
4347            (ins VR128:$src, VR128:$mask),
4348            "maskmovdqu\t{$mask, $src|$src, $mask}",
4349            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)],
4350            IIC_SSE_MASKMOV>, VEX;
4351
4352 let Uses = [EDI] in
4353 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4354            "maskmovdqu\t{$mask, $src|$src, $mask}",
4355            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)],
4356            IIC_SSE_MASKMOV>;
4357 let Uses = [RDI] in
4358 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4359            "maskmovdqu\t{$mask, $src|$src, $mask}",
4360            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)],
4361            IIC_SSE_MASKMOV>;
4362
4363 } // ExeDomain = SSEPackedInt
4364
4365 //===---------------------------------------------------------------------===//
4366 // SSE2 - Move Doubleword
4367 //===---------------------------------------------------------------------===//
4368
4369 //===---------------------------------------------------------------------===//
4370 // Move Int Doubleword to Packed Double Int
4371 //
4372 def VMOVDI2PDIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4373                       "movd\t{$src, $dst|$dst, $src}",
4374                       [(set VR128:$dst,
4375                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
4376                         VEX, Sched<[WriteMove]>;
4377 def VMOVDI2PDIrm : VPDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4378                       "movd\t{$src, $dst|$dst, $src}",
4379                       [(set VR128:$dst,
4380                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
4381                         IIC_SSE_MOVDQ>,
4382                       VEX, Sched<[WriteLoad]>;
4383 def VMOV64toPQIrr : VRPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4384                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4385                         [(set VR128:$dst,
4386                           (v2i64 (scalar_to_vector GR64:$src)))],
4387                           IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4388 def VMOV64toSDrr : VRPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4389                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4390                        [(set FR64:$dst, (bitconvert GR64:$src))],
4391                        IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4392
4393 def MOVDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4394                       "movd\t{$src, $dst|$dst, $src}",
4395                       [(set VR128:$dst,
4396                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
4397                   Sched<[WriteMove]>;
4398 def MOVDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4399                       "movd\t{$src, $dst|$dst, $src}",
4400                       [(set VR128:$dst,
4401                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
4402                         IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4403 def MOV64toPQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4404                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4405                         [(set VR128:$dst,
4406                           (v2i64 (scalar_to_vector GR64:$src)))],
4407                           IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4408 def MOV64toSDrr : RPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4409                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4410                        [(set FR64:$dst, (bitconvert GR64:$src))],
4411                        IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4412
4413 //===---------------------------------------------------------------------===//
4414 // Move Int Doubleword to Single Scalar
4415 //
4416 def VMOVDI2SSrr  : VPDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4417                       "movd\t{$src, $dst|$dst, $src}",
4418                       [(set FR32:$dst, (bitconvert GR32:$src))],
4419                       IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4420
4421 def VMOVDI2SSrm  : VPDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4422                       "movd\t{$src, $dst|$dst, $src}",
4423                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))],
4424                       IIC_SSE_MOVDQ>,
4425                       VEX, Sched<[WriteLoad]>;
4426 def MOVDI2SSrr  : PDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4427                       "movd\t{$src, $dst|$dst, $src}",
4428                       [(set FR32:$dst, (bitconvert GR32:$src))],
4429                       IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4430
4431 def MOVDI2SSrm  : PDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4432                       "movd\t{$src, $dst|$dst, $src}",
4433                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))],
4434                       IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4435
4436 //===---------------------------------------------------------------------===//
4437 // Move Packed Doubleword Int to Packed Double Int
4438 //
4439 def VMOVPDI2DIrr  : VPDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4440                        "movd\t{$src, $dst|$dst, $src}",
4441                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4442                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>, VEX,
4443                     Sched<[WriteMove]>;
4444 def VMOVPDI2DImr  : VPDI<0x7E, MRMDestMem, (outs),
4445                        (ins i32mem:$dst, VR128:$src),
4446                        "movd\t{$src, $dst|$dst, $src}",
4447                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4448                                      (iPTR 0))), addr:$dst)], IIC_SSE_MOVDQ>,
4449                                      VEX, Sched<[WriteLoad]>;
4450 def MOVPDI2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4451                        "movd\t{$src, $dst|$dst, $src}",
4452                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4453                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>,
4454                    Sched<[WriteMove]>;
4455 def MOVPDI2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
4456                        "movd\t{$src, $dst|$dst, $src}",
4457                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4458                                      (iPTR 0))), addr:$dst)],
4459                                      IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4460
4461 //===---------------------------------------------------------------------===//
4462 // Move Packed Doubleword Int first element to Doubleword Int
4463 //
4464 let SchedRW = [WriteMove] in {
4465 def VMOVPQIto64rr : VRPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4466                           "mov{d|q}\t{$src, $dst|$dst, $src}",
4467                           [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4468                                                            (iPTR 0)))],
4469                                                            IIC_SSE_MOVD_ToGP>,
4470                       VEX;
4471
4472 def MOVPQIto64rr : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4473                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4474                         [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4475                                                          (iPTR 0)))],
4476                                                          IIC_SSE_MOVD_ToGP>;
4477 } //SchedRW
4478
4479 //===---------------------------------------------------------------------===//
4480 // Bitcast FR64 <-> GR64
4481 //
4482 let Predicates = [HasAVX] in
4483 def VMOV64toSDrm : S2SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4484                         "vmovq\t{$src, $dst|$dst, $src}",
4485                         [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>,
4486                         VEX, Sched<[WriteLoad]>;
4487 def VMOVSDto64rr : VRPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4488                          "mov{d|q}\t{$src, $dst|$dst, $src}",
4489                          [(set GR64:$dst, (bitconvert FR64:$src))],
4490                          IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4491 def VMOVSDto64mr : VRPDI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4492                          "movq\t{$src, $dst|$dst, $src}",
4493                          [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
4494                          IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4495
4496 def MOV64toSDrm : S2SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4497                        "movq\t{$src, $dst|$dst, $src}",
4498                        [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))],
4499                        IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4500 def MOVSDto64rr : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4501                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4502                        [(set GR64:$dst, (bitconvert FR64:$src))],
4503                        IIC_SSE_MOVD_ToGP>, Sched<[WriteMove]>;
4504 def MOVSDto64mr : RPDI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4505                        "movq\t{$src, $dst|$dst, $src}",
4506                        [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
4507                        IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4508
4509 //===---------------------------------------------------------------------===//
4510 // Move Scalar Single to Double Int
4511 //
4512 def VMOVSS2DIrr  : VPDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4513                       "movd\t{$src, $dst|$dst, $src}",
4514                       [(set GR32:$dst, (bitconvert FR32:$src))],
4515                       IIC_SSE_MOVD_ToGP>, VEX, Sched<[WriteMove]>;
4516 def VMOVSS2DImr  : VPDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4517                       "movd\t{$src, $dst|$dst, $src}",
4518                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)],
4519                       IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4520 def MOVSS2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4521                       "movd\t{$src, $dst|$dst, $src}",
4522                       [(set GR32:$dst, (bitconvert FR32:$src))],
4523                       IIC_SSE_MOVD_ToGP>, Sched<[WriteMove]>;
4524 def MOVSS2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4525                       "movd\t{$src, $dst|$dst, $src}",
4526                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)],
4527                       IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4528
4529 //===---------------------------------------------------------------------===//
4530 // Patterns and instructions to describe movd/movq to XMM register zero-extends
4531 //
4532 let SchedRW = [WriteMove] in {
4533 let AddedComplexity = 15 in {
4534 def VMOVZDI2PDIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4535                        "movd\t{$src, $dst|$dst, $src}",
4536                        [(set VR128:$dst, (v4i32 (X86vzmovl
4537                                       (v4i32 (scalar_to_vector GR32:$src)))))],
4538                                       IIC_SSE_MOVDQ>, VEX;
4539 def VMOVZQI2PQIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4540                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4541                        [(set VR128:$dst, (v2i64 (X86vzmovl
4542                                       (v2i64 (scalar_to_vector GR64:$src)))))],
4543                                       IIC_SSE_MOVDQ>,
4544                                       VEX, VEX_W;
4545 }
4546 let AddedComplexity = 15 in {
4547 def MOVZDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4548                        "movd\t{$src, $dst|$dst, $src}",
4549                        [(set VR128:$dst, (v4i32 (X86vzmovl
4550                                       (v4i32 (scalar_to_vector GR32:$src)))))],
4551                                       IIC_SSE_MOVDQ>;
4552 def MOVZQI2PQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4553                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4554                        [(set VR128:$dst, (v2i64 (X86vzmovl
4555                                       (v2i64 (scalar_to_vector GR64:$src)))))],
4556                                       IIC_SSE_MOVDQ>;
4557 }
4558 } // SchedRW
4559
4560 let AddedComplexity = 20, SchedRW = [WriteLoad] in {
4561 def VMOVZDI2PDIrm : VPDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4562                        "movd\t{$src, $dst|$dst, $src}",
4563                        [(set VR128:$dst,
4564                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
4565                                                    (loadi32 addr:$src))))))],
4566                                                    IIC_SSE_MOVDQ>, VEX;
4567 def MOVZDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4568                        "movd\t{$src, $dst|$dst, $src}",
4569                        [(set VR128:$dst,
4570                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
4571                                                    (loadi32 addr:$src))))))],
4572                                                    IIC_SSE_MOVDQ>;
4573 } // AddedComplexity, SchedRW
4574
4575 let Predicates = [HasAVX] in {
4576   // AVX 128-bit movd/movq instruction write zeros in the high 128-bit part.
4577   let AddedComplexity = 20 in {
4578     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4579               (VMOVZDI2PDIrm addr:$src)>;
4580     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4581               (VMOVZDI2PDIrm addr:$src)>;
4582   }
4583   // Use regular 128-bit instructions to match 256-bit scalar_to_vec+zext.
4584   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
4585                                (v4i32 (scalar_to_vector GR32:$src)),(iPTR 0)))),
4586             (SUBREG_TO_REG (i32 0), (VMOVZDI2PDIrr GR32:$src), sub_xmm)>;
4587   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
4588                                (v2i64 (scalar_to_vector GR64:$src)),(iPTR 0)))),
4589             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrr GR64:$src), sub_xmm)>;
4590 }
4591
4592 let Predicates = [UseSSE2], AddedComplexity = 20 in {
4593   def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4594             (MOVZDI2PDIrm addr:$src)>;
4595   def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4596             (MOVZDI2PDIrm addr:$src)>;
4597 }
4598
4599 // These are the correct encodings of the instructions so that we know how to
4600 // read correct assembly, even though we continue to emit the wrong ones for
4601 // compatibility with Darwin's buggy assembler.
4602 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4603                 (MOV64toPQIrr VR128:$dst, GR64:$src), 0>;
4604 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4605                 (MOV64toSDrr FR64:$dst, GR64:$src), 0>;
4606 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4607                 (MOVPQIto64rr GR64:$dst, VR128:$src), 0>;
4608 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4609                 (MOVSDto64rr GR64:$dst, FR64:$src), 0>;
4610 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4611                 (VMOVZQI2PQIrr VR128:$dst, GR64:$src), 0>;
4612 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4613                 (MOVZQI2PQIrr VR128:$dst, GR64:$src), 0>;
4614
4615 //===---------------------------------------------------------------------===//
4616 // SSE2 - Move Quadword
4617 //===---------------------------------------------------------------------===//
4618
4619 //===---------------------------------------------------------------------===//
4620 // Move Quadword Int to Packed Quadword Int
4621 //
4622
4623 let SchedRW = [WriteLoad] in {
4624 def VMOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4625                     "vmovq\t{$src, $dst|$dst, $src}",
4626                     [(set VR128:$dst,
4627                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
4628                     VEX, Requires<[HasAVX]>;
4629 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4630                     "movq\t{$src, $dst|$dst, $src}",
4631                     [(set VR128:$dst,
4632                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))],
4633                       IIC_SSE_MOVDQ>, XS,
4634                     Requires<[UseSSE2]>; // SSE2 instruction with XS Prefix
4635 } // SchedRW
4636
4637 //===---------------------------------------------------------------------===//
4638 // Move Packed Quadword Int to Quadword Int
4639 //
4640 let SchedRW = [WriteStore] in {
4641 def VMOVPQI2QImr : VPDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4642                       "movq\t{$src, $dst|$dst, $src}",
4643                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4644                                     (iPTR 0))), addr:$dst)],
4645                                     IIC_SSE_MOVDQ>, VEX;
4646 def MOVPQI2QImr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4647                       "movq\t{$src, $dst|$dst, $src}",
4648                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4649                                     (iPTR 0))), addr:$dst)],
4650                                     IIC_SSE_MOVDQ>;
4651 } // SchedRW
4652
4653 //===---------------------------------------------------------------------===//
4654 // Store / copy lower 64-bits of a XMM register.
4655 //
4656 def VMOVLQ128mr : VPDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4657                      "movq\t{$src, $dst|$dst, $src}",
4658                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>, VEX,
4659                   Sched<[WriteStore]>;
4660 def MOVLQ128mr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4661                      "movq\t{$src, $dst|$dst, $src}",
4662                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)],
4663                      IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4664
4665 let AddedComplexity = 20 in
4666 def VMOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4667                      "vmovq\t{$src, $dst|$dst, $src}",
4668                      [(set VR128:$dst,
4669                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
4670                                                  (loadi64 addr:$src))))))],
4671                                                  IIC_SSE_MOVDQ>,
4672                      XS, VEX, Requires<[HasAVX]>, Sched<[WriteLoad]>;
4673
4674 let AddedComplexity = 20 in
4675 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4676                      "movq\t{$src, $dst|$dst, $src}",
4677                      [(set VR128:$dst,
4678                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
4679                                                  (loadi64 addr:$src))))))],
4680                                                  IIC_SSE_MOVDQ>,
4681                      XS, Requires<[UseSSE2]>, Sched<[WriteLoad]>;
4682
4683 let Predicates = [HasAVX], AddedComplexity = 20 in {
4684   def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4685             (VMOVZQI2PQIrm addr:$src)>;
4686   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
4687             (VMOVZQI2PQIrm addr:$src)>;
4688   def : Pat<(v2i64 (X86vzload addr:$src)),
4689             (VMOVZQI2PQIrm addr:$src)>;
4690 }
4691
4692 let Predicates = [UseSSE2], AddedComplexity = 20 in {
4693   def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4694             (MOVZQI2PQIrm addr:$src)>;
4695   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
4696             (MOVZQI2PQIrm addr:$src)>;
4697   def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
4698 }
4699
4700 let Predicates = [HasAVX] in {
4701 def : Pat<(v4i64 (alignedX86vzload addr:$src)),
4702           (SUBREG_TO_REG (i32 0), (VMOVAPSrm addr:$src), sub_xmm)>;
4703 def : Pat<(v4i64 (X86vzload addr:$src)),
4704           (SUBREG_TO_REG (i32 0), (VMOVUPSrm addr:$src), sub_xmm)>;
4705 }
4706
4707 //===---------------------------------------------------------------------===//
4708 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
4709 // IA32 document. movq xmm1, xmm2 does clear the high bits.
4710 //
4711 let SchedRW = [WriteVecLogic] in {
4712 let AddedComplexity = 15 in
4713 def VMOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4714                         "vmovq\t{$src, $dst|$dst, $src}",
4715                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))],
4716                     IIC_SSE_MOVQ_RR>,
4717                       XS, VEX, Requires<[HasAVX]>;
4718 let AddedComplexity = 15 in
4719 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4720                         "movq\t{$src, $dst|$dst, $src}",
4721                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))],
4722                     IIC_SSE_MOVQ_RR>,
4723                       XS, Requires<[UseSSE2]>;
4724 } // SchedRW
4725
4726 let SchedRW = [WriteVecLogicLd] in {
4727 let AddedComplexity = 20 in
4728 def VMOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4729                         "vmovq\t{$src, $dst|$dst, $src}",
4730                     [(set VR128:$dst, (v2i64 (X86vzmovl
4731                                              (loadv2i64 addr:$src))))],
4732                                              IIC_SSE_MOVDQ>,
4733                       XS, VEX, Requires<[HasAVX]>;
4734 let AddedComplexity = 20 in {
4735 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4736                         "movq\t{$src, $dst|$dst, $src}",
4737                     [(set VR128:$dst, (v2i64 (X86vzmovl
4738                                              (loadv2i64 addr:$src))))],
4739                                              IIC_SSE_MOVDQ>,
4740                       XS, Requires<[UseSSE2]>;
4741 }
4742 } // SchedRW
4743
4744 let AddedComplexity = 20 in {
4745   let Predicates = [HasAVX] in {
4746     def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4747               (VMOVZPQILo2PQIrm addr:$src)>;
4748     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
4749               (VMOVZPQILo2PQIrr VR128:$src)>;
4750   }
4751   let Predicates = [UseSSE2] in {
4752     def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4753               (MOVZPQILo2PQIrm addr:$src)>;
4754     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
4755               (MOVZPQILo2PQIrr VR128:$src)>;
4756   }
4757 }
4758
4759 // Instructions to match in the assembler
4760 let SchedRW = [WriteMove] in {
4761 def VMOVQs64rr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4762                       "movq\t{$src, $dst|$dst, $src}", [],
4763                       IIC_SSE_MOVDQ>, VEX, VEX_W;
4764 def VMOVQd64rr : VPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4765                       "movq\t{$src, $dst|$dst, $src}", [],
4766                       IIC_SSE_MOVDQ>, VEX, VEX_W;
4767 // Recognize "movd" with GR64 destination, but encode as a "movq"
4768 def VMOVQd64rr_alt : VPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4769                           "movd\t{$src, $dst|$dst, $src}", [],
4770                           IIC_SSE_MOVDQ>, VEX, VEX_W;
4771 } // SchedRW
4772
4773 // Instructions for the disassembler
4774 // xr = XMM register
4775 // xm = mem64
4776
4777 let SchedRW = [WriteMove] in {
4778 let Predicates = [HasAVX] in
4779 def VMOVQxrxr: I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4780                  "vmovq\t{$src, $dst|$dst, $src}", []>, VEX, XS;
4781 def MOVQxrxr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4782                  "movq\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVQ_RR>, XS;
4783 } // SchedRW
4784
4785 //===---------------------------------------------------------------------===//
4786 // SSE3 - Replicate Single FP - MOVSHDUP and MOVSLDUP
4787 //===---------------------------------------------------------------------===//
4788 multiclass sse3_replicate_sfp<bits<8> op, SDNode OpNode, string OpcodeStr,
4789                               ValueType vt, RegisterClass RC, PatFrag mem_frag,
4790                               X86MemOperand x86memop> {
4791 def rr : S3SI<op, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
4792                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4793                       [(set RC:$dst, (vt (OpNode RC:$src)))],
4794                       IIC_SSE_MOV_LH>, Sched<[WriteShuffle]>;
4795 def rm : S3SI<op, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
4796                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4797                       [(set RC:$dst, (OpNode (mem_frag addr:$src)))],
4798                       IIC_SSE_MOV_LH>, Sched<[WriteShuffleLd]>;
4799 }
4800
4801 let Predicates = [HasAVX] in {
4802   defm VMOVSHDUP  : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
4803                                        v4f32, VR128, memopv4f32, f128mem>, VEX;
4804   defm VMOVSLDUP  : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
4805                                        v4f32, VR128, memopv4f32, f128mem>, VEX;
4806   defm VMOVSHDUPY : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
4807                                  v8f32, VR256, memopv8f32, f256mem>, VEX, VEX_L;
4808   defm VMOVSLDUPY : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
4809                                  v8f32, VR256, memopv8f32, f256mem>, VEX, VEX_L;
4810 }
4811 defm MOVSHDUP : sse3_replicate_sfp<0x16, X86Movshdup, "movshdup", v4f32, VR128,
4812                                    memopv4f32, f128mem>;
4813 defm MOVSLDUP : sse3_replicate_sfp<0x12, X86Movsldup, "movsldup", v4f32, VR128,
4814                                    memopv4f32, f128mem>;
4815
4816 let Predicates = [HasAVX] in {
4817   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
4818             (VMOVSHDUPrr VR128:$src)>;
4819   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
4820             (VMOVSHDUPrm addr:$src)>;
4821   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
4822             (VMOVSLDUPrr VR128:$src)>;
4823   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
4824             (VMOVSLDUPrm addr:$src)>;
4825   def : Pat<(v8i32 (X86Movshdup VR256:$src)),
4826             (VMOVSHDUPYrr VR256:$src)>;
4827   def : Pat<(v8i32 (X86Movshdup (bc_v8i32 (memopv4i64 addr:$src)))),
4828             (VMOVSHDUPYrm addr:$src)>;
4829   def : Pat<(v8i32 (X86Movsldup VR256:$src)),
4830             (VMOVSLDUPYrr VR256:$src)>;
4831   def : Pat<(v8i32 (X86Movsldup (bc_v8i32 (memopv4i64 addr:$src)))),
4832             (VMOVSLDUPYrm addr:$src)>;
4833 }
4834
4835 let Predicates = [UseSSE3] in {
4836   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
4837             (MOVSHDUPrr VR128:$src)>;
4838   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
4839             (MOVSHDUPrm addr:$src)>;
4840   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
4841             (MOVSLDUPrr VR128:$src)>;
4842   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
4843             (MOVSLDUPrm addr:$src)>;
4844 }
4845
4846 //===---------------------------------------------------------------------===//
4847 // SSE3 - Replicate Double FP - MOVDDUP
4848 //===---------------------------------------------------------------------===//
4849
4850 multiclass sse3_replicate_dfp<string OpcodeStr> {
4851 let neverHasSideEffects = 1 in
4852 def rr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4853                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4854                     [], IIC_SSE_MOV_LH>, Sched<[WriteShuffle]>;
4855 def rm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
4856                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4857                     [(set VR128:$dst,
4858                       (v2f64 (X86Movddup
4859                               (scalar_to_vector (loadf64 addr:$src)))))],
4860                               IIC_SSE_MOV_LH>, Sched<[WriteShuffleLd]>;
4861 }
4862
4863 // FIXME: Merge with above classe when there're patterns for the ymm version
4864 multiclass sse3_replicate_dfp_y<string OpcodeStr> {
4865 def rr  : S3DI<0x12, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
4866                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4867                     [(set VR256:$dst, (v4f64 (X86Movddup VR256:$src)))]>,
4868                     Sched<[WriteShuffle]>;
4869 def rm  : S3DI<0x12, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
4870                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4871                     [(set VR256:$dst,
4872                       (v4f64 (X86Movddup
4873                               (scalar_to_vector (loadf64 addr:$src)))))]>,
4874                     Sched<[WriteShuffleLd]>;
4875 }
4876
4877 let Predicates = [HasAVX] in {
4878   defm VMOVDDUP  : sse3_replicate_dfp<"vmovddup">, VEX;
4879   defm VMOVDDUPY : sse3_replicate_dfp_y<"vmovddup">, VEX, VEX_L;
4880 }
4881
4882 defm MOVDDUP : sse3_replicate_dfp<"movddup">;
4883
4884 let Predicates = [HasAVX] in {
4885   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
4886             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4887   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
4888             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4889   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
4890             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4891   def : Pat<(X86Movddup (bc_v2f64
4892                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
4893             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4894
4895   // 256-bit version
4896   def : Pat<(X86Movddup (memopv4f64 addr:$src)),
4897             (VMOVDDUPYrm addr:$src)>;
4898   def : Pat<(X86Movddup (memopv4i64 addr:$src)),
4899             (VMOVDDUPYrm addr:$src)>;
4900   def : Pat<(X86Movddup (v4i64 (scalar_to_vector (loadi64 addr:$src)))),
4901             (VMOVDDUPYrm addr:$src)>;
4902   def : Pat<(X86Movddup (v4i64 VR256:$src)),
4903             (VMOVDDUPYrr VR256:$src)>;
4904 }
4905
4906 let Predicates = [UseSSE3] in {
4907   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
4908             (MOVDDUPrm addr:$src)>;
4909   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
4910             (MOVDDUPrm addr:$src)>;
4911   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
4912             (MOVDDUPrm addr:$src)>;
4913   def : Pat<(X86Movddup (bc_v2f64
4914                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
4915             (MOVDDUPrm addr:$src)>;
4916 }
4917
4918 //===---------------------------------------------------------------------===//
4919 // SSE3 - Move Unaligned Integer
4920 //===---------------------------------------------------------------------===//
4921
4922 let SchedRW = [WriteLoad] in {
4923 let Predicates = [HasAVX] in {
4924   def VLDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4925                    "vlddqu\t{$src, $dst|$dst, $src}",
4926                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>, VEX;
4927   def VLDDQUYrm : S3DI<0xF0, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
4928                    "vlddqu\t{$src, $dst|$dst, $src}",
4929                    [(set VR256:$dst, (int_x86_avx_ldu_dq_256 addr:$src))]>,
4930                    VEX, VEX_L;
4931 }
4932 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4933                    "lddqu\t{$src, $dst|$dst, $src}",
4934                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))],
4935                    IIC_SSE_LDDQU>;
4936 }
4937
4938 //===---------------------------------------------------------------------===//
4939 // SSE3 - Arithmetic
4940 //===---------------------------------------------------------------------===//
4941
4942 multiclass sse3_addsub<Intrinsic Int, string OpcodeStr, RegisterClass RC,
4943                        X86MemOperand x86memop, OpndItins itins,
4944                        bit Is2Addr = 1> {
4945   def rr : I<0xD0, MRMSrcReg,
4946        (outs RC:$dst), (ins RC:$src1, RC:$src2),
4947        !if(Is2Addr,
4948            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4949            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4950        [(set RC:$dst, (Int RC:$src1, RC:$src2))], itins.rr>,
4951        Sched<[itins.Sched]>;
4952   def rm : I<0xD0, MRMSrcMem,
4953        (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
4954        !if(Is2Addr,
4955            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4956            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4957        [(set RC:$dst, (Int RC:$src1, (memop addr:$src2)))], itins.rr>,
4958        Sched<[itins.Sched.Folded, ReadAfterLd]>;
4959 }
4960
4961 let Predicates = [HasAVX] in {
4962   let ExeDomain = SSEPackedSingle in {
4963     defm VADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "vaddsubps", VR128,
4964                                  f128mem, SSE_ALU_F32P, 0>, TB, XD, VEX_4V;
4965     defm VADDSUBPSY : sse3_addsub<int_x86_avx_addsub_ps_256, "vaddsubps", VR256,
4966                                f256mem, SSE_ALU_F32P, 0>, TB, XD, VEX_4V, VEX_L;
4967   }
4968   let ExeDomain = SSEPackedDouble in {
4969     defm VADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "vaddsubpd", VR128,
4970                                  f128mem, SSE_ALU_F64P, 0>, TB, OpSize, VEX_4V;
4971     defm VADDSUBPDY : sse3_addsub<int_x86_avx_addsub_pd_256, "vaddsubpd", VR256,
4972                            f256mem, SSE_ALU_F64P, 0>, TB, OpSize, VEX_4V, VEX_L;
4973   }
4974 }
4975 let Constraints = "$src1 = $dst", Predicates = [UseSSE3] in {
4976   let ExeDomain = SSEPackedSingle in
4977   defm ADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "addsubps", VR128,
4978                               f128mem, SSE_ALU_F32P>, TB, XD;
4979   let ExeDomain = SSEPackedDouble in
4980   defm ADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "addsubpd", VR128,
4981                               f128mem, SSE_ALU_F64P>, TB, OpSize;
4982 }
4983
4984 //===---------------------------------------------------------------------===//
4985 // SSE3 Instructions
4986 //===---------------------------------------------------------------------===//
4987
4988 // Horizontal ops
4989 multiclass S3D_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
4990                    X86MemOperand x86memop, SDNode OpNode, bit Is2Addr = 1> {
4991   def rr : S3DI<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
4992        !if(Is2Addr,
4993          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4994          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4995       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], IIC_SSE_HADDSUB_RR>,
4996       Sched<[WriteFAdd]>;
4997
4998   def rm : S3DI<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
4999        !if(Is2Addr,
5000          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5001          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5002       [(set RC:$dst, (vt (OpNode RC:$src1, (memop addr:$src2))))],
5003         IIC_SSE_HADDSUB_RM>, Sched<[WriteFAddLd, ReadAfterLd]>;
5004 }
5005 multiclass S3_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5006                   X86MemOperand x86memop, SDNode OpNode, bit Is2Addr = 1> {
5007   def rr : S3I<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5008        !if(Is2Addr,
5009          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5010          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5011       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], IIC_SSE_HADDSUB_RR>,
5012       Sched<[WriteFAdd]>;
5013
5014   def rm : S3I<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5015        !if(Is2Addr,
5016          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5017          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5018       [(set RC:$dst, (vt (OpNode RC:$src1, (memop addr:$src2))))],
5019         IIC_SSE_HADDSUB_RM>, Sched<[WriteFAddLd, ReadAfterLd]>;
5020 }
5021
5022 let Predicates = [HasAVX] in {
5023   let ExeDomain = SSEPackedSingle in {
5024     defm VHADDPS  : S3D_Int<0x7C, "vhaddps", v4f32, VR128, f128mem,
5025                             X86fhadd, 0>, VEX_4V;
5026     defm VHSUBPS  : S3D_Int<0x7D, "vhsubps", v4f32, VR128, f128mem,
5027                             X86fhsub, 0>, VEX_4V;
5028     defm VHADDPSY : S3D_Int<0x7C, "vhaddps", v8f32, VR256, f256mem,
5029                             X86fhadd, 0>, VEX_4V, VEX_L;
5030     defm VHSUBPSY : S3D_Int<0x7D, "vhsubps", v8f32, VR256, f256mem,
5031                             X86fhsub, 0>, VEX_4V, VEX_L;
5032   }
5033   let ExeDomain = SSEPackedDouble in {
5034     defm VHADDPD  : S3_Int <0x7C, "vhaddpd", v2f64, VR128, f128mem,
5035                             X86fhadd, 0>, VEX_4V;
5036     defm VHSUBPD  : S3_Int <0x7D, "vhsubpd", v2f64, VR128, f128mem,
5037                             X86fhsub, 0>, VEX_4V;
5038     defm VHADDPDY : S3_Int <0x7C, "vhaddpd", v4f64, VR256, f256mem,
5039                             X86fhadd, 0>, VEX_4V, VEX_L;
5040     defm VHSUBPDY : S3_Int <0x7D, "vhsubpd", v4f64, VR256, f256mem,
5041                             X86fhsub, 0>, VEX_4V, VEX_L;
5042   }
5043 }
5044
5045 let Constraints = "$src1 = $dst" in {
5046   let ExeDomain = SSEPackedSingle in {
5047     defm HADDPS : S3D_Int<0x7C, "haddps", v4f32, VR128, f128mem, X86fhadd>;
5048     defm HSUBPS : S3D_Int<0x7D, "hsubps", v4f32, VR128, f128mem, X86fhsub>;
5049   }
5050   let ExeDomain = SSEPackedDouble in {
5051     defm HADDPD : S3_Int<0x7C, "haddpd", v2f64, VR128, f128mem, X86fhadd>;
5052     defm HSUBPD : S3_Int<0x7D, "hsubpd", v2f64, VR128, f128mem, X86fhsub>;
5053   }
5054 }
5055
5056 //===---------------------------------------------------------------------===//
5057 // SSSE3 - Packed Absolute Instructions
5058 //===---------------------------------------------------------------------===//
5059
5060
5061 /// SS3I_unop_rm_int - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5062 multiclass SS3I_unop_rm_int<bits<8> opc, string OpcodeStr,
5063                             Intrinsic IntId128> {
5064   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5065                     (ins VR128:$src),
5066                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5067                     [(set VR128:$dst, (IntId128 VR128:$src))], IIC_SSE_PABS_RR>,
5068                     OpSize, Sched<[WriteVecALU]>;
5069
5070   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5071                     (ins i128mem:$src),
5072                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5073                     [(set VR128:$dst,
5074                       (IntId128
5075                        (bitconvert (memopv2i64 addr:$src))))], IIC_SSE_PABS_RM>,
5076                     OpSize, Sched<[WriteVecALULd]>;
5077 }
5078
5079 /// SS3I_unop_rm_int_y - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5080 multiclass SS3I_unop_rm_int_y<bits<8> opc, string OpcodeStr,
5081                               Intrinsic IntId256> {
5082   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5083                     (ins VR256:$src),
5084                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5085                     [(set VR256:$dst, (IntId256 VR256:$src))]>,
5086                     OpSize, Sched<[WriteVecALU]>;
5087
5088   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5089                     (ins i256mem:$src),
5090                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5091                     [(set VR256:$dst,
5092                       (IntId256
5093                        (bitconvert (memopv4i64 addr:$src))))]>, OpSize,
5094                     Sched<[WriteVecALULd]>;
5095 }
5096
5097 // Helper fragments to match sext vXi1 to vXiY.
5098 def v16i1sextv16i8 : PatLeaf<(v16i8 (X86pcmpgt (bc_v16i8 (v4i32 immAllZerosV)),
5099                                                VR128:$src))>;
5100 def v8i1sextv8i16  : PatLeaf<(v8i16 (X86vsrai VR128:$src, (i32 15)))>;
5101 def v4i1sextv4i32  : PatLeaf<(v4i32 (X86vsrai VR128:$src, (i32 31)))>;
5102 def v32i1sextv32i8 : PatLeaf<(v32i8 (X86pcmpgt (bc_v32i8 (v8i32 immAllZerosV)),
5103                                                VR256:$src))>;
5104 def v16i1sextv16i16: PatLeaf<(v16i16 (X86vsrai VR256:$src, (i32 15)))>;
5105 def v8i1sextv8i32  : PatLeaf<(v8i32 (X86vsrai VR256:$src, (i32 31)))>;
5106
5107 let Predicates = [HasAVX] in {
5108   defm VPABSB  : SS3I_unop_rm_int<0x1C, "vpabsb",
5109                                   int_x86_ssse3_pabs_b_128>, VEX;
5110   defm VPABSW  : SS3I_unop_rm_int<0x1D, "vpabsw",
5111                                   int_x86_ssse3_pabs_w_128>, VEX;
5112   defm VPABSD  : SS3I_unop_rm_int<0x1E, "vpabsd",
5113                                   int_x86_ssse3_pabs_d_128>, VEX;
5114
5115   def : Pat<(xor
5116             (bc_v2i64 (v16i1sextv16i8)),
5117             (bc_v2i64 (add (v16i8 VR128:$src), (v16i1sextv16i8)))),
5118             (VPABSBrr128 VR128:$src)>;
5119   def : Pat<(xor
5120             (bc_v2i64 (v8i1sextv8i16)),
5121             (bc_v2i64 (add (v8i16 VR128:$src), (v8i1sextv8i16)))),
5122             (VPABSWrr128 VR128:$src)>;
5123   def : Pat<(xor
5124             (bc_v2i64 (v4i1sextv4i32)),
5125             (bc_v2i64 (add (v4i32 VR128:$src), (v4i1sextv4i32)))),
5126             (VPABSDrr128 VR128:$src)>;
5127 }
5128
5129 let Predicates = [HasAVX2] in {
5130   defm VPABSB  : SS3I_unop_rm_int_y<0x1C, "vpabsb",
5131                                     int_x86_avx2_pabs_b>, VEX, VEX_L;
5132   defm VPABSW  : SS3I_unop_rm_int_y<0x1D, "vpabsw",
5133                                     int_x86_avx2_pabs_w>, VEX, VEX_L;
5134   defm VPABSD  : SS3I_unop_rm_int_y<0x1E, "vpabsd",
5135                                     int_x86_avx2_pabs_d>, VEX, VEX_L;
5136
5137   def : Pat<(xor
5138             (bc_v4i64 (v32i1sextv32i8)),
5139             (bc_v4i64 (add (v32i8 VR256:$src), (v32i1sextv32i8)))),
5140             (VPABSBrr256 VR256:$src)>;
5141   def : Pat<(xor
5142             (bc_v4i64 (v16i1sextv16i16)),
5143             (bc_v4i64 (add (v16i16 VR256:$src), (v16i1sextv16i16)))),
5144             (VPABSWrr256 VR256:$src)>;
5145   def : Pat<(xor
5146             (bc_v4i64 (v8i1sextv8i32)),
5147             (bc_v4i64 (add (v8i32 VR256:$src), (v8i1sextv8i32)))),
5148             (VPABSDrr256 VR256:$src)>;
5149 }
5150
5151 defm PABSB : SS3I_unop_rm_int<0x1C, "pabsb",
5152                               int_x86_ssse3_pabs_b_128>;
5153 defm PABSW : SS3I_unop_rm_int<0x1D, "pabsw",
5154                               int_x86_ssse3_pabs_w_128>;
5155 defm PABSD : SS3I_unop_rm_int<0x1E, "pabsd",
5156                               int_x86_ssse3_pabs_d_128>;
5157
5158 let Predicates = [HasSSSE3] in {
5159   def : Pat<(xor
5160             (bc_v2i64 (v16i1sextv16i8)),
5161             (bc_v2i64 (add (v16i8 VR128:$src), (v16i1sextv16i8)))),
5162             (PABSBrr128 VR128:$src)>;
5163   def : Pat<(xor
5164             (bc_v2i64 (v8i1sextv8i16)),
5165             (bc_v2i64 (add (v8i16 VR128:$src), (v8i1sextv8i16)))),
5166             (PABSWrr128 VR128:$src)>;
5167   def : Pat<(xor
5168             (bc_v2i64 (v4i1sextv4i32)),
5169             (bc_v2i64 (add (v4i32 VR128:$src), (v4i1sextv4i32)))),
5170             (PABSDrr128 VR128:$src)>;
5171 }
5172
5173 //===---------------------------------------------------------------------===//
5174 // SSSE3 - Packed Binary Operator Instructions
5175 //===---------------------------------------------------------------------===//
5176
5177 let Sched = WriteVecALU in {
5178 def SSE_PHADDSUBD : OpndItins<
5179   IIC_SSE_PHADDSUBD_RR, IIC_SSE_PHADDSUBD_RM
5180 >;
5181 def SSE_PHADDSUBSW : OpndItins<
5182   IIC_SSE_PHADDSUBSW_RR, IIC_SSE_PHADDSUBSW_RM
5183 >;
5184 def SSE_PHADDSUBW : OpndItins<
5185   IIC_SSE_PHADDSUBW_RR, IIC_SSE_PHADDSUBW_RM
5186 >;
5187 }
5188 let Sched = WriteShuffle in
5189 def SSE_PSHUFB : OpndItins<
5190   IIC_SSE_PSHUFB_RR, IIC_SSE_PSHUFB_RM
5191 >;
5192 let Sched = WriteVecALU in
5193 def SSE_PSIGN : OpndItins<
5194   IIC_SSE_PSIGN_RR, IIC_SSE_PSIGN_RM
5195 >;
5196 let Sched = WriteVecIMul in
5197 def SSE_PMULHRSW : OpndItins<
5198   IIC_SSE_PMULHRSW, IIC_SSE_PMULHRSW
5199 >;
5200
5201 /// SS3I_binop_rm - Simple SSSE3 bin op
5202 multiclass SS3I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
5203                          ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
5204                          X86MemOperand x86memop, OpndItins itins,
5205                          bit Is2Addr = 1> {
5206   let isCommutable = 1 in
5207   def rr : SS38I<opc, MRMSrcReg, (outs RC:$dst),
5208        (ins RC:$src1, RC:$src2),
5209        !if(Is2Addr,
5210          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5211          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5212        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))], itins.rr>,
5213        OpSize, Sched<[itins.Sched]>;
5214   def rm : SS38I<opc, MRMSrcMem, (outs RC:$dst),
5215        (ins RC:$src1, x86memop:$src2),
5216        !if(Is2Addr,
5217          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5218          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5219        [(set RC:$dst,
5220          (OpVT (OpNode RC:$src1,
5221           (bitconvert (memop_frag addr:$src2)))))], itins.rm>, OpSize,
5222        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5223 }
5224
5225 /// SS3I_binop_rm_int - Simple SSSE3 bin op whose type can be v*{i8,i16,i32}.
5226 multiclass SS3I_binop_rm_int<bits<8> opc, string OpcodeStr,
5227                              Intrinsic IntId128, OpndItins itins,
5228                              bit Is2Addr = 1> {
5229   let isCommutable = 1 in
5230   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5231        (ins VR128:$src1, VR128:$src2),
5232        !if(Is2Addr,
5233          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5234          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5235        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
5236        OpSize, Sched<[itins.Sched]>;
5237   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5238        (ins VR128:$src1, i128mem:$src2),
5239        !if(Is2Addr,
5240          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5241          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5242        [(set VR128:$dst,
5243          (IntId128 VR128:$src1,
5244           (bitconvert (memopv2i64 addr:$src2))))]>, OpSize,
5245        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5246 }
5247
5248 multiclass SS3I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
5249                                Intrinsic IntId256> {
5250   let isCommutable = 1 in
5251   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5252        (ins VR256:$src1, VR256:$src2),
5253        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5254        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>,
5255        OpSize;
5256   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5257        (ins VR256:$src1, i256mem:$src2),
5258        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5259        [(set VR256:$dst,
5260          (IntId256 VR256:$src1,
5261           (bitconvert (memopv4i64 addr:$src2))))]>, OpSize;
5262 }
5263
5264 let ImmT = NoImm, Predicates = [HasAVX] in {
5265 let isCommutable = 0 in {
5266   defm VPHADDW    : SS3I_binop_rm<0x01, "vphaddw", X86hadd, v8i16, VR128,
5267                                   memopv2i64, i128mem,
5268                                   SSE_PHADDSUBW, 0>, VEX_4V;
5269   defm VPHADDD    : SS3I_binop_rm<0x02, "vphaddd", X86hadd, v4i32, VR128,
5270                                   memopv2i64, i128mem,
5271                                   SSE_PHADDSUBD, 0>, VEX_4V;
5272   defm VPHSUBW    : SS3I_binop_rm<0x05, "vphsubw", X86hsub, v8i16, VR128,
5273                                   memopv2i64, i128mem,
5274                                   SSE_PHADDSUBW, 0>, VEX_4V;
5275   defm VPHSUBD    : SS3I_binop_rm<0x06, "vphsubd", X86hsub, v4i32, VR128,
5276                                   memopv2i64, i128mem,
5277                                   SSE_PHADDSUBD, 0>, VEX_4V;
5278   defm VPSIGNB    : SS3I_binop_rm<0x08, "vpsignb", X86psign, v16i8, VR128,
5279                                   memopv2i64, i128mem,
5280                                   SSE_PSIGN, 0>, VEX_4V;
5281   defm VPSIGNW    : SS3I_binop_rm<0x09, "vpsignw", X86psign, v8i16, VR128,
5282                                   memopv2i64, i128mem,
5283                                   SSE_PSIGN, 0>, VEX_4V;
5284   defm VPSIGND    : SS3I_binop_rm<0x0A, "vpsignd", X86psign, v4i32, VR128,
5285                                   memopv2i64, i128mem,
5286                                   SSE_PSIGN, 0>, VEX_4V;
5287   defm VPSHUFB    : SS3I_binop_rm<0x00, "vpshufb", X86pshufb, v16i8, VR128,
5288                                   memopv2i64, i128mem,
5289                                   SSE_PSHUFB, 0>, VEX_4V;
5290   defm VPHADDSW   : SS3I_binop_rm_int<0x03, "vphaddsw",
5291                                       int_x86_ssse3_phadd_sw_128,
5292                                       SSE_PHADDSUBSW, 0>, VEX_4V;
5293   defm VPHSUBSW   : SS3I_binop_rm_int<0x07, "vphsubsw",
5294                                       int_x86_ssse3_phsub_sw_128,
5295                                       SSE_PHADDSUBSW, 0>, VEX_4V;
5296   defm VPMADDUBSW : SS3I_binop_rm_int<0x04, "vpmaddubsw",
5297                                       int_x86_ssse3_pmadd_ub_sw_128,
5298                                       SSE_PMADD, 0>, VEX_4V;
5299 }
5300 defm VPMULHRSW    : SS3I_binop_rm_int<0x0B, "vpmulhrsw",
5301                                       int_x86_ssse3_pmul_hr_sw_128,
5302                                       SSE_PMULHRSW, 0>, VEX_4V;
5303 }
5304
5305 let ImmT = NoImm, Predicates = [HasAVX2] in {
5306 let isCommutable = 0 in {
5307   defm VPHADDWY   : SS3I_binop_rm<0x01, "vphaddw", X86hadd, v16i16, VR256,
5308                                   memopv4i64, i256mem,
5309                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5310   defm VPHADDDY   : SS3I_binop_rm<0x02, "vphaddd", X86hadd, v8i32, VR256,
5311                                   memopv4i64, i256mem,
5312                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5313   defm VPHSUBWY   : SS3I_binop_rm<0x05, "vphsubw", X86hsub, v16i16, VR256,
5314                                   memopv4i64, i256mem,
5315                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5316   defm VPHSUBDY   : SS3I_binop_rm<0x06, "vphsubd", X86hsub, v8i32, VR256,
5317                                   memopv4i64, i256mem,
5318                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5319   defm VPSIGNBY   : SS3I_binop_rm<0x08, "vpsignb", X86psign, v32i8, VR256,
5320                                   memopv4i64, i256mem,
5321                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5322   defm VPSIGNWY   : SS3I_binop_rm<0x09, "vpsignw", X86psign, v16i16, VR256,
5323                                   memopv4i64, i256mem,
5324                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5325   defm VPSIGNDY   : SS3I_binop_rm<0x0A, "vpsignd", X86psign, v8i32, VR256,
5326                                   memopv4i64, i256mem,
5327                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5328   defm VPSHUFBY   : SS3I_binop_rm<0x00, "vpshufb", X86pshufb, v32i8, VR256,
5329                                   memopv4i64, i256mem,
5330                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5331   defm VPHADDSW   : SS3I_binop_rm_int_y<0x03, "vphaddsw",
5332                                         int_x86_avx2_phadd_sw>, VEX_4V, VEX_L;
5333   defm VPHSUBSW   : SS3I_binop_rm_int_y<0x07, "vphsubsw",
5334                                         int_x86_avx2_phsub_sw>, VEX_4V, VEX_L;
5335   defm VPMADDUBSW : SS3I_binop_rm_int_y<0x04, "vpmaddubsw",
5336                                        int_x86_avx2_pmadd_ub_sw>, VEX_4V, VEX_L;
5337 }
5338 defm VPMULHRSW    : SS3I_binop_rm_int_y<0x0B, "vpmulhrsw",
5339                                         int_x86_avx2_pmul_hr_sw>, VEX_4V, VEX_L;
5340 }
5341
5342 // None of these have i8 immediate fields.
5343 let ImmT = NoImm, Constraints = "$src1 = $dst" in {
5344 let isCommutable = 0 in {
5345   defm PHADDW    : SS3I_binop_rm<0x01, "phaddw", X86hadd, v8i16, VR128,
5346                                  memopv2i64, i128mem, SSE_PHADDSUBW>;
5347   defm PHADDD    : SS3I_binop_rm<0x02, "phaddd", X86hadd, v4i32, VR128,
5348                                  memopv2i64, i128mem, SSE_PHADDSUBD>;
5349   defm PHSUBW    : SS3I_binop_rm<0x05, "phsubw", X86hsub, v8i16, VR128,
5350                                  memopv2i64, i128mem, SSE_PHADDSUBW>;
5351   defm PHSUBD    : SS3I_binop_rm<0x06, "phsubd", X86hsub, v4i32, VR128,
5352                                  memopv2i64, i128mem, SSE_PHADDSUBD>;
5353   defm PSIGNB    : SS3I_binop_rm<0x08, "psignb", X86psign, v16i8, VR128,
5354                                  memopv2i64, i128mem, SSE_PSIGN>;
5355   defm PSIGNW    : SS3I_binop_rm<0x09, "psignw", X86psign, v8i16, VR128,
5356                                  memopv2i64, i128mem, SSE_PSIGN>;
5357   defm PSIGND    : SS3I_binop_rm<0x0A, "psignd", X86psign, v4i32, VR128,
5358                                  memopv2i64, i128mem, SSE_PSIGN>;
5359   defm PSHUFB    : SS3I_binop_rm<0x00, "pshufb", X86pshufb, v16i8, VR128,
5360                                  memopv2i64, i128mem, SSE_PSHUFB>;
5361   defm PHADDSW   : SS3I_binop_rm_int<0x03, "phaddsw",
5362                                      int_x86_ssse3_phadd_sw_128,
5363                                      SSE_PHADDSUBSW>;
5364   defm PHSUBSW   : SS3I_binop_rm_int<0x07, "phsubsw",
5365                                      int_x86_ssse3_phsub_sw_128,
5366                                      SSE_PHADDSUBSW>;
5367   defm PMADDUBSW : SS3I_binop_rm_int<0x04, "pmaddubsw",
5368                                      int_x86_ssse3_pmadd_ub_sw_128, SSE_PMADD>;
5369 }
5370 defm PMULHRSW    : SS3I_binop_rm_int<0x0B, "pmulhrsw",
5371                                      int_x86_ssse3_pmul_hr_sw_128,
5372                                      SSE_PMULHRSW>;
5373 }
5374
5375 //===---------------------------------------------------------------------===//
5376 // SSSE3 - Packed Align Instruction Patterns
5377 //===---------------------------------------------------------------------===//
5378
5379 multiclass ssse3_palignr<string asm, bit Is2Addr = 1> {
5380   let neverHasSideEffects = 1 in {
5381   def R128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
5382       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
5383       !if(Is2Addr,
5384         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5385         !strconcat(asm,
5386                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5387       [], IIC_SSE_PALIGNR>, OpSize, Sched<[WriteShuffle]>;
5388   let mayLoad = 1 in
5389   def R128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
5390       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
5391       !if(Is2Addr,
5392         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5393         !strconcat(asm,
5394                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5395       [], IIC_SSE_PALIGNR>, OpSize, Sched<[WriteShuffleLd, ReadAfterLd]>;
5396   }
5397 }
5398
5399 multiclass ssse3_palignr_y<string asm, bit Is2Addr = 1> {
5400   let neverHasSideEffects = 1 in {
5401   def R256rr : SS3AI<0x0F, MRMSrcReg, (outs VR256:$dst),
5402       (ins VR256:$src1, VR256:$src2, i8imm:$src3),
5403       !strconcat(asm,
5404                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5405       []>, OpSize, Sched<[WriteShuffle]>;
5406   let mayLoad = 1 in
5407   def R256rm : SS3AI<0x0F, MRMSrcMem, (outs VR256:$dst),
5408       (ins VR256:$src1, i256mem:$src2, i8imm:$src3),
5409       !strconcat(asm,
5410                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5411       []>, OpSize, Sched<[WriteShuffleLd, ReadAfterLd]>;
5412   }
5413 }
5414
5415 let Predicates = [HasAVX] in
5416   defm VPALIGN : ssse3_palignr<"vpalignr", 0>, VEX_4V;
5417 let Predicates = [HasAVX2] in
5418   defm VPALIGN : ssse3_palignr_y<"vpalignr", 0>, VEX_4V, VEX_L;
5419 let Constraints = "$src1 = $dst", Predicates = [UseSSSE3] in
5420   defm PALIGN : ssse3_palignr<"palignr">;
5421
5422 let Predicates = [HasAVX2] in {
5423 def : Pat<(v8i32 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5424           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5425 def : Pat<(v8f32 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5426           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5427 def : Pat<(v16i16 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5428           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5429 def : Pat<(v32i8 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5430           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5431 }
5432
5433 let Predicates = [HasAVX] in {
5434 def : Pat<(v4i32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5435           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5436 def : Pat<(v4f32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5437           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5438 def : Pat<(v8i16 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5439           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5440 def : Pat<(v16i8 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5441           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5442 }
5443
5444 let Predicates = [UseSSSE3] in {
5445 def : Pat<(v4i32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5446           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5447 def : Pat<(v4f32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5448           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5449 def : Pat<(v8i16 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5450           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5451 def : Pat<(v16i8 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5452           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5453 }
5454
5455 //===---------------------------------------------------------------------===//
5456 // SSSE3 - Thread synchronization
5457 //===---------------------------------------------------------------------===//
5458
5459 let SchedRW = [WriteSystem] in {
5460 let usesCustomInserter = 1 in {
5461 def MONITOR : PseudoI<(outs), (ins i32mem:$src1, GR32:$src2, GR32:$src3),
5462                 [(int_x86_sse3_monitor addr:$src1, GR32:$src2, GR32:$src3)]>,
5463                 Requires<[HasSSE3]>;
5464 }
5465
5466 let Uses = [EAX, ECX, EDX] in
5467 def MONITORrrr : I<0x01, MRM_C8, (outs), (ins), "monitor", [], IIC_SSE_MONITOR>,
5468                  TB, Requires<[HasSSE3]>;
5469 let Uses = [ECX, EAX] in
5470 def MWAITrr   : I<0x01, MRM_C9, (outs), (ins), "mwait",
5471                 [(int_x86_sse3_mwait ECX, EAX)], IIC_SSE_MWAIT>,
5472                 TB, Requires<[HasSSE3]>;
5473 } // SchedRW
5474
5475 def : InstAlias<"mwait %eax, %ecx", (MWAITrr)>, Requires<[In32BitMode]>;
5476 def : InstAlias<"mwait %rax, %rcx", (MWAITrr)>, Requires<[In64BitMode]>;
5477
5478 def : InstAlias<"monitor %eax, %ecx, %edx", (MONITORrrr)>,
5479       Requires<[In32BitMode]>;
5480 def : InstAlias<"monitor %rax, %rcx, %rdx", (MONITORrrr)>,
5481       Requires<[In64BitMode]>;
5482
5483 //===----------------------------------------------------------------------===//
5484 // SSE4.1 - Packed Move with Sign/Zero Extend
5485 //===----------------------------------------------------------------------===//
5486
5487 multiclass SS41I_binop_rm_int8<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5488   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5489                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5490                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5491
5492   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5493                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5494        [(set VR128:$dst,
5495          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
5496        OpSize;
5497 }
5498
5499 multiclass SS41I_binop_rm_int16_y<bits<8> opc, string OpcodeStr,
5500                                  Intrinsic IntId> {
5501   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5502                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5503                   [(set VR256:$dst, (IntId VR128:$src))]>, OpSize;
5504
5505   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst), (ins i128mem:$src),
5506                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5507                   [(set VR256:$dst, (IntId (load addr:$src)))]>, OpSize;
5508 }
5509
5510 let Predicates = [HasAVX] in {
5511 defm VPMOVSXBW : SS41I_binop_rm_int8<0x20, "vpmovsxbw", int_x86_sse41_pmovsxbw>,
5512                                      VEX;
5513 defm VPMOVSXWD : SS41I_binop_rm_int8<0x23, "vpmovsxwd", int_x86_sse41_pmovsxwd>,
5514                                      VEX;
5515 defm VPMOVSXDQ : SS41I_binop_rm_int8<0x25, "vpmovsxdq", int_x86_sse41_pmovsxdq>,
5516                                      VEX;
5517 defm VPMOVZXBW : SS41I_binop_rm_int8<0x30, "vpmovzxbw", int_x86_sse41_pmovzxbw>,
5518                                      VEX;
5519 defm VPMOVZXWD : SS41I_binop_rm_int8<0x33, "vpmovzxwd", int_x86_sse41_pmovzxwd>,
5520                                      VEX;
5521 defm VPMOVZXDQ : SS41I_binop_rm_int8<0x35, "vpmovzxdq", int_x86_sse41_pmovzxdq>,
5522                                      VEX;
5523 }
5524
5525 let Predicates = [HasAVX2] in {
5526 defm VPMOVSXBW : SS41I_binop_rm_int16_y<0x20, "vpmovsxbw",
5527                                         int_x86_avx2_pmovsxbw>, VEX, VEX_L;
5528 defm VPMOVSXWD : SS41I_binop_rm_int16_y<0x23, "vpmovsxwd",
5529                                         int_x86_avx2_pmovsxwd>, VEX, VEX_L;
5530 defm VPMOVSXDQ : SS41I_binop_rm_int16_y<0x25, "vpmovsxdq",
5531                                         int_x86_avx2_pmovsxdq>, VEX, VEX_L;
5532 defm VPMOVZXBW : SS41I_binop_rm_int16_y<0x30, "vpmovzxbw",
5533                                         int_x86_avx2_pmovzxbw>, VEX, VEX_L;
5534 defm VPMOVZXWD : SS41I_binop_rm_int16_y<0x33, "vpmovzxwd",
5535                                         int_x86_avx2_pmovzxwd>, VEX, VEX_L;
5536 defm VPMOVZXDQ : SS41I_binop_rm_int16_y<0x35, "vpmovzxdq",
5537                                         int_x86_avx2_pmovzxdq>, VEX, VEX_L;
5538 }
5539
5540 defm PMOVSXBW   : SS41I_binop_rm_int8<0x20, "pmovsxbw", int_x86_sse41_pmovsxbw>;
5541 defm PMOVSXWD   : SS41I_binop_rm_int8<0x23, "pmovsxwd", int_x86_sse41_pmovsxwd>;
5542 defm PMOVSXDQ   : SS41I_binop_rm_int8<0x25, "pmovsxdq", int_x86_sse41_pmovsxdq>;
5543 defm PMOVZXBW   : SS41I_binop_rm_int8<0x30, "pmovzxbw", int_x86_sse41_pmovzxbw>;
5544 defm PMOVZXWD   : SS41I_binop_rm_int8<0x33, "pmovzxwd", int_x86_sse41_pmovzxwd>;
5545 defm PMOVZXDQ   : SS41I_binop_rm_int8<0x35, "pmovzxdq", int_x86_sse41_pmovzxdq>;
5546
5547 let Predicates = [HasAVX] in {
5548   // Common patterns involving scalar load.
5549   def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
5550             (VPMOVSXBWrm addr:$src)>;
5551   def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
5552             (VPMOVSXBWrm addr:$src)>;
5553   def : Pat<(int_x86_sse41_pmovsxbw (bc_v16i8 (loadv2i64 addr:$src))),
5554             (VPMOVSXBWrm addr:$src)>;
5555
5556   def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
5557             (VPMOVSXWDrm addr:$src)>;
5558   def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
5559             (VPMOVSXWDrm addr:$src)>;
5560   def : Pat<(int_x86_sse41_pmovsxwd (bc_v8i16 (loadv2i64 addr:$src))),
5561             (VPMOVSXWDrm addr:$src)>;
5562
5563   def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
5564             (VPMOVSXDQrm addr:$src)>;
5565   def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
5566             (VPMOVSXDQrm addr:$src)>;
5567   def : Pat<(int_x86_sse41_pmovsxdq (bc_v4i32 (loadv2i64 addr:$src))),
5568             (VPMOVSXDQrm addr:$src)>;
5569
5570   def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
5571             (VPMOVZXBWrm addr:$src)>;
5572   def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
5573             (VPMOVZXBWrm addr:$src)>;
5574   def : Pat<(int_x86_sse41_pmovzxbw (bc_v16i8 (loadv2i64 addr:$src))),
5575             (VPMOVZXBWrm addr:$src)>;
5576
5577   def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
5578             (VPMOVZXWDrm addr:$src)>;
5579   def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
5580             (VPMOVZXWDrm addr:$src)>;
5581   def : Pat<(int_x86_sse41_pmovzxwd (bc_v8i16 (loadv2i64 addr:$src))),
5582             (VPMOVZXWDrm addr:$src)>;
5583
5584   def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
5585             (VPMOVZXDQrm addr:$src)>;
5586   def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
5587             (VPMOVZXDQrm addr:$src)>;
5588   def : Pat<(int_x86_sse41_pmovzxdq (bc_v4i32 (loadv2i64 addr:$src))),
5589             (VPMOVZXDQrm addr:$src)>;
5590 }
5591
5592 let Predicates = [UseSSE41] in {
5593   // Common patterns involving scalar load.
5594   def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
5595             (PMOVSXBWrm addr:$src)>;
5596   def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
5597             (PMOVSXBWrm addr:$src)>;
5598   def : Pat<(int_x86_sse41_pmovsxbw (bc_v16i8 (loadv2i64 addr:$src))),
5599             (PMOVSXBWrm addr:$src)>;
5600
5601   def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
5602             (PMOVSXWDrm addr:$src)>;
5603   def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
5604             (PMOVSXWDrm addr:$src)>;
5605   def : Pat<(int_x86_sse41_pmovsxwd (bc_v8i16 (loadv2i64 addr:$src))),
5606             (PMOVSXWDrm addr:$src)>;
5607
5608   def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
5609             (PMOVSXDQrm addr:$src)>;
5610   def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
5611             (PMOVSXDQrm addr:$src)>;
5612   def : Pat<(int_x86_sse41_pmovsxdq (bc_v4i32 (loadv2i64 addr:$src))),
5613             (PMOVSXDQrm addr:$src)>;
5614
5615   def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
5616             (PMOVZXBWrm addr:$src)>;
5617   def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
5618             (PMOVZXBWrm addr:$src)>;
5619   def : Pat<(int_x86_sse41_pmovzxbw (bc_v16i8 (loadv2i64 addr:$src))),
5620             (PMOVZXBWrm addr:$src)>;
5621
5622   def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
5623             (PMOVZXWDrm addr:$src)>;
5624   def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
5625             (PMOVZXWDrm addr:$src)>;
5626   def : Pat<(int_x86_sse41_pmovzxwd (bc_v8i16 (loadv2i64 addr:$src))),
5627             (PMOVZXWDrm addr:$src)>;
5628
5629   def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
5630             (PMOVZXDQrm addr:$src)>;
5631   def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
5632             (PMOVZXDQrm addr:$src)>;
5633   def : Pat<(int_x86_sse41_pmovzxdq (bc_v4i32 (loadv2i64 addr:$src))),
5634             (PMOVZXDQrm addr:$src)>;
5635 }
5636
5637 let Predicates = [HasAVX2] in {
5638   let AddedComplexity = 15 in {
5639     def : Pat<(v4i64 (X86vzmovly (v4i32 VR128:$src))),
5640               (VPMOVZXDQYrr VR128:$src)>;
5641     def : Pat<(v8i32 (X86vzmovly (v8i16 VR128:$src))),
5642               (VPMOVZXWDYrr VR128:$src)>;
5643   }
5644
5645   def : Pat<(v4i64 (X86vsmovl (v4i32 VR128:$src))), (VPMOVSXDQYrr VR128:$src)>;
5646   def : Pat<(v8i32 (X86vsmovl (v8i16 VR128:$src))), (VPMOVSXWDYrr VR128:$src)>;
5647 }
5648
5649 let Predicates = [HasAVX] in {
5650   def : Pat<(v2i64 (X86vsmovl (v4i32 VR128:$src))), (VPMOVSXDQrr VR128:$src)>;
5651   def : Pat<(v4i32 (X86vsmovl (v8i16 VR128:$src))), (VPMOVSXWDrr VR128:$src)>;
5652 }
5653
5654 let Predicates = [UseSSE41] in {
5655   def : Pat<(v2i64 (X86vsmovl (v4i32 VR128:$src))), (PMOVSXDQrr VR128:$src)>;
5656   def : Pat<(v4i32 (X86vsmovl (v8i16 VR128:$src))), (PMOVSXWDrr VR128:$src)>;
5657 }
5658
5659
5660 multiclass SS41I_binop_rm_int4<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5661   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5662                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5663                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5664
5665   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
5666                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5667        [(set VR128:$dst,
5668          (IntId (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
5669           OpSize;
5670 }
5671
5672 multiclass SS41I_binop_rm_int8_y<bits<8> opc, string OpcodeStr,
5673                                  Intrinsic IntId> {
5674   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5675                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5676                   [(set VR256:$dst, (IntId VR128:$src))]>, OpSize;
5677
5678   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst), (ins i32mem:$src),
5679                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5680        [(set VR256:$dst,
5681          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
5682           OpSize;
5683 }
5684
5685 let Predicates = [HasAVX] in {
5686 defm VPMOVSXBD : SS41I_binop_rm_int4<0x21, "vpmovsxbd", int_x86_sse41_pmovsxbd>,
5687                                      VEX;
5688 defm VPMOVSXWQ : SS41I_binop_rm_int4<0x24, "vpmovsxwq", int_x86_sse41_pmovsxwq>,
5689                                      VEX;
5690 defm VPMOVZXBD : SS41I_binop_rm_int4<0x31, "vpmovzxbd", int_x86_sse41_pmovzxbd>,
5691                                      VEX;
5692 defm VPMOVZXWQ : SS41I_binop_rm_int4<0x34, "vpmovzxwq", int_x86_sse41_pmovzxwq>,
5693                                      VEX;
5694 }
5695
5696 let Predicates = [HasAVX2] in {
5697 defm VPMOVSXBD : SS41I_binop_rm_int8_y<0x21, "vpmovsxbd",
5698                                        int_x86_avx2_pmovsxbd>, VEX, VEX_L;
5699 defm VPMOVSXWQ : SS41I_binop_rm_int8_y<0x24, "vpmovsxwq",
5700                                        int_x86_avx2_pmovsxwq>, VEX, VEX_L;
5701 defm VPMOVZXBD : SS41I_binop_rm_int8_y<0x31, "vpmovzxbd",
5702                                        int_x86_avx2_pmovzxbd>, VEX, VEX_L;
5703 defm VPMOVZXWQ : SS41I_binop_rm_int8_y<0x34, "vpmovzxwq",
5704                                        int_x86_avx2_pmovzxwq>, VEX, VEX_L;
5705 }
5706
5707 defm PMOVSXBD   : SS41I_binop_rm_int4<0x21, "pmovsxbd", int_x86_sse41_pmovsxbd>;
5708 defm PMOVSXWQ   : SS41I_binop_rm_int4<0x24, "pmovsxwq", int_x86_sse41_pmovsxwq>;
5709 defm PMOVZXBD   : SS41I_binop_rm_int4<0x31, "pmovzxbd", int_x86_sse41_pmovzxbd>;
5710 defm PMOVZXWQ   : SS41I_binop_rm_int4<0x34, "pmovzxwq", int_x86_sse41_pmovzxwq>;
5711
5712 let Predicates = [HasAVX] in {
5713   // Common patterns involving scalar load
5714   def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
5715             (VPMOVSXBDrm addr:$src)>;
5716   def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
5717             (VPMOVSXWQrm addr:$src)>;
5718
5719   def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
5720             (VPMOVZXBDrm addr:$src)>;
5721   def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
5722             (VPMOVZXWQrm addr:$src)>;
5723 }
5724
5725 let Predicates = [UseSSE41] in {
5726   // Common patterns involving scalar load
5727   def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
5728             (PMOVSXBDrm addr:$src)>;
5729   def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
5730             (PMOVSXWQrm addr:$src)>;
5731
5732   def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
5733             (PMOVZXBDrm addr:$src)>;
5734   def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
5735             (PMOVZXWQrm addr:$src)>;
5736 }
5737
5738 multiclass SS41I_binop_rm_int2<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5739   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5740                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5741                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5742
5743   // Expecting a i16 load any extended to i32 value.
5744   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i16mem:$src),
5745                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5746                  [(set VR128:$dst, (IntId (bitconvert
5747                      (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))]>,
5748                  OpSize;
5749 }
5750
5751 multiclass SS41I_binop_rm_int4_y<bits<8> opc, string OpcodeStr,
5752                                  Intrinsic IntId> {
5753   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5754                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5755                  [(set VR256:$dst, (IntId VR128:$src))]>, OpSize;
5756
5757   // Expecting a i16 load any extended to i32 value.
5758   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst), (ins i16mem:$src),
5759                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5760                   [(set VR256:$dst, (IntId (bitconvert
5761                       (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
5762                   OpSize;
5763 }
5764
5765 let Predicates = [HasAVX] in {
5766 defm VPMOVSXBQ : SS41I_binop_rm_int2<0x22, "vpmovsxbq", int_x86_sse41_pmovsxbq>,
5767                                      VEX;
5768 defm VPMOVZXBQ : SS41I_binop_rm_int2<0x32, "vpmovzxbq", int_x86_sse41_pmovzxbq>,
5769                                      VEX;
5770 }
5771 let Predicates = [HasAVX2] in {
5772 defm VPMOVSXBQ : SS41I_binop_rm_int4_y<0x22, "vpmovsxbq",
5773                                        int_x86_avx2_pmovsxbq>, VEX, VEX_L;
5774 defm VPMOVZXBQ : SS41I_binop_rm_int4_y<0x32, "vpmovzxbq",
5775                                        int_x86_avx2_pmovzxbq>, VEX, VEX_L;
5776 }
5777 defm PMOVSXBQ   : SS41I_binop_rm_int2<0x22, "pmovsxbq", int_x86_sse41_pmovsxbq>;
5778 defm PMOVZXBQ   : SS41I_binop_rm_int2<0x32, "pmovzxbq", int_x86_sse41_pmovzxbq>;
5779
5780 let Predicates = [HasAVX2] in {
5781   def : Pat<(v16i16 (X86vsext (v16i8 VR128:$src))), (VPMOVSXBWYrr VR128:$src)>;
5782   def : Pat<(v8i32  (X86vsext (v16i8 VR128:$src))), (VPMOVSXBDYrr VR128:$src)>;
5783   def : Pat<(v4i64  (X86vsext (v16i8 VR128:$src))), (VPMOVSXBQYrr VR128:$src)>;
5784
5785   def : Pat<(v8i32  (X86vsext (v8i16 VR128:$src))), (VPMOVSXWDYrr VR128:$src)>;
5786   def : Pat<(v4i64  (X86vsext (v8i16 VR128:$src))), (VPMOVSXWQYrr VR128:$src)>;
5787
5788   def : Pat<(v4i64  (X86vsext (v4i32 VR128:$src))), (VPMOVSXDQYrr VR128:$src)>;
5789
5790   def : Pat<(v16i16 (X86vsext (v32i8 VR256:$src))),
5791             (VPMOVSXBWYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5792   def : Pat<(v8i32 (X86vsext (v32i8 VR256:$src))),
5793             (VPMOVSXBDYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5794   def : Pat<(v4i64 (X86vsext (v32i8 VR256:$src))),
5795             (VPMOVSXBQYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5796
5797   def : Pat<(v8i32 (X86vsext (v16i16 VR256:$src))),
5798             (VPMOVSXWDYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5799   def : Pat<(v4i64 (X86vsext (v16i16 VR256:$src))),
5800             (VPMOVSXWQYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5801
5802   def : Pat<(v4i64 (X86vsext (v8i32 VR256:$src))),
5803             (VPMOVSXDQYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5804
5805   def : Pat<(v8i32 (X86vsmovl (v8i16 (bitconvert (v2i64 (load addr:$src)))))),
5806             (VPMOVSXWDYrm addr:$src)>;
5807   def : Pat<(v4i64 (X86vsmovl (v4i32 (bitconvert (v2i64 (load addr:$src)))))),
5808             (VPMOVSXDQYrm addr:$src)>;
5809
5810   def : Pat<(v8i32 (X86vsext (v16i8 (bitconvert (v2i64 
5811                     (scalar_to_vector (loadi64 addr:$src))))))),
5812             (VPMOVSXBDYrm addr:$src)>;
5813   def : Pat<(v8i32 (X86vsext (v16i8 (bitconvert (v2f64 
5814                     (scalar_to_vector (loadf64 addr:$src))))))),
5815             (VPMOVSXBDYrm addr:$src)>;
5816
5817   def : Pat<(v4i64 (X86vsext (v8i16 (bitconvert (v2i64 
5818                     (scalar_to_vector (loadi64 addr:$src))))))),
5819             (VPMOVSXWQYrm addr:$src)>;
5820   def : Pat<(v4i64 (X86vsext (v8i16 (bitconvert (v2f64 
5821                     (scalar_to_vector (loadf64 addr:$src))))))),
5822             (VPMOVSXWQYrm addr:$src)>;
5823
5824   def : Pat<(v4i64 (X86vsext (v16i8 (bitconvert (v4i32 
5825                     (scalar_to_vector (loadi32 addr:$src))))))),
5826             (VPMOVSXBQYrm addr:$src)>;
5827 }
5828
5829 let Predicates = [HasAVX] in {
5830   // Common patterns involving scalar load
5831   def : Pat<(int_x86_sse41_pmovsxbq
5832               (bitconvert (v4i32 (X86vzmovl
5833                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5834             (VPMOVSXBQrm addr:$src)>;
5835
5836   def : Pat<(int_x86_sse41_pmovzxbq
5837               (bitconvert (v4i32 (X86vzmovl
5838                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5839             (VPMOVZXBQrm addr:$src)>;
5840 }
5841
5842 let Predicates = [UseSSE41] in {
5843   def : Pat<(v8i16 (X86vsext (v16i8 VR128:$src))), (PMOVSXBWrr VR128:$src)>;
5844   def : Pat<(v4i32 (X86vsext (v16i8 VR128:$src))), (PMOVSXBDrr VR128:$src)>;
5845   def : Pat<(v2i64 (X86vsext (v16i8 VR128:$src))), (PMOVSXBQrr VR128:$src)>;
5846
5847   def : Pat<(v4i32 (X86vsext (v8i16 VR128:$src))), (PMOVSXWDrr VR128:$src)>;
5848   def : Pat<(v2i64 (X86vsext (v8i16 VR128:$src))), (PMOVSXWQrr VR128:$src)>;
5849
5850   def : Pat<(v2i64 (X86vsext (v4i32 VR128:$src))), (PMOVSXDQrr VR128:$src)>;
5851
5852   // Common patterns involving scalar load
5853   def : Pat<(int_x86_sse41_pmovsxbq
5854               (bitconvert (v4i32 (X86vzmovl
5855                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5856             (PMOVSXBQrm addr:$src)>;
5857
5858   def : Pat<(int_x86_sse41_pmovzxbq
5859               (bitconvert (v4i32 (X86vzmovl
5860                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5861             (PMOVZXBQrm addr:$src)>;
5862
5863   def : Pat<(v4i32 (X86vsext (v8i16 (bitconvert (v2i64
5864                     (scalar_to_vector (loadi64 addr:$src))))))),
5865             (PMOVSXWDrm addr:$src)>;
5866   def : Pat<(v4i32 (X86vsext (v8i16 (bitconvert (v2f64
5867                     (scalar_to_vector (loadf64 addr:$src))))))),
5868             (PMOVSXWDrm addr:$src)>;
5869   def : Pat<(v4i32 (X86vsext (v16i8 (bitconvert (v4i32
5870                     (scalar_to_vector (loadi32 addr:$src))))))),
5871             (PMOVSXBDrm addr:$src)>;
5872   def : Pat<(v2i64 (X86vsext (v8i16 (bitconvert (v4i32
5873                     (scalar_to_vector (loadi32 addr:$src))))))),
5874             (PMOVSXWQrm addr:$src)>;
5875   def : Pat<(v2i64 (X86vsext (v16i8 (bitconvert (v4i32
5876                     (scalar_to_vector (extloadi32i16 addr:$src))))))),
5877             (PMOVSXBQrm addr:$src)>;
5878   def : Pat<(v2i64 (X86vsext (v4i32 (bitconvert (v2i64
5879                     (scalar_to_vector (loadi64 addr:$src))))))),
5880             (PMOVSXDQrm addr:$src)>;
5881   def : Pat<(v2i64 (X86vsext (v4i32 (bitconvert (v2f64
5882                     (scalar_to_vector (loadf64 addr:$src))))))),
5883             (PMOVSXDQrm addr:$src)>;
5884   def : Pat<(v8i16 (X86vsext (v16i8 (bitconvert (v2i64
5885                     (scalar_to_vector (loadi64 addr:$src))))))),
5886             (PMOVSXBWrm addr:$src)>;
5887   def : Pat<(v8i16 (X86vsext (v16i8 (bitconvert (v2f64
5888                     (scalar_to_vector (loadf64 addr:$src))))))),
5889             (PMOVSXBWrm addr:$src)>;
5890 }
5891
5892 let Predicates = [HasAVX2] in {
5893   def : Pat<(v16i16 (X86vzext (v16i8 VR128:$src))), (VPMOVZXBWYrr VR128:$src)>;
5894   def : Pat<(v8i32  (X86vzext (v16i8 VR128:$src))), (VPMOVZXBDYrr VR128:$src)>;
5895   def : Pat<(v4i64  (X86vzext (v16i8 VR128:$src))), (VPMOVZXBQYrr VR128:$src)>;
5896
5897   def : Pat<(v8i32  (X86vzext (v8i16 VR128:$src))), (VPMOVZXWDYrr VR128:$src)>;
5898   def : Pat<(v4i64  (X86vzext (v8i16 VR128:$src))), (VPMOVZXWQYrr VR128:$src)>;
5899
5900   def : Pat<(v4i64  (X86vzext (v4i32 VR128:$src))), (VPMOVZXDQYrr VR128:$src)>;
5901
5902   def : Pat<(v16i16 (X86vzext (v32i8 VR256:$src))),
5903             (VPMOVZXBWYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5904   def : Pat<(v8i32 (X86vzext (v32i8 VR256:$src))),
5905             (VPMOVZXBDYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5906   def : Pat<(v4i64 (X86vzext (v32i8 VR256:$src))),
5907             (VPMOVZXBQYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5908
5909   def : Pat<(v8i32 (X86vzext (v16i16 VR256:$src))),
5910             (VPMOVZXWDYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5911   def : Pat<(v4i64 (X86vzext (v16i16 VR256:$src))),
5912             (VPMOVZXWQYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5913
5914   def : Pat<(v4i64 (X86vzext (v8i32 VR256:$src))),
5915             (VPMOVZXDQYrr (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5916 }
5917
5918 let Predicates = [HasAVX] in {
5919   def : Pat<(v8i16 (X86vzext (v16i8 VR128:$src))), (VPMOVZXBWrr VR128:$src)>;
5920   def : Pat<(v4i32 (X86vzext (v16i8 VR128:$src))), (VPMOVZXBDrr VR128:$src)>;
5921   def : Pat<(v2i64 (X86vzext (v16i8 VR128:$src))), (VPMOVZXBQrr VR128:$src)>;
5922
5923   def : Pat<(v4i32 (X86vzext (v8i16 VR128:$src))), (VPMOVZXWDrr VR128:$src)>;
5924   def : Pat<(v2i64 (X86vzext (v8i16 VR128:$src))), (VPMOVZXWQrr VR128:$src)>;
5925
5926   def : Pat<(v2i64 (X86vzext (v4i32 VR128:$src))), (VPMOVZXDQrr VR128:$src)>;
5927
5928   def : Pat<(v8i16 (X86vzext (v16i8 (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))),
5929             (VPMOVZXBWrm addr:$src)>;
5930   def : Pat<(v8i16 (X86vzext (v16i8 (bitconvert (v2f64 (scalar_to_vector (loadf64 addr:$src))))))),
5931             (VPMOVZXBWrm addr:$src)>;
5932   def : Pat<(v4i32 (X86vzext (v16i8 (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5933             (VPMOVZXBDrm addr:$src)>;
5934   def : Pat<(v2i64 (X86vzext (v16i8 (bitconvert (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))),
5935             (VPMOVZXBQrm addr:$src)>;
5936
5937   def : Pat<(v4i32 (X86vzext (v8i16 (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))),
5938             (VPMOVZXWDrm addr:$src)>;
5939   def : Pat<(v4i32 (X86vzext (v8i16 (bitconvert (v2f64 (scalar_to_vector (loadf64 addr:$src))))))),
5940             (VPMOVZXWDrm addr:$src)>;
5941   def : Pat<(v2i64 (X86vzext (v8i16 (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5942             (VPMOVZXWQrm addr:$src)>;
5943
5944   def : Pat<(v2i64 (X86vzext (v4i32 (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))),
5945             (VPMOVZXDQrm addr:$src)>;
5946   def : Pat<(v2i64 (X86vzext (v4i32 (bitconvert (v2f64 (scalar_to_vector (loadf64 addr:$src))))))),
5947             (VPMOVZXDQrm addr:$src)>;
5948   def : Pat<(v2i64 (X86vzext (v4i32 (bitconvert (v2i64 (X86vzload addr:$src)))))),
5949             (VPMOVZXDQrm addr:$src)>;
5950
5951   def : Pat<(v8i16 (X86vsext (v16i8 VR128:$src))), (VPMOVSXBWrr VR128:$src)>;
5952   def : Pat<(v4i32 (X86vsext (v16i8 VR128:$src))), (VPMOVSXBDrr VR128:$src)>;
5953   def : Pat<(v2i64 (X86vsext (v16i8 VR128:$src))), (VPMOVSXBQrr VR128:$src)>;
5954
5955   def : Pat<(v4i32 (X86vsext (v8i16 VR128:$src))), (VPMOVSXWDrr VR128:$src)>;
5956   def : Pat<(v2i64 (X86vsext (v8i16 VR128:$src))), (VPMOVSXWQrr VR128:$src)>;
5957
5958   def : Pat<(v2i64 (X86vsext (v4i32 VR128:$src))), (VPMOVSXDQrr VR128:$src)>;
5959
5960   def : Pat<(v4i32 (X86vsext (v8i16 (bitconvert (v2i64
5961                     (scalar_to_vector (loadi64 addr:$src))))))),
5962             (VPMOVSXWDrm addr:$src)>;
5963   def : Pat<(v2i64 (X86vsext (v4i32 (bitconvert (v2i64
5964                     (scalar_to_vector (loadi64 addr:$src))))))),
5965             (VPMOVSXDQrm addr:$src)>;
5966   def : Pat<(v4i32 (X86vsext (v8i16 (bitconvert (v2f64
5967                     (scalar_to_vector (loadf64 addr:$src))))))),
5968             (VPMOVSXWDrm addr:$src)>;
5969   def : Pat<(v2i64 (X86vsext (v4i32 (bitconvert (v2f64
5970                     (scalar_to_vector (loadf64 addr:$src))))))),
5971             (VPMOVSXDQrm addr:$src)>;
5972   def : Pat<(v8i16 (X86vsext (v16i8 (bitconvert (v2i64
5973                     (scalar_to_vector (loadi64 addr:$src))))))),
5974             (VPMOVSXBWrm addr:$src)>;
5975   def : Pat<(v8i16 (X86vsext (v16i8 (bitconvert (v2f64
5976                     (scalar_to_vector (loadf64 addr:$src))))))),
5977             (VPMOVSXBWrm addr:$src)>;
5978
5979   def : Pat<(v4i32 (X86vsext (v16i8 (bitconvert (v4i32
5980                     (scalar_to_vector (loadi32 addr:$src))))))),
5981             (VPMOVSXBDrm addr:$src)>;
5982   def : Pat<(v2i64 (X86vsext (v8i16 (bitconvert (v4i32
5983                     (scalar_to_vector (loadi32 addr:$src))))))),
5984             (VPMOVSXWQrm addr:$src)>;
5985   def : Pat<(v2i64 (X86vsext (v16i8 (bitconvert (v4i32
5986                     (scalar_to_vector (extloadi32i16 addr:$src))))))),
5987             (VPMOVSXBQrm addr:$src)>;
5988 }
5989
5990 let Predicates = [UseSSE41] in {
5991   def : Pat<(v8i16 (X86vzext (v16i8 VR128:$src))), (PMOVZXBWrr VR128:$src)>;
5992   def : Pat<(v4i32 (X86vzext (v16i8 VR128:$src))), (PMOVZXBDrr VR128:$src)>;
5993   def : Pat<(v2i64 (X86vzext (v16i8 VR128:$src))), (PMOVZXBQrr VR128:$src)>;
5994
5995   def : Pat<(v4i32 (X86vzext (v8i16 VR128:$src))), (PMOVZXWDrr VR128:$src)>;
5996   def : Pat<(v2i64 (X86vzext (v8i16 VR128:$src))), (PMOVZXWQrr VR128:$src)>;
5997
5998   def : Pat<(v2i64 (X86vzext (v4i32 VR128:$src))), (PMOVZXDQrr VR128:$src)>;
5999
6000   def : Pat<(v8i16 (X86vzext (v16i8 (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))),
6001             (PMOVZXBWrm addr:$src)>;
6002   def : Pat<(v8i16 (X86vzext (v16i8 (bitconvert (v2f64 (scalar_to_vector (loadf64 addr:$src))))))),
6003             (PMOVZXBWrm addr:$src)>;
6004   def : Pat<(v4i32 (X86vzext (v16i8 (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
6005             (PMOVZXBDrm addr:$src)>;
6006   def : Pat<(v2i64 (X86vzext (v16i8 (bitconvert (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))),
6007             (PMOVZXBQrm addr:$src)>;
6008
6009   def : Pat<(v4i32 (X86vzext (v8i16 (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))),
6010             (PMOVZXWDrm addr:$src)>;
6011   def : Pat<(v4i32 (X86vzext (v8i16 (bitconvert (v2f64 (scalar_to_vector (loadf64 addr:$src))))))),
6012             (PMOVZXWDrm addr:$src)>;
6013   def : Pat<(v2i64 (X86vzext (v8i16 (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
6014             (PMOVZXWQrm addr:$src)>;
6015
6016   def : Pat<(v2i64 (X86vzext (v4i32 (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))),
6017             (PMOVZXDQrm addr:$src)>;
6018   def : Pat<(v2i64 (X86vzext (v4i32 (bitconvert (v2f64 (scalar_to_vector (loadf64 addr:$src))))))),
6019             (PMOVZXDQrm addr:$src)>;
6020   def : Pat<(v2i64 (X86vzext (v4i32 (bitconvert (v2i64 (X86vzload addr:$src)))))),
6021             (PMOVZXDQrm addr:$src)>;
6022 }
6023
6024 //===----------------------------------------------------------------------===//
6025 // SSE4.1 - Extract Instructions
6026 //===----------------------------------------------------------------------===//
6027
6028 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
6029 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
6030   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6031                  (ins VR128:$src1, i32i8imm:$src2),
6032                  !strconcat(OpcodeStr,
6033                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6034                  [(set GR32:$dst, (X86pextrb (v16i8 VR128:$src1), imm:$src2))]>,
6035                  OpSize;
6036   let neverHasSideEffects = 1, mayStore = 1 in
6037   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6038                  (ins i8mem:$dst, VR128:$src1, i32i8imm:$src2),
6039                  !strconcat(OpcodeStr,
6040                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6041                  []>, OpSize;
6042 // FIXME:
6043 // There's an AssertZext in the way of writing the store pattern
6044 // (store (i8 (trunc (X86pextrb (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
6045 }
6046
6047 let Predicates = [HasAVX] in {
6048   defm VPEXTRB : SS41I_extract8<0x14, "vpextrb">, VEX;
6049   def  VPEXTRBrr64 : SS4AIi8<0x14, MRMDestReg, (outs GR64:$dst),
6050          (ins VR128:$src1, i32i8imm:$src2),
6051          "vpextrb\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>, OpSize, VEX;
6052 }
6053
6054 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
6055
6056
6057 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
6058 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
6059   let neverHasSideEffects = 1, mayStore = 1 in
6060   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6061                  (ins i16mem:$dst, VR128:$src1, i32i8imm:$src2),
6062                  !strconcat(OpcodeStr,
6063                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6064                  []>, OpSize;
6065 // FIXME:
6066 // There's an AssertZext in the way of writing the store pattern
6067 // (store (i16 (trunc (X86pextrw (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
6068 }
6069
6070 let Predicates = [HasAVX] in
6071   defm VPEXTRW : SS41I_extract16<0x15, "vpextrw">, VEX;
6072
6073 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
6074
6075
6076 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6077 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
6078   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6079                  (ins VR128:$src1, i32i8imm:$src2),
6080                  !strconcat(OpcodeStr,
6081                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6082                  [(set GR32:$dst,
6083                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>, OpSize;
6084   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6085                  (ins i32mem:$dst, VR128:$src1, i32i8imm:$src2),
6086                  !strconcat(OpcodeStr,
6087                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6088                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
6089                           addr:$dst)]>, OpSize;
6090 }
6091
6092 let Predicates = [HasAVX] in
6093   defm VPEXTRD : SS41I_extract32<0x16, "vpextrd">, VEX;
6094
6095 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
6096
6097 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6098 multiclass SS41I_extract64<bits<8> opc, string OpcodeStr> {
6099   def rr : SS4AIi8<opc, MRMDestReg, (outs GR64:$dst),
6100                  (ins VR128:$src1, i32i8imm:$src2),
6101                  !strconcat(OpcodeStr,
6102                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6103                  [(set GR64:$dst,
6104                   (extractelt (v2i64 VR128:$src1), imm:$src2))]>, OpSize, REX_W;
6105   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6106                  (ins i64mem:$dst, VR128:$src1, i32i8imm:$src2),
6107                  !strconcat(OpcodeStr,
6108                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6109                  [(store (extractelt (v2i64 VR128:$src1), imm:$src2),
6110                           addr:$dst)]>, OpSize, REX_W;
6111 }
6112
6113 let Predicates = [HasAVX] in
6114   defm VPEXTRQ : SS41I_extract64<0x16, "vpextrq">, VEX, VEX_W;
6115
6116 defm PEXTRQ      : SS41I_extract64<0x16, "pextrq">;
6117
6118 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
6119 /// destination
6120 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr> {
6121   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6122                  (ins VR128:$src1, i32i8imm:$src2),
6123                  !strconcat(OpcodeStr,
6124                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6125                  [(set GR32:$dst,
6126                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))]>,
6127            OpSize;
6128   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6129                  (ins f32mem:$dst, VR128:$src1, i32i8imm:$src2),
6130                  !strconcat(OpcodeStr,
6131                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6132                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
6133                           addr:$dst)]>, OpSize;
6134 }
6135
6136 let ExeDomain = SSEPackedSingle in {
6137   let Predicates = [HasAVX] in {
6138     defm VEXTRACTPS : SS41I_extractf32<0x17, "vextractps">, VEX;
6139     def VEXTRACTPSrr64 : SS4AIi8<0x17, MRMDestReg, (outs GR64:$dst),
6140                     (ins VR128:$src1, i32i8imm:$src2),
6141                     "vextractps \t{$src2, $src1, $dst|$dst, $src1, $src2}",
6142                     []>, OpSize, VEX;
6143   }
6144   defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps">;
6145 }
6146
6147 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
6148 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6149                                               imm:$src2))),
6150                  addr:$dst),
6151           (VEXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6152           Requires<[HasAVX]>;
6153 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6154                                               imm:$src2))),
6155                  addr:$dst),
6156           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6157           Requires<[UseSSE41]>;
6158
6159 //===----------------------------------------------------------------------===//
6160 // SSE4.1 - Insert Instructions
6161 //===----------------------------------------------------------------------===//
6162
6163 multiclass SS41I_insert8<bits<8> opc, string asm, bit Is2Addr = 1> {
6164   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6165       (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
6166       !if(Is2Addr,
6167         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6168         !strconcat(asm,
6169                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6170       [(set VR128:$dst,
6171         (X86pinsrb VR128:$src1, GR32:$src2, imm:$src3))]>, OpSize;
6172   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6173       (ins VR128:$src1, i8mem:$src2, i32i8imm:$src3),
6174       !if(Is2Addr,
6175         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6176         !strconcat(asm,
6177                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6178       [(set VR128:$dst,
6179         (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
6180                    imm:$src3))]>, OpSize;
6181 }
6182
6183 let Predicates = [HasAVX] in
6184   defm VPINSRB : SS41I_insert8<0x20, "vpinsrb", 0>, VEX_4V;
6185 let Constraints = "$src1 = $dst" in
6186   defm PINSRB  : SS41I_insert8<0x20, "pinsrb">;
6187
6188 multiclass SS41I_insert32<bits<8> opc, string asm, bit Is2Addr = 1> {
6189   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6190       (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
6191       !if(Is2Addr,
6192         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6193         !strconcat(asm,
6194                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6195       [(set VR128:$dst,
6196         (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
6197       OpSize;
6198   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6199       (ins VR128:$src1, i32mem:$src2, i32i8imm:$src3),
6200       !if(Is2Addr,
6201         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6202         !strconcat(asm,
6203                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6204       [(set VR128:$dst,
6205         (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
6206                           imm:$src3)))]>, OpSize;
6207 }
6208
6209 let Predicates = [HasAVX] in
6210   defm VPINSRD : SS41I_insert32<0x22, "vpinsrd", 0>, VEX_4V;
6211 let Constraints = "$src1 = $dst" in
6212   defm PINSRD : SS41I_insert32<0x22, "pinsrd">;
6213
6214 multiclass SS41I_insert64<bits<8> opc, string asm, bit Is2Addr = 1> {
6215   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6216       (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
6217       !if(Is2Addr,
6218         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6219         !strconcat(asm,
6220                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6221       [(set VR128:$dst,
6222         (v2i64 (insertelt VR128:$src1, GR64:$src2, imm:$src3)))]>,
6223       OpSize;
6224   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6225       (ins VR128:$src1, i64mem:$src2, i32i8imm:$src3),
6226       !if(Is2Addr,
6227         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6228         !strconcat(asm,
6229                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6230       [(set VR128:$dst,
6231         (v2i64 (insertelt VR128:$src1, (loadi64 addr:$src2),
6232                           imm:$src3)))]>, OpSize;
6233 }
6234
6235 let Predicates = [HasAVX] in
6236   defm VPINSRQ : SS41I_insert64<0x22, "vpinsrq", 0>, VEX_4V, VEX_W;
6237 let Constraints = "$src1 = $dst" in
6238   defm PINSRQ : SS41I_insert64<0x22, "pinsrq">, REX_W;
6239
6240 // insertps has a few different modes, there's the first two here below which
6241 // are optimized inserts that won't zero arbitrary elements in the destination
6242 // vector. The next one matches the intrinsic and could zero arbitrary elements
6243 // in the target vector.
6244 multiclass SS41I_insertf32<bits<8> opc, string asm, bit Is2Addr = 1> {
6245   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6246       (ins VR128:$src1, VR128:$src2, u32u8imm:$src3),
6247       !if(Is2Addr,
6248         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6249         !strconcat(asm,
6250                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6251       [(set VR128:$dst,
6252         (X86insrtps VR128:$src1, VR128:$src2, imm:$src3))]>,
6253       OpSize;
6254   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6255       (ins VR128:$src1, f32mem:$src2, u32u8imm:$src3),
6256       !if(Is2Addr,
6257         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6258         !strconcat(asm,
6259                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6260       [(set VR128:$dst,
6261         (X86insrtps VR128:$src1,
6262                    (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
6263                     imm:$src3))]>, OpSize;
6264 }
6265
6266 let ExeDomain = SSEPackedSingle in {
6267   let Predicates = [HasAVX] in
6268     defm VINSERTPS : SS41I_insertf32<0x21, "vinsertps", 0>, VEX_4V;
6269   let Constraints = "$src1 = $dst" in
6270     defm INSERTPS : SS41I_insertf32<0x21, "insertps">;
6271 }
6272
6273 //===----------------------------------------------------------------------===//
6274 // SSE4.1 - Round Instructions
6275 //===----------------------------------------------------------------------===//
6276
6277 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd, string OpcodeStr,
6278                             X86MemOperand x86memop, RegisterClass RC,
6279                             PatFrag mem_frag32, PatFrag mem_frag64,
6280                             Intrinsic V4F32Int, Intrinsic V2F64Int> {
6281 let ExeDomain = SSEPackedSingle in {
6282   // Intrinsic operation, reg.
6283   // Vector intrinsic operation, reg
6284   def PSr : SS4AIi8<opcps, MRMSrcReg,
6285                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
6286                     !strconcat(OpcodeStr,
6287                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6288                     [(set RC:$dst, (V4F32Int RC:$src1, imm:$src2))]>,
6289                     OpSize;
6290
6291   // Vector intrinsic operation, mem
6292   def PSm : SS4AIi8<opcps, MRMSrcMem,
6293                     (outs RC:$dst), (ins x86memop:$src1, i32i8imm:$src2),
6294                     !strconcat(OpcodeStr,
6295                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6296                     [(set RC:$dst,
6297                           (V4F32Int (mem_frag32 addr:$src1),imm:$src2))]>,
6298                     OpSize;
6299 } // ExeDomain = SSEPackedSingle
6300
6301 let ExeDomain = SSEPackedDouble in {
6302   // Vector intrinsic operation, reg
6303   def PDr : SS4AIi8<opcpd, MRMSrcReg,
6304                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
6305                     !strconcat(OpcodeStr,
6306                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6307                     [(set RC:$dst, (V2F64Int RC:$src1, imm:$src2))]>,
6308                     OpSize;
6309
6310   // Vector intrinsic operation, mem
6311   def PDm : SS4AIi8<opcpd, MRMSrcMem,
6312                     (outs RC:$dst), (ins x86memop:$src1, i32i8imm:$src2),
6313                     !strconcat(OpcodeStr,
6314                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6315                     [(set RC:$dst,
6316                           (V2F64Int (mem_frag64 addr:$src1),imm:$src2))]>,
6317                     OpSize;
6318 } // ExeDomain = SSEPackedDouble
6319 }
6320
6321 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
6322                             string OpcodeStr,
6323                             Intrinsic F32Int,
6324                             Intrinsic F64Int, bit Is2Addr = 1> {
6325 let ExeDomain = GenericDomain in {
6326   // Operation, reg.
6327   let hasSideEffects = 0 in
6328   def SSr : SS4AIi8<opcss, MRMSrcReg,
6329       (outs FR32:$dst), (ins FR32:$src1, FR32:$src2, i32i8imm:$src3),
6330       !if(Is2Addr,
6331           !strconcat(OpcodeStr,
6332               "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6333           !strconcat(OpcodeStr,
6334               "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6335       []>, OpSize;
6336
6337   // Intrinsic operation, reg.
6338   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
6339         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
6340         !if(Is2Addr,
6341             !strconcat(OpcodeStr,
6342                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6343             !strconcat(OpcodeStr,
6344                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6345         [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6346         OpSize;
6347
6348   // Intrinsic operation, mem.
6349   def SSm : SS4AIi8<opcss, MRMSrcMem,
6350         (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
6351         !if(Is2Addr,
6352             !strconcat(OpcodeStr,
6353                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6354             !strconcat(OpcodeStr,
6355                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6356         [(set VR128:$dst,
6357              (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
6358         OpSize;
6359
6360   // Operation, reg.
6361   let hasSideEffects = 0 in
6362   def SDr : SS4AIi8<opcsd, MRMSrcReg,
6363         (outs FR64:$dst), (ins FR64:$src1, FR64:$src2, i32i8imm:$src3),
6364         !if(Is2Addr,
6365             !strconcat(OpcodeStr,
6366                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6367             !strconcat(OpcodeStr,
6368                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6369         []>, OpSize;
6370
6371   // Intrinsic operation, reg.
6372   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
6373         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
6374         !if(Is2Addr,
6375             !strconcat(OpcodeStr,
6376                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6377             !strconcat(OpcodeStr,
6378                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6379         [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6380         OpSize;
6381
6382   // Intrinsic operation, mem.
6383   def SDm : SS4AIi8<opcsd, MRMSrcMem,
6384         (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
6385         !if(Is2Addr,
6386             !strconcat(OpcodeStr,
6387                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6388             !strconcat(OpcodeStr,
6389                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6390         [(set VR128:$dst,
6391               (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
6392         OpSize;
6393 } // ExeDomain = GenericDomain
6394 }
6395
6396 // FP round - roundss, roundps, roundsd, roundpd
6397 let Predicates = [HasAVX] in {
6398   // Intrinsic form
6399   defm VROUND  : sse41_fp_unop_rm<0x08, 0x09, "vround", f128mem, VR128,
6400                                   memopv4f32, memopv2f64,
6401                                   int_x86_sse41_round_ps,
6402                                   int_x86_sse41_round_pd>, VEX;
6403   defm VROUNDY : sse41_fp_unop_rm<0x08, 0x09, "vround", f256mem, VR256,
6404                                   memopv8f32, memopv4f64,
6405                                   int_x86_avx_round_ps_256,
6406                                   int_x86_avx_round_pd_256>, VEX, VEX_L;
6407   defm VROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "vround",
6408                                   int_x86_sse41_round_ss,
6409                                   int_x86_sse41_round_sd, 0>, VEX_4V, VEX_LIG;
6410
6411   def : Pat<(ffloor FR32:$src),
6412             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6413   def : Pat<(f64 (ffloor FR64:$src)),
6414             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6415   def : Pat<(f32 (fnearbyint FR32:$src)),
6416             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6417   def : Pat<(f64 (fnearbyint FR64:$src)),
6418             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6419   def : Pat<(f32 (fceil FR32:$src)),
6420             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6421   def : Pat<(f64 (fceil FR64:$src)),
6422             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6423   def : Pat<(f32 (frint FR32:$src)),
6424             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6425   def : Pat<(f64 (frint FR64:$src)),
6426             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6427   def : Pat<(f32 (ftrunc FR32:$src)),
6428             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6429   def : Pat<(f64 (ftrunc FR64:$src)),
6430             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6431
6432   def : Pat<(v4f32 (ffloor VR128:$src)),
6433             (VROUNDPSr VR128:$src, (i32 0x1))>;
6434   def : Pat<(v4f32 (fnearbyint VR128:$src)),
6435             (VROUNDPSr VR128:$src, (i32 0xC))>;
6436   def : Pat<(v4f32 (fceil VR128:$src)),
6437             (VROUNDPSr VR128:$src, (i32 0x2))>;
6438   def : Pat<(v4f32 (frint VR128:$src)),
6439             (VROUNDPSr VR128:$src, (i32 0x4))>;
6440   def : Pat<(v4f32 (ftrunc VR128:$src)),
6441             (VROUNDPSr VR128:$src, (i32 0x3))>;
6442
6443   def : Pat<(v2f64 (ffloor VR128:$src)),
6444             (VROUNDPDr VR128:$src, (i32 0x1))>;
6445   def : Pat<(v2f64 (fnearbyint VR128:$src)),
6446             (VROUNDPDr VR128:$src, (i32 0xC))>;
6447   def : Pat<(v2f64 (fceil VR128:$src)),
6448             (VROUNDPDr VR128:$src, (i32 0x2))>;
6449   def : Pat<(v2f64 (frint VR128:$src)),
6450             (VROUNDPDr VR128:$src, (i32 0x4))>;
6451   def : Pat<(v2f64 (ftrunc VR128:$src)),
6452             (VROUNDPDr VR128:$src, (i32 0x3))>;
6453
6454   def : Pat<(v8f32 (ffloor VR256:$src)),
6455             (VROUNDYPSr VR256:$src, (i32 0x1))>;
6456   def : Pat<(v8f32 (fnearbyint VR256:$src)),
6457             (VROUNDYPSr VR256:$src, (i32 0xC))>;
6458   def : Pat<(v8f32 (fceil VR256:$src)),
6459             (VROUNDYPSr VR256:$src, (i32 0x2))>;
6460   def : Pat<(v8f32 (frint VR256:$src)),
6461             (VROUNDYPSr VR256:$src, (i32 0x4))>;
6462   def : Pat<(v8f32 (ftrunc VR256:$src)),
6463             (VROUNDYPSr VR256:$src, (i32 0x3))>;
6464
6465   def : Pat<(v4f64 (ffloor VR256:$src)),
6466             (VROUNDYPDr VR256:$src, (i32 0x1))>;
6467   def : Pat<(v4f64 (fnearbyint VR256:$src)),
6468             (VROUNDYPDr VR256:$src, (i32 0xC))>;
6469   def : Pat<(v4f64 (fceil VR256:$src)),
6470             (VROUNDYPDr VR256:$src, (i32 0x2))>;
6471   def : Pat<(v4f64 (frint VR256:$src)),
6472             (VROUNDYPDr VR256:$src, (i32 0x4))>;
6473   def : Pat<(v4f64 (ftrunc VR256:$src)),
6474             (VROUNDYPDr VR256:$src, (i32 0x3))>;
6475 }
6476
6477 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round", f128mem, VR128,
6478                                memopv4f32, memopv2f64,
6479                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
6480 let Constraints = "$src1 = $dst" in
6481 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
6482                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
6483
6484 let Predicates = [UseSSE41] in {
6485   def : Pat<(ffloor FR32:$src),
6486             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6487   def : Pat<(f64 (ffloor FR64:$src)),
6488             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6489   def : Pat<(f32 (fnearbyint FR32:$src)),
6490             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6491   def : Pat<(f64 (fnearbyint FR64:$src)),
6492             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6493   def : Pat<(f32 (fceil FR32:$src)),
6494             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6495   def : Pat<(f64 (fceil FR64:$src)),
6496             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6497   def : Pat<(f32 (frint FR32:$src)),
6498             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6499   def : Pat<(f64 (frint FR64:$src)),
6500             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6501   def : Pat<(f32 (ftrunc FR32:$src)),
6502             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6503   def : Pat<(f64 (ftrunc FR64:$src)),
6504             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6505
6506   def : Pat<(v4f32 (ffloor VR128:$src)),
6507             (ROUNDPSr VR128:$src, (i32 0x1))>;
6508   def : Pat<(v4f32 (fnearbyint VR128:$src)),
6509             (ROUNDPSr VR128:$src, (i32 0xC))>;
6510   def : Pat<(v4f32 (fceil VR128:$src)),
6511             (ROUNDPSr VR128:$src, (i32 0x2))>;
6512   def : Pat<(v4f32 (frint VR128:$src)),
6513             (ROUNDPSr VR128:$src, (i32 0x4))>;
6514   def : Pat<(v4f32 (ftrunc VR128:$src)),
6515             (ROUNDPSr VR128:$src, (i32 0x3))>;
6516
6517   def : Pat<(v2f64 (ffloor VR128:$src)),
6518             (ROUNDPDr VR128:$src, (i32 0x1))>;
6519   def : Pat<(v2f64 (fnearbyint VR128:$src)),
6520             (ROUNDPDr VR128:$src, (i32 0xC))>;
6521   def : Pat<(v2f64 (fceil VR128:$src)),
6522             (ROUNDPDr VR128:$src, (i32 0x2))>;
6523   def : Pat<(v2f64 (frint VR128:$src)),
6524             (ROUNDPDr VR128:$src, (i32 0x4))>;
6525   def : Pat<(v2f64 (ftrunc VR128:$src)),
6526             (ROUNDPDr VR128:$src, (i32 0x3))>;
6527 }
6528
6529 //===----------------------------------------------------------------------===//
6530 // SSE4.1 - Packed Bit Test
6531 //===----------------------------------------------------------------------===//
6532
6533 // ptest instruction we'll lower to this in X86ISelLowering primarily from
6534 // the intel intrinsic that corresponds to this.
6535 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6536 def VPTESTrr  : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6537                 "vptest\t{$src2, $src1|$src1, $src2}",
6538                 [(set EFLAGS, (X86ptest VR128:$src1, (v2i64 VR128:$src2)))]>,
6539                 OpSize, VEX;
6540 def VPTESTrm  : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6541                 "vptest\t{$src2, $src1|$src1, $src2}",
6542                 [(set EFLAGS,(X86ptest VR128:$src1, (memopv2i64 addr:$src2)))]>,
6543                 OpSize, VEX;
6544
6545 def VPTESTYrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR256:$src1, VR256:$src2),
6546                 "vptest\t{$src2, $src1|$src1, $src2}",
6547                 [(set EFLAGS, (X86ptest VR256:$src1, (v4i64 VR256:$src2)))]>,
6548                 OpSize, VEX, VEX_L;
6549 def VPTESTYrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR256:$src1, i256mem:$src2),
6550                 "vptest\t{$src2, $src1|$src1, $src2}",
6551                 [(set EFLAGS,(X86ptest VR256:$src1, (memopv4i64 addr:$src2)))]>,
6552                 OpSize, VEX, VEX_L;
6553 }
6554
6555 let Defs = [EFLAGS] in {
6556 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6557               "ptest\t{$src2, $src1|$src1, $src2}",
6558               [(set EFLAGS, (X86ptest VR128:$src1, (v2i64 VR128:$src2)))]>,
6559               OpSize;
6560 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6561               "ptest\t{$src2, $src1|$src1, $src2}",
6562               [(set EFLAGS, (X86ptest VR128:$src1, (memopv2i64 addr:$src2)))]>,
6563               OpSize;
6564 }
6565
6566 // The bit test instructions below are AVX only
6567 multiclass avx_bittest<bits<8> opc, string OpcodeStr, RegisterClass RC,
6568                        X86MemOperand x86memop, PatFrag mem_frag, ValueType vt> {
6569   def rr : SS48I<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
6570             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6571             [(set EFLAGS, (X86testp RC:$src1, (vt RC:$src2)))]>, OpSize, VEX;
6572   def rm : SS48I<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
6573             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6574             [(set EFLAGS, (X86testp RC:$src1, (mem_frag addr:$src2)))]>,
6575             OpSize, VEX;
6576 }
6577
6578 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6579 let ExeDomain = SSEPackedSingle in {
6580 defm VTESTPS  : avx_bittest<0x0E, "vtestps", VR128, f128mem, memopv4f32, v4f32>;
6581 defm VTESTPSY : avx_bittest<0x0E, "vtestps", VR256, f256mem, memopv8f32, v8f32>,
6582                             VEX_L;
6583 }
6584 let ExeDomain = SSEPackedDouble in {
6585 defm VTESTPD  : avx_bittest<0x0F, "vtestpd", VR128, f128mem, memopv2f64, v2f64>;
6586 defm VTESTPDY : avx_bittest<0x0F, "vtestpd", VR256, f256mem, memopv4f64, v4f64>,
6587                             VEX_L;
6588 }
6589 }
6590
6591 //===----------------------------------------------------------------------===//
6592 // SSE4.1 - Misc Instructions
6593 //===----------------------------------------------------------------------===//
6594
6595 let Defs = [EFLAGS], Predicates = [HasPOPCNT] in {
6596   def POPCNT16rr : I<0xB8, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
6597                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6598                      [(set GR16:$dst, (ctpop GR16:$src)), (implicit EFLAGS)]>,
6599                      OpSize, XS;
6600   def POPCNT16rm : I<0xB8, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
6601                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6602                      [(set GR16:$dst, (ctpop (loadi16 addr:$src))),
6603                       (implicit EFLAGS)]>, OpSize, XS;
6604
6605   def POPCNT32rr : I<0xB8, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
6606                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6607                      [(set GR32:$dst, (ctpop GR32:$src)), (implicit EFLAGS)]>,
6608                      XS;
6609   def POPCNT32rm : I<0xB8, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
6610                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6611                      [(set GR32:$dst, (ctpop (loadi32 addr:$src))),
6612                       (implicit EFLAGS)]>, XS;
6613
6614   def POPCNT64rr : RI<0xB8, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
6615                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6616                       [(set GR64:$dst, (ctpop GR64:$src)), (implicit EFLAGS)]>,
6617                       XS;
6618   def POPCNT64rm : RI<0xB8, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
6619                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6620                       [(set GR64:$dst, (ctpop (loadi64 addr:$src))),
6621                        (implicit EFLAGS)]>, XS;
6622 }
6623
6624
6625
6626 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
6627 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
6628                                  Intrinsic IntId128> {
6629   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6630                     (ins VR128:$src),
6631                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6632                     [(set VR128:$dst, (IntId128 VR128:$src))]>, OpSize;
6633   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6634                      (ins i128mem:$src),
6635                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6636                      [(set VR128:$dst,
6637                        (IntId128
6638                         (bitconvert (memopv2i64 addr:$src))))]>, OpSize;
6639 }
6640
6641 let Predicates = [HasAVX] in
6642 defm VPHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "vphminposuw",
6643                                          int_x86_sse41_phminposuw>, VEX;
6644 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
6645                                          int_x86_sse41_phminposuw>;
6646
6647 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
6648 multiclass SS41I_binop_rm_int<bits<8> opc, string OpcodeStr,
6649                               Intrinsic IntId128, bit Is2Addr = 1> {
6650   let isCommutable = 1 in
6651   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6652        (ins VR128:$src1, VR128:$src2),
6653        !if(Is2Addr,
6654            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6655            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6656        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>, OpSize;
6657   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6658        (ins VR128:$src1, i128mem:$src2),
6659        !if(Is2Addr,
6660            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6661            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6662        [(set VR128:$dst,
6663          (IntId128 VR128:$src1,
6664           (bitconvert (memopv2i64 addr:$src2))))]>, OpSize;
6665 }
6666
6667 /// SS41I_binop_rm_int_y - Simple SSE 4.1 binary operator
6668 multiclass SS41I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
6669                                 Intrinsic IntId256> {
6670   let isCommutable = 1 in
6671   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst),
6672        (ins VR256:$src1, VR256:$src2),
6673        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6674        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>, OpSize;
6675   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst),
6676        (ins VR256:$src1, i256mem:$src2),
6677        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6678        [(set VR256:$dst,
6679          (IntId256 VR256:$src1,
6680           (bitconvert (memopv4i64 addr:$src2))))]>, OpSize;
6681 }
6682
6683
6684 /// SS48I_binop_rm - Simple SSE41 binary operator.
6685 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6686                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
6687                           X86MemOperand x86memop, bit Is2Addr = 1> {
6688   let isCommutable = 1 in
6689   def rr : SS48I<opc, MRMSrcReg, (outs RC:$dst),
6690        (ins RC:$src1, RC:$src2),
6691        !if(Is2Addr,
6692            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6693            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6694        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>, OpSize;
6695   def rm : SS48I<opc, MRMSrcMem, (outs RC:$dst),
6696        (ins RC:$src1, x86memop:$src2),
6697        !if(Is2Addr,
6698            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6699            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6700        [(set RC:$dst,
6701          (OpVT (OpNode RC:$src1,
6702           (bitconvert (memop_frag addr:$src2)))))]>, OpSize;
6703 }
6704
6705 let Predicates = [HasAVX] in {
6706   let isCommutable = 0 in
6707   defm VPACKUSDW : SS41I_binop_rm_int<0x2B, "vpackusdw", int_x86_sse41_packusdw,
6708                                                          0>, VEX_4V;
6709   defm VPMINSB   : SS48I_binop_rm<0x38, "vpminsb", X86smin, v16i8, VR128,
6710                                   memopv2i64, i128mem, 0>, VEX_4V;
6711   defm VPMINSD   : SS48I_binop_rm<0x39, "vpminsd", X86smin, v4i32, VR128,
6712                                   memopv2i64, i128mem, 0>, VEX_4V;
6713   defm VPMINUD   : SS48I_binop_rm<0x3B, "vpminud", X86umin, v4i32, VR128,
6714                                   memopv2i64, i128mem, 0>, VEX_4V;
6715   defm VPMINUW   : SS48I_binop_rm<0x3A, "vpminuw", X86umin, v8i16, VR128,
6716                                   memopv2i64, i128mem, 0>, VEX_4V;
6717   defm VPMAXSB   : SS48I_binop_rm<0x3C, "vpmaxsb", X86smax, v16i8, VR128,
6718                                   memopv2i64, i128mem, 0>, VEX_4V;
6719   defm VPMAXSD   : SS48I_binop_rm<0x3D, "vpmaxsd", X86smax, v4i32, VR128,
6720                                   memopv2i64, i128mem, 0>, VEX_4V;
6721   defm VPMAXUD   : SS48I_binop_rm<0x3F, "vpmaxud", X86umax, v4i32, VR128,
6722                                   memopv2i64, i128mem, 0>, VEX_4V;
6723   defm VPMAXUW   : SS48I_binop_rm<0x3E, "vpmaxuw", X86umax, v8i16, VR128,
6724                                   memopv2i64, i128mem, 0>, VEX_4V;
6725   defm VPMULDQ   : SS41I_binop_rm_int<0x28, "vpmuldq",   int_x86_sse41_pmuldq,
6726                                                          0>, VEX_4V;
6727 }
6728
6729 let Predicates = [HasAVX2] in {
6730   let isCommutable = 0 in
6731   defm VPACKUSDW : SS41I_binop_rm_int_y<0x2B, "vpackusdw",
6732                                         int_x86_avx2_packusdw>, VEX_4V, VEX_L;
6733   defm VPMINSBY  : SS48I_binop_rm<0x38, "vpminsb", X86smin, v32i8, VR256,
6734                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6735   defm VPMINSDY  : SS48I_binop_rm<0x39, "vpminsd", X86smin, v8i32, VR256,
6736                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6737   defm VPMINUDY  : SS48I_binop_rm<0x3B, "vpminud", X86umin, v8i32, VR256,
6738                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6739   defm VPMINUWY  : SS48I_binop_rm<0x3A, "vpminuw", X86umin, v16i16, VR256,
6740                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6741   defm VPMAXSBY  : SS48I_binop_rm<0x3C, "vpmaxsb", X86smax, v32i8, VR256,
6742                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6743   defm VPMAXSDY  : SS48I_binop_rm<0x3D, "vpmaxsd", X86smax, v8i32, VR256,
6744                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6745   defm VPMAXUDY  : SS48I_binop_rm<0x3F, "vpmaxud", X86umax, v8i32, VR256,
6746                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6747   defm VPMAXUWY  : SS48I_binop_rm<0x3E, "vpmaxuw", X86umax, v16i16, VR256,
6748                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6749   defm VPMULDQ   : SS41I_binop_rm_int_y<0x28, "vpmuldq",
6750                                         int_x86_avx2_pmul_dq>, VEX_4V, VEX_L;
6751 }
6752
6753 let Constraints = "$src1 = $dst" in {
6754   let isCommutable = 0 in
6755   defm PACKUSDW : SS41I_binop_rm_int<0x2B, "packusdw", int_x86_sse41_packusdw>;
6756   defm PMINSB   : SS48I_binop_rm<0x38, "pminsb", X86smin, v16i8, VR128,
6757                                  memopv2i64, i128mem>;
6758   defm PMINSD   : SS48I_binop_rm<0x39, "pminsd", X86smin, v4i32, VR128,
6759                                  memopv2i64, i128mem>;
6760   defm PMINUD   : SS48I_binop_rm<0x3B, "pminud", X86umin, v4i32, VR128,
6761                                  memopv2i64, i128mem>;
6762   defm PMINUW   : SS48I_binop_rm<0x3A, "pminuw", X86umin, v8i16, VR128,
6763                                  memopv2i64, i128mem>;
6764   defm PMAXSB   : SS48I_binop_rm<0x3C, "pmaxsb", X86smax, v16i8, VR128,
6765                                  memopv2i64, i128mem>;
6766   defm PMAXSD   : SS48I_binop_rm<0x3D, "pmaxsd", X86smax, v4i32, VR128,
6767                                  memopv2i64, i128mem>;
6768   defm PMAXUD   : SS48I_binop_rm<0x3F, "pmaxud", X86umax, v4i32, VR128,
6769                                  memopv2i64, i128mem>;
6770   defm PMAXUW   : SS48I_binop_rm<0x3E, "pmaxuw", X86umax, v8i16, VR128,
6771                                  memopv2i64, i128mem>;
6772   defm PMULDQ   : SS41I_binop_rm_int<0x28, "pmuldq",   int_x86_sse41_pmuldq>;
6773 }
6774
6775 let Predicates = [HasAVX] in {
6776   defm VPMULLD  : SS48I_binop_rm<0x40, "vpmulld", mul, v4i32, VR128,
6777                                 memopv2i64, i128mem, 0>, VEX_4V;
6778   defm VPCMPEQQ : SS48I_binop_rm<0x29, "vpcmpeqq", X86pcmpeq, v2i64, VR128,
6779                                  memopv2i64, i128mem, 0>, VEX_4V;
6780 }
6781 let Predicates = [HasAVX2] in {
6782   defm VPMULLDY  : SS48I_binop_rm<0x40, "vpmulld", mul, v8i32, VR256,
6783                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6784   defm VPCMPEQQY : SS48I_binop_rm<0x29, "vpcmpeqq", X86pcmpeq, v4i64, VR256,
6785                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6786 }
6787
6788 let Constraints = "$src1 = $dst" in {
6789   defm PMULLD  : SS48I_binop_rm<0x40, "pmulld", mul, v4i32, VR128,
6790                                 memopv2i64, i128mem>;
6791   defm PCMPEQQ : SS48I_binop_rm<0x29, "pcmpeqq", X86pcmpeq, v2i64, VR128,
6792                                 memopv2i64, i128mem>;
6793 }
6794
6795 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
6796 multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
6797                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
6798                  X86MemOperand x86memop, bit Is2Addr = 1> {
6799   let isCommutable = 1 in
6800   def rri : SS4AIi8<opc, MRMSrcReg, (outs RC:$dst),
6801         (ins RC:$src1, RC:$src2, u32u8imm:$src3),
6802         !if(Is2Addr,
6803             !strconcat(OpcodeStr,
6804                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6805             !strconcat(OpcodeStr,
6806                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6807         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))]>,
6808         OpSize;
6809   def rmi : SS4AIi8<opc, MRMSrcMem, (outs RC:$dst),
6810         (ins RC:$src1, x86memop:$src2, u32u8imm:$src3),
6811         !if(Is2Addr,
6812             !strconcat(OpcodeStr,
6813                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6814             !strconcat(OpcodeStr,
6815                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6816         [(set RC:$dst,
6817           (IntId RC:$src1,
6818            (bitconvert (memop_frag addr:$src2)), imm:$src3))]>,
6819         OpSize;
6820 }
6821
6822 let Predicates = [HasAVX] in {
6823   let isCommutable = 0 in {
6824     let ExeDomain = SSEPackedSingle in {
6825     defm VBLENDPS : SS41I_binop_rmi_int<0x0C, "vblendps", int_x86_sse41_blendps,
6826                                         VR128, memopv4f32, f128mem, 0>, VEX_4V;
6827     defm VBLENDPSY : SS41I_binop_rmi_int<0x0C, "vblendps",
6828                                     int_x86_avx_blend_ps_256, VR256, memopv8f32,
6829                                     f256mem, 0>, VEX_4V, VEX_L;
6830     }
6831     let ExeDomain = SSEPackedDouble in {
6832     defm VBLENDPD : SS41I_binop_rmi_int<0x0D, "vblendpd", int_x86_sse41_blendpd,
6833                                         VR128, memopv2f64, f128mem, 0>, VEX_4V;
6834     defm VBLENDPDY : SS41I_binop_rmi_int<0x0D, "vblendpd",
6835                                      int_x86_avx_blend_pd_256,VR256, memopv4f64,
6836                                      f256mem, 0>, VEX_4V, VEX_L;
6837     }
6838   defm VPBLENDW : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_sse41_pblendw,
6839                                       VR128, memopv2i64, i128mem, 0>, VEX_4V;
6840   defm VMPSADBW : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_sse41_mpsadbw,
6841                                       VR128, memopv2i64, i128mem, 0>, VEX_4V;
6842   }
6843   let ExeDomain = SSEPackedSingle in
6844   defm VDPPS : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_sse41_dpps,
6845                                    VR128, memopv4f32, f128mem, 0>, VEX_4V;
6846   let ExeDomain = SSEPackedDouble in
6847   defm VDPPD : SS41I_binop_rmi_int<0x41, "vdppd", int_x86_sse41_dppd,
6848                                    VR128, memopv2f64, f128mem, 0>, VEX_4V;
6849   let ExeDomain = SSEPackedSingle in
6850   defm VDPPSY : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_avx_dp_ps_256,
6851                                   VR256, memopv8f32, i256mem, 0>, VEX_4V, VEX_L;
6852 }
6853
6854 let Predicates = [HasAVX2] in {
6855   let isCommutable = 0 in {
6856   defm VPBLENDWY : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_avx2_pblendw,
6857                                   VR256, memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6858   defm VMPSADBWY : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_avx2_mpsadbw,
6859                                   VR256, memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
6860   }
6861 }
6862
6863 let Constraints = "$src1 = $dst" in {
6864   let isCommutable = 0 in {
6865   let ExeDomain = SSEPackedSingle in
6866   defm BLENDPS : SS41I_binop_rmi_int<0x0C, "blendps", int_x86_sse41_blendps,
6867                                      VR128, memopv4f32, f128mem>;
6868   let ExeDomain = SSEPackedDouble in
6869   defm BLENDPD : SS41I_binop_rmi_int<0x0D, "blendpd", int_x86_sse41_blendpd,
6870                                      VR128, memopv2f64, f128mem>;
6871   defm PBLENDW : SS41I_binop_rmi_int<0x0E, "pblendw", int_x86_sse41_pblendw,
6872                                      VR128, memopv2i64, i128mem>;
6873   defm MPSADBW : SS41I_binop_rmi_int<0x42, "mpsadbw", int_x86_sse41_mpsadbw,
6874                                      VR128, memopv2i64, i128mem>;
6875   }
6876   let ExeDomain = SSEPackedSingle in
6877   defm DPPS : SS41I_binop_rmi_int<0x40, "dpps", int_x86_sse41_dpps,
6878                                   VR128, memopv4f32, f128mem>;
6879   let ExeDomain = SSEPackedDouble in
6880   defm DPPD : SS41I_binop_rmi_int<0x41, "dppd", int_x86_sse41_dppd,
6881                                   VR128, memopv2f64, f128mem>;
6882 }
6883
6884 /// SS41I_quaternary_int_avx - AVX SSE 4.1 with 4 operators
6885 multiclass SS41I_quaternary_int_avx<bits<8> opc, string OpcodeStr,
6886                                     RegisterClass RC, X86MemOperand x86memop,
6887                                     PatFrag mem_frag, Intrinsic IntId> {
6888   def rr : Ii8<opc, MRMSrcReg, (outs RC:$dst),
6889                   (ins RC:$src1, RC:$src2, RC:$src3),
6890                   !strconcat(OpcodeStr,
6891                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
6892                   [(set RC:$dst, (IntId RC:$src1, RC:$src2, RC:$src3))],
6893                   NoItinerary, SSEPackedInt>, OpSize, TA, VEX_4V, VEX_I8IMM;
6894
6895   def rm : Ii8<opc, MRMSrcMem, (outs RC:$dst),
6896                   (ins RC:$src1, x86memop:$src2, RC:$src3),
6897                   !strconcat(OpcodeStr,
6898                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
6899                   [(set RC:$dst,
6900                         (IntId RC:$src1, (bitconvert (mem_frag addr:$src2)),
6901                                RC:$src3))],
6902                   NoItinerary, SSEPackedInt>, OpSize, TA, VEX_4V, VEX_I8IMM;
6903 }
6904
6905 let Predicates = [HasAVX] in {
6906 let ExeDomain = SSEPackedDouble in {
6907 defm VBLENDVPD  : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR128, f128mem,
6908                                            memopv2f64, int_x86_sse41_blendvpd>;
6909 defm VBLENDVPDY : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR256, f256mem,
6910                                   memopv4f64, int_x86_avx_blendv_pd_256>, VEX_L;
6911 } // ExeDomain = SSEPackedDouble
6912 let ExeDomain = SSEPackedSingle in {
6913 defm VBLENDVPS  : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR128, f128mem,
6914                                            memopv4f32, int_x86_sse41_blendvps>;
6915 defm VBLENDVPSY : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR256, f256mem,
6916                                   memopv8f32, int_x86_avx_blendv_ps_256>, VEX_L;
6917 } // ExeDomain = SSEPackedSingle
6918 defm VPBLENDVB  : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR128, i128mem,
6919                                            memopv2i64, int_x86_sse41_pblendvb>;
6920 }
6921
6922 let Predicates = [HasAVX2] in {
6923 defm VPBLENDVBY : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR256, i256mem,
6924                                       memopv4i64, int_x86_avx2_pblendvb>, VEX_L;
6925 }
6926
6927 let Predicates = [HasAVX] in {
6928   def : Pat<(v16i8 (vselect (v16i8 VR128:$mask), (v16i8 VR128:$src1),
6929                             (v16i8 VR128:$src2))),
6930             (VPBLENDVBrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6931   def : Pat<(v4i32 (vselect (v4i32 VR128:$mask), (v4i32 VR128:$src1),
6932                             (v4i32 VR128:$src2))),
6933             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6934   def : Pat<(v4f32 (vselect (v4i32 VR128:$mask), (v4f32 VR128:$src1),
6935                             (v4f32 VR128:$src2))),
6936             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6937   def : Pat<(v2i64 (vselect (v2i64 VR128:$mask), (v2i64 VR128:$src1),
6938                             (v2i64 VR128:$src2))),
6939             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6940   def : Pat<(v2f64 (vselect (v2i64 VR128:$mask), (v2f64 VR128:$src1),
6941                             (v2f64 VR128:$src2))),
6942             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6943   def : Pat<(v8i32 (vselect (v8i32 VR256:$mask), (v8i32 VR256:$src1),
6944                             (v8i32 VR256:$src2))),
6945             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6946   def : Pat<(v8f32 (vselect (v8i32 VR256:$mask), (v8f32 VR256:$src1),
6947                             (v8f32 VR256:$src2))),
6948             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6949   def : Pat<(v4i64 (vselect (v4i64 VR256:$mask), (v4i64 VR256:$src1),
6950                             (v4i64 VR256:$src2))),
6951             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6952   def : Pat<(v4f64 (vselect (v4i64 VR256:$mask), (v4f64 VR256:$src1),
6953                             (v4f64 VR256:$src2))),
6954             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6955
6956   def : Pat<(v8f32 (X86Blendi (v8f32 VR256:$src1), (v8f32 VR256:$src2),
6957                                (imm:$mask))),
6958             (VBLENDPSYrri VR256:$src1, VR256:$src2, imm:$mask)>;
6959   def : Pat<(v4f64 (X86Blendi (v4f64 VR256:$src1), (v4f64 VR256:$src2),
6960                                (imm:$mask))),
6961             (VBLENDPDYrri VR256:$src1, VR256:$src2, imm:$mask)>;
6962
6963   def : Pat<(v8i16 (X86Blendi (v8i16 VR128:$src1), (v8i16 VR128:$src2),
6964                                (imm:$mask))),
6965             (VPBLENDWrri VR128:$src1, VR128:$src2, imm:$mask)>;
6966   def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$src1), (v4f32 VR128:$src2),
6967                                (imm:$mask))),
6968             (VBLENDPSrri VR128:$src1, VR128:$src2, imm:$mask)>;
6969   def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$src1), (v2f64 VR128:$src2),
6970                                (imm:$mask))),
6971             (VBLENDPDrri VR128:$src1, VR128:$src2, imm:$mask)>;
6972 }
6973
6974 let Predicates = [HasAVX2] in {
6975   def : Pat<(v32i8 (vselect (v32i8 VR256:$mask), (v32i8 VR256:$src1),
6976                             (v32i8 VR256:$src2))),
6977             (VPBLENDVBYrr VR256:$src1, VR256:$src2, VR256:$mask)>;
6978   def : Pat<(v16i16 (X86Blendi (v16i16 VR256:$src1), (v16i16 VR256:$src2),
6979                                (imm:$mask))),
6980             (VPBLENDWYrri VR256:$src1, VR256:$src2, imm:$mask)>;
6981 }
6982
6983 /// SS41I_ternary_int - SSE 4.1 ternary operator
6984 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
6985   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
6986                                X86MemOperand x86memop, Intrinsic IntId> {
6987     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6988                     (ins VR128:$src1, VR128:$src2),
6989                     !strconcat(OpcodeStr,
6990                      "\t{$src2, $dst|$dst, $src2}"),
6991                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))]>,
6992                     OpSize;
6993
6994     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6995                     (ins VR128:$src1, x86memop:$src2),
6996                     !strconcat(OpcodeStr,
6997                      "\t{$src2, $dst|$dst, $src2}"),
6998                     [(set VR128:$dst,
6999                       (IntId VR128:$src1,
7000                        (bitconvert (mem_frag addr:$src2)), XMM0))]>, OpSize;
7001   }
7002 }
7003
7004 let ExeDomain = SSEPackedDouble in
7005 defm BLENDVPD : SS41I_ternary_int<0x15, "blendvpd", memopv2f64, f128mem,
7006                                   int_x86_sse41_blendvpd>;
7007 let ExeDomain = SSEPackedSingle in
7008 defm BLENDVPS : SS41I_ternary_int<0x14, "blendvps", memopv4f32, f128mem,
7009                                   int_x86_sse41_blendvps>;
7010 defm PBLENDVB : SS41I_ternary_int<0x10, "pblendvb", memopv2i64, i128mem,
7011                                   int_x86_sse41_pblendvb>;
7012
7013 // Aliases with the implicit xmm0 argument
7014 def : InstAlias<"blendvpd\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}",
7015                 (BLENDVPDrr0 VR128:$dst, VR128:$src2)>;
7016 def : InstAlias<"blendvpd\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}",
7017                 (BLENDVPDrm0 VR128:$dst, f128mem:$src2)>;
7018 def : InstAlias<"blendvps\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}",
7019                 (BLENDVPSrr0 VR128:$dst, VR128:$src2)>;
7020 def : InstAlias<"blendvps\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}",
7021                 (BLENDVPSrm0 VR128:$dst, f128mem:$src2)>;
7022 def : InstAlias<"pblendvb\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}",
7023                 (PBLENDVBrr0 VR128:$dst, VR128:$src2)>;
7024 def : InstAlias<"pblendvb\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}",
7025                 (PBLENDVBrm0 VR128:$dst, i128mem:$src2)>;
7026
7027 let Predicates = [UseSSE41] in {
7028   def : Pat<(v16i8 (vselect (v16i8 XMM0), (v16i8 VR128:$src1),
7029                             (v16i8 VR128:$src2))),
7030             (PBLENDVBrr0 VR128:$src2, VR128:$src1)>;
7031   def : Pat<(v4i32 (vselect (v4i32 XMM0), (v4i32 VR128:$src1),
7032                             (v4i32 VR128:$src2))),
7033             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
7034   def : Pat<(v4f32 (vselect (v4i32 XMM0), (v4f32 VR128:$src1),
7035                             (v4f32 VR128:$src2))),
7036             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
7037   def : Pat<(v2i64 (vselect (v2i64 XMM0), (v2i64 VR128:$src1),
7038                             (v2i64 VR128:$src2))),
7039             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
7040   def : Pat<(v2f64 (vselect (v2i64 XMM0), (v2f64 VR128:$src1),
7041                             (v2f64 VR128:$src2))),
7042             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
7043
7044   def : Pat<(v8i16 (X86Blendi (v8i16 VR128:$src1), (v8i16 VR128:$src2),
7045                                (imm:$mask))),
7046             (PBLENDWrri VR128:$src1, VR128:$src2, imm:$mask)>;
7047   def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$src1), (v4f32 VR128:$src2),
7048                                (imm:$mask))),
7049             (BLENDPSrri VR128:$src1, VR128:$src2, imm:$mask)>;
7050   def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$src1), (v2f64 VR128:$src2),
7051                                (imm:$mask))),
7052             (BLENDPDrri VR128:$src1, VR128:$src2, imm:$mask)>;
7053
7054 }
7055
7056 let Predicates = [HasAVX] in
7057 def VMOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
7058                        "vmovntdqa\t{$src, $dst|$dst, $src}",
7059                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
7060                        OpSize, VEX;
7061 let Predicates = [HasAVX2] in
7062 def VMOVNTDQAYrm : SS48I<0x2A, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
7063                          "vmovntdqa\t{$src, $dst|$dst, $src}",
7064                          [(set VR256:$dst, (int_x86_avx2_movntdqa addr:$src))]>,
7065                          OpSize, VEX, VEX_L;
7066 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
7067                        "movntdqa\t{$src, $dst|$dst, $src}",
7068                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
7069                        OpSize;
7070
7071 //===----------------------------------------------------------------------===//
7072 // SSE4.2 - Compare Instructions
7073 //===----------------------------------------------------------------------===//
7074
7075 /// SS42I_binop_rm - Simple SSE 4.2 binary operator
7076 multiclass SS42I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
7077                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
7078                           X86MemOperand x86memop, bit Is2Addr = 1> {
7079   def rr : SS428I<opc, MRMSrcReg, (outs RC:$dst),
7080        (ins RC:$src1, RC:$src2),
7081        !if(Is2Addr,
7082            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7083            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7084        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>,
7085        OpSize;
7086   def rm : SS428I<opc, MRMSrcMem, (outs RC:$dst),
7087        (ins RC:$src1, x86memop:$src2),
7088        !if(Is2Addr,
7089            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7090            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7091        [(set RC:$dst,
7092          (OpVT (OpNode RC:$src1, (memop_frag addr:$src2))))]>, OpSize;
7093 }
7094
7095 let Predicates = [HasAVX] in
7096   defm VPCMPGTQ : SS42I_binop_rm<0x37, "vpcmpgtq", X86pcmpgt, v2i64, VR128,
7097                                  memopv2i64, i128mem, 0>, VEX_4V;
7098
7099 let Predicates = [HasAVX2] in
7100   defm VPCMPGTQY : SS42I_binop_rm<0x37, "vpcmpgtq", X86pcmpgt, v4i64, VR256,
7101                                   memopv4i64, i256mem, 0>, VEX_4V, VEX_L;
7102
7103 let Constraints = "$src1 = $dst" in
7104   defm PCMPGTQ : SS42I_binop_rm<0x37, "pcmpgtq", X86pcmpgt, v2i64, VR128,
7105                                 memopv2i64, i128mem>;
7106
7107 //===----------------------------------------------------------------------===//
7108 // SSE4.2 - String/text Processing Instructions
7109 //===----------------------------------------------------------------------===//
7110
7111 // Packed Compare Implicit Length Strings, Return Mask
7112 multiclass pseudo_pcmpistrm<string asm> {
7113   def REG : PseudoI<(outs VR128:$dst),
7114                     (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7115     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
7116                                                   imm:$src3))]>;
7117   def MEM : PseudoI<(outs VR128:$dst),
7118                     (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7119     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1,
7120                        (bc_v16i8 (memopv2i64 addr:$src2)), imm:$src3))]>;
7121 }
7122
7123 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7124   defm VPCMPISTRM128 : pseudo_pcmpistrm<"#VPCMPISTRM128">, Requires<[HasAVX]>;
7125   defm PCMPISTRM128 : pseudo_pcmpistrm<"#PCMPISTRM128">, Requires<[UseSSE42]>;
7126 }
7127
7128 multiclass pcmpistrm_SS42AI<string asm> {
7129   def rr : SS42AI<0x62, MRMSrcReg, (outs),
7130     (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7131     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7132     []>, OpSize;
7133   let mayLoad = 1 in
7134   def rm :SS42AI<0x62, MRMSrcMem, (outs),
7135     (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7136     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7137     []>, OpSize;
7138 }
7139
7140 let Defs = [XMM0, EFLAGS], neverHasSideEffects = 1 in {
7141   let Predicates = [HasAVX] in
7142   defm VPCMPISTRM128 : pcmpistrm_SS42AI<"vpcmpistrm">, VEX;
7143   defm PCMPISTRM128  : pcmpistrm_SS42AI<"pcmpistrm"> ;
7144 }
7145
7146 // Packed Compare Explicit Length Strings, Return Mask
7147 multiclass pseudo_pcmpestrm<string asm> {
7148   def REG : PseudoI<(outs VR128:$dst),
7149                     (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7150     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
7151                        VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7152   def MEM : PseudoI<(outs VR128:$dst),
7153                     (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7154     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128 VR128:$src1, EAX,
7155                        (bc_v16i8 (memopv2i64 addr:$src3)), EDX, imm:$src5))]>;
7156 }
7157
7158 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7159   defm VPCMPESTRM128 : pseudo_pcmpestrm<"#VPCMPESTRM128">, Requires<[HasAVX]>;
7160   defm PCMPESTRM128 : pseudo_pcmpestrm<"#PCMPESTRM128">, Requires<[UseSSE42]>;
7161 }
7162
7163 multiclass SS42AI_pcmpestrm<string asm> {
7164   def rr : SS42AI<0x60, MRMSrcReg, (outs),
7165     (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7166     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7167     []>, OpSize;
7168   let mayLoad = 1 in
7169   def rm : SS42AI<0x60, MRMSrcMem, (outs),
7170     (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7171     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7172     []>, OpSize;
7173 }
7174
7175 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX], neverHasSideEffects = 1 in {
7176   let Predicates = [HasAVX] in
7177   defm VPCMPESTRM128 : SS42AI_pcmpestrm<"vpcmpestrm">, VEX;
7178   defm PCMPESTRM128 :  SS42AI_pcmpestrm<"pcmpestrm">;
7179 }
7180
7181 // Packed Compare Implicit Length Strings, Return Index
7182 multiclass pseudo_pcmpistri<string asm> {
7183   def REG : PseudoI<(outs GR32:$dst),
7184                     (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7185     [(set GR32:$dst, EFLAGS,
7186       (X86pcmpistri VR128:$src1, VR128:$src2, imm:$src3))]>;
7187   def MEM : PseudoI<(outs GR32:$dst),
7188                     (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7189     [(set GR32:$dst, EFLAGS, (X86pcmpistri VR128:$src1,
7190                               (bc_v16i8 (memopv2i64 addr:$src2)), imm:$src3))]>;
7191 }
7192
7193 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7194   defm VPCMPISTRI : pseudo_pcmpistri<"#VPCMPISTRI">, Requires<[HasAVX]>;
7195   defm PCMPISTRI  : pseudo_pcmpistri<"#PCMPISTRI">, Requires<[UseSSE42]>;
7196 }
7197
7198 multiclass SS42AI_pcmpistri<string asm> {
7199   def rr : SS42AI<0x63, MRMSrcReg, (outs),
7200     (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7201     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7202     []>, OpSize;
7203   let mayLoad = 1 in
7204   def rm : SS42AI<0x63, MRMSrcMem, (outs),
7205     (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7206     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7207     []>, OpSize;
7208 }
7209
7210 let Defs = [ECX, EFLAGS], neverHasSideEffects = 1 in {
7211   let Predicates = [HasAVX] in
7212   defm VPCMPISTRI : SS42AI_pcmpistri<"vpcmpistri">, VEX;
7213   defm PCMPISTRI  : SS42AI_pcmpistri<"pcmpistri">;
7214 }
7215
7216 // Packed Compare Explicit Length Strings, Return Index
7217 multiclass pseudo_pcmpestri<string asm> {
7218   def REG : PseudoI<(outs GR32:$dst),
7219                     (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7220     [(set GR32:$dst, EFLAGS,
7221       (X86pcmpestri VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7222   def MEM : PseudoI<(outs GR32:$dst),
7223                     (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7224     [(set GR32:$dst, EFLAGS,
7225       (X86pcmpestri VR128:$src1, EAX, (bc_v16i8 (memopv2i64 addr:$src3)), EDX,
7226        imm:$src5))]>;
7227 }
7228
7229 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7230   defm VPCMPESTRI : pseudo_pcmpestri<"#VPCMPESTRI">, Requires<[HasAVX]>;
7231   defm PCMPESTRI  : pseudo_pcmpestri<"#PCMPESTRI">, Requires<[UseSSE42]>;
7232 }
7233
7234 multiclass SS42AI_pcmpestri<string asm> {
7235   def rr : SS42AI<0x61, MRMSrcReg, (outs),
7236     (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7237     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7238     []>, OpSize;
7239   let mayLoad = 1 in
7240   def rm : SS42AI<0x61, MRMSrcMem, (outs),
7241     (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7242     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7243     []>, OpSize;
7244 }
7245
7246 let Defs = [ECX, EFLAGS], Uses = [EAX, EDX], neverHasSideEffects = 1 in {
7247   let Predicates = [HasAVX] in
7248   defm VPCMPESTRI : SS42AI_pcmpestri<"vpcmpestri">, VEX;
7249   defm PCMPESTRI  : SS42AI_pcmpestri<"pcmpestri">;
7250 }
7251
7252 //===----------------------------------------------------------------------===//
7253 // SSE4.2 - CRC Instructions
7254 //===----------------------------------------------------------------------===//
7255
7256 // No CRC instructions have AVX equivalents
7257
7258 // crc intrinsic instruction
7259 // This set of instructions are only rm, the only difference is the size
7260 // of r and m.
7261 let Constraints = "$src1 = $dst" in {
7262   def CRC32r32m8  : SS42FI<0xF0, MRMSrcMem, (outs GR32:$dst),
7263                       (ins GR32:$src1, i8mem:$src2),
7264                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7265                        [(set GR32:$dst,
7266                          (int_x86_sse42_crc32_32_8 GR32:$src1,
7267                          (load addr:$src2)))]>;
7268   def CRC32r32r8  : SS42FI<0xF0, MRMSrcReg, (outs GR32:$dst),
7269                       (ins GR32:$src1, GR8:$src2),
7270                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7271                        [(set GR32:$dst,
7272                          (int_x86_sse42_crc32_32_8 GR32:$src1, GR8:$src2))]>;
7273   def CRC32r32m16  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
7274                       (ins GR32:$src1, i16mem:$src2),
7275                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
7276                        [(set GR32:$dst,
7277                          (int_x86_sse42_crc32_32_16 GR32:$src1,
7278                          (load addr:$src2)))]>,
7279                          OpSize;
7280   def CRC32r32r16  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
7281                       (ins GR32:$src1, GR16:$src2),
7282                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
7283                        [(set GR32:$dst,
7284                          (int_x86_sse42_crc32_32_16 GR32:$src1, GR16:$src2))]>,
7285                          OpSize;
7286   def CRC32r32m32  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
7287                       (ins GR32:$src1, i32mem:$src2),
7288                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
7289                        [(set GR32:$dst,
7290                          (int_x86_sse42_crc32_32_32 GR32:$src1,
7291                          (load addr:$src2)))]>;
7292   def CRC32r32r32  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
7293                       (ins GR32:$src1, GR32:$src2),
7294                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
7295                        [(set GR32:$dst,
7296                          (int_x86_sse42_crc32_32_32 GR32:$src1, GR32:$src2))]>;
7297   def CRC32r64m8  : SS42FI<0xF0, MRMSrcMem, (outs GR64:$dst),
7298                       (ins GR64:$src1, i8mem:$src2),
7299                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7300                        [(set GR64:$dst,
7301                          (int_x86_sse42_crc32_64_8 GR64:$src1,
7302                          (load addr:$src2)))]>,
7303                          REX_W;
7304   def CRC32r64r8  : SS42FI<0xF0, MRMSrcReg, (outs GR64:$dst),
7305                       (ins GR64:$src1, GR8:$src2),
7306                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7307                        [(set GR64:$dst,
7308                          (int_x86_sse42_crc32_64_8 GR64:$src1, GR8:$src2))]>,
7309                          REX_W;
7310   def CRC32r64m64  : SS42FI<0xF1, MRMSrcMem, (outs GR64:$dst),
7311                       (ins GR64:$src1, i64mem:$src2),
7312                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
7313                        [(set GR64:$dst,
7314                          (int_x86_sse42_crc32_64_64 GR64:$src1,
7315                          (load addr:$src2)))]>,
7316                          REX_W;
7317   def CRC32r64r64  : SS42FI<0xF1, MRMSrcReg, (outs GR64:$dst),
7318                       (ins GR64:$src1, GR64:$src2),
7319                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
7320                        [(set GR64:$dst,
7321                          (int_x86_sse42_crc32_64_64 GR64:$src1, GR64:$src2))]>,
7322                          REX_W;
7323 }
7324
7325 //===----------------------------------------------------------------------===//
7326 // AES-NI Instructions
7327 //===----------------------------------------------------------------------===//
7328
7329 multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr,
7330                               Intrinsic IntId128, bit Is2Addr = 1> {
7331   def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
7332        (ins VR128:$src1, VR128:$src2),
7333        !if(Is2Addr,
7334            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7335            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7336        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
7337        OpSize;
7338   def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
7339        (ins VR128:$src1, i128mem:$src2),
7340        !if(Is2Addr,
7341            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7342            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7343        [(set VR128:$dst,
7344          (IntId128 VR128:$src1, (memopv2i64 addr:$src2)))]>, OpSize;
7345 }
7346
7347 // Perform One Round of an AES Encryption/Decryption Flow
7348 let Predicates = [HasAVX, HasAES] in {
7349   defm VAESENC          : AESI_binop_rm_int<0xDC, "vaesenc",
7350                          int_x86_aesni_aesenc, 0>, VEX_4V;
7351   defm VAESENCLAST      : AESI_binop_rm_int<0xDD, "vaesenclast",
7352                          int_x86_aesni_aesenclast, 0>, VEX_4V;
7353   defm VAESDEC          : AESI_binop_rm_int<0xDE, "vaesdec",
7354                          int_x86_aesni_aesdec, 0>, VEX_4V;
7355   defm VAESDECLAST      : AESI_binop_rm_int<0xDF, "vaesdeclast",
7356                          int_x86_aesni_aesdeclast, 0>, VEX_4V;
7357 }
7358
7359 let Constraints = "$src1 = $dst" in {
7360   defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
7361                          int_x86_aesni_aesenc>;
7362   defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
7363                          int_x86_aesni_aesenclast>;
7364   defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
7365                          int_x86_aesni_aesdec>;
7366   defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
7367                          int_x86_aesni_aesdeclast>;
7368 }
7369
7370 // Perform the AES InvMixColumn Transformation
7371 let Predicates = [HasAVX, HasAES] in {
7372   def VAESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7373       (ins VR128:$src1),
7374       "vaesimc\t{$src1, $dst|$dst, $src1}",
7375       [(set VR128:$dst,
7376         (int_x86_aesni_aesimc VR128:$src1))]>,
7377       OpSize, VEX;
7378   def VAESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7379       (ins i128mem:$src1),
7380       "vaesimc\t{$src1, $dst|$dst, $src1}",
7381       [(set VR128:$dst, (int_x86_aesni_aesimc (memopv2i64 addr:$src1)))]>,
7382       OpSize, VEX;
7383 }
7384 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7385   (ins VR128:$src1),
7386   "aesimc\t{$src1, $dst|$dst, $src1}",
7387   [(set VR128:$dst,
7388     (int_x86_aesni_aesimc VR128:$src1))]>,
7389   OpSize;
7390 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7391   (ins i128mem:$src1),
7392   "aesimc\t{$src1, $dst|$dst, $src1}",
7393   [(set VR128:$dst, (int_x86_aesni_aesimc (memopv2i64 addr:$src1)))]>,
7394   OpSize;
7395
7396 // AES Round Key Generation Assist
7397 let Predicates = [HasAVX, HasAES] in {
7398   def VAESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7399       (ins VR128:$src1, i8imm:$src2),
7400       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7401       [(set VR128:$dst,
7402         (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7403       OpSize, VEX;
7404   def VAESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7405       (ins i128mem:$src1, i8imm:$src2),
7406       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7407       [(set VR128:$dst,
7408         (int_x86_aesni_aeskeygenassist (memopv2i64 addr:$src1), imm:$src2))]>,
7409       OpSize, VEX;
7410 }
7411 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7412   (ins VR128:$src1, i8imm:$src2),
7413   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7414   [(set VR128:$dst,
7415     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7416   OpSize;
7417 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7418   (ins i128mem:$src1, i8imm:$src2),
7419   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7420   [(set VR128:$dst,
7421     (int_x86_aesni_aeskeygenassist (memopv2i64 addr:$src1), imm:$src2))]>,
7422   OpSize;
7423
7424 //===----------------------------------------------------------------------===//
7425 // PCLMUL Instructions
7426 //===----------------------------------------------------------------------===//
7427
7428 // AVX carry-less Multiplication instructions
7429 def VPCLMULQDQrr : AVXPCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7430            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7431            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7432            [(set VR128:$dst,
7433              (int_x86_pclmulqdq VR128:$src1, VR128:$src2, imm:$src3))]>;
7434
7435 def VPCLMULQDQrm : AVXPCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7436            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7437            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7438            [(set VR128:$dst, (int_x86_pclmulqdq VR128:$src1,
7439                               (memopv2i64 addr:$src2), imm:$src3))]>;
7440
7441 // Carry-less Multiplication instructions
7442 let Constraints = "$src1 = $dst" in {
7443 def PCLMULQDQrr : PCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7444            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7445            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7446            [(set VR128:$dst,
7447              (int_x86_pclmulqdq VR128:$src1, VR128:$src2, imm:$src3))]>;
7448
7449 def PCLMULQDQrm : PCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7450            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7451            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7452            [(set VR128:$dst, (int_x86_pclmulqdq VR128:$src1,
7453                               (memopv2i64 addr:$src2), imm:$src3))]>;
7454 } // Constraints = "$src1 = $dst"
7455
7456
7457 multiclass pclmul_alias<string asm, int immop> {
7458   def : InstAlias<!strconcat("pclmul", asm, "dq {$src, $dst|$dst, $src}"),
7459                   (PCLMULQDQrr VR128:$dst, VR128:$src, immop)>;
7460
7461   def : InstAlias<!strconcat("pclmul", asm, "dq {$src, $dst|$dst, $src}"),
7462                   (PCLMULQDQrm VR128:$dst, i128mem:$src, immop)>;
7463
7464   def : InstAlias<!strconcat("vpclmul", asm,
7465                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7466                   (VPCLMULQDQrr VR128:$dst, VR128:$src1, VR128:$src2, immop)>;
7467
7468   def : InstAlias<!strconcat("vpclmul", asm,
7469                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7470                   (VPCLMULQDQrm VR128:$dst, VR128:$src1, i128mem:$src2, immop)>;
7471 }
7472 defm : pclmul_alias<"hqhq", 0x11>;
7473 defm : pclmul_alias<"hqlq", 0x01>;
7474 defm : pclmul_alias<"lqhq", 0x10>;
7475 defm : pclmul_alias<"lqlq", 0x00>;
7476
7477 //===----------------------------------------------------------------------===//
7478 // SSE4A Instructions
7479 //===----------------------------------------------------------------------===//
7480
7481 let Predicates = [HasSSE4A] in {
7482
7483 let Constraints = "$src = $dst" in {
7484 def EXTRQI : Ii8<0x78, MRM0r, (outs VR128:$dst),
7485                  (ins VR128:$src, i8imm:$len, i8imm:$idx),
7486                  "extrq\t{$idx, $len, $src|$src, $len, $idx}",
7487                  [(set VR128:$dst, (int_x86_sse4a_extrqi VR128:$src, imm:$len,
7488                                     imm:$idx))]>, TB, OpSize;
7489 def EXTRQ  : I<0x79, MRMSrcReg, (outs VR128:$dst),
7490               (ins VR128:$src, VR128:$mask),
7491               "extrq\t{$mask, $src|$src, $mask}",
7492               [(set VR128:$dst, (int_x86_sse4a_extrq VR128:$src,
7493                                  VR128:$mask))]>, TB, OpSize;
7494
7495 def INSERTQI : Ii8<0x78, MRMSrcReg, (outs VR128:$dst),
7496                    (ins VR128:$src, VR128:$src2, i8imm:$len, i8imm:$idx),
7497                    "insertq\t{$idx, $len, $src2, $src|$src, $src2, $len, $idx}",
7498                    [(set VR128:$dst, (int_x86_sse4a_insertqi VR128:$src,
7499                                       VR128:$src2, imm:$len, imm:$idx))]>, XD;
7500 def INSERTQ  : I<0x79, MRMSrcReg, (outs VR128:$dst),
7501                  (ins VR128:$src, VR128:$mask),
7502                  "insertq\t{$mask, $src|$src, $mask}",
7503                  [(set VR128:$dst, (int_x86_sse4a_insertq VR128:$src,
7504                                     VR128:$mask))]>, XD;
7505 }
7506
7507 def MOVNTSS : I<0x2B, MRMDestMem, (outs), (ins f32mem:$dst, VR128:$src),
7508                 "movntss\t{$src, $dst|$dst, $src}",
7509                 [(int_x86_sse4a_movnt_ss addr:$dst, VR128:$src)]>, XS;
7510
7511 def MOVNTSD : I<0x2B, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
7512                 "movntsd\t{$src, $dst|$dst, $src}",
7513                 [(int_x86_sse4a_movnt_sd addr:$dst, VR128:$src)]>, XD;
7514 }
7515
7516 //===----------------------------------------------------------------------===//
7517 // AVX Instructions
7518 //===----------------------------------------------------------------------===//
7519
7520 //===----------------------------------------------------------------------===//
7521 // VBROADCAST - Load from memory and broadcast to all elements of the
7522 //              destination operand
7523 //
7524 class avx_broadcast<bits<8> opc, string OpcodeStr, RegisterClass RC,
7525                     X86MemOperand x86memop, Intrinsic Int> :
7526   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7527         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7528         [(set RC:$dst, (Int addr:$src))]>, VEX;
7529
7530 // AVX2 adds register forms
7531 class avx2_broadcast_reg<bits<8> opc, string OpcodeStr, RegisterClass RC,
7532                          Intrinsic Int> :
7533   AVX28I<opc, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
7534          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7535          [(set RC:$dst, (Int VR128:$src))]>, VEX;
7536
7537 let ExeDomain = SSEPackedSingle in {
7538   def VBROADCASTSSrm  : avx_broadcast<0x18, "vbroadcastss", VR128, f32mem,
7539                                       int_x86_avx_vbroadcast_ss>;
7540   def VBROADCASTSSYrm : avx_broadcast<0x18, "vbroadcastss", VR256, f32mem,
7541                                       int_x86_avx_vbroadcast_ss_256>, VEX_L;
7542 }
7543 let ExeDomain = SSEPackedDouble in
7544 def VBROADCASTSDYrm  : avx_broadcast<0x19, "vbroadcastsd", VR256, f64mem,
7545                                     int_x86_avx_vbroadcast_sd_256>, VEX_L;
7546 def VBROADCASTF128 : avx_broadcast<0x1A, "vbroadcastf128", VR256, f128mem,
7547                                    int_x86_avx_vbroadcastf128_pd_256>, VEX_L;
7548
7549 let ExeDomain = SSEPackedSingle in {
7550   def VBROADCASTSSrr  : avx2_broadcast_reg<0x18, "vbroadcastss", VR128,
7551                                            int_x86_avx2_vbroadcast_ss_ps>;
7552   def VBROADCASTSSYrr : avx2_broadcast_reg<0x18, "vbroadcastss", VR256,
7553                                       int_x86_avx2_vbroadcast_ss_ps_256>, VEX_L;
7554 }
7555 let ExeDomain = SSEPackedDouble in
7556 def VBROADCASTSDYrr  : avx2_broadcast_reg<0x19, "vbroadcastsd", VR256,
7557                                       int_x86_avx2_vbroadcast_sd_pd_256>, VEX_L;
7558
7559 let Predicates = [HasAVX2] in
7560 def VBROADCASTI128 : avx_broadcast<0x5A, "vbroadcasti128", VR256, i128mem,
7561                                    int_x86_avx2_vbroadcasti128>, VEX_L;
7562
7563 let Predicates = [HasAVX] in
7564 def : Pat<(int_x86_avx_vbroadcastf128_ps_256 addr:$src),
7565           (VBROADCASTF128 addr:$src)>;
7566
7567
7568 //===----------------------------------------------------------------------===//
7569 // VINSERTF128 - Insert packed floating-point values
7570 //
7571 let neverHasSideEffects = 1, ExeDomain = SSEPackedSingle in {
7572 def VINSERTF128rr : AVXAIi8<0x18, MRMSrcReg, (outs VR256:$dst),
7573           (ins VR256:$src1, VR128:$src2, i8imm:$src3),
7574           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7575           []>, VEX_4V, VEX_L;
7576 let mayLoad = 1 in
7577 def VINSERTF128rm : AVXAIi8<0x18, MRMSrcMem, (outs VR256:$dst),
7578           (ins VR256:$src1, f128mem:$src2, i8imm:$src3),
7579           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7580           []>, VEX_4V, VEX_L;
7581 }
7582
7583 let Predicates = [HasAVX] in {
7584 def : Pat<(vinsertf128_insert:$ins (v8f32 VR256:$src1), (v4f32 VR128:$src2),
7585                                    (iPTR imm)),
7586           (VINSERTF128rr VR256:$src1, VR128:$src2,
7587                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7588 def : Pat<(vinsertf128_insert:$ins (v4f64 VR256:$src1), (v2f64 VR128:$src2),
7589                                    (iPTR imm)),
7590           (VINSERTF128rr VR256:$src1, VR128:$src2,
7591                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7592
7593 def : Pat<(vinsertf128_insert:$ins (v8f32 VR256:$src1), (memopv4f32 addr:$src2),
7594                                    (iPTR imm)),
7595           (VINSERTF128rm VR256:$src1, addr:$src2,
7596                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7597 def : Pat<(vinsertf128_insert:$ins (v4f64 VR256:$src1), (memopv2f64 addr:$src2),
7598                                    (iPTR imm)),
7599           (VINSERTF128rm VR256:$src1, addr:$src2,
7600                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7601 }
7602
7603 let Predicates = [HasAVX1Only] in {
7604 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
7605                                    (iPTR imm)),
7606           (VINSERTF128rr VR256:$src1, VR128:$src2,
7607                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7608 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
7609                                    (iPTR imm)),
7610           (VINSERTF128rr VR256:$src1, VR128:$src2,
7611                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7612 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
7613                                    (iPTR imm)),
7614           (VINSERTF128rr VR256:$src1, VR128:$src2,
7615                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7616 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
7617                                    (iPTR imm)),
7618           (VINSERTF128rr VR256:$src1, VR128:$src2,
7619                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7620
7621 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (memopv2i64 addr:$src2),
7622                                    (iPTR imm)),
7623           (VINSERTF128rm VR256:$src1, addr:$src2,
7624                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7625 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1),
7626                                    (bc_v4i32 (memopv2i64 addr:$src2)),
7627                                    (iPTR imm)),
7628           (VINSERTF128rm VR256:$src1, addr:$src2,
7629                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7630 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1),
7631                                    (bc_v16i8 (memopv2i64 addr:$src2)),
7632                                    (iPTR imm)),
7633           (VINSERTF128rm VR256:$src1, addr:$src2,
7634                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7635 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1),
7636                                    (bc_v8i16 (memopv2i64 addr:$src2)),
7637                                    (iPTR imm)),
7638           (VINSERTF128rm VR256:$src1, addr:$src2,
7639                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7640 }
7641
7642 //===----------------------------------------------------------------------===//
7643 // VEXTRACTF128 - Extract packed floating-point values
7644 //
7645 let neverHasSideEffects = 1, ExeDomain = SSEPackedSingle in {
7646 def VEXTRACTF128rr : AVXAIi8<0x19, MRMDestReg, (outs VR128:$dst),
7647           (ins VR256:$src1, i8imm:$src2),
7648           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7649           []>, VEX, VEX_L;
7650 let mayStore = 1 in
7651 def VEXTRACTF128mr : AVXAIi8<0x19, MRMDestMem, (outs),
7652           (ins f128mem:$dst, VR256:$src1, i8imm:$src2),
7653           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7654           []>, VEX, VEX_L;
7655 }
7656
7657 // AVX1 patterns
7658 let Predicates = [HasAVX] in {
7659 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
7660           (v4f32 (VEXTRACTF128rr
7661                     (v8f32 VR256:$src1),
7662                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7663 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
7664           (v2f64 (VEXTRACTF128rr
7665                     (v4f64 VR256:$src1),
7666                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7667
7668 def : Pat<(alignedstore (v4f32 (vextractf128_extract:$ext (v8f32 VR256:$src1),
7669                                 (iPTR imm))), addr:$dst),
7670           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7671            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
7672 def : Pat<(alignedstore (v2f64 (vextractf128_extract:$ext (v4f64 VR256:$src1),
7673                                 (iPTR imm))), addr:$dst),
7674           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7675            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
7676 }
7677
7678 let Predicates = [HasAVX1Only] in {
7679 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
7680           (v2i64 (VEXTRACTF128rr
7681                   (v4i64 VR256:$src1),
7682                   (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7683 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
7684           (v4i32 (VEXTRACTF128rr
7685                   (v8i32 VR256:$src1),
7686                   (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7687 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
7688           (v8i16 (VEXTRACTF128rr
7689                   (v16i16 VR256:$src1),
7690                   (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7691 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
7692           (v16i8 (VEXTRACTF128rr
7693                   (v32i8 VR256:$src1),
7694                   (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7695
7696 def : Pat<(alignedstore (v2i64 (vextractf128_extract:$ext (v4i64 VR256:$src1),
7697                                 (iPTR imm))), addr:$dst),
7698           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7699            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
7700 def : Pat<(alignedstore (v4i32 (vextractf128_extract:$ext (v8i32 VR256:$src1),
7701                                 (iPTR imm))), addr:$dst),
7702           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7703            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
7704 def : Pat<(alignedstore (v8i16 (vextractf128_extract:$ext (v16i16 VR256:$src1),
7705                                 (iPTR imm))), addr:$dst),
7706           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7707            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
7708 def : Pat<(alignedstore (v16i8 (vextractf128_extract:$ext (v32i8 VR256:$src1),
7709                                 (iPTR imm))), addr:$dst),
7710           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7711            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
7712 }
7713
7714 //===----------------------------------------------------------------------===//
7715 // VMASKMOV - Conditional SIMD Packed Loads and Stores
7716 //
7717 multiclass avx_movmask_rm<bits<8> opc_rm, bits<8> opc_mr, string OpcodeStr,
7718                           Intrinsic IntLd, Intrinsic IntLd256,
7719                           Intrinsic IntSt, Intrinsic IntSt256> {
7720   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs VR128:$dst),
7721              (ins VR128:$src1, f128mem:$src2),
7722              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7723              [(set VR128:$dst, (IntLd addr:$src2, VR128:$src1))]>,
7724              VEX_4V;
7725   def Yrm : AVX8I<opc_rm, MRMSrcMem, (outs VR256:$dst),
7726              (ins VR256:$src1, f256mem:$src2),
7727              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7728              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
7729              VEX_4V, VEX_L;
7730   def mr  : AVX8I<opc_mr, MRMDestMem, (outs),
7731              (ins f128mem:$dst, VR128:$src1, VR128:$src2),
7732              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7733              [(IntSt addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
7734   def Ymr : AVX8I<opc_mr, MRMDestMem, (outs),
7735              (ins f256mem:$dst, VR256:$src1, VR256:$src2),
7736              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7737              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V, VEX_L;
7738 }
7739
7740 let ExeDomain = SSEPackedSingle in
7741 defm VMASKMOVPS : avx_movmask_rm<0x2C, 0x2E, "vmaskmovps",
7742                                  int_x86_avx_maskload_ps,
7743                                  int_x86_avx_maskload_ps_256,
7744                                  int_x86_avx_maskstore_ps,
7745                                  int_x86_avx_maskstore_ps_256>;
7746 let ExeDomain = SSEPackedDouble in
7747 defm VMASKMOVPD : avx_movmask_rm<0x2D, 0x2F, "vmaskmovpd",
7748                                  int_x86_avx_maskload_pd,
7749                                  int_x86_avx_maskload_pd_256,
7750                                  int_x86_avx_maskstore_pd,
7751                                  int_x86_avx_maskstore_pd_256>;
7752
7753 //===----------------------------------------------------------------------===//
7754 // VPERMIL - Permute Single and Double Floating-Point Values
7755 //
7756 multiclass avx_permil<bits<8> opc_rm, bits<8> opc_rmi, string OpcodeStr,
7757                       RegisterClass RC, X86MemOperand x86memop_f,
7758                       X86MemOperand x86memop_i, PatFrag i_frag,
7759                       Intrinsic IntVar, ValueType vt> {
7760   def rr  : AVX8I<opc_rm, MRMSrcReg, (outs RC:$dst),
7761              (ins RC:$src1, RC:$src2),
7762              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7763              [(set RC:$dst, (IntVar RC:$src1, RC:$src2))]>, VEX_4V;
7764   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs RC:$dst),
7765              (ins RC:$src1, x86memop_i:$src2),
7766              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7767              [(set RC:$dst, (IntVar RC:$src1,
7768                              (bitconvert (i_frag addr:$src2))))]>, VEX_4V;
7769
7770   def ri  : AVXAIi8<opc_rmi, MRMSrcReg, (outs RC:$dst),
7771              (ins RC:$src1, i8imm:$src2),
7772              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7773              [(set RC:$dst, (vt (X86VPermilp RC:$src1, (i8 imm:$src2))))]>, VEX;
7774   def mi  : AVXAIi8<opc_rmi, MRMSrcMem, (outs RC:$dst),
7775              (ins x86memop_f:$src1, i8imm:$src2),
7776              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7777              [(set RC:$dst,
7778                (vt (X86VPermilp (memop addr:$src1), (i8 imm:$src2))))]>, VEX;
7779 }
7780
7781 let ExeDomain = SSEPackedSingle in {
7782   defm VPERMILPS  : avx_permil<0x0C, 0x04, "vpermilps", VR128, f128mem, i128mem,
7783                                memopv2i64, int_x86_avx_vpermilvar_ps, v4f32>;
7784   defm VPERMILPSY : avx_permil<0x0C, 0x04, "vpermilps", VR256, f256mem, i256mem,
7785                        memopv4i64, int_x86_avx_vpermilvar_ps_256, v8f32>, VEX_L;
7786 }
7787 let ExeDomain = SSEPackedDouble in {
7788   defm VPERMILPD  : avx_permil<0x0D, 0x05, "vpermilpd", VR128, f128mem, i128mem,
7789                                memopv2i64, int_x86_avx_vpermilvar_pd, v2f64>;
7790   defm VPERMILPDY : avx_permil<0x0D, 0x05, "vpermilpd", VR256, f256mem, i256mem,
7791                        memopv4i64, int_x86_avx_vpermilvar_pd_256, v4f64>, VEX_L;
7792 }
7793
7794 let Predicates = [HasAVX] in {
7795 def : Pat<(v8i32 (X86VPermilp VR256:$src1, (i8 imm:$imm))),
7796           (VPERMILPSYri VR256:$src1, imm:$imm)>;
7797 def : Pat<(v4i64 (X86VPermilp VR256:$src1, (i8 imm:$imm))),
7798           (VPERMILPDYri VR256:$src1, imm:$imm)>;
7799 def : Pat<(v8i32 (X86VPermilp (bc_v8i32 (memopv4i64 addr:$src1)),
7800                                (i8 imm:$imm))),
7801           (VPERMILPSYmi addr:$src1, imm:$imm)>;
7802 def : Pat<(v4i64 (X86VPermilp (memopv4i64 addr:$src1), (i8 imm:$imm))),
7803           (VPERMILPDYmi addr:$src1, imm:$imm)>;
7804
7805 def : Pat<(v2i64 (X86VPermilp VR128:$src1, (i8 imm:$imm))),
7806           (VPERMILPDri VR128:$src1, imm:$imm)>;
7807 def : Pat<(v2i64 (X86VPermilp (memopv2i64 addr:$src1), (i8 imm:$imm))),
7808           (VPERMILPDmi addr:$src1, imm:$imm)>;
7809 }
7810
7811 //===----------------------------------------------------------------------===//
7812 // VPERM2F128 - Permute Floating-Point Values in 128-bit chunks
7813 //
7814 let ExeDomain = SSEPackedSingle in {
7815 def VPERM2F128rr : AVXAIi8<0x06, MRMSrcReg, (outs VR256:$dst),
7816           (ins VR256:$src1, VR256:$src2, i8imm:$src3),
7817           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7818           [(set VR256:$dst, (v8f32 (X86VPerm2x128 VR256:$src1, VR256:$src2,
7819                               (i8 imm:$src3))))]>, VEX_4V, VEX_L;
7820 def VPERM2F128rm : AVXAIi8<0x06, MRMSrcMem, (outs VR256:$dst),
7821           (ins VR256:$src1, f256mem:$src2, i8imm:$src3),
7822           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7823           [(set VR256:$dst, (X86VPerm2x128 VR256:$src1, (memopv8f32 addr:$src2),
7824                              (i8 imm:$src3)))]>, VEX_4V, VEX_L;
7825 }
7826
7827 let Predicates = [HasAVX] in {
7828 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7829           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7830 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1,
7831                   (memopv4f64 addr:$src2), (i8 imm:$imm))),
7832           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7833 }
7834
7835 let Predicates = [HasAVX1Only] in {
7836 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7837           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7838 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7839           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7840 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7841           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7842 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7843           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7844
7845 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1,
7846                   (bc_v8i32 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7847           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7848 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1,
7849                   (memopv4i64 addr:$src2), (i8 imm:$imm))),
7850           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7851 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1,
7852                   (bc_v32i8 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7853           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7854 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
7855                   (bc_v16i16 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7856           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7857 }
7858
7859 //===----------------------------------------------------------------------===//
7860 // VZERO - Zero YMM registers
7861 //
7862 let Defs = [YMM0, YMM1, YMM2, YMM3, YMM4, YMM5, YMM6, YMM7,
7863             YMM8, YMM9, YMM10, YMM11, YMM12, YMM13, YMM14, YMM15] in {
7864   // Zero All YMM registers
7865   def VZEROALL : I<0x77, RawFrm, (outs), (ins), "vzeroall",
7866                   [(int_x86_avx_vzeroall)]>, TB, VEX, VEX_L, Requires<[HasAVX]>;
7867
7868   // Zero Upper bits of YMM registers
7869   def VZEROUPPER : I<0x77, RawFrm, (outs), (ins), "vzeroupper",
7870                      [(int_x86_avx_vzeroupper)]>, TB, VEX, Requires<[HasAVX]>;
7871 }
7872
7873 //===----------------------------------------------------------------------===//
7874 // Half precision conversion instructions
7875 //===----------------------------------------------------------------------===//
7876 multiclass f16c_ph2ps<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
7877   def rr : I<0x13, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
7878              "vcvtph2ps\t{$src, $dst|$dst, $src}",
7879              [(set RC:$dst, (Int VR128:$src))]>,
7880              T8, OpSize, VEX;
7881   let neverHasSideEffects = 1, mayLoad = 1 in
7882   def rm : I<0x13, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7883              "vcvtph2ps\t{$src, $dst|$dst, $src}", []>, T8, OpSize, VEX;
7884 }
7885
7886 multiclass f16c_ps2ph<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
7887   def rr : Ii8<0x1D, MRMDestReg, (outs VR128:$dst),
7888                (ins RC:$src1, i32i8imm:$src2),
7889                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7890                [(set VR128:$dst, (Int RC:$src1, imm:$src2))]>,
7891                TA, OpSize, VEX;
7892   let neverHasSideEffects = 1, mayStore = 1 in
7893   def mr : Ii8<0x1D, MRMDestMem, (outs),
7894                (ins x86memop:$dst, RC:$src1, i32i8imm:$src2),
7895                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
7896                TA, OpSize, VEX;
7897 }
7898
7899 let Predicates = [HasAVX, HasF16C] in {
7900   defm VCVTPH2PS  : f16c_ph2ps<VR128, f64mem, int_x86_vcvtph2ps_128>;
7901   defm VCVTPH2PSY : f16c_ph2ps<VR256, f128mem, int_x86_vcvtph2ps_256>, VEX_L;
7902   defm VCVTPS2PH  : f16c_ps2ph<VR128, f64mem, int_x86_vcvtps2ph_128>;
7903   defm VCVTPS2PHY : f16c_ps2ph<VR256, f128mem, int_x86_vcvtps2ph_256>, VEX_L;
7904 }
7905
7906 //===----------------------------------------------------------------------===//
7907 // AVX2 Instructions
7908 //===----------------------------------------------------------------------===//
7909
7910 /// AVX2_binop_rmi_int - AVX2 binary operator with 8-bit immediate
7911 multiclass AVX2_binop_rmi_int<bits<8> opc, string OpcodeStr,
7912                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
7913                  X86MemOperand x86memop> {
7914   let isCommutable = 1 in
7915   def rri : AVX2AIi8<opc, MRMSrcReg, (outs RC:$dst),
7916         (ins RC:$src1, RC:$src2, u32u8imm:$src3),
7917         !strconcat(OpcodeStr,
7918             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7919         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))]>,
7920         VEX_4V;
7921   def rmi : AVX2AIi8<opc, MRMSrcMem, (outs RC:$dst),
7922         (ins RC:$src1, x86memop:$src2, u32u8imm:$src3),
7923         !strconcat(OpcodeStr,
7924             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7925         [(set RC:$dst,
7926           (IntId RC:$src1,
7927            (bitconvert (memop_frag addr:$src2)), imm:$src3))]>,
7928         VEX_4V;
7929 }
7930
7931 let isCommutable = 0 in {
7932 defm VPBLENDD : AVX2_binop_rmi_int<0x02, "vpblendd", int_x86_avx2_pblendd_128,
7933                                    VR128, memopv2i64, i128mem>;
7934 defm VPBLENDDY : AVX2_binop_rmi_int<0x02, "vpblendd", int_x86_avx2_pblendd_256,
7935                                     VR256, memopv4i64, i256mem>, VEX_L;
7936 }
7937
7938 def : Pat<(v4i32 (X86Blendi (v4i32 VR128:$src1), (v4i32 VR128:$src2),
7939                   imm:$mask)),
7940           (VPBLENDDrri VR128:$src1, VR128:$src2, imm:$mask)>;
7941 def : Pat<(v8i32 (X86Blendi (v8i32 VR256:$src1), (v8i32 VR256:$src2),
7942                   imm:$mask)),
7943           (VPBLENDDYrri VR256:$src1, VR256:$src2, imm:$mask)>;
7944
7945 //===----------------------------------------------------------------------===//
7946 // VPBROADCAST - Load from memory and broadcast to all elements of the
7947 //               destination operand
7948 //
7949 multiclass avx2_broadcast<bits<8> opc, string OpcodeStr,
7950                           X86MemOperand x86memop, PatFrag ld_frag,
7951                           Intrinsic Int128, Intrinsic Int256> {
7952   def rr : AVX28I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
7953                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7954                   [(set VR128:$dst, (Int128 VR128:$src))]>, VEX;
7955   def rm : AVX28I<opc, MRMSrcMem, (outs VR128:$dst), (ins x86memop:$src),
7956                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7957                   [(set VR128:$dst,
7958                     (Int128 (scalar_to_vector (ld_frag addr:$src))))]>, VEX;
7959   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
7960                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7961                    [(set VR256:$dst, (Int256 VR128:$src))]>, VEX, VEX_L;
7962   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst), (ins x86memop:$src),
7963                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7964                    [(set VR256:$dst,
7965                     (Int256 (scalar_to_vector (ld_frag addr:$src))))]>,
7966                    VEX, VEX_L;
7967 }
7968
7969 defm VPBROADCASTB  : avx2_broadcast<0x78, "vpbroadcastb", i8mem, loadi8,
7970                                     int_x86_avx2_pbroadcastb_128,
7971                                     int_x86_avx2_pbroadcastb_256>;
7972 defm VPBROADCASTW  : avx2_broadcast<0x79, "vpbroadcastw", i16mem, loadi16,
7973                                     int_x86_avx2_pbroadcastw_128,
7974                                     int_x86_avx2_pbroadcastw_256>;
7975 defm VPBROADCASTD  : avx2_broadcast<0x58, "vpbroadcastd", i32mem, loadi32,
7976                                     int_x86_avx2_pbroadcastd_128,
7977                                     int_x86_avx2_pbroadcastd_256>;
7978 defm VPBROADCASTQ  : avx2_broadcast<0x59, "vpbroadcastq", i64mem, loadi64,
7979                                     int_x86_avx2_pbroadcastq_128,
7980                                     int_x86_avx2_pbroadcastq_256>;
7981
7982 let Predicates = [HasAVX2] in {
7983   def : Pat<(v16i8 (X86VBroadcast (loadi8 addr:$src))),
7984           (VPBROADCASTBrm addr:$src)>;
7985   def : Pat<(v32i8 (X86VBroadcast (loadi8 addr:$src))),
7986           (VPBROADCASTBYrm addr:$src)>;
7987   def : Pat<(v8i16 (X86VBroadcast (loadi16 addr:$src))),
7988           (VPBROADCASTWrm addr:$src)>;
7989   def : Pat<(v16i16 (X86VBroadcast (loadi16 addr:$src))),
7990           (VPBROADCASTWYrm addr:$src)>;
7991   def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
7992           (VPBROADCASTDrm addr:$src)>;
7993   def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
7994           (VPBROADCASTDYrm addr:$src)>;
7995   def : Pat<(v2i64 (X86VBroadcast (loadi64 addr:$src))),
7996           (VPBROADCASTQrm addr:$src)>;
7997   def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
7998           (VPBROADCASTQYrm addr:$src)>;
7999
8000   def : Pat<(v16i8 (X86VBroadcast (v16i8 VR128:$src))),
8001           (VPBROADCASTBrr VR128:$src)>;
8002   def : Pat<(v32i8 (X86VBroadcast (v16i8 VR128:$src))),
8003           (VPBROADCASTBYrr VR128:$src)>;
8004   def : Pat<(v8i16 (X86VBroadcast (v8i16 VR128:$src))),
8005           (VPBROADCASTWrr VR128:$src)>;
8006   def : Pat<(v16i16 (X86VBroadcast (v8i16 VR128:$src))),
8007           (VPBROADCASTWYrr VR128:$src)>;
8008   def : Pat<(v4i32 (X86VBroadcast (v4i32 VR128:$src))),
8009           (VPBROADCASTDrr VR128:$src)>;
8010   def : Pat<(v8i32 (X86VBroadcast (v4i32 VR128:$src))),
8011           (VPBROADCASTDYrr VR128:$src)>;
8012   def : Pat<(v2i64 (X86VBroadcast (v2i64 VR128:$src))),
8013           (VPBROADCASTQrr VR128:$src)>;
8014   def : Pat<(v4i64 (X86VBroadcast (v2i64 VR128:$src))),
8015           (VPBROADCASTQYrr VR128:$src)>;
8016   def : Pat<(v4f32 (X86VBroadcast (v4f32 VR128:$src))),
8017           (VBROADCASTSSrr VR128:$src)>;
8018   def : Pat<(v8f32 (X86VBroadcast (v4f32 VR128:$src))),
8019           (VBROADCASTSSYrr VR128:$src)>;
8020   def : Pat<(v2f64 (X86VBroadcast (v2f64 VR128:$src))),
8021           (VPBROADCASTQrr VR128:$src)>;
8022   def : Pat<(v4f64 (X86VBroadcast (v2f64 VR128:$src))),
8023           (VBROADCASTSDYrr VR128:$src)>;
8024
8025   // Provide fallback in case the load node that is used in the patterns above
8026   // is used by additional users, which prevents the pattern selection.
8027   let AddedComplexity = 20 in {
8028     def : Pat<(v4f32 (X86VBroadcast FR32:$src)),
8029               (VBROADCASTSSrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
8030     def : Pat<(v8f32 (X86VBroadcast FR32:$src)),
8031               (VBROADCASTSSYrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
8032     def : Pat<(v4f64 (X86VBroadcast FR64:$src)),
8033               (VBROADCASTSDYrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
8034
8035     def : Pat<(v4i32 (X86VBroadcast GR32:$src)),
8036               (VBROADCASTSSrr (COPY_TO_REGCLASS GR32:$src, VR128))>;
8037     def : Pat<(v8i32 (X86VBroadcast GR32:$src)),
8038               (VBROADCASTSSYrr (COPY_TO_REGCLASS GR32:$src, VR128))>;
8039     def : Pat<(v4i64 (X86VBroadcast GR64:$src)),
8040               (VBROADCASTSDYrr (COPY_TO_REGCLASS GR64:$src, VR128))>;
8041   }
8042 }
8043
8044 // AVX1 broadcast patterns
8045 let Predicates = [HasAVX1Only] in {
8046 def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
8047           (VBROADCASTSSYrm addr:$src)>;
8048 def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
8049           (VBROADCASTSDYrm addr:$src)>;
8050 def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
8051           (VBROADCASTSSrm addr:$src)>;
8052 }
8053
8054 let Predicates = [HasAVX] in {
8055 def : Pat<(v8f32 (X86VBroadcast (loadf32 addr:$src))),
8056           (VBROADCASTSSYrm addr:$src)>;
8057 def : Pat<(v4f64 (X86VBroadcast (loadf64 addr:$src))),
8058           (VBROADCASTSDYrm addr:$src)>;
8059 def : Pat<(v4f32 (X86VBroadcast (loadf32 addr:$src))),
8060           (VBROADCASTSSrm addr:$src)>;
8061
8062   // Provide fallback in case the load node that is used in the patterns above
8063   // is used by additional users, which prevents the pattern selection.
8064   let AddedComplexity = 20 in {
8065   // 128bit broadcasts:
8066   def : Pat<(v4f32 (X86VBroadcast FR32:$src)),
8067             (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0)>;
8068   def : Pat<(v8f32 (X86VBroadcast FR32:$src)),
8069             (VINSERTF128rr (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)),
8070               (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0), sub_xmm),
8071               (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0), 1)>;
8072   def : Pat<(v4f64 (X86VBroadcast FR64:$src)),
8073             (VINSERTF128rr (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)),
8074               (VPSHUFDri (COPY_TO_REGCLASS FR64:$src, VR128), 0x44), sub_xmm),
8075               (VPSHUFDri (COPY_TO_REGCLASS FR64:$src, VR128), 0x44), 1)>;
8076
8077   def : Pat<(v4i32 (X86VBroadcast GR32:$src)),
8078             (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0)>;
8079   def : Pat<(v8i32 (X86VBroadcast GR32:$src)),
8080             (VINSERTF128rr (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)),
8081               (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0), sub_xmm),
8082               (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0), 1)>;
8083   def : Pat<(v4i64 (X86VBroadcast GR64:$src)),
8084             (VINSERTF128rr (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)),
8085               (VPSHUFDri (COPY_TO_REGCLASS GR64:$src, VR128), 0x44), sub_xmm),
8086               (VPSHUFDri (COPY_TO_REGCLASS GR64:$src, VR128), 0x44), 1)>;
8087   }
8088 }
8089
8090 //===----------------------------------------------------------------------===//
8091 // VPERM - Permute instructions
8092 //
8093
8094 multiclass avx2_perm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
8095                      ValueType OpVT> {
8096   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8097                    (ins VR256:$src1, VR256:$src2),
8098                    !strconcat(OpcodeStr,
8099                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8100                    [(set VR256:$dst,
8101                      (OpVT (X86VPermv VR256:$src1, VR256:$src2)))]>,
8102                    VEX_4V, VEX_L;
8103   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8104                    (ins VR256:$src1, i256mem:$src2),
8105                    !strconcat(OpcodeStr,
8106                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8107                    [(set VR256:$dst,
8108                      (OpVT (X86VPermv VR256:$src1,
8109                             (bitconvert (mem_frag addr:$src2)))))]>,
8110                    VEX_4V, VEX_L;
8111 }
8112
8113 defm VPERMD : avx2_perm<0x36, "vpermd", memopv4i64, v8i32>;
8114 let ExeDomain = SSEPackedSingle in
8115 defm VPERMPS : avx2_perm<0x16, "vpermps", memopv8f32, v8f32>;
8116
8117 multiclass avx2_perm_imm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
8118                          ValueType OpVT> {
8119   def Yri : AVX2AIi8<opc, MRMSrcReg, (outs VR256:$dst),
8120                      (ins VR256:$src1, i8imm:$src2),
8121                      !strconcat(OpcodeStr,
8122                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8123                      [(set VR256:$dst,
8124                        (OpVT (X86VPermi VR256:$src1, (i8 imm:$src2))))]>,
8125                      VEX, VEX_L;
8126   def Ymi : AVX2AIi8<opc, MRMSrcMem, (outs VR256:$dst),
8127                      (ins i256mem:$src1, i8imm:$src2),
8128                      !strconcat(OpcodeStr,
8129                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8130                      [(set VR256:$dst,
8131                        (OpVT (X86VPermi (mem_frag addr:$src1),
8132                               (i8 imm:$src2))))]>, VEX, VEX_L;
8133 }
8134
8135 defm VPERMQ : avx2_perm_imm<0x00, "vpermq", memopv4i64, v4i64>, VEX_W;
8136 let ExeDomain = SSEPackedDouble in
8137 defm VPERMPD : avx2_perm_imm<0x01, "vpermpd", memopv4f64, v4f64>, VEX_W;
8138
8139 //===----------------------------------------------------------------------===//
8140 // VPERM2I128 - Permute Floating-Point Values in 128-bit chunks
8141 //
8142 def VPERM2I128rr : AVX2AIi8<0x46, MRMSrcReg, (outs VR256:$dst),
8143           (ins VR256:$src1, VR256:$src2, i8imm:$src3),
8144           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8145           [(set VR256:$dst, (v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2,
8146                             (i8 imm:$src3))))]>, VEX_4V, VEX_L;
8147 def VPERM2I128rm : AVX2AIi8<0x46, MRMSrcMem, (outs VR256:$dst),
8148           (ins VR256:$src1, f256mem:$src2, i8imm:$src3),
8149           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8150           [(set VR256:$dst, (X86VPerm2x128 VR256:$src1, (memopv4i64 addr:$src2),
8151                              (i8 imm:$src3)))]>, VEX_4V, VEX_L;
8152
8153 let Predicates = [HasAVX2] in {
8154 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8155           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8156 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8157           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8158 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8159           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8160
8161 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, (bc_v32i8 (memopv4i64 addr:$src2)),
8162                   (i8 imm:$imm))),
8163           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8164 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
8165                    (bc_v16i16 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
8166           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8167 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)),
8168                   (i8 imm:$imm))),
8169           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8170 }
8171
8172
8173 //===----------------------------------------------------------------------===//
8174 // VINSERTI128 - Insert packed integer values
8175 //
8176 let neverHasSideEffects = 1 in {
8177 def VINSERTI128rr : AVX2AIi8<0x38, MRMSrcReg, (outs VR256:$dst),
8178           (ins VR256:$src1, VR128:$src2, i8imm:$src3),
8179           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8180           []>, VEX_4V, VEX_L;
8181 let mayLoad = 1 in
8182 def VINSERTI128rm : AVX2AIi8<0x38, MRMSrcMem, (outs VR256:$dst),
8183           (ins VR256:$src1, i128mem:$src2, i8imm:$src3),
8184           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8185           []>, VEX_4V, VEX_L;
8186 }
8187
8188 let Predicates = [HasAVX2] in {
8189 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
8190                                    (iPTR imm)),
8191           (VINSERTI128rr VR256:$src1, VR128:$src2,
8192                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8193 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
8194                                    (iPTR imm)),
8195           (VINSERTI128rr VR256:$src1, VR128:$src2,
8196                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8197 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
8198                                    (iPTR imm)),
8199           (VINSERTI128rr VR256:$src1, VR128:$src2,
8200                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8201 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
8202                                    (iPTR imm)),
8203           (VINSERTI128rr VR256:$src1, VR128:$src2,
8204                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8205
8206 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (memopv2i64 addr:$src2),
8207                                    (iPTR imm)),
8208           (VINSERTI128rm VR256:$src1, addr:$src2,
8209                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8210 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1),
8211                                    (bc_v4i32 (memopv2i64 addr:$src2)),
8212                                    (iPTR imm)),
8213           (VINSERTI128rm VR256:$src1, addr:$src2,
8214                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8215 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1),
8216                                    (bc_v16i8 (memopv2i64 addr:$src2)),
8217                                    (iPTR imm)),
8218           (VINSERTI128rm VR256:$src1, addr:$src2,
8219                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8220 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1),
8221                                    (bc_v8i16 (memopv2i64 addr:$src2)),
8222                                    (iPTR imm)),
8223           (VINSERTI128rm VR256:$src1, addr:$src2,
8224                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
8225 }
8226
8227 //===----------------------------------------------------------------------===//
8228 // VEXTRACTI128 - Extract packed integer values
8229 //
8230 def VEXTRACTI128rr : AVX2AIi8<0x39, MRMDestReg, (outs VR128:$dst),
8231           (ins VR256:$src1, i8imm:$src2),
8232           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
8233           [(set VR128:$dst,
8234             (int_x86_avx2_vextracti128 VR256:$src1, imm:$src2))]>,
8235           VEX, VEX_L;
8236 let neverHasSideEffects = 1, mayStore = 1 in
8237 def VEXTRACTI128mr : AVX2AIi8<0x39, MRMDestMem, (outs),
8238           (ins i128mem:$dst, VR256:$src1, i8imm:$src2),
8239           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
8240           VEX, VEX_L;
8241
8242 let Predicates = [HasAVX2] in {
8243 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
8244           (v2i64 (VEXTRACTI128rr
8245                     (v4i64 VR256:$src1),
8246                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8247 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
8248           (v4i32 (VEXTRACTI128rr
8249                     (v8i32 VR256:$src1),
8250                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8251 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
8252           (v8i16 (VEXTRACTI128rr
8253                     (v16i16 VR256:$src1),
8254                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8255 def : Pat<(vextractf128_extract:$ext VR256:$src1, (iPTR imm)),
8256           (v16i8 (VEXTRACTI128rr
8257                     (v32i8 VR256:$src1),
8258                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8259
8260 def : Pat<(alignedstore (v2i64 (vextractf128_extract:$ext (v4i64 VR256:$src1),
8261                                 (iPTR imm))), addr:$dst),
8262           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8263            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
8264 def : Pat<(alignedstore (v4i32 (vextractf128_extract:$ext (v8i32 VR256:$src1),
8265                                 (iPTR imm))), addr:$dst),
8266           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8267            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
8268 def : Pat<(alignedstore (v8i16 (vextractf128_extract:$ext (v16i16 VR256:$src1),
8269                                 (iPTR imm))), addr:$dst),
8270           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8271            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
8272 def : Pat<(alignedstore (v16i8 (vextractf128_extract:$ext (v32i8 VR256:$src1),
8273                                 (iPTR imm))), addr:$dst),
8274           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8275            (EXTRACT_get_vextractf128_imm VR128:$ext))>;
8276 }
8277
8278 //===----------------------------------------------------------------------===//
8279 // VPMASKMOV - Conditional SIMD Integer Packed Loads and Stores
8280 //
8281 multiclass avx2_pmovmask<string OpcodeStr,
8282                          Intrinsic IntLd128, Intrinsic IntLd256,
8283                          Intrinsic IntSt128, Intrinsic IntSt256> {
8284   def rm  : AVX28I<0x8c, MRMSrcMem, (outs VR128:$dst),
8285              (ins VR128:$src1, i128mem:$src2),
8286              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8287              [(set VR128:$dst, (IntLd128 addr:$src2, VR128:$src1))]>, VEX_4V;
8288   def Yrm : AVX28I<0x8c, MRMSrcMem, (outs VR256:$dst),
8289              (ins VR256:$src1, i256mem:$src2),
8290              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8291              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
8292              VEX_4V, VEX_L;
8293   def mr  : AVX28I<0x8e, MRMDestMem, (outs),
8294              (ins i128mem:$dst, VR128:$src1, VR128:$src2),
8295              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8296              [(IntSt128 addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
8297   def Ymr : AVX28I<0x8e, MRMDestMem, (outs),
8298              (ins i256mem:$dst, VR256:$src1, VR256:$src2),
8299              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8300              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V, VEX_L;
8301 }
8302
8303 defm VPMASKMOVD : avx2_pmovmask<"vpmaskmovd",
8304                                 int_x86_avx2_maskload_d,
8305                                 int_x86_avx2_maskload_d_256,
8306                                 int_x86_avx2_maskstore_d,
8307                                 int_x86_avx2_maskstore_d_256>;
8308 defm VPMASKMOVQ : avx2_pmovmask<"vpmaskmovq",
8309                                 int_x86_avx2_maskload_q,
8310                                 int_x86_avx2_maskload_q_256,
8311                                 int_x86_avx2_maskstore_q,
8312                                 int_x86_avx2_maskstore_q_256>, VEX_W;
8313
8314
8315 //===----------------------------------------------------------------------===//
8316 // Variable Bit Shifts
8317 //
8318 multiclass avx2_var_shift<bits<8> opc, string OpcodeStr, SDNode OpNode,
8319                           ValueType vt128, ValueType vt256> {
8320   def rr  : AVX28I<opc, MRMSrcReg, (outs VR128:$dst),
8321              (ins VR128:$src1, VR128:$src2),
8322              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8323              [(set VR128:$dst,
8324                (vt128 (OpNode VR128:$src1, (vt128 VR128:$src2))))]>,
8325              VEX_4V;
8326   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst),
8327              (ins VR128:$src1, i128mem:$src2),
8328              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8329              [(set VR128:$dst,
8330                (vt128 (OpNode VR128:$src1,
8331                        (vt128 (bitconvert (memopv2i64 addr:$src2))))))]>,
8332              VEX_4V;
8333   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8334              (ins VR256:$src1, VR256:$src2),
8335              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8336              [(set VR256:$dst,
8337                (vt256 (OpNode VR256:$src1, (vt256 VR256:$src2))))]>,
8338              VEX_4V, VEX_L;
8339   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8340              (ins VR256:$src1, i256mem:$src2),
8341              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8342              [(set VR256:$dst,
8343                (vt256 (OpNode VR256:$src1,
8344                        (vt256 (bitconvert (memopv4i64 addr:$src2))))))]>,
8345              VEX_4V, VEX_L;
8346 }
8347
8348 defm VPSLLVD : avx2_var_shift<0x47, "vpsllvd", shl, v4i32, v8i32>;
8349 defm VPSLLVQ : avx2_var_shift<0x47, "vpsllvq", shl, v2i64, v4i64>, VEX_W;
8350 defm VPSRLVD : avx2_var_shift<0x45, "vpsrlvd", srl, v4i32, v8i32>;
8351 defm VPSRLVQ : avx2_var_shift<0x45, "vpsrlvq", srl, v2i64, v4i64>, VEX_W;
8352 defm VPSRAVD : avx2_var_shift<0x46, "vpsravd", sra, v4i32, v8i32>;
8353
8354 //===----------------------------------------------------------------------===//
8355 // VGATHER - GATHER Operations
8356 multiclass avx2_gather<bits<8> opc, string OpcodeStr, RegisterClass RC256,
8357                        X86MemOperand memop128, X86MemOperand memop256> {
8358   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst, VR128:$mask_wb),
8359             (ins VR128:$src1, memop128:$src2, VR128:$mask),
8360             !strconcat(OpcodeStr,
8361               "\t{$mask, $src2, $dst|$dst, $src2, $mask}"),
8362             []>, VEX_4VOp3;
8363   def Yrm : AVX28I<opc, MRMSrcMem, (outs RC256:$dst, RC256:$mask_wb),
8364             (ins RC256:$src1, memop256:$src2, RC256:$mask),
8365             !strconcat(OpcodeStr,
8366               "\t{$mask, $src2, $dst|$dst, $src2, $mask}"),
8367             []>, VEX_4VOp3, VEX_L;
8368 }
8369
8370 let mayLoad = 1, Constraints = "$src1 = $dst, $mask = $mask_wb" in {
8371   defm VGATHERDPD : avx2_gather<0x92, "vgatherdpd", VR256, vx64mem, vx64mem>, VEX_W;
8372   defm VGATHERQPD : avx2_gather<0x93, "vgatherqpd", VR256, vx64mem, vy64mem>, VEX_W;
8373   defm VGATHERDPS : avx2_gather<0x92, "vgatherdps", VR256, vx32mem, vy32mem>;
8374   defm VGATHERQPS : avx2_gather<0x93, "vgatherqps", VR128, vx32mem, vy32mem>;
8375   defm VPGATHERDQ : avx2_gather<0x90, "vpgatherdq", VR256, vx64mem, vx64mem>, VEX_W;
8376   defm VPGATHERQQ : avx2_gather<0x91, "vpgatherqq", VR256, vx64mem, vy64mem>, VEX_W;
8377   defm VPGATHERDD : avx2_gather<0x90, "vpgatherdd", VR256, vx32mem, vy32mem>;
8378   defm VPGATHERQD : avx2_gather<0x91, "vpgatherqd", VR128, vx32mem, vy32mem>;
8379 }