]> CyberLeo.Net >> Repos - FreeBSD/releng/7.2.git/blob - sys/arm/arm/machdep.c
Create releng/7.2 from stable/7 in preparation for 7.2-RELEASE.
[FreeBSD/releng/7.2.git] / sys / arm / arm / machdep.c
1 /*      $NetBSD: arm32_machdep.c,v 1.44 2004/03/24 15:34:47 atatat Exp $        */
2
3 /*-
4  * Copyright (c) 2004 Olivier Houchard
5  * Copyright (c) 1994-1998 Mark Brinicombe.
6  * Copyright (c) 1994 Brini.
7  * All rights reserved.
8  *
9  * This code is derived from software written for Brini by Mark Brinicombe
10  *
11  * Redistribution and use in source and binary forms, with or without
12  * modification, are permitted provided that the following conditions
13  * are met:
14  * 1. Redistributions of source code must retain the above copyright
15  *    notice, this list of conditions and the following disclaimer.
16  * 2. Redistributions in binary form must reproduce the above copyright
17  *    notice, this list of conditions and the following disclaimer in the
18  *    documentation and/or other materials provided with the distribution.
19  * 3. All advertising materials mentioning features or use of this software
20  *    must display the following acknowledgement:
21  *      This product includes software developed by Mark Brinicombe
22  *      for the NetBSD Project.
23  * 4. The name of the company nor the name of the author may be used to
24  *    endorse or promote products derived from this software without specific
25  *    prior written permission.
26  *
27  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR IMPLIED
28  * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
29  * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
30  * IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT,
31  * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
32  * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
33  * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
34  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
35  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
36  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
37  * SUCH DAMAGE.
38  *
39  * Machine dependant functions for kernel setup
40  *
41  * Created      : 17/09/94
42  * Updated      : 18/04/01 updated for new wscons
43  */
44
45 #include "opt_compat.h"
46 #include "opt_ddb.h"
47
48 #include <sys/cdefs.h>
49 __FBSDID("$FreeBSD$");
50
51 #include <sys/param.h>
52 #include <sys/proc.h>
53 #include <sys/systm.h>
54 #include <sys/bio.h>
55 #include <sys/buf.h>
56 #include <sys/bus.h>
57 #include <sys/cons.h>
58 #include <sys/cpu.h>
59 #include <sys/exec.h>
60 #include <sys/imgact.h>
61 #include <sys/kernel.h>
62 #include <sys/ktr.h>
63 #include <sys/linker.h>
64 #include <sys/lock.h>
65 #include <sys/malloc.h>
66 #include <sys/mutex.h>
67 #include <sys/pcpu.h>
68 #include <sys/ptrace.h>
69 #include <sys/signalvar.h>
70 #include <sys/sysent.h>
71 #include <sys/sysproto.h>
72 #include <sys/uio.h>
73
74 #include <vm/vm.h>
75 #include <vm/pmap.h>
76 #include <vm/vm_map.h>
77 #include <vm/vm_object.h>
78 #include <vm/vm_page.h>
79 #include <vm/vm_pager.h>
80 #include <vm/vnode_pager.h>
81
82 #include <machine/armreg.h>
83 #include <machine/cpu.h>
84 #include <machine/machdep.h>
85 #include <machine/md_var.h>
86 #include <machine/metadata.h>
87 #include <machine/pcb.h>
88 #include <machine/pmap.h>
89 #include <machine/reg.h>
90 #include <machine/trap.h>
91 #include <machine/undefined.h>
92 #include <machine/vmparam.h>
93 #include <machine/sysarch.h>
94
95 uint32_t cpu_reset_address = 0;
96 int cold = 1;
97 vm_offset_t vector_page;
98
99 long realmem = 0;
100
101 int (*_arm_memcpy)(void *, void *, int, int) = NULL;
102 int (*_arm_bzero)(void *, int, int) = NULL;
103 int _min_memcpy_size = 0;
104 int _min_bzero_size = 0;
105
106 extern int *end;
107 #ifdef DDB
108 extern vm_offset_t ksym_start, ksym_end;
109 #endif
110
111 void
112 sendsig(catcher, ksi, mask)
113         sig_t catcher;
114         ksiginfo_t *ksi;
115         sigset_t *mask;
116 {
117         struct thread *td;
118         struct proc *p;
119         struct trapframe *tf;
120         struct sigframe *fp, frame;
121         struct sigacts *psp;
122         int onstack;
123         int sig;
124         int code;
125
126         td = curthread;
127         p = td->td_proc;
128         PROC_LOCK_ASSERT(p, MA_OWNED);
129         sig = ksi->ksi_signo;
130         code = ksi->ksi_code;
131         psp = p->p_sigacts;
132         mtx_assert(&psp->ps_mtx, MA_OWNED);
133         tf = td->td_frame;
134         onstack = sigonstack(tf->tf_usr_sp);
135
136         CTR4(KTR_SIG, "sendsig: td=%p (%s) catcher=%p sig=%d", td, p->p_comm,
137             catcher, sig);
138
139         /* Allocate and validate space for the signal handler context. */
140         if ((td->td_flags & TDP_ALTSTACK) != 0 && !(onstack) &&
141             SIGISMEMBER(psp->ps_sigonstack, sig)) {
142                 fp = (struct sigframe *)(td->td_sigstk.ss_sp + 
143                     td->td_sigstk.ss_size);
144 #if defined(COMPAT_43)
145                 td->td_sigstk.ss_flags |= SS_ONSTACK;
146 #endif
147         } else
148                 fp = (struct sigframe *)td->td_frame->tf_usr_sp;
149                  
150         /* make room on the stack */
151         fp--;
152         
153         /* make the stack aligned */
154         fp = (struct sigframe *)STACKALIGN(fp);
155         /* Populate the siginfo frame. */
156         get_mcontext(td, &frame.sf_uc.uc_mcontext, 0);
157         frame.sf_si = ksi->ksi_info;
158         frame.sf_uc.uc_sigmask = *mask;
159         frame.sf_uc.uc_stack.ss_flags = (td->td_pflags & TDP_ALTSTACK ) 
160             ? ((onstack) ? SS_ONSTACK : 0) : SS_DISABLE;
161         frame.sf_uc.uc_stack = td->td_sigstk;
162         mtx_unlock(&psp->ps_mtx);
163         PROC_UNLOCK(td->td_proc);
164
165         /* Copy the sigframe out to the user's stack. */
166         if (copyout(&frame, fp, sizeof(*fp)) != 0) {
167                 /* Process has trashed its stack. Kill it. */
168                 CTR2(KTR_SIG, "sendsig: sigexit td=%p fp=%p", td, fp);
169                 PROC_LOCK(p);
170                 sigexit(td, SIGILL);
171         }
172
173         /* Translate the signal if appropriate. */
174         if (p->p_sysent->sv_sigtbl && sig <= p->p_sysent->sv_sigsize)
175                 sig = p->p_sysent->sv_sigtbl[_SIG_IDX(sig)];
176
177         /*
178          * Build context to run handler in.  We invoke the handler
179          * directly, only returning via the trampoline.  Note the
180          * trampoline version numbers are coordinated with machine-
181          * dependent code in libc.
182          */
183         
184         tf->tf_r0 = sig;
185         tf->tf_r1 = (register_t)&fp->sf_si;
186         tf->tf_r2 = (register_t)&fp->sf_uc;
187
188         /* the trampoline uses r5 as the uc address */
189         tf->tf_r5 = (register_t)&fp->sf_uc;
190         tf->tf_pc = (register_t)catcher;
191         tf->tf_usr_sp = (register_t)fp;
192         tf->tf_usr_lr = (register_t)(PS_STRINGS - *(p->p_sysent->sv_szsigcode));
193
194         CTR3(KTR_SIG, "sendsig: return td=%p pc=%#x sp=%#x", td, tf->tf_usr_lr,
195             tf->tf_usr_sp);
196
197         PROC_LOCK(p);
198         mtx_lock(&psp->ps_mtx);
199 }
200
201 struct kva_md_info kmi;
202
203 /*
204  * arm32_vector_init:
205  *
206  *      Initialize the vector page, and select whether or not to
207  *      relocate the vectors.
208  *
209  *      NOTE: We expect the vector page to be mapped at its expected
210  *      destination.
211  */
212
213 extern unsigned int page0[], page0_data[];
214 void
215 arm_vector_init(vm_offset_t va, int which)
216 {
217         unsigned int *vectors = (int *) va;
218         unsigned int *vectors_data = vectors + (page0_data - page0);
219         int vec;
220
221         /*
222          * Loop through the vectors we're taking over, and copy the
223          * vector's insn and data word.
224          */
225         for (vec = 0; vec < ARM_NVEC; vec++) {
226                 if ((which & (1 << vec)) == 0) {
227                         /* Don't want to take over this vector. */
228                         continue;
229                 }
230                 vectors[vec] = page0[vec];
231                 vectors_data[vec] = page0_data[vec];
232         }
233
234         /* Now sync the vectors. */
235         cpu_icache_sync_range(va, (ARM_NVEC * 2) * sizeof(u_int));
236
237         vector_page = va;
238
239         if (va == ARM_VECTORS_HIGH) {
240                 /*
241                  * Assume the MD caller knows what it's doing here, and
242                  * really does want the vector page relocated.
243                  *
244                  * Note: This has to be done here (and not just in
245                  * cpu_setup()) because the vector page needs to be
246                  * accessible *before* cpu_startup() is called.
247                  * Think ddb(9) ...
248                  *
249                  * NOTE: If the CPU control register is not readable,
250                  * this will totally fail!  We'll just assume that
251                  * any system that has high vector support has a
252                  * readable CPU control register, for now.  If we
253                  * ever encounter one that does not, we'll have to
254                  * rethink this.
255                  */
256                 cpu_control(CPU_CONTROL_VECRELOC, CPU_CONTROL_VECRELOC);
257         }
258 }
259
260 static void
261 cpu_startup(void *dummy)
262 {
263         struct pcb *pcb = thread0.td_pcb;
264 #ifndef ARM_CACHE_LOCK_ENABLE
265         vm_page_t m;
266 #endif
267
268         cpu_setup("");
269         identify_arm_cpu();
270
271         printf("real memory  = %ju (%ju MB)\n", (uintmax_t)ptoa(physmem),
272             (uintmax_t)ptoa(physmem) / 1048576);
273         realmem = physmem;
274
275         /*
276          * Display the RAM layout.
277          */
278         if (bootverbose) {
279                 int indx;
280
281                 printf("Physical memory chunk(s):\n");
282                 for (indx = 0; phys_avail[indx + 1] != 0; indx += 2) {
283                         vm_paddr_t size;
284
285                         size = phys_avail[indx + 1] - phys_avail[indx];
286                         printf("%#08jx - %#08jx, %ju bytes (%ju pages)\n",
287                             (uintmax_t)phys_avail[indx],
288                             (uintmax_t)phys_avail[indx + 1] - 1,
289                             (uintmax_t)size, (uintmax_t)size / PAGE_SIZE);
290                 }
291         }
292
293         vm_ksubmap_init(&kmi);
294
295         printf("avail memory = %ju (%ju MB)\n",
296             (uintmax_t)ptoa(cnt.v_free_count),
297             (uintmax_t)ptoa(cnt.v_free_count) / 1048576);
298
299         bufinit();
300         vm_pager_bufferinit();
301         pcb->un_32.pcb32_und_sp = (u_int)thread0.td_kstack +
302             USPACE_UNDEF_STACK_TOP;
303         pcb->un_32.pcb32_sp = (u_int)thread0.td_kstack +
304             USPACE_SVC_STACK_TOP;
305         vector_page_setprot(VM_PROT_READ);
306         pmap_set_pcb_pagedir(pmap_kernel(), pcb);
307         thread0.td_frame = (struct trapframe *)pcb->un_32.pcb32_sp - 1;
308         pmap_postinit();
309 #ifdef ARM_CACHE_LOCK_ENABLE
310         pmap_kenter_user(ARM_TP_ADDRESS, ARM_TP_ADDRESS);
311         arm_lock_cache_line(ARM_TP_ADDRESS);
312 #else
313         m = vm_page_alloc(NULL, 0, VM_ALLOC_NOOBJ | VM_ALLOC_ZERO);
314         pmap_kenter_user(ARM_TP_ADDRESS, VM_PAGE_TO_PHYS(m));
315 #endif
316 }
317
318 SYSINIT(cpu, SI_SUB_CPU, SI_ORDER_FIRST, cpu_startup, NULL);
319
320 /* Get current clock frequency for the given cpu id. */
321 int
322 cpu_est_clockrate(int cpu_id, uint64_t *rate)
323 {
324
325         return (ENXIO);
326 }
327
328 void
329 cpu_idle(void)
330 {
331         cpu_sleep(0);
332 }
333
334 int
335 fill_regs(struct thread *td, struct reg *regs)
336 {
337         struct trapframe *tf = td->td_frame;
338         bcopy(&tf->tf_r0, regs->r, sizeof(regs->r));
339         regs->r_sp = tf->tf_usr_sp;
340         regs->r_lr = tf->tf_usr_lr;
341         regs->r_pc = tf->tf_pc;
342         regs->r_cpsr = tf->tf_spsr;
343         return (0);
344 }
345 int
346 fill_fpregs(struct thread *td, struct fpreg *regs)
347 {
348         bzero(regs, sizeof(*regs));
349         return (0);
350 }
351
352 int
353 set_regs(struct thread *td, struct reg *regs)
354 {
355         struct trapframe *tf = td->td_frame;
356         
357         bcopy(regs->r, &tf->tf_r0, sizeof(regs->r));
358         tf->tf_usr_sp = regs->r_sp;
359         tf->tf_usr_lr = regs->r_lr;
360         tf->tf_pc = regs->r_pc;
361         tf->tf_spsr &=  ~PSR_FLAGS;
362         tf->tf_spsr |= regs->r_cpsr & PSR_FLAGS;
363         return (0);                                                             
364 }
365
366 int
367 set_fpregs(struct thread *td, struct fpreg *regs)
368 {
369         return (0);
370 }
371
372 int
373 fill_dbregs(struct thread *td, struct dbreg *regs)
374 {
375         return (0);
376 }
377 int
378 set_dbregs(struct thread *td, struct dbreg *regs)
379 {
380         return (0);
381 }
382
383
384 static int
385 ptrace_read_int(struct thread *td, vm_offset_t addr, u_int32_t *v)
386 {
387         struct iovec iov;
388         struct uio uio;
389
390         PROC_LOCK_ASSERT(td->td_proc, MA_NOTOWNED);
391         iov.iov_base = (caddr_t) v;
392         iov.iov_len = sizeof(u_int32_t);
393         uio.uio_iov = &iov;
394         uio.uio_iovcnt = 1;
395         uio.uio_offset = (off_t)addr;
396         uio.uio_resid = sizeof(u_int32_t);
397         uio.uio_segflg = UIO_SYSSPACE;
398         uio.uio_rw = UIO_READ;
399         uio.uio_td = td;
400         return proc_rwmem(td->td_proc, &uio);
401 }
402
403 static int
404 ptrace_write_int(struct thread *td, vm_offset_t addr, u_int32_t v)
405 {
406         struct iovec iov;
407         struct uio uio;
408
409         PROC_LOCK_ASSERT(td->td_proc, MA_NOTOWNED);
410         iov.iov_base = (caddr_t) &v;
411         iov.iov_len = sizeof(u_int32_t);
412         uio.uio_iov = &iov;
413         uio.uio_iovcnt = 1;
414         uio.uio_offset = (off_t)addr;
415         uio.uio_resid = sizeof(u_int32_t);
416         uio.uio_segflg = UIO_SYSSPACE;
417         uio.uio_rw = UIO_WRITE;
418         uio.uio_td = td;
419         return proc_rwmem(td->td_proc, &uio);
420 }
421
422 int
423 ptrace_single_step(struct thread *td)
424 {
425         struct proc *p;
426         int error;
427         
428         KASSERT(td->td_md.md_ptrace_instr == 0,
429          ("Didn't clear single step"));
430         p = td->td_proc;
431         PROC_UNLOCK(p);
432         error = ptrace_read_int(td, td->td_frame->tf_pc + 4, 
433             &td->td_md.md_ptrace_instr);
434         if (error)
435                 goto out;
436         error = ptrace_write_int(td, td->td_frame->tf_pc + 4,
437             PTRACE_BREAKPOINT);
438         if (error)
439                 td->td_md.md_ptrace_instr = 0;
440         td->td_md.md_ptrace_addr = td->td_frame->tf_pc + 4;
441 out:
442         PROC_LOCK(p);
443         return (error);
444 }
445
446 int
447 ptrace_clear_single_step(struct thread *td)
448 {
449         struct proc *p;
450
451         if (td->td_md.md_ptrace_instr) {
452                 p = td->td_proc;
453                 PROC_UNLOCK(p);
454                 ptrace_write_int(td, td->td_md.md_ptrace_addr,
455                     td->td_md.md_ptrace_instr);
456                 PROC_LOCK(p);
457                 td->td_md.md_ptrace_instr = 0;
458         }
459         return (0);
460 }
461
462 int
463 ptrace_set_pc(struct thread *td, unsigned long addr)
464 {
465         td->td_frame->tf_pc = addr;
466         return (0);
467 }
468
469 void
470 cpu_pcpu_init(struct pcpu *pcpu, int cpuid, size_t size)
471 {
472 }
473
474 void
475 spinlock_enter(void)
476 {
477         struct thread *td;
478
479         td = curthread;
480         if (td->td_md.md_spinlock_count == 0)
481                 td->td_md.md_saved_cspr = disable_interrupts(I32_bit | F32_bit);
482         td->td_md.md_spinlock_count++;
483         critical_enter();
484 }
485
486 void
487 spinlock_exit(void)
488 {
489         struct thread *td;
490
491         td = curthread;
492         critical_exit();
493         td->td_md.md_spinlock_count--;
494         if (td->td_md.md_spinlock_count == 0)
495                 restore_interrupts(td->td_md.md_saved_cspr);
496 }
497
498 /*
499  * Clear registers on exec
500  */
501 void
502 exec_setregs(struct thread *td, u_long entry, u_long stack, u_long ps_strings)
503 {
504         struct trapframe *tf = td->td_frame;
505
506         memset(tf, 0, sizeof(*tf));
507         tf->tf_usr_sp = stack;
508         tf->tf_usr_lr = entry;
509         tf->tf_svc_lr = 0x77777777;
510         tf->tf_pc = entry;
511         tf->tf_spsr = PSR_USR32_MODE;
512 }
513
514 /*
515  * Get machine context.
516  */
517 int
518 get_mcontext(struct thread *td, mcontext_t *mcp, int clear_ret)
519 {
520         struct trapframe *tf = td->td_frame;
521         __greg_t *gr = mcp->__gregs;
522
523         if (clear_ret & GET_MC_CLEAR_RET)
524                 gr[_REG_R0] = 0;
525         else
526                 gr[_REG_R0]   = tf->tf_r0;
527         gr[_REG_R1]   = tf->tf_r1;
528         gr[_REG_R2]   = tf->tf_r2;
529         gr[_REG_R3]   = tf->tf_r3;
530         gr[_REG_R4]   = tf->tf_r4;
531         gr[_REG_R5]   = tf->tf_r5;
532         gr[_REG_R6]   = tf->tf_r6;
533         gr[_REG_R7]   = tf->tf_r7;
534         gr[_REG_R8]   = tf->tf_r8;
535         gr[_REG_R9]   = tf->tf_r9;
536         gr[_REG_R10]  = tf->tf_r10;
537         gr[_REG_R11]  = tf->tf_r11;
538         gr[_REG_R12]  = tf->tf_r12;
539         gr[_REG_SP]   = tf->tf_usr_sp;
540         gr[_REG_LR]   = tf->tf_usr_lr;
541         gr[_REG_PC]   = tf->tf_pc;
542         gr[_REG_CPSR] = tf->tf_spsr;
543
544         return (0);
545 }
546
547 /*
548  * Set machine context.
549  *
550  * However, we don't set any but the user modifiable flags, and we won't
551  * touch the cs selector.
552  */
553 int
554 set_mcontext(struct thread *td, const mcontext_t *mcp)
555 {
556         struct trapframe *tf = td->td_frame;
557         const __greg_t *gr = mcp->__gregs;
558
559         tf->tf_r0 = gr[_REG_R0];
560         tf->tf_r1 = gr[_REG_R1];
561         tf->tf_r2 = gr[_REG_R2];
562         tf->tf_r3 = gr[_REG_R3];
563         tf->tf_r4 = gr[_REG_R4];
564         tf->tf_r5 = gr[_REG_R5];
565         tf->tf_r6 = gr[_REG_R6];
566         tf->tf_r7 = gr[_REG_R7];
567         tf->tf_r8 = gr[_REG_R8];
568         tf->tf_r9 = gr[_REG_R9];
569         tf->tf_r10 = gr[_REG_R10];
570         tf->tf_r11 = gr[_REG_R11];
571         tf->tf_r12 = gr[_REG_R12];
572         tf->tf_usr_sp = gr[_REG_SP];
573         tf->tf_usr_lr = gr[_REG_LR];
574         tf->tf_pc = gr[_REG_PC];
575         tf->tf_spsr = gr[_REG_CPSR];
576
577         return (0);
578 }
579
580 /*
581  * MPSAFE
582  */
583 int
584 sigreturn(td, uap)
585         struct thread *td;
586         struct sigreturn_args /* {
587                 const struct __ucontext *sigcntxp;
588         } */ *uap;
589 {
590         struct proc *p = td->td_proc;
591         struct sigframe sf;
592         struct trapframe *tf;
593         int spsr;
594         
595         if (uap == NULL)
596                 return (EFAULT);
597         if (copyin(uap->sigcntxp, &sf, sizeof(sf)))
598                 return (EFAULT);
599         /*
600          * Make sure the processor mode has not been tampered with and
601          * interrupts have not been disabled.
602          */
603         spsr = sf.sf_uc.uc_mcontext.__gregs[_REG_CPSR];
604         if ((spsr & PSR_MODE) != PSR_USR32_MODE ||
605             (spsr & (I32_bit | F32_bit)) != 0)
606                 return (EINVAL);
607                 /* Restore register context. */
608         tf = td->td_frame;
609         set_mcontext(td, &sf.sf_uc.uc_mcontext);
610
611         /* Restore signal mask. */
612         PROC_LOCK(p);
613         td->td_sigmask = sf.sf_uc.uc_sigmask;
614         SIG_CANTMASK(td->td_sigmask);
615         signotify(td);
616         PROC_UNLOCK(p);
617
618         return (EJUSTRETURN);
619 }
620
621
622 /*
623  * Construct a PCB from a trapframe. This is called from kdb_trap() where
624  * we want to start a backtrace from the function that caused us to enter
625  * the debugger. We have the context in the trapframe, but base the trace
626  * on the PCB. The PCB doesn't have to be perfect, as long as it contains
627  * enough for a backtrace.
628  */
629 void
630 makectx(struct trapframe *tf, struct pcb *pcb)
631 {
632         pcb->un_32.pcb32_r8 = tf->tf_r8;
633         pcb->un_32.pcb32_r9 = tf->tf_r9;
634         pcb->un_32.pcb32_r10 = tf->tf_r10;
635         pcb->un_32.pcb32_r11 = tf->tf_r11;
636         pcb->un_32.pcb32_r12 = tf->tf_r12;
637         pcb->un_32.pcb32_pc = tf->tf_pc;
638         pcb->un_32.pcb32_lr = tf->tf_usr_lr;
639         pcb->un_32.pcb32_sp = tf->tf_usr_sp;
640 }
641
642 /*
643  * Fake up a boot descriptor table
644  */
645 vm_offset_t
646 fake_preload_metadata(void)
647 {
648 #ifdef DDB
649         vm_offset_t zstart = 0, zend = 0;
650 #endif
651         vm_offset_t lastaddr;
652         int i = 0;
653         static uint32_t fake_preload[35];
654
655         fake_preload[i++] = MODINFO_NAME;
656         fake_preload[i++] = strlen("elf kernel") + 1;
657         strcpy((char*)&fake_preload[i++], "elf kernel");
658         i += 2;
659         fake_preload[i++] = MODINFO_TYPE;
660         fake_preload[i++] = strlen("elf kernel") + 1;
661         strcpy((char*)&fake_preload[i++], "elf kernel");
662         i += 2;
663         fake_preload[i++] = MODINFO_ADDR;
664         fake_preload[i++] = sizeof(vm_offset_t);
665         fake_preload[i++] = KERNVIRTADDR;
666         fake_preload[i++] = MODINFO_SIZE;
667         fake_preload[i++] = sizeof(uint32_t);
668         fake_preload[i++] = (uint32_t)&end - KERNVIRTADDR;
669 #ifdef DDB
670         if (*(uint32_t *)KERNVIRTADDR == MAGIC_TRAMP_NUMBER) {
671                 fake_preload[i++] = MODINFO_METADATA|MODINFOMD_SSYM;
672                 fake_preload[i++] = sizeof(vm_offset_t);
673                 fake_preload[i++] = *(uint32_t *)(KERNVIRTADDR + 4);
674                 fake_preload[i++] = MODINFO_METADATA|MODINFOMD_ESYM;
675                 fake_preload[i++] = sizeof(vm_offset_t);
676                 fake_preload[i++] = *(uint32_t *)(KERNVIRTADDR + 8);
677                 lastaddr = *(uint32_t *)(KERNVIRTADDR + 8);
678                 zend = lastaddr;
679                 zstart = *(uint32_t *)(KERNVIRTADDR + 4);
680                 ksym_start = zstart;
681                 ksym_end = zend;
682         } else
683 #endif
684                 lastaddr = (vm_offset_t)&end;
685         fake_preload[i++] = 0;
686         fake_preload[i] = 0;
687         preload_metadata = (void *)fake_preload;
688
689         return (lastaddr);
690 }